Claims (4)
1. Схема нормализации для предотвращения расходимости нормализующего напряжения цепи связи, применяемой для режима с разнесением в цифровой системе диапазона сверхвысокой частоты, содержащая: средство фазового детектирования для генерации сигнала фазового детектирования, соответствующего первой и второй разнице фаз сигналов, принятых с первой и второй антенн; средство нормализации с генератором опорного напряжения для нормализации сигнала фазового детектирования для получения постоянного значения или опорного напряжения, если постоянная величина меньше опорного напряжения; фазовращатель для умножения выходного сигнала средства нормализации на первую и вторую расщепленные фазы и суммирования его с ними; и сумматор для суммирования выходного сигнала фазовращателя с сигналом, принятым от 2-й антенны.1. The normalization circuit to prevent the divergence of the normalizing voltage of the communication circuit used for the mode with diversity in the digital system of the microwave range, comprising: phase detection means for generating a phase detection signal corresponding to the first and second phase difference of the signals received from the first and second antennas; normalization means with a reference voltage generator for normalizing the phase detection signal to obtain a constant value or reference voltage if the constant value is less than the reference voltage; a phase shifter for multiplying the output signal of the normalization means by the first and second split phases and summing it with them; and an adder for summing the output of the phase shifter with the signal received from the 2nd antenna.
2. Схема нормализации по п.1, отличающаяся тем, что средство нормализации имеет: первый квадратор для возведения в квадрат 1-й разности фаз; второй квадратор для возведения в квадрат 2-й разности фаз; сумматор для суммирования выходных сигналов 1-го и 2-го квадраторов; схему извлечения квадратного корня для извлечения квадратного корня выходного сигнала сумматора; средство для генерации опорного напряжения; компаратор для сравнения выходного сигнала схемы извлечения квадратного корня с опорным напряжением для получения выходного сигнала схемы извлечения квадратного корня или опорного напряжения в зависимости от следующего: превышает или не превышает выходной сигнал схемы извлечения квадратного корня опорное напряжение; первый делитель для деления 1-й разности фаз на выходной сигнал компаратора; и второй делитель для деления 2-й разности фаз на выходной сигнал компаратора. 2. The normalization scheme according to claim 1, characterized in that the normalization means has: a first quadrator for squaring the 1st phase difference; a second quadrator for squaring the 2nd phase difference; an adder for summing the output signals of the 1st and 2nd quadrators; a square root extraction circuit for extracting the square root of an adder output signal; means for generating a reference voltage; a comparator for comparing the output of the square root extraction circuit with the reference voltage to obtain the output of the square root extraction circuit or the reference voltage, depending on the following: exceeds or does not exceed the output signal of the square root extraction circuit of the reference voltage; a first divider for dividing the 1st phase difference by the output signal of the comparator; and a second divider for dividing the 2nd phase difference by the output signal of the comparator.
3. Схема нормализации по п.1, отличающаяся тем, что опорное напряжение устанавливают на величину, меньшую 1 вольта. 3. The normalization circuit according to claim 1, characterized in that the reference voltage is set to a value less than 1 volt.
4. Схема нормализации для предотвращения расходимости нормализующего напряжения цепи связи, применяемой для режима с разнесением в цифровой системе диапазона сверхвысокой частоты, содержащая: расщепитель фаз для расщепления 1-го сигнала промежуточной частоты на фазу 0o и фазу 90o; 1-й умножитель для умножения сигнала с расщепленной фазой с фазой 0o на 2-й сигнал промежуточной частоты; 2-й умножитель для умножения сигнала с расщепленной фазой с фазой 90o на 2-й сигнал промежуточной частоты; 1-й фильтр нижних частот для фильтрации выходного сигнала 1-го умножителя для направления 1-го сигнала фазового детектирования; 2-й фильтр нижних частот для фильтрации выходного сигнала 2-го умножителя для направления 2-го сигнала фазового детектирования; отличающаяся тем, что имеет: 1-й квадратор для возведения в квадрат 1-го сигнала фазового детектирования; 2-й квадратор для возведения в квадрат 2-го сигнала фазового детектирования; сумматор для суммирования выходных сигналов 1-го квадратора и 2-го квадратора; схему извлечения квадратного корня для извлечения квадратного корня выходного сигнала сумматора; средство для генерации опорного напряжения; компаратор для сравнения выходного сигнала схемы извлечения квадратного корня с опорным напряжением для получения выходного сигнала схемы извлечения квадратного корня или опорного напряжения в зависимости от следующего: превышает или не превышает выходной сигнал схемы извлечения квадратного корня опорное напряжение; 1-й делитель для деления 1-го сигнала фазового детектирования на выходной сигнал компаратора; 2-й делитель для деления 2-го сигнала фазового детектирования на выходной сигнал компаратора; 3-й умножитель для умножения выходного сигнала 1-го делителя на сигнал расщепленной фазы с фазой 0o 1-го сигнала промежуточной частоты; 4-й умножитель для умножения выходного сигнала 1-го делителя на сигнал расщепленной фазы с фазой 90o 1-го сигнала промежуточной частоты; 1-й сумматор для суммирования выходных сигналов 3-го и 4-го умножителей; и 2-й сумматор для суммирования выходных сигналов 1-го сумматора и 2-го сигнала промежуточной частоты.4. The normalization circuit to prevent divergence of the normalizing voltage of the communication circuit used for the mode with diversity in the digital system of the microwave range, comprising: a phase splitter for splitting the 1st intermediate frequency signal into phase 0 o and phase 90 o ; 1st multiplier for multiplying a split phase signal with a phase of 0 o by a 2nd intermediate frequency signal; The 2nd multiplier for multiplying the signal with a split phase with a phase of 90 o on the 2nd signal of an intermediate frequency; 1st low-pass filter to filter the output signal of the 1st multiplier for the direction of the 1st phase detection signal; 2nd low-pass filter for filtering the output signal of the 2nd multiplier for the direction of the 2nd phase detection signal; characterized in that it has: a 1st quadrator for squaring the 1st phase detection signal; 2nd quadrator for squaring the 2nd phase detection signal; an adder for summing the output signals of the 1st quadrator and the 2nd quadrator; a square root extraction circuit for extracting the square root of an adder output signal; means for generating a reference voltage; a comparator for comparing the output of the square root extraction circuit with the reference voltage to obtain the output of the square root extraction circuit or the reference voltage, depending on the following: exceeds or does not exceed the output signal of the square root extraction circuit of the reference voltage; 1st divider to divide the 1st phase detection signal by the output signal of the comparator; 2nd divider to divide the 2nd phase detection signal by the output signal of the comparator; 3rd multiplier for multiplying the output signal of the 1st divider by a split phase signal with a phase of 0 o of the 1st intermediate frequency signal; 4th multiplier for multiplying the output signal of the 1st divider by a split phase signal with a phase of 90 o 1-st signal of the intermediate frequency; 1st adder for summing the output signals of the 3rd and 4th multipliers; and a 2nd adder for summing the outputs of the 1st adder and the 2nd intermediate frequency signal.