RU2005108198A - CORRELATION PROCESSING DEVICE - Google Patents

CORRELATION PROCESSING DEVICE Download PDF

Info

Publication number
RU2005108198A
RU2005108198A RU2005108198/09A RU2005108198A RU2005108198A RU 2005108198 A RU2005108198 A RU 2005108198A RU 2005108198/09 A RU2005108198/09 A RU 2005108198/09A RU 2005108198 A RU2005108198 A RU 2005108198A RU 2005108198 A RU2005108198 A RU 2005108198A
Authority
RU
Russia
Prior art keywords
signal
output
outputs
accumulating adder
signals according
Prior art date
Application number
RU2005108198/09A
Other languages
Russian (ru)
Inventor
Лесли Эдвард Доэрти (AU)
Лесли Эдвард Доэрти
Original Assignee
Элвойс Пти Лтд. (AU)
Элвойс Пти Лтд.
Лесли Эдвард Доэрти (AU)
Лесли Эдвард Доэрти
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Элвойс Пти Лтд. (AU), Элвойс Пти Лтд., Лесли Эдвард Доэрти (AU), Лесли Эдвард Доэрти filed Critical Элвойс Пти Лтд. (AU)
Publication of RU2005108198A publication Critical patent/RU2005108198A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/10Complex mathematical operations
    • G06F17/15Correlation function computation including computation of convolution operations

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computational Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Data Mining & Analysis (AREA)
  • Algebra (AREA)
  • Databases & Information Systems (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Noise Elimination (AREA)
  • Complex Calculations (AREA)

Claims (37)

1. Устройство для обработки первого сигнала и второго сигнала, содержащее средство задержки первого сигнала с множеством последовательных ступеней задержки, средство задержки второго сигнала с таким же количеством последовательных ступеней задержки, что применялось для первого сигнала, для каждой ступени задержки умножитель, один вход упомянутого умножителя соединен с выходом ступени задержки первого сигнала и второй вход упомянутого умножителя соединен со ступенью задержки второго сигнала таким образом, что выходы ступеней задержки второго сигнала подключены к упомянутым умножителям в порядке задержек, противоположном выходам ступеней задержек первого сигнала, накапливающий сумматор для каждого из упомянутых умножителей, интегрирующий выход упомянутого умножителя за период времени.1. A device for processing the first signal and the second signal, comprising delay means for the first signal with many successive delay stages, delay means for the second signal with the same number of successive delay stages that were used for the first signal, for each delay stage a multiplier, one input of the said multiplier connected to the output of the delay stage of the first signal and the second input of the said multiplier is connected to the delay stage of the second signal so that the outputs of the delay stages a second signal connected to said multipliers to delay the reverse order as the outputs of delay stages of the first signal, an accumulator for each of said multipliers that integrates the output of said multiplier over a time period. 2. Устройство для обработки сигналов по п.1, где для каждой ступени задержки, кроме одной, второй умножитель, один вход упомянутого второго умножителя соединен с выходом ступени задержки первого сигнала, кроме последней ступени задержки первого сигнала, и другой вход упомянутого второго умножителя соединен со ступенью задержки второго сигнала таким образом, что выходы ступеней задержки второго сигнала подключены к упомянутым умножителям, смежным с выходом ступени задержки второго сигнала, соединенного с первым умножителем, накапливающий сумматор для каждого из второго набора умножителей, интегрирующий сигнал с выхода упомянутого умножителя за период времени.2. The device for processing signals according to claim 1, where for each delay stage, except for one, the second multiplier, one input of the said second multiplier is connected to the output of the delay stage of the first signal, except for the last delay stage of the first signal, and another input of the said second multiplier is connected with the delay stage of the second signal so that the outputs of the delay stages of the second signal are connected to the said multipliers adjacent to the output of the delay stage of the second signal connected to the first multiplier, accumulating an adder for each of the second set of multipliers that integrates the output signal of said multiplier over a time period. 3. Устройство для обработки сигналов по п.1 и 2, содержащее средство задержки первого сигнала и подключения выхода задержанного первого сигнала к входу второго сигнала.3. The device for processing signals according to claim 1 and 2, containing means for delaying the first signal and connecting the output of the delayed first signal to the input of the second signal. 4. Устройство для обработки сигналов по п.1 и 2, содержащее средство задержки второго устройства из накопленных сумм первого устройства сигналов, поступивших на первое устройство перед тем, как они поступят на второе устройство и средство выполнения вычитания накопленных сумм.4. The device for processing signals according to claim 1 and 2, comprising means for delaying the second device from the accumulated sums of the first device of the signals received by the first device before they arrive at the second device and means for performing the subtraction of the accumulated sums. 5. Устройство для обработки сигналов по п.1 и 2, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.5. The device for processing signals according to claim 1 and 2, comprising means for comparing the output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 6. Устройство для обработки сигналов по п.3, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.6. The device for processing signals according to claim 3, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 7. Устройство для обработки сигналов по п.4, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.7. The device for processing signals according to claim 4, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 8. Устройство для обработки сигналов по п.3, содержащее средство задержки сигналов, поступивших на первое устройство перед тем, как они поступят на второе устройство и средство выполнения вычитания накопленных сумм второго устройства из накопленных сумм первого устройства.8. The device for processing signals according to claim 3, containing means for delaying signals received by the first device before they arrive at the second device and means for subtracting the accumulated amounts of the second device from the accumulated amounts of the first device. 9. Устройство для обработки сигналов по п.4 содержащее, средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.9. The device for processing signals according to claim 4, comprising means for comparing the output levels from the accumulating adder and determining which of the outputs of the accumulating adder has the least value. 10. Устройство для обработки сигналов по п.8, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.10. The device for processing signals according to claim 8, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 11. Устройство для обработки сигналов по п.8, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение11. The device for processing signals according to claim 8, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder has the smallest value 12. Устройство для обработки первого сигнала и второго сигнала, содержащее средство задержки первого сигнала с множеством последовательных ступеней задержки, средство задержки второго сигнала с таким же количеством последовательных ступеней задержки, что применялось для первого сигнала, для каждой ступени задержки первого сигнала средство выполнения функции "исключающее ИЛИ" между выходом ступени задержки первого сигнала и выходом ступени задержки второго сигнала таким образом, что выходы ступеней задержки второго сигнала обрабатываются в последовательности обратной последовательности выхода ступеней задержек первого сигнала, накапливающий сумматор для каждого из упомянутых выходов функции "исключающее ИЛИ", интегрирующий выход упомянутых выходов функции "исключающее ИЛИ" за период времени.12. A device for processing the first signal and the second signal, comprising means for delaying the first signal with a plurality of consecutive delay stages, means for delaying the second signal with the same number of consecutive delay stages as was applied to the first signal, for each stage of the delay of the first signal, the means for performing the function exclusive OR "between the output of the delay stage of the first signal and the output of the delay stage of the second signal so that the outputs of the delay stages of the second signal are processed in the reverse sequence of the output of the delay stages of the first signal, accumulating an adder for each of the mentioned outputs of the exclusive-OR function, integrating the output of the mentioned outputs of the exclusive-OR function over a period of time. 13. Устройство для обработки сигналов по п.12, содержащее для каждой ступени задержки, кроме одной, второе средство выполнения функции "исключающее ИЛИ", один вход второй функции "исключающее ИЛИ" соединен с выходом ступени задержки первого сигнала, кроме последней ступени задержки первого сигнала, и другой вход упомянутой второй функции "исключающее ИЛИ" соединен со ступенью задержки второго сигнала таким образом, что выходы ступеней задержек второго сигнала подключены к упомянутой функции "исключающее ИЛИ", смежной с выходом ступени задержки второго сигнала, соединенного с первой функцией "исключающее ИЛИ", накапливающий сумматор для каждой функции из второго набора функций "исключающее ИЛИ", интегрирующий второй набор выходов из функции "исключающее ИЛИ" за период времени.13. The device for processing signals according to item 12, containing for each delay stage, except for one, the second means of performing the function of the exclusive OR, one input of the second function of the exclusive OR is connected to the output of the delay stage of the first signal, except for the last delay stage of the first signal, and another input of said second exclusive-OR function is connected to the delay stage of the second signal so that the outputs of the delay stages of the second signal are connected to said exclusive-OR function adjacent to the output of the delay stage ki second signal coupled to the first function of "exclusive OR", an accumulator for each function of the second set of functions "XOR", the integrator outputs a second set of function "XOR" for a period of time. 14. Устройство для обработки сигналов по п.12 и 13, содержащее средство задержки первого сигнала и подключения выхода задержанного первого сигнала к входу второго сигнала.14. The device for processing signals according to item 12 and 13, comprising means for delaying the first signal and connecting the output of the delayed first signal to the input of the second signal. 15. Устройства для обработки сигналов по п.12 и 13, содержащие средство задержки сигналов, поступивших на первое устройство перед тем, как они поступят на второе устройство и средство выполнения вычитания накопленных сумм второго устройства из накопленных сумм первого устройства.15. The device for processing signals according to item 12 and 13, containing means for delaying signals received by the first device before they arrive at the second device and means for subtracting the accumulated amounts of the second device from the accumulated amounts of the first device. 16. Устройство для обработки сигналов по п.12 и 13, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.16. The device for processing signals according to item 12 and 13, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 17. Устройство, согласно п.14, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.17. The device according to item 14, containing means for comparing the levels of output from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 18. Устройство для обработки сигналов по п.14, содержащее средство задержки сигналов, поступивших на первое устройство перед тем, как они поступят на второе устройство и средство выполнения вычитания накопленных сумм второго устройства из накопленных сумм первого устройства.18. The device for processing signals according to 14, comprising means for delaying the signals received by the first device before they arrive at the second device and means for subtracting the accumulated amounts of the second device from the accumulated amounts of the first device. 19. Устройство для обработки сигналов по п.18, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.19. The device for processing signals according to claim 18, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 20. Устройство для обработки сигналов по п.18, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.20. The device for processing signals according to claim 18, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder has the smallest value. 21. Устройство для обработки сигналов по п.15, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.21. The device for processing signals according to clause 15, comprising means for comparing the output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 22. Устройство для обработки сигналов по п.15, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.22. The device for processing signals according to clause 15, containing means for comparing the levels of output from the accumulating adder and determining which of the outputs of the accumulating adder has the smallest value. 23. Устройство для обработки первого сигнала и второго сигнала, содержащее средство задержки первого сигнала с множеством последовательных ступеней задержки, средство задержки второго сигнала с таким же количеством последовательных ступеней задержки, что применялось для первого сигнала, для каждой ступени задержки первого сигнала средство выполнения вычитания выхода ступени задержки первого сигнала из выхода ступени задержки второго сигнала таким образом, что выходы ступеней задержки второго сигнала вычитаются в обратной последовательности по отношению к выходам ступеней задержек первого сигнала, накапливающий сумматор для каждой из упомянутых ступеней задержек, интегрирующий абсолютное значение результата вычитания за период времени.23. A device for processing the first signal and the second signal, comprising delay means for the first signal with many consecutive delay stages, delay means for the second signal with the same number of consecutive delay stages that were used for the first signal, output subtractor for each delay stage of the first signal the delay stages of the first signal from the output of the delay stage of the second signal so that the outputs of the delay stages of the second signal are subtracted in the reverse order with respect to the outputs of the delay stages of the first signal, accumulating an adder for each of the mentioned delay stages, integrating the absolute value of the subtraction result over a period of time. 24. Устройство для обработки сигналов по п.23, содержащее для каждой ступени задержки, кроме одной, второе средство выполнения вычитания выхода ступени задержки первого сигнала, за исключением последней ступени задержки первого сигнала, из выхода ступени задержки второго сигнала, смежного с выходом ступени задержки второго сигнала, соединенного с первым средством выполнения вычитания, накапливающий сумматор для каждого из вторых средств выполнения вычитания, интегрирующий выход из упомянутых вторых средств выполнения вычитания за период времени.24. The signal processing apparatus according to claim 23, comprising for each delay stage, except for one, second means for subtracting the output of the delay stage of the first signal, with the exception of the last delay stage of the first signal, from the output of the delay stage of the second signal adjacent to the output of the delay stage a second signal connected to the first means of subtracting, accumulating an adder for each of the second means of performing subtraction, integrating the output from the said second means of performing subtraction for the period q time. 25. Устройство для обработки сигналов по п.23 или 24, содержащее средство задержки первого сигнала и подключения выхода задержанного первого сигнала к входу второго сигнала.25. The device for processing signals according to item 23 or 24, comprising means for delaying the first signal and connecting the output of the delayed first signal to the input of the second signal. 26. Устройство для обработки сигналов по п.23 и 24, содержащее средство задержки сигналов, поступивших на первое устройство перед тем, как они поступят на второе устройство и средство выполнения вычитания накопленных сумм второго устройства из накопленных сумм первого устройства.26. The device for processing signals according to item 23 and 24, comprising means for delaying the signals received by the first device before they arrive at the second device and means for subtracting the accumulated sums of the second device from the accumulated sums of the first device. 27. Устройство для обработки сигналов по п.23 и 24, с содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.27. The device for processing signals according to item 23 and 24, containing means for comparing the output levels from the accumulating adder and determining which of the outputs of the accumulating adder has the smallest value. 28. Устройство для обработки сигналов по п.25, содержащее средство задержки сигналов, поступивших на первое устройство перед тем, как они поступят на второе устройство и средство выполнения вычитания накопленных сумм второго устройства из накопленных сумм первого устройства.28. The device for processing signals according A.25, containing a means of delaying the signals received by the first device before they arrive on the second device and means for subtracting the accumulated amounts of the second device from the accumulated amounts of the first device. 29. Устройство для обработки сигналов по п.25, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.29. The device for processing signals according A.25, containing means for comparing the levels of output from the accumulating adder and determining which of the outputs of the accumulating adder has the smallest value. 30. Устройство для обработки сигналов по п.26, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.30. The signal processing device according to claim 26, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 31. Устройство для обработки по п.28, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.31. The processing device according to claim 28, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 32. Устройство для обработки сигналов по п.26, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.32. The signal processing device according to claim 26, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the least value. 33. Устройство для обработки сигналов по п.28, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.33. The signal processing device according to claim 28, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder has the least value. 34. Устройство для обработки первого сигнала и второго сигнала, содержащее средство выполнения функции определения абсолютной величины разности первого и второго сигнала, средство дифференцирования выхода значения абсолютной величины разности для получения первого дифференциального выхода и средство дифференцирования упомянутого первого дифференциального выхода.34. A device for processing the first signal and the second signal, comprising means for performing the function of determining the absolute value of the difference of the first and second signal, means for differentiating the output value of the absolute value of the difference to obtain a first differential output, and means for differentiating the aforementioned first differential output. 35. Устройство для обработки сигналов по п.34, содержащее средство задержки сигналов, поступивших на первое устройство перед тем, как они поступят на второе устройство и средство выполнения вычитания накопленных сумм второго устройства из накопленных сумм первого устройства.35. The device for processing signals according to clause 34, comprising means for delaying the signals received by the first device before they arrive at the second device and means for subtracting the accumulated sums of the second device from the accumulated sums of the first device. 36. Устройство для обработки сигналов по п.34 и 35, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наибольшее значение.36. The device for processing signals according to clauses 34 and 35, comprising means for comparing output levels from the accumulating adder and determining which of the outputs of the accumulating adder is of the greatest importance. 37. Устройство для обработки сигналов по п.35, содержащее средство сравнения уровней выхода из накапливающего сумматора и определения, какой из выходов накапливающего сумматора имеет наименьшее значение.37. The device for processing signals according to clause 35, comprising means for comparing the output levels from the accumulating adder and determining which of the outputs of the accumulating adder has the least value.
RU2005108198/09A 2002-12-09 2003-12-01 CORRELATION PROCESSING DEVICE RU2005108198A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US43226702P 2002-12-09 2002-12-09
US60/432,267 2002-12-09

Publications (1)

Publication Number Publication Date
RU2005108198A true RU2005108198A (en) 2006-01-20

Family

ID=32507878

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2005108198/09A RU2005108198A (en) 2002-12-09 2003-12-01 CORRELATION PROCESSING DEVICE

Country Status (3)

Country Link
AU (1) AU2003302778A1 (en)
RU (1) RU2005108198A (en)
WO (1) WO2004053835A1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8781049B1 (en) 2012-12-27 2014-07-15 Intel Mobile Communications GmbH Signal delay estimator with absolute delay amount and direction estimation

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4373191A (en) * 1980-11-10 1983-02-08 Motorola Inc. Absolute magnitude difference function generator for an LPC system
GB8817500D0 (en) * 1988-07-22 1988-08-24 B Kent Plc Ab Cross-correlation apparatus & methods
TW330358B (en) * 1996-02-28 1998-04-21 Toshiba Kk Correlator and synchronous tracking apparatus of spectrum expansion receiver thereof
US6385548B2 (en) * 1997-12-12 2002-05-07 Motorola, Inc. Apparatus and method for detecting and characterizing signals in a communication system
US6453284B1 (en) * 1999-07-26 2002-09-17 Texas Tech University Health Sciences Center Multiple voice tracking system and method

Also Published As

Publication number Publication date
WO2004053835A1 (en) 2004-06-24
AU2003302778A1 (en) 2004-06-30

Similar Documents

Publication Publication Date Title
Wright The number of connected sparsely edged graphs
JP2800796B2 (en) CDMA synchronization acquisition circuit
WO2005038645A3 (en) Operation circuit and operation control method thereof
US7643535B1 (en) Compatible preparation and detection of preambles of direct sequence spread spectrum (DSSS) and narrow band signals
US3700876A (en) Reduced time delay auto-correlation signal processor
RU2005108198A (en) CORRELATION PROCESSING DEVICE
JP2742519B2 (en) Differential signal detection matched filter for use in spread spectrum communication systems.
EP0905888A3 (en) Correlation detecting method and matched filter unit
TWI575896B (en) Signal Detection Method and Device
KR100667552B1 (en) Matched filter and cross correlation performing method thereof
KR920001976A (en) Luminance / Color Signal Separation Method and Circuit
KR920001830A (en) Input Weighted Transversal Filter
US4743969A (en) Correlator
RU2513683C1 (en) Digital function generator
EP2272174B1 (en) Apparatus and method for the acquisition of a spreading sequence in aperiodic dsss systems
KR940010942B1 (en) Digital pulse width detector
JPH06244678A (en) Digital filter circuit
US6408017B1 (en) High speed demux parallel correlator system
JP3300806B2 (en) Matched filter
SU885948A1 (en) Signal detector
JPH0265331A (en) Spread spectrum receiver
SU907486A1 (en) Signal processing device
RU2001101652A (en) DEVICE FOR ALLOCATION OF TONAL SIGNALS IN COMMUNICATION CHANNELS
RU2024184C1 (en) Digital filter
SU1104527A1 (en) Device for executing orthogonal walsh transform

Legal Events

Date Code Title Description
FA92 Acknowledgement of application withdrawn (lack of supplementary materials submitted)

Effective date: 20070514

FZ9A Application not withdrawn (correction of the notice of withdrawal)

Effective date: 20070528

FA92 Acknowledgement of application withdrawn (lack of supplementary materials submitted)

Effective date: 20070814