KR960006754B1 - Automatic beam regulation circuit - Google Patents

Automatic beam regulation circuit Download PDF

Info

Publication number
KR960006754B1
KR960006754B1 KR1019930017299A KR930017299A KR960006754B1 KR 960006754 B1 KR960006754 B1 KR 960006754B1 KR 1019930017299 A KR1019930017299 A KR 1019930017299A KR 930017299 A KR930017299 A KR 930017299A KR 960006754 B1 KR960006754 B1 KR 960006754B1
Authority
KR
South Korea
Prior art keywords
output
signal
gain
video
voltage
Prior art date
Application number
KR1019930017299A
Other languages
Korean (ko)
Other versions
KR950007470A (en
Inventor
조진호
Original Assignee
엘지전자주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사, 이헌조 filed Critical 엘지전자주식회사
Priority to KR1019930017299A priority Critical patent/KR960006754B1/en
Publication of KR950007470A publication Critical patent/KR950007470A/en
Application granted granted Critical
Publication of KR960006754B1 publication Critical patent/KR960006754B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Receiver Circuits (AREA)
  • Picture Signal Circuits (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

The automatic video gain control circuit includes : a gain compensation part that compares an output of a clamping circuit(CVBS) with a divided voltage VB to latch the comparison signal V15 according to a horizontal synch signal(Hsyn) repeatedly regardless of video deviation to maintain the output level of the clamping circuit fixed 1 Vpp; a video processor that receives the CVBS to generate both vertical and horizontal synch signals(Vsyn)(Hsyn) and demodulate video color signals(RGB); and a deflector that receives Vsyn, Hsyn to generate vertical and horizontal deflection signals(H)(V). Latching a video level compared with a certain level according to the Hsyn eliminates uncomfortableness that users select the gain according to the video deviation.

Description

티브이의 영상 이득 자동조절회로TV's video gain automatic control circuit

제1도는 종래 티브이의 영상 이득 조절회로의 블럭도.1 is a block diagram of a conventional TV image gain control circuit.

제2도는 위성신호의 기저대역을 보인 파형도.2 is a waveform diagram showing the baseband of the satellite signal.

제3도는 제1도에 있어서, 전압제어증폭기의 특성 곡선.3 is a characteristic curve of a voltage controlled amplifier according to FIG.

제4도는 본 발명 티브이의 영상 이득 자동조절회로의 블럭도.4 is a block diagram of a video gain automatic control circuit of the present invention.

제5도는 제4도에 있어서, 각 부의 신호 파형도.5 is a signal waveform diagram of each part in FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1:튜너, 2:전압제어증폭기,1: tuner, 2: voltage controlled amplifier,

3:디엠퍼시스(de-dmphasis), 4:저역통과필터(LPF),3: de-dmphasis, 4: low pass filter (LPF),

5:삼각파제거부, 6:클램핑회로,5: triangle wave removing part, 6: clamping circuit,

7:비디오처리부, 8:편향부,7: video processing unit, 8: deflection unit,

9,19:이득보상부, 10:마이크로컴퓨터,9,19: benefit compensation, 10: microcomputer,

11,18:이득조절부, 12:고역통과필터(HPF),11,18: gain control unit, 12: high pass filter (HPF),

13:오디오처리부, 14:오디오증폭부,13: audio processing unit, 14: audio amplifier,

15:신호비교부, 16:플립플롭,15: signal comparison, 16: flip flop,

17:신호지연부, SW1:스위치,17: signal delay part, SW1: switch,

SP:스피커, CPT:칼라브라운관,SP: Speaker, CPT: Color Brown Tube,

Q1,Q2:트랜지스터, VR1∼VR3,VR11:가변저항,Q 1 and Q 2 : Transistor, VR 1 to VR 3 , VR 11 : Variable resistance,

R1∼R3,R11∼R14:저항, C1:콘덴서.R 1 to R 3 , R 11 to R 14 : resistance, and C 1 : capacitor.

본 발명은 티브이의 영상 이득 조절에 관한 것으로 특히, 위성방송 수신 티브이에 있어서 여러 위성방송을 수신하는 경우 수평동기레벨을 검출함에 따라 해당 시스템이 적당한 영상레벨을 자동으로 조절하는 티브이의 영상 이득 자동조절회로이 관한 것이다.The present invention relates to the control of the video gain of a TV, and in particular, when receiving multiple satellite broadcasts in a TV broadcast TV, the system automatically adjusts the video gain of the TV according to the detection of the horizontal synchronization level. The circuit is concerned.

제1도는 종래 티브이의 영상 이득 조절회로의 블럭도로서 이에 도시된 바와 같이, 위성방송을 선국하여비디오신호를 검파하는 튜너(1)와, 이 튜너(1)의 출력(V1)을 이득보상부(9)의 제어전압(V9)에 따라 소정 레벨 증폭하는 전압제어증폭기(2)와, 이 전압제어증폭기(2)의 출력(V2)중 고역의 영상 성분을 제거하는 고역통과필터(12)와, 이 고역통과필터(12)의 출력(V12)을 복조 등의 오디오 처리를 수행하여 음성신호를 추출하는 오디오처리부(13)와, 이 오디오처리부(13)의 출력(AR)(AL)을 소정 레벨 증폭하여 스피커(SP)에 출력하는오디오증폭기(14)와, 상기 전압제어증폭기(2)의 출력(V2)을 입력받아 송신측에서 강조된 고역부분을 약화시키는 디엠퍼시스(3)와, 이 디엠퍼시스(3)의 출력(V3)중 저역성분을 제거하는 저역통과필터(4)와, 이 저역통과필터(4)의 출력(V4)중 삼각파를 제거하는 삼각파제거부(5)와, 이 삼각파제거부(5)의 출력(V5)을 클램핑펄스(Cp)에 따라 소정 전위로 조정하는 클램핑회로(6)와, 이 클램핑회로(6)의 출력(V6)을 처리하여 클램핑펄스(Cp), 수직·수평동기신호(Vsyn)(Hsyn)를 분리함과 아울러 영상색신호(R,G,B)를 칼라브라운관(CPT)에 출력하는 비디오처리부(7)와, 이 비디오처리부(7)의 출력(Vsyn)(Hsyn)에 따라 수직,수평편향신호(V)(H)를 상기 칼라브라운관(CPT)에 출력하는 편향부(8)로 구성된 것으로, 상기 이득보상부(9)는 비디오편차(deviation)에 따른 바이어스전압(V1∼V3)을 조절하게 저항(R1∼R3) 및 가변저항(VR1∼VR3)으로 구성된 이득조절부(11)와, 마이크로컴퓨터(10)의 제어신호에 따라 상기 이득조절부(11)의 출력(V1∼V3)을 선택하여 전압제어증폭기(2)에 제어전압(V9)으로 출력하는 스위치(SW1)로 구성된다.FIG. 1 is a block diagram of a conventional TV image gain control circuit. As shown therein, a tuner 1 for tuning a satellite broadcast to detect a video signal and a gain compensation for output V 1 of the tuner 1 are shown in FIG. A voltage control amplifier 2 for amplifying a predetermined level according to the control voltage V 9 of the unit 9, and a high pass filter for removing high-frequency image components from the output V 2 of the voltage control amplifier 2; 12), an audio processor 13 for extracting an audio signal by performing audio processing such as demodulation on the output V 12 of the high pass filter 12, and an output A R of the audio processor 13; De-emphasis to attenuate (A L ) a predetermined level and output an audio amplifier 14 for outputting to the speaker SP, and an output V 2 of the voltage-controlled amplifier 2 to attenuate the high frequency portion highlighted on the transmitter side. (3), a low pass filter (4) for removing low pass components from the output (V 3 ) of the de-emphasis (3), and an output of the low pass filter (4). ( 3 ) a triangular wave removing unit (5) for removing triangular waves, a clamping circuit (6) for adjusting the output (V 5 ) of the triangular wave removing unit (5) to a predetermined potential in accordance with the clamping pulse (Cp), The output V 6 of the clamping circuit 6 is processed to separate the clamping pulse Cp and the vertical / horizontal synchronization signal Vsyn Hsyn, and to convert the image color signals R, G, and B into color-brown tubes. CPT) and a deflection for outputting the vertical and horizontal deflection signals (V) (H) to the color brown tube (CPT) in accordance with the video processing section (7) outputted to the video processing section (7). The gain compensator 9 comprises a resistor 8, the resistors R 1 to R 3 and the variable resistors VR 1 to adjust the bias voltages V 1 to V 3 according to video deviation. VR 3 ) and the output control unit (V 1 ~ V 3 ) of the gain control unit 11 in accordance with the control signal of the microcomputer 10 to control the voltage control amplifier (2). Switch to output at voltage (V 9 ) SW1).

이와같은 종래 회로의 동작과정을 제2도 및 제3도를 참조하여 설명하면 다음과 같다.The operation of the conventional circuit will be described with reference to FIGS. 2 and 3 as follows.

안테나를 통해 수신된 위성방성신호를 입력받은 튜너(1)는 사용자가 원하는 대역을 선국한 후 비디오신호를 검파하여 제3도와 같은 특성을 갖는 전압제어증폭기(2)에 출력하는데 이득보상부(9)의 제어전압(V9)에따라 상기 전압제어증폭기(2)는 튜너(l)의 출력(V1)을 소정 레벨 증폭하게 된다.The tuner 1 receiving the satellite signal received through the antenna tunes the band desired by the user, detects the video signal, and outputs it to the voltage control amplifier 2 having the characteristics as shown in FIG. 3. According to the control voltage (V 9 ) of), the voltage control amplifier 2 amplifies the output V 1 of the tuner 1 by a predetermined level.

즉, 이득보상부(9)는 이득조절부(11)에서 각 위성 또는 트랜스폰더(transponder)에 따라 전압(B+)을 저항과 가변저항(R1,VR1)(R2,VR2)(R3,VR3)으로 분할하여 그 분압(V1)(V2)(V3)을 발생시키고 스위치(SW1)는 마이크로컴퓨터(10)의 제어신호(V10)에 따라 상기 이득조절부(11)의 출력(V1∼V3)중 하나를 선택하여 제어전압(V9)으로 전압제어증폭기(2)에 출력되어진다.That is, the gain compensator 9 adjusts the voltage B + according to each satellite or transponder in the gain adjusting unit 11 and the resistors and the variable resistors R 1 , VR 1 (R 2 , VR 2 ). (R 3 , VR 3 ) is divided into a divided voltage (V 1 ) (V 2 ) (V 3 ) to generate a switch SW1 is the gain control unit according to the control signal (V 10 ) of the microcomputer 10 . One of the outputs V 1 to V 3 of (11) is selected and output to the voltage control amplifier 2 as the control voltage V 9 .

여기서, 가변저항(VR1∼VR3)은 전압제어증폭기(2)의 특성에 따라 클램핑회로(6)의 입력이 1Vpp가 되게조정된다.Here, the variable resistors VR 1 to VR 3 are adjusted so that the input of the clamping circuit 6 becomes 1 Vpp according to the characteristics of the voltage control amplifier 2.

이때, 제2도에 도시된 바와 같은 전압제어증폭기(2)의 출력(V2)을 입력받은 디엠퍼시스(de-emphasis)(3)는 송신측에서 강조된 고역부분을 약화시켜 원래 신호로 변환하고 이 비디오신호(V3)를 입력받은 저역통과필터(3)는 일정저역만을 통과시켜 음성성분을 제거함과 아울러 영상신호(V4)를 분리하며 이 영상신호(V4)는삼각파제거부(5)를 통해 클램핑회로(6)에 입력되어 클램핑펄스(Cp)에 의해 소정 전위로 조정되어진다.At this time, the de-emphasis (3) receiving the output (V 2 ) of the voltage control amplifier (2) as shown in Figure 2 converts the high-frequency portion highlighted on the transmitting side to the original signal the video signal (V 3) low-pass filter 3 is inputted to the passing only a predetermined low frequency and removes the voice component as well as to remove the video signal (V 4), and the video signal (V 4) has rejected the triangular wave (5 Is input to the clamping circuit 6 and adjusted to a predetermined potential by the clamping pulse Cp.

이에 따라, 클램핑회로(6)의 출력(V6)을 처리한 비디오처리부(7)는 클램핑펄스(Cp) 및 수직,수평동기신호(Vsyn)(Hsyn)를 발생시킴과 아울러 영상 색신호(R,G,B)를 복조시키고 이 수직,수평동기신호(Vsyn)(Hsyn)를 입력받은 편향부(8)는 수직,수평편향신호(H)(V)를 출력시키므로 칼라브라운관(CPT)은 상기 편향부(8)의출력(H)(V)에 따라 상기 비디오처리부(7)의 출력(R,G,B)을 편향시킴으로써 화면에 영상을 재현하게 된다.Accordingly, the video processor 7 processing the output V 6 of the clamping circuit 6 generates the clamping pulse Cp and the vertical and horizontal synchronizing signals Vsyn (Hsyn) and the image color signals R, The deflection unit 8, which has demodulated G and B and received the vertical and horizontal synchronization signals Vsyn and Hsyn, outputs the vertical and horizontal deflection signals H and V, so that the color-brown tube CPT is deflected. The outputs R, G, and B of the video processing unit 7 are deflected in accordance with the output H and V of the unit 8 to reproduce the image on the screen.

또한, 전압제어증폭기(2)의 출력(V2)은 고역통과필터(12)를 통해 일정 고역만이 통과되어 영상성분이 제거됨과 아울러 음성신호(V12)가 분리되고 이 음성신호(V12)는 오디오처리부(13)를 통해 오디오증폭기(14)에서 소정 레벨 증폭된 후 스피커(SP)에 출력되어 음성이 재생되어진다.Further, the output (V 2) is constant high only through the high-pass filter 12 is passed through the image component has been removed and as well as a voice signal (V 12) separate and a speech signal (V 12 of the voltage-controlled amplifier (2) ) Is amplified by the audio amplifier 14 by the audio processor 13 and output to the speaker SP to reproduce the voice.

그러나, 이와같은 종래 회로는 비디오편차에 따라 가변저항(VR1∼VR3)을 조정해야 함은 물론 리모콘 또는 로칼 키를 이용하여 각 편차에 따라 스위치(SW1)의 접속을 변화시켜야 하므로 사용자에게 조작상의 불편을 주는 문제점이 있었다.However, such a conventional circuit requires not only to adjust the variable resistors VR 1 to VR 3 according to the video deviation, but also to change the connection of the switch SW1 according to each deviation by using a remote controller or a local key. There was a problem giving inconvenience.

본 발명은 이러한 종래의 문제점을 해결하기 위하여 수평동기 기간동안 페데스털레벨과 서브캐리어레벨의 차가 소정 범위 이상일 경우 전압제어증폭 이득을 자동으로 조정하는 티브이이 영상 이득 자동조절회로를 창안한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.The present invention has devised a TV image gain automatic adjustment circuit which automatically adjusts the voltage control amplification gain when the difference between the pedestal level and the subcarrier level is more than a predetermined range during the horizontal synchronization period. When described in detail with reference to the accompanying drawings as follows.

제4도는 본 발명 티브이의 영상 이득 자동조절회로의 블럭도로서 이에 도시한 바와 같이. 튜너(1), 전압제어증폭기(2), 디엠퍼시스(3), 저역통과필터(4), 삼각파제 거부(5), 클램핑회로(6), 비디오처리부(7), 편향부(8)및 칼라브라운관(CPT)은 제1도의 종래 회로와 동일하게 구성하여 상기 클램핑회로(6)의 출력(CVBS)을 분압(VB)과 비교하도록 비교기(OP), 저항(R14) 및 가변저항(VR11)으로 구성한 신호비교부(15)와, 상기 비디오처리부(7)의 수평동기신호(Hsyn)를 지연시키는 신호지연부(17)와, 이 신호지연부(17)의 출력(V17)에 따라 상기 신호비교부(16)의 출력(Q)에 따라 이득조절신호(V19)를 상기 전압제어증폭기(2)에 출력하도록 트랜지스터(Q1)(Q2), 저항(R11) 및 콘덴서(C1)로 구성한 이득조절부(18)로 이루어진 이득보상부(19)로 구성한 것으로,이와같이 구성한 본 발명의 동작 및 작용효과를 제5도의 파형도를 참조하여 상세히 설명하면 다음과 같다.4 is a block diagram of the video gain automatic control circuit of the present invention, as shown therein. Tuner (1), voltage controlled amplifier (2), de-emphasis (3), low pass filter (4), triangle break reject (5), clamping circuit (6), video processor (7), deflector (8) and The color brown tube CPT is configured similarly to the conventional circuit of FIG. 1 so that the output CVBS of the clamping circuit 6 is compared with the divided voltage V B. The comparator OP, the resistor R 14 and the variable resistor ( VR 11 ), a signal comparator 15 configured to delay the horizontal synchronizing signal Hsyn of the video processor 7, and an output V 17 of the signal delay unit 17 . In accordance with the output Q of the signal comparing unit 16 according to the output of the gain control signal (V 19 ) to the voltage control amplifier (2) transistors (Q 1 ) (Q 2 ), resistor (R 11 ) and Consists of a gain compensator 19 composed of a gain adjuster 18 constituted by a capacitor C 1. The operation and effect of the present invention configured as described above will be described in detail with reference to the waveform diagram of FIG. 5.

안테나를 통해 수신한 위성방송신호를 입력받은 튜너(1)가 사용자가 원하는 대역을 선국한 후 비디오신호(V1)를 검파하면 이 비디오신호(V1)는 전압제어증폭기(2)를 통해 소정 레벨 증폭되어 디엠퍼시스(3)에서전송시 강조된 고역부분이 약화됨에 따라 원래 신호로 변환되고 이 신호(V3)는 저역통과필터(4)를 통해 일정저역성분만이 통과되어 음성성분이 제거됨과 아울러 영상신호(V4)가 분리되어지며 이 영상신호(V4)는 삼각파제거부(5)를 통해 클램핑회로(6)에 입력되어 소정 전위 레벨로 조정되어진다.After the tuner received a satellite broadcast signal received through an antenna (1) the user has to tune into the desired band detects the video signal (V 1) the video signal (V 1) is given through the voltage-controlled amplifier (2) As the amplified level is attenuated by the high frequency part transmitted by the de-emphasis (3), it is converted into the original signal, and this signal (V 3 ) is passed through the low pass filter (4) to remove only the negative low frequency component. In addition, the video signal V 4 is separated and the video signal V 4 is input to the clamping circuit 6 through the triangular wave removing unit 5 and adjusted to a predetermined potential level.

이때, 이득보상부(19)는 제5도(가)에 도시한 바와 같은 클램핑회로(6)의 출력(CVBS)을 신호비교부(15)에입력시켜 전압(B+)을 저항(R14)과 가변저항(VR11)을 통해 분할된 제5도(나)에 도시한 바와 같은 전압(VB)이반전단자(-)에 입력된 비교기(OP)의 비반전단자(+)에 입력시키게 된다.At this time, the gain compensation unit (19) comprises a fifth (a) a clamping circuit (6) output (CVBS) signal comparison unit 15 in the voltage (B +) as input to the same shown in the resistance (R 14 ) And the voltage V B as shown in FIG. 5 ( b ) divided by the variable resistor VR 11 is input to the non-inverting terminal (+) of the comparator OP input to the inverting terminal (-). Let's go.

이에따라,비교기(OP)는 클램핑회로(6)의 출력(CVBS)이 분압(VB=Vcp-0.3V)보다 클 경우(Vcp-Vsc〉Vcp-0.3V)에는 저전위를 플립플롭(16)의 입력단자(D)에 출력하게 되는데 상기 비교기(OP)의 반전단자(-)에 인가되는 전압(VB)은 가변저항(VR11)의 조정에 따라 Vcp-0.3V가 되게 한다.Accordingly, the comparator OP sets the low potential of the flip-flop 16 when the output CVBS of the clamping circuit 6 is larger than the partial voltage (VB = Vcp-0.3V) (Vcp-Vsc> Vcp-0.3V). The output terminal D outputs the voltage V B applied to the inverting terminal (-) of the comparator OP to be Vcp-0.3V according to the adjustment of the variable resistor VR 11 .

즉, 비교기(OP)은 클램핑회로(6)의 출력(CVBS)이 1볼트 미만일 경우(Vcp-Vsc>Vcp-0.3V)에는 고전위를 출력하고 1볼트 이상일 경우(Vcp-Vsc<Vcp-0.3V)에는 저전위를 출력하게 된다.That is, the comparator OP outputs a high potential when the output CVBS of the clamping circuit 6 is less than 1 volt (Vcp-Vsc> Vcp-0.3V), and when it is 1 volt or more (Vcp-Vsc <Vcp-0.3). V) outputs a low potential.

이때, 클램핑회로(6)의 출력(CVBS)에 의해 비디오처리부(7)가 수직,수평동기신호(Vsyn)(Hsyn)를 출력하면 제5도(다)에 도시한 바와 같은 상기 수평동기신호(Hysn)는 신호지연부(17)를 통해 소정 시간(a)만큼 지연되어 플립플롭(16)의 클럭단자(CK)에 입력되고 제5도(라)에 도시한 바와 같이 지연된 신호(V17)의 상승에지에서 상기 플립플롭(16)은 신호비교부(15)의 출력(V15)을 래치시켜 이득조절부(18)에 출력하게 된다.At this time, when the video processing unit 7 outputs the vertical and horizontal synchronization signals Vsyn and Hsyn by the output CVBS of the clamping circuit 6, the horizontal synchronization signal as shown in FIG. Hysn is delayed by a predetermined time (a) through the signal delay unit 17 and input to the clock terminal CK of the flip-flop 16, and the delayed signal V 17 as shown in FIG. At the rising edge of the flip-flop 16 latches the output (V 15 ) of the signal comparator 15 to output to the gain control unit (18).

이에따라, 플립플롭(16)의 출력(Q)이 고전위이면 이득조절부(18)는 트랜지스터(Q1)가 턴오프됨과 아울러트랜지스터(Q2)가 턴온되어 콘덴서(C1)의 충전전위를 접지로 방전시킴으로써 이득조절신호(V19)의 레벨이낮아져서 전압제어증폭기(2)의 이득이 높아지고 저전위이면 상기 트랜지스터(Q1)가 턴온됨과 아울러 트랜지스터(Q2)가 턴오프되어 전압(Vcc)이 트랜지스터(Q1), 저항(R11)을 통해 상기 콘덴서(C1)를 충전시킴으로써이득조절신호(V19)의 레벨이 높아져서 상기 전압제어증폭기(2)의 이득이 낮아진다.Accordingly, if the output Q of the flip-flop 16 has a high potential, the gain adjusting unit 18 turns off the transistor Q 1 and the transistor Q 2 to turn on to charge the capacitor C 1 . By discharging to ground, the level of the gain control signal V 19 is lowered, so that the gain of the voltage control amplifier 2 is increased, and if the potential is low, the transistor Q 1 is turned on and the transistor Q 2 is turned off and the voltage Vcc ) Charges the capacitor C 1 through the transistor Q 1 and the resistor R 11 , so that the level of the gain control signal V 19 is increased to lower the gain of the voltage control amplifier 2.

여기서, 저항(R11)과 콘덴서(C1)의 시정수( 1)는 64㎲보다 매우 커야 하는데 (R11C1= 1 64μS) Vcp-VscVcp-0.3V인 경우 플립플롭(16)의 출력(Q)이 고전위와 저전위가 교차되고 1<6μS이거나 1 64μS일 경우 전압제어증폭기(2)에 리플(ripple)이 심해져서 클램핑회로(6)의 출력(CVBS)이 레벨이 넘실되기때문이다.Here, the time constants of the resistor R 11 and the capacitor C 1 1 ) must be much larger than 64㎲ (R 11 C 1 = One 64 μS) Vcp-Vsc In the case of Vcp-0.3V, the output Q of the flip-flop 16 crosses the high potential and the low potential. 1 <6 μS One This is because the ripple is severe in the voltage control amplifier 2 in the case of 64 µS, and the output CVBS of the clamping circuit 6 is overrun.

따라서, 이득보상부(19)에서 클램핑회로(6)의 출력(CVBS)을 분압(VB)과 비교하여 수평동기신호(Hysn)에따라 비교신호(V15)를 래치시키는 동작을 반복함에 따라 비디오편차(deviation)에 관계없이 클램핑회로(6)의출력(CVBS) 레벨이 1Vpp로 일정 레벨 유지되고 이 신호(CVBS)를 입력받은 비디오처리부(7)는 수직수평동기신호(Vsyn)(Hsyn)를 발생시킴과 아울러 영상 색신호(R,G,B)를 복조시키며 이 수직,수평동기신호(Vsyn)(Hsyn)를 입력받은 편향부(8)가 수직,수평편향신호(H)(V)를 출력시키므로 칼라브라운관(CPT)은 화면에 영상을 재현하게 된다.Therefore, the gain compensation unit 19 repeats the operation of latching the comparison signal V 15 in accordance with the horizontal synchronization signal Hysn by comparing the output CVBS of the clamping circuit 6 with the divided voltage V B. Regardless of the video deviation, the video processing unit 7 which receives the output CVBS level of the clamping circuit 6 at a constant level of 1 Vpp and receives the signal CVBS receives the vertical horizontal synchronizing signal Vsyn (Hsyn). And demodulating the image color signals R, G, and B, and the deflection unit 8 that receives the vertical and horizontal synchronization signals Vsyn (Hsyn) receives the vertical and horizontal deflection signals H and V. Color CRT will reproduce the image on the screen.

상기에서 상세히 설명한 바와 같이, 본 발명 티브이의 영상 이득 자동조절회로는 영상신호의 레벨을 설정키와 비교하여 수평동기신호에 따라 래치시켜 영상 이득을 조정함으로써 사용자가 비디오편차에 따라 이득을 선택조절하는 불편함을 제거할 수 있는 효과가 있다.As described in detail above, the video gain automatic control circuit of the present invention compares the level of the video signal with the setting key and latches it according to the horizontal synchronization signal to adjust the video gain so that the user can selectively adjust the gain according to the video deviation. There is an effect that can eliminate the inconvenience.

Claims (4)

튜너(1)의 출력(V1)을 전압제어증폭기(2)를 통해 소정 레벨 증폭하고 이 증폭신호(V2)를 디엠퍼시스(3), 저역통과필터(4) 및 삼각파제거부(5)를 순차 통해 클램핑회로(6)에서 일정 레벨로 고정시키며 이 클램핑회로(6)의 출력(CVBS)을 비디오처리부(7)를 통해 영상 색신호(R,G,B)를 복조함과 아울러 수직,수평동기신호(Vayn)(Hsyn)를 분리하는 티브이에 있어서, 상기 클램핑회로(6)의 출력(CVBS)을 분압(VB)과 비교하여이 비교신호(V15)를 지연된 수vud동기신호(Hsyn)에 따라 래치시켜 이득조절신호(V19)를 조정한 후 상기 전압제어증폭기(2)에 출력하는 이득보상부(19)를 포함하여 구성함을 특징으로 하는 티브이의 영상 이득 자동조절회로.The output V 1 of the tuner 1 is amplified a predetermined level through the voltage controlled amplifier 2 and the amplified signal V 2 is de-emphasis 3, the low pass filter 4, and the triangular wave removing unit 5. Are sequentially fixed to the clamping circuit 6 at a predetermined level, and the output CVBS of the clamping circuit 6 is demodulated through the video processor 7 and the image color signals R, G, and B are vertically and horizontally. In a TV that separates the synchronizing signal Vayn (Hsyn), the output CVBS of the clamping circuit 6 is compared with the divided voltage V B , and the comparison signal V 15 is delayed. And a gain compensator (19) for outputting to the voltage control amplifier (2) after adjusting the gain control signal (V 19 ) by latching according to the video gain automatic control circuit. 제1항에 있어서, 이득보상부(19)는 클램핑회로(6)의 출력(CVBS)을 분압(VB)과 비교하여 비교신호(V15)를 출력하는 신호비교부(15)와, 비디오처리부(7)의 수평동기신호(Hsyn)를 소정 시간 지연시키는 신호지연부(17)와, 이 신호지연부(17)의 출력(V17)에 따라 상기 신호비교부(15)의 출력(V15)을 래치시키는 플립플롭(16)과, 이 플립플롭(16)의 출력(Q)에 따라 이득조절신호(V19)의 레벨을 조정하여 전압제어증폭기(2)에 출력하는이득조절부(18)로 구성함을 특징으로 하는 티브이의 영상 이득 자동조절회로.The signal comparator 15 of claim 1, wherein the gain compensator 19 outputs a comparison signal V 15 by comparing the output CVBS of the clamping circuit 6 with the divided voltage V B. The signal delay unit 17 for delaying the horizontal synchronization signal Hsyn of the processing unit 7 by a predetermined time, and the output V of the signal comparison unit 15 in accordance with the output V 17 of the signal delay unit 17. 15 and a gain adjusting unit for adjusting the level of the gain control signal V 19 according to the output Q of the flip flop 16 and outputting it to the voltage control amplifier 2. 18) TV's video gain automatic control circuit, characterized in that consisting of. 제2항에 있어서, 신호비교부(15)는 클램핑회로(6)의 출력(CVBS)이 비반전단자(+)에 접속된 비교기(OP)의 반전단자(-)에 전압(B+)을 저항(R14)과 가변저항(VR11)을 통해 분할한 분압(VB)을 접속하고 그 비교기(OP)의 출력(V15)을 플립플롭(16)의 입력(D)에 접속하여 구성함을 특징으로 하는 티브이의 영상 이득자동조절회로.The signal comparing unit 15 applies a voltage (B + ) to an inverting terminal (-) of a comparator (OP) whose output (CVBS) of the clamping circuit (6) is connected to a non-inverting terminal (+). It is configured by connecting the divided voltage V B through the resistor R 14 and the variable resistor VR 11 and connecting the output V 15 of the comparator OP to the input D of the flip-flop 16. TV image gain automatic control circuit characterized in that. 제2항에 있어서, 이득조절부(18)는 플립플롭(16)의 출력(Q)이 저항(R12)(R13)을 각기 통해 베이스에 접속한 트랜지스터(Q1)(Q2)의 에미터를 전압(Vcc), 접지에 각기 접속하고 그 트랜지스터(Q1)(Q2)의 콜렉터를저항(R11)을 통해 일측이 접지된 콘덴서(C1)의 타측에 접속함과 아울러 전압제어증폭기(2)의 제어단자에 접속하여 구성함을 특징으로 하는 티브이의 영상 이득 자동조절회로.The gain adjusting unit 18 is a transistor (Q 1 ) (Q 2 ) of the output Q of the flip-flop 16 is connected to the base via a resistor (R 12 ) (R 13 ), respectively. The emitter is connected to the voltage Vcc and the ground, respectively, and the collector of the transistors Q 1 and Q 2 is connected to the other side of the grounded capacitor C 1 through the resistor R 11 and the voltage A video gain automatic control circuit for a television, characterized in that connected to the control terminal of the control amplifier (2).
KR1019930017299A 1993-08-31 1993-08-31 Automatic beam regulation circuit KR960006754B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930017299A KR960006754B1 (en) 1993-08-31 1993-08-31 Automatic beam regulation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930017299A KR960006754B1 (en) 1993-08-31 1993-08-31 Automatic beam regulation circuit

Publications (2)

Publication Number Publication Date
KR950007470A KR950007470A (en) 1995-03-21
KR960006754B1 true KR960006754B1 (en) 1996-05-23

Family

ID=19362550

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930017299A KR960006754B1 (en) 1993-08-31 1993-08-31 Automatic beam regulation circuit

Country Status (1)

Country Link
KR (1) KR960006754B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010064942A (en) * 1999-12-20 2001-07-11 이구택 A method for manufacturing grain oriented electric steel having superior magnetic property
KR100435464B1 (en) * 1999-12-20 2004-06-10 주식회사 포스코 A method for manufacturing grain oriented steel sheet with high magnetic induction
KR100530056B1 (en) * 2001-11-13 2005-11-22 주식회사 포스코 Method for manufacturing grain oriented electrical steel sheet with excellent productivity
KR100754331B1 (en) * 2005-10-19 2007-08-31 주식회사 대우일렉트로닉스 Auto gain control method of television

Also Published As

Publication number Publication date
KR950007470A (en) 1995-03-21

Similar Documents

Publication Publication Date Title
US4827511A (en) Automatic gain control circuit for controlling gain of video signal in television receiver
JP2517267B2 (en) Automatic gain control device
US4417279A (en) FM Television signal receiving circuit
KR950002667B1 (en) Television signal processing apparatus
JPH0462631B2 (en)
US3947631A (en) Automatic video signal control circuit
US4551756A (en) Intercarrier sound detecting apparatus for a television receiver
JP2516861B2 (en) Television receiver
KR960006754B1 (en) Automatic beam regulation circuit
JP3175093B2 (en) Receiving machine
US4275420A (en) Television receiver with a ghost detector
EP1611741B1 (en) Integrated tuner
US4366498A (en) I.F. Response control system for a television receiver
JP2950527B2 (en) Image quality adjustment circuit
EP0059379B1 (en) Noise detecting circuit and television receiver employing the same
US4589016A (en) FM television signal receiving circuit
US4649420A (en) Automatic frequency response correction using color burst
KR940011032B1 (en) Automatic tuning device
US4547805A (en) Television AFC system usable with offset carrier frequencies
KR970010391B1 (en) A transform circuit for multi-broadcasting tv
KR900002150Y1 (en) Aft control circuit for uhf channel
KR200179122Y1 (en) A de-emphasis circuit of multi broadcast receiver
KR900008273Y1 (en) Automatic control circuit for television screen
KR930008712B1 (en) Multi-intermediate frequency signal processing system
JP3599253B2 (en) PAL / SECAM signal discriminating circuit and television signal receiving device

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080422

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee