KR960001342B1 - Semiconductor memory device - Google Patents

Semiconductor memory device Download PDF

Info

Publication number
KR960001342B1
KR960001342B1 KR1019860008866A KR860008866A KR960001342B1 KR 960001342 B1 KR960001342 B1 KR 960001342B1 KR 1019860008866 A KR1019860008866 A KR 1019860008866A KR 860008866 A KR860008866 A KR 860008866A KR 960001342 B1 KR960001342 B1 KR 960001342B1
Authority
KR
South Korea
Prior art keywords
region
semiconductor
gate electrode
impurity concentration
semiconductor region
Prior art date
Application number
KR1019860008866A
Other languages
Korean (ko)
Other versions
KR870004529A (en
Inventor
가즈히로 고모리
겐이지 구로다
도시아기 니시모도
사도시 메구로
Original Assignee
가부시기가이샤 히다찌세이사꾸쇼
미쓰다 가쓰시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시기가이샤 히다찌세이사꾸쇼, 미쓰다 가쓰시게 filed Critical 가부시기가이샤 히다찌세이사꾸쇼
Publication of KR870004529A publication Critical patent/KR870004529A/en
Application granted granted Critical
Publication of KR960001342B1 publication Critical patent/KR960001342B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components

Abstract

내용 없음.No content.

Description

반도체 기억 장치Semiconductor memory

제1도는 본 발명의 실시예인 EPROM의 중요부인 단면도.1 is a cross-sectional view of an essential part of an EPROM which is an embodiment of the present invention.

제2도는 제1도에 도시한 EPROM의 메모리 셀을 구성하는 FET의 확대 단면도.2 is an enlarged cross-sectional view of a FET constituting a memory cell of the EPROM shown in FIG.

제3도는 제2도의 FET등을 구성하는 반도체 영역의 불순물 농도 분포를 도시한 도면.FIG. 3 is a diagram showing impurity concentration distribution in semiconductor regions constituting the FETs of FIG.

제4도 내지 제11도는 제1도의 EPROM의 제조 방법을 각 제조 공정마다 도시한 중요부의 단면도.4 to 11 are cross-sectional views of essential parts showing the manufacturing method of the EPROM shown in FIG. 1 for each manufacturing step.

제12도는 본 발명의 다른 실시예인 EPROM의 중요부의 단면도.12 is a sectional view of an essential part of an EPROM which is another embodiment of the present invention.

본 발명은 반도체 기억 장치에 관하여, 특히 불휘발성(不揮發性)(non-valatile) 기억 기능을 갖춘 반도체 기억 장치에 적용하여 유효한 기술에 관한 것이다.BACKGROUND OF THE INVENTION Field of the Invention [0001] The present invention relates to a semiconductor memory device, and more particularly, to a technique effective by applying to a semiconductor memory device having a non-valatile memory function.

자외선(紫外線) 소거(消去)(erase)형의 불휘발성 기억 기능을 갖춘 반도체 기억 장치로써 EPROM(Erasable and Programable Read Only Memory)가 알려지고 있다. EPROM은 플로팅 게이트(floating gate) 전극 및 그 위에 스택(stak)된 콘트롤 (control) 전극을 가지며, 전하(harge)의 형태로 정보를 축적(store)하는 전계효과(電界效果) 트랜지스터(transistor)(FET)로 메모리 셀(memory cell)을 구성하고 있다. EPROM에서는 정보의 기억 효율을 향상해서 기억 시간을 단축함과 동시에, 호출 시간을 단축하는 것이 중요한 기술적 과제의 하나로 되어 있다.EPROM (Erasable and Programmable Read Only Memory) is known as a semiconductor memory device having an ultraviolet (erase) type nonvolatile memory function. The EPROM has a floating gate electrode and a control electrode stacked on it, and has a field effect transistor (storage) that stores information in the form of a charge. FET) constitutes a memory cell. In EPROM, it is one of the important technical problems to improve the storage efficiency of information, to shorten the storage time and to reduce the calling time.

기억 효율의 향상은 FET의 드레인(drain)영역(region) 근방의 전계 강도를 높이어, 플로팅 게이트 전극으로의 핫트 캐리어(hot arrier)의 주입량(注入量) (injection)을 증대하는 것으로 달성된다. 호출 시간의 단축은 FET의 찬넬(hannel)의 온(ON)저항을 저감하여 소오스(soure), 드레인(drain) 영역 사이에 흐르는 전류량을 증대하는 것으로 이루어진다.The improvement of the storage efficiency is achieved by increasing the electric field strength near the drain region of the FET and increasing the injection amount of the hot carrier to the floating gate electrode. The shortening of the call time consists of reducing the ON resistance of the channel of the FET to increase the amount of current flowing between the source and drain regions.

드레인 영역 근방의 전계 강도를 높이고, 또한 찬넬의 ON 저항을 저감하기 위하여, 메모리 셀의 FET를 짧은 찬넬화하는 것이 생각된다. 그러나, 찬넬 길이가 1.5μm 정도 이하의 미세(微細)한 FET를 형성하면 짧은 찬넬 효과에 의해 스렛쉬홀드 (threshold) 전압이 현저하게 변동하는 현상을 일으킨다.In order to increase the electric field strength near the drain region and reduce the ON resistance of the channel, it is conceivable to shorten the FET of the memory cell. However, when a fine FET having a channel length of about 1.5 μm or less is formed, a threshold voltage fluctuates significantly due to a short channel effect.

한편, EPROM의 메모리 어레이(array)의 주변회로(周邊回路)에 있어서, FET에 LDD(Lightly Doped Drain) 구조를 채용하는 것이 고려된다. 즉, 드레인 접합(接合)에서의 전계 강도를 완화하기 위하여, 드레인 영역을, 높은 불순물 농도의 반도체 영역과, 이 영역보다 낮은 불순물 농도로 또한 찬넬쪽에 마련된 반도체 영역(이하 lightly doped region이라 한다)으로 구성하는 것이다. 이 경우, 제조공정의 간략화등을 위해서 이 구성을 메모리셀이 적용하는 것이 고려된다.On the other hand, in the peripheral circuit of the memory array of the EPROM, it is considered to adopt a LDD (Lightly Doped Drain) structure for the FET. In other words, in order to alleviate the electric field strength at the drain junction, the drain region is composed of a semiconductor region having a high impurity concentration and a semiconductor region (hereinafter referred to as a lightly doped region) provided at a lower side with a lower impurity concentration than this region. To construct. In this case, it is considered that the memory cell applies this configuration in order to simplify the manufacturing process.

그러나 메모리 셀의 FET에 LDD 구조를 채용하면 다음에 기술하는 문제점을 일으킨다.However, adopting the LDD structure in the FET of the memory cell causes the following problem.

메모리셀의 FET의 라이트리 도오프(lightly doped) 영역은 주변회로의 FET 라이트리 도오프 영역과 같은 제조공정으로 형성되므로, 1×1013atoms/cm2정도의 낮은 불순물 농도로 형성된다. 이 때문에 반도체 기판과 라이트리 도오프 영역과의 사이에 낮은 불순물 농도끼리의 Pn 접합으로 헝성되어 드레인 영역 근방의 전계 강도가 적어지므로 메모리 셀의 기억효율이 저하한다.Since the lightly doped region of the FET of the memory cell is formed by the same manufacturing process as the FET lightly doped region of the peripheral circuit, it is formed with a low impurity concentration of about 1 × 10 13 atoms / cm 2 . For this reason, low impurity concentrations are formed between Pn junctions between the semiconductor substrate and the lightly doped region to decrease the electric field strength in the vicinity of the drain region, thereby reducing the memory efficiency of the memory cell.

라이트리 도오프 영역은 드레인 영역의 높은 불순물 농동 영역에 비해서 20∼ 100배가 큰 2KΩ/□ 정도의 저항치를 갖는다. 이 때문에, FET의 소오스 영역과 드레인 영역사이에 흐르는 전류량이 저하하기 때문에, 메모리셀의 호출 속도와 마진(margin)이 저하한다.The writely off-off region has a resistance value of about 2 K? / □ which is 20 to 100 times larger than the high impurity concentration region in the drain region. For this reason, since the amount of current flowing between the source region and the drain region of the FET decreases, the call speed and margin of the memory cell decrease.

이들의 문제를 해결하는 기술로서는 미국 특허 출원 제736,770호, May 22, 1985(일본국 특허 출원 소화 59-102555호)가 있다. 이 기술은 메모리 셀의 FET의 라이트리 도오프 영역을 주변 회로의 FET의 라이트리 도오프 영역보다도 높은 불순물 농도로 구성한 것이다.As a technique to solve these problems, US Patent Application No. 736,770, May 22, 1985 (Japanese Patent Application No. 59-102555). In this technique, the write-off area of the FET of the memory cell is composed of impurity concentration higher than that of the FET of the peripheral circuit.

그러나 본 발명자는 더욱 기억 효율을 향상하고 또 집적도(集積度)를 항상할 필요가 있다고 생각하고 있다.However, the inventors believe that it is necessary to further improve the storage efficiency and to always maintain the degree of integration.

본 발명의 목적은 EPROM의 기억 효율을 향상하는 것이 가능한 기술을 제공하근데 있다.It is an object of the present invention to provide a technique capable of improving the storage efficiency of an EPROM.

본 발명의 다른 목적은 EPROM의 집적도를 향상하는 것이 가능한 기술을 제공하는데 있다.Another object of the present invention is to provide a technology capable of improving the degree of integration of EPROM.

본 발명의 다른 목적은 EPROM의 높은 집적화, 높은 기억 효율화, 고속 호출화를 이룩하는 것이 가능한 기술을 제공하는데 있다.Another object of the present invention is to provide a technology capable of achieving high integration, high memory efficiency, and high speed call of EPROM.

본 발명의 다른 목적은, EPROM의 높은 집적화, 높은 기억 효율화, 고속 호출화를 도모함과 동시에 주변회로 소자의 전기적 특성을 향상하는 것이 가능한 기술을 제공하는데 있다.It is another object of the present invention to provide a technique capable of improving the integration of EPROM, high memory efficiency, high speed recall, and at the same time improving the electrical characteristics of peripheral circuit elements.

본 발명의 또 다른 목적은 플로팅 게이트 전극에 전하의 형태로 정보를 축적하는 전계 효과 트랜지스터로의 전하의 주입 효율을 향상하는 것이 가능한 기술을 제공하는데 있다.It is still another object of the present invention to provide a technique capable of improving the injection efficiency of charge into a field effect transistor that accumulates information in the form of charge on the floating gate electrode.

본 발명의 상기 및 그외의 목적과 새로운 특징은 본 명세서의 기술 및 첨부 도면에 의해서 명확하게 될 것이다.The above and other objects and novel features of the present invention will become apparent from the description of the present specification and the accompanying drawings.

본 출원에 있어서 개시되는 발명중, 대표적인 것의 개요를 간단히 설명하면 다음과 같다.Among the inventions disclosed in the present application, an outline of representative ones will be briefly described as follows.

메모리 셀을 LDD 구조의 MISFET로 구성하고, 드레인쪽의 라이트리 도오프 영역아래에, 반도체 기판과 같은 도전형(導電型)이며, 또한 그것보다도 높은 불순물 농도의 반도체 영역을 구성한다. 이로 인해, 드레인 영역 근방에 있어서의 전계 강도가 증가하는 결과, 핫트 캐리어의 발생량이 증가하므로, 기억 효율을 좋게한다.The memory cell is constituted by an MISFET having an LDD structure, and a semiconductor region having a conductivity type similar to that of a semiconductor substrate and having a higher impurity concentration is formed below the write-off region on the drain side. This increases the electric field strength in the vicinity of the drain region, resulting in an increase in the amount of hot carriers generated, thereby improving storage efficiency.

[실시예]EXAMPLE

본 발명의 실시예인 EPROM의 중요부의 단면을 제1도에 도시한다. 제1도는 읜쪽에 메모리 셀을 구성하는 FET Qm을 도시하며, 오른쪽엔 주변 회로를 구성하는 상보형(相補型)의 MISFET(Metal Insulator Field EffectTransistor) Qn과 Qp를 도시하고 있다.Fig. 1 shows a cross section of the essential part of the EPROM which is an embodiment of the present invention. FIG. 1 shows the FET Qm constituting the memory cell on the left side and the complementary metal insulator field effect transistor (MISFET) Qn and Qp constituting the peripheral circuit on the right side.

제1도에 있어서, 1은 단결정(單結晶) 실리콘(silicon)으로 되는 p-형의 반도체 기판, 2는 n-형의 웰(well) 영역이다. 3은 필드(field) 절연막이며, 반도체 소자(素子) 사이의 반도체 기판 1 또는 웰 영역 2의 주면(主面)위에 마련되어 있다. 4는 p형 또는 n형의 찬넬 스톱퍼(stopper) 영역이며, 반도체 소자 사이의 반도체 기판 1 또는 웰 영역 2의 주면에 마련되어 있다. 필드 절연막 3 및 찬넬 스톱퍼 영역 4는, 반도체 소자 사이를 전기적으로 분리한다.In FIG. 1, 1 is a p type semiconductor substrate made of single crystal silicon, and 2 is an n type well region. 3 is a field insulating film, and is provided on the main surface of the semiconductor substrate 1 or the well region 2 between semiconductor elements. 4 is a p-type or n-type channel stopper area | region, and is provided in the main surface of the semiconductor substrate 1 or the well area | region 2 between semiconductor elements. The field insulating film 3 and the channel stopper region 4 electrically separate the semiconductor elements.

EPROM의 메모리 셀을 구성하는 MIS형 FET Qm은 제1도에 도시한 것과 같이, 필드 절연막 3으로 포위된 영역의 반도체 기판 1에 마련되어 있다. MISFET Qm은 반도체 기판 1, 제1의 게이트 절연막 6, 플로링 게이트 전극 7, 제2의 게이트 절연막 8A, 콘트롤 게이트 전극 9, 1대(對)의 n형 및 n+형의 반도체 영역 10 및 12로 되는 소오스, 드레인 영역으로 구성되어 있다.The MIS type FET Qm constituting the memory cell of the EPROM is provided in the semiconductor substrate 1 in the region surrounded by the field insulating film 3 as shown in FIG. MISFET Qm is a semiconductor substrate 1, a first gate insulating film 6, a floating gate electrode 7, a second gate insulating film 8A, a control gate electrode 9, one n-type and n + type semiconductor regions 10 and 12. Source and drain regions.

EPROM의 주변 회로를 구성하는 n찬넬 MISFET Qn 또는 p찬넬 MISFET Qp는 필드 절연막 3으로 포위된 영역의 반도체 기판 1 또는 웰 영역 2의 주변부에 마련되어 있다. MISFET Qn은, 반도체 기판 1, 게이트 절연막 8B, 게인트 전극 9, 1대의 n-형 및 n+형의 반도체 영역 10A 및 12로 되는 소오스, 드레인 영역으로 구성되어 있다. MISFET Qp는 웰 영역 2, 게이트 절연막 8B, 게이트 전극 9 및 1대의 p+형의 반도체 영역 13으로 되는 소오스, 드레인 영역으로 구성되어 있다.The n-channel MISFET Qn or p-channel MISFET Qp constituting the peripheral circuit of the EPROM is provided at the periphery of the semiconductor substrate 1 or the well region 2 in the region surrounded by the field insulating film 3. The MISFET Qn is composed of a semiconductor substrate 1, a gate insulating film 8B, a gain electrode 9, a source and a drain region consisting of one n and n + type semiconductor regions 10A and 12. The MISFET Qp is composed of a well region 2, a gate insulating film 8B, a gate electrode 9, and a source and a drain region serving as one p + type semiconductor region 13.

상기 게이트 전극 7에 핫트 전자(電子)가 주입되는 것에 의해서 MISFET Qm가 스렛쉬흘드 전압이 높게 된다. 이로 인해서, 정보 "0"에 대응한 높은 스렛쉬 흘드 전압을 가진 MISFET Qm과, 정보 "1"에 대응한 낮은 스렛쉬홀드 전압을 가진 MISFET Qm을 구성할 수가 있다. 게이트 전극 7은 제1층째의 도전층 형성공정으로 구성되고, 예를들면 다결정(多結晶) 실리콘막으로 구성되어 있다.Hot electrons are injected into the gate electrode 7 so that the threshold voltage of the MISFET Qm becomes high. Thus, the MISFET Qm having a high threshold voltage corresponding to the information # 0 'and the MISFET Qm having a low threshold voltage corresponding to the information # 1' can be configured. The gate electrode 7 is comprised by the conductive layer formation process of a 1st layer, for example, is comprised from the polycrystalline silicon film.

콘트롤 게이트 전극 9 및 게이트 전극 9는 제2층째의 도전층 형성 공정으로 구성되고, 예를들면 다결정 실리콘막의 상부에 고융점(高融點) 금속 실리사이드(sillide) (MoSi2,TaSi2,TiSi2,WSi2)막이 마련된 폴리사이드(polycide)막으로 구성한다. 또 콘트롤 게이트 전극 9 및 게이트 전극 9는, 단층의 다결정 실리콘 막, 고융점 금속 (Mo,Ta,Ti,W)막, 고융점 금속 실리사이드막, 흑은 이들의 복합막(複合膜)으로 구성하여도 좋다. 콘트롤 게이트 전극 9는 그 연장 방향으로 배치된 그외의 메모리 MISFET Qm의 콘트롤 게이트 전극 9와 일체(一體)로 구성되어 EPROM 메모리 어레이의 워드 (word)선을 구성한다. MISFET Qn 및 Qp의 게이트 전극 9는 메모리 MISFET Qm의 플로링 게이트 전극 7과 같은 제조 공정으로 구성하여도 좋다. MISFET Qm의 n형의 반도체 영역 10과 MISFET Qm의 n-형의 반도체 영역 10A는 라이트리 도오프 영역으로서 사용된다. 즉 LDD 구조의 메모리 MISFET Qm 또는 MISFET Qn을 구성하도록 되어 있다. 반도체 영역 10과 10A는 반도체 영역 12와 찬넬 형성 영역과의 사이의 반도체 기판 1의 주면에 마련되어 있다.The control gate electrode 9 and the gate electrode 9 are constituted of a conductive layer forming process of the second layer. For example, a high melting point metal silicide (MoSi 2 , TaSi 2 , TiSi 2 ) is formed on the polycrystalline silicon film. And a polycide film provided with a WSi 2 ) film. The control gate electrode 9 and the gate electrode 9 are composed of a single layer polycrystalline silicon film, a high melting point metal (Mo, Ta, Ti, W) film, a high melting point metal silicide film, and a black composite film thereof. Also good. The control gate electrode 9 is integrally formed with the control gate electrode 9 of the other memory MISFET Qm arranged in the extending direction to form a word line of the EPROM memory array. The gate electrode 9 of the MISFET Qn and Qp may be configured by the same manufacturing process as the floating gate electrode 7 of the memory MISFET Qm. The n-type semiconductor region 10 of the MISFET Qm and the n type semiconductor region 10A of the MISFET Qm are used as the writely do-off region. That is, the memory MISFET Qm or MISFET Qn of the LDD structure is configured. The semiconductor regions 10 and 10A are provided on the main surface of the semiconductor substrate 1 between the semiconductor region 12 and the channel forming region.

이와 같이 구성되는 MISFET Qm의 중요부의 단면을 제2도에 확대해서 도시하며, 반도체 영역 10, 반도체 영역 12등의 구체적인 불순물 농도 분포를 제3도에서 도시한다.An enlarged cross section of an important part of the MISFET Qm configured as described above is shown in FIG. 2, and specific impurity concentration distributions of the semiconductor region 10, the semiconductor region 12, and the like are shown in FIG.

MISFET Qm의 반도체 영역 10은, MISFET Qn의 반도체 영역 10A보다도 높은 농도로 구성되어 있다. 반도체 영역 10은 제3도에 부호 10으로 표시한 것과 같이, 예를들면 1019∼1020atom/cm3정도의 불순물 농도로 구성하고, 0.1∼0.15μm 정도의 저합 깊이로 구성한다. 반도체 영역 10A는 예를들면 1018atoms/cm3정도로 구성된다. 그리고, 반도체 기판 1은, 1015atoms/cm3정도의 불순물 농도로 구성한다.The semiconductor region 10 of the MISFET Qm is configured to have a higher concentration than the semiconductor region 10A of the MISFET Qn. As indicated by reference numeral 10 in FIG. 3, the semiconductor region 10 is composed of, for example, an impurity concentration of about 10 19 to 10 20 atoms / cm 3 , and a low depth of synthesis of about 0.1 to 0.15 μm. The semiconductor region 10A is configured, for example, at about 10 18 atoms / cm 3 . The semiconductor substrate 1 is composed of an impurity concentration of about 10 15 atoms / cm 3 .

MISFET Qm의 반도체 영역 12는 제3도의 부호 12로 표시한 것과 같이, 예를들면 1020atoms/cm3이상의 불순물 농도로 구성하고, 0.25∼0.4μm 정도의 접합 깊이로 구성한다.The semiconductor region 12 of the MISFET Qm is composed of, for example, an impurity concentration of 10 20 atoms / cm 3 or more, as indicated by reference numeral 12 in FIG. 3 , and a junction depth of about 0.25 to 0.4 μm.

MISFET Qm 게이트 전극 7과 9 아래의 반도체 기판 1의 주면, 즉 찬넬 영역 아래에는 반도체 기판 1보다도 높은 불순물 농도의 p형의 반도체 영역 5가 마련되어 있다.The p-type semiconductor region 5 having an impurity concentration higher than that of the semiconductor substrate 1 is provided under the main surface of the semiconductor substrate 1 under the MISFET Qm gate electrodes 7 and 9, that is, under the channel region.

이 반도체 영역 5는 드레인 영역의 찬넬쪽의 끝에서 적어도 드레인 영역에 접한다. 이로 인해, 반도체 영역 5는 드레인 영역의 반도체 영역 10 아래와 찬넬 영역 아래에 형성된다.This semiconductor region 5 abuts at least the drain region at the end of the channel side of the drain region. For this reason, the semiconductor region 5 is formed below the semiconductor region 10 of the drain region and below the channel region.

제3도에 부호 5로 표시한 것과 같이, 1016∼1017atoms/cm3정도의 불순물 농도로 구성되어 있다. 반도체 영역 5의 불순물 농도의 피이크(peak)는 반도체 영역 10과 같은 정도 또는 보다 깊은 위치로 된다. 이로 인해, 반도체 영역 5를 마련하여도 메모리 MISFET Qm의 찬넬 형성 영역 즉 게이트 전극 아래의 반도체 기판 1의 표면의 불순물 농도를 적게할 수가 있다. 따라서 메모리 MISFET의 스렛쉬 홀드 전압이 높아지는 것을 방지하여 찬넬 형성 영역의 저항치를 저감할 수가 있다.Article as it indicated by reference numeral 5 in FIG. 3, 10, 16-10 is composed of an impurity concentration of about 17 atoms / cm 3. The peak of the impurity concentration in the semiconductor region 5 is about the same or deeper than the semiconductor region 10. For this reason, even if the semiconductor region 5 is provided, the impurity concentration of the channel formation region of the memory MISFET Qm, that is, the surface of the semiconductor substrate 1 under the gate electrode can be reduced. Therefore, the threshold hold voltage of the memory MISFET can be prevented from being increased, thereby reducing the resistance of the channel formation region.

메모리 MISFET Qm의 드레인쪽의 라이트리 도오프 영역(반도체 영역 10) 하부에 반도체 영역 5를 마련하는 것에 의해, 드레인 영역(반도체 영역 12)와 반도체 영역 5와의 사이의 pn접합을 높은 불순물 농도끼리의 접합으로 할 수가 있다. 이 결과 반도체 기판 1쪽으로의 공핍(空乏)(depletion) 영역의 신장이 억제된다.By providing the semiconductor region 5 under the lightly doped region (semiconductor region 10) on the drain side of the memory MISFET Qm, the pn junction between the drain region (semiconductor region 12) and the semiconductor region 5 can be formed at a high impurity concentration. It can be done by joining. As a result, extension of the depletion region toward the semiconductor substrate 1 is suppressed.

공핍 영역의 신장을 억제할 수가 있으므로, 메모리 MISFET Qm의 드레인 영역 근방에 있어서의 전계 강도를 높일수가 있다. 따라서 정보로 되는 핫트 캐리어(에렉트론)의 발생량을 증가할 수가 있으므로, 메모리 셀로의 기억 효율을 향상할 수가 있다.Since the depletion of the depletion region can be suppressed, the electric field strength in the vicinity of the drain region of the memory MISFET Qm can be increased. Therefore, the amount of generation of hot carriers (electrons) serving as information can be increased, so that the storage efficiency of the memory cells can be improved.

또, 공핍 영역의 억제에 의해, 소오스 영역과 드레인 영역(반도체 영역 12) 사이의 펀치 스루(punch-through)를 방지(펀치 스루 전압을 충분히 높게)할 수가 있다.In addition, by suppressing the depletion region, punch-through between the source region and the drain region (semiconductor region 12) can be prevented (punch through voltage is sufficiently high).

메모리 MISFET Qm의 실효(實效) 찬넬 길이를 충분히 확보할 수가 있으므로, 짧은 찬넬 효과를 억제할 수가 있다.Since the effective channel length of the memory MISFET Qm can be sufficiently secured, the short channel effect can be suppressed.

메모리 MISFET Qm에 LDD 구조를 채용하는 것에 의해 라이트리 도오프 영역(반도체 영역 10)의 찬넬 형성 영역쪽으로의 확상 거리가 반도체 영역 12에 비해서 적기 때문에, 실효 찬넬 길이를 충분히 효과를 억제할 수가 있다.By employing the LDD structure in the memory MISFET Qm, the effective distance of the write-off-off region (semiconductor region 10) toward the channel forming region is smaller than that of the semiconductor region 12, so that the effective channel length can be sufficiently suppressed.

메모리 MISFET Qm의 라이트리 도오프 영역(반도체 영역 10)을 MISFET Qn의 라이트리 도오프 영역(반도체 영역 10A)보다도 높은 불순물 농도로 구성하고 드레인 영역 근방에 있어서의 전계 강도를 높이어, 핫트 캐리어를 발생시키는 가장 적합한 불순물 농도로 구성할 수가 있다. 따라서 메모리 셀로의 기억 효율을 향상할 수가 있다. 한편 MISFET Qn은, 반도체 영역 10A를 가장 적합한 불순물의 농도로 구성할 수 있다. 즉 MISFET Qn에 있어서의 쇼트 찬넬(short channel) 효과를 억제하여 핫트 캐리어의 발생을 억제할 수가 있다.The lightly doped region (semiconductor region 10) of the memory MISFET Qm is formed to have a higher impurity concentration than the lightly doped region (semiconductor region 10A) of the MISFET Qn, and the electric field strength in the vicinity of the drain region is increased to generate hot carriers. It can be configured to the most suitable impurity concentration. Therefore, the storage efficiency to the memory cell can be improved. On the other hand, the MISFET Qn can constitute the semiconductor region 10A at the most suitable impurity concentration. In other words, it is possible to suppress the short channel effect in the MISFET Qn and to suppress the occurrence of hot carriers.

전계효과 트랜지스터 Qm의 소오스쪽의 라이트리 도오프 영역(반도체 영역 10) 하부에 반도체 영역 5를 마련하는 것에 의해, 드레인 영역을 코렉터 (collector) 영역, 반도체 기판 1을 베이스(base) 영역과 소오스영역을 에미터(emitter) 영역으로 하는 기생 라테럴(lateral) 바이 폴러(bipolar) 트랜지스터의 베이스 영역의 불순물 농도를 높이며, 에미터 영역으로부터의 전자의 주입 효율을 적게할 수가 있다. 따라서 이 기생 라테럴 트랜지스터의 동작을 방지할 수가 있다. 따라서, 메모리 MISFET Qm의 소오스 영역과 드레인 영역 사이(반도체 영역 12사이)의 브레이크 다운(break drown) 전압을 향상할 수가 있다.By providing the semiconductor region 5 under the lightly doped region (semiconductor region 10) on the source side of the field effect transistor Qm, the drain region is a collector region and the semiconductor substrate 1 is a base region and a source region. The impurity concentration of the base region of the parasitic lateral bipolar transistor having the emitter region as the emitter region can be increased, and the injection efficiency of electrons from the emitter region can be reduced. Therefore, the operation of the parasitic linear transistor can be prevented. Therefore, the break drown voltage between the source region and the drain region (between the semiconductor regions 12) of the memory MISFET Qm can be improved.

본 실시예의 메모리 MISFET Qm은 드레인 영역 근방에서 발생시킨 핫트 캐리어를 플로팅 게이트 전극 7에 주입하는 [펀치 오프(pun-off)점(点)에서의 기억]동작 원리이다. 이로 인해 핫트 에렉트론과 동시에 생성(生成)된 핫트 정공(釘孔)(hole)이 기판 전류로 된다. 이 기판 전류와 반도체 기판 1의 저항 성분으로 기생 라테럴 바이플러 트랜지스터가 동작하기 쉬우므로, 상술과 같이 소오스 영역쪽의 라이트리 도오프 영역의 하부에 반도체 영역 5를 마련하는 것은 특히 유효하다.The memory MISFET Qm of the present embodiment is a principle of operation (storage at a punch-off point) injecting hot carriers generated near the drain region into the floating gate electrode 7. As a result, hot holes generated at the same time as the hot electrons become substrate currents. Since the parasitic latent bipolar transistor is easy to operate with the resistance of the substrate current and the semiconductor substrate 1, it is particularly effective to provide the semiconductor region 5 below the writely off-off region toward the source region as described above.

메모리 MISFET Qm에 LDD 구조를 채용하는 것에 의해 라이트리 도오프 영역(반도체 영역 10)의 찬넬 형성 영역쪽으로의 활산 거리가 반도체 영역 12에 비해서 적으므로 프롤팅 게이트 전극 7과 소오스 영역 또는 드레인 영역과의 커플링(coupling ) 용량을 저감할 수가 있다.By employing the LDD structure in the memory MISFET Qm, the active distance to the channel forming region of the writely off-off region (semiconductor region 10) is smaller than that of the semiconductor region 12, so that the floating gate electrode 7 and the source region or drain region are different. Coupling capacity can be reduced.

메모리 MISFET Qm의 특성은 LDD 부(반도체 영역 10)와 반도체 영역 5로 결정된다. 따라서, 메모리 MISFET의 소오스 영역(반도체 영역 12) 및 이와 일체로 구성된 EPROM 메모리 셀 어레이의 소오스선(도시하지 않음)의 불순물 농도를 높게 또는 깊은 접합 깊이로 구성할 수가 있다. 따라서 소오스선의 저항치를 저감할 수가 있다.The characteristics of the memory MISFET Qm are determined by the LDD section (semiconductor region 10) and the semiconductor region 5. Therefore, the impurity concentration of the source region (semiconductor region 12) of the memory MISFET and the source line (not shown) of the EPROM memory cell array formed integrally therewith can be configured to have a high or deep junction depth. Therefore, the resistance value of the source line can be reduced.

반도체 영역 5를, 제3도에 부호 5′로 표시한 것과 같이, 반도체 영역 12가 만드는 pn 접합보다도 얕은 위치에 불순물 농도의 피이크를 갖도록 형성하여도 좋다. 이 경우, 메모리 MISFET Qm의 스렛쉬 홀드 전압은 다소 높아지지만 소오스 영역 또는 드레인 영역중 높은 불순물 농도의 반도체 영역 12와 반도체 영역 5와의 접합 용량을 저감할 수가 있다.The semiconductor region 5 may be formed to have a peak of impurity concentration at a position shallower than the pn junction made by the semiconductor region 12, as indicated by reference numeral 5 'in FIG. In this case, although the threshold hold voltage of the memory MISFET Qm is slightly higher, the junction capacitance between the semiconductor region 12 and the semiconductor region 5 having a high impurity concentration in the source region or the drain region can be reduced.

14는 반도체 소자를 덮는 절연막, 15는 접속 구멍(con-tact hole)이며, 소정의 반도체 영역 12 또는 13의 상부의 절연막 14를 제거해서 마련되어 있다. 16은 도전층(導電層)이며 접속 구멍 15를 통해서 소정의 반도체 영역 12 또는 13과 전기적으로 접속하고, 절연막 14의 상부를 소정 방향으로 연장하도록 구성되어 있다. 메모리 MISFE T Qm의 드레인 영역으로 사용되는 반도체 영역 12에 접속된 도전층 15는 워드선과 교차(交差)하는 방향으로 연장하는 데이터선 DL을 구성하도륵 되어 있다.14 is an insulating film which covers a semiconductor element, 15 is a contact hole, and is provided by removing the insulating film 14 in the upper part of predetermined semiconductor region 12 or 13. As shown in FIG. 16 is a conductive layer and is electrically connected to a predetermined semiconductor region 12 or 13 through a connection hole 15, and is configured to extend the upper portion of the insulating film 14 in a predetermined direction. The conductive layer 15 connected to the semiconductor region 12 used as the drain region of the memory MISFE T Qm may constitute the data line DL extending in the direction crossing the word line.

메모리 어레이의 구성은, 미국 특허출원 제736,770호에 제시되어 있다.The configuration of the memory array is shown in US patent application 736,770.

본 실시예의 EPROM의 구체적인 제조 방법에 대해서 설명한다.A specific manufacturing method of the EPROM of this embodiment will be described.

단결정 실리콘으로 되는 p-형의 반도체 기판 1을 준비한다. 그리고, p찬넬 MIS FET Qp 형성 영역으로 되는 반도체 기판 1주면주에 주지의 방법에 의해, n-형의 웰 영역 2를 형성한다.A p type semiconductor substrate 1 made of single crystal silicon is prepared. Then, an n type well region 2 is formed in the main surface of the semiconductor substrate 1 main surface serving as the p-channel MIS FET Qp forming region.

그 후 반도체 소자 사이로 되는 반도체 기판 1과 웰 영역 2의 주면에 주지의 발명에 의해 필드 절연막 3과 p형 또는 n형의 찬넬 스톱퍼 영역 4를 형성한다.After that, the field insulating film 3 and the p-type or n-type channel stopper region 4 are formed on the main surfaces of the semiconductor substrate 1 and the well region 2 between the semiconductor elements.

그후, 제4도에 도시한 것과 같이, 반도체 기판 1과 웰 영역 2의 주면에, 게이트 절연막 6을 형성한다.Thereafter, as shown in FIG. 4, the gate insulating film 6 is formed on the main surfaces of the semiconductor substrate 1 and the well region 2.

게이트 절연막 6은 메모리 MISFET Qm의 제1게이트 절연막으로 된다. 예를들면 열산화(熱散化) 기술에 의한 산화 실리콘막으로 되어 그 막의 두께를 250350Å 정도로 형성한다.The gate insulating film 6 becomes the first gate insulating film of the memory MISFET Qm. For example, it becomes a silicon oxide film by a thermal oxidation technique, and forms the film about 250 350 micrometers in thickness.

그리고, 제5도에 도시한 것과 같이, 메모리 MISFET Qm 형성 영역의 반도체 기판 1의 주면부에 p형의 반도체 영역 5를 형성한다. 반도체 영역 5는 예를들면 1×1012atoms/cm2정도의 불순물 농도의 보론(boron)을, 이온(ion) 주입 기술로 도입하는 것으로 형성할 수 있다. 이때 주변 회로의 MISFET 형성 영역에는 이것을 레지스트(resist)막(도시하지 않음)으로 덮는 것에 의해, 보론을 도입하지 않는다. 영역 5는 다음의 공정으로 형성되는 라이트리 도오프 영역보다도 깊은 위치로 더욱이 드레인 영역의 접합 깊이와 같은 정도 또는 그것보다도 얕은 위치에 불순물 농도의 피이크를 갖도록 형성한다. 따라서 예를들면, 150KeV 정도의 주입 에너지(energy)를 사용한다. 그리고, 제4도에 도시한 게이트 절연막 6을 형성하는 공정 다음에, 게이트 절연막 6을 통해서 반도체 기판 1의 얕은 주면에 메모리 MISFET Qm의 스렛쉬 홀드 전압을 조정하기 위한 낮은 에너지의 이온 주입 기술에 의해 보론등의 p형 불순물, 혹은 인(phosphor ) 또는 비소(arsenic)등의 n형 불순물을 도입하여도 좋다.As shown in FIG. 5, a p-type semiconductor region 5 is formed in the main surface portion of the semiconductor substrate 1 in the memory MISFET Qm forming region. The semiconductor region 5 can be formed by introducing, for example, boron having an impurity concentration of about 1 × 10 12 atoms / cm 2 by an ion implantation technique. At this time, boron is not introduced into the MISFET formation region of the peripheral circuit by covering it with a resist film (not shown). The region 5 is formed to have a peak of impurity concentration at a position deeper than the junction depth of the drain region at a position deeper than that of the lightly doped region formed by the following process. Therefore, for example, an injection energy of about 150 KeV is used. Next, a process of forming the gate insulating film 6 shown in FIG. 4 is followed by a low energy ion implantation technique for adjusting the threshold hold voltage of the memory MISFET Qm to the shallow main surface of the semiconductor substrate 1 through the gate insulating film 6. P-type impurities such as boron or n-type impurities such as phosphorous or arsenic may be introduced.

반도체 영역 5를 형성한 후에, 메모리 MISFET Qm 형성 영역의 필드 절연막 4와 게이트 절연막 6상부에 제조 공정에 있어서의 제1층째의 도전층을 형성한다. 화학적 기상 석출(化學的氣相析出)(CVD)에 의해 반도체 기판 1위 전면에 다결정 실리콘막을 형성하고, 이것에 인을 도입한다. 그리고, 메모리 MISFET Qm의 플로링 게이트 전극을 형성하기 위하여 상기 도전층을 소정의 형상으로 패터닝(patterning)하여 도전층 7A를 형성한다. 이 공정에 의해 주변 회로의 MISFET Qn 및 Qp 형성 영역의 게이트 절연막 6이 제거된다.After the semiconductor region 5 is formed, the first conductive layer in the manufacturing process is formed on the field insulating film 4 and the gate insulating film 6 in the memory MISFET Qm forming region. By chemical vapor deposition (CVD), a polycrystalline silicon film is formed on the entire upper surface of the semiconductor substrate, and phosphorus is introduced into it. In order to form the floating gate electrode of the memory MISFET Qm, the conductive layer is patterned into a predetermined shape to form the conductive layer 7A. This process removes the gate insulating film 6 in the MISFET Qn and Qp formation regions of the peripheral circuit.

그후, 제6도에 도시한 것과 같이 메모리 MISFET Qm 형성 영역에 있어서, 도전층 7A를 덮는 제2게이트 절연막 8A를 형성한다. 이것과 같은 제조 공정으로 MISFET Qn 및 Qp 형성 영역의 반도체 기판 1과 웰 영역 2의 주면부에 게이트 절연막 8B를 형성한다. 이 게이트 절연막 8A와 8B는, 예를들면 열산화 기술에 의한 산화 실리콘막으로 된다. 게이트 절연막 8A는, 예를들면 250∼350Å 정도의 막의 두께로 형성하고, 게이트 절연막 8B는, 예를들면 200∼300Å 정도의 막의 두께로 형성한다.Thereafter, as shown in FIG. 6, the second gate insulating film 8A covering the conductive layer 7A is formed in the memory MISFET Qm forming region. The gate insulating film 8B is formed in the main surface portions of the semiconductor substrate 1 and the well region 2 in the MISFET Qn and Qp formation regions in the same manufacturing process. The gate insulating films 8A and 8B are, for example, silicon oxide films by a thermal oxidation technique. The gate insulating film 8A is formed to have a thickness of, for example, about 250 to 350 kV, and the gate insulating film 8B is formed to have a thickness of about 200 to 300 kV, for example.

게이트 절연막 8A와 8B를 형성한 후에, 게이트 절연막 8B를 통해서 반도체 기판 1과 웰 영역 2의 주면에 MISFET Qn 및 Qp의 스렛쉬 흘드 전압을 조정하기 위하여 불순물을 도입한다. 예를들면, 1×1012atoms/cm2정도의 보론이 30KeV 정도의 에너지의 이온 주입에 의해 도입된다.After the gate insulating films 8A and 8B are formed, impurities are introduced into the main surfaces of the semiconductor substrate 1 and the well region 2 through the gate insulating film 8B to adjust the threshold voltage of the MISFET Qn and Qp. For example, boron of about 1 × 10 12 atoms / cm 2 is introduced by ion implantation of energy of about 30 KeV.

이때, 메모리 MISFET Qm의 찬넬부는 도전층 7A에 의해서 덮어져 있으므로, 보론을 도입되지 않는다.At this time, since the channel portion of the memory MISFET Qm is covered by the conductive layer 7A, boron is not introduced.

바꾸어 말하면 도전층 7A를 마스크로 사용하는 것에 의해서 메모리 MISFET Qm의 스렛쉬 홀드는 공정의 증가없이, 주변 MISFET Qn, Qp의 그것과는 독립적으로 제어된다.In other words, by using the conductive layer 7A as a mask, the threshold hold of the memory MISFET Qm is controlled independently of that of the peripheral MISFETs Qn and Qp without increasing the process.

그후, 기판 1위 전면에, 제조 공정에 있어서의 제2층째의 도전층을 형성하고, 이 도전층을 소정의 형상으로 패터닝한다.Thereafter, the conductive layer of the second layer in the manufacturing process is formed on the entire substrate first upper surface, and the conductive layer is patterned into a predetermined shape.

이로 인해, 제7도에 도시한 것과 같이, 메모리 MISFET Qm 형성 영역에 도전층 9A를 형성하여, MISFET Qn 및 Qp 형성 영역에 게이트 전극 9를 형성한다. 도전층 9A와 게이트 전극 9는 예를들면 CVD에 의해 형성되어, 인(P)이 도입된 다결정 실리콘막과, 그 상부의 스팟터(sputter)에 의해 고융점 금속 실리사이드막이 형성된 폴리사이드막으로 형성한다.For this reason, as shown in FIG. 7, the conductive layer 9A is formed in the memory MISFET Qm formation region, and the gate electrode 9 is formed in the MISFET Qn and Qp formation regions. The conductive layer 9A and the gate electrode 9 are formed by, for example, CVD to form a polycrystalline silicon film into which phosphorus (P) is introduced, and a polyside film having a high melting point metal silicide film formed by a spotter thereon. do.

제7도에 도시한 도전층 9A와 게이트 전극 9를 형성하는 공정후에, 메모리 MISFET Qm의 플로팅 게이트 전극과 콘트롤 게이트 전극을 형성하기 위한 마스크 (mask) 17을 형성한다. 마스크 17은 예를들면 포토레지스트(photo resist)막을 사용한다. 마스크 17은 주변 회로 영역, 즉 MISFET Qn, Qp 형성 영역을 덮으며, 동시에 EPROM 메모리 셀어레이에 있어서는 워드선 또는 콘트롤 게이트 전극의 형상으로 된다. 마스크 17을 사용해서 도전층 7A, 9A 및 제 2게이트 절연막 8A에 에칭(etching)하고, 플로팅 게이트 전극 7, 콘트롤 게이트 전극 9 또는 워드선(도시하지 않음)을 형성한다. 이때, 주변 회로 영역에 있어서 이 에칭에 의해 절연막 8B와 반도체 기판 1이 에칭되는 것을 방지할 수 있다.After the process of forming the conductive layer 9A and the gate electrode 9 shown in FIG. 7, a mask 17 for forming the floating gate electrode and the control gate electrode of the memory MISFET Qm is formed. The mask 17 uses, for example, a photoresist film. The mask 17 covers the peripheral circuit region, that is, the MISFET Qn and Qp formation regions, and at the same time, the EPROM memory cell array has the shape of a word line or a control gate electrode. The mask 17 is used to etch the conductive layers 7A, 9A and the second gate insulating film 8A to form a floating gate electrode 7, a control gate electrode 9 or a word line (not shown). At this time, the etching of the insulating film 8B and the semiconductor substrate 1 in the peripheral circuit region can be prevented.

이 에칭이 게이트 전극 9를 위한 에칭과 분리되어 있기 때문이다.This is because this etching is separated from the etching for the gate electrode 9.

그후, 마스크 17을 마스크로서 사용하여, 제8도에 도시한 것과 같이, 메모리 MISFET Qm 형성 영역의 반도체 기판 1의 주면부에 n형의 반도체 영역 10B를 게이트 전극 7, 9에 자기정합(自己整合)으로 형성한다. 반도체 영역 10B는, 주변 회로의 MISFET Qn의 라이트리 도오프 영역보다도 높은 불순물 농도의 라이트리 도오프 영역을 형성하도록 되어 있다. 이 반도체 영역 10B는, 핫트 캐리어를 발생하는데 가장 적합한 불순물 농도를 갖도록, 1×1013∼1×1015atoms/cm2정도의 비소를 사용하여, 80KeV 정도의 에너지의 이온 주입 기술에 의해서 형성한다. 반도체 영역 10B의 불순물로서, 비소를 사용하는 것에 의해, 얕은 접합이 형성되기 때문에, 이온 주입량을 적게 하여도 표면 농도를 비교적 높게 할 수가 있다. 불순물 농도 구배(句配)를 인보다도 급준(急峻)하게 할 수가 있으므로, 전계 강도를 크게하여 기억 효율을 높일 수가 있다.Thereafter, using the mask 17 as a mask, as shown in FIG. 8, the n-type semiconductor region 10B is self-aligned to the gate electrodes 7, 9 in the main surface portion of the semiconductor substrate 1 in the memory MISFET Qm forming region. To form). The semiconductor region 10B is configured to form a lightly doped region having a higher impurity concentration than the lightly doped region of the MISFET Qn of the peripheral circuit. The semiconductor region 10B is formed by an ion implantation technique of energy of about 80 KeV using arsenic of about 1 × 10 13 to 1 × 10 15 atoms / cm 2 so as to have an impurity concentration most suitable for generating hot carriers. . By using arsenic as an impurity in the semiconductor region 10B, a shallow junction is formed, so that even when the ion implantation amount is reduced, the surface concentration can be made relatively high. Since the impurity concentration gradient can be made steeper than phosphorus, the electric field strength can be increased to increase the memory efficiency.

그리고, 주입한 비소를 활성화(活性化)하여 반도체 영역 10B를 형성하기 위한 어닐(anneal)은, 마스크 17을 제거한 후에 행하여 진다. 그러나 제8도에서 편의상 마스크 17과 영역 10B가 표시되어 있다.The annealing for activating the implanted arsenic to form the semiconductor region 10B is performed after removing the mask 17. However, in FIG. 8, mask 17 and region 10B are shown for convenience.

그후, 열산화에 의해서 플로링 게이트 전극 7, 콘트롤 게이트 전극 9와 게이트 전극 9등을 덮는 절연막(산화 실리콘막)8C를 형성한다. 절연막 8C는, 적어도 플로팅 게이트 전극 7의 사이드 월(side wall)을 덮도록 형성하면 좋다. 이로인해 플로팅 게이트 전극 7에 축적되는 전자의 누설을 방지하여 정보의 유지 특성을 향상할 수가 있다. 또 절연막 8C는 중금속(重金屬)에 의한 오염(汚染)방지를 할 수가 있다.Thereafter, an insulating film (silicon oxide film) 8C is formed to cover the floating gate electrode 7, the control gate electrode 9, the gate electrode 9 and the like by thermal oxidation. The insulating film 8C may be formed so as to cover at least the side wall of the floating gate electrode 7. As a result, leakage of electrons accumulated in the floating gate electrode 7 can be prevented, thereby improving information retention characteristics. In addition, the insulating film 8C can prevent contamination by heavy metals.

제9도에 도시한 것과 같이 적어도 주변 회로의 p찬넬 MISFET Qp를 덮는 마스크 18을 형성한다. 마스크 18은 예를들면, 레지스트막으로 된다. 그후, 주변 회로의 n찬넬 MISFET Qn 형성 영역의 반도체 기판 1의 주면에 n-형의 반도체 영역 10A를 게이트 전극 9에 자기정합적으로 형성한다. 반도체 영역 10A는 LDD 구조의 MISFET Qn을 형성한다. 반도체 영역 10A는, 게이트 전극 9를 마스크로 사용하여, 예를들면 1×1013atoms/cm2정도의 인(P)을 50KeV 정도의 에너지의 이온 주입 기술에 의해 도입하여, 연장 확산을 실시하는 것으로 헝성한다.As shown in FIG. 9, a mask 18 is formed to cover at least the p-channel MISFET Qp of the peripheral circuit. The mask 18 is, for example, a resist film. Thereafter, an n -type semiconductor region 10A is formed on the gate electrode 9 in the main surface of the semiconductor substrate 1 in the n channel MISFET Qn forming region of the peripheral circuit. Semiconductor region 10A forms MISFET Qn of LDD structure. In the semiconductor region 10A, the gate electrode 9 is used as a mask, for example, phosphorus (P) of about 1 × 10 13 atoms / cm 2 is introduced by an ion implantation technique of energy of about 50 KeV, and extended diffusion is performed. It is finished.

그리고 주입한 인을 활성화하여 반도체 영역 10B를 형성하기 위한 어닐을 마스크 18을 제거한 후에 행하여진다. 그러나 제9도에서는 편의적으로 마스크 18과 영역 10B가 표시되어 있다.Then, annealing for activating the implanted phosphorus to form the semiconductor region 10B is performed after removing the mask 18. However, in Fig. 9, mask 18 and region 10B are shown for convenience.

본 실시예에서는 인(P)은 메모리 MISFET Qm 형성 영역에도 주입된다.In the present embodiment, phosphorus (P) is also injected into the memory MISFET Qm formation region.

메모리 MISFET Qm 형성 영역에도 마스크 18을 형성하고, 반도체 영역 10B에는, 반도체 영역 10A를 형성하기 위한 인을 주입하지 않도록 하여도 좋다. 영역 10A를 위한 인의 이온 주입 및 마스크 18의 제거 후에, 플로팅 게이트 전극 7, 콘트롤 게이트 전극 9와 게이트 전극 9의 측부(側部)에 절연막 11을 헝성한다.The mask 18 may also be formed in the memory MISFET Qm forming region, and phosphorus for forming the semiconductor region 10A may not be injected into the semiconductor region 10B. After ion implantation of phosphorus for the region 10A and removal of the mask 18, an insulating film 11 is formed on the sides of the floating gate electrode 7, control gate electrode 9 and gate electrode 9.

절연막 11은, n찬넬 MISFET Qm과 Qn의 소오스 및 드레인 영역의 일부 12를 규정하는 마스크(side wall spacer)이다. 절연막 11은, 예를들면 600∼800도C 정도의 높은 온도와, 1.0Torr 정도의 낮은 압력하에서 CVD에 의해서 기판위 전면에 형성한 산화 실리콘막에 리액티브 이온 에칭(reactive ion etching) 등의 이방성(異方性)에칭을 실시하는 것으로 형성할 수 있다.The insulating film 11 is a mask that defines a portion 12 of the source and drain regions of the n channel MISFET Qm and Qn. The insulating film 11 is, for example, anisotropic such as reactive ion etching on a silicon oxide film formed on the entire surface of the substrate by CVD under a high temperature of about 600 to 800 ° C. and a low pressure of about 1.0 Torr. It can form by performing etching.

그후, 주변 회로의 P찬넬 MISFET Qp를 덮는 마스크 19를 새로이 형성한다. 마스크 19는 예를들면 레지스트 막으로 된다. 그후, 제10도에 도시한 것과 같이, n찬넬 MISFET Qm, Qn 형성 영역의 반도체 기판 1의 주면에 n+형 반도체 영역 12를 콘트롤 게이트 전극 9 또는 게이트 전극 9 및 절연막 11에 자기정합적으로 형성한다. 반도체 영역 12는 콘트롤 게이트 전극 9 또는 게이트 전극 9 및 절연막 11을 마스크로 사용해서 예를들면 1×1016atoms/cm2정도의 비소 이온을 사용하여 80KeV 정도의 에너지의 이온 주입 기술에 의해 도입해서 인장 확산을 실시하는 것으로 형성할 수가 있다.Thereafter, a new mask 19 is formed to cover the P channel MISFET Qp of the peripheral circuit. The mask 19 becomes a resist film, for example. Thereafter, as shown in FIG. 10, n + type semiconductor region 12 is formed on the control gate electrode 9 or the gate electrode 9 and the insulating film 11 in a self-aligned manner on the main surface of the semiconductor substrate 1 in the n channel MISFET Qm and Qn formation regions. do. The semiconductor region 12 is introduced by an ion implantation technique of about 80 KeV using arsenic ions of about 1 × 10 16 atoms / cm 2 , for example, using a control gate electrode 9 or a gate electrode 9 and an insulating film 11 as a mask. It can be formed by performing tensile diffusion.

그리고, 주입한 인을 활성화하여 반도체 영역 10B를 형성하기 위한 어닐은, 마스크 18를 제거한 후에 행하여진다. 그러나 제9도에서는 편의적으로 마스크 18과 영역 10B가 도시되어 있다.The annealing for activating the implanted phosphorus to form the semiconductor region 10B is performed after removing the mask 18. 9, mask 18 and region 10B are shown for convenience.

이 반도체 영역 12를 형성하는 공정으로, n찬넬 MISFET Qm과 Qn이 완성된다.In this step of forming the semiconductor region 12, n channel MISFETs Qm and Qn are completed.

반도체 영역 12의 불순물 농도는 이 공정에서 결정된다.The impurity concentration of the semiconductor region 12 is determined in this process.

메모리 MISFET Qm에 있어서, 기억 효율과 호출 효율을 결정하는 반도체 영역 10의 불순물 농도에 관계없이 반도체 영역 12의 불순물 농도를 높일 수가 있다.In the memory MISFET Qm, the impurity concentration of the semiconductor region 12 can be increased irrespective of the impurity concentration of the semiconductor region 10 that determines the storage efficiency and the call efficiency.

이로 인해서 반도체 영역 12와 이와 일체로 구성되는 소오스선의 저항치를 현저하게 저감하여 메모리 셀어레이를 연장하는 소오스선의 면적을 축소할 수가 있다. 또, 소오스선의 저항치를 저감할 수가 있으므로, 호출 효율을 향상할 수가 있다.As a result, the resistance value of the semiconductor region 12 and the source line formed integrally therewith can be significantly reduced, thereby reducing the area of the source line extending the memory cell array. In addition, since the resistance value of the source line can be reduced, the call efficiency can be improved.

또 실시예에서는, 그 접합 깊이를 얕게 하여 짧은 찬넬화를 이룩하기 위해서 반도체 영역 12의 형성에는 비소를 사용하고 있다. 한편, 반도체 영역 10, 10A의 형성에는 인을 사용하고 있으므로 불순물 농도 구배가 급준하게 되지 않고, 특히 라이트리 도오프 영역의 접합의 내압(耐壓)은 충분히 확보할 수가 있다.In the embodiment, arsenic is used to form the semiconductor region 12 in order to make the junction depth shallow and achieve short channeling. On the other hand, since phosphorus is used to form the semiconductor regions 10 and 10A, the impurity concentration gradient is not steep, and in particular, the internal pressure of the junction of the lightly doped region can be sufficiently secured.

제10도에 도시한 반도체 영역 12를 형성하는 공정 후에, 제1도에 도시한 것과 같이, MISFET Qp 형성 영역의 웰 영역 2의 주면에, p+형의 반도체 영역 13을 형성한다. 반도체 영역 13은 예를들면 게이트 전극 9와 절연막 11을 마스크로서 사용하여 1×1015atoms/cm2정도의 BF2를 80KeV 정도의 에너지의 이온 주입에 의해 도입하여 연장 확산을 실시하는 것으로 형성할 수가 있다. 일반적으로, p형의 불순물은, 그 확산 속도가 크기 때문에 충분히 절연막 11 아래로 퍼지도륵 되어 있다.After the process of forming the semiconductor region 12 shown in FIG. 10, as shown in FIG. 1, a p + type semiconductor region 13 is formed on the main surface of the well region 2 of the MISFET Qp forming region. The semiconductor region 13 may be formed by introducing diffusion of BF 2 of about 1 × 10 15 atoms / cm 2 by ion implantation of energy of about 80 KeV using, for example, a gate electrode 9 and an insulating film 11 as a mask. There is a number. In general, the p-type impurity has sufficiently spread below the insulating film 11 because of its large diffusion rate.

이 반도체 13을 형성하는 공정으로, MISFET Qp가 완성된다. 반도체 영역 13을 형성할 때에는 n찬넬 MISFET Qm, Qn 형성 영역은 레지스터막으로 되는 마스크(도시하지 않음)로 덮혀져 있다.In the process of forming this semiconductor 13, MISFET Qp is completed. In forming the semiconductor region 13, the n channel MISFET Qm and Qn formation regions are covered with a mask (not shown) which becomes a resist film.

제11도에 도시한 반도체 영역 13을 형성하는 공정 후에 CVD에 의해 예를들면, 인실리게이트 유리(PSG)로 된 절연막 14를 형성하고, 이것에 에칭에 의해 접속 구멍 15를 형성한다. 그리고, 상기 제1도에 도시한 것과 같이 접속 구멍 15를 통해서 소정의 반도체 영역 12 또는 13과 전기적으로 접속하도륵 도전층 16을 형성한다.After the process of forming the semiconductor region 13 shown in FIG. 11, an insulating film 14 made of, for example, in-silicate glass (PSG) is formed by CVD, and a connection hole 15 is formed therein by etching. Then, as shown in FIG. 1, the conductive layer 16 is formed to be electrically connected to the predetermined semiconductor region 12 or 13 through the connection hole 15. As shown in FIG.

도전층 16은 예를들면 스팟터 기술로 헝성한 알미늄막 또는 Si 또는 Cu를 함유하는 알미늄막으로 형성한다.The conductive layer 16 is formed of, for example, an aluminum film formed by a spotter technique or an aluminum film containing Si or Cu.

그후에, 예를들면 PSG 막으로 되는 최종 안정화(final passivation)막(도시하지 않음)을 형성한다. 절연막 14, 접속구멍 15, 도전층 16 및 최종 안정화막의 헝성 방법은 주지의 방법에 의한다.Thereafter, a final passivation film (not shown) is formed, for example, a PSG film. The formation method of the insulating film 14, the connection hole 15, the conductive layer 16, and a final stabilization film is based on a well-known method.

본 출원에 있어서 개시된 새로운 기술에 의하면 다음의 효과를 얻을 수 있다.According to the novel technique disclosed in the present application, the following effects can be obtained.

(1) EPROM의 메모리 셀을 LDD 구조의 MISFET로 구성하고 적어도 드레인쪽의 라이트리 도오프 영역의 아래에, 반도체 기판 또는 웰 영역과 동일한 도전형이며, 또한 그것보다도 높은 불순물 농도의 반도체 영역을 구성하였다.(1) The memory cell of the EPROM is constituted by an MISFET having an LDD structure, and at least under the right-drain-off region on the drain side, a semiconductor region having the same conductivity type as that of the semiconductor substrate or the well region and having a higher impurity concentration than that. It was.

이로 인해, 드레인 영역 근방에 있어서의 전계 강도를 향상하고, 정보로 되는 핫트 캐리어의 발생량을 증대할 수가 있으므로 EPROM의 기억 효율을 향상할 수가 있다.As a result, the electric field strength in the vicinity of the drain region can be improved, and the amount of generated hot carriers as information can be increased, so that the storage efficiency of the EPROM can be improved.

또, 드레인 영역과, 상기 반도체 영역과의 Pn 접합부를 높은 불순물 농도로 구성하여 공핍 영역의 신장을 억제할 수가 있으므로, MISFET의 실효 찬넬 길이를 충분히 확보하여 짧은 찬넬 효과를 억제할 수가 있다.In addition, since the Pn junction between the drain region and the semiconductor region can be formed at a high impurity concentration, the depletion of the depletion region can be suppressed, so that the effective channel length of the MISFET can be sufficiently secured and the short channel effect can be suppressed.

그리고, LDD부는 찬넬 형성 영역쪽으로의 확산 거리가 적고, 실효 찬넬 길이를 충분하게 확보할 수가 있으므로, 짧은 찬넬 효과로 억제할 수가 있다. 이상에 의해 전계효과 트랜지스터의 점유 면적을 축소할 수가 있으므로 집적도를 향상할 수가 있다.Since the LDD portion has a small diffusion distance toward the channel formation region and can secure an effective channel length sufficiently, it can be suppressed by a short channel effect. As described above, since the area occupied by the field effect transistor can be reduced, the degree of integration can be improved.

(2) 상기 (1)의 구성에 추가하여 주변 회로를 구성하는 MISFET의 라이트리 도오프 영역보다도 높은 불순물 농도로 메모리 MISFET의 라이트리 도오프 영역의 라이트리 도오프 영역을 형성한다.(2) In addition to the configuration of (1) above, the write-off area of the write-off area of the memory MISFET is formed at a higher impurity concentration than the write-off area of the MISFET constituting the peripheral circuit.

이로 인해 드레인 영역 근방에 있어서의 전계 강도를 높여서 핫트 캐리어를 발생시키는 가장 적합한 불순물 농도로 라이트리 도오프 영역을 구성할 수가 있으므로 보다 메모리 셀로의 기억 효율을 향상할 수가 있다.As a result, the write-off-off region can be formed at the most suitable impurity concentration for generating hot carriers by increasing the electric field strength in the vicinity of the drain region, thereby improving the storage efficiency to the memory cell.

또 메모리 셀 MISFET의 라이트리 도오프 영역의 불순물 농도를 높여, 소오스 영역과 드레인 영역 사이의 저항치를 저감할 수가 있으므로, 호출의 고속화 및 호출 마진을 크게 할 수가 있다.In addition, since the impurity concentration in the write-off region of the memory cell MISFET can be increased, the resistance value between the source region and the drain region can be reduced, thereby speeding up the call and increasing the call margin.

(3) 상기 (1)의 구성에 추가하여 메모리 MISFET의 소오스쪽의 라이트리 도오프 영역의 하부에도 상기 반도체 영역을 형성한다. 이로 인해 소오스 영역쪽의 소수 캐리어의 주입 효율을 저감할 수가 있으므로 MISFET의 소오스 영역과 드레인 영역 사이의 브레이크 다운(break down) 전압을 향상할 수가 있다. 따라서 EPROM의 전기적 신뢰성를 향상할 수가 있다.(3) In addition to the configuration of (1) above, the semiconductor region is also formed below the writely do-off region on the source side of the memory MISFET. As a result, the injection efficiency of the minority carriers toward the source region can be reduced, so that the breakdown voltage between the source region and the drain region of the MISFET can be improved. Therefore, the electrical reliability of the EPROM can be improved.

이상 본 발명자에 의해서 이루어진 발명을 상기 실시예에 따라서 구체적으로 설명하였으나, 본 발명은 상기 실시예에 한정된 것은 아니며, 그 요지를 이탈하지 않는 범위에 있어서 여러가지로 변형할 수 있는 것은 물론이다.As mentioned above, although the invention made by this inventor was demonstrated concretely according to the said Example, this invention is not limited to the said Example, Of course, a various deformation | transformation is possible in the range which does not deviate from the summary.

예를들면, 제12도에 도시한 것과 같이, 메모리 MISFET Qm의 반도체 영역 12 아래에, 반도체 영역 5보다 낮은 불순물 농도를 가진 반도체 영역 18을 형성하여도 좋다. 반도체 영역 18은 메모리 MISFET Qm의 소오스 또는 드레인 영역과 반도체 기판과의 사이의 접합 용량을 낮게 하기 위하여 형성된다. 이 반도체 영역 18은 반도체 영역 12와 동일한 마스크(게이트 전극 9와 절연막 11)를 사용한 이온 주입에 의해 반도체 영역 12의 전 또는 후 공정으로 형성하면 좋다. 또, 예를들면 반도체 영역 5는 제5도에 도시한 공정에 있어서, 메모리 MISFET Qm의 게이트 전극 9 및 절연막 11의 아래로 되어야 할 반도체 기판 1의 부분에 선택적으로 형성된다. 반도체 영역 18은 게이트 전극 9와 절연막 11을 마스크하여 큰 에너지와 적은 도우즈(dose)로 보론 이온을 이온주입하는 것에 의해서 형성한다. 또는 반도체 영역 5를 제5도에 도시한 것과 같이 형성한 후, 메모리 MISFET Qm의 게이트 전극 9와 절연막 11을 마스크로 하여, 반도체 영역 5를 어느 정도 부정하는 것같이 n형 불순물, 예를들면 인을 도입하는 것에 의해서 반도체 영역 18이 형성된다.For example, as shown in FIG. 12, a semiconductor region 18 having a lower impurity concentration than the semiconductor region 5 may be formed under the semiconductor region 12 of the memory MISFET Qm. The semiconductor region 18 is formed to lower the junction capacitance between the source or drain region of the memory MISFET Qm and the semiconductor substrate. This semiconductor region 18 may be formed in a step before or after the semiconductor region 12 by ion implantation using the same mask as the semiconductor region 12 (gate electrode 9 and insulating film 11). Further, for example, the semiconductor region 5 is selectively formed in the portion of the semiconductor substrate 1 that should be below the gate electrode 9 and the insulating film 11 of the memory MISFET Qm in the process shown in FIG. The semiconductor region 18 is formed by masking the gate electrode 9 and the insulating film 11 by ion implanting boron ions with a large energy and a small dose. Alternatively, the semiconductor region 5 is formed as shown in FIG. 5, and then n-type impurities such as phosphorus are formed as if the semiconductor region 5 is somewhat negated using the gate electrode 9 and the insulating film 11 of the memory MISFET Qm as masks. Is introduced to form the semiconductor region 18.

메모리 MISFET Qm 또는 주변 회로의 MISFET Qn은 반도체 기판 1에 형성한 그것보다 높은 불순물 농도를 가진 p-형 웰 영역내에 형성하여도 좋다. n형과 p형의 2개의 웰 영역을 형성하고, MISFET를 어떠한 웰 영역내에 형성하였을 때에는, 반도체 기판 1의 도전형의 p형이외에 n형이라도 좋다.The memory MISFET Qm or the MISFET Qn of the peripheral circuit may be formed in a p type well region having a higher impurity concentration than that formed in the semiconductor substrate 1. When two well regions of n-type and p-type are formed, and the MISFET is formed in any well region, n-type other than the p-type of the conductive type of the semiconductor substrate 1 may be used.

본 발명은 EPROM에 한정하지 않으며, 플로팅 게이트 전극을 가지며, 핫트 캐리어를 주입하여 이것에 전하(電荷)의 형태로 정보를 축적하는 FET에 널리 적용할 수 있다.The present invention is not limited to the EPROM, and can be widely applied to a FET having a floating gate electrode and injecting a hot carrier to accumulate information in the form of charge thereon.

Claims (25)

반도체 기판의 1주 표면에 형성된 제1도전형의 제1반도체 영역, 상기 제1반도체 영역에 형성되고, 상기 반도체 기판위에 형성된 플로팅 게이트 전극, 상기 플로팅 게이트 전극위에 형성된 콘트롤 게이트 전극 및 상기 2개의 게이트 전극의 양측의 상기 제1반도체 영역내에 형성된 제2 도전형의 2개의 제2반도체 영역을 포함하며, 상기 제2반도체 영역의 MISFET의 소오스 및 드레인 영역으로서 기능하고, 각각의 상기 제2반도체 영역이 제1영역과 상기 제1영역의 불순물 농도보다 낮은 불순물 농도를 갖는 제2영역을 구비하고, 상기 제1영역의 상기 제1반도체 영역으로 제2영역보다 깊게 연장하도록 형성되며, 상기 제2영역이 적어도 상기 제1반도체 영역의 상기 MISFET의 찬넬 영역과 상기 제1영역 사이에 형성된 기억용 MISFET와 적어도 상기 두개의 게이트 전극 및 제2영역 아래에 형성되고, 제1도전형이고, 상기 제1반도체 영역의 불순물 농도보다 높은 불순물 농도를 가지며, 상기 MISFET의 상기 드레인 영역으로서 기능하는 상기 제2영역과 접하도록 형성된 제3반도체 영역을 포함하는 반도체 기억장치.A first semiconductor region of a first conductivity type formed on one surface of a semiconductor substrate, a floating gate electrode formed on the first semiconductor region, a control gate electrode formed on the floating gate electrode, and the two gates Two second semiconductor regions of a second conductivity type formed in the first semiconductor regions on both sides of the electrode, and function as source and drain regions of the MISFET of the second semiconductor region, each of the second semiconductor regions being And a second region having an impurity concentration lower than an impurity concentration of the first region and extending deeper than the second region to the first semiconductor region of the first region. A storage MISFET formed between at least the channel region of the MISFET and the first region of the first semiconductor region and at least the two gate electrodes; A third semiconductor region formed below the two regions, having a first conductivity type, having an impurity concentration higher than that of the first semiconductor region, and being in contact with the second region serving as the drain region of the MISFET; A semiconductor memory device included. 특허청구의 범위 제1항에 있어서, 또 상기 2개의 게이트 전극의 사이드 웰위에 형성된 절연막을 보함하며, 상기 제2영역은 상기 2개의 게이트 전극에 자기정합적으로 형성되고, 상기 제1영역은 상기 2개의 게이트 전극 및 상기 절연막에 자기정합적으로 형성되어 있는 반도체 기억장치.The method of claim 1, further comprising an insulating film formed on side wells of the two gate electrodes, wherein the second region is self-aligned to the two gate electrodes, and the first region is A semiconductor memory device formed in self-alignment with two gate electrodes and the insulating film. 특허청구의 범위 제1항에 있어서, 상기 제3반도체 영역중 상기 제2반도체 영역 아래에 형성되어 있는 반도체 기억장치.The semiconductor memory device according to claim 1, which is formed under said second semiconductor region of said third semiconductor region. 특허청구의 범위 제5항에 있어서, 상기 제3반도체 영역중 상기 제1영역 아래에 형성되는 부분은 다른 부분보다 낮은 불순물 농도를 갖는 반도체 기억장치.6. The semiconductor memory device according to claim 5, wherein a portion formed under the first region of the third semiconductor region has a lower impurity concentration than other portions. 특허청구의 범위 제1항에 있어서, 상기 제3반도체 영역의 불순물 농도의 피이크는 상기 제2영역보다도 깊은 반도체 기억장치.The semiconductor memory device according to claim 1, wherein the peak of the impurity concentration in the third semiconductor region is deeper than the second region. 특허청구의 범위 제7항에 있어서, 상기 제3반도체 영역의 불순물 농도의 피이크는 상기 제1영역과 상기 반도체 기판과의 사이의 접합과 동일한 위치에 있는 반도체 기억장치.8. The semiconductor memory device according to claim 7, wherein the peak of the impurity concentration in the third semiconductor region is at the same position as the junction between the first region and the semiconductor substrate. 특허청구의 범위 제7항에 있어서, 상기 제1 및 제2도 전형의 각각 p형 및 n형인 반도체 기억장치.8. The semiconductor memory device according to claim 7, wherein the first and second degree typical p-type and n-type semiconductor devices, respectively. 특허청구의 범위 제9항에 있어서, 상기 제1 및 제2영역은 비소를 불순물로서 도입하는 것에 의해 형성된 반도체 기억장치.The semiconductor memory device according to claim 9, wherein the first and second regions are formed by introducing arsenic as an impurity. 반도체 기판의 1주 표면에 형성된 제1도 전형의 제1반도체 영역 및 제4반도체 영역, 상기 제1반도체 영역에 형성되고, 상기 반도체 기판위에 형성된 플로팅 게이트 전극, 상기 플로팅 게이트 전극위에 형성된 콘트롤 게이트 전극 및 상기 2개의 게이트 전극의 양측의 상기 제1반도체 영역내에 형성된 2개의 제2도전형의 제2반도체 영역을 포함하며, 상기 제2반도체 영역의 한쪽이 소오스 영역이고 다른쪽이 드레인 영역이며, 상기 제2반도체 영역이 제1영역과 제2영역으로 이루어지고, 상기 제1영역이 상기 2개의 게이트 전극 아래의 영역에서 분리되어 형성되며, 상기 제2영역이 상기 제1영역과 상기 2개의 게이트 전극 아래의 영역과의 사이에 형성되고 상기 제1영역보다도 낮은 불순물 농도를 갖는 기억용 MISFET, 적어도 상기 2개의 게이트 전극 아래의 상기 제1반도체 영역내에 형성되고, 제1도전형이고, 상기 제1반도체 영역보다도 높은 불순물 농도를 가지며, 상기 드레인 영역에 접하도록 형성된 제3반도체 영역, 상기 제4반도체 영역에 형성되고, 상기 반도체 기판위에 형성된 게이트 전극과 상기 게이트 전극의 양측의 상기 제4반도체 영역내에 형성된 2개의 제2도전형의 제5반도체 영역을 포함하고, 상기 제5반도체 영역이 제3영역과 제4영역으로 이루어지고, 상기 제3영역이 상기 2개의 게이트 전극 아래의 영역에서 분리되어 형성되고, 상기 제4영역이 상기 제3영역과 상기 게이트 전극 아래의 영역과의 사이에 형성되고 상기 제3영역보다도 낮고 상기 제2영역보다도 낮은 불순물농도를 갖는 MISFET를 포함하는 반도체 기억장치.A first semiconductor region and a fourth semiconductor region of a first conductivity type formed on one surface of a semiconductor substrate, a floating gate electrode formed on the first semiconductor region, and a control gate electrode formed on the floating gate electrode And two second semiconductor regions of the second conductive type formed in the first semiconductor regions on both sides of the two gate electrodes, one side of the second semiconductor region being a source region and the other being a drain region, A second semiconductor region is formed of a first region and a second region, the first region is formed separately from the region under the two gate electrodes, and the second region is the first region and the two gate electrodes. A storage MISFET formed between the bottom region and having a lower impurity concentration than the first region, the at least one second under the two gate electrodes; A third semiconductor region formed in the first semiconductor region, having a higher impurity concentration than the first semiconductor region, and formed in contact with the drain region, the fourth semiconductor region formed on the semiconductor substrate; A fifth semiconductor region of the second conductive type formed in the fourth semiconductor region on both sides of the gate electrode and the gate electrode, wherein the fifth semiconductor region is composed of a third region and a fourth region, and A third region is formed separately from the region under the two gate electrodes, and the fourth region is formed between the third region and the region under the gate electrode and is lower than the third region and the second region A semiconductor memory device comprising a MISFET having a lower impurity concentration. 특허청구의 범위 제11항에 있어서, 상기 제1영역의 불순물 농도는 상기 제3영역의 불순물 농도와 동일한 반도체 기억장치.12. The semiconductor memory device according to claim 11, wherein an impurity concentration of the first region is equal to an impurity concentration of the third region. 특허청구의 범위 제12항에 있어서, 상기 제1 및 제2도 전형은 각각 p형 및 n형이고, 상기 제1, 제2 및 제3영역은 비소를 불순물로서 도입하는 것에 의해서 형성되며, 상기 제4영역은 인을 불순물로서 도입하는 것에 의해서 형성된 반도체 기억장치.The method of claim 12, wherein the first and second conductivity types are p-type and n-type, respectively, and the first, second and third regions are formed by introducing arsenic as impurities. The fourth region is formed by introducing phosphorus as an impurity. 특허청구의 범위 제11항에 있어서, 또 상기 반도체 기판의 상기 1주표면에 형성된 제2도 전형의 제6반도체 영역과 상기 반도체 기판위에 형성된 게이트 전극 및 상기 게이트 전극의 양측의 상기 제6반도체 영역내에 형성된 2개의 제1도전형의 제7반도체 영역을 포함하며 상기 제6반도체 영역에 형성된 MISFET를 포함하며, 상기 제1 및 제2도전형은 각각 p형 및 n형인 반도체 기억장치.The semiconductor device according to claim 11, further comprising a sixth semiconductor region of a second conductivity type formed on the first main surface of the semiconductor substrate, a gate electrode formed on the semiconductor substrate, and the sixth semiconductor region on both sides of the gate electrode. And a MISFET formed in said sixth semiconductor region, said seventh semiconductor region being two first conductive types formed therein, said first and second conductive types being p-type and n-type, respectively. 특허청구의 범위 제14항에 있어서, 또 상기 제1, 제4 및 제 6반도체 영역내에 형성된 각각의 MISFET의 게이트 전극의 측벽위에 형성된 절연막을 포함하며, 상기 제2 및 제4영역은 상기 게이트 전극에 자기정합적으로 형성되고, 상기 제1 및 제3영역은 상기 게이트 전극 및 상기 절연막에 정합적으로 형성되고, 상기 제7반도체 영역은 상기 게이트 전극 및 상기 절연막을 마스크로 사용하여 불순물을 도입하는 것에 의해서 형성된 반도체 기억장치.15. The device of claim 14, further comprising an insulating film formed on a sidewall of a gate electrode of each MISFET formed in said first, fourth, and sixth semiconductor regions, wherein said second and fourth regions comprise said gate electrode. Self-aligned with each other, the first and third regions are formed in the gate electrode and the insulating layer, and the seventh semiconductor region uses the gate electrode and the insulating layer as a mask to introduce impurities. The semiconductor memory device formed by. 반도체 기판의 1주표면에 형성된 제1도전형의 제1반도체 영역, 상기 제1반도체 영역에 형성되고, 상기 반도체 기판위에 형성된 플로팅 게이트 전극, 상기 플로팅 게이트 전극위에 형성된 콘트롤 게이트 전극, 상기 2개의 게이트 전극 아래의 상기 제1반도체 영역내의 찬넬 영역 및 상기 2개의 게이트 전극의 대향하는 측의 상기 제1반도체 영역내에 형성된 제2도전형의 2개의 반도체 영역을 포함하며, 상기 제2반도체 영역의 소오스 및 드레인 영역으로서 기능하고, 각각의 상기 제2반도체 영역이 제1영역과 상기 제1영역의 불순물 농도보다 낮은 불순물 농도를 갖는 제2영역을 구비하고, 상기 제1영역이 상기 제1반도체 영역으로 제2영역보다 깊게 연장하도록 형성되며, 상기 제2영역의 상기 2개의 게이트 전극과 자기정합적으로 형성되며 상기 제1영역과 상기 채널 영역 사이에 형성된 기억용 MISFET과 상기 제1반도체 영역의 불순물 농도보다 높은 불순물 농도를 갖고, 상기 제1반도체 영역의 소정의 깊이에 배치되고, 그의 불순물 농도의 피이크가 상기 제2영역의 최대 깊이 이상의 깊이에 있고, 상기 제2영역과 접하도록 형성되고, 상기 소오스 및 드레인 영역의 상기 제1영역 아래로 연장하고, 적어도 상기 2개의 게이트 전극 및 상기 제2영역 아래의 상기 제1반도체 영역에 형성된 제1도전형의 제3반도체 영역을 포함하는 반도체 장치.A first semiconductor region of a first conductivity type formed on one main surface of the semiconductor substrate, a floating gate electrode formed on the semiconductor substrate, a control gate electrode formed on the floating gate electrode, and the two gates A channel region in the first semiconductor region below the electrode and two semiconductor regions of a second conductivity type formed in the first semiconductor region on the opposite side of the two gate electrodes, the source of the second semiconductor region and Each of the second semiconductor regions has a first region and a second region having an impurity concentration lower than an impurity concentration of the first region, the first region being the first semiconductor region; It is formed to extend deeper than the two areas, and is formed to be self-aligned with the two gate electrodes of the second area, the first area and the It has an impurity concentration higher than that of the memory MISFET and the first semiconductor region formed between the channel regions, and is disposed at a predetermined depth of the first semiconductor region, and the peak of the impurity concentration is the maximum depth of the second region. Formed in contact with the second region and extending below the first region of the source and drain regions, and formed in at least the two gate electrodes and the first semiconductor region below the second region. A semiconductor device comprising a third semiconductor region of the first conductivity type. 반도체 기판의 1주표면에 형성된 제1도전형의 제1반도체 영역, 상기 제1반도체 영역에 형성되고, 상기 반도체 기판위에 형성된 플로팅 게이트 전극, 상기 플로팅 게이트 전극위에 형성된 콘트롤 게이트 전극 및 상기 2개의 게이트 전극의 대향하는 측의 상기 제1반도체 영역내에 형성된 제2도전형의 2개의 반도체 영역을 포함하며, 상기 제2반도체 영역이 MISFET의 소오스 및 드레인 영역으로서 기능하고, 각각의 상기 제2반도체 영역이 제1영역과 상기 제1영역의 불순물 농도보다 낮은 불순물 농도를 갖는 제2영역을 구비하고, 상기 제1영역이 상기 제1반도체 영역으로 제2영역보다 깊게 연장하도록 형성되며, 상기 제2영역이 적어도 상기 제1영역과 상기 제1반도체 영역내의 상기 MISFET의 상기 찬넬 영역 사이에 형성된 기억용 MISFET과 상기 제1반도체 영역의 불순물 농도보다 높은 불순물 농도를 갖고, 그의 불순물 농도의 피이크가 상기 제2영역의 최대 깊이 이상의 깊이에 있고, 상기 소오스 및 드레인 영역의 상기 제1영역과 접하도록 상기 소오스 및 드레인 영역의 상기 제1영역 아래로 연장하고, 적어도 상기 2개의 게이트 전극 및 상기 제1영역 아래의 상기 제1반도체 영역에 형성된 제1도전형의 제3반도체 영역을 포함하는 반도체 장치.A first semiconductor region of a first conductivity type formed on one main surface of the semiconductor substrate, a floating gate electrode formed on the semiconductor substrate, a control gate electrode formed on the floating gate electrode, and the two gates Two semiconductor regions of a second conductivity type formed in the first semiconductor region on the opposite side of the electrode, wherein the second semiconductor region functions as a source and drain region of the MISFET, and each of the second semiconductor regions And a second region having an impurity concentration lower than an impurity concentration of the first region, wherein the first region extends deeper than the second region into the first semiconductor region. A memory MISFET formed between at least the first region and the channel region of the MISFET in the first semiconductor region and the fire of the first semiconductor region The first region of the source and drain regions such that the impurity concentration is higher than the water concentration, and the peak of the impurity concentration is at a depth greater than or equal to the maximum depth of the second region and in contact with the first region of the source and drain regions; And a third semiconductor region of a first conductivity type extending downward and formed in at least the two gate electrodes and the first semiconductor region below the first region. 반도체 기판의 1주표면에 형성된 제1도전형의 제1반도체 영역, 상기 제1반도체 영역에 형성되고, 플로팅 게이트 전극, 플로팅 게이트 전극위에 형성된 콘트롤 게이트 전극 및 상기 2개의 게이트 전극의 대향하는 측의 상기 제1반도체 영역내에 형성된 제2도전형의 2개의 반도체 영역을 포함하며, 상기 제2반도체 영역이 소오스 및 드레인 영역으로서 기능하고, 각각의 상기 제2반도체 영역이 제1영역과 상기 제1영역의 불순물 농도보다 낮은 불순물 농도를 갖는 제2영역을 구비하고, 상기 제1영역이 상기 제1반도체 영역으로 제2영역보다 깊게 연장하도록 형성되며, 상기 제2영역이 적어도 상기 제1영역과 상기 찬넬이 형성된 상기 제1반도체 영역의 부분 사이에 형성된 기억용 MISFET과 상기 제1반도체 영역의 불순물 농도보다 높은 불순물 농도를 갖고, 그의 불순물 농도의 피이크가 상기 제2영역의 최대 깊이 이상의 깊이에 있고, 상기 소오스 및 드레인 영역의 상기 제1영역과 접하도록 상기 소오스 및 드레인 영역의 상기 제1영역 아래로 연장하고, 적어도 상기 2개의 게이트 전극과 상기 제1 및 제2영역 아래에 배치되고 상기 제1반도체 영역에 형성된 제1도 전형의 제3반도체 영역을 포함하며, 찬넬이 형성된 상기 제1반도체 영역의 불순물 농도는 상기 제3반도체 영역의 불순물 농도보다 낮고, 상기 제3반도체 영역은 상기 소오스 및 드레인의 상기 제2영역 아래에 형성되어 상기 제2영역에 접하는 반도체 장치.A first semiconductor region of the first conductivity type formed on one main surface of the semiconductor substrate, a control gate electrode formed on the first semiconductor region, and a control gate electrode formed on the floating gate electrode, and the opposite sides of the two gate electrodes. Two semiconductor regions of a second conductivity type formed in the first semiconductor region, wherein the second semiconductor region functions as a source and a drain region, and each of the second semiconductor regions is a first region and the first region. And a second region having an impurity concentration lower than an impurity concentration of the second region, wherein the first region extends deeper into the first semiconductor region than the second region, wherein the second region is at least the first region and the channel. Has an impurity concentration higher than that of the memory MISFET and the impurity concentration of the first semiconductor region formed between the formed portions of the first semiconductor region, A peak of water concentration is at a depth greater than or equal to the maximum depth of the second region and extends below the first region of the source and drain region to be in contact with the first region of the source and drain region, and at least the two gates And a third semiconductor region of a first type typically disposed under the first and second regions and formed in the first semiconductor region, wherein an impurity concentration of the first semiconductor region in which the channel is formed is the third semiconductor region. And a third semiconductor region formed below the second region of the source and drain to be in contact with the second region. 특허청구의 범위 제19항에 있어서, 상기 제3반도체 영역은 상기 제1반도체 영역에 소정의 깊이로 배치되어 있는 반도체 장치.20. The semiconductor device according to claim 19, wherein the third semiconductor region is disposed at a predetermined depth in the first semiconductor region. 특허청구의 범위 제20항에 있어서, 상기 제3반도체 영역은 상기 제1영역을 둘러싸도록 배치되어 있는 반도체 장치.The semiconductor device according to claim 20, wherein the third semiconductor region is arranged to surround the first region. 특허청구의 범위 제21항에 있어서, 상기 제1도전형은 p형이고, 제2도전형은 n형인 반도체 장치.The semiconductor device according to claim 21, wherein the first conductivity type is p-type and the second conductivity type is n-type. 특허청구의 범위 제22항에 있어서, 상기 기억용 MISFET는 LDD 구조를 갖는 반도체 장치.The semiconductor device according to claim 22, wherein said memory MISFET has an LDD structure. 특허청구의 범위 제23항에 있어서, 또 상기 2개의 게이트 전극의 측벽에 형성된 절연막을 포함하며, 상기 제1영역은 상기 2개의 게이트 전극 및 상기 절연막과 자기정합적으로 헝성되고, 상기 제2영역은 상기 2개의 게이트 전극에 자기정합적으로 형성되어 있는 반도체 장치.24. The apparatus of claim 23, further comprising an insulating film formed on sidewalls of the two gate electrodes, wherein the first region is self-aligned with the two gate electrodes and the insulating film, and the second region. Is a self-aligning semiconductor device formed on the two gate electrodes. 특허청구의 범위 제24항에 있어서, 상기 기억용 MISFET가 소거 및 프로그램 가능한 리드온리 메모리(EPROM)의 메모리셀을 구비하는 반도체 장치.A semiconductor device according to claim 24, wherein said storage MISFET comprises memory cells of an erasable and programmable read only memory (EPROM). 특허청구의 범위 제25항에 있어서, 상기 제1반도체 영역은 반도체 기판에 배치된 p 웰 영역인 반도체 장치.26. The semiconductor device of claim 25, wherein the first semiconductor region is a p well region disposed on a semiconductor substrate. 특허청구의 범위 제26항에 있어서, 또 반도체 기판의 주표면상에 형성된 제1도전형의 제4반도체 영역에 형성된 MISFET를 포함하고, 상기 MISFET는 상기 반도체 기판위에 형성된 게이트 전극과 상기 게이트 전극의 양측의 상기 제4반도체 영역에 형성된 제2도전형의 2개의 제5반도체 영역을 포함하고, 상기 각각의 제5반도체 영역은 제3영역과 상기 제3영역의 불순물 농도보다 낮은 불순물 농도를 갖는 제4영역으로 형성되고, 상기 제4영역은 상기 제2영역의 불순물 농도보다 낮은 불순물 농도를 갖고, 상기 게이트 전극에 자기정합적으로 형성되며, 적어도 찬넬이 형성된 상기 제4반도체 영역의 부분과 상기 제3영역 사이에 형성된 반도체 장치.27. A semiconductor device according to claim 26, further comprising a MISFET formed in a fourth semiconductor region of a first conductivity type formed on a main surface of the semiconductor substrate, wherein the MISFET comprises a gate electrode formed on the semiconductor substrate and the gate electrode. Two fifth semiconductor regions of a second conductivity type formed in the fourth semiconductor regions on both sides, each of the fifth semiconductor regions having an impurity concentration lower than that of the third region and the third region; And a fourth region, wherein the fourth region has an impurity concentration lower than that of the second region, is formed self-aligned to the gate electrode, and has at least a portion of the fourth semiconductor region formed with channels. A semiconductor device formed between three regions. 특허청구의 범위 제27항에 있어서, 상기 제4반도체 영역의 MISFET가 EPROM의 주변회로를 구성하는 반도체 장치.The semiconductor device according to claim 27, wherein the MISFET in the fourth semiconductor region constitutes a peripheral circuit of the EPROM.
KR1019860008866A 1985-10-28 1986-10-23 Semiconductor memory device KR960001342B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP60-239301 1985-10-28
JP60239301A JPH0793381B2 (en) 1985-10-28 1985-10-28 Semiconductor integrated circuit device

Publications (2)

Publication Number Publication Date
KR870004529A KR870004529A (en) 1987-05-11
KR960001342B1 true KR960001342B1 (en) 1996-01-26

Family

ID=17042688

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860008866A KR960001342B1 (en) 1985-10-28 1986-10-23 Semiconductor memory device

Country Status (2)

Country Link
JP (1) JPH0793381B2 (en)
KR (1) KR960001342B1 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4979005A (en) * 1986-07-23 1990-12-18 Texas Instruments Incorporated Floating-gate memory cell with tailored doping profile
JP2602244B2 (en) * 1987-09-24 1997-04-23 株式会社日立製作所 Semiconductor storage device
JPH0821636B2 (en) * 1988-02-03 1996-03-04 株式会社東芝 Method for manufacturing semiconductor device
JP2844475B2 (en) * 1989-07-21 1999-01-06 セイコーインスツルメンツ株式会社 Semiconductor nonvolatile memory
FR2642900B1 (en) * 1989-01-17 1991-05-10 Sgs Thomson Microelectronics METHOD FOR MANUFACTURING INTEGRATED CIRCUITS WITH EPROM MEMORY TRANSISTORS AND LOGIC TRANSISTORS
IT1229168B (en) * 1989-04-10 1991-07-22 Sgs Thomson Microelecyronics S UPROM MEMORY CELL WITH STRUCTURE COMPATIBLE WITH THE MANUFACTURE OF EPROM CELL MATRICES AT TABLECLOTH WITH SOURCE AND DRAIN SELF-ALIGNED LINES, AND PROCESS FOR ITS MANUFACTURE
JP2509697B2 (en) * 1989-04-28 1996-06-26 株式会社東芝 Semiconductor device and manufacturing method thereof
US5622880A (en) * 1994-08-18 1997-04-22 Sun Microsystems, Inc. Method of making a low power, high performance junction transistor
US6887758B2 (en) * 2002-10-09 2005-05-03 Freescale Semiconductor, Inc. Non-volatile memory device and method for forming

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53100779A (en) * 1977-02-15 1978-09-02 Toshiba Corp Production of insulated gate type semiconductor device
JPS60137068A (en) * 1983-12-26 1985-07-20 Matsushita Electronics Corp Semiconductor device

Also Published As

Publication number Publication date
JPS62101068A (en) 1987-05-11
KR870004529A (en) 1987-05-11
JPH0793381B2 (en) 1995-10-09

Similar Documents

Publication Publication Date Title
KR930007195B1 (en) Semiconductor device and its manufacturing method
US5342797A (en) Method for forming a vertical power MOSFET having doped oxide side wall spacers
EP0747966B1 (en) High efficiency quasi-vertical DMOS in MOS or BICMOS process
US5510279A (en) Method of fabricating an asymmetric lightly doped drain transistor device
US5223451A (en) Semiconductor device wherein n-channel MOSFET, p-channel MOSFET and nonvolatile memory cell are formed in one chip and method of making it
US6559504B2 (en) Lateral double diffused MOS transistor
US6765264B1 (en) Method of fabricating power rectifier device to vary operating parameters and resulting device
US6117738A (en) Method for fabricating a high-bias semiconductor device
US5382536A (en) Method of fabricating lateral DMOS structure
KR910002037B1 (en) Semiconductor device and manufacture thereof
US6100125A (en) LDD structure for ESD protection and method of fabrication
US6849890B2 (en) Semiconductor device and manufacturing method thereof
JPH09181307A (en) Semiconductor device and manufacturing method therefor
US5538909A (en) Method of making a shallow trench large-angle-tilt implanted drain device
US7087961B2 (en) Semiconductor device with reduced on-state resistance
US6207482B1 (en) Integration method for deep sub-micron dual gate transistor design
KR960001342B1 (en) Semiconductor memory device
US5627087A (en) Process for fabricating metal-oxide semiconductor (MOS) transistors based on lightly doped drain (LDD) structure
US20060157748A1 (en) Metal junction diode and process
JP2814079B2 (en) Semiconductor integrated circuit and manufacturing method thereof
US6162694A (en) Method of forming a metal gate electrode using replaced polysilicon structure
EP1142014B1 (en) A method of manufacturing a peripheral transistor of a non-volatile memory
JPS63293979A (en) Semiconductor device
US6461922B1 (en) Method for the integration of resistors and esd self-protected transistors in an integrated device with a memory matrix manufactured by means of a process featuring self-aligned source (sas) formation and junction salicidation
KR20030006941A (en) Nonvolatile semiconductor memory device and manufacturing method thereof

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030107

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee