KR900009753Y1 - Noise signal reduction circuit in case of variable speed reproduction for video cassette recorder - Google Patents

Noise signal reduction circuit in case of variable speed reproduction for video cassette recorder Download PDF

Info

Publication number
KR900009753Y1
KR900009753Y1 KR2019870014805U KR870014805U KR900009753Y1 KR 900009753 Y1 KR900009753 Y1 KR 900009753Y1 KR 2019870014805 U KR2019870014805 U KR 2019870014805U KR 870014805 U KR870014805 U KR 870014805U KR 900009753 Y1 KR900009753 Y1 KR 900009753Y1
Authority
KR
South Korea
Prior art keywords
terminal
signal
output
switch
cassette recorder
Prior art date
Application number
KR2019870014805U
Other languages
Korean (ko)
Other versions
KR890005589U (en
Inventor
홍성현
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870014805U priority Critical patent/KR900009753Y1/en
Publication of KR890005589U publication Critical patent/KR890005589U/en
Application granted granted Critical
Publication of KR900009753Y1 publication Critical patent/KR900009753Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/44Speed-changing arrangements; Reversing arrangements; Drive transfer means therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

비디오 카세트 레코오더의 변속재생시 잡음신호 제거회로Noise Signal Reduction Circuit in Variable Speed Playback of Video Cassette Recorder

제1도는 본 고안의 잡음 제거회로가 구성된 재생 블록도.1 is a reproduction block diagram in which the noise cancellation circuit of the present invention is constructed.

제2도는 제1도 각부의 파형도.2 is a waveform diagram of each part of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 증폭기 2 : 디모듈레이터 및 루미넌스 장치1: amplifier 2: demodulator and luminance device

3 : 검파기 4 : 지연기3: detector 4: delay

5 : 버퍼 6 : 클램프5: buffer 6: clamp

7 : CCD지연기 8 : 동기분리기7: CCD delay 8: Synchronous separator

9 : 가산기 10 : 7/3증폭기9: adder 10: 7/3 amplifier

11 : 미분기 12 : 모노멀티11: Differentiation 12: Monomulti

13 : 홀드회로 CP1 : 비교기13: hold circuit CP1: comparator

SW1, SW2 : 스위치 CH1 : 영상헤드SW1, SW2: Switch CH1: Video Head

본 고안은 비디오 테이프에 영상신호를 기록 및 재생하는 비디오 카세트 레코오더에 있어서, 기록된 영상신호를 변속재생할 경우에 화면에 외부 잡음 신호및 백색잡음신호가 나타나지 않게한 비디오 카세트 레코오더의 변속재생시 잡음신호 제거회로에 관한 것이다.The present invention provides a video cassette recorder for recording and reproducing a video signal on a videotape, when shifting and reproducing a video cassette recorder such that an external noise signal and a white noise signal do not appear on the screen when the recorded video signal is shifted and reproduced. It relates to a noise signal cancellation circuit.

종래의 재생회로는 비디오 카세트 레코오더의 비디오 테이프를 변속재생할때 그 재생된 영상신호가 미약할 경우에는 드롭-아웃을 보상하도록 되어 있으나, 디모듈레이터 및 루미넌스 장치 혹은 외부전게나 자게에 의하여 발생되는 잡음신호는 검파기에서 검파되지 않기 때문에 화면에 흰색반점과 같은 잡음신호가 출력되게 되므로 시청자가 시청하는데에 불쾌감을 주는 결함이 있었다.Conventional reproducing circuits are designed to compensate for drop-out when the reproduced video signal is weak when the videotape of a video cassette recorder is shifted and reproduced. However, a noise signal generated by a demodulator and a luminance device or an external electric power or a magnetic source Since the noise is not detected by the detector to output a noise signal such as white spots on the screen, there was a defect that makes the viewer uncomfortable.

본 고안은 종래의 이와 같은 결함을 감안하여, 변속재생시 영상신호에 포함되어 있는 백색 잡음신호 및 외부 잡음신호를 제거하게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.The present invention is conceived to remove the white noise signal and the external noise signal included in the video signal during shift reproduction in view of the conventional defects, which will be described in detail with reference to the accompanying drawings.

제1도는 본 고안의 잡음 제거회로가 구성된 블록도로서, 이에 도시한 바와같이 영상헤드(CH)가 증폭된(1)를 통해 스위치(SW1)의 일측 고정단자(a1)에 접속되어, 그 스위치(SW1)의 가동단자가 디모듈레이터 및 루미넌스장치(2)의 입력단자에 접속됨과 아울러 검파기(3) 및 지연기(4)를 각기 통해 스위치(SW1)의 제어단자 및 타측 고정단자(b1)에 접속되고, 상기 디모듈레이터 및 루미넌스 장치(2)의 출력측이 버퍼(5)의 입력축에 접속되어 구성된 비디오 카세트 레코오더의 재생장치에 있어서, 상기 디모듈레이터 및 루미넌스 장치(2)의 출력측을 스위치(SW2)의 일측 고정단자(a2)에 접속하여, 그 스위치(SW2)의 가동단자를 상기 버퍼(5)의 입력측에 접속하고, 상기 버퍼(5)의 출력측은 클램프(6)를 통해 동기 분리기(8) 및 비교기(CP1)의 비반전입력단자에 접속함과 아울러CCD(Charge-Coupled Device) 지연기(7)를 통해 상기 스위치(SW2)의 타측 고정단자(b2)에 접속하며, 상기 동기분리기(8)의 출력단자(SO)를 7/3증폭기(10)를 통한후 그 출력단자(SO)와 함께 가산기(9)를 통해 홀드회로(13)의 입력단자에 접속하고, 상기 동기분리기(8)의 출력단자(SO)를 미분기(11)및 다이오드(D1). 모노멀티(12)를 통해 상기 홀드회로(13)의 리세트단자(Re)에 접속하여 그 홀드회로(13)의 출력단자를 비교기(CP1)의 반전입력단자에 접속하고, 그 비교기(CP1)의 출력단자를 상기 스위치(SW2)의 제어단자에 접속하여 구성한 것으로, 상기 동기분리기(8)는 수평동기신호를 분리하여 출력하고, 상기 모노멀티(12)는 그의 입력측에 고전위의 미분펄스가 입력될때 순간적인 펄스신호를 출력하게 되어 있다.FIG. 1 is a block diagram in which the noise canceling circuit of the present invention is constructed. As shown in FIG. 1, the image head CH is amplified (1) and connected to one fixed terminal a1 of the switch SW1. The movable terminal of SW1 is connected to the input terminals of the demodulator and the luminance device 2, and is connected to the control terminal of the switch SW1 and the other fixed terminal b1 through the detector 3 and the delayer 4, respectively. In the playback apparatus of a video cassette recorder in which the output side of the demodulator and the luminance device 2 is connected to the input shaft of the buffer 5, the output side of the demodulator and the luminance device 2 is connected to one side of the switch SW2. Connected to the fixed terminal a2, the movable terminal of the switch SW2 is connected to the input side of the buffer 5, and the output side of the buffer 5 is connected to the synchronous separator 8 and the comparator through the clamp 6; Connect to the non-inverting input terminal of (CP1), Arge-Coupled Device The retarder 7 is connected to the other fixed terminal b2 of the switch SW2, and the output terminal SO of the synchronous separator 8 is connected through the 7/3 amplifier 10. Then, together with the output terminal SO, it is connected to the input terminal of the hold circuit 13 through the adder 9, and the output terminal SO of the synchronous separator 8 is connected to the differentiator 11 and the diode D1. The mono terminal 12 is connected to the reset terminal Re of the hold circuit 13, the output terminal of the hold circuit 13 is connected to the inverting input terminal of the comparator CP1, and the comparator CP1. Is connected to the control terminal of the switch SW2. The synchronous separator 8 separates and outputs a horizontal synchronous signal, and the mono-multiplex 12 has a high-potential differential pulse at its input side. When it is input, it outputs instantaneous pulse signal.

이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effect of the present invention configured in this way in detail as follows.

영상헤드(CH1)가 비디오 테이프에서 영상신호를 재생하면, 그 재생되는 영상신호는 증폭기(1)에서 증폭된후 스위치(SW1)를 통해 디모듈레이터 및 루미넌스장치(2)에 입력됨과 아울러 검파기(3)및 지연기(4)에 입력된다. 이와같은 상태에서 비디오 테이프의 결함 및 변속재생에 의하여 재생된 영상신호의 세기가 미약할 경우, 검파기(3)에서 이를 검출하여 상기 기간만큼 고전위 펄스신호를 출력하므로 스위치(SW1)의 가동단자는 타측 고정단자(b1)에 단락되고, 이에따라 지연기(4)에서 IH (63.5μsec )만큼 지연된 신호가 그 스위치(SW1)를 통해 디모듈레이터 및 루미넌스장치(2)에 입력되게 되어 되롭-아웃이 보상된다.When the image head CH1 reproduces the image signal on the video tape, the reproduced image signal is amplified by the amplifier 1 and then input to the demodulator and luminance device 2 through the switch SW1 and the detector 3. And a retarder 4. In this state, when the video signal reproduced by the defect of the video tape and the speed change reproduction is weak, the detector 3 detects it and outputs a high potential pulse signal for the period, so that the movable terminal of the switch SW1 The short-circuit to the other fixed terminal b1 and, accordingly, the signal delayed by the IH (63.5 μsec) from the delay unit 4 is input to the demodulator and the luminance device 2 through the switch SW1, so that the return-out is compensated. .

즉, 이때 제2도의 (가)에 도시된 바와같이 영상신호가 상기 디모듈레이터 및 루미넌스장치(2)에 입력되고 그 입력된 영상신호는 복조된 후 그 복조된 복합영상신호는 스위치(SW2)및 버퍼(5)를 통해 출력단자(OUT)로 출력된다. 한편, 이때 상기 버퍼(5)를 통한 복합영상신호는 동기신호를 일치시키기 위한 클램프(6)에서 클램프되어 비교기(CP1)의 비반전 입력단자 및 동기분리기(8)에 인가됨과 아울러 CCD지연기(7)에서 IH기간만큼 다시 지연되어 스위치(SW2)의 타측 고정단자(b2)에 인가된다.That is, as shown in FIG. 2A, the video signal is inputted to the demodulator and luminance device 2, and the input video signal is demodulated, and the demodulated composite video signal is converted into a switch SW2 and a buffer. It is output to the output terminal OUT through (5). Meanwhile, at this time, the composite image signal through the buffer 5 is clamped in the clamp 6 for matching the synchronization signal and applied to the non-inverting input terminal and the synchronization separator 8 of the comparator CP1 and the CCD delay unit ( In 7), it is delayed again by the IH period and applied to the other fixed terminal b2 of the switch SW2.

또한, 이때 상기 동기분리기(8)에 입력되는 복합영상 신호중 동기신호가 제2도의 (나)에 도시한 바와같이 분리되어 수평동기신호가 그의 출력단자(SO)로 출력된다. 여기서, 제2도 (나)의 VS는 수직동기신호를 나타내고, HS는 수평동기신호를 나타낸다. 이와같이 동기분리기(8)에서 출력되는 수평동기신호는 7/3증폭기(10)에서 7/3증폭된 후 그 동기분리기(8)의 수평동기신호와 가산기(9)에서 가산되어 홀드회로(3)에 인가된다.At this time, the sync signal among the composite video signals input to the sync separator 8 is separated as shown in (b) of FIG. 2, and the horizontal sync signal is output to the output terminal SO thereof. Here, VS in FIG. 2B represents a vertical synchronizing signal, and HS represents a horizontal synchronizing signal. In this way, the horizontal synchronous signal output from the synchronous separator 8 is amplified by 7/3 in the 7/3 amplifier 10 and then added to the horizontal synchronous signal of the synchronous separator 8 by the adder 9 to hold circuit 3. Is applied to.

이와 같이 수평동기신호를 7/3증폭기(10)에서 7/3증폭한후 원래의 수평동기신호와 합하는 이유는 수평동기신호를 부터 최대화이트(White)신호에 상응하는 레벨의 신호를 만들기 위해서이다.The reason why the horizontal synchronous signal is amplified by 7/3 in the 7/3 amplifier 10 and then summed with the original horizontal synchronous signal is to make a signal corresponding to the maximum white signal from the horizontal synchronous signal. .

또한, 이때 상기 동기분리기(8)의 수평동기신호를 미분기(11)에서 미분한 후 다이오드(D1)를 통해 모노멀티(12) 에 인가되므로 그 모노멀티(12)에서 순간적인 펄스신호가 출력되어 홀드회로(13)를 리세트시키게 된다.In addition, since the horizontal synchronization signal of the synchronous separator 8 is differentiated in the differentiator 11 and then applied to the monomultiplex 12 through the diode D1, the instantaneous pulse signal is output from the monomultiplex 12. The hold circuit 13 is reset.

결국, 홀드회로(13)는 동기분리기(8)에서 수평동기신호가 출력되는 초기에 순간적으로 리세트된후 상기와 같이 가산기(9)에서 출력되는 신호를 홀드하여 비교기(CP1)의 반전 입력단자에 기준신호로 인가하게 된다.As a result, the hold circuit 13 is instantaneously reset at the beginning of the horizontal synchronizing signal output from the sync separator 8, and then holds the signal output from the adder 9 as described above to invert the input terminal of the comparator CP1. Is applied as a reference signal.

이와 같은 상태에서 제2c도에 도시한 바와 같이 외부잡음신호에 의한 잡음신호가 포함된 복합영상신호가 디모듈레이터 및 루미넌스장치(2)에서 출력되면, 그 출력된 복합영상신호는 클램프(6)를 통해 클램프되어 상기와 같이 각부에 인가된다. 이때클램프(6)의 출력신호가 비교기(CP1)의 반전입력단자에 기준신호로 인가되는 홀드회로(13)의 출력신호보다 높을 경우 즉, 영상신호에 잡음신호가 있는 부분(제2도 (다)에서 빗금친 부분)에서는 클램프(6)에서 출력되는 신호가 홀드회로(13)에서 출력되는 기준신호보다 높게 되어 비교기(CP1)의 출력단자에 제2도의 (라)에 도시한 바와같이 고전위의 펄스신호가 출력되고, 이 고전위의 펄스신호는 스위치(SW2)의 제어단자에 인가되어 그 스위치(SW2)는 그의 타측 고정단자(b2)에 단락된다. 따라서, 이때 지연기(7)에서 IH지연되어 출력되는 IH이전의 복합영상신호가 그 스위치(SW2)및 버퍼(5)를 통해 출력되므로 출력단자(OUT)에 출력되는 복합영상신호에서 제2e도에 도시한 바와 같이 잡음신호가 나타나지 않게 된다.In this state, when the composite video signal including the noise signal caused by the external noise signal is output from the demodulator and the luminance device 2 as shown in FIG. 2C, the output composite video signal is output through the clamp 6. It is clamped and applied to each part as above. At this time, when the output signal of the clamp 6 is higher than the output signal of the hold circuit 13 applied as a reference signal to the inverting input terminal of the comparator CP1, that is, the part in which the video signal has a noise signal (Fig. ), The signal output from the clamp 6 is higher than the reference signal output from the hold circuit 13 so that the output terminal of the comparator CP1 has a high potential as shown in FIG. The pulse signal of is outputted, and this high potential pulse signal is applied to the control terminal of the switch SW2, and the switch SW2 is short-circuited to the other fixed terminal b2 thereof. Therefore, at this time, since the composite video signal before IH outputted by the delay of IH from the delay unit 7 is output through the switch SW2 and the buffer 5, the second image is output from the composite video signal output to the output terminal OUT. As shown in FIG. 2, the noise signal does not appear.

이상에서 설명한 바와 같이 본 고안은 재생 영상신호에 포함되어 있는 외주 잡음신호를 제거함은 물론 변속재생시 외부전계나 자계에 의하여 발생되는 과도한 잡음신호(noise bar)를 경감시켜 출력시키므로 신호대 잡음비가 좋아지고, 깨끗한 화상을 볼 수 있는 효과가 있게 된다.As described above, the present invention not only eliminates the outer noise signal included in the reproduced video signal, but also reduces the excessive noise signal generated by an external electric field or magnetic field during variable-speed playback, thereby improving signal-to-noise ratio. It becomes effective to see clean image.

Claims (1)

영상헤드(CH1)가 증폭기(1)를 통해 스위치(SW1)의 일측 고정단자(a1)에 접속되어, 그의 가동단자가 디모듈레이터 및 루미넌스장치(2)의 입력측에 접속됨과 아울러 검파기(3) 및 지연기(4)를 통해 그 스위치(SW1)의 제어단자 및 타측 고정단자(b1)에 접속되고, 상기 디모듈레이터 및 루미넌스장치(2)의 출력측에 버퍼(5)가 접속되어 구성된 비디오 카세트 레코오더의 재생회로에 있어서, 상기 디모듈레이터 및 루미넌스장치(2)의 출력측을 스위치(SW2)의 일측 고정단자(a2)에 접속하여, 그의 가동단자를 상기 버퍼(5)의 입력측에 접속하고, 상기 버퍼(5)의 출력측은 클램프(6)를 통해 동기분리기(8) 및 비교기(CP1)의 비반전 입력단자에 접속함과 아울러 CCD지연기(7)를 다시 통해 상기 스위치(SW2)의 타측 고정단자(b2)에 접속하며, 상기 동기분리기(8)의 출력단자(SO)를 7/3증폭기(10)를 통한 후 그 출력단자(SO)와 함께 가산기(9)를 통해 홀드 회로(13)의 입력측에 접속함과 아울러 상기 출력단자(SO)를 미분기(11), 다이오드(D1)및 모노멀티(12)를 통해 그 홀드회로(13)의 리세트단자(Re)에 접속하여, 그의 출력측을 상기 비교기(CP1)의 반전입력 단자에 접속하며, 그 비교기(CP1)의 출력단자를 상기 스위치(SW2)의 제어단자에 접속하여 구성된 것을 특징으로 하는 비디오 카세트 레코오더의 변속재생시 잡음신호 제거회로.The image head CH1 is connected to the fixed terminal a1 on one side of the switch SW1 via the amplifier 1, the movable terminal of which is connected to the input side of the demodulator and the luminance device 2, and the detector 3 and the delay. Playback of the video cassette recorder, which is connected to the control terminal of the switch SW1 and the other fixed terminal b1 via the device 4, and the buffer 5 is connected to the output side of the demodulator and the luminance device 2; In the circuit, the output side of the demodulator and the luminance device 2 is connected to one fixed terminal a2 of the switch SW2, the movable terminal thereof is connected to the input side of the buffer 5, and the buffer 5 The output side of is connected to the non-inverting input terminal of the synchronous separator 8 and the comparator CP1 through the clamp 6, and the other fixed terminal b2 of the switch SW2 through the CCD delay unit 7 again. And the output terminal SO of the synchronous separator 8 to the 7/3 amplifier. (10) and then together with its output terminal (SO) via an adder (9) to the input side of the hold circuit (13), together with the output terminal (SO) for the differentiator (11), diode (D1) and mono The multi terminal 12 is connected to the reset terminal Re of the hold circuit 13, and its output side is connected to the inverting input terminal of the comparator CP1, and the output terminal of the comparator CP1 is connected to the switch. A noise signal canceling circuit for shift reproduction of a video cassette recorder, characterized in that it is connected to a control terminal of (SW2).
KR2019870014805U 1987-08-31 1987-08-31 Noise signal reduction circuit in case of variable speed reproduction for video cassette recorder KR900009753Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870014805U KR900009753Y1 (en) 1987-08-31 1987-08-31 Noise signal reduction circuit in case of variable speed reproduction for video cassette recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870014805U KR900009753Y1 (en) 1987-08-31 1987-08-31 Noise signal reduction circuit in case of variable speed reproduction for video cassette recorder

Publications (2)

Publication Number Publication Date
KR890005589U KR890005589U (en) 1989-04-20
KR900009753Y1 true KR900009753Y1 (en) 1990-10-19

Family

ID=19267246

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870014805U KR900009753Y1 (en) 1987-08-31 1987-08-31 Noise signal reduction circuit in case of variable speed reproduction for video cassette recorder

Country Status (1)

Country Link
KR (1) KR900009753Y1 (en)

Also Published As

Publication number Publication date
KR890005589U (en) 1989-04-20

Similar Documents

Publication Publication Date Title
KR900009753Y1 (en) Noise signal reduction circuit in case of variable speed reproduction for video cassette recorder
KR0178382B1 (en) Luminance signal/color signal separating circuit and noise reduction circuit using a comb filter
JPH0535663Y2 (en)
KR930007378Y1 (en) Picture quality compensating circuit for vtr
US4691249A (en) Dropout compensator and luminance averager with "shared" delay
KR910008346Y1 (en) Picture quality improving device of video cassette recorder
KR900001590B1 (en) Vcr's automatic mode switching circuit
KR930011667A (en) Semiconductor integrated circuit device for image processing
JPH0434627Y2 (en)
KR910008166Y1 (en) Mode automatic changing circuit of video
JP3241361B2 (en) Video camera with VTR
JPH0193285A (en) Noise elimination circuit for video signal
JPH0575901A (en) Device for reducing noise
JPS61102874A (en) Tv signal synchronizer
JPS6048956B2 (en) Video signal dubbing method
JPS63256076A (en) Video signal reproducing circuit
KR19980058177U (en) Video synchronizer sound mute circuit
JPS63318891A (en) Video tape recorder
JPS5917680U (en) Television signal recording and reproducing device
JPH0158571B2 (en)
JPH04243385A (en) Identification signal recording and reproducing device for vtr
JPH02155390A (en) Dropout compensating circuit
JPH0198378A (en) Magnetic reproducing device
JPS63177668A (en) Magnetic recording and reproducing device integrated with camera
JPS61157086A (en) High definition television signal producing device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010921

Year of fee payment: 12

EXPY Expiration of term