KR800001740Y1 - Automatic gain control apparatus - Google Patents

Automatic gain control apparatus Download PDF

Info

Publication number
KR800001740Y1
KR800001740Y1 KR2019800003335U KR800003335U KR800001740Y1 KR 800001740 Y1 KR800001740 Y1 KR 800001740Y1 KR 2019800003335 U KR2019800003335 U KR 2019800003335U KR 800003335 U KR800003335 U KR 800003335U KR 800001740 Y1 KR800001740 Y1 KR 800001740Y1
Authority
KR
South Korea
Prior art keywords
video signal
signal
gain control
magnitude
circuit
Prior art date
Application number
KR2019800003335U
Other languages
Korean (ko)
Inventor
히사아끼 나라하라
Original Assignee
쏘니 가부시기가이샤
모리다 아끼오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쏘니 가부시기가이샤, 모리다 아끼오 filed Critical 쏘니 가부시기가이샤
Priority to KR2019800003335U priority Critical patent/KR800001740Y1/en
Application granted granted Critical
Publication of KR800001740Y1 publication Critical patent/KR800001740Y1/en

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

자동이득 제어장치(自動利得制御裝置)Automatic Gain Control Device

제 1 도는 본원 고안 이득제어장치의 일실시예를 나타내는 전기적 결선도.1 is an electrical connection diagram showing an embodiment of the gain control device of the present invention.

제 2 도는 본원 고안의 작용을 설명하기 위한 파형도.2 is a waveform diagram for explaining the operation of the present invention.

제 3 도는 본원 고안의 효과를 설명하기 위한 특성도.Figure 3 is a characteristic diagram for explaining the effect of the present invention.

본원 고안은 텔레비전장치, 자기녹화(磁氣錄畵) 재생장치 등에 사용되는 영상신호의 자동이득 제어장치에 관한 것이며, 특히 제어특성이 뛰어난 신규의 자동이득 제어장치를 제안하는 것이다.The present invention relates to an automatic gain control apparatus for a video signal used in a television apparatus, a self-recording reproduction apparatus, and the like, and particularly proposes a novel automatic gain control apparatus having excellent control characteristics.

즉, 본원 고안은 복합영상신호에서 취출한 영상신호의 귀선소거부분(歸線消去部分)에 일정한 레벨치의 펄스를 삽입하고, 정상시(定常時)는 이 일정한 레벨치의 펄스의 첨두치(尖頭値)를 검출하고, 이 일정한 레벨치의 펄스보다 큰 영상신호가 가해지는 따위의 이상시에는 영상신호의 첨두치를 검출하고, 이들 검출신호에 의해 복합영상신호의 이득을 제어하도록 한 것이다.In other words, the present invention inserts a pulse of a constant level value into a blanking canceled portion of a video signal extracted from a composite video signal, and at a steady state, the peak value of the pulse of the constant level value is inserted. I), the peak value of the video signal is detected in the case of abnormality such that a video signal larger than this constant level pulse is applied, and the gain of the composite video signal is controlled by these detection signals.

다음에 도면에 의거하여 본원 고안 자동이득 제어장치를 자기녹화 재생장치에 사용한 예에 대해서 설명한다.Next, with reference to the drawings, an example in which the inventive automatic gain control device is used for a self-recording and reproducing apparatus will be described.

(1)은 촬상장치(撮像裝置) 등으로부터의 영상신호의 입력단이며, 이 입력단(1)을 이득제어회로(2)에 접속한다. 즉 이 입력단(1)을 NPP형 트랜지스터(3)의 베이스에 접속하고, 이 트랜지스터(3)의 콜렉터를 2개의 NPN형 트랜지스터(4a) 및 (4b)로 이루어진 차동증폭기(4)에 접속한다. 이 이득제어회로(2)의 차동증폭기(4)의 한쪽의 트랜지스터(4b)의 콜렉터로부터의 출력을 프리엠퍼시스(pre-emphasis)(5), 저역통과여파기(6) 및 지연회로(7)를 통해서 직류재생회로(8)에 접속한다. 이 직류재생회로(8)의 출력측을, 통상의 자기녹화재생장치처럼, 주파수변조기(9) 못 기록증폭기(10)를 통해서 자기헤드(11)에 접속하는 동시에, 혼합회로(12), 예컨대 NPN형 트랜지스터(12o)의 베이스에 접속한다. 이 직류재생회로(8)의 출력신호는, 예컨대 제 2a 도의 파형(8a)에 나타낸 바와 같이, 귀선소거부(8b) 및 수평동기신호(8c)를 갖는 통상의 영상신호이다. 또, 입력단(1)을 동기분리회로(13)를 통해서 펄스발생회로(14)에 접속하고, 이 펄스발생회로(14)의 출력측을 혼합회로(12), 즉 트랜지스터(12o)의 에미터에 접속한다.(1) is an input terminal of a video signal from an image pickup apparatus or the like, and this input terminal 1 is connected to the gain control circuit 2. That is, this input terminal 1 is connected to the base of the NPP type transistor 3, and the collector of this transistor 3 is connected to the differential amplifier 4 composed of two NPN type transistors 4a and 4b. The output from the collector of one transistor 4b of the differential amplifier 4 of the gain control circuit 2 is pre-emphasis 5, the low pass filter 6 and the delay circuit 7. Is connected to the DC regeneration circuit (8) through. The output side of the DC regenerative circuit 8 is connected to the magnetic head 11 via the frequency modulator 9 and the nail amplifier 100, like a normal self-recording and regenerative device, and at the same time, the mixed circuit 12, for example, NPN. It is connected to the base of the type transistor 12o. The output signal of this DC reproduction circuit 8 is a normal video signal having a blanking canceling section 8b and a horizontal synchronizing signal 8c, for example, as shown by waveform 8a in FIG. 2A. In addition, the input terminal 1 is connected to the pulse generating circuit 14 through the synchronous separation circuit 13, and the output side of the pulse generating circuit 14 is connected to the mixing circuit 12, that is, the emitter of the transistor 12o. Connect.

이 경우, 펄스발생회로(14)로부터의 신호는 예컨대 제 2b 도의 파형(14a)에 나타낸 바와 같이 소정레벨치, 예컨대 통사의 영상신호의 백(白)레벨치 보다 약간 크게 선정된 실질적으로 일정한 레벨의 기준펄스(14b)를, 영상신호(8a)의 각각의 귀선소거부(8b)에 있어서 수평동기신호(8c) 보다 위상이 늦은 위치에 각각 반응하는 시간에 발생시킨 것이다. 이 혼합회로(12)의 트랜지스터(12o)의 콜렉터를 첨두치검출기(15)를 통해서 이득제어회로(2)에 있어서의 차동증폭기(4)의 다른쪽의 트랜지스터(4a)의 베이스에 접속한다.In this case, the signal from the pulse generating circuit 14 is a substantially constant level selected slightly larger than a predetermined level value, for example, a white level value of a syntactic video signal, as shown, for example, by the waveform 14a in FIG. 2B. The reference pulse 14b is generated at the time of responding to the position later in phase than the horizontal synchronization signal 8c in each blanking section 8b of the video signal 8a. The collector of the transistor 12o of the mixed circuit 12 is connected via the peak detector 15 to the base of the other transistor 4a of the differential amplifier 4 in the gain control circuit 2.

이 경우, 본 예에 있어서 첨두치검출기(15)는 이것에 주어지는 신호의 첨두치를 검출하고, 첨두치의 크기에 응한 직류전압을 이득제어회로(2)에 공급하는 것이다.In this case, in the present example, the peak detector 15 detects the peak value of the signal given to it and supplies a DC voltage corresponding to the magnitude of the peak value to the gain control circuit 2.

본원 고안은 상술한 바와 같이 구성되어 있으므로, 예컨대 제 2a 도와 같은 복합영상신호가 입력단(1)에 공급되었을 경우, 직류재생회로(8)의 출력에도 이 복합영상신호가 나타나며, 이 복합영상신호에서 제 2a 도에 나타낸 바와 같은 영상신호(8a)를 취출하고, 이것을 혼합회로(12)에 공급한다. 또, 입력단(1)에 공급된 복합영상신호의 동기신호를 동기분리회로(13)에서 분리하고 이것을 펄스발생회로(14)에 공급하며, 제 2b 도의 파형(14a)에 나타낸 바와 같이, 이 동기신호기간 만큼 지연된 소정레벨치의 펄스신호를 얻고, 이 펄스신호(14b)를 혼합회로(12)에 공급한다.The present invention is constructed as described above, so that, for example, when a composite video signal such as 2a is supplied to the input terminal 1, the composite video signal also appears at the output of the DC reproduction circuit 8, The video signal 8a as shown in FIG. 2A is taken out and supplied to the mixing circuit 12. FIG. In addition, the synchronization signal of the composite video signal supplied to the input terminal 1 is separated by the synchronization separating circuit 13 and supplied to the pulse generating circuit 14, as shown by the waveform 14a in FIG. 2B. A pulse signal of a predetermined level value delayed by a signal period is obtained, and the pulse signal 14b is supplied to the mixing circuit 12.

이 혼합회로(12)의 출력에는 예컨대 제 2c 도에 나타낸 바와 같이 영상신호(8a)와 이 펄스신호(14a)가 혼합된 신호(12a)를 얻는다. 이 신호(12a)의 첨두치출력 V는 통상의 영상신호의 백레벨치보다 약간 크게 선정된 실질적으로 일정한 레벨의 기준펄스(14b)의 크기 VP와 동기신호(8c)의 크기 VS와의 합(合)이며, 영상신호(8a)의 출력이 커짐에 따라서 동기신호(8c)의 레벨 VS는 커지고, 신호(12a)의 첨두치검출출력 V는 제 3 도의 곡선(15a)에 나타낸 바와 같이, 직선적으로 증가하고, 이것에 의한 직류전압에 의해서 이득제어회로(2)를 제어하고, 자기헤드(11)에 안정된 레벨의 복합영상신호를 얻는다.At the output of the mixing circuit 12, for example, as shown in Fig. 2C, a signal 12a obtained by mixing the video signal 8a and the pulse signal 14a is obtained. The peak-to-peak output V of this signal 12a is the sum of the magnitude VP of the reference pulse 14b of a substantially constant level selected slightly larger than the back level value of the normal video signal and the magnitude VS of the synchronization signal 8c. As the output of the video signal 8a increases, the level VS of the synchronization signal 8c increases, and the peak-detection output V of the signal 12a is linear as shown in the curve 15a of FIG. The gain control circuit 2 is controlled by the direct current voltage, thereby obtaining a composite video signal of a stable level in the magnetic head 11.

또, 영상신호(8a)가 더욱 커지고, 영상신호의 백레벨이 소정의 레벨치의 펄스(14b)의 크기 VP 보다 커졌을 경우에는, 혼합회로(12)의 출력신호는 제 2d 도에 나타낸 바와 같은 신호(12b)가 되며, 이 신호(12b)의 첨두치검출출력 V는 영상신호의 첨두치전압(백레벨)과 동기신호(8c)의 크기 VS와의 합의 전압이며, 제 3 도 곡선(15b)에 나타낸 바와 같이, 영상신호가 커짐에 따라서 곡선(15a)에서 급경차로 증가한다. 이것은 이득제어회로(2)에 주어지는 직류전압이 그만큼 커진다는 것이며, 따라서 이득제어회로(2)의 이득을 더욱 효과적으로 제어할 수 있다.Further, when the video signal 8a becomes larger and the back level of the video signal becomes larger than the magnitude VP of the pulse 14b of the predetermined level value, the output signal of the mixing circuit 12 is a signal as shown in FIG. 2D. The peak-detection output V of the signal 12b is the sum of the peak value voltage (back level) of the video signal and the magnitude VS of the synchronization signal 8c, and is plotted on the third curve 15b. As shown, as the video signal becomes larger, it rapidly increases in the curve 15a. This means that the DC voltage applied to the gain control circuit 2 becomes large so that the gain of the gain control circuit 2 can be controlled more effectively.

본원 고안에 있어서는 상술한 바와 같이 영상신호를 이득제어하므로, 무신호시, 갑자기 영상신호가 공급되었을 때에도 이득제어 능력을 잃지 않으며, 따라서 자기녹화 재생장치의 영상신호에 대한 이득을 크게 취할 수 있다고 하는 뛰어난 이득제어특성을 발휘할 수 있다.In the present invention, since the gain control of the video signal is performed as described above, the gain control capability is not lost even when the video signal is suddenly supplied at the time of no signal, so that the gain of the video signal of the self-recording and reproducing apparatus can be greatly increased. Excellent gain control characteristics can be exhibited.

또한 상술한 예에 있어서는 소정레벨치의 펄스(14b)를 귀선소거부(8b)의 동기신호(8c)의 바로뒤의 기간에 삽입토록 했지만, 이것을 동기신호와 일부 겹치는 기간에 삽입토록 하여도 마찬가지의 효과를 얻을 수 있다.In the above-described example, although the pulse 14b of the predetermined level value is inserted in the period immediately after the synchronization signal 8c of the blanking canceller 8b, the same operation can be inserted in a period partially overlapping the synchronization signal. The effect can be obtained.

Claims (1)

도면에 표시하고 본문에 상술한 바와 같이 복합영상신호의 이득을 제어하는 이득제어회로와, 상기 복합영상신호의 수평귀선소거구간내에서, 통상의 상기 복합영상신호의 백레벨의 값보다 약간 크게 선정된 실질적으로 일정한 레벨의 기준펄스를 발생하는 펄스발생회로와, 상기 이득제어회로의 출력신호의 일부에, 이 출력신호의 수평동기 신호와는 역극성(逆極性)이 되도록 상기 기준펄스를 혼합하는 혼합회로와, 이 혼합된 상기 기준펄스와 상기 출력신호중 어느쪽인지 큰쪽과 상기 동기신호의 크기와의 합을 검출하는 첨두치검출기로 이루어지며, 정상시(定常時)에는 상기 기준펄스의 크기와 상기 수평동기 신호의 크기와의 합에 응해서 상기 이득제어회로의 이득을 제어하고, 상기 복합영상신호중의 영상신호의 크기가 상기 기준펄스의 크기보다 커지는 이상시에는, 상기 영상신호의 크기와 상기 수평동기신호의 크기와의 합에 응해서 상기 이득제어회로의 이득을 제어토록 한 자동이득제어장치.A gain control circuit for controlling the gain of the composite video signal as shown in the figure and described above in the text, and within a horizontal blanking interval of the composite video signal, is selected slightly larger than the normal back level value of the composite video signal. A pulse generating circuit for generating a reference pulse having a substantially constant level and a portion of an output signal of the gain control circuit, the reference pulse being mixed so as to be reverse polarity with the horizontal synchronization signal of the output signal. And a peaking detector for detecting the sum of the larger of the mixed reference pulse and the output signal and the magnitude of the synchronization signal. The gain of the gain control circuit is controlled in response to the sum of the horizontal synchronization signal, and the magnitude of the video signal in the composite video signal is greater than the magnitude of the reference pulse. And an automatic gain control device that controls the gain of the gain control circuit in response to the sum of the magnitude of the video signal and the magnitude of the horizontal synchronous signal.
KR2019800003335U 1980-05-24 1980-05-24 Automatic gain control apparatus KR800001740Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019800003335U KR800001740Y1 (en) 1980-05-24 1980-05-24 Automatic gain control apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019800003335U KR800001740Y1 (en) 1980-05-24 1980-05-24 Automatic gain control apparatus

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019740001601 Division 1974-04-23

Publications (1)

Publication Number Publication Date
KR800001740Y1 true KR800001740Y1 (en) 1980-10-26

Family

ID=19217512

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019800003335U KR800001740Y1 (en) 1980-05-24 1980-05-24 Automatic gain control apparatus

Country Status (1)

Country Link
KR (1) KR800001740Y1 (en)

Similar Documents

Publication Publication Date Title
KR900019002A (en) Combination circuit
CA1056947A (en) Color video signal recording and/or reproducing system
KR800001740Y1 (en) Automatic gain control apparatus
US4580166A (en) Synchronizing signal separator network
CA1096491A (en) Television synchronizing signal separating circuit
KR920001012B1 (en) Video signal processing circuit
JPS5851675A (en) Agc circuit
CA1045709A (en) Automatic gain control circuit for a video signal
JPS628990B2 (en)
JPS62120172A (en) Character signal mixing device
KR940004310Y1 (en) Record protecting circuit for vcr
KR890004240Y1 (en) White noise extinguishment system
JP2735544B2 (en) Video signal playback device
JP2775801B2 (en) Video signal processing circuit
KR950005041B1 (en) Image signal wave form set-form circuit
JPS6083472A (en) Regenerating method of direct current potential of video signal
KR930001112Y1 (en) Synchronizing generating circuit for vtr
KR930003724Y1 (en) V-corresponding signal rocking stabilizing circuit for vcr
JPH067645Y2 (en) AGC circuit
KR910005243Y1 (en) Video system selecting circuit
KR920002121Y1 (en) Video signal same period stabilizing circuit
JPH05183774A (en) Vertical synchronizing signal separation device
JP2855765B2 (en) Video signal processing circuit
KR890004227B1 (en) Devices for processing colour signals
KR870003380Y1 (en) Video signal muting circuit