KR20210083946A - Light Emitting Display Device and Driving Method of the same - Google Patents

Light Emitting Display Device and Driving Method of the same Download PDF

Info

Publication number
KR20210083946A
KR20210083946A KR1020190176765A KR20190176765A KR20210083946A KR 20210083946 A KR20210083946 A KR 20210083946A KR 1020190176765 A KR1020190176765 A KR 1020190176765A KR 20190176765 A KR20190176765 A KR 20190176765A KR 20210083946 A KR20210083946 A KR 20210083946A
Authority
KR
South Korea
Prior art keywords
sub
pixel
transistor
display panel
period
Prior art date
Application number
KR1020190176765A
Other languages
Korean (ko)
Inventor
노동인
김영호
정양석
김제학
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020190176765A priority Critical patent/KR20210083946A/en
Publication of KR20210083946A publication Critical patent/KR20210083946A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

The present invention provides a light emitting display device, which includes: a display panel for displaying an image; a switch circuit unit having an even transistor and an odd transistor on the display panel; and a compensation circuit unit connected to the switch circuit unit, wherein by alternating operation of the even transistor and the odd transistor, sub-pixels of the display panel are divided into a voltage-charging sub-pixel is charged with a voltage in order to provide a sensing value to the sub-pixels of the display panel, and a current emitting sub-pixels from which current is emitted to display black. Therefore, it is possible to improve video response speed (MPRT) and display quality by newly implementing a black frame insertion technique.

Description

발광표시장치 및 이의 구동방법{Light Emitting Display Device and Driving Method of the same}Light Emitting Display Device and Driving Method of the Same

본 발명은 발광표시장치 및 이의 구동방법에 관한 것이다.The present invention relates to a light emitting display device and a driving method thereof.

정보화 기술이 발달함에 따라 사용자와 정보간의 연결 매체인 표시장치의 시장이 커지고 있다. 이에 따라, 발광표시장치(Light Emitting Display: LED), 양자점표시장치(Quantum Dot Display; QDD), 액정표시장치(Liquid Crystal Display: LCD) 등과 같은 표시장치의 사용이 증가하고 있다.As information technology develops, the market for display devices, which is a connection medium between users and information, is growing. Accordingly, the use of display devices such as a light emitting display (LED), a quantum dot display (QDD), and a liquid crystal display (LCD) is increasing.

앞서 설명한 표시장치들은 서브 픽셀들을 포함하는 표시패널, 표시패널을 구동하는 구동 신호를 출력하는 구동부 및 표시패널 또는 구동부에 공급할 전원을 생성하는 전원 공급부 등이 포함된다.The display devices described above include a display panel including sub-pixels, a driving unit outputting a driving signal for driving the display panel, and a power supply unit generating power to be supplied to the display panel or the driving unit.

위와 같은 표시장치들은 표시패널에 형성된 서브 픽셀들에 구동 신호 예컨대, 스캔신호 및 데이터신호 등이 공급되면, 선택된 서브 픽셀이 빛을 투과시키거나 빛을 직접 발광을 하게 됨으로써 영상을 표시할 수 있게 된다.In the above display devices, when a driving signal, for example, a scan signal and a data signal, is supplied to the sub-pixels formed on the display panel, the selected sub-pixel transmits light or emits light directly, thereby displaying an image. .

한편, 앞서 설명한 표시장치들 중 발광표시장치는 빠른 응답속도, 고휘도 및 시야각이 넓은 전기적 그리고 광학적 특성과 더불어 유연한 형태로 구현할 수 있는 기구적 특성 등과 같이 많은 장점이 있다.Meanwhile, among the display devices described above, the light emitting display device has many advantages, such as electrical and optical characteristics with a fast response speed, high luminance, and a wide viewing angle, and mechanical characteristics that can be implemented in a flexible form.

본 발명은 영상을 표시하지 않는 블랭크구간 동안에도 블랙을 표현할 수 있는 블랙 프레임 삽입 기법을 새롭게 구현하여 동영상 응답 속도(MPRT)와 표시품질을 향상시키는 것이다. 또한, 본 발명은 서브 픽셀에 포함된 소자의 열화를 센싱하기 위한 레퍼런스라인을 공유함과 더불어 이들에 연결된 서브 픽셀들의 구동 조건을 달리할 수 있는 구동 방식으로 배드 픽셀 보상을 수월하게 진행하는 것이다.The present invention is to improve video response speed (MPRT) and display quality by newly implementing a black frame insertion technique that can express black even during a blank section in which no video is displayed. In addition, the present invention is to facilitate bad pixel compensation by sharing a reference line for sensing deterioration of a device included in the sub-pixel and using a driving method that can change driving conditions of the sub-pixels connected to the sub-pixels.

상술한 과제 해결 수단으로 본 발명은 영상을 표시하는 표시패널; 상기 표시패널 상의 이븐 트랜지스터와 오드 트랜지스터를 갖는 스위치 회로부; 및 상기 스위치 회로부에 연결된 보상 회로부를 포함하고, 상기 이븐 트랜지스터와 상기 오드 트랜지스터의 교번 동작에 의해 상기 표시패널의 서브 픽셀들은 센싱값을 마련하기 위해 전압이 충전되는 전압 충전 서브 픽셀과, 블랙을 표시하기 위해 전류가 방출되는 전류 방출 서브 픽셀로 구분되는 발광표시장치를 제공한다.As a means for solving the above problems, the present invention provides a display panel for displaying an image; a switch circuit unit having an even transistor and an odd transistor on the display panel; and a compensation circuit unit connected to the switch circuit unit, wherein the sub-pixels of the display panel are charged with a voltage to provide a sensed value by alternating operation of the even transistor and the odd transistor, and a voltage charging sub-pixel displaying black In order to do this, there is provided a light emitting display device divided into current emitting sub-pixels from which current is emitted.

상기 서브 픽셀들에 대한 전압 충전과 전류 방출은 상기 표시패널 상에 영상을 미표시하는 블랭크구간 동안 이루어질 수 있다.The voltage charging and current emission of the sub-pixels may be performed during a blank period in which an image is not displayed on the display panel.

상기 전압 충전 서브 픽셀에 대한 전압 충전과 상기 전류 방출 서브 픽셀에 대한 전류 방출은 상기 블랭크구간 동안 동시에 이루어질 수 있다.The voltage charging to the voltage charging sub-pixel and the current discharging to the current emitting sub-pixel may be simultaneously performed during the blank period.

상기 전압 충전 서브 픽셀과 상기 전류 방출 서브 픽셀은 상기 블랭크구간마다 교번하도록 변경될 수 있다.The voltage charging sub-pixel and the current emitting sub-pixel may be changed to alternate in each blank period.

상기 전압 충전 서브 픽셀과 상기 전류 방출 서브 픽셀은 상기 스위치 회로부를 경유하여 상기 보상 회로부의 채널 하나를 공유하는 서브 픽셀들일 수 있다.The voltage charging sub-pixel and the current emitting sub-pixel may be sub-pixels sharing one channel of the compensation circuit unit via the switch circuit unit.

상기 제1이븐 트랜지스터는 이븐신호라인에 게이트전극이 연결되고 제1서브 픽셀의 제1레퍼런스라인에 제1전극이 연결되고 상기 보상 회로부의 제N채널에 제2전극이 연결되고, 상기 제1오드 트랜지스터는 오드신호라인에 게이트전극이 연결되고 제2서브 픽셀의 제2레퍼런스라인에 제1전극이 연결되고 상기 보상 회로부의 제N채널에 제2전극이 연결될 수 있다.In the first even transistor, a gate electrode is connected to an even signal line, a first electrode is connected to a first reference line of a first sub-pixel, a second electrode is connected to an N-th channel of the compensation circuit unit, and the first odd The transistor may have a gate electrode connected to the odd signal line, a first electrode connected to a second reference line of the second sub-pixel, and a second electrode connected to an Nth channel of the compensation circuit unit.

상기 보상 회로부는 상기 표시패널 상의 선택된 서브 픽셀의 전류를 방출하기 위해 턴온 동작하는 제1스위치와, 상기 표시패널 상의 선택된 서브 픽셀의 센싱값을 취득하기 위해 턴온 동작하는 제2스위치를 포함할 수 있다.The compensation circuit unit may include a first switch that is turned on to discharge a current of the selected sub-pixel on the display panel, and a second switch that is turned on to acquire a sensed value of the selected sub-pixel on the display panel. .

다른 측면에서 본 발명은 서브 픽셀들에 데이터전압을 인가하는 단계; 및 상기 서브 픽셀들 중 적어도 하나에 대한 센싱값을 마련하기 위해 전압을 충전하고, 적어도 다른 하나에 블랙을 표시하기 위해 전류를 방출시키는 단계를 포함하는 발광표시장치의 구동방법을 제공한다.In another aspect, the present invention provides a method comprising: applying a data voltage to sub-pixels; and charging a voltage to provide a sensed value for at least one of the sub-pixels, and emitting a current to display black in at least one of the sub-pixels.

상기 서브 픽셀들에 대한 전압 충전과 전류 방출은 상기 표시패널 상에 영상을 미표시하는 블랭크구간 동안 이루어질 수 있다.The voltage charging and current emission of the sub-pixels may be performed during a blank period in which an image is not displayed on the display panel.

상기 블랭크구간마다 전압이 충전되는 서브 픽셀과 전류가 방출되는 서브 픽셀의 위치는 교번될 수 있다.The positions of the sub-pixel charged with voltage and the sub-pixel from which current is emitted may be alternated in each blank section.

또 다른 측면에서 본 발명은 제1 서브픽셀 및 제2 서브픽셀을 포함하는 표시패널; 상기 제1 서브픽셀과 전기적으로 연결된 이븐 트랜지스터 및 상기 제2 서브픽셀과 전기적으로 연결된 오드 트랜지스터를 갖는 스위치 회로부; 및 상기 스위치 회로부와 전기적으로 연결된 보상 회로부를 포함하고, 상기 표시패널의 제1 기간 동안, 상기 이븐 트랜지스터는 턴-오프되고, 상기 오드 트랜지스터는 턴-온되어 상기 제2 서브픽셀의 전류가 방출되고, 상기 표시패널의 제2 기간 동안, 상기 이븐 트랜지스터는 턴-온되고, 상기 오드 트랜지스터는 턴-오프되어 상기 제1 서브픽셀이 센싱되고, 상기 표시패널의 제3 기간 동안, 상기 이븐 트랜지스터는 턴-온되고, 상기 오드 트랜지스터는 턴-오프되어 상기 제1 서브픽셀의 전류가 방출되고, 상기 표시패널의 제4 기간 동안, 상기 이븐 트랜지스터는 턴-오프되고, 상기 오드 트랜지스터는 턴-온되어 상기 제2 서브픽셀이 센싱되는 발광표시장치를 제공한다.In another aspect, the present invention provides a display panel including a first sub-pixel and a second sub-pixel; a switch circuit unit having an even transistor electrically connected to the first subpixel and an odd transistor electrically connected to the second subpixel; and a compensation circuit part electrically connected to the switch circuit part, wherein during a first period of the display panel, the even transistor is turned off, the odd transistor is turned on, and the current of the second sub-pixel is discharged; , during a second period of the display panel, the even transistor is turned on, the odd transistor is turned off to sense the first subpixel, and during a third period of the display panel, the even transistor is turned on -on, the odd transistor is turned off to discharge the current of the first subpixel, and during a fourth period of the display panel, the even transistor is turned off, the odd transistor is turned on, and the A light emitting display device in which a second sub-pixel is sensed is provided.

상기 표시패널의 제1 기간 및 제2 기간은 상기 표시패널의 제1 블랭크구간에 포함되고, 상기 표시패널의 제3 기간 및 제4 기간은 상기 표시패널의 제2 블랭크구간에 포함될 수 있다.A first period and a second period of the display panel may be included in a first blank period of the display panel, and a third period and a fourth period of the display panel may be included in a second blank period of the display panel.

상기 제1 서브픽셀 및 상기 제2 서브픽셀에 데이터 전압을 인가하는 데이터 구동부를 더욱 포함하고, 상기 보상 회로부 및 상기 스위치 회로부는 상기 데이터 구동부의 내부에 포함될 수 있다.A data driver for applying a data voltage to the first sub-pixel and the second sub-pixel may be further included, and the compensation circuit and the switch circuit may be included in the data driver.

상기 보상 회로부는 상기 표시패널의 제2 기간 동안, 상기 제1 서브픽셀의 구동 트랜지스터의 문턱전압 또는 이동도를 센싱하고, 상기 보상 회로부는 상기 표시패널의 제4 기간 동안, 상기 제2 서브픽셀의 구동 트랜지스터의 문턱전압 또는 이동도를 센싱할 수 있다.The compensation circuit unit senses a threshold voltage or mobility of a driving transistor of the first sub-pixel during a second period of the display panel, and the compensation circuit unit operates the second sub-pixel during a fourth period of the display panel. The threshold voltage or mobility of the driving transistor may be sensed.

본 발명은 영상을 표시하지 않는 블랭크구간 동안에도 블랙을 표현할 수 있는 블랙 프레임 삽입 기법을 새롭게 구현하여 동영상 응답 속도(MPRT)와 표시품질을 향상시킬 수 있는 효과가 있다. 또한, 본 발명은 서브 픽셀에 포함된 소자의 열화를 센싱하기 위한 레퍼런스라인을 공유함과 더불어 이들에 연결된 서브 픽셀들의 구동 조건을 달리할 수 있는 구동 방식으로 배드 픽셀 보상을 수월하게 진행할 수 있는 효과가 있다.The present invention has the effect of improving the video response speed (MPRT) and display quality by newly implementing a black frame insertion technique that can express black even during a blank section in which no image is displayed. In addition, the present invention shares a reference line for sensing deterioration of a device included in the sub-pixels and provides an effect of easily compensating for bad pixels by using a driving method that allows different driving conditions for sub-pixels connected thereto there is

도 1은 본 발명의 제1실시예에 따른 유기전계발광표시장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 구성도이다.
도 3은 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀과 관계하는 장치의 구성을 개략적으로 설명하기 위한 예시도이고, 도 4는 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀의 특징을 개략적으로 설명하기 위한 예시도이다.
도 5는 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀을 갖는 발광표시장치의 모듈 구성 예시도이고, 도 6은 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀과 이의 센싱을 위한 스위치 회로부를 나타낸 예시도이고, 도 7은 본 발명의 제1실시예에 따른 스위치 회로부의 동작을 설명하기 위한 파형 예시도이고, 도 8은 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀을 갖는 발광표시장치의 이점을 설명하기 위한 도면이다.
도 9는 본 발명의 제2실시예에 따른 외부 보상형 서브 픽셀을 나타낸 회로 구성도이고, 도 10은 본 발명의 제2실시예에 따른 외부 보상형 서브 픽셀과 관계하는 장치의 구성을 구체적으로 나타낸 회로 구성도이고, 도 11은 도 10에 도시된 장치의 동작 관계를 설명하기 위한 파형도이다.
도 12는 본 발명의 제3실시예에 따른 구동방법을 설명하기 위한 파형도이고, 도 13 내지 도 16은 도 12의 구동방법에 따른 회로의 동작을 보여주기 위한 도면들이다.
FIG. 1 is a block diagram schematically illustrating an organic light emitting display device according to a first embodiment of the present invention, and FIG. 2 is a configuration diagram schematically illustrating a sub-pixel illustrated in FIG. 1 .
3 is an exemplary diagram schematically illustrating a configuration of a device related to an externally compensated sub-pixel according to the first embodiment of the present invention, and FIG. 4 is an externally compensated sub-pixel according to the first embodiment of the present invention. It is an exemplary diagram for schematically explaining the characteristics of.
5 is a diagram illustrating a module configuration of a light emitting display device having an external compensation type sub-pixel according to a first embodiment of the present invention, and FIG. 6 shows an external compensation type sub-pixel and sensing the same according to the first embodiment of the present invention. It is an exemplary diagram showing a switch circuit for It is a diagram for explaining the advantages of a light emitting display device having pixels.
9 is a circuit configuration diagram illustrating an externally compensated sub-pixel according to a second embodiment of the present invention, and FIG. 10 is a detailed configuration of a device related to the externally compensated sub-pixel according to the second embodiment of the present invention. It is the circuit configuration diagram shown, and FIG. 11 is a waveform diagram for explaining the operation relationship of the apparatus shown in FIG.
12 is a waveform diagram for explaining a driving method according to a third embodiment of the present invention, and FIGS. 13 to 16 are diagrams for illustrating an operation of the circuit according to the driving method of FIG. 12 .

본 발명에 따른 표시장치는 텔레비전, 영상 플레이어, 개인용 컴퓨터(PC), 홈시어터, 자동차 전기장치, 스마트폰 등으로 구현될 수 있으며, 이에 한정되는 것은 아니다. 본 발명에 따른 표시장치는 발광표시장치 등으로 구현될 수 있다. 이하에서는 설명의 편의를 위해 빛을 직접 발광하는 방식으로 영상을 표현하는 발광표시장치를 일례로 한다. 발광표시장치는 무기 발광다이오드를 기반으로 구현되거나 유기 발광다이오드를 기반으로 구현될 수 있다. 이하에서는 설명의 편의를 위해 유기 발광다이오드를 기반으로 구현된 것을 일례로 설명한다.The display device according to the present invention may be implemented as a television, an image player, a personal computer (PC), a home theater, an electric vehicle, a smart phone, and the like, but is not limited thereto. The display device according to the present invention may be implemented as a light emitting display device or the like. Hereinafter, for convenience of explanation, a light emitting display device that displays an image by emitting light directly is taken as an example. The light emitting display device may be implemented based on an inorganic light emitting diode or based on an organic light emitting diode. Hereinafter, for convenience of description, an example implemented based on an organic light emitting diode will be described.

아울러, 이하에서 설명되는 서브 픽셀은 n 타입 박막 트랜지스터를 포함하는 것을 일례로 설명하지만 이는 p 타입 박막 트랜지스터 또는 n 타입과 p 타입이 함께 존재하는 형태로 구현될 수도 있다. 박막 트랜지스터는 게이트(gate), 소스(source) 및 드레인(drain)을 포함한 3 전극 소자이다. 소스는 캐리어(carrier)를 트랜지스터에 공급하는 전극이다. 박막 트랜지스터 내에서 캐리어는 소스로부터 흐르기 시작한다. 드레인은 박막 트랜지스터에서 캐리어가 외부로 나가는 전극이다. 즉, 박막 트랜지스터에서 캐리어의 흐름은 소스로부터 드레인으로 흐른다.In addition, although it will be described that the sub-pixel described below includes an n-type thin film transistor as an example, it may be implemented as a p-type thin film transistor or a form in which both n-type and p-type exist. A thin film transistor is a three-electrode device including a gate, a source, and a drain. The source is an electrode that supplies a carrier to the transistor. In a thin film transistor, carriers begin to flow from the source. The drain is an electrode through which carriers exit the thin film transistor. That is, in the thin film transistor, the flow of carriers flows from the source to the drain.

n 타입 박막 트랜지스터의 경우, 캐리어가 전자(electron)이기 때문에 소스에서 드레인으로 전자가 흐를 수 있도록 소스 전압이 드레인 전압보다 낮은 전압을 가진다. n 타입 박막 트랜지스터에서 전자가 소스로부터 드레인 쪽으로 흐르기 때문에 전류의 방향은 드레인으로부터 소스 쪽으로 흐른다. 이와 달리, p 타입 박막 트랜지스터의 경우, 캐리어가 정공(hole)이기 때문에 소스로부터 드레인으로 정공이 흐를 수 있도록 소스 전압이 드레인 전압보다 높다. p 타입 박막 트랜지스터에서 정공이 소스로부터 드레인 쪽으로 흐르기 때문에 전류가 소스로부터 드레인 쪽으로 흐른다. 그러나 박막 트랜지스터의 소스와 드레인은 인가된 전압에 따라 변경될 수 있다. 이를 반영하여, 이하의 설명에서는 소스와 드레인 중 어느 하나를 제1전극, 소스와 드레인 중 나머지 하나를 제2전극으로 설명한다.In the case of the n-type thin film transistor, since carriers are electrons, the source voltage is lower than the drain voltage so that electrons can flow from the source to the drain. In an n-type thin film transistor, since electrons flow from the source to the drain, the current flows from the drain to the source. On the other hand, in the case of the p-type thin film transistor, since carriers are holes, the source voltage is higher than the drain voltage so that holes can flow from the source to the drain. In a p-type thin film transistor, since holes flow from the source to the drain, current flows from the source to the drain. However, the source and drain of the thin film transistor may be changed according to an applied voltage. Reflecting this, in the following description, any one of the source and the drain will be described as the first electrode, and the other one of the source and the drain will be described as the second electrode.

도 1은 본 발명의 제1실시예에 따른 유기전계발광표시장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 구성도이다.FIG. 1 is a block diagram schematically illustrating an organic light emitting display device according to a first embodiment of the present invention, and FIG. 2 is a configuration diagram schematically illustrating a sub-pixel illustrated in FIG. 1 .

도 1 및 도 2에 도시된 바와 같이, 본 발명의 제1실시예에 따른 유기전계발광표시장치에는 영상 공급부(110), 타이밍 제어부(120), 스캔 구동부(130), 데이터 구동부(140), 표시패널(150) 및 전원 공급부(180) 등이 포함된다.1 and 2 , in the organic light emitting display device according to the first embodiment of the present invention, an image supply unit 110 , a timing control unit 120 , a scan driver 130 , a data driver 140 , The display panel 150 and the power supply unit 180 are included.

영상 공급부(110)(또는 호스트시스템)는 외부로부터 공급된 영상 데이터신호 또는 내부 메모리에 저장된 영상 데이터신호와 더불어 각종 구동신호를 출력한다. 영상 공급부(110)는 데이터신호와 각종 구동신호를 타이밍 제어부(120)에 공급할 수 있다.The image supply unit 110 (or the host system) outputs various driving signals together with the image data signal supplied from the outside or the image data signal stored in the internal memory. The image supply unit 110 may supply a data signal and various driving signals to the timing control unit 120 .

타이밍 제어부(120)는 스캔 구동부(130)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC), 데이터 구동부(140)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC) 및 각종 동기신호(수직 동기신호인 Vsync, 수평 동기신호인 Hsync) 등을 출력한다.The timing controller 120 includes a gate timing control signal GDC for controlling the operation timing of the scan driver 130 , a data timing control signal DDC for controlling the operation timing of the data driver 140 , and various synchronization signals ( It outputs the vertical sync signal (Vsync) and the horizontal sync signal (Hsync).

타이밍 제어부(120)는 데이터 타이밍 제어신호(DDC)와 함께 영상 공급부(110)로부터 공급된 데이터신호(DATA)를 데이터 구동부(140)에 공급한다. 타이밍 제어부(120)는 IC(Integrated Circuit) 형태로 형성되어 인쇄회로기판 상에 실장될 수 있으나 이에 한정되지 않는다.The timing control unit 120 supplies the data signal DATA supplied from the image supply unit 110 together with the data timing control signal DDC to the data driver 140 . The timing controller 120 may be formed in the form of an integrated circuit (IC) and mounted on a printed circuit board, but is not limited thereto.

스캔 구동부(130)는 타이밍 제어부(120)로부터 공급된 게이트 타이밍 제어신호(GDC) 등에 응답하여 스캔신호(또는 스캔전압)를 출력한다. 스캔 구동부(130)는 스캔라인들(GL1~GLm)을 통해 표시패널(150)에 포함된 서브 픽셀들에 스캔신호를 공급한다. 스캔 구동부(130)는 IC 형태로 형성되거나 게이트인패널(Gate In Panel) 방식으로 표시패널(150) 상에 직접 형성될 수 있으나 이에 한정되지 않는다.The scan driver 130 outputs a scan signal (or a scan voltage) in response to the gate timing control signal GDC supplied from the timing controller 120 . The scan driver 130 supplies a scan signal to the sub-pixels included in the display panel 150 through the scan lines GL1 to GLm. The scan driver 130 may be formed in the form of an IC or may be formed directly on the display panel 150 in a gate-in-panel method, but is not limited thereto.

데이터 구동부(140)는 타이밍 제어부(120)로부터 공급된 데이터 타이밍 제어신호(DDC) 등에 응답하여 데이터신호(DATA)를 샘플링 및 래치하고 감마 기준전압을 기반으로 디지털 형태의 데이터신호를 아날로그 형태의 데이터전압으로 변환하여 출력한다.The data driver 140 samples and latches the data signal DATA in response to the data timing control signal DDC supplied from the timing controller 120 , and converts the digital data signal to analog data based on the gamma reference voltage. It is converted to voltage and output.

데이터 구동부(140)는 데이터라인들(DL1~DLn)을 통해 표시패널(150)에 포함된 서브 픽셀들에 데이터전압을 공급한다. 데이터 구동부(140)는 IC 형태로 형성되어 표시패널(150) 상에 실장되거나 인쇄회로기판 상에 실장될 수 있으나 이에 한정되지 않는다.The data driver 140 supplies a data voltage to the sub-pixels included in the display panel 150 through the data lines DL1 to DLn. The data driver 140 may be formed in the form of an IC and may be mounted on the display panel 150 or mounted on a printed circuit board, but is not limited thereto.

전원 공급부(180)는 외부로부터 공급되는 외부 입력전압을 기반으로 고전위의 제1전원(EVDD)와 저전위의 제2전원(EVSS)을 생성 및 출력한다. 전원 공급부(180)는 제1 및 제2전원(EVDD, EVSS)뿐만아니라 스캔 구동부(130)의 구동에 필요한 전압(예: 스캔하이전압, 스캔로우전압)이나 데이터 구동부(140)의 구동에 필요한 전압(드레인전압, 하프드레인전압) 등을 생성 및 출력할 수 있다.The power supply unit 180 generates and outputs a high potential first power EVDD and a low potential second power EVSS based on an external input voltage supplied from the outside. The power supply unit 180 includes the first and second power sources (EVDD, EVSS) as well as voltages (eg, scan high voltage and scan low voltage) required for driving the scan driver 130 or the data driver 140 . It is possible to generate and output a voltage (drain voltage, half-drain voltage) and the like.

표시패널(150)은 스캔 구동부(130)와 데이터 구동부(140)를 포함하는 구동부로부터 출력된 스캔신호와 데이터전압을 포함하는 구동신호 그리고 전원 공급부(180)로부터 출력된 제1 및 제2전원(EVDD, EVSS)에 대응하여 영상을 표시한다. 표시패널(150)의 서브 픽셀들은 직접 빛을 발광한다.The display panel 150 includes a driving signal including a scan signal and a data voltage output from the driver including the scan driver 130 and the data driver 140 , and first and second power ( EVDD, EVSS) to display the image. The sub-pixels of the display panel 150 directly emit light.

표시패널(150)은 유리, 실리콘, 폴리이미드 등 강성 또는 연성을 갖는 기판을 기반으로 제작될 수 있다. 그리고 빛을 발광하는 서브 픽셀들은 적색, 녹색 및 청색을 포함하는 픽셀 또는 적색, 녹색, 청색 및 백색을 포함하는 픽셀로 이루어질 수 있다.The display panel 150 may be manufactured based on a substrate having rigidity or flexibility, such as glass, silicon, polyimide, or the like. In addition, the sub-pixels that emit light may include pixels including red, green, and blue or pixels including red, green, blue, and white.

예컨대, 하나의 서브 픽셀(SP)에는 스위칭 트랜지스터(SW)와 구동 트랜지스터, 스토리지 커패시터, 유기 발광다이오드 등을 포함하는 픽셀회로(PC)가 포함된다. 유기전계발광표시장치에서 사용되는 서브 픽셀(SP)은 빛을 직접 발광하는바 회로의 구성이 복잡하다. 또한, 빛을 발광하는 유기 발광다이오드는 물론이고 유기 발광다이오드에 구동전류를 공급하는 구동 트랜지스터 등의 열화를 보상하는 보상회로 등이 다양하다.For example, one sub-pixel SP includes a pixel circuit PC including a switching transistor SW, a driving transistor, a storage capacitor, an organic light emitting diode, and the like. Since the sub-pixel SP used in the organic light emitting display device directly emits light, the circuit configuration is complicated. In addition, there are various types of compensation circuits for compensating for deterioration of organic light emitting diodes that emit light as well as driving transistors that supply driving current to the organic light emitting diodes.

도 3은 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀과 관계하는 장치의 구성을 개략적으로 설명하기 위한 예시도이고, 도 4는 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀의 특징을 개략적으로 설명하기 위한 예시도이다.3 is an exemplary diagram schematically illustrating a configuration of a device related to an externally compensated sub-pixel according to the first embodiment of the present invention, and FIG. 4 is an externally compensated sub-pixel according to the first embodiment of the present invention. It is an exemplary diagram for schematically explaining the characteristics of.

도 3에 도시된 바와 같이, 표시패널이 외부 보상형 서브 픽셀(SP)을 포함하는 경우, 서브 픽셀(SP)의 데이터라인(DL1)을 통해 데이터전압(Vdata)를 인가하기 위한 데이터 구동부(140)와 더불어 서브 픽셀(SP)의 레퍼런스라인(VREF1)을 통해 소자의 열화 정보를 포함하는 센싱값(Vsen)을 취득하기 위한 보상 회로부(160) 등이 필요하다.As shown in FIG. 3 , when the display panel includes the external compensation type sub-pixel SP, the data driver 140 applies the data voltage Vdata through the data line DL1 of the sub-pixel SP. ) along with the compensation circuit unit 160 for acquiring the sensing value Vsen including the device degradation information through the reference line VREF1 of the sub-pixel SP.

보상 회로부(160)는 센싱값(Vsen)을 취득한 후 서브 픽셀(SP)에 포함된 소자의 열화 정보에 대응하는 보상값(Dsen)을 마련한 후 데이터 구동부(140)에 전달할 수 있다. 그리고 데이터 구동부(140)는 보상값(Dsen)을 기반으로 서브 픽셀(SP)에 포함된 소자의 열화를 보상하는 보상 동작을 수행할 수 있다.After obtaining the sensing value Vsen, the compensation circuit unit 160 may prepare a compensation value Dsen corresponding to deterioration information of a device included in the sub-pixel SP, and then transmit the compensation value Dsen to the data driver 140 . In addition, the data driver 140 may perform a compensation operation for compensating for deterioration of a device included in the sub-pixel SP based on the compensation value Dsen.

한편, 도시되어 있지 않으나 보상 회로부(160)와 데이터 구동부(140)는 도 1의 타이밍 제어부(120)와 연동하여 센싱값(Vsen)을 취득한 후 보상값(Dsen)을 마련할 수 있다. 그리고 위의 설명에서는 보상 회로부(160)와 데이터 구동부(140)가 서로 분리된 장치로 설명하였다. 그러나 이하의 본 발명의 제1실시예에서는 보상 회로부(160)와 데이터 구동부(140)가 하나의 IC 내에 포함되는 것을 일례로 설명한다.Meanwhile, although not shown, the compensation circuit unit 160 and the data driving unit 140 may cooperate with the timing control unit 120 of FIG. 1 to obtain the sensing value Vsen and then provide the compensation value Dsen. And in the above description, the compensation circuit unit 160 and the data driver 140 have been described as separate devices. However, in the first embodiment of the present invention, the compensation circuit unit 160 and the data driver 140 are included in one IC as an example.

하지만, 보상 회로부(160), 데이터 구동부(140) 및 타이밍 제어부(120) 중 적어는 발광표시장치의 구현 방식에 따라 하나의 장치로 통합될 수도 있음을 참고한다. 그러므로 위의 설명은 외부 보상형 서브 픽셀에 대한 센싱 및 보상이 어떠한 방식으로 이루어지는 를 개략적으로 이해하기 위한 설명으로 해석되어야 한다. However, it is noted that at least one of the compensation circuit unit 160 , the data driver 140 , and the timing control unit 120 may be integrated into one device depending on the implementation method of the light emitting display device. Therefore, the above description should be interpreted as a description for schematically understanding how sensing and compensation for externally compensated sub-pixels are performed.

도 4에 도시된 바와 같이, 외부 보상형 서브 픽셀은 적어도 두 개의 서브 픽셀씩 하나의 레퍼런스라인을 공유할 수 있다. 예를 들면, 서로 인접하는 제1 및 제2서브 서브 픽셀(SP1, SP2)의 경우 제1레퍼런스라인(VREF1)을 공유할 수 있고, 서로 인접하는 제3 및 제4서브 서브 픽셀(SP3, SP4)의 경우 제2레퍼런스라인(VREF2)을 공유할 수 있다.As shown in FIG. 4 , the externally compensated sub-pixel may share one reference line by at least two sub-pixels. For example, the first and second sub-pixels SP1 and SP2 adjacent to each other may share the first reference line VREF1, and the third and fourth sub-pixels SP3 and SP4 adjacent to each other may be shared. ), the second reference line VREF2 may be shared.

제1레퍼런스라인(VREF1)은 제1 및 제2서브 서브 픽셀(SP1, SP2)에 포함된 소자의 열화 특성을 센싱하기 위한 센싱라인으로 정의될 수 있고, 제2레퍼런스라인(VREF2)은 제3 및 제4서브 서브 픽셀(SP3, SP4)에 포함된 소자의 열화 특성을 센싱하기 위한 센싱라인으로 정의될 수 있다.The first reference line VREF1 may be defined as a sensing line for sensing deterioration characteristics of devices included in the first and second sub-pixels SP1 and SP2 , and the second reference line VREF2 is the third and a sensing line for sensing deterioration characteristics of devices included in the fourth sub-pixels SP3 and SP4.

위의 설명과 같이, 적어도 두 개의 서브 픽셀씩 하나의 레퍼런스라인을 공유하도록 픽셀 어레이 회로를 구현하면, 도 3의 보상 회로부(160)에 요구되는 센싱용 채널의 개수나 이를 처리하기 위한 내부 회로 등의 설계 복잡도를 간소화할 수 있고 또한 구현 비용을 절감할 수 있는 등 다양한 이점이 있다.As described above, if the pixel array circuit is implemented so that at least two sub-pixels share one reference line, the number of sensing channels required for the compensation circuit unit 160 of FIG. It has various advantages such as simplifying the design complexity and reducing the implementation cost.

도 5는 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀을 갖는 발광표시장치의 모듈 구성 예시도이고, 도 6은 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀과 이의 센싱을 위한 스위치 회로부를 나타낸 예시도이고, 도 7은 본 발명의 제1실시예에 따른 스위치 회로부의 동작을 설명하기 위한 파형 예시도이고, 도 8은 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀을 갖는 발광표시장치의 이점을 설명하기 위한 도면이다.5 is a diagram illustrating a module configuration of a light emitting display device having an external compensation type sub-pixel according to a first embodiment of the present invention, and FIG. 6 shows an external compensation type sub-pixel and sensing the same according to the first embodiment of the present invention. It is an exemplary diagram showing a switch circuit part for, Figure 7 is a waveform diagram for explaining the operation of the switch circuit part according to the first embodiment of the present invention, Figure 8 is an external compensation type sub according to the first embodiment of the present invention It is a diagram for explaining the advantages of a light emitting display device having pixels.

도 5에 도시된 바와 같이, 본 발명의 제1실시예에 따른 외부 보상형 서브 픽셀을 갖는 발광표시장치는 표시패널(150), 연성회로기판(141a ~ 141n), 데이터 구동부(140a ~ 140n), 인쇄회로기판(160a ~ 160b), 콘트롤보드(115) 및 타이밍 제어부(110) 등을 포함할 수 있다.5, the light emitting display device having external compensation sub-pixels according to the first embodiment of the present invention includes a display panel 150, flexible circuit boards 141a to 141n, and data drivers 140a to 140n. , printed circuit boards 160a to 160b , a control board 115 , and a timing controller 110 , and the like.

타이밍 제어부(110)는 콘트롤보드(115) 상에 실장될 수 있다. 콘트롤보드(115)는 케이블(161a, 161b)을 통해 다수의 인쇄회로기판(160a, 160b)에 전기적으로 연결될 수 있다. 데이터 구동부(140a ~ 140n)는 다수의 연성회로기판(141a ~ 141n) 상에 실장될 수 있다. 다수의 연성회로기판(141a ~ 141n)에 의해 표시패널(150)과 다수의 인쇄회로기판(160a, 160b)은 전기적으로 연결될 수 있다.The timing controller 110 may be mounted on the control board 115 . The control board 115 may be electrically connected to the plurality of printed circuit boards 160a and 160b through cables 161a and 161b. The data drivers 140a to 140n may be mounted on a plurality of flexible circuit boards 141a to 141n. The display panel 150 and the plurality of printed circuit boards 160a and 160b may be electrically connected to each other by the plurality of flexible circuit boards 141a to 141n.

표시패널(150)은 스위치 회로부(155)를 포함할 수 있다. 스위치 회로부(155)는 표시패널(150)의 표시영역(AA)과 인접하는 비표시영역에 위치할 수 있다. 스위치 회로부(155)는 표시패널(150)의 표시영역(AA)과 다수의 연성회로기판(141a ~ 141n) 사이에 위치할 수 있다. 스위치 회로부(155)는 타이밍 제어부(110) 또는 데이터 구동부(140a ~ 140n)로부터 출력된 제어신호에 대응하여 동작할 수 있다.The display panel 150 may include a switch circuit unit 155 . The switch circuit unit 155 may be located in a non-display area adjacent to the display area AA of the display panel 150 . The switch circuit unit 155 may be positioned between the display area AA of the display panel 150 and the plurality of flexible printed circuit boards 141a to 141n. The switch circuit unit 155 may operate in response to a control signal output from the timing control unit 110 or the data driving units 140a to 140n.

도 6 내지 도 8에 도시된 바와 같이, 표시패널(150)의 표시영역(AA)에는 적색, 청색, 녹색 및 백색 서브 픽셀(SPR, SPB, SPG, SPW)이 배치될 수 있고, 비표시영역(NA)에는 스위치 회로부(155)가 배치될 수 있다.6 to 8 , red, blue, green, and white sub-pixels SPR, SPB, SPG, and SPW may be disposed in the display area AA of the display panel 150, and the non-display area A switch circuit unit 155 may be disposed at (NA).

제1스캔라인(GL1)에는 제1레퍼런스라인(VREF1)을 공유하도록 적색과 청색 서브 픽셀(SPR, SPB)이 배치되고, 제2스캔라인(GL2)에는 제1레퍼런스라인(VREF1)을 공유하도록 녹색과 백색 서브 픽셀(SPG, SPW)이 배치될 수 있다. 제2 내지 제4레퍼런스라인(VREF2 ~ VREF4)에도 앞서 설명한 바와 같은 형태로 서브 픽셀들(SPR, SPB, SPG, SPW)이 배치될 수 있다. 즉, 적색, 청색, 녹색 및 백색 서브 픽셀(SPR, SPB, SPG, SPW)은 하나의 레퍼런스라인과 두 개의 스캔라인을 기준으로 하나의 픽셀을 구성하도록 배치될 수 있다. 그러나 서브 픽셀들(SPR, SPB, SPG, SPW)의 배치도는 하나의 예시일 뿐 본 발명은 이에 한정되지 않는다.Red and blue sub-pixels SPR and SPB are disposed on the first scan line GL1 to share the first reference line VREF1 , and the second scan line GL2 to share the first reference line VREF1 . Green and white sub-pixels SPG and SPW may be disposed. The sub-pixels SPR, SPB, SPG, and SPW may also be disposed on the second to fourth reference lines VREF2 to VREF4 in the same manner as described above. That is, the red, blue, green, and white sub-pixels SPR, SPB, SPG, and SPW may be arranged to form one pixel based on one reference line and two scan lines. However, the arrangement diagram of the sub-pixels SPR, SPB, SPG, and SPW is only an example, and the present invention is not limited thereto.

스위치 회로부(155)는 보상 회로부의 센싱채널들(160_CHn, CHn+1)과 레퍼런스라인들(VREF1 ~ VREF4) 사이에 위치하는 이븐라인 트랜지스터들(TE1, TE2)과 오드라인 트랜지스터들(TO1, TO2)을 포함할 수 있다.The switch circuit unit 155 includes the even-line transistors TE1 and TE2 and the odd-line transistors TO1 and TO2 positioned between the sensing channels 160_CHn and CHn+1 and the reference lines VREF1 to VREF4 of the compensation circuit unit. ) may be included.

이븐라인 트랜지스터들(TE1, TE2)은 이븐신호라인(SIO_E)을 통해 출력된 이븐신호(Sio_e)에 응답하여 턴온/턴오프 동작할 수 있다. 이븐라인 트랜지스터들(TE1, TE2)은 로직하이의 이븐신호(Sio_e)에 응답하여 턴온 동작할 수 있고, 로직로우의 이븐신호(Sio_e)에 응답하여 턴오프 동작할 수 있다.The even line transistors TE1 and TE2 may be turned on/off in response to the even signal Sio_e output through the even signal line SIO_E. The even-line transistors TE1 and TE2 may be turned on in response to the logic-high even signal Sio_e and may be turned off in response to the logic-low even signal Sio_e.

오드라인 트랜지스터들(TO1, TO2)은 오드신호라인(SIO_O)을 통해 출력된 오드신호(Sio_o)에 응답하여 턴온/턴오프 동작할 수 있다. 오드라인 트랜지스터들(TO1, TO2)은 로직하이의 오드신호(Sio_o)에 응답하여 턴온 동작할 수 있고, 로직로우의 오드신호(Sio_o)에 응답하여 턴오프 동작할 수 있다.The odd line transistors TO1 and TO2 may be turned on/off in response to the odd signal Sio_o output through the odd signal line SIO_O. The odd line transistors TO1 and TO2 may be turned on in response to the logic high odd signal Sio_o, and may turn off in response to the logic low odd signal Sio_o.

이븐신호(Sio_e)와 오드신호(Sio_o)가 로직하이를 갖는 시간은 서로 중첩되지 않고 구분될 수 있다. 도 7에서는 이븐신호(Sio_e)가 로직하이를 가지고 로직로우로 떨어진 다음 오드신호(Sio_o)가 로직하이를 가지는 것을 일례로 도시하였으나 이는 반대가 될 수도 있다.The time when the even signal Sio_e and the odd signal Sio_o have a logic high may be divided without overlapping each other. In FIG. 7 , the even signal Sio_e has a logic high and falls to a logic low, and then the odd signal Sio_o has a logic high as an example, but this may be reversed.

로직하이의 이븐신호(Sio_e)에 의해 제1이븐라인 트랜지스터(TE1)가 턴온되면 제1레퍼런스라인(VREF1)에 연결된 서브 픽셀들(SPR, SPB, SPG, SPW)의 특성값을 센싱할 수 있다. 로직하이의 오드신호(Sio_o)에 의해 제1오드라인 트랜지스터(TO1)가 턴온되면 제2레퍼런스라인(VREF2)에 연결된 서브 픽셀들(SPR, SPB, SPG, SPW)의 특성값을 센싱할 수 있다. 즉, 제1이븐라인 트랜지스터(TE1)와 제1오드라인 트랜지스터(TO1)의 턴온 시간과 턴오프 시간은 교번한다. 이와 마찬가지로, 제2이븐라인 트랜지스터(TE2)와 제2오드라인 트랜지스터(TO2)의 턴온 시간과 턴오프 시간 또한 교번한다.When the first even line transistor TE1 is turned on by the logic high even signal Sio_e, characteristic values of the sub-pixels SPR, SPB, SPG, and SPW connected to the first reference line VREF1 may be sensed. . When the first odd line transistor TO1 is turned on by the logic high odd signal Sio_o, characteristic values of the sub-pixels SPR, SPB, SPG, and SPW connected to the second reference line VREF2 may be sensed. . That is, the turn-on times and turn-off times of the first even-line transistor TE1 and the first odd-line transistor TO1 alternate. Similarly, the turn-on times and turn-off times of the second even-line transistor TE2 and the second odd-line transistor TO2 also alternate.

이상의 설명을 참고하면, 두 개의 레퍼런스라인은 보상 회로부에 포함된 하나의 센싱채널을 공유하나 이들 사이에 존재하는 트랜지스터들이 교번 동작하게 됨에 따라 각기 다른 기능을 수행하도록 활용할 수 있다.Referring to the above description, the two reference lines share one sensing channel included in the compensation circuit unit, but can be utilized to perform different functions as the transistors between them alternately operate.

그 예로, 본 발명의 제1실시예에서는 서로 교번 동작하는 이븐라인 트랜지스터와 오드라인 트랜지스터의 동작에 맞추어 하나의 레퍼런스라인에 연결된 서브 픽셀들에 센싱 동작이 이루어지도록 하고 다른 하나의 레퍼런스라인에 연결된 서브 픽셀들에 전류 방출(방전) 동작이 이루어지도록 한다.For example, in the first embodiment of the present invention, the sensing operation is performed on the sub-pixels connected to one reference line in accordance with the operation of the even-line transistor and the odd-line transistor that operate alternately, and the sub-pixel connected to the other reference line is operated. It causes the pixels to emit (discharge) a current.

위와 같이 동작할 경우, 도 8과 같이 액티브구간(Active Time) 동안 표시패널 상에 영상을 표현할 수 있고, 블랭크구간(Blank Time) 동안 표시패널 상에 블랙을 표현할 수 있다. 블랭크구간(Blank Time)은 표시패널 상에 영상을 미표시하는 구간이다. 이에 대한 설명을 덧붙이면 다음과 같다.In the case of the above operation, as shown in FIG. 8 , an image may be displayed on the display panel during the active time period and black may be displayed on the display panel during the blank time period as shown in FIG. 8 . A blank time is a section in which an image is not displayed on the display panel. An explanation for this is added as follows:

이븐프레임(Even Frame)의 블랭크구간(Blank Time) 동안 짝수 레퍼런스라인에 연결된 서브 픽셀들에 센싱 동작이 이루어지도록 하고 홀수 레퍼런스라인에 연결된 서브 픽셀들에 전류 방출(방전) 동작이 이루어지도록 한다. 반대로, 오드프레임(Odd Frame)의 블랭크구간(Blank Time) 동안 홀수 레퍼런스라인에 연결된 서브 픽셀들에 센싱 동작이 이루어지도록 하고 짝수 레퍼런스라인에 연결된 서브 픽셀들에 전류 방출(방전) 동작이 이루어지도록 한다.During the blank time of the Even Frame, a sensing operation is performed on the sub-pixels connected to the even-numbered reference line, and a current discharge (discharge) operation is performed on the sub-pixels connected to the odd-numbered reference line. Conversely, during the blank time of the odd frame, the sensing operation is performed on the sub-pixels connected to the odd-numbered reference line, and the current discharge (discharge) operation is performed on the sub-pixels connected to the even-numbered reference line. .

위와 같은 조건으로 장치를 동작시키면, 블랭크구간(Blank Time)마다 센싱 동작과 전류 방출 동작이 교번하게 되고, 전류 방출이 이루어지는 서브 픽셀에 의해 표시패널 상에는 블랙이 표현될 수 있다. 이븐라인 트랜지스터와 오드라인 트랜지스터는 하나의 블랭크구간(Blank Time) 동안 교번하여 동작하므로 이때 표현할 수 있는 블랙을 "1/2 black"이라고 정의하였음을 참고한다. 이에 따르면, 본 발명은 2 프레임(Frame) 마다 1 프레임(Frame)분량의 블랙을 표현할 수 있다.When the device is operated under the above conditions, the sensing operation and the current emitting operation alternate at each blank time, and black may be expressed on the display panel by the sub-pixels in which the current is emitted. It should be noted that the even-line transistor and the odd-line transistor alternately operate during one blank period, so that the black that can be expressed at this time is defined as "1/2 black". Accordingly, according to the present invention, one frame of black can be expressed for every two frames.

본 발명의 제1실시예와 같이 블랭크구간(Blank Time) 동안에도 블랙을 표현할 수 있는 블랙 프레임(Black Frame)을 구현하면 서브 픽셀에 포함된 소자의 열화를 센싱 및 보상하는 보상 동작과 더불어 동영상 응답 속도(Motion Picture Response Time; MPRT)와 표시품질을 향상시킬 수 있다. 또한, 제1실시예와 같이 레퍼런스라인을 공유함과 더불어 이들에 연결된 서브 픽셀들의 구동 조건을 달리하면 서브 픽셀별 선택 구동 방식을 통해 배드 픽셀 보상을 수월하게 진행할 수 있다. 그 이유는 동일한 서브 픽셀에 대한 전압 충전 및 센싱이 가능하기 때문에 배드 픽셀 보상이 용이하고 또한 다른 서브 픽셀까지 암점화됨에 따라 시인성이 증가하는 문제를 방지할 수 있기 때문이다.As in the first embodiment of the present invention, if a black frame capable of expressing black even during the blank time is implemented, a video response is performed along with a compensation operation for sensing and compensating for deterioration of the device included in the sub-pixel. Speed (Motion Picture Response Time; MPRT) and display quality can be improved. Also, as in the first embodiment, if the reference line is shared and the driving conditions of the sub-pixels connected thereto are changed, bad pixel compensation can be easily performed through the selective driving method for each sub-pixel. This is because, since voltage charging and sensing of the same sub-pixel is possible, it is easy to compensate for a bad pixel, and a problem of increasing visibility as other sub-pixels are darkened can be prevented.

한편, 블랭크구간(Blank Time) 동안에는 서브 픽셀에 포함된 소자의 열화를 센싱 및 보상하는 보상 동작과 블랙을 표현하는 동작이 이루어지는 반면, 액티브구간(Active Time) 동안에는 노말한 영상을 표현하는 동작이 이루어진다. 이븐라인 트랜지스터와 오드라인 트랜지스터는 노말한 영상을 표현하는 액티브구간(Active Time) 동안 교번하여 동작하지 않아도 된다. 따라서, 액티브구간(Active Time) 동안 이븐라인 트랜지스터와 오드라인 트랜지스터는 로직하이의 오드신호(Sio_o)와 이븐신호(Sio_e)를 인가받거나 로직로우의 오드신호(Sio_o)와 이븐신호(Sio_e)를 인가받을 수 있다.Meanwhile, during the blank time, a compensation operation for sensing and compensating for deterioration of the element included in the sub-pixel and an operation for expressing black are performed, while during the active time, an operation for expressing a normal image is performed. . The even-line transistor and the odd-line transistor do not need to operate alternately during the active time period for expressing a normal image. Accordingly, during the active time period, the even-line transistor and the odd-line transistor receive the logic high odd signal Sio_o and the even signal Sio_e or apply the logic low odd signal Sio_o and the even signal Sio_e. can receive

아울러, 제1실시예와 같은 구동 방식을 취함에 있어서 블랭크구간(Blank Time)을 더 확보하기 위해 프레임 메모리를 사용하여 장치의 내부 동작 주파수를 향상시키는 방식을 이용할 수도 있으나 이에 한정되지 않는다.In addition, in adopting the driving method as in the first embodiment, a method of improving the internal operating frequency of the device by using a frame memory to further secure a blank time may be used, but the present invention is not limited thereto.

이하, 3개의 트랜지스터, 1개의 스토리지 커패시터 및 1개의 유기 발광다이오드를 포함하는 외부 보상형 서브 픽셀에 본 발명을 적용한 예를 설명한다.Hereinafter, an example in which the present invention is applied to an external compensation type sub-pixel including three transistors, one storage capacitor, and one organic light emitting diode will be described.

도 9는 본 발명의 제2실시예에 따른 외부 보상형 서브 픽셀을 나타낸 회로 구성도이고, 도 10은 본 발명의 제2실시예에 따른 외부 보상형 서브 픽셀과 관계하는 장치의 구성을 구체적으로 나타낸 회로 구성도이고, 도 11은 도 10에 도시된 장치의 동작 관계를 설명하기 위한 파형도이다.9 is a circuit configuration diagram illustrating an externally compensated sub-pixel according to a second embodiment of the present invention, and FIG. 10 is a detailed configuration of a device related to the externally compensated sub-pixel according to the second embodiment of the present invention. It is the circuit configuration diagram shown, and FIG. 11 is a waveform diagram for explaining the operation relationship of the apparatus shown in FIG.

도 9에 도시된 바와 같이, 본 발명의 제2실시예에 따른 외부 보상형 서브 픽셀(SP)은 스위칭 트랜지스터(SW), 구동 트랜지스터(DT), 스토리지 커패시터(CST), 센싱 트랜지스터(ST) 및 유기 발광다이오드(OLED)를 포함할 수 있다.As shown in FIG. 9 , the external compensation type sub-pixel SP according to the second embodiment of the present invention includes a switching transistor SW, a driving transistor DT, a storage capacitor CST, a sensing transistor ST, and It may include an organic light emitting diode (OLED).

스위칭 트랜지스터(SW)는 제1A스캔라인(GL1a)에 게이트전극이 연결되고 제1데이터라인(DL1)에 제1전극이 연결되고 구동 트랜지스터(DT)의 게이트전극에 제2전극이 연결될 수 있다. 구동 트랜지스터(DT)는 스토리지 커패시터(CST)에 게이트전극이 연결되고 제1전원라인(EVDD)에 제1전극이 연결되고 유기 발광다이오드(OLED)의 애노드전극에 제2전극이 연결될 수 있다.The switching transistor SW may have a gate electrode connected to the first A scan line GL1a, a first electrode connected to the first data line DL1, and a second electrode connected to the gate electrode of the driving transistor DT. The driving transistor DT may have a gate electrode connected to the storage capacitor CST, a first electrode connected to the first power line EVDD, and a second electrode connected to an anode electrode of the organic light emitting diode OLED.

스토리지 커패시터(CST)는 구동 트랜지스터(DT)의 게이트전극에 제1전극이 연결되고 유기 발광다이오드(OLED)의 애노드전극에 제2전극이 연결될 수 있다. 유기 발광다이오드(OLED)는 구동 트랜지스터(DT)의 제2전극에 애노드전극이 연결되고 제2전원라인(EVSS)에 캐소드전극이 연결될 수 있다. 센싱 트랜지스터(ST)는 제1B스캔라인(GL1b)에 게이트전극이 연결되고 제1레퍼런스라인(VREF1)에 제1전극이 연결되고 구동 트랜지스터(DT)의 제2전극과 유기 발광다이오드(OLED)의 애노드전극이 접속된 센싱노드에 제2전극이 연결될 수 있다.The storage capacitor CST may have a first electrode connected to the gate electrode of the driving transistor DT and a second electrode connected to the anode electrode of the organic light emitting diode OLED. The organic light emitting diode OLED may have an anode electrode connected to the second electrode of the driving transistor DT and a cathode electrode connected to the second power line EVSS. The sensing transistor ST has a gate electrode connected to the first B scan line GL1b, a first electrode connected to a first reference line VREF1, and a second electrode of the driving transistor DT and an organic light emitting diode OLED. The second electrode may be connected to the sensing node to which the anode electrode is connected.

센싱 트랜지스터(ST)는 구동 트랜지스터(DT)와 유기 발광다이오드(OLED)의 열화나 문턱전압 등을 보상하기 위해 서브 픽셀(SP)의 내부에 추가된 보상회로이다. 센싱 트랜지스터(ST)는 구동 트랜지스터(DT)와 유기 발광다이오드(OLED) 사이에 정의된 센싱노드를 통해 센싱값을 취득할 수 있다. 센싱 트랜지스터(ST)로부터 취득된 센싱값은 제1레퍼런스라인(VREF1)을 통해 보상 회로부로 전달될 수 있다.The sensing transistor ST is a compensation circuit added to the inside of the sub-pixel SP to compensate for deterioration or threshold voltage of the driving transistor DT and the organic light emitting diode OLED. The sensing transistor ST may acquire a sensing value through a sensing node defined between the driving transistor DT and the organic light emitting diode OLED. The sensed value obtained from the sensing transistor ST may be transmitted to the compensation circuit unit through the first reference line VREF1.

스위칭 트랜지스터(SW)의 게이트전극에 연결된 제1A스캔라인(GL1a)과 센싱 트랜지스터(ST)의 게이트전극에 연결된 제1B스캔라인(GL1b)은 도시된 바와 같이 분리된 구조를 취하지 않고 공통으로 연결된 구조를 취할 수도 있다. 스위칭 트랜지스터(SW)의 게이트전극과 센싱 트랜지스터(ST)의 게이트전극이 하나의 스캔라인에 공통으로 접속된 구조는 스캔라인의 개수를 줄일 수 있고 또한 보상을 위한 센싱 트랜지스터 추가에 따른 개구율 감소를 방지할 수 있다.The first A scan line GL1a connected to the gate electrode of the switching transistor SW and the 1B scan line GL1b connected to the gate electrode of the sensing transistor ST do not have a separate structure as shown in the figure, but are connected in common. can also take A structure in which the gate electrode of the switching transistor SW and the gate electrode of the sensing transistor ST are commonly connected to one scan line can reduce the number of scan lines and also prevent reduction in the aperture ratio due to the addition of the sensing transistor for compensation. can do.

도 10에 도시된 바와 같이, 표시패널(150)은 제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)을 포함할 수 있다. 제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)은 하나의 스캔라인 상에 위치하고, 서로 인접하고, 서로 동일한 색을 발광하는 서브 픽셀들로 정의될 수 있으나 이에 한정되지 않는다.10 , the display panel 150 may include a first red sub-pixel SPR1 and a second red sub-pixel SPR2. The first red sub-pixel SPR1 and the second red sub-pixel SPR2 may be defined as sub-pixels positioned on one scan line, adjacent to each other, and emitting the same color, but is not limited thereto.

제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)은 도 9에서 설명한 바와 같이 스위칭 트랜지스터(SW), 구동 트랜지스터(DT), 스토리지 커패시터(CST), 센싱 트랜지스터(ST) 및 유기 발광다이오드(OLED)를 각각 포함할 수 있다.As described with reference to FIG. 9 , the first red sub-pixel SPR1 and the second red sub-pixel SPR2 include the switching transistor SW, the driving transistor DT, the storage capacitor CST, the sensing transistor ST, and the organic light emitting diode. Each of the diodes (OLED) may be included.

제1적색 서브 픽셀(SPR1)은 제1데이터라인(DL1)과 제1레퍼런스라인(VREF1) 사이에 의해 정의될 수 있고, 제2적색 서브 픽셀(SPR2)은 제2데이터라인(DL2)과 제2레퍼런스라인(VREF2) 사이에 의해 정의될 수 있다.The first red sub-pixel SPR1 may be defined between the first data line DL1 and the first reference line VREF1, and the second red sub-pixel SPR2 is formed between the second data line DL2 and the second data line DL2. It may be defined by the two reference lines VREF2.

제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)은 제1데이터라인(DL1)과 제2데이터라인(DL2)에 각각 구분되어 연결되어 있고 두 데이터라인들(DL1, DL2)은 물리적으로도 분리되어 있다. 그러므로 제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)은 데이터 구동부(140)로부터 각기 다른 데이터전압을 공급받을 수 있다.The first red sub-pixel SPR1 and the second red sub-pixel SPR2 are separately connected to the first data line DL1 and the second data line DL2, respectively, and the two data lines DL1 and DL2 are They are also physically separated. Therefore, the first red sub-pixel SPR1 and the second red sub-pixel SPR2 may receive different data voltages from the data driver 140 .

제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)은 제1레퍼런스라인(VREF1) 과 2레퍼런스라인(VREF2)에 각각 구분되어 연결되고 있고 두 레퍼런스라인들(VREF1, VREF2)은 물리적으로도 분리되어 있다. 하지만, 스위치 회로부(155)에 포함된 트랜지스터들(TE1, TO1)의 턴온 또는 턴오프 동작에 의해 보상 회로부(160)의 제N채널(CHn)을 공유하도록 연결되거나 선택된 어느 하나만 독점하도록 분리될 수 있다.The first red sub-pixel SPR1 and the second red sub-pixel SPR2 are separately connected to the first reference line VREF1 and the second reference line VREF2, respectively, and the two reference lines VREF1 and VREF2 are physically is also separated. However, by the turn-on or turn-off operation of the transistors TE1 and TO1 included in the switch circuit unit 155, the N-th channel CHn of the compensation circuit unit 160 may be connected to share or separated to monopolize any selected one. have.

스위치 회로부(155)는 제1이븐 트랜지스터(TE1)와 제1오드 트랜지스터(TO1)를 포함할 수 있다. 제1이븐 트랜지스터(TE1)는 이븐신호라인(SIO_E)에 게이트전극이 연결되고 제1레퍼런스라인(VREF1)에 제1전극이 연결되고 보상 회로부(160)의 제N채널(CHn)에 제2전극이 연결될 수 있다. 제1오드 트랜지스터(TO1)는 오드신호라인(SIO_O)에 게이트전극이 연결되고 제2레퍼런스라인(VREF2)에 제1전극이 연결되고 보상 회로부(160)의 제N채널(CHn)에 제2전극이 연결될 수 있다.The switch circuit unit 155 may include a first even transistor TE1 and a first odd transistor TO1 . The first even transistor TE1 has a gate electrode connected to the even signal line SIO_E, a first electrode connected to a first reference line VREF1, and a second electrode connected to the N-th channel CHn of the compensation circuit unit 160 . This can be connected The first odd transistor TO1 has a gate electrode connected to the odd signal line SIO_O, a first electrode connected to a second reference line VREF2, and a second electrode connected to the N-th channel CHn of the compensation circuit unit 160 . This can be connected

보상 회로부(160)는 제1적색 서브 픽셀(SPR1) 또는 제2적색 서브 픽셀(SPR2)에 포함된 소자의 열화 정보를 센싱하기 위한 구성으로서 제1스위치(VPRE), 전압원(VRE), 제2스위치(SAM) 및 변환부(ADC) 등을 포함할 수 있다.The compensation circuit unit 160 is configured to sense deterioration information of devices included in the first red sub-pixel SPR1 or the second red sub-pixel SPR2, and includes a first switch VPRE, a voltage source VRE, and a second It may include a switch (SAM), a converter (ADC), and the like.

제1스위치(VPRE)는 제N채널(CHn)에 연결된 서브 픽셀에 프리차지전압을 인가하거나 서브 픽셀의 전류를 방전하기 위한 스위칭 동작을 할 수 있다. 전압원(VRE)은 제1스위치(VPRE)에 프리차지전압을 전달하거나 전류를 방전할 수 있는 방전 패스를 형성할 수 있다.The first switch VPRE may perform a switching operation for applying a pre-charge voltage to the sub-pixel connected to the N-th channel CHn or for discharging a current of the sub-pixel. The voltage source VRE may form a discharge path capable of transferring a pre-charge voltage or discharging a current to the first switch VPRE.

제2스위치(SAM)는 제N채널(CHn)에 연결된 서브 픽셀로부터 센싱값을 취득(샘플링)하기 위한 스위칭 동작을 할 수 있다. 변환부(ADC)는 제2스위치(SAM)의 동작으로 취득한 아날로그 형태의 센싱값을 디지털 형태의 센싱값으로 변환하는 동작을 할 수 있다. 한편, 보상 회로부(160)는 다수의 채널들을 가지고 있으나 도면의 특성상 제N채널(CHn)과 관계하는 부분만 도시하였음을 참고한다. 이 밖에, 도 10의 "DAC"는 데이터 구동부(140)의 내부에서 데이터전압을 출력하는 디지털 아날로그 변환부를 의미함을 참고한다.The second switch SAM may perform a switching operation for acquiring (sampling) a sensing value from a sub-pixel connected to the N-th channel CHn. The converter ADC may perform an operation of converting the sensed value in the analog form acquired by the operation of the second switch SAM into the sensed value in the digital form. Meanwhile, it is noted that the compensation circuit unit 160 has a plurality of channels, but only a portion related to the N-th channel CHn is illustrated due to the characteristics of the drawing. In addition, it should be noted that “DAC” in FIG. 10 means a digital-to-analog converter that outputs a data voltage inside the data driver 140 .

도 10 및 도 11에 도시된 바와 같이, 제2스위치(SAM)를 구동하기 위한 제2스위치신호(Sam)는 스캔신호와 데이터전압(Scan & Vdata)이 인가되는 기간 동안 적어도 두 번 로직하이로 발생할 수 있다. 그리고 첫번째 제2스위치신호(Sam)의 로직하이 구간에 동기하여 이븐신호(Sio_e)가 로직하이로 발생할 수 있고, 두 번째 제2스위치신호(Sam)의 로직하이 구간에 동기하여 오드신호(Sio_o)가 로직하이로 발생할 수 있다. 제2스위치신호(Sam)는 제1스위치(VPRE)를 구동하기 위한 제1스위치신호(Vpre)가 스캔신호와 데이터전압(Scan & Vdata)의 인가와 동시에 로직하이로 발생한 이후 로직로우로 떨어진 다음 일정 지연 시간을 가진 후에 발생할 수 있다. As shown in FIGS. 10 and 11 , the second switch signal Sam for driving the second switch SAM is set at logic high at least twice during a period in which the scan signal and the data voltage Scan & Vdata are applied. can occur In addition, the even signal Sio_e may be generated to be logic high in synchronization with the logic high section of the first second switch signal Sam, and the odd signal Sio_o may be generated in synchronization with the logic high section of the second second switch signal Sam. may occur as logic high. The second switch signal Sam falls to a logic low after the first switch signal Vpre for driving the first switch VPRE is generated at a logic high simultaneously with the application of the scan signal and the data voltages Scan & Vdata. It may occur after a certain delay time.

스캔신호 및 데이터전압(Scan & Vdata)과 더불어 프리차지전압이 인가되면, 제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF2)에는 전압이 충전될 수 있다.When the pre-charge voltage is applied together with the scan signal and data voltage Scan & Vdata, the voltage can be charged to the second reference line VREF2 of the first red sub-pixel SPR1 and the second red sub-pixel SPR2. have.

제1적색 서브 픽셀(SPR1)의 제1레퍼런스라인(VREF1)과 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF2)의 경우 프리차지전압에 의해 낮은 전압 레벨을 갖지만 데이터전압(Vdata)에 의해 전압 레벨이 증가하는 충전 양상을 보이게 된다. The first reference line VREF1 of the first red sub-pixel SPR1 and the second reference line VREF2 of the second red sub-pixel SPR2 have a low voltage level due to the pre-charge voltage, but the data voltage Vdata This shows a charging pattern in which the voltage level increases.

그러나 이때의 충전 양상은 구동 트랜지스터의 열화 성분(문턱전압 변동분)에 따른 영향을 받게 될 수 있다. 그러므로 제1적색 서브 픽셀(SPR1)의 제1레퍼런스라인(VREF1)과 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF2)에 충전된 전압은 구동 트랜지스터의 열화 성분(문턱전압 변동분)에 의해 "Vdata - Vth_even"과 "Vdata - Vth_odd"로 각각 표현될 수 있다. 이때, "Vdata - Vth_even"는 제1적색 서브 픽셀(SPR1)의 제1레퍼런스라인(VREF1)의 제1라인 커패시터(CP1)에 충전되고, "Vdata - Vth_odd"는 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF2)의 제2라인 커패시터(CP2)에 충전될 수 있다.However, the charging behavior at this time may be affected by a deterioration component (threshold voltage variation) of the driving transistor. Therefore, the voltage charged in the first reference line VREF1 of the first red sub-pixel SPR1 and the second reference line VREF2 of the second red sub-pixel SPR2 is applied to the deterioration component (threshold voltage change) of the driving transistor. can be expressed as "Vdata - Vth_even" and "Vdata - Vth_odd" respectively. At this time, "Vdata - Vth_even" is charged in the first line capacitor CP1 of the first reference line VREF1 of the first red sub-pixel SPR1, and "Vdata - Vth_odd" is the second red sub-pixel SPR2. may be charged in the second line capacitor CP2 of the second reference line VREF2.

보상 회로부(160)는 제1적색 서브 픽셀(SPR1)의 제1레퍼런스라인(VREF1)의 제1라인 커패시터(CP1)에 충전된 "Vdata - Vth_even"을 제1센싱값(Vsen_e)으로 취득하고, 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF1)의 제2라인 커패시터(CP2)에 충전된 "Vdata - Vth_odd"을 제2센싱값(Vsen_o)으로 취득할 수 있다. 보상 회로부(160)는 제1센싱값(Vsen_e)과 제2센싱값(Vsen_o)을 기반으로 제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)에 대한 보상값을 설정할 수 있다.The compensation circuit unit 160 acquires "Vdata - Vth_even" charged in the first line capacitor CP1 of the first reference line VREF1 of the first red sub-pixel SPR1 as the first sensing value Vsen_e, "Vdata - Vth_odd" charged in the second line capacitor CP2 of the second reference line VREF1 of the second red sub-pixel SPR2 may be acquired as the second sensing value Vsen_o. The compensation circuit unit 160 may set compensation values for the first red sub-pixel SPR1 and the second red sub-pixel SPR2 based on the first sensing value Vsen_e and the second sensing value Vsen_o.

제1이븐 트랜지스터(TE1)와 제1오드 트랜지스터(TO1)는 교번하여 턴온 동작으로 하므로 제1센싱값(Vsen_e)은 제1시간 동안 센싱되고 제2센싱값(Vsen_o)은 제1시간 이후인 제2시간 동안 센싱될 수 있다.Since the first even transistor TE1 and the first odd transistor TO1 are alternately turned on, the first sensed value Vsen_e is sensed for the first time and the second sensed value Vsen_o is the second sensed value after the first time. It can be sensed for 2 hours.

그러므로 본 발명의 제2실시예에 따르면 제1이븐 트랜지스터(TE1)와 제1오드 트랜지스터(TO1)에 연결된 제1 및 제2적색서브 픽셀(SPR1, SPR2)에 대한 전압 충전을 동시에 진행한 다음 순차적 센싱을 위한 샘플링을 할 수 있다. 또한, 본 발명은 하나의 레퍼런스라인을 공유하도록 하되, 전압 충전을 동시에 진행한 다음 순차적 센싱을 진행할 수 있으므로 보상 동작(예: 장치의 턴오프 이후)에 소요되는 시간 증가를 저지하여 택트 타임(Tact Time)을 감소할 수 있다.Therefore, according to the second embodiment of the present invention, voltage charging of the first and second red sub-pixels SPR1 and SPR2 connected to the first even transistor TE1 and the first odd transistor TO1 is simultaneously performed, and then sequentially Sampling for sensing can be performed. In addition, the present invention allows one reference line to be shared, but since voltage charging can be performed simultaneously and then sequential sensing can be performed, it prevents an increase in the time required for a compensation operation (eg, after the device is turned off) to prevent the tact time (tact time). time) can be reduced.

도 12는 본 발명의 제3실시예에 따른 구동방법을 설명하기 위한 파형도이고, 도 13 내지 도 16은 도 12의 구동방법에 따른 회로의 동작을 보여주기 위한 도면들이다.12 is a waveform diagram for explaining a driving method according to a third embodiment of the present invention, and FIGS. 13 to 16 are diagrams for illustrating an operation of the circuit according to the driving method of FIG. 12 .

본 발명의 제3실시예는 동영상 응답 속도(MPRT)를 향상하기 위해 스위치 회로부(155)와 보상 회로부(160)를 제어하여 블랭크구간(Blank Time) 동안 표시패널 상에 블랙을 표현할 수 있다.In the third embodiment of the present invention, black may be displayed on the display panel during a blank time by controlling the switch circuit unit 155 and the compensation circuit unit 160 to improve the video response speed (MPRT).

도 12 및 도 13에 도시된 바와 같이, 첫 번째 블랭크구간(Blank Time)(제1블랭크구간)의 제1기간 동안 로직하이의 오드신호(Sio_o)에 의해 제1오드라인 트랜지스터(TO1)는 턴온되고, 로직로우의 이븐신호(Sio_e)에 의해 제1이븐라인 트랜지스터(TE1)는 턴오프될 수 있다.12 and 13 , the first odd line transistor TO1 is turned on by the logic high odd signal Sio_o during the first period of the first blank period (the first blank period). and the first even line transistor TE1 may be turned off by the logic low even signal Sio_e.

제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)은 제1데이터라인(DL1)과 제2데이터라인(DL2)을 통해 센싱용 데이터전압을 공급받은 상태이다. 그러나 첫 번째 블랭크구간(Blank Time)의 제1기간 동안 제1오드라인 트랜지스터(TO1)는 턴온된 상태이므로, 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF2)의 제2라인 커패시터(CP2)에는 전압이 충전되지 않는다.The first red sub-pixel SPR1 and the second red sub-pixel SPR2 are in a state in which the sensing data voltage is supplied through the first data line DL1 and the second data line DL2 . However, since the first odd-line transistor TO1 is turned on during the first period of the first blank time, the second line capacitor (VREF2) of the second reference line (VREF2) of the second red sub-pixel (SPR2) is turned on. CP2) is not charged with voltage.

그 이유는 보상 회로부(160)의 제N채널(CHn)의 제1스위치(VPRE)가 제1스위치신호(Vpre)에 의해 턴온된 상태이고 전압원(VRE)은 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF2)에 인가된 전류를 방출할 수 있는 방전원으로 동작하기 때문이다. 이와 달리, 첫 번째 블랭크구간(Blank Time)의 제1기간 동안 제1이븐라인 트랜지스터(TE1)는 턴오프된 상태이므로, 제1적색 서브 픽셀(SPR1)의 제1레퍼런스라인(VREF1)의 제1라인 커패시터(CP1)에는 전압이 충전될 수 있다.The reason is that the first switch VPRE of the N-th channel CHn of the compensation circuit unit 160 is turned on by the first switch signal Vpre, and the voltage source VRE is the second red sub-pixel SPR2. This is because it operates as a discharge source capable of emitting the current applied to the second reference line VREF2. Contrary to this, since the first even-line transistor TE1 is turned off during the first period of the first blank time, the first even-line transistor TE1 of the first reference line VREF1 of the first red sub-pixel SPR1 is A voltage may be charged in the line capacitor CP1.

정리하면, 첫 번째 블랭크구간(Blank Time)의 제1기간 동안 제2적색 서브 픽셀(SPR2)(전류 방출 서브 픽셀)은 표시패널 상에 블랙을 표시할 수 있는 전류 방출 기간을 갖는 반면 제1적색 서브 픽셀(SPR1)(전압 충전 서브 픽셀)은 외부 보상에 필요한 센싱값을 마련하기 위한 전압 충전 기간을 갖는다고 설명할 수 있다.In summary, during the first period of the first blank period, the second red sub-pixel SPR2 (current emitting sub-pixel) has a current emitting period capable of displaying black on the display panel while the first red sub-pixel SPR2 has a current emitting period for displaying black on the display panel. It can be described that the sub-pixel SPR1 (voltage charging sub-pixel) has a voltage charging period for providing a sensing value necessary for external compensation.

도 12 및 도 14에 도시된 바와 같이, 첫 번째 블랭크구간(Blank Time)(제2블랭크구간)의 제2기간 동안 로직하이의 이븐신호(Sio_e)에 의해 제1이븐라인 트랜지스터(TE1)는 턴온되고, 로직로우의 오드신호(Sio_o)에 의해 제1오드라인 트랜지스터(TO1)는 턴오프될 수 있다.12 and 14 , the first even line transistor TE1 is turned on by the logic high even signal Sio_e during the second period of the first blank period (the second blank period). and the first odd line transistor TO1 may be turned off by the logic low odd signal Sio_o.

이에 따라, 첫 번째 블랭크구간(Blank Time)의 제2기간 동안 제1적색 서브 픽셀(SPR1)에 대해서는 충전된 전압을 센싱하기 위한 센싱 동작이 이루어지지만, 충전된 전압이 없는 제2적색 서브 픽셀(SPR2)에 대해서는 첫 번째 블랭크구간(Blank Time)의 제1기간에 이은 제2기간 동안 블랙을 표시하게 된다.Accordingly, a sensing operation for sensing a charged voltage is performed for the first red sub-pixel SPR1 during the second period of the first blank time, but the second red sub-pixel (SPR1) without a charged voltage For SPR2), black is displayed during the second period following the first period of the first blank period.

도 12 및 도 15에 도시된 바와 같이, 두 번째 블랭크구간(Blank Time)의 제1기간(제3기간) 동안 로직하이의 이븐신호(Sio_e)에 의해 제1이븐라인 트랜지스터(TE1)는 턴온되고, 로직로우의 오드신호(Sio_o)에 의해 제1오드라인 트랜지스터(TO1)는 턴오프될 수 있다.12 and 15 , during the first period (third period) of the second blank period, the first even line transistor TE1 is turned on by the logic high even signal Sio_e, and , the first odd line transistor TO1 may be turned off by the odd signal Sio_o of logic low.

제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)은 제1데이터라인(DL1)과 제2데이터라인(DL2)을 통해 센싱용 데이터전압을 공급받은 상태이다. 그러나 두 번째 블랭크구간(Blank Time)의 제1기간 동안 제1이븐라인 트랜지스터(TE1)는 턴온된 상태이므로, 제1적색 서브 픽셀(SPR1)의 제1레퍼런스라인(VREF1)의 제1라인 커패시터(CP1)에는 전압이 충전되지 않는다.The first red sub-pixel SPR1 and the second red sub-pixel SPR2 are in a state in which the sensing data voltage is supplied through the first data line DL1 and the second data line DL2 . However, since the first even line transistor TE1 is turned on during the first period of the second blank time, the first line capacitor (VREF1) of the first reference line VREF1 of the first red sub-pixel SPR1 is turned on. CP1) is not charged with voltage.

그 이유는 보상 회로부(160)의 제N채널(CHn)의 제1스위치(VPRE)가 제1스위치신호(Vpre)에 의해 턴온된 상태이고 전압원(VRE)은 제1적색 서브 픽셀(SPR1)의 제1레퍼런스라인(VREF1)에 인가된 전류를 방출할 수 있는 방전원으로 동작하기 때문이다. 이와 달리, 두 번째 블랭크구간(Blank Time)의 제1기간 동안 제1오드라인 트랜지스터(TO1)는 턴오프된 상태이므로, 제2적색 서브 픽셀(SPR2)의 제2레퍼런스라인(VREF2)의 제2라인 커패시터(CP2)에는 전압이 충전될 수 있다.The reason is that the first switch VPRE of the N-th channel CHn of the compensation circuit unit 160 is turned on by the first switch signal Vpre, and the voltage source VRE is the first red sub-pixel SPR1. This is because it operates as a discharge source capable of emitting the current applied to the first reference line VREF1. Contrary to this, since the first odd line transistor TO1 is turned off during the first period of the second blank time, the second reference line VREF2 of the second red sub-pixel SPR2 is A voltage may be charged in the line capacitor CP2 .

정리하면, 두 번째 블랭크구간(Blank Time)의 제1기간 동안 제1적색 서브 픽셀(SPR1)은 표시패널 상에 블랙을 표시할 수 있는 전류 방출 기간을 갖는 반면 제2적색 서브 픽셀(SPR2)은 외부 보상에 필요한 센싱값을 마련하기 위한 전압 충전 기간을 갖는다고 설명할 수 있다. 즉, 제1적색 서브 픽셀(SPR1)과 제2적색 서브 픽셀(SPR2)과 관계된 회로들은 첫 번째 블랭크구간(Blank Time)의 제1기간과 반대의 조건으로 동작한다.In summary, during the first period of the second blank period, the first red sub-pixel SPR1 has a current emission period for displaying black on the display panel, while the second red sub-pixel SPR2 It can be described as having a voltage charging period to prepare a sensing value necessary for external compensation. That is, circuits related to the first red sub-pixel SPR1 and the second red sub-pixel SPR2 operate under conditions opposite to those of the first period of the first blank time.

도 12 및 도 16에 도시된 바와 같이, 두 번째 블랭크구간(Blank Time)의 제2기간(제4기간) 동안 로직로우의 오드신호(Sio_o)에 의해 제1오드라인 트랜지스터(TO1)는 턴온되고, 로직하이의 이븐신호(Sio_e)에 의해 제1이븐라인 트랜지스터(TE1)는 턴오프될 수 있다.12 and 16, during the second period (fourth period) of the second blank period, the first odd-line transistor TO1 is turned on by the odd signal Sio_o of logic low, and , the first even line transistor TE1 may be turned off by the logic high even signal Sio_e.

이에 따라, 두 번째 블랭크구간(Blank Time)의 제2기간 동안 제2적색 서브 픽셀(SPR2)에 대해서는 충전된 전압을 센싱하기 위한 센싱 동작이 이루어지지만, 충전된 전압이 없는 제1적색 서브 픽셀(SPR1)에 대해서는 두 번째 블랭크구간(Blank Time)의 제1기간에 이은 제2기간 동안 블랙을 표시하게 된다.Accordingly, a sensing operation for sensing a charged voltage is performed with respect to the second red sub-pixel SPR2 during the second period of the second blank time, but the first red sub-pixel ( SPR2 ) without a charged voltage is performed. For SPR1), black is displayed for the second period following the first period of the second blank period (Blank Time).

도 12의 파형을 통해 알 수 있듯이, 블랭크구간(Blank Time)의 제1기간 동안 선택된 서브 픽셀의 전류 방출 시간은 센싱을 위한 전압 충전 시간(Charging Time)에 생기는 여유시간에 대응하여 이루어질 수 있다. 전압 충전 시간(Charging Time) 동안에 생기는 여유시간은 제1스위치신호(Vpre)가 로직하이로 발생한 후 로직로우로 떨어진 다음 제2스위치신호(Sam)가 로직하이로 발생하기 전의 시간으로 정의될 수 있다.As can be seen from the waveform of FIG. 12 , the current emission time of the selected sub-pixel during the first period of the blank period may correspond to a spare time generated in the voltage charging time for sensing. The slack time generated during the voltage charging time may be defined as the time before the first switch signal Vpre is generated at logic high and then falls to logic low and then before the second switch signal Sam is generated at logic high. .

블랭크구간(Blank Time)의 제1기간 동안에 이루어지는 선택된 서브 픽셀의 전류 방출 시간은 충분한 블랙 표현을 위해, 블랭크구간(Blank Time)의 제2기간 동안에 이루어지는 선택된 서브 픽셀의 센싱 시간보다 길게 정의될 수 있다.The current emission time of the selected sub-pixel during the first period of the blank time may be defined to be longer than the sensing time of the selected sub-pixel during the second period of the blank time for sufficient black expression. .

이상 본 발명은 영상을 표시하지 않는 블랭크구간 동안에도 블랙을 표현할 수 있는 블랙 프레임 삽입 기법을 새롭게 구현하여 동영상 응답 속도(MPRT)와 표시품질을 향상시킬 수 있는 효과가 있다. 또한, 본 발명은 서브 픽셀에 포함된 소자의 열화를 센싱하기 위한 레퍼런스라인을 공유함과 더불어 이들에 연결된 서브 픽셀들의 구동 조건을 달리할 수 있는 구동 방식으로 배드 픽셀 보상을 수월하게 진행할 수 있는 효과가 있다.As described above, the present invention has the effect of improving the video response speed (MPRT) and display quality by newly implementing a black frame insertion technique that can express black even during a blank section in which no image is displayed. In addition, the present invention shares a reference line for sensing deterioration of a device included in the sub-pixels and provides an effect of easily compensating for bad pixels by using a driving method that allows different driving conditions for sub-pixels connected thereto there is

이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Although the embodiments of the present invention have been described above with reference to the accompanying drawings, the technical configuration of the present invention can be changed to other specific forms by those skilled in the art to which the present invention pertains without changing the technical spirit or essential features of the present invention. It will be appreciated that this may be practiced. Therefore, it should be understood that the embodiments described above are illustrative in all respects and not restrictive. In addition, the scope of the present invention is indicated by the claims to be described later rather than the above detailed description. In addition, all changes or modifications derived from the meaning and scope of the claims and their equivalents should be construed as being included in the scope of the present invention.

150: 표시패널 155: 스위치 회로부
140: 데이터 구동부 160: 보상 회로부
Sio_e: 이븐신호 Sio_o: 오드신호
TE1, TE2: 이븐라인 트랜지스터들
TO1, TO2: 오드라인 트랜지스터들
150: display panel 155: switch circuit part
140: data driver 160: compensation circuit unit
Sio_e: Even signal Sio_o: Odd signal
TE1, TE2: Even-Line Transistors
TO1, TO2: Offline Transistors

Claims (14)

영상을 표시하는 표시패널;
상기 표시패널 상의 이븐 트랜지스터와 오드 트랜지스터를 갖는 스위치 회로부; 및
상기 스위치 회로부에 연결된 보상 회로부를 포함하고,
상기 이븐 트랜지스터와 상기 오드 트랜지스터의 교번 동작에 의해 상기 표시패널의 서브 픽셀들은 센싱값을 마련하기 위해 전압이 충전되는 전압 충전 서브 픽셀과, 블랙을 표시하기 위해 전류가 방출되는 전류 방출 서브 픽셀로 구분되는 발광표시장치.
a display panel for displaying an image;
a switch circuit unit having an even transistor and an odd transistor on the display panel; and
Comprising a compensation circuit unit connected to the switch circuit unit,
By alternating operation of the even transistor and the odd transistor, the sub-pixels of the display panel are divided into a voltage-charged sub-pixel that is charged with a voltage to provide a sensed value, and a current-emitting sub-pixel that emits a current to display black. light emitting display device.
제1항에 있어서,
상기 서브 픽셀들에 대한 전압 충전과 전류 방출은
상기 표시패널 상에 영상을 미표시하는 블랭크구간 동안 이루어지는 발광표시장치.
According to claim 1,
Voltage charging and current emission for the sub-pixels are
A light emitting display device formed during a blank period in which no image is displayed on the display panel.
제2항에 있어서,
상기 전압 충전 서브 픽셀에 대한 전압 충전과 상기 전류 방출 서브 픽셀에 대한 전류 방출은 상기 블랭크구간 동안 동시에 이루어지는 발광표시장치.
3. The method of claim 2,
A light emitting display device in which voltage charging to the voltage charging sub-pixel and current emitting to the current emitting sub-pixel are simultaneously performed during the blank period.
제2항에 있어서,
상기 전압 충전 서브 픽셀과 상기 전류 방출 서브 픽셀은
상기 블랭크구간마다 교번하도록 변경되는 발광표시장치.
3. The method of claim 2,
The voltage charging sub-pixel and the current emitting sub-pixel are
A light emitting display device that is changed to be alternated for each blank section.
제2항에 있어서,
상기 전압 충전 서브 픽셀과 상기 전류 방출 서브 픽셀은
상기 스위치 회로부를 경유하여 상기 보상 회로부의 채널 하나를 공유하는 서브 픽셀들인 발광표시장치.
3. The method of claim 2,
The voltage charging sub-pixel and the current emitting sub-pixel are
and sub-pixels sharing one channel of the compensation circuit unit via the switch circuit unit.
제1항에 있어서,
상기 제1이븐 트랜지스터는 이븐신호라인에 게이트전극이 연결되고 제1서브 픽셀의 제1레퍼런스라인에 제1전극이 연결되고 상기 보상 회로부의 제N채널에 제2전극이 연결되고,
상기 제1오드 트랜지스터는 오드신호라인에 게이트전극이 연결되고 제2서브 픽셀의 제2레퍼런스라인에 제1전극이 연결되고 상기 보상 회로부의 제N채널에 제2전극이 연결된 발광표시장치.
According to claim 1,
In the first even transistor, a gate electrode is connected to an even signal line, a first electrode is connected to a first reference line of a first sub-pixel, and a second electrode is connected to an N-th channel of the compensation circuit part;
In the first odd transistor, a gate electrode is connected to an odd signal line, a first electrode is connected to a second reference line of a second sub-pixel, and a second electrode is connected to an N-th channel of the compensation circuit unit.
제1항에 있어서,
상기 보상 회로부는
상기 표시패널 상의 선택된 서브 픽셀의 전류를 방출하기 위해 턴온 동작하는 제1스위치와,
상기 표시패널 상의 선택된 서브 픽셀의 센싱값을 취득하기 위해 턴온 동작하는 제2스위치를 포함하는 발광표시장치.
According to claim 1,
the compensation circuit
a first switch that turns on to emit current of a selected sub-pixel on the display panel;
and a second switch that is turned on to acquire a sensing value of the selected sub-pixel on the display panel.
서브 픽셀들에 데이터전압을 인가하는 단계; 및
상기 서브 픽셀들 중 적어도 하나에 대한 센싱값을 마련하기 위해 전압을 충전하고, 적어도 다른 하나에 블랙을 표시하기 위해 전류를 방출시키는 단계를 포함하는 발광표시장치의 구동방법.
applying a data voltage to the sub-pixels; and
and charging a voltage to provide a sensed value for at least one of the sub-pixels and emitting a current to display black in at least one of the sub-pixels.
제8항에 있어서,
상기 서브 픽셀들에 대한 전압 충전과 전류 방출은
상기 표시패널 상에 영상을 미표시하는 블랭크구간 동안 이루어지는 발광표시장치의 구동방법.
9. The method of claim 8,
Voltage charging and current emission for the sub-pixels are
A method of driving a light emitting display device during a blank period in which no image is displayed on the display panel.
제9항에 있어서,
상기 블랭크구간마다 전압이 충전되는 서브 픽셀과 전류가 방출되는 서브 픽셀의 위치를 교번하는 발광표시장치의 구동방법.
10. The method of claim 9,
A method of driving a light emitting display device in which positions of a sub-pixel charged with voltage and a sub-pixel from which current is emitted are alternated in each blank section.
제1 서브픽셀 및 제2 서브픽셀을 포함하는 표시패널;
상기 제1 서브픽셀과 전기적으로 연결된 이븐 트랜지스터 및 상기 제2 서브픽셀과 전기적으로 연결된 오드 트랜지스터를 갖는 스위치 회로부; 및
상기 스위치 회로부와 전기적으로 연결된 보상 회로부를 포함하고,
상기 표시패널의 제1 기간 동안, 상기 이븐 트랜지스터는 턴-오프되고, 상기 오드 트랜지스터는 턴-온되어 상기 제2 서브픽셀의 전류가 방출되고,
상기 표시패널의 제2 기간 동안, 상기 이븐 트랜지스터는 턴-온되고, 상기 오드 트랜지스터는 턴-오프되어 상기 제1 서브픽셀이 센싱되고,
상기 표시패널의 제3 기간 동안, 상기 이븐 트랜지스터는 턴-온되고, 상기 오드 트랜지스터는 턴-오프되어 상기 제1 서브픽셀의 전류가 방출되고,
상기 표시패널의 제4 기간 동안, 상기 이븐 트랜지스터는 턴-오프되고, 상기 오드 트랜지스터는 턴-온되어 상기 제2 서브픽셀이 센싱되는 발광표시장치.
a display panel including a first sub-pixel and a second sub-pixel;
a switch circuit unit having an even transistor electrically connected to the first sub-pixel and an odd transistor electrically connected to the second sub-pixel; and
Comprising a compensation circuit part electrically connected to the switch circuit part,
During the first period of the display panel, the even transistor is turned off, the odd transistor is turned on, and the current of the second subpixel is discharged;
During the second period of the display panel, the even transistor is turned on, the odd transistor is turned off, and the first subpixel is sensed;
During a third period of the display panel, the even transistor is turned on, the odd transistor is turned off, and the current of the first sub-pixel is discharged;
During a fourth period of the display panel, the even transistor is turned off and the odd transistor is turned on to sense the second subpixel.
제11항에 있어서,
상기 표시패널의 제1 기간 및 제2 기간은 상기 표시패널의 제1 블랭크구간에 포함되고, 상기 표시패널의 제3 기간 및 제4 기간은 상기 표시패널의 제2 블랭크구간에 포함되는 발광표시장치.
12. The method of claim 11,
The first period and the second period of the display panel are included in a first blank period of the display panel, and the third period and the fourth period of the display panel are included in a second blank period of the display panel. .
제11항에 있어서,
상기 제1 서브픽셀 및 상기 제2 서브픽셀에 데이터 전압을 인가하는 데이터 구동부를 더욱 포함하고,
상기 보상 회로부 및 상기 스위치 회로부는 상기 데이터 구동부의 내부에 포함되는 발광표시장치.
12. The method of claim 11,
a data driver for applying a data voltage to the first sub-pixel and the second sub-pixel;
The compensation circuit unit and the switch circuit unit are included in the data driver.
제11항에 있어서,
상기 보상 회로부는 상기 표시패널의 제2 기간 동안, 상기 제1 서브픽셀의 구동 트랜지스터의 문턱전압 또는 이동도를 센싱하고,
상기 보상 회로부는 상기 표시패널의 제4 기간 동안, 상기 제2 서브픽셀의 구동 트랜지스터의 문턱전압 또는 이동도를 센싱하는 발광표시장치.
12. The method of claim 11,
the compensation circuit unit senses a threshold voltage or mobility of a driving transistor of the first sub-pixel during a second period of the display panel;
The compensation circuit unit senses a threshold voltage or mobility of a driving transistor of the second sub-pixel during a fourth period of the display panel.
KR1020190176765A 2019-12-27 2019-12-27 Light Emitting Display Device and Driving Method of the same KR20210083946A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190176765A KR20210083946A (en) 2019-12-27 2019-12-27 Light Emitting Display Device and Driving Method of the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190176765A KR20210083946A (en) 2019-12-27 2019-12-27 Light Emitting Display Device and Driving Method of the same

Publications (1)

Publication Number Publication Date
KR20210083946A true KR20210083946A (en) 2021-07-07

Family

ID=76862210

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190176765A KR20210083946A (en) 2019-12-27 2019-12-27 Light Emitting Display Device and Driving Method of the same

Country Status (1)

Country Link
KR (1) KR20210083946A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230122436A (en) 2022-02-14 2023-08-22 나비랩 주식회사 Safety management system using artificial intelligence
US11915650B2 (en) 2022-04-04 2024-02-27 Samsung Display Co., Ltd. Sensing circuit, display device and method of operating a sensing circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230122436A (en) 2022-02-14 2023-08-22 나비랩 주식회사 Safety management system using artificial intelligence
US11915650B2 (en) 2022-04-04 2024-02-27 Samsung Display Co., Ltd. Sensing circuit, display device and method of operating a sensing circuit

Similar Documents

Publication Publication Date Title
US11967276B2 (en) Display device
US8497855B2 (en) Scan driving apparatus and driving method for the same
KR20190016858A (en) Display device, electronic device, and toggling circuit
KR20170074620A (en) Sub-pixel of organic light emitting display device and organic light emitting display device including the same
KR20210045169A (en) Light Emitting Display Device and Driving Method thereof
US8497820B2 (en) Display device and driving method thereof
WO2019053834A1 (en) Display device and drive method therefor
KR20240019198A (en) Light Emitting Display Device and Driving Method of the same
CN112669745A (en) Scan driver and display device having the same
US20180059464A1 (en) Electro-optical device, electronic apparatus, and control method of electro-optical device
JP2012047894A (en) Display device
KR20210083946A (en) Light Emitting Display Device and Driving Method of the same
KR102598198B1 (en) Light Emitting Display Device
KR20190136396A (en) Display device
CN116092440A (en) Display device and driving circuit
KR20230102885A (en) Light Emitting Display Device and Driving Method of the same
KR102582159B1 (en) Light Emitting Display
CN113129826A (en) Organic light emitting diode display device and driving method thereof
KR20180002092A (en) Organic light emitting display panel, organic light emitting display device, and the method for driving the organic light emitting display device
KR102593325B1 (en) Emitting Signal Generator and Light Emitting Display Device including the Emitting Signal Generator
US11972728B2 (en) Light emitting display device and driving method thereof
US11574604B2 (en) Display device and method for driving the same
US11763755B2 (en) Light emitting display device and driving method of the same
US20240105125A1 (en) Display device and data driving circuit
US20230300304A1 (en) Projection device and method of controlling projection device

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E90F Notification of reason for final refusal