KR100662459B1 - Hdmi 수신기 및 전송기 개발 장치 및 그 방법 - Google Patents

Hdmi 수신기 및 전송기 개발 장치 및 그 방법 Download PDF

Info

Publication number
KR100662459B1
KR100662459B1 KR1020050080093A KR20050080093A KR100662459B1 KR 100662459 B1 KR100662459 B1 KR 100662459B1 KR 1020050080093 A KR1020050080093 A KR 1020050080093A KR 20050080093 A KR20050080093 A KR 20050080093A KR 100662459 B1 KR100662459 B1 KR 100662459B1
Authority
KR
South Korea
Prior art keywords
hdmi
stream
outputting
receiving
module
Prior art date
Application number
KR1020050080093A
Other languages
English (en)
Inventor
허재영
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050080093A priority Critical patent/KR100662459B1/ko
Priority to US11/511,459 priority patent/US20070049117A1/en
Priority to EP06291373A priority patent/EP1761053A3/en
Application granted granted Critical
Publication of KR100662459B1 publication Critical patent/KR100662459B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/4405Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video stream decryption
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42646Internal components of the client ; Characteristics thereof for reading from or writing on a non-volatile solid state storage medium, e.g. DVD, CD-ROM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/60Network structure or processes for video distribution between server and client or between remote clients; Control signalling between clients, server and network components; Transmission of management data between server and client, e.g. sending from server to client commands for recording incoming content stream; Communication details between server and client 
    • H04N21/63Control signaling related to video distribution between client, server and network components; Network processes for video distribution between server and clients or between remote clients, e.g. transmitting basic layer and enhancement layers over different transmission paths, setting up a peer-to-peer communication via Internet between remote STB's; Communication protocols; Addressing
    • H04N21/633Control signals issued by server directed to the network components or client
    • H04N21/6332Control signals issued by server directed to the network components or client directed to client
    • H04N21/6334Control signals issued by server directed to the network components or client directed to client for authorisation, e.g. by transmitting a key
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/913Television signal processing therefor for scrambling ; for copy protection
    • H04N2005/91357Television signal processing therefor for scrambling ; for copy protection by modifying the video signal
    • H04N2005/91364Television signal processing therefor for scrambling ; for copy protection by modifying the video signal the video signal being scrambled
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/84Television signal recording using optical recording
    • H04N5/85Television signal recording using optical recording on discs or drums
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/8042Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

본 발명은 HDMI 수신기 및 전송기 개발 장치 및 그 방법에 관한 것이다. 본 발명은, HDCP(High-bandwidth Digital Content Protection)로 암호화된 HDMI(High Definition Multimedia Interface) 스트림(stream)을 암호화 해제하여 출력하는 암호해제부; 및 상기 암호해제부로부터 수신한 HDMI 스트림에 대해 소정의 HDMI 수신 알고리즘을 수행한 후, 상기 스트림을 출력하는 HDMI 수신 검증부를 포함하여 이루어지는 HDMI 수신기 개발 장치 및 그 방법과, HDCP(High-bandwidth Digital Content Protection)로 암호화된 HDMI(High Definition Multimedia Interface) 스트림(stream)을 암호화 해제하여 출력하는 암호해제부; 및 상기 암호해제부로부터 수신한 HDMI 스트림에 대해 소정의 HDMI 전송 알고리즘을 수행한 후, 상기 스트림을 출력하는 HDMI 전송 검증부를 포함하여 이루어지는 HDMI 전송기 개발 장치 및 그 방법을 제공한다.
따라서, 본 발명에 의하면 HDCP로 암호화된 HDMI 스트림의 암호화를 해제하여 소정의 수신 혹은 전송 알고리즘을 수행함으로써, HDMI 수신기 및 전송기의 개발 및 검증을 용이하게 하는 장점이 있다.
HDMI, HDCP, HDMI Receiver, HDMI Transmitter, FPGA, DVI

Description

HDMI 수신기 및 전송기 개발 장치 및 그 방법 {Apparatus for Developing of HDMI Receiver and HDMI Transmitter and its Method}
도 1(a)는 HDMI 미사용시 DVD와 TV의 연결 구성도.
도 1(b)는 HDMI 사용시 DVD와 TV의 연결 구성도.
도 2는 HDMI 스트림에 HDCP 암호화를 적용시킨 블록 구성도의 예.
도 3은 본 발명의 바람직한 제 1 실시예에 따른 HDMI 수신기(Receiver)의 개발 환경의 블록 구성도.
도 4는 본 발명의 바람직한 제 2 실시예에 따른 HDMI 전송기(Transmitter)의 개발 환경의 블록 구성도.
도 5는 본 발명의 바람직한 제 3 실시예에 따른 HDMI 수신기 개발 방법의 흐름도.
도 6은 본 발명의 바람직한 제 4 실시예에 따른 HDMI 전송기 개발 방법의 흐름도.
본 발명은, HDMI(High Definition Multimedia Interface) 개발 환경에 관한 것으로서, 보다 상세하게는 HDCP로 암호화된 HDMI 스트림의 암호화를 해제하여 소정의 수신 혹은 전송 알고리즘을 수행함으로써, HDMI 수신기 및 전송기의 개발 및 검증을 용이하게 하는 HDMI 수신기 및 전송기 개발 장치 및 그 방법에 관한 것이다.
DVI(Digital Visual Interface)는, LCD 패널과 같은 디지털 디스플레이 기기가 일반화되면서 디지털 기기와 연결할 때 신호를 아날로그로 변경할 필요가 없기 때문에 디지털 전송의 규격을 위해 만들어진 디지털 규격이다. DVI는 DDWG(Digital Display Working Group)에서 제정한 규격으로서, 기본적인 원리는 VGA에서 나온 화면데이터와 컨트롤데이터는 TMDS(Transition-Minimized Differential Signaling)라는 장치를 통해 채널로 분리되어 전송되고, 다시 TMDS에서 이 데이터를 조합하여 화면데이터, 컨트롤데이터로 만들어 내어 화면에 표시하게 된다. 아날로그의 변환과정이 없이 영상이 디지털로 바로 입력되므로 샤프니스(sharpness) 손실로 인한 뭉개짐, 잔상 현상, 잡티, 계조,글자 가독성등 아날로그 신호에서 발생하는 신호의 손실에서 DVI는 왜곡 없는 더 좋은 화면을 제공한다. 또한, 아날로그(analog) VGA규격에서 문제가 되었던 것은 제조사 및 각 Graphic board社에 따른 출력신호의 품질편차가 심하다는 것인데, DVI규격이 보편화하면 업체간 품질편차가 줄어들게 된다.
차세대 디지털 인터페이스(Digital Interface)인 HDMI(High Definition Multimedia Interface)는 상술한 DVI 기술을 바탕으로 한 것으로서, 기존의 비디오(video), 오디오(audio), 컨텐츠 보호(contents protection)까지 한꺼번에 제공함 으로써, 현재 출시되는 중고가형 HD(High Definition) 멀티디미어에서 채택되고 있다. 도 1(a)는 HDMI 미사용시 DVD와 TV의 연결 구성도이고, 도 1(b)는 HDMI 사용시 DVD와 TV의 연결 구성도이다. 도 1(a) 및 도 1(b)에서 볼 수 있듯이, HDMI를 이용하면 여러 케이블을 이용할 필요없이 한 개의 케이블을 이용하여 DVD 플레이어와 TV를 연결할 수 있다. HDMI에서의 전송 방식은, DVI에서와 마찬가지로 TMDS를 이용할 수 있다.
HDMI는 컨텐츠를 보호하기 위한 암호화(encryption)를 수행할 수 있는데, 일반적으로 인텔(Intel)사에서 개발한 HDCP(High-bandwidth Digital Content Protection)를 암호화 기법으로 사용한다. 도 2는 HDMI 스트림에 HDCP 암호화를 적용시킨 블록 구성도의 예이다. 도 2(a)는 HDMI 전송 칩 내부에 HDCP 암호화를 구현한 경우이고, 도 2(b)는 MPEG Decoder 칩 내부에 HDCP 암호화를 구현한 경우이다.
종래의 HDMI 수신기(Receiver) 및 HDMI 전송기(Transmitter)의 개발 환경에 의하면, 도 2에서 알 수 있듯이, HDMI 전송 칩에서 출력되는 스트림은 HDCP로 암호화되어 있는 TMDS 스트림이므로, HDCP 모듈의 개발을 거치지 않고서는 HDMI 개발이 어려운 문제점이 있었다. 또한, 검증된 HDMI 모듈 없이는 HDCP 모듈의 개발 역시 transmitter와 receiver 중 검증된 어느 하나의 장치가 있지 않은 한 개발 및 검증 자체에 어려움이 있는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위해 제안된 것으로서, 본 발명은 FPGA(Field-Programmable Gate Array)와 기 개발된 HDMI 칩을 장착한 I/O 보드 (Input/Output Board)를 이용하여 HDCP 암호화가 해제된 스트림을 얻을 수 있는 HDMI 수신기 및 전송기 개발 장치 및 그 방법을 제공하는데 그 목적이 있다.
본 발명의 다른 목적은, 상기 HDCP 암호화가 해제된 스트림을 얻은 후 다양한 HDMI 수신 혹은 전송 알고리즘을 수행해 봄으로써, HDMI 모듈 개발을 용이하게 하는 HDMI 수신기 및 전송기 개발 장치 및 그 방법을 제공하는 것이다.
상기의 목적을 달성하기 위한 본 발명의 일 양상으로서, 본 발명에 따른 HDMI 수신기 개발 장치는, HDCP(High-bandwidth Digital Content Protection)로 암호화된 HDMI(High Definition Multimedia Interface) 스트림(stream)을 암호화 해제하여 출력하는 암호해제부와, 상기 암호해제부로부터 수신한 HDMI 스트림에 대해 소정의 HDMI 수신 알고리즘을 수행한 후, 상기 스트림을 출력하는 HDMI 수신 검증부를 포함하여 이루어진다.
상기 암호해제부는, 상기 HDMI 스트림을 수신하여 암호화 해제하는 HDMI 수신 모듈과 상기 HDMI 수신 모듈로부터 암호화 해제된 HDMI 스트림을 수신하여 출력하는 HDMI 전송 모듈을 포함하여 구성된다.
또한, 상기 암호해제부는, HDMI 1.1 버전(version)으로 구현되는 것이 바람직하다.
상기 HDMI 수신 검증부는, 상기 HDMI 전송 모듈로부터 상기 암호화 해제된 HDMI 스트림을 수신하는 DVI(Digital Visual Interface) 수신 모듈과, 상기 DVI 수신 모듈로부터 상기 HDMI 스트림을 수신하여 소정의 HDMI 수신 알고리즘을 수행하 는 FPGA(Field-Programmable Gate Array) 칩과, 상기 FPGA 칩으로부터 수신한 HDMI 스트림을 출력하는 DVI 전송 모듈을 포함하여 구성된다.
본 발명의 다른 양상으로서, 본 발명에 따른 HDMI 전송기 개발 장치는, HDCP(High-bandwidth Digital Content Protection)로 암호화된 HDMI(High Definition Multimedia Interface) 스트림(stream)을 암호화 해제하여 출력하는 암호해제부와, 상기 암호해제부로부터 수신한 HDMI 스트림에 대해 소정의 HDMI 전송 알고리즘을 수행한 후, 상기 스트림을 출력하는 HDMI 전송 검증부를 포함하여 이루어진다.
상기 암호해제부는, HDMI 수신 모듈을 포함하고, 상기 HDMI 전송 검증부는, 상기 HDMI 수신 모듈로부터 상기 암호화 해제된 HDMI 스트림을 수신하여 소정의 HDMI 전송 알고리즘을 수행하는 FPGA(Field-Programmable Gate Array) 칩과 상기 FPGA 칩으로부터 수신한 HDMI 스트림을 출력하는 DVI 전송 모듈을 포함하여 구성된다.
본 발명의 또 다른 양상으로서, 본 발명에 따른 HDMI 수신기 개발 방법은, HDCP로 암호화된 HDMI 스트림을 수신하는 단계와, 상기 수신한 HDMI 스트림의 상기 암호화를 해제하는 단계와, 상기 암호화 해제된 HDMI 스트림에 대해 소정의 HDMI 수신 알고리즘을 수행하는 단계와, 상기 HDMI 수신 알고리즘이 수행된 HDMI 스트림을 출력하는 단계를 포함하여 이루어진다.
본 발명의 또 다른 양상으로서, 본 발명에 따른 HDMI 전송기 개발 방법은, HDCP로 암호화된 HDMI 스트림을 수신하는 단계와, 상기 수신한 HDMI 스트림이 상기 암호화를 해제하는 단계와, 상기 암호화 해제된 HDMI 스트림에 대해 소정의 HDMI 전송 알고리즘을 수행하는 단계와, 상기 HDMI 전송 알고리즘이 수행된 HDMI 스트림을 출력하는 단계를 포함하여 이루어진다.
본 발명의 상술한 목적, 특징들 및 장점은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 보다 분명해질 것이다. 이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다. 또한, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명은 생략한다.
도 3은 본 발명의 바람직한 제 1 실시예에 따른 HDMI 수신기(Receiver)의 개발 환경의 블록 구성도이다.
도 3을 참조하여, 본 발명에 따른 HDMI 수신기 개발 장치의 바람직한 제 1 실시예를 상세히 설명하면 다음과 같다.
본 발명의 바람직한 제 1 실시예에 따른 HDMI 수신기 개발 장치는, DVD(Digital Versatile Disc) 플레이어(300), 암호해제부(310), HDMI 수신 검증부(320) 및 디스플레이부(330)를 포함하여 구성된다.
상기 암호해제부(310)는, 상기 DVD 플레이어(300)로부터 HDCP로 암호화된 HDMI 스트림을 수신하고, 상기 HDMI 스트림의 HDCP 암호화를 해제하여 출력한다. 상기 DVD 플레이어(300)로부터 출력되는 HDMI 스트림은 이미 HDCP로 암호화된 스트림으로서, 검증된 HDCP 모듈이 없이는 HDMI 모듈 개발을 위해서는 사용할 수 없는 스트림이므로, 상기 암호해제부(310)에서 HDCP 암호화를 해제하는 것이다. 상기 암호해제부(310)는, 상기 DVD 플레이어(300)로부터 HDMI 스트림을 수신하여 암호화 해제하는 HDMI 수신 모듈(311)과 상기 HDMI 수신 모듈(311)로부터 암호화 해제된 HDMI 스트림을 수신하여 출력하는 HDMI 전송 모듈(313)을 포함하여 구성되는 것이 바람직하다. 또한, 상기 HDMI 수신 모듈(311) 및 HDMI 전송 모듈(313)은 HDMI 1.1 이상의 버전(version)으로 구현되는 것이 바람직하다. HDMI 1.0 버전은 HDCP 암호화를 해제할 수 없기 때문에, HDCP 암호화의 해제를 위해서 HDMI 1.1 이상의 버전을 사용하는 것이다.
상기 HDMI 수신 검증부(320)는, 상기 암호해제부(310)로부터 수신한 HDMI 스트림에 대해 소정의 HDMI 수신 알고리즘을 수행한 후, 상기 스트림을 상기 디스플레이부(330)로 출력한다. 상기 HDMI 수신 검증부(320)는, 상기 HDMI 전송 모듈(313)로부터 상기 암호화 해제된 HDMI 스트림을 수신하는 DVI(Digital Visual Interface) 수신 모듈(321)과, 상기 DVI 수신 모듈(321)로부터 상기 HDMI 스트림을 수신하여 소정의 HDMI 수신 알고리즘을 수행하는 FPGA(Field-Programmable Gate Array) 칩(323)과, 상기 FPGA 칩(323)으로부터 수신한 HDMI 스트림을 출력하는 DVI 전송 모듈(325)을 포함하여 구성되는 것이 바람직하다.
상기 FPGA 칩(323)은, 이미 설계된 하드웨어를 반도체로 생산하기 직전 최종적으로 하드웨어의 동작 및 성능을 검증하기 위해 제작하는 중간 개발물 형태의 집적 회로(IC: Integrated Circuit)를 말한다. 반도체 제조업자 측면에서 보면 양산되어 일반적 용도로 사용되므로 범용 IC의 범주에 속하고, 사용자 측면에서 보면 사용자 요구에 맞게 프로그래밍하여 사용할 수 있으므로 주문형 반도체(ASIC) 범주에 속한다. 즉, 본 발명에서 상기 FPGA 칩(323)을 이용하여 다양한 HDMI 수신 알고리즘을 프로그래밍하여 사용할 수 있다.
따라서, 상기 HDMI 수신 검증부(320)는, 개발하고자 하는 HDMI 모듈, 즉, 디지털 텔레비젼(Digital TV) 혹은 모니터에 장착될 HDMI 수신기(Receiver)에 해당한다. HDMI 수신기 개발자는, 다양한 HDMI 수신 알고리즘을 상기 FPGA 칩(323)에 구현하여 실행해 볼 수 있고, 실행 결과는 상기 디스플레이부(330)를 통해 확인 혹은 검증할 수 있게 된다. 상기 디스플레이부(330)는, 디지털 텔레비젼(DTV) 혹은 모니터(monitor)일 수 있다.
도 4는 본 발명의 바람직한 제 2 실시예에 따른 HDMI 전송기(Transmitter)의 개발 환경의 블록 구성도이다.
도 4를 참조하여, 본 발명에 따른 HDMI 전송기 개발 장치의 바람직한 제 2 실시예를 상세히 설명하면 다음과 같다.
본 발명의 바람직한 제 2 실시예에 따른 HDMI 전송기 개발 장치는, DVD(Digital Versatile Disc) 플레이어(400), 암호해제부(410), HDMI 전송 검증부(420) 및 디스플레이부(430)를 포함하여 구성된다.
상기 암호해제부(410)는, 상기 DVD 플레이어(400)로부터 HDCP로 암호화된 HDMI 스트림을 수신하고, 상기 HDMI 스트림의 HDCP 암호화를 해제하여 출력한다.
상기 암호해제부(410)는, HDCP로 암호화된 HDMI 스트림을 수신하여 상기 암호화를 해제하는 HDMI 수신 모듈로 구성되는 것이 바람직하다.
상기 HDMI 전송 검증부(420)는, 상기 HDMI 수신 모듈로부터 상기 암호화 해제된 HDMI 스트림을 수신하여 소정의 HDMI 전송 알고리즘을 수행하는 FPGA(Field-Programmable Gate Array) 칩(421)과, 상기 FPGA 칩으로부터 수신한 HDMI 스트림을 출력하는 DVI 전송 모듈(423)을 포함하여 구성되는 것이 바람직하다.
상기 FPGA 칩(421)에 관한 설명은 상술하였으므로 생략하기로 한다. 즉, 도 4에 도시된 FPGA 칩(421)에는 다양한 HDMI 전송 알고리즘이 구현될 수 있다. 상기 FPGA 칩(421)은, 오디오, 비디오 및 콘트롤 신호를 HDMI 포맷(format)으로 전환하고, 상기 DVI 전송 모듈(423)은, TMDS로 인코딩하여 상기 디스플레이부(430)로 전송한다. 즉, 상기 HDMI 전송 알고리즘의 실행 결과는 상기 디스플레이부(430)를 통해 확인 혹은 검증할 수 있게 된다.
도 5는 본 발명의 바람직한 제 3 실시예에 따른 HDMI 수신기 개발 방법의 흐름도이다.
도 5를 참조하여, 본 발명에 따른 HDMI 수신기 개발 방법의 바람직한 제 3 실시예를 상세히 설명하면 다음과 같다.
먼저, HDCP로 암호화된 HDMI 스트림을 수신하고[S500], 상기 수신한 HDMI 스트림의 HDCP 암호화를 해제한다[S510].
그 후, 상기 암호화 해제된 HDMI 스트림에 대해 소정의 HDMI 수신 알고리즘을 수행한 후[S520], 상기 HDMI 스트림을 출력한다[S530].
여기서, 상기 HDCP 암호화 및 해제, HDMI 스트림 및 HDMI 수신 알고리즘 등에 관한 세부적인 특징은, 본 발명에 따른 HDMI 수신기 개발 장치의 바람직한 제 1 실시예에서 설명한 바와 동일하다.
도 6은 본 발명의 바람직한 제 4 실시예에 따른 HDMI 전송기 개발 방법의 흐름도이다.
도 6을 참조하여, 본 발명에 따른 HDMI 전송기 개발 방법의 바람직한 제 4 실시예를 상세히 설명하면 다음과 같다.
먼저, HDCP로 암호화된 HDMI 스트림을 수신하고[S600], 상기 수신한 HDMI 스트림의 HDCP 암호화를 해제한다[S610].
그 후, 상기 암호화 해제된 HDMI 스트림에 대해 소정의 HDMI 전송 알고리즘을 수행한 후[S620], 상기 HDMI 스트림을 출력한다[S630].
여기서, 상기 HDCP 암호화 및 해제, HDMI 스트림 및 HDMI 전송 알고리즘 등에 관한 세부적인 특징은, 상술한 바와 동일하다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니다.
상기에서 설명한 본 발명에 따른 HDMI 수신기 및 전송기 개발 장치 및 그 방법의 효과를 설명하면 다음과 같다.
첫째, 본 발명에 의하면, FPGA(Field-Programmable Gate Array)와 기 개발된 HDMI 칩을 장착한 I/O 보드(Input/Output Board)를 이용함으로써, HDCP 암호화가 해제된 스트림을 얻을 수 있는 효과가 있다.
둘째, 본 발명에 의하면, 상기 HDCP 암호화가 해제된 스트림을 얻은 후 다양한 HDMI 수신 혹은 전송 알고리즘을 수행해 봄으로써, HDMI 모듈을 용이하게 개발할 수 있는 효과가 있다.

Claims (9)

  1. HDCP(High-bandwidth Digital Content Protection)로 암호화된 HDMI(High Definition Multimedia Interface) 스트림(stream)을 암호화 해제하여 출력하는 암호해제부; 및
    상기 암호해제부로부터 수신한 HDMI 스트림에 대해 소정의 HDMI 수신 알고리즘을 수행한 후, 상기 스트림을 출력하는 HDMI 수신 검증부를
    포함하여 이루어지는 HDMI 수신기 개발 장치.
  2. 제 1 항에 있어서, 상기 암호해제부는,
    상기 HDMI 스트림을 수신하여 암호화 해제하는 HDMI 수신 모듈; 및
    상기 HDMI 수신 모듈로부터 암호화 해제된 HDMI 스트림을 수신하여 출력하는 HDMI 전송 모듈을
    포함하여 이루어지는 HDMI 수신기 개발 장치.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 암호해제부는,
    HDMI 1.1 버전(version)으로 구현된 것을 특징으로 하는 HDMI 수신기 개발 장치.
  4. 제 2 항에 있어서, 상기 HDMI 수신 검증부는,
    상기 HDMI 전송 모듈로부터 상기 암호화 해제된 HDMI 스트림을 수신하는 DVI(Digital Visual Interface) 수신 모듈;
    상기 DVI 수신 모듈로부터 상기 HDMI 스트림을 수신하여 소정의 HDMI 수신 알고리즘을 수행하는 FPGA(Field-Programmable Gate Array) 칩;
    상기 FPGA 칩으로부터 수신한 HDMI 스트림을 출력하는 DVI 전송 모듈을
    포함하여 이루어지는 HDMI 수신기 개발 장치.
  5. HDCP(High-bandwidth Digital Content Protection)로 암호화된 HDMI(High Definition Multimedia Interface) 스트림(stream)을 암호화 해제하여 출력하는 암호해제부; 및
    상기 암호해제부로부터 수신한 HDMI 스트림에 대해 소정의 HDMI 전송 알고리즘을 수행한 후, 상기 스트림을 출력하는 HDMI 전송 검증부를
    포함하여 이루어지는 HDMI 전송기 개발 장치.
  6. 제 5 항에 있어서, 상기 암호해제부는,
    HDMI 수신 모듈을 포함하고,
    상기 HDMI 전송 검증부는,
    상기 HDMI 수신 모듈로부터 상기 암호화 해제된 HDMI 스트림을 수신하여 소정의 HDMI 전송 알고리즘을 수행하는 FPGA(Field-Programmable Gate Array) 칩과;
    상기 FPGA 칩으로부터 수신한 HDMI 스트림을 출력하는 DVI 전송 모듈을
    포함하여 이루어지는 HDMI 전송기 개발 장치.
  7. HDCP로 암호화된 HDMI 스트림을 수신하는 단계;
    상기 수신한 HDMI 스트림의 상기 암호화를 해제하는 단계;
    상기 암호화 해제된 HDMI 스트림에 대해 소정의 HDMI 수신 알고리즘을 수행하는 단계;
    상기 HDMI 수신 알고리즘이 수행된 HDMI 스트림을 출력하는 단계를
    포함하여 이루어지는 HDMI 수신기 개발 방법.
  8. 제 7 항에 있어서, 상기 HDMI 수신 단계와 암호화 해제 단계는,
    HDMI 1.1 버전(version)으로 구현된 것을 특징으로 하는 HDMI 수신기 개발 방법.
  9. HDCP로 암호화된 HDMI 스트림을 수신하는 단계;
    상기 수신한 HDMI 스트림이 상기 암호화를 해제하는 단계;
    상기 암호화 해제된 HDMI 스트림에 대해 소정의 HDMI 전송 알고리즘을 수행하는 단계;
    상기 HDMI 전송 알고리즘이 수행된 HDMI 스트림을 출력하는 단계를
    포함하여 이루어지는 HDMI 전송기 개발 방법.
KR1020050080093A 2005-08-30 2005-08-30 Hdmi 수신기 및 전송기 개발 장치 및 그 방법 KR100662459B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050080093A KR100662459B1 (ko) 2005-08-30 2005-08-30 Hdmi 수신기 및 전송기 개발 장치 및 그 방법
US11/511,459 US20070049117A1 (en) 2005-08-30 2006-08-29 Data verification apparatus and data verification method
EP06291373A EP1761053A3 (en) 2005-08-30 2006-08-29 Data verification apparatus and data verification method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050080093A KR100662459B1 (ko) 2005-08-30 2005-08-30 Hdmi 수신기 및 전송기 개발 장치 및 그 방법

Publications (1)

Publication Number Publication Date
KR100662459B1 true KR100662459B1 (ko) 2007-01-02

Family

ID=37517056

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050080093A KR100662459B1 (ko) 2005-08-30 2005-08-30 Hdmi 수신기 및 전송기 개발 장치 및 그 방법

Country Status (3)

Country Link
US (1) US20070049117A1 (ko)
EP (1) EP1761053A3 (ko)
KR (1) KR100662459B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101499924B1 (ko) * 2008-02-28 2015-03-06 실리콘 이미지, 인크. 데이터 스트림의 사전 인증 및 처리를 위한 방법과 장치와 시스템

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8971525B2 (en) * 2007-02-26 2015-03-03 Ati Technologies Ulc Method, module and system for providing cipher data
KR20140095014A (ko) * 2011-12-21 2014-07-31 인텔 코오퍼레이션 압축되지 않은 비디오 인터커넥트들 상의 송신을 위한 이미지 데이터의 지각적 무손실 압축
US9398344B2 (en) * 2012-06-08 2016-07-19 Lg Electronics Inc. Image display apparatus, mobile terminal and method for operating the same
WO2015194101A1 (ja) * 2014-06-16 2015-12-23 パナソニックIpマネジメント株式会社 再生方法および再生装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7139398B2 (en) * 2001-06-06 2006-11-21 Sony Corporation Time division partial encryption
US20050144468A1 (en) * 2003-01-13 2005-06-30 Northcutt J. D. Method and apparatus for content protection in a personal digital network environment
US8572408B2 (en) * 2002-11-05 2013-10-29 Sony Corporation Digital rights management of a digital device
US7634090B2 (en) * 2003-09-26 2009-12-15 Genesis Microchip Inc. Packet based high definition high-bandwidth digital content protection
WO2005057535A2 (en) * 2003-12-05 2005-06-23 Motion Picture Association Of America Secure video system for display adaptor
KR100662464B1 (ko) * 2005-09-28 2007-01-02 엘지전자 주식회사 멀티미디어 단말기

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101499924B1 (ko) * 2008-02-28 2015-03-06 실리콘 이미지, 인크. 데이터 스트림의 사전 인증 및 처리를 위한 방법과 장치와 시스템
US9143507B2 (en) 2008-02-28 2015-09-22 Lattice Semiconductor Corporation Method, apparatus, and system for pre-authentication and processing of data streams

Also Published As

Publication number Publication date
EP1761053A2 (en) 2007-03-07
EP1761053A3 (en) 2007-11-21
US20070049117A1 (en) 2007-03-01

Similar Documents

Publication Publication Date Title
US11722712B2 (en) Source device, content providing method using the source device, sink device and controlling method of the sink device
US8253860B2 (en) System, method and devices for HDMI transmission using a commonly supported media format
US7755653B2 (en) Image display system and receiver device
TWI353789B (en) Messaging interface for protected digital outputs
US20050027993A1 (en) Transmitting device, receiving device and transmitting/receiving system
US20040125953A1 (en) Broadcasting signal output apparatus and method thereof
KR101891147B1 (ko) 에이치디엠아이 신호로 방송 수신기의 듀얼 디스플레이를 위한 휴대용 단말기의 장치 및 방법
US20080133249A1 (en) Audio data transmitting device and audio data receiving device
KR100662459B1 (ko) Hdmi 수신기 및 전송기 개발 장치 및 그 방법
US20090040287A1 (en) Video communication device and video communication method
JP5172591B2 (ja) 無線伝送システム
KR101151148B1 (ko) 무선 송신을 위한 멀티미디어 디스플레이 시스템 및 멀티미디어 디스플레이 방법
KR102573758B1 (ko) 다중 디스플레이 시스템을 구성하는 디스플레이 장치 및 그 제어 방법
WO2010070812A1 (ja) データ送信回路
KR101369390B1 (ko) Av 입력신호 판단기능을 구비한 영상재생장치 및 그 방법
JP2008158208A (ja) 画像出力装置及び画像出力方法
KR200418064Y1 (ko) 팝 노이즈를 제거할 수 있는 미디어 싱크 디바이스
KR20050056513A (ko) 디스플레이 장치의 hdcp 정보를 제공하는 dvi출력을 갖는 호스트 및 그 방법
IE85208B1 (en) Messaging interface for protected digital outputs
TWM512272U (zh) 影音訊號處理器
KR20100036643A (ko) 영상처리장치 및 그 제어방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee