KR100303580B1 - 송신기,엔코딩장치및송신방법 - Google Patents

송신기,엔코딩장치및송신방법 Download PDF

Info

Publication number
KR100303580B1
KR100303580B1 KR1019930009772A KR930009772A KR100303580B1 KR 100303580 B1 KR100303580 B1 KR 100303580B1 KR 1019930009772 A KR1019930009772 A KR 1019930009772A KR 930009772 A KR930009772 A KR 930009772A KR 100303580 B1 KR100303580 B1 KR 100303580B1
Authority
KR
South Korea
Prior art keywords
signal
bit allocation
sub
allocation information
digital
Prior art date
Application number
KR1019930009772A
Other languages
English (en)
Inventor
프란시스쿠스안토니우스크네페켄스
게라르두스코르넬리스페트루스로크호프
Original Assignee
요트.게.아. 롤페즈
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 요트.게.아. 롤페즈
Application granted granted Critical
Publication of KR100303580B1 publication Critical patent/KR100303580B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/66Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission
    • H04B1/667Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission using a division in frequency subbands

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Optical Communication System (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Burglar Alarm Systems (AREA)

Abstract

전송 시스템은 서브-대역 코딩된 신호를 송신하는 송신기를 포함하는데, 상기 서브-대역-코딩된 신호는 제 2 디지탈 신호(제 2 도)내에 수용되며, 상기 제 2 디지탈 신호는 할당 정보, 스케일링 계수 정보 및 샘플을 합체한다. 수신기 단부에서 상기 수신된 신호에 대해 추가 신호 처리 조작을 실행하기 위해서, 비트 할당 정보가 이러한 목적을 위해서 송신기 단부에서 이미 적용되었다. 어떠한 유형의 추가 신호 처리 조작이 실행되어야 하는가를 나타내는 신호 처리 제어 신호는 상기 비트 할당 정보와 함께 송신될 수도 있다. 상기 비트 할당 정보가 송신기 단부에서 이용될 수 있는 방법의 두 가지 가능성이 기술되었다.

Description

송신기, 엔코딩 장치 및 송신 방법
제 1a 내지 1c 도는 전송 시스템에서의 송신기 도시도.
제 2 도는 송신기에 의해 발생된 제 2 디지탈 신호 도시도.
제 3 도는 본 발명에 따른 송신기의 제 2 실시예의 일부 도시도.
제 4 도는 제 3 도 정정 수단의 일 실시예 도시도.
제 5 도는 수신기의 일 실시예도시도.
* 도면의 주요부분에 대한 부호의 설명
2 : 분할 수단 7 : 비트 할당 수단
14 : 신호 결합 유니트 21 : 송신기의 신호 처리 수단
36 : 합성 필터 수단 55 : 수신기의 신호 처리 수단
본 발명은 디지탈 전송 시스템에서 전송 매체를 통하여 광대역 신호를 송신 및 수신하기 위한 송신기와 수신기 그리고 기록 캐리어(매체)에 관한 것이다.
이 명세서의 말미에 있는 참고 목록중 참고 (2)인 EP 402,973 A1은 소정의 샘플링 주파스 Fs 로 샘플링되는 광대역 신호, 예로서 디지탈 오디오 신호를 전송매체를 통해 전송되는 디지탈 전송 시스템용 송신기를 기술한다.
상기 송신기는, 광대역 신호를 수신하기 위한 입력 단자와, 광대역 신호에 응답하여 감소된 샘플링 주파수로 다수의 M개의 협대역 서브-신호들을 발생하는 신호 분할 수단으로서, 그 목적을 위해서, 상기 신호 분할 수단은 상기 광대역 신호를 주파수에 따라 증가하는 대역 수 m을 가진 연속적 서브-대역들로 분할하며, m은 1≤ m ≤M 이고, 서브-신호는 연속적 신호 블록들로 구성되고, 각각의 신호 블록은 q개의 샘플을 포함하는, 상기 신호 분할 수단과, 서브-대역에서 신호 블럭의 q개의 샘플을 나타내는 비트의 양을 나타내는 비트 할당 정보를 발생하며, 상기 비트 할당 정보를 인가하는 비트 할동 수단과, 상기 신호 분할 수단에 결합되고, 상기 비트 할당 수단의 비트 할당 정보에 응답하여 블록들 내의 상기 M개의 서브-신호들을 양자화 하는 데에 적합한 양자화 수단과, 상기 양자화된 서브-신호들 및 비트 할당 정보를 연속 프레임들로 구성된 제 2 디지탈 신호의 프레임 내에 수용하는 수단과, 상기 전송 매체를 통해 전송되기에 적합하도록 상기 제 2 디지탈 신호를 제 3 디지탈 신호로 변환하는 코딩 수단과, 상기 제 3 디지탈 신호를 상기 전송 매체에 인가하는 수단을 포함한다. 이것은 광대역 신호를 서브-대역 코딩하는 서브-대역 코더를 포함하는 송신기이다. 전송 매체는 자기 매체일 수 있다. 그러면, 송신기는 참고 목록의 참고 (6a) 및 (6b)인 EP 457.390 A1 및 EP 457.391 A1 에서 더욱 상세하게 기술된 DCC 형태의 자기 기록 장치일 수도 있다.
본 발명의 목적은 송신기를 개선시켜 더욱 양호한 신호 전송이 실현될 수 있도록 두 가지의 기본적 제안을 제공하는 것이다.
제 1 안에서는 송신기가 신호 처리 수단과 제 2 신호 분할 수단을 더욱 포함하는데, 상기 신호 처리 수단은 입력 단자에 결합된 입력부와 출력부 및 제어 신호 입력부를 가지며, 상기 제 2 신호 분할 수단은 신호 처리 수단의 출력부에 결합된 입력부를 가지며, 신호 처리 수단의 처리된 디지탈 신호에 응답하여 감소된 샘플링 주파수에서 다수의 M개의 서브-신호를 발생하는데, 이 목적을 위해 제 2 분할 수단은 처리된 광대역 신호를 대역 수 m 을 가진 연속적인 서브-대역으로 분할하며, 여기서 m 은 주파수에 따라 증가하며, m은 1≤m≤M 이고, 상기 비트 할당 수단은 제 2 신호 분할 수단에 결합되어 상기 처리된 광대역 신호로부터 얻어진 서브 신호로 부터 상기 비트 할당 정보를 도출하고, 상기 신호 처리 수단은 상기 신호 처리 수단의 제어 신호 입력부에 인가되는 신호 처리 제어 신호에 의존하여 광대역 신호를 처리하도록 적응되는 것을 특징으로 한다.
제 2 안에서 상기 송신기는, 제어 신호 입력부를 가지며 상기 비트 할당 수단과 양자화 수단에 결합된 정정 수단을 더욱 포함하는데, 상기 정정 수단은 상기 정정 수단의 제어 신호 입력부에 인가되는 신호 처리 제어 신호에 의존해 상기 비트 할당 수단의 비트 할당 정보를 정정하며 상기 정정된 비트 할당 정보를 상기 양자화 수단에 인가하기에 적합한 것을 특징으로 한다.
본 발명은 다음의 인식에 기초를 두고 있다.
기록 및 재생 장치와 같은 송신기-수신기 시스템은 일반적으로 전체적인 전송 체인(chain)이 주파수 함수로서 평탄한(flat) 전달 특성을 갖도록 형성된다.
또한, 오디오 재생 장치에서 신호 처리기 사용이 증가하고 있는데, 상기 처리기를 가짐으로써 상기 재생된 신호는 수신기 단부에서 추가로 처리되어 원하는 공간 음향 효과를 얻는다. 한 예로써 반향(reverberation)을 들 수 있다. 재생 신호가 이러한 방법으로 추가 처리된다면, 듣는 사람은 콘서트 홀이나 교회 안에 있는 것 같은 느낌을 받는다. 그러나, 주파수 정정과 같은 다른 형태의 신호 처리 작동으로도 예로서 째즈, 고전 음악 또는 디스코 음악의 재생에서 바람직한 추가 효과를 얻을 수 있다.
본 발명의 목적은 송신기에서 평탄한 전달 특성이 유지되는 통상적인 전송이 가능하지만 재생 단부에서 추가적인 신호 처리 조작이 또한 가능하도록 전송 매체를 통하여 전송된 정보를 적응시키는 것이다. 실제로, 본 발명은 통상적인 전송이 여전히 가능하면서도 또한 특수 효과의 최적 재생이 실현될 수 있도록 송신기에서 비트 할당의 최적화를 실현한다.
위에서 언급한 두가지 제안에서, 이 목적은 수신기에서 요구될 추가적 신호처리 조작을 비트 할당에서 이미 고려함으로써 실현된다. 실제로, 비트 할당에서 최악의 상황이 고려되어, 두 가지 상황, 즉, 통상적 재생의 상황과 추가적 신호 처리 조작에 의한 재생의 상황에서 만족스런 재생을 하기 위해서 충분한 비트가 할당 된다.
만일 추가적 신호 처리 조작이 수행될 때 신호가 주어진 주파수 범위에서 비교적 큰 정도로 증폭된다면, 이러한 큰 증폭은 관련 주파수 범위에서 신호의 샘플에 더 많은 비트를 적용함으로써 비트 할당에서 고려되어만 할 것이다. 그러면 양자화 후 샘플들은 더 많은 비트에 의해 표시된다.
만일 모든 이용가능한 비트가 비트 할당의 통상적인 모드에서 할당되었다면, 참고 (6a)와 (6b)에서 기술된 바와 같이, 다수의 샘플에 비트의 여분의 할당을 하는 것은 다른 샘플에는 보다 적은 비트를 할당해야 하는 것을 뜻한다. 이것은 통상적 비트 할당 절차에서 필요한 최소 수보다 더 많은 비트가 이미 할당된 샘플로부터 비트를 취함으로써 실현될 수 있다. 만일 모든 비트가 통상적 비트 할당 절차에서 할당되지 않으면, 다른 샘플에서 비트를 취하지 않고도 여분의 할당을 실현하기 위한 비트가 여전히 남아 있다.
본 발명에 따른 송신기는 전송 매체에 신호 처리 제어 신호를 인가하는 수단을 포함하는 것을 추가적 특징으로 한다. 이것은 수신기 단부에서 신호 처리 제어 신호를 다시 검출할 수 있게 하여, 수신기 단부에서의 추가적 신호 처리 조작이 자동적으로, 즉, 검출된 신호 처리 제어 신호를 수신기의 신호 처리 수단에 인가함으로써 실현될 수 있다.
신호 처리 제어 신호는 수신기의 디스플레이에 추가적으로 인가될 수 있다. 그러면, 이 제어 신호의 영향하에서, 디스플레이는 신호에 대해 수행된 추가 신호 처리 조작의 유형의 표시를 가시화 한다.
서류(2)는 수신기에서 재생될 오디오 정보에 주파수 엠퍼시스가 어떻게 수행되어 픽-업 단부에서 오디오 정보에 이미 수행된 프리-엠퍼시스를 보상하는지를 기술하는 것이라는 것을 유의하여야 한다. 재생시 이 주파수 엠퍼시스가 가능하도록 하기 위해, 사용될 주파수 엠퍼시스의 유형을 지시하는 정보가 전송된다. 이 주파수 엠퍼시스는 전송 채널의 결함을 보상하기 위한 것이다. 따라서 그것은 공간적 음향 효과와 같은 추가 효과를 얻기 위한 신호 처리 조작이 실행되어야만 하는 것을 지시하는 정보가 아니다.
본 발명의 이것 및 다른 양상은 아래에 기술된 실시예와 관련해 명백하게 설명될 것이다.
제 1 도중 제 1a 도는 송신기의 코딩 장치를 도시한다. 광대역 디지탈 신호가 입력 단자(1)에 인가된다. 이것은 대략 20kHz 대역폭을 갖는 오디오 신호일 수 있다. 오디오 신호는 스테레오인 오디오 신호일 수 있다. 이 경우에, 스테레오 오디오 신호의 두 신호 부분중 오직 하나의 신호 부분(즉 왼쪽 또는 오른쪽 신호 부분)이 기술될 것이다. 다른 신호 부분도 동일하게 다루어진다.
입력(1)은 예로써 샘플링 주파수 44kHz 에서 오디오 신호 좌측의 신호 부분의 16-비트 샘플을 수신한다. 오디오 신호는 분할 수단을 포함한 서브-대역 코더(2)로 인가된다. 서브-대역 코더(2)내의 분할 수단은 다수의 M개의 필터, 즉, 저역 필터(LP), M-2 대역 필터(BP) 및 고역 필터(HP)로 오디오 신호를 M개의 서브-대역에 걸쳐 분포시킨다. 예로써 M 을 32 라 한다. M개의 서브-대역 신호는 참고 번호 9 로 표시된 블럭에서 샘플링 주파수가 감소한다. 이 블럭에서 샘플링 주파수는 M 인자에 의해 감소된다. 이렇게 해서 얻어진 신호는 출력부(3.1, 3.2...., 3.M)으로 출력된다. 최하위 서브-대역(SB1)의 신호는 출력부(3.1)에, 그 다음 하위 서브-대역(SB2)는 출력부(3.2)에 최상위 서브-대역(SBM)은 출력부(3.M)에 제공된다. 출력부(3.1 내지 3.M)에서의 신호는 16 또는 그 이상, 예로 24 비트 수로 표현되는 연속적인 샘플 형태를 가진다. 관계된 실시예에서 모든 서브-대역(SB1내지 SBM)는 같은 폭을 가진다.
그러나 이것은 필수적인 것은 아니다. Krasner 의 종래 기술 출판물(3)에서, 예로서 대역폭이 각각의 주파수 범위에서 인간의 귀의 임계 대역의 대역폭에 대략 대응되는 다수의 서브 대역으로의 분할이 주어진다.
서브-대역 코더(2)의 동작은 이미 광범위하게 기술되었으므로 더 이상 설명하지 않을 것이다. 본 명세서에서 필요한 곳에서 참고된 참조문헌 (1), (3), (5)를 참조한다.
제 1c 도에서 보는 바와 같이 서브-대역 신호는 q 개의 연속 샘플로 이루어진 연속적인 신호 블록으로 결합되고, 관련된 양자화가(Q1내지 QM)에 인가된다. 양자화기 Qm 에서 샘플은 양자화되어 16보다 적은 비트수 nm을 가진 양자화된 샘플을 형성한다.
제 1 도는 q 개의 연속적인 샘플의 신호 블럭 상태의 좌측 서브-대역 신호가 어떻게 관련 양자화기(Qm)에 인가되는가를 도시한다. 유사하게, q 개의 연속적인 샘플의 신호 블럭 상태의 우측 서브-대역 신호도 관련 양자화기(도시안됨)에 인가된다. 양자화동안, 서브-대역 신호 부분의 q개의 연속 샘플의 신호 블럭은 더 적은 비트수로 양자화된다. 예로 q를 12 라 하자. 신호 블럭의 q 샘플은 먼저 스케일링된다. 이 스케일링은 번호 10 으로 표시된 블럭에서 q 샘플의 진폭을 신호 블록내의 최대 절대치를 가진 샘플의 진폭으로 나눔으로써 실행된다. 서브-대역 SBm의 신호 블럭에서 최대 진폭을 가진 샘플의 진폭은 스케일링 계수 SFm을 주는데, 참조문헌(2)를 참조하기 바란다. 그 후에, 현재 -1 과 +1 사이의 진폭 범위내에 있는 스케일링된 샘플의 진폭은 양자화된다.
종래 기술 서류(2)에서 이 양자화를 광범위하게 설명하므로 이 서류의 제 24도, 25 도 및 제 26 도 및 그 서류의 관련된 설명을 참조하기 바란다.
서브-대역(SB1내지 SBM)내의 양자화된 샘플은 그 후에 출력부(4.1 에서 4.M)로 출력된다.
입력 단자(1)는 신호 처리 수단(20) 입력부에도 결합된다. 상기 신호 처리 수단(20)은 앞서 서술한대로 요구되는 추가 효과를 얻도록 입력 신호에 신호 처리 조작을 실행한다. 이것은 예로써 신호 처리 수단(20)이 오디오 신호에 반향을 추가하여 재생시 청취자는 콘서트 홀이나 교회 안에 있는 것 같은 느낌을 받는 것을 뜻 할 수 있다. 신호 처리 수단(20)은 또한 입력 신호에 대하여 주파수 정정을 실행 하거나 동적 범위(Dynamic range)의 압축 또는 신장을 실행할 수도 있다. 이러한 신호 처리 조작은 째즈나 디스코 음악을 위해 종종 사용된다.
입력 단자(1)에 인가되는 신호는 아날로그 신호일 수 있다. D/A 변환은 처리기(20)의 하류 쪽에서만 일어날 수 있다. 이 경우에, 또 제2 A/D 변환기는 입력 단자(1)와 분할 수단(2) 입력부간의 접속부에, 또한 신호 처리기(20)로의 분기선의 하류 쪽에 합체된다. 신호 처리기(20)는 현재 아날로그이다. 또는 A/D 변환이 신호 처리기(20)의 상류쪽에서 일어나게 할 수 있는데, 예로서 입력 단자(1)와 분할 수단(2)의 입력부간의 접속부, 그리고 신호 처리기(20)로의 분기선의 상류쪽에서 일어날 수 있다. 이 경우에 처리기(20)는 디지탈이다.
신호 처리기(20)는 신호 처리 제어 신호가 인가되는 제어 신호 입력부(21)를 갖는다. 입력 신호에 행해지는 신호 처리 동작의 유형을 나타내는 신호 처리 제어 신호의 영향 아래에서, 신호 처리기(20)는 신호 처리 동작의 이러한 유형에 따라 입력 신호를 처리한다. 이렇게 처리된 신호는 제 2 분할 수단(2') 입력부에 인가되는데 이 수단은 분할 수단(2)와 유사하다. 따라서 입력 신호를 처리해서 얻어진 M 서브-대역 신호는 출력부(22.1 내지 22.M)에 나타난다.
출력(22.1 내지 22.M)은 요구되는 비트를 결정하는 수단(6)의 각 입력부(5.1 내지 5.M)에 결합된다. 수단(6)은 서브-대역(SB1내지 SBm)내의 처리된 신호의 서브-대역 신호의 q 샘플로 구성된 신호 블럭에 대해 요구되는 비트수 bm 을 결정 하는데, 신호 블럭은 시간에 대해 서로 대응된다. 요구 비트수 bm 은 처리된 신호의 서브 대역 신호의 q 개의 샘플의 신호 블럭내의 q 샘플이 순서 번호 m 을 가진 서브-대역에서 양자화될 비트의 수에 관련되는 수이다.
요구되는 비트수를 결정하는 수단(6)에 의해 유도된 비트 요구수(b1내지 bM)는 비트 할당 수단(7)에 인가된다. 비트 요구수( b1내지 bM)로부터 출발하여, 상기 비트 할당 수단(7)은 처리된 신호로부터 얻어진 서브-대역 신호내의 대응 신호 불럭의 q 샘플이 양자화되는 비트의 실제 수(n1내지 nM)를 결정한다. n1내지 nM까지의 수에 대응되는 제어 신호는 리드선(8.1 내지 8.M)을 통해 각각의 양자화기(Q1내지 QM)에 인가된다. 그 특징은 신호 처리기(20)에서 처리되지 않은 신호가 신호 처리기(20)에서 처리된 신호로부터 얻은 비트 할당 정보(n1내지 nM)에 기초해서 양자화 된다는 것이다.
물론, 처리되지 않은 신호의 신호 경로, 또는 반대로 처리된 신호의 신호 경로 즉 최소 지연을 갖는 신호 경로에서의 올바른 지연의 도입으로 인해, 주어진 M 대응 신호 블럭의 집합에 대한 비트 할당 정보는 관계된 M 대응 신호 블록의 관련 집합이 양자화기(Q1내지 QM) 입력부에 나타나는 순간에 비트 할당 수단(7)의 출력에서 이용가능 한 것이 보장될 수 있다.
참고 목록중 서류(6a)와 (6b)는 요구 비트수를 결정하는 수단(6)과 비트 할당 수단(7)이 어떻게 작용하는가를 상세히 기술한다.
서브-대역 신호의 신호 블럭내의 양자화된 샘플은 신호 결합 유니트(14)의 입력부(4.1 내지 4.M)에 인가된다. n1내지 nM까지의 수로 구성된 비트 할당 정보 또한 적절한 변환후에 결합 유니트(14)의 입력부(12.1 내지 12.M)에 인가된다. 서류(2)는 샘플을 표시하는 비트 수를 나타내는 비트 할당 정보내의 수가 y-비트 코드워드로 변환되었다는 것을 지적하는데, 여기서 y 는 4 이며, 서류(2)의 제 9도 를 참고하라. 스케일링 계수 (SF1내지 SFM)로 구성된 스케일링 계수 정보는 또한 적절한 변환 후에 결합 유니트(14)의 입력부(11.1 내지 11.M)에 인가된다.
제 1b 도는 송신기의 제 2 의 부분을 도시하는데, 여기서 송신되는 결합 유니트(14)와 더불어 제 2 의 코더(15) 및 입력에 제공된 신호를 전송 매체에 인가하는 수단(16)을 포함한다. 이 경우, 이 전송 매체는 자기 기록 캐리어이다.
서브-대역의 좌측 신호 부분에 대한 샘플, 비트 할당 정보 및 스케일링 계수 정보에 추가하여, 서브-대역의 우측 신호 부분에 대한 샘플, 비트 할당 정보 및 스케일링 계수 정보도 결합 유니트(14)에 인가된다. 결합 유니트(14)는 신호를 결합하고, 그 신호들을 결합 유니트(14) 출력부(17)에 나타나는 제2 디지털 신호의 연속적인 프레임내에 직렬로 수용한다.
제 2 도는 상기 제2 디지탈 신호의 포맷을 도시한다. 이 포맷은 필요시 참고로 포함된 참고 목록중 출판물(2)에서 광범위하게 기술되었다. 제 2 도는 연속적인 프레임 j-1, j, j+1 을 가진 제 2 디지탈 신호를 도시하고, 프레임이 어떻게 구성되었나를 도시한다. 프레임은 제 1 프레임 부분 FD1, 제 2 프레임 부분 FD2 및 제 3 프레임 부분 FD3 을 포함하는데, FD1 은 동기 정보를, FD2 는 할당 정보를 포함하며, FD3 은 먼저 환산 계수 정보를 포함하며 다음에 서브-대역에서 양자화된 신호의 샘플을 포함한다. 더 상세한 설명을 위해, 출판물(2)을 참고하기 바란다.
제 2 디지탈 신호는 제 2 코더(15)의 입력부(18)에 인가된다. 이 코더(15)에서, 제 2 디지탈 신호는 수신기 단말부에서 수신 정보의 오류 정정이 가능하도록 코딩된다. 이 목적을 위해, 예로 리드 솔로몬 코딩(Reed Solomon Coding) 및 인터리빙이 제 2 디지탈 신호에 대해 실행한다. 상기 신호는 전송될 정보가 전송 매체를 거쳐 전송되기 적합하도록 더욱 코딩된다. 이 목적을 위해, 예로 8-대-10 변환이 신호를 구성하는 8-비트 워드에 대해 실행된다. 이와 같은 8-대-10 변환은 예로 본 출원인의 명의로 출원된 유럽 특허 출원 150.082(PHN 11.117)(참고자료 7)에 기술되었다. 이 변환에서, 정보 단어는 8-비트 코드워드로부터 10-비트 코드워드로 변환된다.
이렇게 형성된 제 3 디지탈 신호는 출력부(19)로 출력된다. 이 출력부(19)는 자기 기록 캐리어상에 제 3 디지탈 신호를 기록하는 기록 수단으로서 형성된 수단(16)의 입력부에 결합되어 있다.
제어 신호 입력부(21)는 양호하게 결합 유니트(14)의 입력부(13)에도 결합 되어 있다. 결합 유니트(14)는 또한 프레임에 신호 처리 제어 신호를 인가하고 이 제어 신호에 관계된 정보를 프레임의 일부분, 양호하게 제 1 프레임 부분(FD1)에 저장하기 위해 적응된다.
제 3 도는 본 발명에 따른 송신기의 제 2 실시예의 제 1 부분을 도시한다. 이 부분은 제1도의 송신기의 제 1a 도에 도시한 부분 대신에 사용될 수 있다. 제 3 도의 부분은 제 1a 도와 거의 유사한데, 신호 처리 수단(20)과 제 2 분할 수단(2')이 제거되고, 반면에 정정 유닛(45)이 비트 할당 수당(7)과 양자화기(Q1내지 QM)에의 리드선(8.1 에서 8.M) 사이에 첨가되었다는 점이 다르다. 입력부(5.1 내지 5.M)는 또한 분할 수단(2)의 출력부(3.1 내지 3.M)에 알려진 방법으로 결합된다. 정정 수단(45)이 없는 장치는 알려진 방법으로 입력 신호를 코딩하는데, 이것은 수신기 단부에서 가능한 추가 신호 처리가 고려되지 않도록 이루어진다. 제어 신호 입력부(21)에 인가된 신호 처리 제어 신호의 영향하에, 정정 수단(45)은 이제 수신기 말단부에서의 신호 처리 조작이 고려되도록 비트 할당 수단(7)의 비트 할당 정보를 정정한다. 실제로, 이것은 정정 수단(45)이 비트 할당 수단(7)의 비트 할당 정보를 제 1 도의 장치에 의해 얻어진 할당 정보( n1내지 nM)로 변환시키는 것을 뜻한다.
상기 정정 수단은 제 4 도에서 도시되는 방식으로 형성될 수 있다. 입력부(46.1 에서 46.M)는 결합 유니트(48.1 에서 48.M)을 거쳐 출력부(47.1 에서 47.M)에 각각 결합된다. 제어 신호 입력부(21)는 마이크로프로세서(49)의 입력부(52)에 결합된다. 상기 마이크로프로세서(49)의 출력부(50.1 내지 50.M)는 결합 유니트(48.1 에서 48.M)의 제 2 입력부에 각각 결합된다.
입력부(21)에 제공된 제어 신호의 영향하에, 상기 마이크로프로세서(49)는 하나 또는 그 이상의 출력부(50.1 에서 50.M)에서 정정값을 생성하는데, 상기 정정 값은 결합 유니트(48.1 내지 48.M)로 인가된다. 제어 신호 유형에 따라, 결국 수신기 단부에서 오디오 정보에 실행된 신호 처리 조작 유형에 따라, 다른 정정값이 출력부(50.1 내지 50.M)로부터 공급된다. 다른 제어 신호, 결국 다른 신호 처리 조작에 대한 정정값의 집합은 예로써 마이크로프로세서(49) 내에서 관계된 메모리 위치 내에 저장될 수 있고, 제어 신호가 인가될 때에 관련 메모리 위치로부터 읽혀 진다. 정정값은 예로서 비트 할당 수단(7)에 의해 입력부(46.1 내지 46.M)로 인가된 값에 더해져야만 하는 값(샘플당 비트의 수로 주어짐)이다.
"반향"에 대해서, 이것은 예로서 다른 정정값의 집합이 q 샘플의 연속적인 신호 블럭에 대해 매 때마다 생성되어야 한다는 것이다.
제 5 도는 본 발명에 따른 수신기의 실시예를 도식으로 보여준다. 상기 수신기는 전송 매체로부터 제 3 디지탈 신호를 수신하는 수단(30)을 포함한다. 이 경우, 수단(30)은 자기 기록 캐리어로부터 정보를 판독하는 판독 수단으로서 형성된다. 판독된 제 3 디지탈 신호는 오류 정정 수단(32) 입력부(31)에 인가된다. 상기 오류 정정 수단(32)에서, 먼저 10-대-8 변환이 실시된다. 다음에, 오류 정정 및 가능한 디인터리빙 동작이 판독된 정보에 대해 실행된다. 이렇게 디코딩된 신호는 제 2 도에서 보여진 디지탈 신호에 다시 대응된다. 이 신호는 출력부(33)에 나타난다. 제 2 도에 도시된 바와 같이, 수단(35)은 프레임으로부터 각 서브-대역내의 각 신호 블럭에 대한 할당 정보, 스케일링 계수 정보 및 샘플을 도출한다. 역양자화 및 스케일링 계수로 승산된 후에, 서브-대역 신호(SB1내지 SBM)가 출력부(37.1 내지 37.M)에 나타난다. 이 서브-대역 신호는 합성 필터 수단(36)의 입력부(39.1 내지 39.M)에 제공되는데, 상기 합성 필터 수단(36)은 서브-대역 신호로부터 원래의 디지탈 신호를 구성한다. 상기 합성 필터 수단(36)의 동작은 참고 목록의 출판물(5)에서 광범위하게 설명되었다. 원래의 디지탈 신호는 가능한 한 D/A 변환후에 수단(36)에 의해 신호 처리 수단(55)의 입력부(56)에 제공된다. 처리 수단(55)에서 처리 후에, 처리된 신호는 수신기의 출력부(40)에 제공된다. 이 신호는 예로서 원래의 오디오 신호의 좌측 신호 부분이다. 물론, 수단(35)은 우측 신호 부분의 서브-대역 신호가 이용 가능한 M 개의 출력부를 가지는 것은 명백하다. 필터 수단(36)과 같은 합성 필터 수단 (도시되지 않음)은 상기 서브-대역 신호 부분으로부터 원래의 우측 신호 부분을 재구성하기 위해 존재한다.
수단(35)은 또한 프레임으로부터 신호 처리 제어 신호를 도출할 수 있고, 이 제어 신호를 신호 처리 수단(55)의 제어 신호 입력부(57)에 결합되어 있는 출력부(60)에 인가한다. 신호 처리 수단(55)의 작동은 제 1a 도를 참고하여 기술한 신호 처리 수단(20)의 작동과 동일하다.
출력부(60)는 디스플레이(59)의 입력부(58)에 더욱 결합될 수 있다. 디스플레이(59)에 인가된 제어 신호의 영향하에, 디스플레이는 처리 수단(55)에 의해 오디오 신호에 대해 어떠한 유형의 신호 처리 조작이 실행되었나를 보여준다.
본 발명의 설명의 대부분은 모노 신호(monosignal)의 코딩과 전송에 관한 것이라는 것을 유의해야 한다. 그러나, 본 발명은 그것에 한정되지는 않는다. 본 발명은 또한 두 신호 부분, 즉 좌측 및 우측이 각각의 서브-대역에 존재하는 스테레오 신호를 코딩하는 것에도 적용가능하다. 본 발명은 또한 하나 이상의 서브-대역 신호가 스테레오 강도 모드(stereo intensity mode)로 코딩될 수 있는 코딩 장치에도 적용가능하다. 강도 모드 코딩의 설명을 위해, 참고 목록의 출판물 (2) 와 (4)를 참고하기 바란다. 본 발명은 분할 수단이 광대역 신호를 서브-대역으로 분할하는 송신기에 한정되지 않고, 대신에 변환 코딩이 분할 수단에 사용될 수 있다는 것 또한 유의해야 한다.
< 참고 >
(1) 유럽 특허 출원 no. 289.080(PHN 12.018)
(2) 유럽 특허 출원 no. 402.973(PHN 13.241)
(3) IEEE ICASSP 80. vol.1, 327-331, 4월 9-11, 1980 M. A. Kransner "임계 대역 코더... 청각 시스템의 감지 필요조건에 기초한 음향 신호의 디지털 인코딩"("The critical band coder...Digital encoding of speech signals based on the perceptual requirements of the auditory system")
(4) 네덜란드 특허 출원 no. 9100173(PHN 13.581)
(5) 유럽 특허 출원 no. 400.755(PHQ 89.018A)
(6a) 네덜란드 특허 출원 no. 90.01.127(PHN 13.328)
(6b) 네덜란드 특허 출원 no. 90.01.128(PHN 13.329)
(7) 유럽 특허 출원 no. 150.082(PHN 11.117)

Claims (13)

  1. (2회 정정) 소정의 샘플링 주파수 Fs 로 샘플링되는 광대역 신호, 예로서 디지탈 오디오 신호를 전송 매체를 통해 전송하는 디지탈 전송 시스템용 송신기로서, 상기 광대역 신호를 수신하기 위한 입력 단자와, 상기 광대역 신호에 응답하여 감소된 샘플링 주파수로 다수의 M개의 협대역 서브-신호들을 발생하는 신호 분할 수단으로서, 그 목적을 위해서, 상기 신호 분할 수단은 상기 광대역 신호를 주파수에 따라 증가하는 대역 수 m을 가진 연속적 서브-대역들로 분할하며, m 은 1≤ m ≤ M 이고, 서브-신호는 연속적 신호 블록들로 구성되고, 각각의 신호 블록은 q개의 샘플들을 포함하는, 상기 신호 분할 수단과, 서브-대역에서 신호 블럭의 q개의 샘플들을 나타내는 비트들의 양을 나타내는 비트 할당 정보를 발생하며, 상기 비트 할당 정보를 인가하는 비트 할당 수단과, 상기 신호 분할 수단에 결합되고, 상기 비트 할당 수단의 비트 할당 정보에 응답하여 블록들 내의 상기 M개의 서브-신호들을 양자화 하는 데에 적합한 양자화 수단과, 상기 양자화된 서브-신호들 및 비트 할당 정보를 연속 프레임들로 구성된 제 2 디지탈 신호의 프레임 내에 수용하는 수단과, 상기 전송 매체를 통해 전송되기에 적합하도록 상기 제 2 디지탈 신호를 제 3 디지탈 신호로 변환하는 코딩 수단과, 상기 제 3 디지탈 신호를 상기 전송 매체에 인가하는 수단을 포함하는, 디지탈 전송 시스템용 송신기에 있어서, 상기 입력 단자에 결합된 입력부와, 출력부 및 제어 신호 입력부를 가진 신호 처리 수단을 더욱 포함하며, 상기 비트 할당 수단은 상기 신호 처리 수단에 결합되어 상기 처리된 광대역 신호로부터 상기 비트 할당 정보를 도출하며, 상기 신호 처리 수단은 상기 신호 처리 수단의 상기 제어 신호 입력부에 인가된 신호 처리 제어 신호에 따라 상기 광대역 신호를 처리하기에 적합한 것을 특징으로 하는 디지탈 전송 시스템용 송신기.
  2. (2회 정정) 소정의 샘플링 주파수 Fs 로 샘플링되는 광대역 신호, 예로서 디지탈 오디오 신호를 전송 매체를 통해 전송하는 디지탈 전송 시스템용 송신기로서, 상기 광대역 신호를 수신하기 위한 입력 단자와, 상기 광대역 신호에 응답하여 감소된 샘플링 주파수로 다수의 M개의 협대역 서브-신호들을 발생하는 신호 분할 수단으로서, 그 목적을 위해서, 상기 신호 분할 수단은 상기 광대역 신호를 주파수에 따라 증가하는 대역 수 m을 가진 연속적 서브-대역들로 분할하며, m은 1≤ m ≤ M 이고, 서브-신호는 연속적 신호 블록들로 구성 되고, 각각의 신호 블록은 q개의 샘플들을 포함하는, 상기 신호 분할 수단과, 서브-대역에서 신호 블럭의 q개의 샘플들을 나타내는 비트들의 양을 나타내는 비트 할당 정보를 발생하며, 상기 비트 할당 정보를 인가하는 비트 할당 수단과, 상기 신호 분할 수단에 결합되고, 상기 비트 할당 수단의 비트 할당 정보에 응답하여 블록들 내의 상기 M개의 서브-신호들을 양자화 하는 데에 적합한 양자화 수단과, 상기 양자화된 서브-신호들 및 비트 할당 정보를 연속 프레임들로 구성된 제 2 디지탈 신호의 프레임 내에 수용하는 수단과, 상기 전송 매체를 통해 전송되기에 적합하도록 상기 제 2 디지탈 신호를 제 3 디지탈 신호로 변환하는 코딩 수단과, 상기 제 3 디지탈 신호를 상기 전송 매체에 인가하는 수단을 포함하는, 디지탈 전송 시스템용 송신기에 있어서, 상기 비트 할당 수단과 양자화 수단에 결합된 정정 수단으로서, 상기 정정 수단은 제어 신호 입력부를 가지며, 상기 정정 수단은 상기 정정 수단의 상기제어 신호 입력부에 인가된 신호 처리 제어 신호에 따라 상기 비트 할당 수단의 비트 할당 정보를 정정하며 상기 정정된 비트 할당 정보를 상기 양자화 수단에 인가하기에 적합한, 상기 정정 수단을 더욱 포함하는 것을 특징으로 하는 디지탈 전송 시스템용 송신기.
  3. (2회 정정) 제 1 항에 있어서, 상기 전송 매체에 상기 신호 처리 제어 신호를 인가하는 수단을 더욱 포함하는 것을 특징으로 하는 디지털 전송 시스템용 송신기.
  4. (2회 정정) 제 1 항에 있어서, 상기 신호 처리 제어 신호가 상기 처리된 광대역 신호에서 공간적 음향 효과가 실현되도록 상기 광대역 신호에 대해 실행된 신호 처리 조작과 관계되는 것을 특징으로 하는 디지털 전송 시스템용 송신기.
  5. (2회 정정) 제 1 항에 있어서, 상기 송신기는 상기 제 3 디지탈 신호를 기록 캐리어 상에 기록하는 장치의 형태인 것을 특징으로 하는 디지털 전송 시스템용 송신기.
  6. (2회 정정) 제 2 항에 있어서, 상기 송신기는 상기 제 3 디지탈 신호를 기록 캐리어 상에 기록하는 장치의 형태인 것을 특징으로 하는 디지털 전송 시스템용 송신기.
  7. (2회 정정) 소정의 샘플링 주파수 Fs 로 샘플링되는 광대역 신호, 예로서 디지탈 오디오 신호를 엔코딩하는 장치로서, 상기 광대역 신호를 수신하기 위한 입력 단자와, 상기 광대역 신호에 응답하여 감소된 샘플링 주파수로 다수의 M개의 협대역 서브-신호들을 발생하는 신호 분할 수단으로서, 그 목적을 위해서, 상기 신호 분할 수단은 상기 광대역 신호를 주파수에 따라 증가하는 대역 수 m을 가진 연속적 서브-대역들로 분할하며, m은 1≤ m ≤ M 이고, 서브-신호는 연속적 신호 블록들로 구성되고, 각각의 신호 블록은 q개의 샘플들을 포함하는, 상기 신호 분할 수단과, 서브-대역에서 신호 블럭의 q개의 샘플들을 나타내는 비트들의 양을 나타내는 비트 할당 정보를 발생하며, 상기 비트 할당 정보를 인가하는 비트 할당 수단과, 상기 신호 분할 수단에 결합되고, 상기 비트 할당 수단의 비트 할당 정보에 응답하여 블록들 내의 상기 M개의 서브-신호들을 양자화 하는 데에 적합한 양자화 수단과, 상기 양자화된 서브-신호들 및 비트 할당 정보를 연속 프레임들로 구성된 제 2 디지탈 신호의 프레임 내에 수용하는 수단을 포함하는, 광대역 신호를 엔코딩하는 장치에 있어서, 상기 입력 단자에 결합된 입력부와, 출력부 및 제어 신호 입력부를 가진 신호 처리 수단을 더욱 포함하며, 상기 비트 할당 수단은 상기 신호 처리 수단에 결합되어 상기 처리된 광대역 신호로부터 상기 비트 할당 정보를 도출하며, 상기 신호 처리 수단은 상기 신호 처리 수단의 상기 제어 신호 입력부에 인가된 신호 처리 제어 신호에 따라 상기 광대역 신호를 처리하기에 적합한 것을 특징으로 하는 광대역 신호를 엔코딩하는 장치.
  8. (정정) 소정의 샘플링 주파수 Fs 로 샘플링되는 광대역 신호, 예로서 디지탈 오디오 신호를 엔코딩하는 장치로서, 상기 광대역 신호를 수신하기 위한 입력 단자와, 상기 광대역 신호에 응답하여 감소된 샘플링 주파수로 다수의 M개의 협대역 서브-신호들을 발생하는 신호 분할 수단으로서, 그 목적을 위해서, 상기 신호 분할 수단은 상기 광대역 신호를 주파수에 따라 증가하는 대역 수 m을 가진 연속적 서브-대역들로 분할하며, m은 1≤ m ≤ M 이고, 서브-신호는 연속적 신호 블록들로 구성되고, 각각의 신호 블록은 q개의 샘플들을 포함하는, 상기 신호 분할 수단과, 서브-대역에서 신호 블럭의 q개의 샘플들을 나타내는 비트들의 양을 나타내는 비트 할당 정보를 발생하며, 상기 비트 할당 정보를 인가하는 비트 할당 수단과, 상기 신호 분할 수단에 결합되고, 상기 비트 할당 수단의 비트 할당 정보에 응답하여 블록들 내의 상기 M개의 서브-신호들을 양자화 하는 데에 적합한 양자화 수단과, 상기 양자화된 서브-신호들 및 비트 할당 정보를 연속 프레임들로 구성된 제 2 디지탈 신호의 프레임 내에 수용하는 수단을 포함하는, 광대역 신호를 엔코딩하는 장치에 있어서, 상기 비트 할당 수단과 양자화 수단에 결합된 정정 수단으로서, 상기 정정 수단은 제어 신호 입력부를 가지며, 상기 정정 수단은 상기 정정 수단의 상기제어 신호 입력부에 인가된 신호 처리 제어 신호에 따라 상기 비트 할당 수단의 비트 할당 정보를 정정하며 상기 정정된 비트 할당 정보를 상기 양자화 수단에 인가하기에 적합한, 상기 정정 수단을 더욱 포함하는 것을 특징으로 하는 광대역 신호를 엔코딩 하는 장치.
  9. (정정) 소정의 샘플링 주파수 Fs 로 샘플링되는 광대역 신호, 예로서 디지탈 오디오 신호를 전송 매체를 통해 송신하는 방법으로서, 상기 광대역 신호를 수신하는 단계와, 상기 광대역 신호에 응답하여 상기 광대역 신호를 주파수에 따라 증가하는 대역 수 m을 가진 연속적 서브-대역들로 분할하므로써 감소된 샘플링 주파수로 다수의 M개의 협대역 서브-신호들을 발생하는 단계로서, m은 1≤ m ≤ M 이고, 서브-신호는 연속적 신호 블록들로 구성되고, 각각의 신호 블록은 q개의 샘플들을 포함하는, 상기 다수의 M개의 협대역 서브-신호들을 발생하는 단게와, 서브-대역에서 신호 블럭의 q개의 샘플들을 나타내는 비트들의 양을 나타내는 비트 할당 정보를 발생하는 단계와, 상기 비트 할당 정보에 응답하여 블록들 내의 상기 M개의 서브-신호들을 양자화 하는 단계와, 상기 양자화된 서브-신호들 및 비트 할당 정보를 연속 프레임들로 구성된 제 2 디지탈 신호의 프레임 내에 수용하는 단계와, 상기 전송 매체를 통해 전송되기에 적합하도록 상기 제 2 디지탈 신호를 제 3 디지탈 신호로 변환하는 단계와, 상기 제 3 디지탈 신호를 상기 전송 매체에 인가하는 단계를 포함하는, 광대역 신호를 송신하는 방법에 있어서, 신호 처리 제어 신호를 인가하는 단계와, 상기 신호 처리 제어 신호에 따라 상기 광대역 신호를 신호 처리하는 단계와, 상기 처리된 광대역 신호로부터 상기 비트 할당 정보를 도출하는 단계를 더욱 포함하는 것을 특징으로 하는 광대역 신호를 송신하는 방법.
  10. (정정) 소정의 샘플링 주파수 Fs 로 샘플링되는 광대역 신호, 예로서 디지탈 오디오 신호를 전송 매체를 통해 송신하는 방법으로서, 상기 광대역 신호를 수신하는 단계와, 상기 광대역 신호에 응답하여 상기 광대역 신호를 주파수에 따라 증가하는 대역 수 m을 가진 연속적 서브-대역들로 분할하므로써 감소된 샘플링 주파수로 다수의 M개의 협대역 서브-신호들을 발생하는 단계로서, m은 1≤ m ≤ M 이고, 서브-신호는 연속적 신호 블록들로 구성되고, 각각의 신호 블록은 q개의 샘플들을 포함하는, 상기 다수의 M개의 협대역 서브-신호들을 발생하는 단계와, 서브-대역에서 신호 블럭의 q개의 샘플들을 나타내는 비트들의 양을 나타내는 비트 할당 정보를 발생하는 단계와, 상기 비트 할당 정보에 응답하여 블록들 내의 상기 M개의 서브-신호들을 양자화 하는 단계와, 상기 양자화된 서브-신호들 및 비트 할당 정보를 연속 프레임들로 구성된 제 2 디지탈 신호의 프레임 내에 수용하는 단계와, 상기 전송 매체를 통해 전송되기에 적합하도록 상기 제 2 디지탈 신호를 제 3 디지탈 신호로 변환하는 단계와, 상기 제 3 디지탈 신호를 상기 전송 매체에 인가하는 단계를 포함하는, 광대역 신호를 송신하는 방법에 있어서, 신호 처리 제어 신호를 인가하는 단계와, 상기 비트 할당 정보 발생 단계에서 도출된 상기 비트 할당 정보를 상기 신호 처리 제어 신호에 따라 정정하는 단계와, 상기 서브-신호들을 상기 정정된 비트 할당 정보에 응답하여 양자화하는 단계를 더욱 포함하는 것을 특징으로 하는 광대역 신호를 송신하는 방법.
  11. (정정) 제 2 항에 있어서, 상기 전송 매체에 상기 신호 처리 제어 신호를 인가하는 수단을 더욱 포함하는 것을 특징으로 하는 디지탈 전송 시스템용 송신기.
  12. (정정) 제 2 항에 있어서, 상기 신호 처리 제어 신호가 상기 처리된 광대역 신호에서 공간적 음향 효과가 실현되도록 상기 광대역 신호에 대해 실행된 신호 처리 조작과 관계되는 것을 특징으로 하는 디지털 전송 시스템용 송신기.
  13. (정정) 제 5 항 또는 제 6 항에 있어서, 상기 기록 캐리어는 자기 기록 캐리어인 것을 특징으로 하는 디지털 전송 시스템용 송신기.
KR1019930009772A 1992-06-02 1993-06-01 송신기,엔코딩장치및송신방법 KR100303580B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP92201579 1992-06-02
EP92201579.7 1992-06-02

Publications (1)

Publication Number Publication Date
KR100303580B1 true KR100303580B1 (ko) 2001-11-22

Family

ID=8210647

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930009772A KR100303580B1 (ko) 1992-06-02 1993-06-01 송신기,엔코딩장치및송신방법

Country Status (7)

Country Link
US (1) US5440596A (ko)
JP (1) JP3572090B2 (ko)
KR (1) KR100303580B1 (ko)
AT (1) ATE183345T1 (ko)
DE (1) DE69325950T2 (ko)
SG (1) SG44018A1 (ko)
TW (1) TW235392B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851715B1 (ko) * 2005-05-31 2008-08-11 야마하 가부시키가이샤 데이터의 압축 및 압축해제를 위한 방법, 장치 및 회로

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6289308B1 (en) * 1990-06-01 2001-09-11 U.S. Philips Corporation Encoded wideband digital transmission signal and record carrier recorded with such a signal
JP2778482B2 (ja) * 1994-09-26 1998-07-23 日本電気株式会社 帯域分割符号化装置
US5734677A (en) * 1995-03-15 1998-03-31 The Chinese University Of Hong Kong Method for compression of loss-tolerant video image data from multiple sources
US5956674A (en) * 1995-12-01 1999-09-21 Digital Theater Systems, Inc. Multi-channel predictive subband audio coder using psychoacoustic adaptive bit allocation in frequency, time and over the multiple channels
JPH11502394A (ja) * 1996-01-12 1999-02-23 フィリップス、エレクトロニクス、ネムローゼ、フェンノートシャップ 広帯域デジタル情報信号を送信するための送信機とその方法、及び受信機
EP0880235A1 (en) * 1996-02-08 1998-11-25 Matsushita Electric Industrial Co., Ltd. Wide band audio signal encoder, wide band audio signal decoder, wide band audio signal encoder/decoder and wide band audio signal recording medium
EP0798866A2 (en) 1996-03-27 1997-10-01 Kabushiki Kaisha Toshiba Digital data processing system
US6516299B1 (en) * 1996-12-20 2003-02-04 Qwest Communication International, Inc. Method, system and product for modifying the dynamic range of encoded audio signals
US6732070B1 (en) * 2000-02-16 2004-05-04 Nokia Mobile Phones, Ltd. Wideband speech codec using a higher sampling rate in analysis and synthesis filtering than in excitation searching
JP5652658B2 (ja) * 2010-04-13 2015-01-14 ソニー株式会社 信号処理装置および方法、符号化装置および方法、復号装置および方法、並びにプログラム
WO2017026247A1 (ja) * 2015-08-12 2017-02-16 株式会社村田製作所 コンデンサおよびその製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4455649A (en) * 1982-01-15 1984-06-19 International Business Machines Corporation Method and apparatus for efficient statistical multiplexing of voice and data signals
US4535472A (en) * 1982-11-05 1985-08-13 At&T Bell Laboratories Adaptive bit allocator
NL8402444A (nl) * 1984-01-20 1986-03-03 Philips Nv Werkwijze voor het overdragen van informatie, codeerinrichting voor toepassing in de werkwijze en decodeerinrichting voor toepassing in de werkwijze.
US4899384A (en) * 1986-08-25 1990-02-06 Ibm Corporation Table controlled dynamic bit allocation in a variable rate sub-band speech coder
NL8700985A (nl) * 1987-04-27 1988-11-16 Philips Nv Systeem voor sub-band codering van een digitaal audiosignaal.
NL9000338A (nl) * 1989-06-02 1991-01-02 Koninkl Philips Electronics Nv Digitaal transmissiesysteem, zender en ontvanger te gebruiken in het transmissiesysteem en registratiedrager verkregen met de zender in de vorm van een optekeninrichting.
EP0400222A1 (en) * 1989-06-02 1990-12-05 ETAT FRANCAIS représenté par le Ministère des Postes, des Télécommunications et de l'Espace Digital transmission system using subband coding of a digital signal
JPH03181232A (ja) * 1989-12-11 1991-08-07 Toshiba Corp 可変レート符号化方式
US5367608A (en) * 1990-05-14 1994-11-22 U.S. Philips Corporation Transmitter, encoding system and method employing use of a bit allocation unit for subband coding a digital signal
US5365553A (en) * 1990-11-30 1994-11-15 U.S. Philips Corporation Transmitter, encoding system and method employing use of a bit need determiner for subband coding a digital signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851715B1 (ko) * 2005-05-31 2008-08-11 야마하 가부시키가이샤 데이터의 압축 및 압축해제를 위한 방법, 장치 및 회로

Also Published As

Publication number Publication date
TW235392B (ko) 1994-12-01
US5440596A (en) 1995-08-08
DE69325950D1 (de) 1999-09-16
SG44018A1 (en) 1997-11-14
ATE183345T1 (de) 1999-08-15
DE69325950T2 (de) 2000-02-17
JPH0685765A (ja) 1994-03-25
JP3572090B2 (ja) 2004-09-29

Similar Documents

Publication Publication Date Title
KR100279094B1 (ko) 디지털신호부호화장치
JP3178026B2 (ja) ディジタル信号符号化装置及び復号化装置
JP2756515B2 (ja) 可聴信号の知覚符号化方法および音声信号伝送方法
JP3926399B2 (ja) オーディオ信号コーディング中にノイズ置換を信号で知らせる方法
EP0537361B1 (en) High efficiency digital data encoding and decoding apparatus
JP3278900B2 (ja) データ符号化装置及び方法
KR100419546B1 (ko) 신호부호화방법및장치,신호복호화방법및장치,및신호전송방법
US5581654A (en) Method and apparatus for information encoding and decoding
US6415251B1 (en) Subband coder or decoder band-limiting the overlap region between a processed subband and an adjacent non-processed one
US5214742A (en) Method for transmitting a signal
JPH08190764A (ja) ディジタル信号処理方法、ディジタル信号処理装置及び記録媒体
JP3765622B2 (ja) オーディオ符号化復号化システム
JPH04304029A (ja) ディジタル音声信号符号化方法
JPH08237132A (ja) 信号符号化方法及び装置、信号復号化方法及び装置、並びに情報記録媒体及び情報伝送方法
JPH07336232A (ja) 情報符号化方法及び装置、情報復号化方法及び装置、並びに情報記録媒体
KR100512208B1 (ko) 디지탈신호처리방법,디지탈신호처리장치,디지탈신호기록방법,디지탈신호기록장치,기록매체,디지탈신호전송방법,및디지탈신호전송장치
KR100303580B1 (ko) 송신기,엔코딩장치및송신방법
US5781586A (en) Method and apparatus for encoding the information, method and apparatus for decoding the information and information recording medium
KR100556505B1 (ko) 재생 및 기록 장치, 디코딩 장치, 기록 장치, 재생 및 기록 방법, 디코딩 방법, 및 기록 방법
US5850418A (en) Encoding system and encoding method for encoding a digital signal having at least a first and a second digital component
JP3277699B2 (ja) 信号符号化方法及び装置並びに信号復号化方法及び装置
US6647063B1 (en) Information encoding method and apparatus, information decoding method and apparatus and recording medium
JP2858122B2 (ja) デジタル適応変換符号化方法
JP3336619B2 (ja) 信号処理装置
EP0573103B1 (en) Digital transmission system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040630

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee