KR100251632B1 - 교환기에서 하이웨이 분배장치 및 방법 - Google Patents
교환기에서 하이웨이 분배장치 및 방법 Download PDFInfo
- Publication number
- KR100251632B1 KR100251632B1 KR1019970050514A KR19970050514A KR100251632B1 KR 100251632 B1 KR100251632 B1 KR 100251632B1 KR 1019970050514 A KR1019970050514 A KR 1019970050514A KR 19970050514 A KR19970050514 A KR 19970050514A KR 100251632 B1 KR100251632 B1 KR 100251632B1
- Authority
- KR
- South Korea
- Prior art keywords
- highway
- selection
- controller
- distributing
- highways
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q3/00—Selecting arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0407—Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13003—Constructional details of switching devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/1305—Software aspects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13093—Personal computer, PC
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13103—Memory
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13106—Microprocessor, CPU
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13292—Time division multiplexing, TDM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13305—Transistors, semiconductors in general
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/1332—Logic circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13322—Integrated circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/1334—Configuration within the switch
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
교환기에서 다수의 라인 카드들에 하이웨이를 분배하는 장치와 방법에 관한 것으로, 상기 장치는 소정의 제어를 받아 상기 다수의 라인 카드들에 각각 필요한 하이웨이를 분배하는 하이웨이 선택부와, 상시 다수의 라인 카드들로부터 카드정보를 받아 특정 하이웨이를 특정 라인 카드로 분배하도록 상기 하이웨이 선택부를 제어하는 제어부로 이루어짐을 특징으로 한다.
Description
본 발명은 사설교환기의 하이웨이(Highway: HW)에 관한 것으로, 특히 하이웨이를 가입자 카드에 분배하는 장치 및 방법에 관한 것이다.
통상의 교환기는 캐비넷(cabinet)의 형태로 구현되는 것이 일반적인데, 이러한 캐비넷의 내부는 다수의 셸프(shelf)들로 이루어지며, 이 셸프의 각 슬롯에는 상기 교환기에서 요구되는 각종 교환기능들을 수행하는 카드들이 꽂혀서 실장되게 괸다. 예컨대, 교환기의 제어 셸프(control shelf)에는 가입자신호를 스위칭하는 기능을 수행하는 회로를 포함하는 카드가 실장되어 있으며, 라인 셸프(line shelf)들에는 가입자를 수용하는 회로를 포함하는 카드가 실장되어 있다. 그리고 상기 제어 셸프와 상기 라인 셸프 사이는 하이웨이 케이블로 연결되어 있다.
그리고 통상적으로 하나의 하이웨이는 32채널(Channel: Ch)로 구성되고 8Khz의 프레임 동기(Frame Sync)에 동기된다. 그리고 한 개의 채널은 8비트(bit)로 구성되어 있어 한 하이웨이의 PCM 데이터 속도(Speed)는 2.048Mhz(8Khz * 8bit * 32Ch)로 구성된다. 그리고 PCM 스위치인 타임 스위치(Time switch)는 통상적으로 8개의 하이웨이를 사용하므로 전체적으로 256채널(32Ch * 8HW)을 갖고 있다.
도 1은 사설교환기에서 종래의 하이웨이를 분배하는 장치를 나타낸 도면이다. 도면의 참조번호 1은 8개의 하이웨이를 가지는 타임스위치를 나타낸 것이고, 2는 16채널을 가지고 외부와 인터페이스(interface)하는 라인 카드를 나타낸 것이다. 종래에는 하나의 하이웨이가 16채널을 가지는 2개의 라인 카드에 연결된다.
그런데 라인 카드에는 32개의 채널을 사용하는 32SLI(single line interface card)와, 16개의 채널을 사용하는 16SLI와, 8개의 채널을 사용하는 8SLI가 이용되고 있다. 그러므로 종래와 같이 하이웨이 하나에는 2개의 16채널 라인 카드가 고정되어 설정될 경우에 8채널 라인 카드나 32채널 라인 카드가 접속되면 동작자체가 불가능하거나 하이웨이 채널의 손실(loss)이 발생한다. 즉 시스템 레벨에서 타임 스위치가 각 라인 카드에 16채널씩 설정된다면 실제로 고속 스위칭이 필요한 ISDN이나 ATM 등에서 64채널이 필요로 하므로 동작이 불가능하고, 8SLI인 경우에는 8개 채널의 손실이 발생한다. 또한 라인 카드에서 32채널이 필요하게 되면 하나의 하이웨이가 공급되는 두 개의 라인 카드중 하나의 라인 카드만을 이용할 수 있고 동일 하이웨이는 다른 라인 카드의 사용이 불가능하게 된다.
따라서 본 발명의 목적은 교환기에서 라인 카드에 필요로 하는 하이웨이를 효율적으로 분배하는 장치 및 방법을 제공함에 있다.
상기한 목적을 달성하기 위해서 본 발명은 교환기에서 다수의 라인 카드들에 하이웨이를 분배하는 장치에 있어서, 소정의 제어를 받아 상기 다수의 라인 카드들에 각각 필요한 하이웨이를 분배하는 하이웨이 선택부와, 상시 다수의 라인 카드들로부터 카드정보를 받아 특정 하이웨이를 특정 라인 카드로 분배하도록 상기 하이웨이 선택부를 제어하는 제어부로 이루어짐을 특징으로 한다.
또한 상기한 목적을 달성하기 위해서 본 발명은 교환기에서 다수의 라인 카드들에 하이웨이 선택부를 이용하여 하이웨이를 분배하는 방법에 있어서, 상기 다수의 라인 카드들로부터 카드정보를 읽어들여 필요한 하이웨이 채널정보를 검출하는 과정과, 상기 검출된 채널 정보에 따라 상기 하이웨이 선택부를 사용하여 하이웨이를 분배하는 과정을 이루어짐을 특징으로 한다.
도 1은 교환기에서 종래의 하이웨이를 분배하는 장치를 나타낸 도면.
도 2는 본 발명의 실시 예에 따른 교환기의 캐비넷를 나타낸 도면.
도 3은 도 2의 캐비넷의 각 랙 및 라인 카드에 공급되는 하이웨이를 나타낸 도면.
도 4는 본 발명의 실시 예에 따른 하이웨이 분배장치의 구성도.
도 5는 도 4의 하이웨이 스위치부의 구체적인 회로도.
도 6은 도 4의 하이웨이 프로택터와 선택제어부를 나타낸 도면.
도 7은 도 6으로부터 발생하는 하이웨이 선택신호를 나타낸 도면.
이하 본 발명에 따른 바람직한 실시 예를 첨부한 도면을 참조하여 상세히 설명한다. 우선 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 한해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 그리고 본 발명을 설명함에 있어서, 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
도 2는 본 발명의 실시 예에 따른 교환기의 캐비넷를 나타낸 도면으로, 전체적으로 2단랙으로 구성되어 있다. 도면을 참조하면 SLOT들은 라인 카드를 나타낸 것이다.
도 3은 도 2의 캐비넷의 각 랙 및 라인 카드에 공급되는 하이웨이를 나타낸 도면이다. 도면을 참조하면 각 랙에는 하이웨이 2-7과 하이웨이 10-15가 공급된다. 따라서 각 랙에서는 라인 카드 10개에 6개의 하이웨이를 분배하여 사용한다.
도 4는 본 발명의 실시 예에 따른 하이웨이 분배장치의 구성도를 나타낸 것이다.
도면을 참조하면, 도면의 참조번호 16은 6개의 하이웨이를 가지는 타임 스위치를 나타낸 것이고, 11과 12는 하이웨이 채널정보를 포함한 카드정보를 가지는 라인 카드를 나타낸 것이고, 20은 하이웨이 선택부를 나타낸 것이다. 제어부(10)는 상기 라인 카드(11,12)와 연결되어 카드정보를 읽어들여 하이웨이 선택부(20)를 제어하여 하이웨이를 분배한다. 여기서 상기 제어부(10)는 시스템의 제어부로서, 도 2의 CCP와 ECP에 속한다. 상기 하이웨이 선택부(20)는 상기 제어부(10)의 제어를 받아 타임 스위치(16)와 라인 카드(11)사이에 하이웨이를 분배한다. 그리고 상기 하이웨이 선택부(20)는 하이웨이 프로택터(protector)(13)와, 선택 제어부(14)와, 하이웨이 스위치부(15)로 이루어진다. 여기서 상기 하이웨이 프로택터(13)는 제어부(10)의 제어를 받아 선택제어부(14)를 인에이블(enable)하는 신호를 발생시킨다. 그리고 상기 선택제어부(14)는 상기 하이웨이 프로택터(13)로부터 인에이블 신호를 받고, 상기 제어부(10)의 제어를 받아 하이웨이 스위치부(15)를 제어하여 하이웨이를 분배한다.
도 5는 도 4의 하이웨이 스위치부의 구체적인 회로도를 나타낸 것이다.
도면을 참조하여 설명하면, 도면의 참조번호 21에서 26은 송신측의 버퍼로서, 소정의 제어를 받아 라인카드로 하이웨이를 연결하고, 27에서 32는 수신측의 버퍼로서 소정의 제어를 받아 라인카드와 하이웨이를 연결한다. 여기서 상기 송신측의 버퍼(21-26)와 상기 수신측의 버퍼(27-32)들은 모두 선택제어부(14)로부터 하이웨이 인에이블신호(HWEN)를 받아 동작하며, 이러한 버퍼로는 74HC125가 이용될 수 있다.
도 6은 도 4의 하이웨이 프로택터와 선택제어부를 나타낸 도면이다.
도면을 참조하여 설명하면, 도면의 참조번호 40은 하이웨이 프로택터를 나타낸 것이고, 41은 선택제어부를 나타낸 것이다. 하이웨이 프로택터(40)는 74HC74플립플립을 이용하고, 제어부(10)로부터 제어신호(D1, /HW_PRO)를 받아 선택제어부(41)가 인에이블되도록 인에이블신호를 발생한다. 그리고 선택제어부(41)는 상기 인에이블신호를 받아 동작하며, 제어부(10)로부터 하이웨이 선택을 위한 제어신호(D0,D1,D2,HWSET)와 채널을 선택을 위한 신호(TSX/TSR)를 받아 채널이 할당된 하이웨이 선택신호(HWEN)를 하이웨이 스위치부(15)로 보낸다. 그러면 상기 하이웨이 스위치부(15)는 이를 받아 해당 버퍼를 오픈(OPEN)시킴으로써 하이웨이와 해당 라인 카드를 연결시킨다. 여기서 상기 선택제어부(41)는 갈(GAL)을 이용하여 해당 어드레스 맵을 발생시킨다.
도 7은 도 6으로부터 발생하는 하이웨이 선택신호를 나타낸 도면이다.
도면을 참조하여 설명하면, 하이웨이(HW)는 32채널을 사용하기 때문에 필요한 만큼의 채널(T 채널)의 하이웨이를 라인 카드에 연결하기 위해서 선택제어부(14)는 제어부(10)로부터 채널을 선택하기 위한 신호(TSX/TSR)를 받아 하이웨이 선택신호(HWEN)를 발생한다.
상기한 바와 같이 본 발명은 교환기에서 하이웨이 분배시에 하이웨이 선택부를 이용함으로써, 라인 카드에서 하이웨이 갯수의 제한없이 하이웨이를 선택할 수 있고, 하나의 하이웨이를 나누어 여러 개의 라인 카드에서 사용함으로 손실이 없이 사용할 수 있다.
Claims (7)
- 교환기에서 다수의 라인 카드들에 하이웨이를 분배하는 장치에 있어서,소정의 제어를 받아 상기 다수의 라인 카드들에 각각 필요한 하이웨이를 분배하는 하이웨이 선택부와,상시 다수의 라인 카드들로부터 카드정보를 받아 특정 하이웨이를 특정 라인 카드로 분배하도록 상기 하이웨이 선택부를 제어하는 제어부로 이루어짐을 특징으로 하는 장치.
- 제1항에 있어서, 상기 하이웨이 선택부가,소정의 제어를 받아 특정 하이웨이와 특정 라인 카드를 연결시키는 하이웨이 스위치부와,상기 제어부의 제어와 소정의 제어를 받아 하이웨이 스위치부로 하이웨이 선택신호를 출력하는 선택제어부와,상기 제어부의 제어를 받아 상기 선택제어부를 인에이블시키는 하이웨이 프로택터로 이루어짐을 특징으로 하는 장치.
- 제2항에 있어서, 상기 하이웨이 프로택터가 디플립플럽으로 이루어짐을 특징으로 하는 장치.
- 제3항에 있어서, 상기 디플립플럽이 74 에이치 씨 74소자를 이용함을 특징으로 하는 장치.
- 제2항에 있어서, 상기 하이웨이 스위치부가,입력단이 상기 라인 카드의 하나의 송신측 하이웨이에 연결되고, 출력단은 상기 다수의 하이웨이에 연결되어 상기 선택제어부로부터 하이웨이 선택신호를 받아 동작하는 송신측의 버퍼들과,출력단이 상기 라인 카드의 하나의 수신측 하이웨이에 연결되고, 입력단은 상기 다수의 하이웨이에 연결되어 상기 선택제어부로부터 하이웨이 선택신호를 받아 동작하는 수신측의 버퍼들로 이루어짐을 특징으로 하는 장치.
- 제5항에 있어서, 상기 버퍼들은 74 에이치 씨 125를 이용함을 특징으로 하는 장치.
- 교환기에서 다수의 라인 카드들에 하이웨이 선택부를 이용하여 하이웨이를 분배하는 방법에 있어서,상기 다수의 라인 카드들로부터 카드정보를 읽어들여 필요한 하이웨이 채널정보를 검출하는 과정과,상기 검출된 채널 정보에 따라 상기 하이웨이 선택부를 사용하여 하이웨이를 분배하는 과정을 이루어짐을 특징으로 하는 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970050514A KR100251632B1 (ko) | 1997-09-30 | 1997-09-30 | 교환기에서 하이웨이 분배장치 및 방법 |
US09/134,441 US6198740B1 (en) | 1997-09-30 | 1998-08-14 | Technique for distributing highways in exchange |
GB9821146A GB2330482B (en) | 1997-09-30 | 1998-09-30 | Apparatus and method for distributing highways in an exchange |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970050514A KR100251632B1 (ko) | 1997-09-30 | 1997-09-30 | 교환기에서 하이웨이 분배장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990027975A KR19990027975A (ko) | 1999-04-15 |
KR100251632B1 true KR100251632B1 (ko) | 2000-04-15 |
Family
ID=19522067
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970050514A KR100251632B1 (ko) | 1997-09-30 | 1997-09-30 | 교환기에서 하이웨이 분배장치 및 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6198740B1 (ko) |
KR (1) | KR100251632B1 (ko) |
GB (1) | GB2330482B (ko) |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4140877A (en) | 1977-04-19 | 1979-02-20 | Tie/Communications, Inc. | Muliple highway time division multiplexed PABX communication system |
US4317961A (en) * | 1979-03-23 | 1982-03-02 | Small World Exchange, Inc. | Telephone-conferencing apparatus and method |
DE3377565D1 (en) | 1982-12-22 | 1988-09-01 | Siemens Ag | Communications installation, in particular a private branch exchange with subscriber and trunk groups and interface modules |
US4674083A (en) | 1984-11-16 | 1987-06-16 | Solid State Systems, Inc. | Time division multiplexed switching structure for PBX |
JPS6253097A (ja) | 1985-09-02 | 1987-03-07 | Toshiba Corp | 制御デ−タ伝送方式 |
US4769294A (en) | 1986-11-26 | 1988-09-06 | Ceramics Process Systems Corp. | Alumina materials for low temperature co-sintering with refractory metallization |
GB2223378B (en) | 1988-09-30 | 1992-12-16 | Stc Plc | Automatic telecommunications systems |
US5151896A (en) | 1990-09-21 | 1992-09-29 | Bowman Donald J | Modular digital telephone system with fully distributed local switching and control |
CA2072719C (en) * | 1991-07-10 | 1996-06-11 | Shigeru Yamazaki | 1 x n communication system for private branch exchange |
JP3325278B2 (ja) | 1991-07-19 | 2002-09-17 | 株式会社東芝 | ディジタル交換装置 |
US5581553A (en) | 1993-08-18 | 1996-12-03 | Intervoice Limited Partnership | Distributed switching architecture |
US5682385A (en) | 1995-09-25 | 1997-10-28 | Teltrend Inc. | Enhancement for a multiplexing telecommunications interface |
-
1997
- 1997-09-30 KR KR1019970050514A patent/KR100251632B1/ko not_active IP Right Cessation
-
1998
- 1998-08-14 US US09/134,441 patent/US6198740B1/en not_active Expired - Lifetime
- 1998-09-30 GB GB9821146A patent/GB2330482B/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR19990027975A (ko) | 1999-04-15 |
GB9821146D0 (en) | 1998-11-25 |
US6198740B1 (en) | 2001-03-06 |
GB2330482A (en) | 1999-04-21 |
GB2330482B (en) | 1999-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1237188A (en) | Time division switching system control arrangement and method | |
US4935922A (en) | Packet data switch for transferring data packets from one or a plurality of incoming data links to one or a plurality of outgoing data links | |
CA2031963C (en) | System for controlling multiple line cards on a tdm bus | |
US5146455A (en) | Wide range mixed rate TDM bus using a multiple of time slot interchange circuit switches | |
JPS598120B2 (ja) | デイジタルスイツチング装置 | |
FI73111B (fi) | Kopplingsanordning foer utjaemnande av fasskillnader mellan linjetakten pao en till en pcm-telefoncentral anslutande pcm-tidsmultiplexledning och centraltakten hos denna telefoncentral. | |
KR20010052097A (ko) | 시분할 멀티플렉스 네트워크의 비트스트림 사이에서데이타를 스위칭하기 위한 방법 및 장치 | |
US4633460A (en) | Time division switching system | |
CA1210841A (en) | Time-space-time switching network using a closed-loop link | |
US5467353A (en) | Subrate control channel exchange system | |
US5351238A (en) | Method of controlling a frame phase of a time-division switch and frame phase variable time-division switch | |
US5323383A (en) | Control information transmission apparatus for use in time division multiplex communication systems | |
NL192173C (nl) | PCM-schakelstelsel. | |
KR100251632B1 (ko) | 교환기에서 하이웨이 분배장치 및 방법 | |
US4740959A (en) | System for controlling a change of sequence order of channel data | |
US6160807A (en) | Timeslot interchange network | |
US4191857A (en) | Digital trunk supervisory decoder multiplexor for ground start or E&M signalling on a common T1 span | |
GB2120044A (en) | Auto adjustment of transmission parameters | |
US5892760A (en) | Device for binary data transfer between a time-division multiplex and a memory | |
US6356549B1 (en) | Digital switching equipment | |
US6269097B1 (en) | Time switch with the control memory | |
US4174468A (en) | Digital coin circuit | |
KR920005064B1 (ko) | 타임 스위치 장치 | |
KR100190290B1 (ko) | 동기식 초고속 전송 장치의 타임 스위칭 시스템및 그 제어 방법 | |
KR100217939B1 (ko) | 트렁크 지정기능으로 군지연 특성을 개선한 가입자 보드 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121228 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20131230 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20141223 Year of fee payment: 16 |
|
FPAY | Annual fee payment |
Payment date: 20151229 Year of fee payment: 17 |
|
LAPS | Lapse due to unpaid annual fee |