KR100227486B1 - Segment synchronization signal position detection apparatus in the hdtv - Google Patents
Segment synchronization signal position detection apparatus in the hdtv Download PDFInfo
- Publication number
- KR100227486B1 KR100227486B1 KR1019970028646A KR19970028646A KR100227486B1 KR 100227486 B1 KR100227486 B1 KR 100227486B1 KR 1019970028646 A KR1019970028646 A KR 1019970028646A KR 19970028646 A KR19970028646 A KR 19970028646A KR 100227486 B1 KR100227486 B1 KR 100227486B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- square
- segment
- unit
- output
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
Abstract
1. 청구범위에 기재된 발명이 속한 기술분야1. TECHNICAL FIELD OF THE INVENTION
고화질텔레비젼(HDTV)High Definition Television (HDTV)
2. 발명이 해결하려고 하는 기술적 과제2. The technical problem to be solved by the invention
종래 HDTV 세그먼트 동기신호 검출장치에서 동상신호 성분만을 사용함으로써 세그먼트 동기신호 검출장치가 주파수오류와 위상오류 및 극성반전에 영향을 받으면 세그먼트 동기신호를 검출할 수 없는 문제점을 해결하고자 한 것임.In the conventional HDTV segment sync signal detecting apparatus, only the in-phase signal component is used to solve the problem that the segment sync signal detecting apparatus cannot detect the segment sync signal when the frequency error, phase error, and polarity inversion are affected.
3. 발명의 해결방법의 요지3. Summary of Solution to Invention
입력되는 복소신호와 세그먼트 동기기준패턴 사이의 상관치를 얻는 상관부(400)와; 상기 상관부(400)에서 출력되는 동상신호와 직교신호의 상관치를 각각 제곱하는 제곱부(500)와; 상기 제곱부(500)에서 출력되는 동상신호 제곱치 및 직교신호 제곱치를 가산하는 가산부(600)와; 상기 가산부(600)의 출력을 메모리부(800)를 이용하여 여러번의 세그먼트 주기 동안 누적하는 누적부(700)와; 상기 누적부(700)의 누적값을 저장하고, 그 저장값을 상기 누적부(700)에 피드백시키는 메모리부(800)와; 상기 누적부(700)의 누적값 중에서 최대값 위치를 검출하여 세그먼트 동기신호의 위치를 알려주도록 세그먼트 동기신호와 세그먼트 록킹신호를 출력하는 최대값 위치검출부(900)로 이루어짐을 특징으로 한 것이다.A correlation unit 400 for obtaining a correlation value between an input complex signal and a segment synchronization reference pattern; A square unit 500 which squares a correlation value of an in-phase signal and an orthogonal signal output from the correlation unit 400, respectively; An adder 600 for adding the square of the in-phase signal and the square of the quadrature signal output from the square unit 500; An accumulator 700 for accumulating the output of the adder 600 for a plurality of segment periods using the memory 800; A memory unit 800 for storing the accumulated value of the accumulator 700 and feeding back the stored value to the accumulator 700; The maximum position detection unit 900 is configured to output a segment synchronization signal and a segment locking signal to detect the maximum position of the accumulated value of the accumulation unit 700 and inform the position of the segment synchronization signal.
4. 발명의 중요한 용도4. Important uses of the invention
고화질텔레비젼(HDTV)에 적용되는 것임.It is applied to high definition television (HDTV).
Description
일반적으로 고화질텔레비젼(High Definition Television; 이하 "HDTV"라 약칭한다)은 일반적인 텔레비젼에 비해 주사선수를 2배이상 늘리고 화면비를 16:9(일반 텔레비젼은 4:3)로 늘려 화면의 고정밀화 대형화를 실현시킨 텔레비젼이다.In general, High Definition Television (abbreviated as "HDTV") doubles the number of scanning players and increases the aspect ratio to 16: 9 (4: 3 for ordinary TVs) compared to general TVs. It's a TV.
이러한 HDTV에 있어서, 종래 디지털 신호처리 중 프레임 동기화에 사용되는 세그먼트 동기신호 검출장치는 제1도에 도시된 바와 같이, 입력된 동상신호와 세그먼트 동기기준 패턴 사이의 상관치를 얻는 상관부(1)와; 상기 상관부(1)의 출력을 누적하는 누적부(2)와; 상기 누적부(2)의 출력을 저장하는 메모리부(3)와; 상기 누적부(2)에서 입력된 신호에서 최대값 위치를 검출하여 세그먼트 동기신호를 출력하는 최대값 위치검출부(4)로 구성된다.In such an HDTV, a segment synchronization signal detecting apparatus used for frame synchronization during conventional digital signal processing includes a
이와 같이 구성된 종래 HDTV의 세그먼트 동기신호 검출장치의 작용을 첨부한 도면에 의거 설명하면 다음과 같다.The operation of the segment synchronization signal detecting apparatus of the conventional HDTV configured as described above will be described with reference to the accompanying drawings.
먼저 에러정정된 동상신호는 상관부(2)에 입력되어 동기기준 패턴과의 상관치가 검출되며, 이 상관치는 누적부(3)에서 여러번의 세그먼트 주기 동안 누적되며, 이후 메모리부(4)에 저장된다. 그리고 상기와 같이 누적된 누적부(3)의 출력 중 최대값을 가지는 위치가 최대값 위치검출부(5)에서 검출되어 세그먼트 동기신호의 위치를 알려주게 된다.First, the error-corrected in phase signal is inputted to the
이에 따라 예정된 세그먼트 주기 동안 1차 누적을 실행하여 누적값 중에서 최대위치를 검출하고, 한번 더 여러 세그먼트 주기동안 1차 누적을 반복하여 두 번의 1차 누적에서 얻은 최대값 위치가 일치할 경우 2차 누적으로 넘어가고 그렇지 않으면 계속 1차 누적을 반복하여 수행하게 된다(ST1 - ST3). 2차 누적도 1차 누적과 마찬가지로 여러 세그먼트 주기동안 누적부(3)의 출력을 누적하게 된다(ST4). 그리고 confidence counter를 두어 일단 여러 세그먼트의 누적이 끝나면, 그 이전에 누적과정에서 찾은 최대값 위치와 비교하여 만약 위치가 틀린 경우가 예를들어 연속 3번 반복되면 세그먼트 락을 놓친 것으로 간주하여 1차누적 과정으로 되돌아가게 된다(ST4 - ST9).Accordingly, the first accumulation is performed during the scheduled segment period to detect the maximum position among the accumulation values, and the first accumulation is repeated for several more segment periods, and the second accumulation is performed when the maximum position obtained from the two first accumulations coincides. If not, the first accumulation is repeatedly performed (ST1-ST3). Like the first accumulation, the second accumulation accumulates the output of the
그러나 이와 같은 종래의 HDTV 세그먼트 동기신호 검출장치에서는 동상신호 성분만을 사용함으로써 세그먼트 동기신호 검출장치가 주파수오류와 위상오류 및 극성반전에 영향을 받으면 세그먼트 동기신호를 검출할 수 없는 문제점이 있었다.However, in the conventional HDTV segment sync signal detecting apparatus, the segment sync signal detecting apparatus cannot detect the segment sync signal when the segment sync signal detecting apparatus is affected by the frequency error, phase error, and polarity inversion by using only in-phase signal components.
이에 본 발명은 상기와 같은 일반적인 HDTV에서 세그먼트 동기신호를 검출할 때 발생하는 제반 문제점을 해결하기 위해 제안된 것으로, 본 발명의 목적은 HDTV에서 동상신호와 직교신호를 사용하여 주파수오류와 위상오류 및 극성반전이 존재하는 수신환경에서도 세그먼트동기화가 이루어지도록 한 고화질텔레비젼에서 세그먼트 동기신호 위치검출 장치를 제공하는 데 있다.Accordingly, the present invention has been proposed to solve various problems that occur when detecting a segment sync signal in a general HDTV as described above. An object of the present invention is to use a common-mode signal and an orthogonal signal in an HDTV, An object of the present invention is to provide a segment synchronization signal position detection apparatus in a high definition television that enables segment synchronization even in a reception environment in which polarity inversion exists.
이러한 본 발명의 목적을 달성하기 위한 기술적인 수단은, 입력되는 복소신호와 세그먼트 동기기준패턴 사이의 상관치를 얻는 상관부와; 상기 상관부에서 출력되는 동상신호와 직교신호의 상관치를 각각 제곱하는 제곱부와; 상기 제곱부에서 출력되는 동상신호 제곱치 및 직교신호 제곱치를 가산하는 가산부와; 상기 가산부의 출력을 메모리부를 이용하여 여러번의 세그먼트 주기 동안 누적하는 누적부와; 상기 누적부의 누적값을 저장하고, 그 저장값을 상기 누적부에 피드백시키는 메모리부와; 상기 누적부의 누적값 중에서 최대값 위치를 검출하여 세그먼트 동기신호의 위치를 알려주도록 세그먼트 동기신호와 세그먼트 록킹신호를 출력하는 최대값 위치검출부로 이루어진다.Technical means for achieving the object of the present invention comprises a correlation unit for obtaining a correlation value between the input complex signal and the segment synchronization reference pattern; A square unit which squares a correlation value of an in-phase signal and an orthogonal signal output from the correlation unit, respectively; An adder for adding an in-phase signal square value and an orthogonal signal square value output from the square part; An accumulator for accumulating the output of the adder for a plurality of segment periods using a memory unit; A memory unit for storing a cumulative value of the accumulator and feeding the stored value back to the accumulator; And a maximum position detector for outputting a segment synchronization signal and a segment locking signal to detect the maximum position of the accumulated value of the accumulator and inform the position of the segment synchronization signal.
이하, 본 발명을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.Hereinafter, described in detail with reference to the accompanying drawings of the present invention.
제1도는 종래 HDTV의 세그먼트 동기신호 검출 장치의 블록도.1 is a block diagram of a segment synchronization signal detection apparatus of a conventional HDTV.
제2도는 종래 HDTV의 세그먼트 동기신호 위치검출 방법을 보인 흐름도.2 is a flowchart illustrating a method for detecting a position of a segment sync signal of a conventional HDTV.
제3도는 일반적인 HDTV의 세그먼트 전송규격을 보인 구성도.3 is a diagram showing a segment transmission standard of a typical HDTV.
제4도는 본 발명에 의한 HDTV의 세그먼트 동기신호 위치검출 장치의 블록도.4 is a block diagram of a segment synchronization signal position detection apparatus of an HDTV according to the present invention.
제5도는 제4도의 상관부와 곱셈부의 세부블록도.5 is a detailed block diagram of a correlation unit and a multiplication unit of FIG.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
100 : 지연부 200 : 잔류측대역부100: delay unit 200: remaining side band unit
300 : 복소 멀티플라이어 400 : 상관부300: complex multiplier 400: correlator
500 : 곱셈부 600 : 제1 누적부500: multiplication unit 600: first accumulation unit
700 : 제2 누적부 800 : 메모리부700: second accumulation part 800: memory part
900 : 최대값 위치 검출부900: maximum value position detection unit
제4도는 본 발명에 의한 HDTV의 세그먼트 동기신호 위치검출 장치 블록구성도이다.4 is a block diagram of a segment synchronization signal position detection apparatus of an HDTV according to the present invention.
도시된 바와 같이, 입력되는 복소신호와 세그먼트 동기기준패턴 사이의 상관치를 얻는 상관부(400)와; 상기 상관부(400)에서 출력되는 동상신호와 직교신호의 상관치를 각각 제곱하는 제곱부(500)와; 상기 제곱부(500)에서 출력되는 동상신호 제곱치 및 직교신호 제곱치를 가산하는 가산부(600)와; 상기 가산부(600)의 출력을 메모리부(800)를 이용하여 여러번의 세그먼트 주기 동안 누적하는 누적부(700)와; 상기 누적부(700)의 누적값을 저장하고, 그 저장값을 상기 누적부(700)에 피드백시키는 메모리부(800)와; 상기 누적부(700)의 누적값 중에서 최대값 위치를 검출하여 세그먼트 동기신호의 위치를 알려주도록 세그먼트 동기신호와 세그먼트 록킹신호를 출력하는 최대값 위치검출부(900)로 구성된다.As shown, a
상기에서 제곱부(500)는, 상기 상관부(400)에서 동상신호와 상관된 신호를 입력받아 지연시키는 제1 디플립플롭(511)과, 상기 제1 디플립플롭(511)의 출력을 제곱하는 제1 스퀘어(square)부(512)와, 상기 제1 스퀘어부(512)의 출력을 지연시키는 제2 디플립플롭(513)을 포함하여 상기 동상신호와 상관된 신호를 제곱하여 주파수, 위상 및 극성반전에 독립적인 신호를 생성하는 제1 제곱부(510)와; 상기 상관부(400)에서 직교신호와 상관된 신호를 입력받아 지연시키는 제3 디플립플롭(521)과, 상기 제3 디플립플롭(521)의 출력을 제곱하는 제2 스퀘어부(522)와, 상기 제2 스퀘어부(522)의 출력을 지연시키는 제4 디플립플롭(523)을 포함하여 상기 직교신호와 상관된 신호를 제곱하여 주파수, 위상 및 극성반전에 독립적인 신호를 생성하는 제2 제곱부(520)로 구성된다.The
이와 같이 구성된 본 발명에 의한 HDTV의 세그먼트 동기신호 위치검출 장치의 작용을 첨부한 도면에 의거 설명하면 다음과 같다.Referring to the accompanying drawings, the operation of the segment synchronization signal position detection apparatus of the HDTV according to the present invention configured as described above is as follows.
먼저 동상신호는 지연부(100)에 의해 복소멀티플라이어(300)에 입력되고, 잔류측대역부(Vestigial SideBand Filter)(200)에 의해 직교신호로 변환되어 복소멀티플라이어(300)에 입력된다. 그리고 이러한 복소멀티플라이어(3일)에서 처리된 동상신호와 직교신호의 복소신호는 상관부(400)에 입력된다. 그리고 제2 제곱부(520)는 극성반전에 무관한 신호를 생성하도록 누적된 동상신호를 제곱한다. 이처럼 제곱부(500)에 의해 극성반전이 제거된 신호는 가산부(600)에 누적된다.First, the in-phase signal is input to the
그러면 예정된 세그먼트 주기 동안 1차 누적을 실행하여 누적값 중에서 최대 위치를 검출하고, 이전 누적에서 얻은 최대값의 위치와 현재의 누적에서 얻은 최대값의 위치가 일치하는 가를 판별한다. 만약 2번의 1차 누적에서 최대값의 위치가 일치하면 2차 누적을 실행하게 된다.Then, the first accumulation is performed during the predetermined segment period to detect the maximum position among the accumulated values, and to determine whether the position of the maximum value obtained from the previous accumulation and the position of the maximum value obtained from the current accumulation match. If the position of the maximum value coincides with the second primary accumulation, the second accumulation is executed.
이에 따라 2차 누적은 1차 누적에서 얻은 832/memory 개의 가능한 세그먼트 동기위치로부터 실제의 동기위치를 판별한다. 그리고 2차 누적에서도 1차 누적과 동일하게 여러 세그먼트 주기 동안 누적이 이루어지며, 각 누적에서 얻은 위치 정보를 비교하여, 만약 연속적으로 3번의 위치가 정보가 틀리게 되면 1cok을 풀어주게 된다.Accordingly, the secondary accumulation determines the actual synchronization position from the 832 / memory possible segment synchronization positions obtained in the primary accumulation. In the second accumulation, the accumulation is performed for several segment periods in the same manner as the first accumulation, and the position information obtained from each accumulation is compared. If the information of the three positions is consecutively wrong, 1 cok is released.
그리고 이전 누적이 찾은 최대값의 위치와 일치하면 세그먼트를 록킹하고 계속해서 2차 누적을 반복하여 세그먼트 락의 유실여부를 감시하게 된다.If the previous accumulation coincides with the position of the maximum value found, the segment is locked and the second accumulation is repeated repeatedly to monitor the loss of the segment lock.
이상에서 상세히 설명한 바와 같이 본 발명은 동상신호와 직교신호를 이용함으로써 주파수오류와 위상오류 및 극성반전에 영향을 받지 않는 세그먼트 동기신호를 검출할 수 있는 효과가 있다.As described in detail above, the present invention has an effect of detecting a segment synchronization signal which is not affected by frequency error, phase error, and polarity inversion by using the in-phase signal and the orthogonal signal.
본 발명은 고화질텔레비젼(HDTV)에서 동상신호(In-phase signal)와 직교신호(Quadrature-phase signal)를 사용하여 주파수오류와 위상오류 및 극성반전이 존재하는 수신환경에서도 세그먼트동기화가 이루어지도록 한 고화질텔레비젼에서 세그먼트 동기신호 위치검출 장치를 제공하고자 한 것이다.The present invention uses segment in-phase signal and quadrature-phase signal in high-definition television (HDTV) to enable segment synchronization even in a reception environment in which frequency error, phase error, and polarity inversion exist. An object of the present invention is to provide a segment synchronization signal position detecting apparatus in a television.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970028646A KR100227486B1 (en) | 1997-06-28 | 1997-06-28 | Segment synchronization signal position detection apparatus in the hdtv |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970028646A KR100227486B1 (en) | 1997-06-28 | 1997-06-28 | Segment synchronization signal position detection apparatus in the hdtv |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990004522A KR19990004522A (en) | 1999-01-15 |
KR100227486B1 true KR100227486B1 (en) | 1999-11-01 |
Family
ID=19512027
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970028646A KR100227486B1 (en) | 1997-06-28 | 1997-06-28 | Segment synchronization signal position detection apparatus in the hdtv |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100227486B1 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990049090A (en) * | 1997-12-11 | 1999-07-05 | 김영환 | Segment Sync Detector of High Definition TV Receiver |
KR100662373B1 (en) * | 2005-12-14 | 2007-01-02 | 엘지전자 주식회사 | Apparatus for detecting synchronizaton of received signals and method thereof |
KR100747584B1 (en) * | 2006-03-03 | 2007-08-08 | 엘지전자 주식회사 | An apparatus for detecting synchronization of signal and a method thereof |
-
1997
- 1997-06-28 KR KR1019970028646A patent/KR100227486B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990004522A (en) | 1999-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5317599A (en) | Method and circuit for detecting CN ratio of QPSK signal | |
KR100651049B1 (en) | Phase error estimation method for a demodulator in an hdtv receiver | |
KR950035391A (en) | Digital Residual Sideband (VSB) Detector with Final Intermediate Frequency Carrier at Divisor of Symbol Rate for High-Definition Television Receivers | |
KR100227486B1 (en) | Segment synchronization signal position detection apparatus in the hdtv | |
US6353358B1 (en) | Quadrature demodulation circuit with a pseudo locked state detection system | |
US4688096A (en) | Demodulation phase error compensation circuitry as for an automatic deghosting system | |
KR0169619B1 (en) | Data segment sync. signal generation apparatus and method thereof | |
US4686569A (en) | Circuitry for reducing demodulation phase error as for an automatic deghosting system | |
US8948333B2 (en) | Clock frequency error detecting device | |
KR100238284B1 (en) | Phase correction circuit and method therefor | |
US5757439A (en) | Method for detecting color burst signal amplitude for chrominance signal level control and an apparatus therefor | |
KR950004103B1 (en) | Circuitry fo rreducing demodulation phase error | |
KR19990049090A (en) | Segment Sync Detector of High Definition TV Receiver | |
KR100332340B1 (en) | Apparatus for detecting video noise | |
CN101277405B (en) | Circuit and method for processing an input signal | |
KR100551161B1 (en) | Device for detecting co-channel interfere nce | |
JP2570734B2 (en) | Waveform distortion detection method and receiver | |
EP1209912A1 (en) | Slicing circuit | |
JP2731361B2 (en) | Signal processing device | |
KR100269366B1 (en) | Apparatus for dc removal of digital tv | |
JPH06233157A (en) | Received tv signal processing circuit for catv | |
CN116962601A (en) | Control integrated circuit, television receiver and method | |
KR950009770B1 (en) | Bit noise cancellor | |
KR100499480B1 (en) | Apparatus for recovering carrier in VSB receiver | |
JPH03167968A (en) | Ghost reducer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050721 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |