KR100211833B1 - External video input processing circuit in television receiver - Google Patents

External video input processing circuit in television receiver Download PDF

Info

Publication number
KR100211833B1
KR100211833B1 KR1019960032240A KR19960032240A KR100211833B1 KR 100211833 B1 KR100211833 B1 KR 100211833B1 KR 1019960032240 A KR1019960032240 A KR 1019960032240A KR 19960032240 A KR19960032240 A KR 19960032240A KR 100211833 B1 KR100211833 B1 KR 100211833B1
Authority
KR
South Korea
Prior art keywords
signal
video
input
external video
horizontal scan
Prior art date
Application number
KR1019960032240A
Other languages
Korean (ko)
Other versions
KR19980013667A (en
Inventor
이태성
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960032240A priority Critical patent/KR100211833B1/en
Publication of KR19980013667A publication Critical patent/KR19980013667A/en
Application granted granted Critical
Publication of KR100211833B1 publication Critical patent/KR100211833B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Abstract

가. 청구범위에 기재된 발명이 속한 기술분야end. The technical field to which the invention described in the claims belongs

배속주사변환부를 구비한 텔레비젼수상기에 있어서 외부로부터 입력되는 비디오신호를 처리하는 회로에 관한 것이다.A circuit for processing a video signal input from the outside in a television receiver having a double speed scanning converter.

나. 발명이 해결하고자 하는 기술적 과제I. The technical problem to be solved by the invention

외부 비디오 입력에 관계없이 그에 따른 화상을 왜곡없이 화면으로 디스플레이할 수 있는 외부 비디오 입력 처리회로를 제공한다.An external video input processing circuit capable of displaying an image according to the screen without distortion regardless of the external video input is provided.

다. 발명의 해결방법의 요지All. Summary of Solution of the Invention

입력되는 외부 비디오신호의 수평주사라인 수를 판별하여 고유의 디스플레이 포맷보다 적은 수평주사라인을 가지는 비디오신호가 입력될 경우에는 그에 따른 화상을 매 화면의 상,하 각각에 디스플레이 포맷과의 차에 대응하는 일정 수의 수평주사라인을 비워두고 디스플레이한다.When the number of horizontal scan lines of the external video signal is input and a video signal having a horizontal scan line smaller than the original display format is input, the corresponding image corresponds to the difference between the display format on the top and bottom of each screen. A certain number of horizontal scan lines are left blank and displayed.

라. 발명의 중요한 용도la. Important uses of the invention

배속주사변환부를 구비한 텔레비젼수상기에서 외부 비디오 입력신호를 화상 왜곡이 없도록 처리하는데 이용한다.It is used to process an external video input signal without image distortion in a television receiver equipped with a double speed scanning converter.

Description

텔레비젼 수상기의 외부 비디오 입력 처리회로{EXTERNAL VIDEO INPUT PROCESSING CIRCUIT IN TELEVISION RECEIVER}External video input processing circuit of TV receiver {EXTERNAL VIDEO INPUT PROCESSING CIRCUIT IN TELEVISION RECEIVER}

본 발명은 텔레비젼(television) 수상기에 관한 것으로, 특히 배속주사변환부를 구비한 텔레비젼수상기에 있어서 외부로부터 입력되는 비디오신호를 처리하는 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television receiver, and more particularly to a circuit for processing a video signal input from the outside in a television receiver having a double speed scanning converter.

통상적으로 배속주사변환부를 구비한 텔레비젼 수상기는 안테나를 통해 수신 및 선국된 신호를 복조 및 배속주사변환한후 화면에 디스플레이할 뿐만아니라 외부 로부터 입력하는 비디오신호에 따른 화상을 디스플레이할 수 있도록 되어 있다. 현재 이러한 텔레비젼 수상기의 디스플레이 포맷에 있어서 수평주사라인 수는 VGA(Video Graphic Array)신호와 같은 480라인으로 되어 있다. 그리고 외부 비디오신호는 예를들어 VGA신호나 EGA(Enhanced Graphics Adapter)신호가 되는데, VGA신호와 EGA신호의 수평주사라인 수는 서로 다르다. 즉, VGA신호의 수평주사라인 수는 480라인인데 반하여 EGA신호의 수평주사라인 수는 350라인이다. 이에따라 통상적인 배속주사변환부를 구비한 텔레비젼 수상기는 VGA신호가 외부 비디오 입력으로 될때는 배속주사변환한 텔레비젼신호와 VGA신호중 하나를 선택하여 그에따른 화상을 디스플레이한다.In general, a television receiver having a double speed scanning conversion unit demodulates and doubles the signals received and tuned through an antenna and displays them on a screen as well as displaying an image according to a video signal input from the outside. Currently, the number of horizontal scan lines in the display format of such a television receiver is 480 lines, such as a VGA (Video Graphic Array) signal. The external video signal may be, for example, a VGA signal or an enhanced graphics adapter (EGA) signal. The number of horizontal scan lines of the VGA signal and the EGA signal is different from each other. That is, the number of horizontal scan lines of the VGA signal is 480 lines, whereas the number of horizontal scan lines of the EGA signal is 350 lines. Accordingly, when a VGA signal becomes an external video input, a television receiver having a conventional double speed scan conversion unit selects one of the double speed scan converted television signal and the VGA signal and displays the corresponding image.

그러나 EGA신호가 외부 비디오 입력으로 될때는 수평주사라인 수가 맞지 않게 되므로 다른 수평 주파수를 처리할 수 있는 편향회로를 필요로 한다. 이에따라 CRT(Cathode Ray Tube) 구동부에 VGA신호, EGA신호 등과 같이 여러가지 수평주파수 각각에 맞추어 편향시킬 수 있도록 복잡하게 구성되는 편향회로를 사용하여야만 하였었다. 또한 이러한 편향회로를 사용하더라도 고유의 디스플레이 포맷과 수평주사라인 수가 다르게 되므로 화상이 왜곡되는 현상이 발생한다. 즉, 텔레비젼신호나 VGA신호에 따른 화상이 도 1a와 같이 디스플레이될때, 동일한 형태의 화상을 가지는 EGA신호에 따른 화상은 도 1b와 같이 수직으로 신장되게 되는 왜곡이 발생된다.However, when the EGA signal becomes an external video input, the number of horizontal scan lines does not match, so a deflection circuit capable of processing other horizontal frequencies is required. Accordingly, the CRT (Cathode Ray Tube) driver had to use a complicated deflection circuit that can be deflected to each of various horizontal frequencies such as VGA signal and EGA signal. In addition, even when such a deflection circuit is used, the image is distorted because the original display format and the number of horizontal scan lines are different. That is, when the image according to the television signal or the VGA signal is displayed as shown in Fig. 1A, the image according to the EGA signal having the same type of image is distorted vertically as shown in Fig. 1B.

상술한 바와 같이 종래에는 고유의 디스플레이 포맷과 수평주사라인이 다른 비디오신호가 외부로부터 입력될때는 복잡한 편향회로를 추가적으로 사용하여야할 뿐만아니라, 그러한 편향회로를 사용함에도 불구하고 화상이 왜곡되는 문제점이 있었다.As described above, when a video signal having a different display format and a horizontal scan line is input from the outside, a complicated deflection circuit must be additionally used, and an image is distorted despite the deflection circuit. .

따라서 본 발명의 목적은 외부 비디오 입력의 디스플레이 포맷에 관계없이 그에 따른 화상을 왜곡없이 화면으로 디스플레이할 수 있는 외부 비디오 입력 처리회로를 제공함에 있다.Accordingly, an object of the present invention is to provide an external video input processing circuit capable of displaying an image according to the screen without distortion regardless of the display format of the external video input.

도 1a 및 도 1b는 통상적인 텔레비젼 수상기에 있어서 외부 비디오 입력에 따른 화면 디스플레이상태를 보인 예시도,1A and 1B are exemplary diagrams showing a screen display state according to an external video input in a conventional television receiver;

도 2는 본 발명의 실시예에 따른 외부 비디오 입력 처리회로를 포함한 텔레비젼 수상기의 블럭구성도,2 is a block diagram of a television receiver including an external video input processing circuit according to an embodiment of the present invention;

도 3은 EGA신호 입력에 따른 도 2의 화면 디스플레이상태를 보인 예시도.3 is an exemplary view illustrating a screen display state of FIG. 2 according to an EGA signal input.

상기한 목적을 달성하기 위한 본 발명은 입력되는 외부 비디오신호의 수평주사라인 수를 판별하여, 고유의 디스플레이 포맷보다 적은 수평주사라인을 가지는 비디오신호가 입력될 경우에는 그에 따른 화상을 매 화면의 상,하 각각에 상기 디스플레이 포맷과의 차에 대응하는 일정 수의 수평주사라인을 비워두고 디스플레이함을 특징으로 한다.In order to achieve the above object, the present invention determines the number of horizontal scan lines of an external video signal to be input. When a video signal having a horizontal scan line smaller than a native display format is inputted, an image corresponding to each image is displayed on each screen. Each of the lower and lower horizontal scan lines corresponding to the difference with the display format is displayed.

이하 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 하기 설명 및 첨부 도면에서 구체적인 화면상태와 같은 많은 특정 상세들이 본 발명의 보다 전반적인 이해를 제공하기 위해 나타나 있다. 이들 특정 상세들없이 본 발명이 실시될 수 있다는 것은 이 기술분야에서 통상의 지식을 가진 자에게 자명할 것이다. 그리고 본 발명의 요지를 불필요하게 흐릴 수 있는 공지 기능 및 구성에 대한 상세한 설명은 생략하며, 편의상 본 발명을 전술한 바와 같이 VGA신호와 EGA신호를 외부 비디오신호로서 입력하는 텔레비젼 수상기에 적용하는 것으로 예를 들어 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. In the following description and the annexed drawings, numerous specific details are set forth in order to provide a more thorough understanding of the present invention, such as specific screen states. It will be apparent to those skilled in the art that the present invention may be practiced without these specific details. Detailed descriptions of well-known functions and configurations that may unnecessarily obscure the subject matter of the present invention will be omitted. For convenience, the present invention is applied to a television receiver for inputting a VGA signal and an EGA signal as an external video signal as described above. Let's explain.

도 2는 본 발명의 실시예에 따른 외부 비디오 입력 처리회로를 포함한 텔레비젼 수상기의 블럭구성도를 보인 것으로, 텔레비젼 신호처리부(126)와 출력부(128)는 배속주사변환부를 구비한 통상적인 텔레비젼 수상기의 회로이고, 외부 비디오 입력 처리회로(130)가 본 발명에 따라 추가되는 회로이다. 먼저 텔레비젼 신호처리부(126)를 살펴보면, 안테나로부터 수신되는 신호는 튜너(100)에 의해 선국된후 반송파가 제거되고 다시 복합영상신호 복조부(102)에 의해 복합영상신호가 복조된다. 이와같이 복조된 복합영상신호는 Y/C 분리 및 색복조부(104)에 의해 휘도신호 Y와 색신호 C로 분리 및 복조된후 매트릭스(matrix)회로(106)에 의해 원색신호인 R,G,B신호로 복원된다. 상기 R,G,B신호는 배속주사 변환부(108)에 의해 수평주사라인 수가 2배로 변환된후 출력부(128)에 인가된다. 스위칭회로(110)와 CRT구동부(112)와 CRT(114)로 구성되는 출력부(128)는 스위칭회로(110)를 통해 입력되는 R,G,B신호에 따른 화상을 고유의 디스플레이 포맷, 즉 본 발명의 실시예에서는 VGA신호의 디스플레이 포맷으로 디스플레이한다.2 is a block diagram of a television receiver including an external video input processing circuit according to an embodiment of the present invention, wherein the television signal processing unit 126 and the output unit 128 are conventional television receivers having a double speed scanning conversion unit. Is a circuit of which an external video input processing circuit 130 is added in accordance with the present invention. Referring to the television signal processing unit 126, the signal received from the antenna is tuned by the tuner 100, the carrier is removed, and the composite video signal demodulator 102 is demodulated again. The composite video signal demodulated in this way is separated and demodulated by the luminance signal Y and the color signal C by the Y / C separation and color demodulation unit 104, and then R, G, and B signals, which are the primary color signals, by the matrix circuit 106. Is restored. The R, G, and B signals are applied to the output unit 128 after the horizontal scan line is doubled by the double speed scanning converter 108. The output unit 128 including the switching circuit 110, the CRT driving unit 112, and the CRT 114 displays an image according to the R, G, and B signals inputted through the switching circuit 110. In the embodiment of the present invention, the display is performed in the display format of the VGA signal.

이제 외부 비디오 입력 처리회로(130)를 살펴보면, 외부 비디오 입력으로서 입력되는 VGA신호 또는 EGA신호의 수평 및 수직동기신호 H,V는 라인 수 판별부(122)와 메모리 제어부(124)에 인가되고 R,G,B신호는 A/D(Analog-to-Digital)변환부(116)에 인가된다. 상기 A/D변환부(116)는 외부 비디오신호의 R,G,B신호를 디지탈변환하여 비디오데이터를 출력한다. 이와 같이 A/D변환부(116)로부터 출력되는 비디오데이터는 메모리 제어부(124)의 제어에 의해 비디오 메모리(118)에 한 화면단위로 저장된다. 이러한 상태에서 라인 수 판별부(122)는 외부 비디오신호의 수평 및 수직동기신호 H,V에 의해 수평주사라인 수를 판별하여 외부 비디오신호의 종류, 즉 VGA신호와 EGA신호중 어느 신호인지에 따른 판별신호를 발생한다. 이러한 라인 수 판별부(122)는 수평주사라인 수를 판별하는 통상적인 회로로서, 연속되는 수직동기신호 V간에 나타나는 수평동기신호 H의 갯수를 카운트함으로써 전술한 바와 같이 수평주사라인 수에 따라 외부 비디오신호의 종류를 판별한다.Referring to the external video input processing circuit 130, the horizontal and vertical synchronization signals H and V of the VGA signal or the EGA signal input as the external video input are applied to the line number determination unit 122 and the memory control unit 124, and R The, G, B signals are applied to the analog-to-digital (A / D) converter 116. The A / D converter 116 digitally converts R, G, and B signals of an external video signal and outputs video data. In this way, the video data output from the A / D converter 116 is stored in the video memory 118 by one screen unit under the control of the memory controller 124. In this state, the number of lines determining unit 122 determines the number of horizontal scan lines based on the horizontal and vertical synchronous signals H and V of the external video signal, and determines the type of the external video signal according to the type of the external video signal, that is, the VGA signal or the EGA signal. Generate a signal. The line number determination unit 122 is a conventional circuit for determining the number of horizontal scan lines, and counts the number of horizontal synchronous signals H appearing between successive vertical synchronous signals V. As described above, the external video is determined according to the number of horizontal scan lines. Determine the type of signal.

메모리 제어부(124)는 판별신호에 따라 비디오 메모리(118)의 저장 및 독출동작을 제어한다. 이때 메모리 제어부(124)는 기본적으로 통상적인 비디오 메모리 제어부와 동일하게 비디오 메모리(118)의 저장동작을 제어한다. 다만 비디오 메모리(118)의 독출동작 제어시에만 외부로부터 입력되는 비디오신호에 따른 판별신호에 의해 구분하여 제어한다. 즉, 라인 수 판별부(122)의 판별신호가 VGA신호 입력을 나타낼때는 비디오 메모리(118)에 저장된 비디오데이터를 통상적인 독출시와 마찬가지로 그대로 독출해낸다. 이와달리 라인 수 판별부(122)의 판별신호가 EGA신호 입력을 나타낼때는 매 화면마다 상,하 각각에 일정 수의 수평주사라인을 비워지게 비디오 메모리(118)의 비디오데이터를 독출해낸다.The memory controller 124 controls the storing and reading operations of the video memory 118 according to the determination signal. In this case, the memory controller 124 basically controls the storage operation of the video memory 118 in the same manner as the conventional video memory controller. However, only the control of the read operation of the video memory 118 is performed according to the discrimination signal according to the video signal input from the outside. That is, when the determination signal of the line number determination unit 122 indicates the VGA signal input, the video data stored in the video memory 118 is read out as it is during normal reading. On the other hand, when the determination signal of the line number determination unit 122 indicates the input of the EGA signal, the video data of the video memory 118 is read out so that a predetermined number of horizontal scan lines are emptied on each screen.

여기서 EGA신호 입력시 메모리 제어부(124)의 독출제어동작을 보다 상세히 설명하면 다음과 같다. 전술한 바와 같이 EGA신호의 수평주사라인 수는 350라인으로서 VGA신호의 수평주사라인 수 480라인보다 130라인이 적다. 이러한 점을 감안하여 본 발명은 메모리 제어부(124)가 매 화면마다 상,하 각각에 일정 수의 수평주사라인을 비워지게 비디오 메모리(118)로부터 비디오데이터를 독출해내도록 한다. 즉, 디스플레이 포맷과 입력 비디오신호의 수평주사라인 수의 차 130라인을 둘로 나눈 65라인만큼이 화면의 상,하 각각에서 비워지게 하는 것이다. 이를 위해 메모리 제어부(124)는 한 화면의 시작시점으로부터 65라인분만큼은 비디오 메모리(118)에 대한 독출동작을 하지 않고, 66번째 라인부터 415번째 라인까지는 비디오 메모리(118)에 저장된 비디오데이터를 정상적으로 독출하며, 다시 416번째 라인부터 480번째 라인까지 비디오 메모리(118)에 대한 독출동작을 하지 않는다. 이때 EGA신호 입력시 D/A(Digital-to-Analog)변환부(120)에 인가되는 한 화면분의 비디오데이터에 따른 화상은 도 3와 같이 된다.Herein, the read control operation of the memory controller 124 when the EGA signal is input will be described in detail. As described above, the number of horizontal scan lines of the EGA signal is 350 lines, which is 130 lines smaller than the number of horizontal scan lines 480 lines of the VGA signal. In view of the above, the present invention allows the memory controller 124 to read video data from the video memory 118 so that a predetermined number of horizontal scan lines are emptied on each screen. That is, 65 lines divided by two 130 lines of the difference between the display format and the number of horizontal scan lines of the input video signal are made to be emptied on the upper and lower sides of the screen. To this end, the memory controller 124 does not read out the video memory 118 for about 65 lines from the start of one screen, and normalizes the video data stored in the video memory 118 from the 66th line to the 415th line. The read operation is not performed on the video memory 118 from the 416th line to the 480th line again. At this time, an image corresponding to one screen of video data applied to the digital-to-analog (D / A) converter 120 when the EGA signal is input is as shown in FIG. 3.

상기 도 3은 예를들어 전술한 도 1a와 동일한 형태의 화상을 가지는 EGA신호가 입력될때 외부 비디오 입력 처리회로(130)에 의해 처리된후 CRT(114)에 디스플레이되는 화면상태를 보인 것이다. 도 3을 전술한 도 1b와 비교해보면 화상이 왜곡없이 그대로 디스플레이됨을 알 수 있다. 이때 도 3의 상,하 65라인씩은 화상이 디스플레이되지 않는다. 이러한 메모리 제어부(124)는 통상적인 비디오 메모리에 대한 저장 및 독출동작을 제어하는 메모리 제어부에 수평동기신호 H를 카운트하는 카운터와 그 카운트값에 따라 상기한 바와 같이 독출동작이 이루어지도록 독출 제어신호의 출력을 선택하는 논리게이트를 추가로 사용하여 구성한다.For example, FIG. 3 illustrates a screen state displayed on the CRT 114 after being processed by the external video input processing circuit 130 when an EGA signal having an image having the same shape as that of FIG. 1A is input. Comparing FIG. 3 with FIG. 1B, it can be seen that the image is displayed without distortion. At this time, the image is not displayed for each of the upper and lower 65 lines of FIG. 3. The memory control unit 124 is a memory control unit for controlling the storage and reading operations of the conventional video memory, and the read control signal of the read operation is performed as described above according to the counter counting the horizontal synchronization signal H and the count value. Configure by using additional logic gate to select output.

상기한 바와 같이 비디오 메모리(118)로부터 독출되는 비디오데이터는 D/A변환부(120)에 의해 아나로그신호로 변환된후 출력부(128)의 스위칭회로(110)에 인가된다. 상기 스위칭회로(110)는 텔레비젼 신호처리부(126)로부터 인가되는 텔레비젼신호에 따른 R,G,B신호와 외부 비디오 입력처리부(130)로부터 인가되는 외부 비디오신호에 따른 R,G,B신호중에 하나를 선택하여 CRT구동부(112)로 출력함으로써 CRT(114)에 화상이 디스플레이되도록 한다.As described above, the video data read from the video memory 118 is converted into an analog signal by the D / A converter 120 and then applied to the switching circuit 110 of the output unit 128. The switching circuit 110 is one of an R, G, B signal corresponding to a television signal applied from the television signal processor 126 and an R, G, B signal corresponding to an external video signal applied from the external video input processor 130. Is selected and output to the CRT driver 112 so that the image is displayed on the CRT 114.

따라서 고유의 디스플레이 포맷과 수평주사라인이 다른 EGA신호가 외부로부터 입력될때에 그 차이만큼의 수평주사라인은 비워두고 디스플레이함으로써 복잡한 편향회로를 추가적으로 사용할 필요가 없음은 물론이고 그에 따른 화상을 왜곡없이 화면으로 디스플레이할 수 있다.Therefore, when the EGA signal with different display format and horizontal scan line is inputted from the outside, the horizontal scan line as much as the difference is displayed and displayed, so that it is not necessary to additionally use a complicated deflection circuit and display the image without distortion. Can be displayed.

한편 상술한 본 발명의 설명에서는 구체적인 실시예에 관해 설명하였으나, 여러가지 변형이 본 발명의 범위에서 벗어나지 않고 실시할 수 있다. 특히 본 발명의 실시예에서는 외부 비디오 입력으로서 VGA신호와 EGA신호 두가지중 하나를 입력하여 처리하는 것을 예시하였으나, 수평주사라인의 갯수가 서로 다른 외부 비디오신호를 입력하여 그에따른 화면을 디스플레이하는 텔레비젼 수상기에는 모두 동일하게 적용된다. 다만 이러한 경우 라인 수 판별부(122)와 메모리 제어부(124)를 해당 수평수사라인의 갯수에 대응되게 변경하면 된다. 따라서 발명의 범위는 설명된 실시예에 의하여 정할 것이 아니고 특허청구의 범위와 특허청구의 범위의 균등한 것에 의해 정하여져야 한다.Meanwhile, in the above description of the present invention, specific embodiments have been described, but various modifications can be made without departing from the scope of the present invention. Particularly, in the embodiment of the present invention, an example of processing by inputting one of two VGA signals and an EGA signal as an external video input is performed. However, a television receiver for inputting an external video signal having a different number of horizontal scan lines and displaying a screen corresponding thereto is provided. The same applies to all. In this case, however, the line number determining unit 122 and the memory control unit 124 may be changed to correspond to the number of corresponding horizontal investigation lines. Therefore, the scope of the invention should not be defined by the described embodiments, but should be defined by the equivalents of the claims and the claims.

상술한 바와 같이 본 발명은 외부 비디오 입력에 관계없이 그에 따른 화상을 왜곡없이 화면으로 디스플레이할 수 있는 잇점이 있다.As described above, the present invention has the advantage that the image can be displayed on the screen without distortion regardless of the external video input.

Claims (2)

VGA신호와 EGA신호중 하나를 외부 비디오신호로서 입력하며 상기 VGA신호의 디스플레이 포맷으로 디스플레이하는 출력부를 구비한 텔레비젼 수상기에 있어서,A television receiver having an output unit for inputting one of a VGA signal and an EGA signal as an external video signal, and displaying the video signal in a display format of the VGA signal. 상기 입력되는 외부 비디오신호를 디지탈변환하여 비디오데이터를 출력하는 A/D변환부와,An A / D converter for digitally converting the input external video signal and outputting video data; 상기 A/D변환부로부터 출력되는 비디오데이터를 한 화면단위로 저장하는 비디오 메모리와,A video memory for storing video data output from the A / D converter in units of one screen; 상기 비디오 메모리로부터 독출되는 비디오데이터를 아나로그신호로 변환하여 상기 출력부에 제공하는 D/A변환부와,A D / A converter converting video data read from the video memory into an analog signal and providing the analog signal to the output unit; 상기 외부 비디오신호의 수평 및 수직동기신호에 의해 수평주사라인 수를 판별하여 상기 외부 비디오신호의 종류에 따른 판별신호를 발생하는 라인 수 판별부와,A line number discrimination unit for discriminating the number of horizontal scan lines based on horizontal and vertical synchronization signals of the external video signal and generating a discrimination signal according to the type of the external video signal; 상기 판별신호에 따라 상기 비디오 메모리의 저장 및 독출동작을 제어하며, 상기 VGA신호 입력시 상기 비디오 메모리에 저장된 비디오데이터를 그대로 독출해내고, 상기 EGA신호 입력시 매 화면마다 상,하 각각에 상기 디스플레이 포맷과의 차에 대응하는 일정 수의 수평주사라인을 비워지게 상기 비디오 메모리에 저장된 비디오데이터를 독출해내는 메모리 제어부를 구비함을 특징으로 하는 외부 비디오 입력 처리회로.The storage and reading operation of the video memory is controlled according to the determination signal, and when the VGA signal is input, the video data stored in the video memory is read out as it is, and when the EGA signal is input, the display is displayed on each screen. And a memory controller for reading out the video data stored in the video memory so that a predetermined number of horizontal scan lines corresponding to the difference with the format are emptied. 제3항에 있어서, 상기 일정 수가, 65임을 특징으로 하는 외부 비디오 입력 처리회로.4. The external video input processing circuit according to claim 3, wherein the predetermined number is 65.
KR1019960032240A 1996-08-01 1996-08-01 External video input processing circuit in television receiver KR100211833B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960032240A KR100211833B1 (en) 1996-08-01 1996-08-01 External video input processing circuit in television receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960032240A KR100211833B1 (en) 1996-08-01 1996-08-01 External video input processing circuit in television receiver

Publications (2)

Publication Number Publication Date
KR19980013667A KR19980013667A (en) 1998-05-15
KR100211833B1 true KR100211833B1 (en) 1999-08-02

Family

ID=19468599

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960032240A KR100211833B1 (en) 1996-08-01 1996-08-01 External video input processing circuit in television receiver

Country Status (1)

Country Link
KR (1) KR100211833B1 (en)

Also Published As

Publication number Publication date
KR19980013667A (en) 1998-05-15

Similar Documents

Publication Publication Date Title
US6421094B1 (en) HDTV video display processor
US6348904B1 (en) Computer apparatus for sending video information to an image display apparatus and receiving information from the image display apparatus
JPH08163457A (en) On-screen display device and on-screen display method
US5493418A (en) Processing and printing video images and scanned original image with controlled aspect ratios of video signals
US20090002551A1 (en) Video signal conversion device, video signal conversion method and video display device
US6339451B1 (en) Graphical on-screen display system
US20060033747A1 (en) Digital tv image processing circuit
US7164431B1 (en) System and method for mixing graphics and text in an on-screen display application
US5574507A (en) Circuit and method for compensating for position of main picture
US20030189560A1 (en) Method and circuit for adjusting background contrast in a display device
US6329998B1 (en) Multiple screen processor for processing video image data formats
KR100211833B1 (en) External video input processing circuit in television receiver
JP2891598B2 (en) Graphics generator and method
EP0498526B1 (en) Image displaying apparatus
EP0802672A2 (en) Digital image processor
JP3039692B2 (en) HDTV / EDTV display device
JPH1155592A (en) Television receiver
GB2257000A (en) Display control apparatus in television receiver
KR0150699B1 (en) Picture display angle changing apparatus of cathode ray tube
JP3491959B2 (en) Television receiver
JP2730603B2 (en) On-screen display circuit of video display device
KR930007189Y1 (en) Picture in picture tv system
KR100385993B1 (en) An apparatus for distinguishing between DVD and DTV input signal
JP3496645B2 (en) Television receiver
JPH0686188A (en) Display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080429

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee