KR0146198B1 - Switching circuit of cd reproducing velocity which synchronized block signal - Google Patents

Switching circuit of cd reproducing velocity which synchronized block signal

Info

Publication number
KR0146198B1
KR0146198B1 KR1019950014845A KR19950014845A KR0146198B1 KR 0146198 B1 KR0146198 B1 KR 0146198B1 KR 1019950014845 A KR1019950014845 A KR 1019950014845A KR 19950014845 A KR19950014845 A KR 19950014845A KR 0146198 B1 KR0146198 B1 KR 0146198B1
Authority
KR
South Korea
Prior art keywords
signal
speed
block
input
system reset
Prior art date
Application number
KR1019950014845A
Other languages
Korean (ko)
Other versions
KR970003066A (en
Inventor
범장수
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950014845A priority Critical patent/KR0146198B1/en
Publication of KR970003066A publication Critical patent/KR970003066A/en
Application granted granted Critical
Publication of KR0146198B1 publication Critical patent/KR0146198B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/20Driving; Starting; Stopping; Control thereof
    • G11B19/28Speed controlling, regulating, or indicating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

본 발명은 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로에 관한 것으로, 마이컴으로부터의 속도 절환 명령 신호, 명령 래치 클럭 신호 및 시스템 리세트 신호(SYSTEM RESET)를 입력으로 받아, 입력된 신호를 해독하여 정속, 배속 또는 4배속 지정 신호를 발생시켜 출력하는 명령 디코더(10)와, 상기 명령 디코더(10)로부터 출력되는 속도 지정 신호(정속, 배속, 4배속), 시스템 리세트 신호(SYSTEM RESET) 및 컴팩트 디스크의 블럭 동기 신호(BLOCK SYNC)를 입력으로 받아, 입력된 속도 지정 신호를 블럭 동기 신호(BLOCK SYNC)에 동기시켜 출력하는 블럭 싱크 동기 회로(20)로 구성되었으며, 콤팩트 디스크의 재생 속도를 변환하는데 있어서, 블럭 재생 중에 발생하는 불규칙한 재생 속도 절환 시기를 블럭 시작 순간에 맞추어 줌으로써, 재생 속도 절환시 발생하는 처리 손실을 없애는 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a compact disc reproducing speed switching circuit synchronized with a block synchronizing signal, which receives a speed switching command signal, a command latch clock signal, and a system reset signal (SYSTEM RESET) from a microcomputer and decodes the input signal. Command decoder 10 for generating and outputting a constant speed, double speed or quadruple speed designation signal, a speed designation signal (constant speed, double speed, quadruple speed) output from the command decoder 10, and a system reset signal (SYSTEM RESET) And a block sync synchronizing circuit 20 which receives the block synchronizing signal BLOCK SYNC of the compact disc as an input and outputs the input speed specifying signal in synchronization with the block synchronizing signal BLOCK SYNC, and the reproduction speed of the compact disc. To convert the playback speed to the beginning of the block by adjusting the irregular playback speed switching timing that occurs during block playback. It is directed to a compact disk playback speed switching circuit to be synchronized with the block sync signal to eliminate the processing cost.

Description

블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로Compact disc playback speed switching circuit synchronized with the block sync signal

제1도는 종래 기술의 재생 속도 지정 방식을 적용한 컴팩트 디스크 재생 속도 지정 회로의 블럭도이고,1 is a block diagram of a compact disc playback speed designation circuit to which the prior art playback speed designation method is applied.

제2도는 제1도에 도시된 재생 속도 지정 회로에서 속도 지정 신호의 변화를 나타낸 타이밍도이고,FIG. 2 is a timing diagram showing a change of the speed specifying signal in the reproduction speed specifying circuit shown in FIG.

제3도는 본 발명의 실시예에 따른 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로를 적용한 블럭도이고,3 is a block diagram to which a compact disc reproduction speed switching circuit synchronized with the block synchronizing signal according to the embodiment of the present invention is applied;

제4도는 제3도에 도시된 재생 속도 절환 회로에서 블럭 싱크 동기 회로의 상세회로도이고,4 is a detailed circuit diagram of a block sync synchronization circuit in the reproduction speed switching circuit shown in FIG.

제5도는 제3도에 도시된 재생 속도 절환 회로에서 속도 지정 신호의 변화를 나타낸 타이밍도이다.FIG. 5 is a timing diagram showing a change of the speed specifying signal in the reproduction speed switching circuit shown in FIG.

본 발명은 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로에 관한 것으로서, 더 상세히 말하자면, 컴팩트 디스크의 재생 속도를 변환하는데 있어서, 블럭 재생 중에 발생하는 불규칙한 재생 속도 절환 시기를 블럭 재생 시작 시간에 맞추어 줌으로써, 재생 속도 절환시 발생하는 처리 손실을 없애는 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로에 관한 것이다.The present invention relates to a compact disc playback speed switching circuit synchronized with a block synchronizing signal. More specifically, in converting a playback speed of a compact disc, an irregular playback speed switching timing that occurs during block playback is matched to a block playback start time. The present invention relates to a compact disc reproducing speed switching circuit synchronized with a block synchronizing signal which eliminates processing loss occurring during reproducing speed switching.

이하, 첨부된 도면을 참조로 하여 종래의 컴팩트 디스크 재생 속도 지정 회로에 대하여 설명하기로 한다.Hereinafter, a conventional compact disc reproduction speed specifying circuit will be described with reference to the accompanying drawings.

제1도는 종래 기술의 재생 속도 지정 방식을 적용한 컴팩트 디스크 재생 속도 지정 회로의 블럭도이고,1 is a block diagram of a compact disc playback speed designation circuit to which the prior art playback speed designation method is applied.

제2도는 제1도에 도시된 재생 속도 지정 회로에서 속도 지정 신호의 변화를 나타낸 타이밍도이다.FIG. 2 is a timing diagram showing a change in the speed specifying signal in the reproduction speed specifying circuit shown in FIG.

제1도에 도시되어 있듯이, 종래의 컴팩트 디스크 재생 속도 지정 회로의 구성은, 마이컴으로부터의 속도 절환 명령 신호와 명령 래치 클럭 신호를 입력으로 받아, 입력된 신호를 해독하여 정속, 배속 또는 4배속 지정 신호를 발생시켜 출력하는 명령 디코더(10)로 이루어져 있다.As shown in FIG. 1, the conventional compact disc reproducing speed designating circuit receives a speed switching command signal and a command latch clock signal from a microcomputer as inputs, decodes the input signal, and specifies a constant speed, double speed, or quadruple speed designation. And a command decoder 10 for generating and outputting a signal.

종래의 컴팩트 디스크 즉, 씨디 포맷(CD format)으로 기록되는 그 어떤 종류의 디스크에서도 읽어야 할 트랙(track)의 위치는 블럭(Block)이라 칭하는 곳의 큐 데이타(Q data)를 읽어서 제어해야 하고, 블럭 동기 신호는 블럭의 시작 2개의 프레임(frame)의 서브 코드로부터 추출된다.On a conventional compact disc, i.e., any type of disc recorded in a CD format, the position of a track to be read must be controlled by reading the cue data (Q data) called a block. The block sync signal is extracted from the subcodes of the first two frames of the block.

그런데, 제1도에 도시되어 있는 종래의 컴팩트 디스크 재생 속도 지정 회로에서는, 임의의 블럭(CD-ROM에서는 1섹터에 해당)을 읽고 있는 도중, 정속에서 배속 또는 배속에서 정속으로 재생 속도를 바꾸게 되면 그때까지 읽어들였던 1블럭만큼의 데이타를 잃어버리게 되고, 따라서 잃어버린 블럭부터 다시 읽어들여야 하는 문제점이 있다.By the way, in the conventional compact disc playback speed designation circuit shown in FIG. 1, if the playback speed is changed from constant speed to double speed or from double speed to constant speed while reading an arbitrary block (corresponding to one sector on a CD-ROM), One block of data that has been read up to then is lost, so there is a problem of rereading the lost block.

다시 말하면, 마이컴과의 처리 관계상 마이컴이 절환 시기를 블럭 동기 신호에 맞추어 줄 수 없기 때문에, 제2도의 타이밍도에 도시되어 있듯이, 명령 디코더(10)로부터 출력되는 속도 지정 신호의 변화 시점이 블럭 동기 신호와는 관계없이 변화되므로, 읽어들인 블럭 단위의 제어 데이타인 큐 코드가 완전하지 않은 것이 되고, 속도 지정 신호 변화 직전에 읽었던 블럭은 무의미한 데이타가 되어버리고 만다.In other words, since the microcomputer cannot adjust the switching timing to the block synchronizing signal in relation to the processing with the microcomputer, as shown in the timing diagram of FIG. 2, the timing of the change of the speed designation signal output from the command decoder 10 is a block. Since the code is changed irrespective of the synchronization signal, the cue code, which is the control data in units of blocks read, becomes incomplete, and the block read immediately before the change of the speed designation signal becomes meaningless data.

이에 의하여 발생되는 손실 시간은, 13msec에 해당하며 그만큼의 처리 손실로 남게되는 문제점이 있다.The loss time generated by this corresponds to 13 msec, and there is a problem that the processing loss remains as much.

따라서 본 발명의 목적은 상기와 같은 종래의 문제점을 해결하기 위한 것으로서, 컴팩트 디스크의 재생 속도를 변환하는데 있어서, 블럭 재생 중에 발생하는 불규칙한 재생 속도 절환 시기를 블럭 시작 순간에 맞추어 줌으로써, 재생 속도 절환시 발생하는 처리 손실을 없애는 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로를 제공하는 데에 있다.Accordingly, an object of the present invention is to solve the conventional problems as described above. In converting a playback speed of a compact disc, the playback speed switching time is adjusted by matching an irregular playback speed switching time that occurs during block playback to a block start instant. SUMMARY OF THE INVENTION An object of the present invention is to provide a compact disc reproducing speed switching circuit synchronized with a block synchronizing signal that eliminates the processing loss that occurs.

상기의 목적을 달성하기 위한 본 발명의 구성은, 마이컴으로부터의 속도 절환 명령 신호, 명령 래치 클럭 신호 및 시스템 리세트 신호를 입력으로 받아, 입력된 신호를 해독하여 정속, 배속 또는 4배속 지정 신호를 발생시켜 출력하는 명령 디코더와; 상기 명령 디코더로부터 출력되는 속도 지정 신호, 시스템 리세트 신호 및 블럭 동기 신호를 입력으로 받아, 입력된 속도 지정 신호를 블럭 동기 신호에 동기시켜 출력하는 블럭 싱크 동기 회로로 이루어져 있다.The configuration of the present invention for achieving the above object, receives a speed switching command signal, a command latch clock signal and a system reset signal from the microcomputer as an input, and decodes the input signal to give a constant speed, double speed or quadruple speed designation signal. A command decoder for generating and outputting the command decoder; And a block sync synchronizing circuit which receives a speed specifying signal, a system reset signal, and a block synchronizing signal output from the command decoder, and outputs the input speed specifying signal in synchronization with the block synchronizing signal.

상기한 블럭 싱크 동기 회로의 구성은, 시스템 리세트 신호를 각각 세트 또는 리세트 입력으로 받고, 블럭 동기 신호를 공통 클럭 입력으로 받으며, 상기한 명령 디코더로부터 출력되는 속도 지정 신호를 각각의 입력으로 받아, 입력된 블럭 동기 신호에 맞게 속도 지정 신호를 동기시켜 출력하는 동기 수단으로 이루어져 있다.The block sync synchronization circuit may be configured to receive a system reset signal as a set or reset input, receive a block synchronization signal as a common clock input, and receive as a respective input a speed specifying signal output from the command decoder. And a synchronizing means for synchronizing and outputting the speed specifying signal in accordance with the input block synchronizing signal.

이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위해 본 발명의 가장 바람직한 실시예를 첨부된 도면을 참조로 설명하기로 한다.DETAILED DESCRIPTION Hereinafter, exemplary embodiments of the present invention will be described with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention in detail.

제3도는 본 발명의 실시예에 따른 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로를 적용한 블럭도이고, 제4도는 제3도에 도시된 재생 속도 절환 회로에서 블럭 싱크 동기 회로의 상세 회로도이다.3 is a block diagram of a compact disc reproducing speed switching circuit synchronized with a block synchronizing signal according to an embodiment of the present invention, and FIG. 4 is a detailed circuit diagram of a block sync synchronizing circuit in the reproducing speed switching circuit shown in FIG. .

제3도에 도시되어 있듯이, 본 발명의 실시예에 따른 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로의 구성은, 마이컴으로부터의 속도 절환 명령 신호, 명령 래치 클럭 신호 및 시스템 리세트 신호(SYSTEM RESET)를 입력으로 받아, 입력된 신호를 해독하여 정속, 배속 또는 4배속 지정 신호를 발생시켜 출력하는 명령 디코더(10)와; 상기 명령 디코더(10)로부터 출력되는 속도 지정 신호(정속, 배속, 4배속), 시스템 리세트 신호(SYSTEM RESET) 및 컴팩트 디스크의 블럭 동기 신호(BLOCK SYNC)를 입력으로 받아, 입력된 속도 지정 신호를 블럭 동기 신호(BLOCK SYNC)에 동기시켜 출력하는 블럭 싱크 동기 회로(20)로 이루어져 있다.As shown in FIG. 3, the structure of the compact disc reproducing speed switching circuit synchronized with the block synchronizing signal according to the embodiment of the present invention includes a speed switching command signal, a command latch clock signal, and a system reset signal (SYSTEM) from the microcomputer. A command decoder 10 which receives RESET) as an input, decodes the input signal and generates and outputs a constant speed, double speed or quadruple speed designation signal; A speed specifying signal (constant speed, double speed, quadruple speed), a system reset signal (SYSTEM RESET), and a block sync signal (BLOCK SYNC) of a compact disc are output from the command decoder 10 and input. Is composed of a block sync synchronizing circuit 20 which outputs in synchronization with the block synchronizing signal BLOCK SYNC.

상기한 블럭 싱크 동기 회로(20)의 구성은,The configuration of the block sync synchronization circuit 20 described above is

시스템 리세트 신호(SYSTEM RESET)를 각각 세트(S) 또는 리세트(R) 입력으로 받아 최초 재생 속도를 지정하고, 블럭 동기 신호(BLOCK SYNC)를 공통 클럭 입력(CK)으로 받으며, 상기한 명령 디코더(10)로부터 출력되는 속도 지정 신호(정속, 배속, 4배속)를 각각의 입력(D)으로 받아, 입력된 블럭 동기 신호(BLOCK SYNC)에 맞게 속도 지정 신호를 동기시켜 출력하는 플립플롭 또는 래치(DFF1∼DFF3)로 이루어져 있다.Receives a system reset signal (SYSTEM RESET) as a set (S) or reset (R) input, specifies the initial playback speed, receives a block sync signal (BLOCK SYNC) as a common clock input (CK), and executes the above command. A flip-flop that receives the speed designation signals (constant speed, double speed, and 4x speeds) output from the decoder 10 to the respective inputs D, and synchronizes the speed designation signals with the input block synchronization signal BLOCK SYNC. It consists of the latches DFF1 to DFF3.

상기와 같이 이루어져 있는 본 발명의 실시예에 따른 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로의 동작은 다음과 같다.The operation of the compact disc reproducing speed switching circuit synchronized with the block synchronizing signal according to the embodiment of the present invention made as described above is as follows.

제3도는 본 발명의 실시예에 따른 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로를 적용한 블럭도로서, 응용하기에 따라서 블럭 싱크 동기 회로(20)에 해당하는 등가 회로는 여러 종류가 있을 수 있으며, 필요에 따라서 명령 디코더(10) 자체 내장으로 할 수도 있다.3 is a block diagram of a compact disc reproducing speed switching circuit synchronized with a block synchronizing signal according to an embodiment of the present invention, and there may be various equivalent circuits corresponding to the block sync synchronizing circuit 20 depending on the application. If necessary, the instruction decoder 10 itself may be incorporated.

중요한 점은, 제4도에 도시된 블럭 싱크 동기 회로(20)의 상세 회로도에서 볼 수 있는 것처럼, 블럭 동기 신호(BLOCK SYNC) 또는 그것의 등가 신호가 플립플롭 또는 래치(DFF1∼DFF3)의 클럭 입력(CK)으로 들어감으로써, 속도 절환 시기를 블럭 동기 신호(BLOCK SYNC)와 같은 최소 단위의 또는 일정 단위의 제어 데이타의 다음 시작점에서 행하도록 설계된 것이다.Importantly, as can be seen in the detailed circuit diagram of the block sync synchronization circuit 20 shown in FIG. 4, the block synchronization signal BLOCK SYNC or its equivalent signal is the clock of the flip-flop or latches DFF1 to DFF3. By entering the input CK, the speed switching timing is designed to be performed at the next starting point of the minimum or constant unit of control data such as the block synchronization signal BLOCK SYNC.

제5도는 제3도에 도시된 재생 속도 절환 회로에서 속도 지정 신호의 변화를 나타낸 타이밍도이다.FIG. 5 is a timing diagram showing a change of the speed specifying signal in the reproduction speed switching circuit shown in FIG.

제5도에 도시되어 있듯이, 재생 속도를 지정하는 신호의 변화가 블럭 동기 신호(BLOCK SYNC)와 일치한 시점에서 일어난다는 점을 알 수 있다.As shown in FIG. 5, it can be seen that the change of the signal specifying the reproduction speed occurs at a point coinciding with the block synchronization signal BLOCK SYNC.

따라서, 상기와 같이 동작하는 본 발명의 실시예에 따른 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로의 효과는, 컴팩트 디스크의 재생 속도를 변환하는데 있어서, 블럭 재생 중에 발생하는 불규칙한 재생 속도 절환 시기를 블럭 시작 순간에 맞추어 줌으로써, 재생 속도 절환시 발생하는 처리 손실을 없애도록 한 것이다.Therefore, the effect of the compact disc reproduction speed switching circuit synchronized with the block synchronizing signal according to the embodiment of the present invention operating as described above is that the irregular reproduction speed switching timing occurring during block reproduction in converting the reproduction speed of the compact disc. To match the start of the block, eliminating the processing loss that occurs when switching playback speeds.

Claims (3)

마이컴으로부터의 속도 절환 명령 신호, 명령 래치 클럭 신호 및 시스템 리세트 신호(SYSTEM RESET)를 입력으로 받아, 입력된 신호를 해독하여 정속, 배속 또는 4배속 지정 신호를 발생시켜 출력하는 명령 디코더(10)와; 상기 명령 디코더(10)로부터 출력되는 속도 지정 신호(정속, 배속, 4배속), 시스템 리세트 신호(SYSTEM RESET) 및 블럭 동기 신호(BLOCK SYNC) 또는 그것의 등가 신호를 입력으로 받아, 입력된 속도 지정 신호를 블럭 동기 신호(BLOCK SYNC)에 동기시켜 출력하는 블럭 싱크 동기 회로(20)로 이루어져 있는 것을 특징으로 하는 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로.A command decoder 10 that receives a speed switching command signal, a command latch clock signal, and a system reset signal from the microcomputer as an input, decodes the input signal, and generates and outputs a constant speed, double speed, or quadruple speed designation signal. Wow; The speed input signal received from the command decoder 10 (constant speed, double speed, quadruple speed), the system reset signal (SYSTEM RESET) and the block synchronization signal (BLOCK SYNC) or an equivalent signal thereof is inputted and inputted. And a block sync synchronizing circuit (20) for synchronizing and outputting a specified signal in synchronism with a block synchronizing signal (BLOCK SYNC). 제1항에 있어서, 상기한 블럭 싱크 동기 회로(20)는 시스템 리세트 신호(SYSTEM RESET)를 각각 세트(S) 또는 리세트(R) 입력으로 받고, 블럭 동기 신호(BLOCK SYNC)를 공통 클럭 입력(CK)으로 받으며, 상기한 명령 디코더(10)로부터 출력되는 속도 지정 신호(정속, 배속, 4배속)를 각각의 입력(D)으로 받아, 입력된 블럭 동기 신호(BLOCK SYNC)에 맞게 속도 지정 신호를 동기시켜 출력하는 동기 수단(DFF1∼DFF3)으로 이루어져 있는 것을 특징으로 하는 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로.The block sync synchronization circuit 20 of claim 1, wherein the block sync synchronization circuit 20 receives a system reset signal SYSTEM RESET as a set S or reset R input, respectively, and receives a block synchronization signal BLOCK SYNC from a common clock. It receives the input CK and receives the speed designation signal (constant speed, double speed, quadruple speed) output from the command decoder 10 as described above to the respective inputs D, and the speed corresponds to the input block synchronization signal BLOCK SYNC. A compact disc reproduction speed switching circuit synchronized with a block synchronizing signal, comprising synchronization means (DFF1 to DFF3) for synchronizing and outputting a designated signal. 제2항에 있어서, 상기한 동기 수단(DFF1∼DFF3)은 클럭 입력(CK)에 맞추어서 출력(Q)을 내보내는 기능을 갖는 플립플롭 또는 래치로 이루어져 있는 것을 특징으로 하는 블럭 동기 신호에 동기되는 컴팩트 디스크 재생 속도 절환 회로.3. The compact according to claim 2, wherein the synchronization means (DFF1 to DFF3) comprise a flip-flop or a latch having a function of outputting the output Q in accordance with the clock input CK. Disc playback speed switching circuit.
KR1019950014845A 1995-06-05 1995-06-05 Switching circuit of cd reproducing velocity which synchronized block signal KR0146198B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950014845A KR0146198B1 (en) 1995-06-05 1995-06-05 Switching circuit of cd reproducing velocity which synchronized block signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950014845A KR0146198B1 (en) 1995-06-05 1995-06-05 Switching circuit of cd reproducing velocity which synchronized block signal

Publications (2)

Publication Number Publication Date
KR970003066A KR970003066A (en) 1997-01-28
KR0146198B1 true KR0146198B1 (en) 1998-10-15

Family

ID=19416541

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950014845A KR0146198B1 (en) 1995-06-05 1995-06-05 Switching circuit of cd reproducing velocity which synchronized block signal

Country Status (1)

Country Link
KR (1) KR0146198B1 (en)

Also Published As

Publication number Publication date
KR970003066A (en) 1997-01-28

Similar Documents

Publication Publication Date Title
US5185680A (en) Method for synchronizing recording and reproducing devices
JPS63246087A (en) Recording system
JPH113565A (en) Data recording and reproducing method and device therefor
KR0146198B1 (en) Switching circuit of cd reproducing velocity which synchronized block signal
EP0577366B1 (en) Mastering compact disks and minidisks
JPH0216879A (en) Clamping circuit
JPH0723341A (en) Signal synchronizing device
JP2000004423A (en) Information reproduction device and method therefor
KR0116642Y1 (en) Reproducing system of optical disk
JP2664493B2 (en) External synchronization circuit for MUSE signal
JPH09167445A (en) Method for and device reproducing digital disk
KR920013266A (en) Error correction circuit during variable speed playback in the Double Azimuth 4-head VTR
KR960005944B1 (en) Delay locking signal processing circuit and the method therefor
JPS631217A (en) Decoding device
KR0160712B1 (en) Reproducing apparatus for optical disc
KR840001041Y1 (en) Control circuit for sound and characters signal
JPH06314483A (en) Disk reproducing device
JPH0644809B2 (en) Audio signal reproduction phase control circuit
JPH0229808A (en) Synchronous operation device
JPH06215540A (en) Magnetic recording and reproducing device
JPH09180415A (en) Editing processor
JPH0536162A (en) Drum phase correcting device for video tape recorder
JPH1116262A (en) Disk reproducing device and medium recorded with program for controlling disk reproducing device
JPH01273258A (en) Capstan control method
JPH01173365A (en) Optical disk player

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050407

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee