KR0136501Y1 - Ntsc/pal automatic detecting circuit - Google Patents
Ntsc/pal automatic detecting circuit Download PDFInfo
- Publication number
- KR0136501Y1 KR0136501Y1 KR2019930000799U KR930000799U KR0136501Y1 KR 0136501 Y1 KR0136501 Y1 KR 0136501Y1 KR 2019930000799 U KR2019930000799 U KR 2019930000799U KR 930000799 U KR930000799 U KR 930000799U KR 0136501 Y1 KR0136501 Y1 KR 0136501Y1
- Authority
- KR
- South Korea
- Prior art keywords
- vcr
- output
- ntsc
- servo
- pal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N11/00—Colour television systems
- H04N11/06—Transmission systems characterised by the manner in which the individual colour picture signal components are combined
- H04N11/20—Conversion of the manner in which the individual colour picture signal components are combined, e.g. conversion of colour television standards
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
이 고안은 NTSC/PAL 방송방식 전환이 가능한 VCR에 관한 것으로서, 더욱 상세하게는 VCR의 라인 아웃단을 통해 입력되는 복합 비데오 신호로 만든 헤드 스위칭 파형과 마이콤의 제어에 의해 서보에서 임의로 수초동안 서보 스피드를 NTSC 또는 PAL로 했을때 만들어지는 헤드 스위칭 파형과 비교하여 일치하면 상기 마이콤은 현재 자신이 셋팅하고 있는 모드로 VCR 셋트를 구동시킴으로서, 녹화나 재생시 VCR로 입력되는 신호나 테이프에 기록된 신호의 방송방식을 모르더라도 상기 VCR의 라인 아웃단을 통해 입력되는 방송방식으로 VCR 셋트가 자동 절환되어 재생 및 녹화가 편리하고 쉽게 이루어지며, 특히, NTSC 방식으로 된 LDP 소프트 웨어를 VCR로 녹화하도록 할 때 유용하다.The present invention relates to a VCR capable of converting NTSC / PAL broadcasting. More specifically, the servo speed is arbitrarily used for several seconds by the servo under the control of a microcomputer and a head switching waveform made of a composite video signal input through the line out end of the VCR. When compared to the head switching waveform produced when NTSC or PAL is matched, the microcomputer runs the VCR set in the mode currently set by itself, so that the signal input to the VCR or the signal recorded on the tape can be recorded. Even if you do not know the broadcasting method, the VCR set is automatically switched to the broadcasting method input through the line out end of the VCR, so that the playback and recording is convenient and easy. In particular, when recording NTSC-type LDP software to the VCR, useful.
Description
제1도는 이 고안에 따른 엔티에스시/팔 자동 검출회로의 일실시예를 나타낸 블럭도.Figure 1 is a block diagram showing one embodiment of the anti-sn / arm automatic detection circuit according to the present invention.
제2도는 이 고안에 따른 동작 상태를 나타낸 파형도이다.2 is a waveform diagram showing an operating state according to the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
10 : 동기 분리기 20 : 모노멀티10: synchronous separator 20: monomulti
30 : 인버터 40 : 마이콤30: inverter 40: micom
50 : 서보 60 : 데크50: Servo 60: Deck
70 : 적분기 80 : 증폭기70: integrator 80: amplifier
90 : 적분기90: integrator
이 고안은 엔티에스시(이하, NTSC라 칭함)/팔 (이하, PAL이라 칭함) 방송방식 전환이 가능한 비데오 카셋트 레코더(Video Cassette Recorder ; 이하, VCR이라 칭함)에 관한 것으로서, 더욱 상세하게는 녹화시 VCR로 입력되는 신호와 재생시 테이프에 기록된 신호가 NTSC인지 PAL인지를 자동으로 검출하여 VCR 셋트를 NTSC 또는 PAL 모드로 자동 절환하여 주는 NTSC/PAL 자동 검출회로에 관한 것이다.The present invention relates to a video cassette recorder (hereinafter referred to as a VCR) capable of switching an NTS (hereinafter referred to as NTSC) / arm (hereinafter referred to as PAL) broadcasting method, and more specifically to recording. The present invention relates to an NTSC / PAL automatic detection circuit that automatically detects whether a signal input to a VCR and a signal recorded on a tape during playback are NTSC or PAL and automatically switches a VCR set to NTSC or PAL mode.
종래에는 VCR로 입력되는 신호와 테이프에 기록된 신호등이 VCR과 포맷이 다를경우, 즉, VCR은 NTSC 방식으로 셋팅되어 있고 VCR로 입력되는 신호나 테이프에 기록된 신호는 PAL 방식인 경우, 또는 그 반대인 경우에 VCR의 NTSC/PAL 절환은 스위치를 이용하여 수동으로 절환하여야 하는 불편함이 있었다.Conventionally, when the signal input to the VCR and the signal recorded on the tape have a different format from that of the VCR, that is, the VCR is set in the NTSC method and the signal input to the VCR or the signal recorded on the tape is in the PAL method, or On the contrary, the NTSC / PAL switching of the VCR was inconvenient to be switched manually using a switch.
이 때, 사용자는 테이프에 기록된 신호 및 VCR로 입력되는 신호와 방송 방식에 대해 정확한 지식이 있어야 하며, VCR로 입력되는 신호와 테이프에 기록된 신호의 방송방식을 확인해야 하는 번거로움이 있다.At this time, the user must have accurate knowledge about the signal recorded on the tape, the signal input to the VCR, and the broadcasting method, and there is the inconvenience of confirming the broadcasting method of the signal input to the VCR and the signal recorded on the tape.
일예로, 레이져 디스크 플레이어(Laser Disc Player ; 이하, LDP라 칭함.)와 VCR의 매칭에 있어서, 현재 LDP의 소프트 웨어가 NTSC 방식으므로 LDP 소프트 웨어를 VCR에 녹화하도록 할 때 상기와 같은 문제점이 발생할 수 있다.For example, in the matching of a laser disc player (hereinafter referred to as LDP) and a VCR, the above problem occurs when the LDP software is recorded on the VCR because the software of the LDP is NTSC. Can be.
이 고안은 이러한 문제점을 해결하기 위한 것으로서, 이 고안의 목적은 서보 스피드를 소정의 시간동안 NTSC와 PAL로 각각 구동시키면서 VCR쪽에서 입력되는 신호와 비교하여 일치하면 현재 구동되는 신호의 모드로 VCR을 자동 셋팅시킴으로써, 사용자는 쉽고 편리하게 녹화 및 재생을 수행할 수 있고, 테이프의 손실을 막는 NTSC/PAL 자동 검출회로를 제공함에 있다.This invention aims to solve this problem. The purpose of this invention is to drive the servo speed to NTSC and PAL respectively for a predetermined time, and compare the signal input from the VCR to match the input signal. By setting, the user can easily and conveniently perform recording and playback, and provide an NTSC / PAL automatic detection circuit which prevents the loss of the tape.
이러한 목적을 달성하기 위한 이 고안의 특징은, NTSC/PAL 방송방식 전환이 가능한 VCR에 있어서, 상기 VCR의 라인 아웃단을 통해 입력되는 복합 비데오 신호로 만든 헤드 스위칭 파형과 마이콤의 제어에 의해 서보에서 임의로 수초동안 서보 스피드를 NTSC 또는 PAL로 했을때 만들어지는 헤드 스위칭 파형과 비교하여 일치하면 상기 마이콤은 현재 자신이 셋팅하고 있는 모드로 VCR 셋트를 구동시킴으로써, 녹화나 재생시 VCR로 입력되는 신호나 테이프에 기록된 신호의 방송방식을 모르더라도 상기 VCR의 라인 아웃단을 통해 입력되는 방송방식으로 VCR 셋트가 자동 절환되어 재생 및 녹화가 편리하고 쉽게 이루어지도록 하는 NTSC/PAL 자동 검출회로에 있다.A feature of this invention to achieve this object is that in a VCR capable of NTSC / PAL broadcasting system switching, the servo is controlled by a head switching waveform made of a composite video signal input through the line out end of the VCR and controlled by a microcomputer. If it matches with the head switching waveform generated when the servo speed is arbitrarily set to NTSC or PAL for several seconds, the microcomputer drives the VCR set in the mode currently set by itself, so that the signal or tape input to the VCR during recording or playback can be NTSC / PAL auto-detection circuit for converting the VCR set into a broadcast method inputted through the line out end of the VCR, so that playback and recording can be performed conveniently and easily even if the broadcasting method of the signal recorded in the above is not known.
이하, 이 고안에 따른 일실시예를 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.Hereinafter, an embodiment according to the present invention will be described in detail with reference to the accompanying drawings.
제1도는 이 고안에 따른 NTSC/PAL 자동 검출회로의 일실시예를 나타낸 블럭도로서, 입력단을 통해 입력되는 복합 비데오 신호에서 수직 동기 신호만을 분리하여 출력하는 동기 분리기(10)와, 상기 동기 분리기(10)의 출력단에 연결되어 상기 동기 분리기(10)에서 출력되는 수직 동기 신호를 헤드 스위칭 파형으로 변환하는 모노 멀티(20)와, 상기 모노 멀티(20)의 출력단에 연결되어 상기 모노 설티(20)에서 출력되는 헤드 스위칭 파형의 극성을 반전시키는 인버터(30)와, NTSC/PAL 스피드의 헤드 스위칭 파형을 교대로 각각 출력하기 위하여 하이 또는 로우 레벨의 제어 신호를 출력하는 마이콤(40)와, 상기 마이콤(40)의 출력단에 연결되어 상기 마이콤(40)으로부터 출력되는 하이 또는 로우 레벨의 제어 신호에 따라 NTSC 스피드 PAL 스피드로 소정의 시간동안 데크(60)를 구동시키고 상기 데크(60)내의 드럼에서 발생되는 드럼 위상 제네레이터(Drum Phase Generator; 이하, DPG라 칭함.) 파형을 제공받아 헤드 스위칭 파형으로 변환하여 출력되는 서보(50)와, 제1입력단에는 상기 인버터(30)의 출력단이 연결되고 제2입력단에는 상기 서보(50)의 출력단이 연결되어 상기 인버터(30)와 서보(50)에서 출력되는 헤드 스위칭 파형을 가산하는 가산기(70)와, 상기 가산기(70)의 출력단에 연결되어 상기 가산기(70)의 출력을 증폭하는 증폭기(80)와, 상기 증폭기(80)의 출력단에 연결되어 상기 증폭기(80)의 출력을 적분하여 상기 동기 분리기(10)로 제공되는 신호가 NTSC 인지 PAL인지를 상기 마이콤(40)으로 제공하는 적분기(90)로 구성된다.1 is a block diagram showing an embodiment of the NTSC / PAL automatic detection circuit according to the present invention, a synchronous separator 10 for separating and outputting only the vertical synchronous signal from the composite video signal input through the input terminal, and the synchronous separator A mono multi 20 connected to an output terminal of the mono output 20 to convert a vertical synchronizing signal output from the synchronous separator 10 into a head switching waveform, and a mono set 20 connected to an output terminal of the mono multi 20. Inverter 30 for inverting the polarity of the head switching waveform output from the), the microcomputer 40 for outputting a high or low level control signal to alternately output the head switching waveform of NTSC / PAL speed, and the The deck 60 is connected to an output terminal of the microcomputer 40 at a NTSC speed PAL speed for a predetermined time according to a high or low level control signal output from the microcomputer 40. A servo phase generated by a drum in the drum in the deck 60 and converted into a head switching waveform and outputted to a head switching waveform; An adder 70 to which an output terminal of the inverter 30 is connected and an output terminal of the servo 50 is connected to a second input terminal to add a head switching waveform output from the inverter 30 and the servo 50, and the adder An amplifier 80 connected to an output terminal of the 70 to amplify the output of the adder 70 and an output of the amplifier 80 connected to an output terminal of the amplifier 80 to integrate the output of the amplifier 80 to the synchronous separator 10. It is composed of an integrator 90 to provide to the microcomputer 40 whether the signal provided by NTSC or PAL.
제2도는 이 고안에 따른 동작 상태를 나타낸 파형도로서, 제2도(a)는 동기 분리기(10)로 입력되는 복합 비데오 신호를 나타낸 파형도이고, 제2도(b)는 상기 되어 분리기(10)에서 수직 동기 신호만을 분리하여 출력하는 것을 나타낸 파형도이고, 제2도(c)는 상기 수직 동기 신호를 모노 멀티(20)에서 헤드 스위칭 파형으로 변환하여 출력하는 것을 나타낸 파형도이고, 제2도(d)는 상기 모너 멀티(20)에서 출력되는 헤드 스위칭 파형의 극성을 인버터(30)에서 반전시킨 파형도이고, 제2도(e)는 서보(50)에서 임의로 만들어 출력시키는 헤드 스위칭 파형도이고, 제2도(f)는 상기 적분기(90)에서 출력되는 NTSC/PAL 비교 결과를 나타낸 파형도이다.2 is a waveform diagram showing an operating state according to the present invention, and FIG. 2 (a) is a waveform diagram showing a composite video signal input to the synchronous separator 10, and FIG. 2 (b) is a separator ( FIG. 10 is a waveform diagram illustrating outputting only the vertical synchronization signal separately, and FIG. 2 (c) is a waveform diagram illustrating the conversion of the vertical synchronization signal from the mono multi 20 to a head switching waveform and outputting the same. 2 (d) is a waveform diagram inverting the polarity of the head switching waveform output from the moner multi 20 in the inverter 30, the second diagram (e) is a head switching to arbitrarily made and output from the servo (50) FIG. 2 is a waveform diagram showing the NTSC / PAL comparison result output from the integrator 90. FIG.
이와같이 구성된 이 고안은 동기 분리기(10)로 복합 비데오 신호가 입력된다. 이때, 녹화시에는 라인 인(Line In)과 고주파 인(Radio Frequency In ; RF In)이 있는데, 라인 인일경우는 다이렉트(Direct)로 받고 고주파인일 경우는 비데오 신호 처리 루프를 거쳐야 하므로 라인 아웃단에서 복합 비데오 신호가 상기 동기 분리기(10)로 제공되도록 한다.In this design, the composite video signal is input to the synchronous separator 10. At this time, Line In and Radio Frequency In (RF In) are used for recording. If line in is used, it is required to be direct, and if it is high frequency, it must go through a video signal processing loop. To provide a composite video signal to the sync separator 10.
그리고, 재생시에는 비데오 신호 처리 루프를 거쳐 나온 복합 비데오 신호에서 테이프에 기록된 FM 엔벨로프 파형을 검출하여야 하므로 마찬가지로 라인 아웃단에서 복합 비데오 신호가 상기 동기 분리기(10)로 제공되도록 한다.In addition, since the FM envelope waveform recorded on the tape must be detected from the composite video signal outputted through the video signal processing loop, the composite video signal is provided to the sync separator 10 at the line out end.
따라서, 제2도(a)와 같은 복합 비데오 신호가 상기 동기 분리기(10)로 제공된다.Thus, a composite video signal as shown in FIG. 2 (a) is provided to the sync separator 10.
한편, 상기 동기 분리기(10)는 제2도(a)와 같이 입력되는 복합 비데오 신호에서 제2도(b)와 같이 수직 동기 신호만을 분리하여 모노 멀티(20)로 출력하고, 상기 모노 멀티(20)는 상기 수직 동기 신호를 제2도(c)와 같이 헤드 스위칭 파형으로 변환하여 인버터(30)로 출력한다. 그리고, 상기 인버터(30)에는 상기 모노 멀티(20)에서 출력되는 헤드 스위칭 파형의 극성을 제2도(d)와 같이 반전시켜 가산기(70)로 출력한다.Meanwhile, the sync separator 10 separates only the vertical sync signal from the composite video signal input as shown in FIG. 2 (a) and outputs it to the mono multi 20 as shown in FIG. 20 converts the vertical synchronizing signal into a head switching waveform as shown in FIG. 2C and outputs it to the inverter 30. In addition, the inverter 30 outputs the polarity of the head switching waveform output from the mono multi 20 to the adder 70 by inverting the polarity of the head switching waveform as shown in FIG.
이때, 마이콤(40)는 상기 서보(50)에 하이 또는 로우 레벨의 로직 신호를 출력하여 상기 서보(50)가 NTSC 스피드 또는 PAL 스피드로 수초동안 데크(60)를 구동시키도록 제어한다. 즉, 상기 마이콤(40)으로부터 하이 레벨의 로직 신호가 출력되면 상기 서보(50)는 NTSC 스피드로 수초동안 데크(60)를 구동시키고, 상기 마이콤(40)으로부터 로우 레벨의 로직 신호가 출력되면 상기 서보(50)는 PAL 스피드로 상기 데크(60)를 구동시킨다.At this time, the microcomputer 40 outputs a high or low level logic signal to the servo 50 to control the servo 50 to drive the deck 60 for several seconds at an NTSC speed or a PAL speed. That is, when a high level logic signal is output from the microcomputer 40, the servo 50 drives the deck 60 for several seconds at an NTSC speed, and when the low level logic signal is output from the microcomputer 40, Servo 50 drives the deck 60 at a PAL speed.
상기 데크(60)는 NTSC 스피드로 구동되면 NTSC 스피드에 해당되는 DPG 파형(데크내의 드럼에서 발생됨.)을, PAL 스피드로 구동되면 PAL 스피드에 해당되는 DPG 파형을 상기 서보(50)로 다시 출력하고, 상기 서보(50)는 상기 DPG 파형을 헤드 스위칭 파형으로 변환하는 제2도(f)와 같이 상기 가산기(70)로 출력한다.The deck 60 outputs a DPG waveform corresponding to the NTSC speed (generated from the drum in the deck) when driven at the NTSC speed, and outputs a DPG waveform corresponding to the PAL speed to the servo 50 when driven at the PAL speed. The servo 50 outputs the DPG waveform to the adder 70 as shown in FIG. 2 (f) for converting the DPG waveform into a head switching waveform.
상기 가산기(70)는 상기 인버터(30)에서 출력되는 헤드 스위칭 파형과 상기 서보(50)에서 출력되는 헤드 스위칭 파형을 가산한다. 이 때, 비데오계에서 모노 멀티(20)를 통해 출력되는 헤드 스위칭 파형은 인버터(30)에 의해 반전되어 있으므로, 상기 인버터(30)에서 출력되는 헤드 스위칭 파형과 상기 서보(50)에서 출력되는 헤드 스위칭 파형이 같다면 상기 가산기(70)의 출력은 '0'가 될것이다.The adder 70 adds a head switching waveform output from the inverter 30 and a head switching waveform output from the servo 50. At this time, since the head switching waveform output through the mono multi 20 in the video system is inverted by the inverter 30, the head switching waveform output from the inverter 30 and the head output from the servo 50 are used. If the switching waveform is the same, the output of the adder 70 will be '0'.
즉, 상기 인버터(30)에서 출력되는 헤드 스위칭 파형이 상기 서보(50)에서 NTSC 스피드로 데크(60)를 구동시켜 발생된 헤드 스위칭 파형과 일치한다면 상기 인버터(30)에서 출력되는 헤드 스위칭 파형은 NTSC 방식이고, 상기 서보(50)에서 PAL 스피드로 데크(60)를 구동시켜 발생된 헤드 스위칭 파형과 일치한다면 상기 인버터(30)에서 출력되는 헤드 스위칭 파형은 PAL 방식이다.That is, if the head switching waveform output from the inverter 30 matches the head switching waveform generated by driving the deck 60 at the NTSC speed in the servo 50, the head switching waveform output from the inverter 30 is If the NTSC method and the head switching waveform generated by driving the deck 60 at the PAL speed at the servo 50 coincide with the head switching waveform, the head switching waveform output from the inverter 30 is the PAL method.
그리고, 상기 가산기(70)의 출력은 증폭기(80)에 의해 증폭이고, 적분기(90)에 의해 적분되면 상기 가산기(70)의 출력은 로우 또는 하이 레벨의 로직 신호가 되어 상기 제2도(f)와 같이 마이콤(40)으로 출력된다.In addition, the output of the adder 70 is amplified by the amplifier 80, and when integrated by the integrator 90, the output of the adder 70 becomes a logic signal of a low or high level, and thus the second diagram f Is output to the microcomputer 40 as shown in FIG.
이때, 상기 적분기(90)의 출력이 로우 레벨의 로직 신호이면 서보(50)에서 출력되는 헤드 스위칭 파형과 동기 분리기(10)로 입력되는 복합 비데오 신호의 헤드 스위칭 파형이 일치하는 것을 나타낸다.At this time, when the output of the integrator 90 is a low level logic signal, it indicates that the head switching waveform output from the servo 50 and the head switching waveform of the composite video signal input to the synchronous separator 10 coincide.
따라서, 상기 마이콤(40)은 상기 적분기(90)로부터 출력되는 신호가 로우 레벨이고, 상기 서보(50)에서 NTSC 스피드로 헤드 스위칭 파형을 출력하고 있으면 NTSC 모드로 녹화 및 재생이 이루어지도록 VCR 셋트를 구동시키고, 서보(50)에서 PAL 스피드로 헤드 스위칭 파형을 출력하고 있으면 PAL 모드로 녹화 및 재생이 이루어지도록 VCR 셋트를 구동시킨다.Therefore, when the signal output from the integrator 90 is at a low level and the head switching waveform is output from the servo 50 at the NTSC speed, the microcomputer 40 sets the VCR set to perform recording and playback in the NTSC mode. If the servo 50 outputs the head switching waveform at the PAL speed, the VCR set is driven so that recording and playback are performed in the PAL mode.
이때, 상기 적분기(90)로부터 출력되는 신호가 하이 레벨의 로직 신호이면 비데오계에서 출력되는 헤드 스위칭 파형과 서보계에서 출력되는 헤드 스위칭 파형이 일치하지 않는 것이므로, 상기 마이콤(40)은 하이 또는 로우 레벨의 로직 신호를 출력하여 상기 서보(50)가 서보 스피드를 전환하도록 제어한다.In this case, if the signal output from the integrator 90 is a logic signal of a high level, the head switching waveform output from the video system and the head switching waveform output from the servo system do not coincide. The servo 50 controls the servo speed to be switched by outputting a logic signal of a level.
예를들어, 복합 비데오 신호로 만든 헤드 스위칭 파형이 NTSC 방식이라고 가정할 경우, 상기 마이콤(40)이 PAL 모드로 수초동안 상기 서보(50)를 제어하여 상기 서보(50)가 PAL 스피드로 데크(60)를 구동시켜 헤드 스위칭 파형을 출력하게 되면 상기 적분기(90)는 하이레벨의 로직 신호를 상기 마이콤(40)으로 출력한다.For example, assuming that the head switching waveform made of the composite video signal is NTSC, the microcomputer 40 controls the servo 50 for several seconds in the PAL mode, so that the servo 50 has a deck at the PAL speed. When 60 is driven to output the head switching waveform, the integrator 90 outputs a high level logic signal to the microcomputer 40.
따라서, 상기 마이콤(40)은 비데오계의 복합 비데오 신호의 방식이 PAL 방식이 아니라고 판단하여 다시 수초동안 NTSC 모드로 상기 서보(50)를 제어하게 되고 상기 서보(50)는 NTSC 스피드로 상기 데크(60)를 구동시켜 헤드 스위칭 파형을 출력한다.Therefore, the microcomputer 40 determines that the video system is not the PAL method and again controls the servo 50 in the NTSC mode for several seconds, and the servo 50 controls the deck at the NTSC speed. 60) to output the head switching waveform.
그리고 나서, 상기 적분기(90)는 로우 레벨의 로직 신호를 상기 마이콤(40)으로 출력하게 되고, 상기 마이콤(40)은 NTSC 스피드로 서보 제어를 결정하고 VCR 셋트를 NTSC 모드로 셋팅시켜 녹화 및 재생이 NTSC 모드로 이루어지도록 한다.Then, the integrator 90 outputs a low level logic signal to the microcomputer 40, and the microcomputer 40 determines the servo control at NTSC speed and sets the VCR set to NTSC mode for recording and playback. This is done in NTSC mode.
만일, 복합 비데오 신호로 만든 헤드 스위칭 파형이 PAL 방식이더라도 상기와 동일한 원리가 적용된다.If the head switching waveform made of the composite video signal is PAL, the same principle applies.
이상에서와 같이 이 고안은 VCR의 라인 아웃단을 통해 입력으로 복합 비데오 신호로 만든 헤드 스위칭 파형과 마이콤의 제어에 의해 서보에서 임의로 수초동안 서보 스피드를 NTSC 또는 PAL로 했을 때 만들어지는 헤드 스위칭 파형과 비교하여 일치하면 상기 마이콤은 현재 자신이 셋팅하고 있는 모드로 VCR 셋트를 구동시킴으로써, VCR에서 녹화나 재생시 VCR로 입력되는 신호나 테이프에 기록된 신호의 방송방식을 모르더라도 VCR의 라인 아웃단을 통해 입력되는 방송방식으로 VCR셋트가 자동 절환되어 재생 및 녹화가 편리하고 쉽게 이루어지며, 특히 NTSC 방식으로 된 LDP 소프트 웨어를 VCR로 녹화하도록 할때 효과가 있다.As described above, this design has a head switching waveform made of a composite video signal as an input through the line out end of the VCR, and a head switching waveform made when the servo speed is set to NTSC or PAL for several seconds by the control of the microcomputer. By comparison, the microcomputer runs the VCR set in the mode currently set by itself, and thus the line out end of the VCR is lost even if the VCR does not know how to broadcast the signal input to the VCR or the signal recorded on the tape. The VCR set is automatically switched to the broadcasting method input through the system, making playback and recording convenient and easy. Especially, it is effective when recording NTSC-type LDP software to VCR.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019930000799U KR0136501Y1 (en) | 1993-01-21 | 1993-01-21 | Ntsc/pal automatic detecting circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019930000799U KR0136501Y1 (en) | 1993-01-21 | 1993-01-21 | Ntsc/pal automatic detecting circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940019843U KR940019843U (en) | 1994-08-22 |
KR0136501Y1 true KR0136501Y1 (en) | 1999-05-01 |
Family
ID=19349897
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019930000799U KR0136501Y1 (en) | 1993-01-21 | 1993-01-21 | Ntsc/pal automatic detecting circuit |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0136501Y1 (en) |
-
1993
- 1993-01-21 KR KR2019930000799U patent/KR0136501Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940019843U (en) | 1994-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0136501Y1 (en) | Ntsc/pal automatic detecting circuit | |
KR100258103B1 (en) | Video cassette recorder for monitoring | |
JP3236525B2 (en) | Dubbing device | |
KR100230255B1 (en) | Tape recording device and method in double deck | |
KR100191207B1 (en) | Apparatus for recording and playing image signal | |
JPS62112483A (en) | Still video player | |
KR940007287B1 (en) | Method and device for editing by using two video cassette recorders | |
KR100230292B1 (en) | Battery off apparatus and method thereof using synchronous signal | |
KR920005269B1 (en) | Phase compensation circuit of video disk player | |
JP3575217B2 (en) | Magnetic recording / reproducing device | |
KR0134367Y1 (en) | Playing control circuit for vtr | |
JPS60223048A (en) | Magnetic recorder | |
KR910006358B1 (en) | External signal selecting circuit and method for playback of video tape | |
KR900010118Y1 (en) | Q-mode automatic switching circuit for vtr | |
JPH0535668Y2 (en) | ||
KR930009686B1 (en) | Track jump circuit of laser disk player | |
JP2971969B2 (en) | Broadcast system identification device | |
KR200149499Y1 (en) | Screen disturbance preventing circuit in a video record reproducting apparatus | |
KR940007288Y1 (en) | Editing device of video cassette recorder | |
KR100221129B1 (en) | Vcr system having caption | |
KR940006719Y1 (en) | Device for checking signal in vcr | |
JPH033001Y2 (en) | ||
KR0133398Y1 (en) | Apc circuit for vcr and others | |
KR19990020667U (en) | VSI system with connection recording control | |
JPS6248951B2 (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20051028 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |