JPS63291291A - Promプログラマ - Google Patents

Promプログラマ

Info

Publication number
JPS63291291A
JPS63291291A JP62126605A JP12660587A JPS63291291A JP S63291291 A JPS63291291 A JP S63291291A JP 62126605 A JP62126605 A JP 62126605A JP 12660587 A JP12660587 A JP 12660587A JP S63291291 A JPS63291291 A JP S63291291A
Authority
JP
Japan
Prior art keywords
rom
system rom
programmer
terminal
programming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62126605A
Other languages
English (en)
Inventor
Yoshinobu Natsui
夏井 善信
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62126605A priority Critical patent/JPS63291291A/ja
Publication of JPS63291291A publication Critical patent/JPS63291291A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、電気的に書き込み可能な読み出し専用メモリ
(以下PROMと記す)を書き込むためのFROMプロ
グラマに関するものである。
〔従来の技術〕
この種のFROMプログラマの一般的な構成を第3図の
ブロック図に示す。
セントラル・プロセッサ・ユニット(CPU)2からは
アドレス信号、双方向のデータ信号及び各種コントロー
ル信号が基本バス10に出力され、基本バス10にはバ
ッファRAM5.キーボードディスプレイコントロール
部6.システムROM7.システムコントロール部3等
がそれぞれ直接に接続され、また、プログラミングされ
るべき被測定ROMソケット4はシステムコントロール
部3を介して接続されている。
PROMプログラマ1の本体電源がオンすると、CPU
2やシステムコントロール部3は、システムROM7に
格納されているシステム起動用の初期設定プログラムを
読み込みFROMプログラマシステム全体の初期化を行
う、この初期化の際に、最近のFROMプログラマのほ
とんどは、システムのセルフチェックも同時に行うよう
になつており、この為のプログラムもシステムROM7
に格納されている。
バッファRAM5の役目は、被測定ROMへプログラミ
ングすべきデータパターンを格納したり、システムRO
M7から被測定ROMへのデータパターン書込みの手順
であるプログラミングアルゴリズム用プログラムをロー
ドしてCPU2によるm集後のアルゴリズムプログラム
を再格納することである。
システムROM7には、前述したように、システム起動
用の初期設定プログラム及びセルフチェック用プログラ
ムの他に各種のプログラミングアルゴリズム用プログラ
ムをも格納する。一般に、PROMプログラマメーカー
は、非常に広範なデバイスメーカーのPROMに対応可
能な様にプログラマを設計するが、デバイスメーカーの
プログラミング仕様は必ずしも統一されていないところ
にプログラマメーカーの苦労がある。
これらの広範囲なプログラミング仕様に基づいて手順化
されたプログラミングアルゴリズムをプログラム化して
格納しておくには、データの信頼性に秀れた固定メモリ
でかつ書き換えが簡単にできるPROMでシステムRO
M7を構成するのが都合がよい。なぜなら、デバイスメ
ーカーのプログラミング仕様の変更や新製品への素早い
対応に適しているメモリだからである。
プログラムメーカーが既存のデバイスをサポートしてい
るプログラマの機種に於いて、プログラミング仕様の変
更や新製品の追加があるとアルゴリズムプログラムが格
納されたPROMの内容を変更してその旨をユーザーに
通知徹底する必要がある。ユーザーから、アップデート
された最新のバージョンのものを要求されたら最新のア
ルゴリズムが入ったPROMのみを渡せば良い。
〔発明が解決しようとする問題点〕
しかしかかる従来のプログラムには次の様な欠点がある
第1に、プログラミングアルゴリズム格納用FROM 
(本例第3図のシステムROM7)の内容を変更する際
に、既存の変更の必要ないプログラミング仕様が変更さ
れる等の間違いが起こることがある。
第2に、デバイスメーカーの再認定を要する場合が起こ
り得ることである。システムROMのバージョンが変る
と、希にではあるが、変更される筈のないデバイスのア
ルゴリズムに間違いが起こることがあるので、それだけ
でデバイスメーカーは心配である。このため、プログラ
マメーカーとデバイスメーカー間ではPROMプログラ
マの認定制度を採用するように取決めを交している場合
が多く、プログラマのバージョンが変わっただけでデバ
イスメーカーに対して変更届けを必要としているが、実
際にチェックの作業をする場合もあり、プログラマメー
カーとデバイスメーカーの双方にとっての管理工数は無
視できないものがある。
上述した従来のPROMプログラマに対し、本発明は既
存のシステムROM7とは別の第2のシステムROM9
をカートリッジあるいはカード状にて用意し、プログラ
ミングされるべきプログラマブルデバイスのプログラミ
ング仕様の変更並びに新規追加があっても既存のシステ
ムROM7の変更なしに、ROMカートリッジあるいは
カード内の変更のみで済ませるようにすることにより、
プログラマ変更時のミス低減および管理工数削減を図る
独創的内容を有する。
〔問題点を解決するための手段〕
本発明のPROMプログラマは、初期設定プログラムや
PROMに書き込みを行う手順を格納する少なくとも一
つの内蔵システムROMと、この少なくとも一つの内蔵
システムROMが格納する内容の最新のものを格納しか
つ着脱自在な媒体と、着脱に応じて媒体内または内蔵シ
ステムROM内に格納された初期設定プログラムもしく
は上記手順が機能するように切替わる排他制御回路とを
有することを特徴とする。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明の実施例な示すPROMプログラマのブ
ロック図である。
本実施例は本発明の特徴部分であるところの、ROMカ
ートリッジに搭載された第2のシステムROM9と、カ
ートリッジ差し込み用のコネクタ8以外は第3図に示し
た従来例のブロックと同様である。
第2図は、システムROM9とコネクタ8とFROMプ
ログラマ内部間の接続例を示す図である。
この例ではコネクタ8のN番目の端子を接地し、コネク
タ8の1番目の端子からインバータを通してPROMプ
ログラマ内部のシステムROM7のチップエネーブル端
rて1に接続されている。また、コネクタ8に脱着すべ
きシステムROM9のリード部のN番目と1番目に端子
をショートしてシステムROM Q−で1端子に接続し
ている。
この様な接続にすることにより、システムROM9を搭
載するROMカートリッジがコネクタ部8に差し込まれ
ていない場合は、システムROM7のC]Tフ、力がロ
ウレベルになるので、システムROM7が活性化され、
システムROM7内に格納されているシステムプログラ
ムやプログラミングアルゴリズムにしたがってPROM
プログラマ1が動作する。
一方、デバイスメーカーのプログラマブルデバイスのプ
ログラミング仕様に変更が生じたり、新規デバイス登録
の追加要求があってシステムROM7のバージョンアッ
プが必要になった場合は、既存のシステムROM7の内
容はいっさい変更せずに、そのかわり別のシステムRO
M9をROMカートリッジにて用意し、プログラミング
仕様の変更や新規追加にはこのシステムROM9にて対
応する様にする。
すなわち、システムROM9を搭載したROMカートリ
ッジをコネクタ部8に差し込むと、コネクタ8のN番目
の端子の接地電位が、システムROM内のN番目および
1番目の端子を介してコネクタ8の1番目の端子に伝わ
るのでシステムROM7のご]τフ、力がハイレベルに
なり、システムROM7は非活性化される。そのかわり
、システムROM9が活性化されて内蔵するプログラム
によってPROMプログラマ1が動作するようになる。
この様にカートリッジ状の別のシステムROM9の変更
のみでバージョンアップへの対応をすることによって、
プログラマメーカーは既ユーザーに対して既存のシステ
ムROMの交換を依頼する必要がなくなり、かつバージ
ョンアップごとに既存システムのプログラムミスもなく
なる。もちろん、既存システムROMの内容は変更しな
いのだから、デバイスメーカーへの再認定申請も不要で
ある。
ここで、システムROMが格納するプログラムのうちの
一部、例えば、比較的バージョンアップの頻度が高いプ
ログラミングアルゴリズム用プログラムのみを第2図の
ように構成し、他の初期設定プログラムやセルフチェッ
クプログラムに対してはROMカートリッジを用意しな
い実施例も考えられる。この場合には、プログラマに内
蔵するシステムROMを2分割し、そのうちの一つであ
る初期設定プログラムやセルフチェックプログラムを格
納するシステムROMは、固定的に使用されることにな
る。
なお、本実施例における、システムROM搭載用のRO
Mカートリッジは、本発明を限定するものではなく、例
えば、カード等のようにICを搭載しかつ着脱自由のも
のであればよい。
〔発明の効果〕
以上説明したように本発明は、システム起動やセルフチ
ェック等のシステムプログラム並びにプログラマブルデ
バイスをプログラムするための手順をプログラム化して
格納するシステムROMを含むPROMプログラマに、
第2のシステムROMをカートリッジあるいはカード状
のように着脱自由の媒体にて用意することにより、デバ
イスのプログラミング仕様の変更や新規追加があっても
既存のシステムROMの変更なしに第2のシステムRO
Mの変更のみですませることができるので、プログラマ
メーカーにとらて変更管理時のミス低減、工数削減にお
おいに効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例、第2区は本実施例の具体的
接続例および第3図は従来例をそれぞれ示す。 1・・・FROMプログラマ、2・・・CPU、3・・
・システムコントロール部、4・・・被測定ROMソケ
ット、5・・・バッファRAM、6・・・キーボードデ
ィスプレイコントロール部、7.9・・・システムRO
M、8・・・コネクタ、10・・・基本バス。 、仄 代理人 弁理士 内 原  晋fノ4[′〕−

Claims (1)

    【特許請求の範囲】
  1.  初期設定プログラムやPROMに書き込みを行う手順
    を格納する少なくとも一つの内蔵システムROMと、該
    少なくとも一つの内蔵システムROMが格納する内容の
    最新のものを格納しかつ着脱自在な媒体と、前記着脱に
    応じて前記媒体内または前記内蔵システムROM内に格
    納された前記初期設定プログラムもしくは前記手順が機
    能するように切替わる排他制御回路とを有することを特
    徴とするPROMプログラマ。
JP62126605A 1987-05-22 1987-05-22 Promプログラマ Pending JPS63291291A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62126605A JPS63291291A (ja) 1987-05-22 1987-05-22 Promプログラマ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62126605A JPS63291291A (ja) 1987-05-22 1987-05-22 Promプログラマ

Publications (1)

Publication Number Publication Date
JPS63291291A true JPS63291291A (ja) 1988-11-29

Family

ID=14939331

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62126605A Pending JPS63291291A (ja) 1987-05-22 1987-05-22 Promプログラマ

Country Status (1)

Country Link
JP (1) JPS63291291A (ja)

Similar Documents

Publication Publication Date Title
US6289510B1 (en) Online program-updating system and computer-readable recording medium storing a program-updating program
US6055632A (en) Method and apparatus for transferring firmware to a non-volatile memory of a programmable controller system
US7676640B2 (en) Flash memory controller controlling various flash memory cells
JP2004527826A (ja) 自動車整備において使用される共通プラットフォーム
JPH0764770A (ja) 遠隔的に書込み可能なepromを有するマイクロコントローラ装置及び書込み方法
CN110809755A (zh) 电子控制系统
KR19990041698A (ko) 고정된 플래시 롬의 데이터 갱신이 가능한 컴퓨터 시스템 및 그 제어 방법
WO1996002034A1 (en) Updating firmware
EP0581698A1 (en) Programmable microprocessor booting technique
US6401201B2 (en) Arrangements offering firmware support for different input/output (I/O) types
JPS63291291A (ja) Promプログラマ
CN115964063A (zh) 电机控制器cpld程序升级方法、装置、电机控制器及车辆
US5835706A (en) Method of controlling data writing into on-board microcomputer
JP7281275B2 (ja) モジュール及びこれを備える情報処理装置、並びにモジュールのプログラムデータを更新するプログラムデータ更新方法
JP3024597B2 (ja) Cpu装置及びその使用方法
GB2317730A (en) Radio selective calling receiver
JP2001125608A (ja) プログラマブルロジックコントローラ
JPH0749785A (ja) プログラムをプロセッサに接続されるプログラム・メモリにロードする方法
EP0347484A1 (en) Microcomputer having selectable datestorage
JPH05143315A (ja) フアームウエアのバージヨンアツプ方法
JP2853593B2 (ja) ダウンロード装置
JPH11149377A (ja) 画像形成装置
JP3405239B2 (ja) 初期値設定変更装置
JPH04326423A (ja) バージョンアップ管理システム
JPS59180735A (ja) マイクロプロセツサのプログラム変更方式