JPS6128319B2 - - Google Patents

Info

Publication number
JPS6128319B2
JPS6128319B2 JP1253779A JP1253779A JPS6128319B2 JP S6128319 B2 JPS6128319 B2 JP S6128319B2 JP 1253779 A JP1253779 A JP 1253779A JP 1253779 A JP1253779 A JP 1253779A JP S6128319 B2 JPS6128319 B2 JP S6128319B2
Authority
JP
Japan
Prior art keywords
alarm
setting
signal
time
display section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1253779A
Other languages
Japanese (ja)
Other versions
JPS55104785A (en
Inventor
Kyoshi Kumada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP1253779A priority Critical patent/JPS55104785A/en
Publication of JPS55104785A publication Critical patent/JPS55104785A/en
Publication of JPS6128319B2 publication Critical patent/JPS6128319B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)

Description

【発明の詳細な説明】 本発明はアラーム付電子時計に関するものであ
る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an electronic watch with an alarm.

従来のデジタル表示式アラーム時計において
は、アラームの設定状態と発音可能状態との区別
がなく、アラームを設定すればアラーム時刻にな
ると必らず発音し、消音のためにはアラームの設
定を解除しければならず、音を出さずにアラーム
の時刻を設定することができなかつた。従つて、
会議の時などあらかじめ音のみ消音しておくとい
うことができず、会議中に突然アラームが鳴り出
す等の不便があつた。
In conventional digital display alarm clocks, there is no distinction between the alarm setting state and the sound-enabled state; if the alarm is set, it will always sound at the alarm time, and to silence the alarm, the alarm setting must be canceled. Unfortunately, I was unable to set the alarm time without making a sound. Therefore,
It was not possible to mute the sound in advance during a meeting, and there were inconveniences such as the alarm suddenly going off during the meeting.

本発明はこのような不便を解決することを目的
とし、アラーム設定状態と発音可能状態を独立に
設け、使いやすいアラーム時計を提供するもので
ある。
The present invention aims to solve this inconvenience, and provides an easy-to-use alarm clock in which an alarm setting state and a sound enable state are provided independently.

以下、図面に従つて本発明の一実施例を説明す
る。
An embodiment of the present invention will be described below with reference to the drawings.

第1図はアラーム時計の要部ブロツク図であ
る。1は水晶発振器、2は分周器、3は計時カウ
ンター、4はデコーダー、5は表示装置、6はア
ラーム・カウンター、7はアラーム・カウンター
6の内容を比較器8に入力するかどうかを制御す
るゲート回路である。9は比較器8の一致信号に
より動作するアラーム駆動回路、10は発音体で
ある。11はモード制御部、12は時刻の修正及
びセツト回路、13は鳴り機能セツト回路、14
はモードによる表示切換を行なうためのゲート群
である。又、15は時報セツト回路である。
FIG. 1 is a block diagram of the main parts of an alarm clock. 1 is a crystal oscillator, 2 is a frequency divider, 3 is a time counter, 4 is a decoder, 5 is a display device, 6 is an alarm counter, and 7 controls whether or not the contents of alarm counter 6 are input to comparator 8. This is a gate circuit. Reference numeral 9 represents an alarm driving circuit operated by a coincidence signal from the comparator 8, and 10 represents a sounding body. 11 is a mode control unit; 12 is a time correction and setting circuit; 13 is a ringing function setting circuit; 14
is a group of gates for switching the display according to the mode. Further, 15 is a time signal setting circuit.

第2図a,bは表示装置5の表示例を示す図で
ある。16は計時カウンター3の時分秒を表示す
るメイン表示部、17はノーマルモードで月,日
を、アラーム制御モードでアラーム・カウンター
6の内容(時分)等を表示するサブ表示部、18
はアラームマーク表示部、19は鳴り機能マーク
表示部である。
FIGS. 2a and 2b are diagrams showing display examples of the display device 5. FIG. 16 is a main display section that displays the hours, minutes, and seconds of the time counter 3; 17 is a sub display section that displays the month and day in normal mode; and the contents (hours and minutes) of alarm counter 6 in alarm control mode; 18
19 is an alarm mark display section, and 19 is a ringing function mark display section.

なお、アラームマーク表示部18、鳴り機能マ
ーク表示部19は、第1図の表示装置5において
それぞれ点線で示されている。
Note that the alarm mark display section 18 and the ringing function mark display section 19 are each indicated by dotted lines in the display device 5 of FIG.

通常、ノーマルモードにおいては、モード制御
部11から出力される表示選択信号11aがLレ
ベルにあり、計時カウンタ3の内容(秒,分,
時,日,月,曜)がゲート回路14及びデコーダ
4を介して表示装置5に供給され、第2図aのよ
うにそれらが−の表示装置5で同時表示される。
曜日はメイン表示部16とサブ表示部17に挾ま
れた区域において7曜の略字の一つを点灯して表
示される。
Normally, in the normal mode, the display selection signal 11a output from the mode control section 11 is at L level, and the contents of the time counter 3 (seconds, minutes,
Hour, day, month, day of the week) are supplied to the display device 5 through the gate circuit 14 and decoder 4, and they are simultaneously displayed on the - display device 5 as shown in FIG. 2A.
The day of the week is displayed in an area between the main display section 16 and the sub-display section 17 by lighting up one of the abbreviations for the 7th day of the week.

外部スイツチ部材(図示せず)により単発アラ
ーム制御モードに切換えられると、モード制御部
11の表示選択信号11aがHレベルになり、計
時カウンタ3の月,日に代えアラーム・カウンタ
6の内容(時,分)が選択されてサブ表示部17
で表示される。メイン表示部16はそのままで計
時カウンタ3の時,分,秒が表示される。表示例
は第2図bに示すとおりである。また、この単発
アラーム制御モードでは、モード制御部11から
出力される表示制御信号11bがH,Lレベルを
繰返す信号となるので、オアゲートOR1、アンド
ゲートA1を介してアラームマーク表示部18の
ALが点滅駆動される。第2図bのアラームマー
ク表示部18の〓印は点滅表示状態で、現在、単
発アラーム制御モードにあることを示している。
When the mode is switched to the single alarm control mode by an external switch member (not shown), the display selection signal 11a of the mode control unit 11 becomes H level, and the contents of the alarm counter 6 (hour and day) are displayed instead of the month and day of the time counter 3. , minutes) is selected and the sub display section 17
is displayed. The hours, minutes, and seconds of the time counter 3 are displayed on the main display section 16 as it is. A display example is shown in FIG. 2b. In addition, in this single alarm control mode, the display control signal 11b output from the mode control section 11 becomes a signal that repeats H and L levels, so the alarm mark display section 18 is outputted via the OR gate OR 1 and the AND gate A 1 .
AL is driven to blink. The mark on the alarm mark display section 18 in FIG. 2b is blinking, indicating that the system is currently in the single alarm control mode.

一方、単発アラーム制御モードは時刻の修正及
びセツト回路12を動作可能にする。修正指示信
号12aをHレベルにしたときは、アンドゲート
A2を介して時刻修正信号12bの入力が可能と
なり、アラーム・カウンタ6に任意のアラーム時
刻が入力される。アラーム機能の設定、解除は設
定制御信号12cによつて行なわれ、設定制御信
号12cをHレベルにセツトするとき、ゲート回
路7をオンしてアラーム・カウンタ6の内容を比
較器8に供給する。設定制御信号12cがLレベ
ルにあるときはゲト回路7をオフし、比較器8へ
の供給を遮断する。このアラーム機能の設定、解
除は単発アラーム制御モードで任意に選択され、
以後、同モードで切換えられるまで一方の状態を
保持する。ただし、設定された場合は比較器8か
らの一致検出信号8aにより自動的に解除状態に
復帰される。
On the other hand, the single alarm control mode enables the time correction and setting circuit 12. When the correction instruction signal 12a is set to H level, the AND gate
A time correction signal 12b can be inputted via A2 , and an arbitrary alarm time is inputted to the alarm counter 6. Setting and canceling the alarm function are performed by the setting control signal 12c. When setting the setting control signal 12c to H level, the gate circuit 7 is turned on and the contents of the alarm counter 6 are supplied to the comparator 8. When the setting control signal 12c is at L level, the gate circuit 7 is turned off and the supply to the comparator 8 is cut off. Setting and canceling of this alarm function can be selected arbitrarily in single alarm control mode.
Thereafter, one state will be maintained until the mode is switched. However, if it is set, the match detection signal 8a from the comparator 8 automatically returns to the released state.

ノーマルモードに復帰されたときの表示例は前
述で説明したとおり(第2図a参照)であるが、
単発アラーム制御モードで設定制御信号12cが
Hレベルにセツトされていれば、オアゲートOR1
の入力、すなわち、アンドゲートA1の一方の入
力がHレベルで、表示制御信号11bを通過させ
る。表示制御信号11bはノーマルモードでは常
時Hレベルを保持し、アラームマーク表示部18
のALを点灯してアラーム機能が設定されている
ことを表示する。設定制御信号12cがLレベル
であればアンドゲートA1はオフで、アラームマ
ーク表示部18のALは無表示で解除されている
ことを示す。
The display example when the normal mode is returned is as explained above (see Figure 2 a).
If the setting control signal 12c is set to H level in single alarm control mode, OR gate OR 1
, that is, one input of the AND gate A1 , is at H level, allowing the display control signal 11b to pass through. The display control signal 11b always maintains the H level in the normal mode, and the alarm mark display section 18
lights up AL to indicate that the alarm function is set. If the setting control signal 12c is at L level, the AND gate A1 is off and AL on the alarm mark display section 18 is not displayed, indicating that it is canceled.

なお、前述したようにしてアラーム機能が設定
されていても、鳴り機能がセツトされていなけれ
ばアラーム音は発しない。
Note that even if the alarm function is set as described above, the alarm sound will not be emitted unless the ringing function is set.

ノーマルモードにおいて、別の外部スイツチ部
材(図示せず)により鳴り機能セツト回路13を
セツトし出力信号13aがHレベルとなるように
すると、アンドゲートA3がオンし比較器8から
の一致検出信号8aが発音体駆動回路9へ入力可
能となり、アラーム時刻になれば発音体駆動回路
9が駆動され発音体10よりアラーム音を発す
る。また、出力信号13aがHレベルとなること
によつてアンドゲートA4をオンし鳴り機能マー
ク表示部19を点灯する。これによつて鳴り機能
がセツトされていることが示される。
In the normal mode, when the ringing function set circuit 13 is set by another external switch member (not shown) so that the output signal 13a becomes H level, the AND gate A3 is turned on and the coincidence detection signal from the comparator 8 is output. 8a can be input to the sounding body drive circuit 9, and when the alarm time comes, the sounding body driving circuit 9 is driven and the sounding body 10 emits an alarm sound. Furthermore, when the output signal 13a becomes H level, the AND gate A4 is turned on and the function mark display section 19 is lit. This indicates that the ringing function is set.

鳴り機能マーク表示部19はここでは時報のセ
ツト状態の表示にも兼用される。時報は計時カウ
ンタ3から時への桁上信号3hを取出し、アンド
ゲートA5、オアゲートOR2を介して発音体駆動回
路9に導入することによつて行なわれる。時報セ
ツト回路15の出力信号15aは通常Hレベル
で、セツトされるとH,Lレベルの繰知し信号と
なり機能マーク表示部19を点滅して表示させ
る。また、もう一つの出力信号15bは通常Lレ
ベルでセツトされるとHレベルとなり、アンドゲ
ートA5をオンして時への桁上げ信号3hの通過
を可能にする。
The ringing function mark display section 19 is also used here to display the set state of the time signal. The time signal is generated by taking out the hour carry signal 3h from the time counter 3 and introducing it into the sounding body drive circuit 9 via an AND gate A 5 and an OR gate OR 2 . The output signal 15a of the time signal setting circuit 15 is normally at H level, and when set, it becomes a notification signal of H and L levels and causes the function mark display section 19 to flash and display. Another output signal 15b, which is normally set at L level, becomes H level, turns on AND gate A5 , and enables passage of carry signal 3h.

なお、アラームマーク表示部18のAUT(第
2図参照)は繰返しアラームの制御モード(点
滅)及び設定状態(点灯)を示すものであつて、
AUTが点灯で鳴り機能マーク表示部19が点灯
または点滅であれば、アラーム時刻になるたびに
アラーム音を発する。また、同部18のTMはタ
イマーアラームの制御モード(点滅)及び設定状
態(点灯)を示すものであり、同様にして鳴り機
能が制御される。以上は第1図のブロツク図では
説明していないが、その制御は単発アラーム機能
とほぼ同様に達成できる。
The AUT (see Figure 2) of the alarm mark display section 18 indicates the control mode (flashing) and setting state (lighting) of the repeat alarm.
If the AUT is lit and the function mark display section 19 is lit or blinking, an alarm sound is emitted every time the alarm time arrives. Further, TM in the same section 18 indicates the control mode (blinking) and setting state (lighting) of the timer alarm, and the ringing function is controlled in the same manner. Although the above is not explained in the block diagram of FIG. 1, its control can be achieved almost in the same way as the single alarm function.

以上のように本発明は、アラームのセツト状態
と発音可能状態を独立に設け、それぞれ別のマー
クにより状態を表示するものであり、分りやす
く、使い安い便利なアラーム付電子時計を提供で
きる。特にアラーム機能が多数になれば更に有効
である。
As described above, the present invention provides an alarm set state and an alarm enable state independently, and displays the states with separate marks, thereby providing a convenient electronic timepiece with an alarm that is easy to understand and easy to use. It is especially effective if there are many alarm functions.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例を示す要部ブロツク
図、第2図a,bは第1図表示装置の表示例を示
す図である。 3……計時カウンタ、5……表示装置、6……
アラーム・カウンタ、7……ゲート回路、8……
一致検出回路、9……発音体駆動回路、10……
発音体、11……モード制御回路、12……修正
及びセツト回路、13……鳴り機能セツト回路、
15……時報セツト回路、18……アラームマー
ク表示部、19……鳴り機能表示部。
FIG. 1 is a block diagram of a main part showing an embodiment of the present invention, and FIGS. 2a and 2b are diagrams showing examples of display of the display device shown in FIG. 3...Time counter, 5...Display device, 6...
Alarm counter, 7... Gate circuit, 8...
Coincidence detection circuit, 9...Sounding element drive circuit, 10...
Sounding body, 11...Mode control circuit, 12...Modification and setting circuit, 13...Sounding function set circuit,
15... Time signal set circuit, 18... Alarm mark display section, 19... Ringing function display section.

Claims (1)

【特許請求の範囲】[Claims] 1 現時刻とアラーム時刻を比較してその一致を
検出する手段と、前記現時刻とアラーム時刻の比
較動作の許可または禁止を選択設定する手段と、
前記一致検出に基づいてアラーム音を出力する発
音手段と、該発音動作の許可または禁止を選択設
定する手段と、前記比較動作の許可または禁止設
定状態、及び発音動作の許可または禁止設定状態
をそれぞれ可視表示する手段とを備えてなること
を特徴とするアラーム付電子時計。
1. means for comparing the current time and alarm time and detecting a match; means for selecting and setting permission or prohibition of the operation of comparing the current time and alarm time;
sound generating means for outputting an alarm sound based on the coincidence detection; means for selecting and setting permission or prohibition of the sound generation operation; a permission or prohibition setting state of the comparison operation; and a permission or prohibition setting state of the sound generation operation. What is claimed is: 1. An electronic clock with an alarm, comprising: a means for visually displaying the alarm;
JP1253779A 1979-02-05 1979-02-05 Electronic watch with alarm Granted JPS55104785A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1253779A JPS55104785A (en) 1979-02-05 1979-02-05 Electronic watch with alarm

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1253779A JPS55104785A (en) 1979-02-05 1979-02-05 Electronic watch with alarm

Publications (2)

Publication Number Publication Date
JPS55104785A JPS55104785A (en) 1980-08-11
JPS6128319B2 true JPS6128319B2 (en) 1986-06-30

Family

ID=11808072

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1253779A Granted JPS55104785A (en) 1979-02-05 1979-02-05 Electronic watch with alarm

Country Status (1)

Country Link
JP (1) JPS55104785A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62122517U (en) * 1986-01-27 1987-08-04
JPH052282B2 (en) * 1985-03-14 1993-01-12 Kubota Kk

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57154089A (en) * 1981-03-19 1982-09-22 Seiko Instr & Electronics Ltd Electronic clock
JPH0740234Y2 (en) * 1989-02-23 1995-09-13 セイコーエプソン株式会社 clock

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH052282B2 (en) * 1985-03-14 1993-01-12 Kubota Kk
JPS62122517U (en) * 1986-01-27 1987-08-04

Also Published As

Publication number Publication date
JPS55104785A (en) 1980-08-11

Similar Documents

Publication Publication Date Title
JP2564739B2 (en) clock
US4868540A (en) Programmable doorbell control
JPS6128319B2 (en)
US4384790A (en) Alarm device for electronic watches
WO2002014959A1 (en) Electronic timepiece and method of driving electronic timepiece
JPS6112229B2 (en)
US4269025A (en) Electronic alarm timepiece with presettable alarm time memory
JPS625677Y2 (en)
JPH0143668Y2 (en)
JP2002098779A (en) Time signaling timepiece
JPS6131438B2 (en)
JPS6217750Y2 (en)
JPS59187284A (en) Electronic wrist watch
JP2002168973A (en) Timepiece with digital display function
JPS5997022A (en) Electronic type temperature measuring apparatus
JPS634675B2 (en)
JPH0682579A (en) Alarm clock
JPH0643266A (en) Electronic watch
JP3056814B2 (en) Card type program timer
JPS6215160B2 (en)
JPS6212308Y2 (en)
KR0178563B1 (en) Time display methd in the tv awd vtr
JPS6134110B2 (en)
JPS58868Y2 (en) Electronic clock with alarm function
JPS6220515B2 (en)