JPS61227484A - Video signal detecting circuit - Google Patents

Video signal detecting circuit

Info

Publication number
JPS61227484A
JPS61227484A JP6878385A JP6878385A JPS61227484A JP S61227484 A JPS61227484 A JP S61227484A JP 6878385 A JP6878385 A JP 6878385A JP 6878385 A JP6878385 A JP 6878385A JP S61227484 A JPS61227484 A JP S61227484A
Authority
JP
Japan
Prior art keywords
pulse
circuit
count
counter
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6878385A
Other languages
Japanese (ja)
Inventor
Megumi Ishiguro
石黒 惠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP6878385A priority Critical patent/JPS61227484A/en
Publication of JPS61227484A publication Critical patent/JPS61227484A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To improve the discrimination accuracy by using a vertical scanning period except a vertical blanking section as a count time width to count a horizontal synchronizing pulse and discriminating the presence of an input video signal based on the count value. CONSTITUTION:A channel selection microcomputer 5 receives an output of an AFT detection circuit 6 detecting a carrier level of the output of an IF circuit 3 to introduce a control voltage to lock a PLL of a tuner circuit 2 to a tuning point. A horizontal synchronizing pulse (H pulse) is obtained by applying amplitude discrimination to a video output of a detection circuit 4 by a synchronous separator circuit 7 and given to a clock input CK of a pulse counter 8. A vertical synchronizing signal V is led to a V pulse forming circuit 9, and a V pulse whose level is low at the V blanking section is given to an enable input of the counter 8 from a gate circuit 10. The counter 8 counts the H pulse at the high V pulse level section, the computer 5 discriminates whether or not the count is within the permissible width and completes the channel selection when the count is within the permissible range.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ビデオ信号の検出回路に関し、TV受像機の
選局装置やその他ビデオ機器に用いて最適なものである
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a video signal detection circuit, and is most suitable for use in a channel selection device of a TV receiver and other video equipment.

〔発明の概要〕[Summary of the invention]

垂直ブランキング区間を除いた垂直走査期間を計数時間
巾として水平同期パルスを計数し、その計数値に基いて
入力ビデオ信号の有無を判定するように構成し、これに
よって計数誤差要因となる垂直ブランキング区間内の水
平同期パルスを除外して判定精度を向上させ、また計数
時間巾のタイムベース発生部を簡略にしたものである。
The horizontal synchronizing pulses are counted using the vertical scanning period excluding the vertical blanking interval as the counting time width, and the presence or absence of an input video signal is determined based on the counted value. The horizontal synchronization pulse within the ranking section is excluded to improve the determination accuracy, and the time base generator for the counting time span is simplified.

〔従来の技術〕[Conventional technology]

ビデオ信号の有無を検出(判別)して例えばTVチュー
ナの同調回路をコントロールする場合に、検波出力のビ
デオ信号の同期信号に着目し、一定期間、例えば10m
5ecの間これをカウントし、計数値が許容巾に入って
いるとき選局完了とし、許容巾を外れているとき選局中
とするビデオ信号検出(判別)方式が知られている。こ
の場合、カウンタは例えばAFT回路からの引込み完了
信号を受けて同期パルスの計数を開始し、タイマー回路
で設定された一定の時間巾が経過した後に計数を終了し
、計数値を導出する。
When detecting (discriminating) the presence or absence of a video signal to control, for example, the tuning circuit of a TV tuner, focus on the synchronization signal of the video signal of the detection output, and use it for a certain period of time, e.g.
A video signal detection (discrimination) method is known in which the count is counted for 5 ec, and when the counted value is within the allowable range, the channel selection is completed, and when it is outside the allowable range, the channel selection is in progress. In this case, the counter starts counting synchronizing pulses upon receiving a pull-in completion signal from the AFT circuit, for example, and finishes counting after a certain time interval set by the timer circuit has elapsed, and derives the counted value.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

上述の従来技術では、同期パルスを計数するカウンタと
タイムベースを発生させるタイマー回路とを少なくとも
必要とし、コスト高の一因となっていた。なおシステム
コントロール用マイクロコンピュータが組込まれている
装置では、タイマー回路の代りのソフトウェアをマイク
ロコンピュータに組込んでタイムベースを発生させるこ
とが考えられるが、4ビット程度の小容量のマイクロコ
ンピュータではそのようなタイマー機能を組込める余裕
がない場合もある。
The above-mentioned conventional technology requires at least a counter that counts synchronization pulses and a timer circuit that generates a time base, which contributes to high costs. In devices with a built-in system control microcomputer, it may be possible to generate a time base by incorporating software in place of the timer circuit into the microcomputer, but with a microcomputer with a small capacity of about 4 bits, such a method is not possible. In some cases, there may not be enough room to incorporate a timer function.

また従来の同期パルス計数方式では、垂直ブランキング
区間も含めて同期パルスを計数することがある。この垂
直ブランキング区間では、1/2(H)間隔のイコライ
ジングパルスが挿入されていたり、また弱電界受信時に
は、■パルスのサグにより同期パルスが消失するような
ことがあり、正確な計数値を得ることができず、誤動作
の原因となっていた。
Furthermore, in the conventional synchronous pulse counting method, synchronous pulses may be counted including the vertical blanking interval. In this vertical blanking section, equalizing pulses are inserted at 1/2 (H) intervals, and when receiving a weak electric field, the synchronizing pulse may disappear due to pulse sag, making it difficult to accurately count. This could lead to malfunctions.

本発明はこの問題にかんがみ、簡単な構成でしかも高精
度のビデオ信号検出を行うことを目的とする。
In view of this problem, it is an object of the present invention to detect a video signal with a simple configuration and with high accuracy.

〔問題点を解決するための手段〕[Means for solving problems]

第1図において、パルスカウンタ8で水平同期パルスを
垂直ブランキング区間を除いた垂直走査期間で計数し、
計数値に基いてマイクロコンピュータ5等でビデオ信号
の有無を判定する構成となっている。
In FIG. 1, a pulse counter 8 counts horizontal synchronizing pulses in a vertical scanning period excluding a vertical blanking period,
The configuration is such that a microcomputer 5 or the like determines the presence or absence of a video signal based on the counted value.

〔作用〕[Effect]

垂直ブランキング部分に生じ易い入力ビデオ信号のサグ
で計数すべき同期パルスが消失して計数値が不正確にな
ったり、或いは等化パルスを誤計数することが無くなり
、判定精度が上がる。また垂直同期信号に基いて計数時
間巾が定まるので、特別なタイムベース発生手段が不要
となる。
This eliminates the possibility of sync pulses to be counted disappearing due to a sag in the input video signal that tends to occur in the vertical blanking portion, resulting in inaccurate count values, or erroneous counting of equalization pulses, thereby increasing the accuracy of determination. Furthermore, since the counting time width is determined based on the vertical synchronization signal, no special time base generation means is required.

〔実施例〕〔Example〕

第1図は本発明によるビデオ信号検出回路を用いたTV
チューナの要部ブロック図である。アンテナ1の受信信
号はチューナ回路2に入力され、IF回路3に導出され
る。IF比出力検波回路4でビデオ信号に復調され、ビ
デオ増中段に導出される。
FIG. 1 shows a TV using a video signal detection circuit according to the present invention.
FIG. 2 is a block diagram of main parts of a tuner. A signal received by the antenna 1 is input to a tuner circuit 2 and output to an IF circuit 3. The signal is demodulated into a video signal by the IF ratio output detection circuit 4, and output to the video amplification stage.

チューナ回路2は例えばPLL回路を備えるシンセサイ
ザチューナで、チューニング電圧すなわち同調周波数を
自動掃引するサーチ機能を有している。チューナ回路2
の制御は選局マイクロコンピュータ5によって行われる
。選局マイクロコンピュータ5は、1F回路3の出力の
キャリアレベルを検出するAFT検出回路6の出力電圧
を受けて、チューナ回路2のPLL (又は局部発振器
)を同調点に引き込む八めの制御電圧を導出する。
The tuner circuit 2 is, for example, a synthesizer tuner including a PLL circuit, and has a search function for automatically sweeping the tuning voltage, that is, the tuning frequency. tuner circuit 2
The control is performed by the channel selection microcomputer 5. The tuning microcomputer 5 receives the output voltage of the AFT detection circuit 6 that detects the carrier level of the output of the 1F circuit 3, and generates an eighth control voltage that draws the PLL (or local oscillator) of the tuner circuit 2 to the tuning point. Derive.

このAFTによる引き込みでは、IF比出力サウンドキ
ャリアに同調してしまうこともあるので、同調点(安定
点)において選局マイクロコンピュータ5からAFT安
定信号が導出され、この信号に応答して水平同期パルス
(Hパルス)の計数が行われて、計数値が設定された許
容巾内であれば、正しい同調点であると判定される。
In this pull-in by AFT, it may become tuned to the IF ratio output sound carrier, so at the tuning point (stable point), an AFT stable signal is derived from the tuning microcomputer 5, and in response to this signal, a horizontal synchronizing pulse is generated. (H pulse) is counted, and if the counted value is within the set tolerance range, it is determined that the tuning point is correct.

正しい同調点からずれてPLLがロックしたときには、
計数するHパルスの数が著しく減ったり、或いはノイズ
を計数して計数値が著しく増加するので、この場合には
計数許容巾から外れることで同調不良と判定して、同調
周波数の掃引を再開する。
When the PLL locks due to deviation from the correct tuning point,
If the number of H pulses to be counted decreases significantly, or if noise is counted and the count value increases significantly, in this case, it is determined that there is a tuning failure due to deviation from the counting tolerance range, and the tuning frequency sweep is restarted. .

Hパルスは同期分離回路7で検波回路4のビデオ出力を
振巾弁別して得られる。このHパルスはパルスカウンタ
8のクロック入力CKに与えられる。一方、同期分離回
路7から得られる垂直同期信号VはVパルス形成回路9
に導出され、第2図に示すVブランキング(V−BLK
)区間が低レベルであるVパルスが形成される。
The H pulse is obtained by amplitude discrimination of the video output of the detection circuit 4 by the synchronization separation circuit 7. This H pulse is applied to the clock input CK of the pulse counter 8. On the other hand, the vertical synchronization signal V obtained from the synchronization separation circuit 7 is transmitted to the V pulse forming circuit 9.
V blanking (V-BLK) shown in Figure 2.
) a V pulse is formed whose section is at a low level.

■パルスはゲート回路IOに導出される。このゲート回
路10には上述のAFT安定信号が選局マイクロコンピ
ュータ5から与えられ、AFT安定信号が出てから■パ
ルスの最初の高レベル区間が、カウント時間中の制御信
号としてゲート回路10からカウンタ8のイネーブル人
力に与えられる。従ってカウンタ8はVパルスの高レベ
ル区間においてHパルスを計数し、計数値を選局マイク
ロコンピュータ5に導出スル。
(2) The pulse is led out to the gate circuit IO. This gate circuit 10 is given the above-mentioned AFT stability signal from the channel selection microcomputer 5, and after the AFT stability signal is output, the first high level section of the pulse is sent from the gate circuit 10 as a control signal during the counting time. 8 enable human power is given. Therefore, the counter 8 counts the H pulses in the high level section of the V pulses, and outputs the counted value to the channel selection microcomputer 5.

選局マイクロコンピュータ5は、計数値が許容巾内であ
るか否かを判断し、許容巾内であれば選局動作を終了さ
せる。また許容中外であれば、サーチを再開させる。
The channel selection microcomputer 5 determines whether or not the counted value is within the allowable range, and if it is within the allowable range, ends the channel selection operation. Moreover, if it is outside the acceptable range, the search is restarted.

このようにVブランキング区間を除いてHパルスを計数
するので、垂直同期信号のサグや等化パルスに影響され
て計数値が不正確になることが無く、高い精度でビデオ
信号の有無を判定することができる。また垂直同期信号
から作るVパルスを計数のタイムベースとしているから
、タイマー回路やタイマーソフトウェアを必要とせず、
非常に簡単な構成で所要の機能が得られる。
Since H pulses are counted excluding the V blanking interval, the count value is not inaccurate due to vertical synchronization signal sag or equalization pulse, and the presence or absence of a video signal is determined with high accuracy. can do. In addition, since the V pulse generated from the vertical synchronization signal is used as the counting time base, there is no need for a timer circuit or timer software.
The required functions can be obtained with a very simple configuration.

第3図は選局マイクロコンピュータのブロック図で、第
4図はHパルスカウンタのフロートチャートである0選
局マイクロコンピュータ5は、CPU15、ROM16
、RAM17、アトL/スバス18、データバス19を
備えている。パルスカウンタ8はマイクロコンピュータ
5内のイベントカウンタと共用している。選局指令は選
局キー20又はリモートコントローラ21の信号を受け
るリモコンアンプ22からCPU15に与えられる。
FIG. 3 is a block diagram of the channel selection microcomputer, and FIG. 4 is a flow chart of the H pulse counter.
, a RAM 17, an atto L/sub bus 18, and a data bus 19. The pulse counter 8 is shared with the event counter in the microcomputer 5. A channel selection command is given to the CPU 15 from a remote control amplifier 22 that receives a signal from a channel selection key 20 or a remote controller 21.

AFT検出回路6の出力(AFT検出レベル)はインタ
ーフェース23を介してCPU15に取込まれ、この検
出レベルに基いて選局電圧がインターフェース26を通
じてCPUI 5からチューナ回路2のPLL回路27
に導出される。
The output of the AFT detection circuit 6 (AFT detection level) is taken into the CPU 15 via the interface 23, and based on this detection level, the tuning voltage is sent from the CPU 5 to the PLL circuit 27 of the tuner circuit 2 via the interface 26.
is derived.

AFT検出レベルが極大点で安定すると、次にVパルス
がインターフェース25を介して取込まれ、これに基い
てカウンタ時間巾の制御信号がインターフェース24を
通じてカウンタ8に与えられる。
When the AFT detection level is stabilized at the maximum point, a V pulse is then taken in via the interface 25, and based on this, a control signal for the counter time width is given to the counter 8 via the interface 24.

第4図のフローチャートに示すように、カウントモード
では、CPU15は■ブランキング区間V−BLKの弁
別を行い、■ブランキング区間が終了した時点でHパル
スの計数をスタートさせる。
As shown in the flowchart of FIG. 4, in the count mode, the CPU 15 (1) discriminates between blanking sections V-BLK, and (2) starts counting H pulses when the blanking section ends.

そして次のVブランキング区間の前縁で計数を停止する
。計数値NはCPU15に取込まれ、例えば200<N
<300のとき、ビデオ信号有りと判断し、選局動作を
終了させる。またNが上記許容巾外のとき、ビデオ信号
無しと判断してサーチを再開させる。
Then, counting is stopped at the leading edge of the next V blanking section. The count value N is taken into the CPU 15, and for example, 200<N
When <300, it is determined that a video signal is present, and the channel selection operation is ended. Further, when N is outside the above-mentioned allowable range, it is determined that there is no video signal and the search is restarted.

なお計数時間巾としては、垂直走査周期の整数倍で、且
つ垂直ブランキング区間を除いた巾でもよい。
Note that the counting time width may be an integral multiple of the vertical scanning period and may be a width excluding the vertical blanking section.

〔発明の効果〕〔Effect of the invention〕

本発明によれば上述の如く、ビデオ信号の有無の判定精
度が向上し、しかも水平同期パルス計数のためのタイム
ベースの発生が極めて簡単になる。
According to the present invention, as described above, the accuracy of determining the presence or absence of a video signal is improved, and moreover, generation of a time base for counting horizontal synchronization pulses becomes extremely simple.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明のビデオ信号検出回路の実施例を示すT
Vチューナの要部ブロック図、第2図は計数時間巾を示
すVパルスの波形図、第3図は第1図の選局マイクロコ
ンピュータの要部ブロック図、第4図はビデオ信号検出
の手順を示すフローチャートである。 なお、図面に用いた符号において、 2・−−−一−−−・−−−−−・−・−・チューナ回
路3−−−−−−−・−−−−−・−・−IF回路4−
−−−−−−−−−−−−−−−−−一検波回路5−・
・−・−・−・−・−!!局マイクロコンピュータ6・
−・−−−−−−・・−・・−AFT検出回路7−・−
・−・−同期分離回路 8・−−−m−−−−−−−・−・−・パルスカウンタ
9−−−−−・−・−一−−−−!−・−Vパルス形成
回路IO・−・−・−−−−−−−−−ゲート回路であ
る。
FIG. 1 shows an embodiment of the video signal detection circuit of the present invention.
A block diagram of the main part of the V tuner, Fig. 2 is a waveform diagram of the V pulse showing the counting time width, Fig. 3 is a block diagram of the main part of the tuning microcomputer shown in Fig. 1, and Fig. 4 is a video signal detection procedure. It is a flowchart which shows. In addition, in the symbols used in the drawings, 2. Circuit 4-
−−−−−−−−−−−−−−−−−1 detection circuit 5−・
・−・−・−・−・−! ! Bureau microcomputer 6.
−・−−−−−−・・−・・−AFT detection circuit 7−・−
・−・−Synchronization separation circuit 8・−−−m−−−−−−−・−・−・Pulse counter 9−−−−−・−・−1−−−−! -.--V pulse forming circuit IO.--.----------Gate circuit.

Claims (1)

【特許請求の範囲】[Claims] 垂直ブランキング区間を除いた垂直走査期間を計数時間
巾として水平同期パルスを計数するカウンタを備え、そ
の計数値に基いて入力ビデオ信号の有無を判定するよう
にしたビデオ信号検出回路。
A video signal detection circuit comprising a counter that counts horizontal synchronizing pulses using a vertical scanning period excluding a vertical blanking interval as a counting time width, and determining the presence or absence of an input video signal based on the counted value.
JP6878385A 1985-04-01 1985-04-01 Video signal detecting circuit Pending JPS61227484A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6878385A JPS61227484A (en) 1985-04-01 1985-04-01 Video signal detecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6878385A JPS61227484A (en) 1985-04-01 1985-04-01 Video signal detecting circuit

Publications (1)

Publication Number Publication Date
JPS61227484A true JPS61227484A (en) 1986-10-09

Family

ID=13383672

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6878385A Pending JPS61227484A (en) 1985-04-01 1985-04-01 Video signal detecting circuit

Country Status (1)

Country Link
JP (1) JPS61227484A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63236481A (en) * 1987-03-25 1988-10-03 Sony Corp Television receiver
EP0493755A2 (en) * 1990-12-31 1992-07-08 Thomson Consumer Electronics, Inc. Digital method and apparatus for measuring the frequency of an IF signal
EP0671851A2 (en) * 1994-03-11 1995-09-13 Matsushita Electric Industrial Co., Ltd. Tuning circuit for a television receiver

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63236481A (en) * 1987-03-25 1988-10-03 Sony Corp Television receiver
EP0493755A2 (en) * 1990-12-31 1992-07-08 Thomson Consumer Electronics, Inc. Digital method and apparatus for measuring the frequency of an IF signal
TR25852A (en) * 1990-12-31 1993-09-01 Thomson Consumer Electronics DIGITAL METHOD AND DEVICE FOR MEASURING THE FREQUENCY OF AN IF SIGNAL.
EP0671851A2 (en) * 1994-03-11 1995-09-13 Matsushita Electric Industrial Co., Ltd. Tuning circuit for a television receiver
EP0671851A3 (en) * 1994-03-11 1996-12-11 Matsushita Electric Ind Co Ltd Tuning circuit for a television receiver.
CN1073323C (en) * 1994-03-11 2001-10-17 松下电器产业株式会社 Station selecting circuit

Similar Documents

Publication Publication Date Title
US6008746A (en) Method and apparatus for decoding noisy, intermittent data, such as manchester encoded data or the like
JP3694529B2 (en) Digital television synchronization
KR19990069420A (en) Flat panel display with automatic coarse adjustment
US5519444A (en) Phase synchronizing loop apparatus for digital audio signals
JPH02301375A (en) Detector
US4319275A (en) Vertical synchronization detection system and method
US4771442A (en) Electrical apparatus
JPS61227484A (en) Video signal detecting circuit
JP2684133B2 (en) Frequency measuring device for intermediate frequency signals
EP0756799B1 (en) Device for deriving a clock signal from a synchronizing signal and a video recorder provided with the device
JPH0795444A (en) Vertical synchronizing circuit
JPS648952B2 (en)
FI85087B (en) KOPPLINGSARRANGEMANG FOER TELEVISIONSMOTTAGARE MED EN ANORDNING FOER ATT ALSTRA EN IDENTIFIERINGSSIGNAL.
EP0249987B1 (en) Vertical driving pulse generating circuit
JPH0528849Y2 (en)
JP2922605B2 (en) Data demodulator
JPH0218636B2 (en)
JP2696910B2 (en) Horizontal synchronization circuit
SU856028A2 (en) Device for synchronizing with discrete control
JP2714221B2 (en) Television system discriminator
JPS59140718A (en) Automatic fine tuning circuit
JPS61261973A (en) Frame synchronizing separator circuit
JPS60111577A (en) Vertical synchronizing device
JPH07302072A (en) Noise resistance and high speed pull-in type display phase locked loop circuit
KR100228664B1 (en) Image signal distinction device