JPS58193584A - Crtコントロ−ラ - Google Patents

Crtコントロ−ラ

Info

Publication number
JPS58193584A
JPS58193584A JP57075288A JP7528882A JPS58193584A JP S58193584 A JPS58193584 A JP S58193584A JP 57075288 A JP57075288 A JP 57075288A JP 7528882 A JP7528882 A JP 7528882A JP S58193584 A JPS58193584 A JP S58193584A
Authority
JP
Japan
Prior art keywords
character
signal
counter
address
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57075288A
Other languages
English (en)
Other versions
JPH0631932B2 (ja
Inventor
吉田 重秋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57075288A priority Critical patent/JPH0631932B2/ja
Publication of JPS58193584A publication Critical patent/JPS58193584A/ja
Publication of JPH0631932B2 publication Critical patent/JPH0631932B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、CRTコントローラに関する。
例えば「トランジスタ技術」誌1978年1月号ppx
ss〜200において公仰の08丁コントローラは、内
航のクロックに基づいて、01丁ディスプレイ装置のラ
スク制御のための同期信号及びリフレッシュメモリの読
み出しアドレス信号、キャラクタゼネレータ等の読み出
しアドレスm号音形成して、ORチー面上に文字等を描
き出すものである。このよう[a自のクロックによって
表示タイミングが制御されるものであるため、他の同様
な装置又はテレビシロン放送によって送られ穴l1ii
vIIとの重ね合せが不可能であった。
この発明の目的は、外部から供給された同期信号に従っ
たラスタスキャンタインングでの表示音11i11:と
したORTコントa−ラt−提供することにある。
この発明の他の目的は、以下の説明及び図面から明らか
にな・るであろう。
第1図は、この発明の一実mtIlを示すブロック図で
める。
マイクロプロセラt(以下、MPUと称丁)1は、OR
Tのm−構成及び表示内啓勢の信号確として川りられる
OR?コントローラ(以下CRTOと称す)2は、OR
Tのラスクスキャンタイiングに1m1期した、後述す
る各棺タイ(ング信号を形成する。
リフレッシュメ螢り(以下、RMと称丁)4は、少なく
ともORテ上に表示される1m1u分のコード化された
文字に和尚するメモリ容童會持ち、そのアドレスハ、0
RTiilii面の文字アドレスと対応している。
表示内容は、任意Kg罠できる必瞥があることより、上
記1M4/fiRムM(ランダム・アクセス・メモリ)
によって構成されている。
キャラクタゼネレータ(以下OGと称する)5は、1文
字ごとにドツト構成(飼えば、7×9ドツトで1文字を
構成する場合は、1文字画、963ドツト)された文字
パターンを配憶している。したがって、通常上記OG5
はROM (IJ−ド・オンリー・メモリ)で構成され
ている。
このCG5には、1M4からの文字コードによってig
さtまたアドレス信号と、ラスクスキャンタイイングに
同期したアドレス信号とKxD&定の一素データtパラ
レル(上記のドツト構成の場合7ドツト)K出力する。
このパラレル信号は、ドツトクロッpVOLKK従って
パラレル/シリアル変換−路(以下、1?/−と称し)
6でシリアktk*嵩データに肇換され、ビディオコン
トロールfll?Ijl(以下、VOと称丁)7に入力
さハる。
0RTO2tff、こnらの1M4のアドレスタイはン
グMム、OG!Sのラスタアドレスタイ2ングRムの他
に、ORTに対する水平、−直同期信号H/V −8Y
 M ot形rit丁り。
これらのタイミング制御のために、0RTO2には、キ
ャラクタクロック(水平方向に対する一文字機示期間)
aLtが入力されて−る。
飼えば、第2図に示すように、1文字めたシの文字構成
【7×9ドツトとして、文字間t−1ドツトとシ、行間
t3ラスタとすると、1文字の文字エリアは、8X12
ドツトとなゐ。
lた、1肩効幽Ef11−横32文字、縦16行衆示す
る鳴のとし、帰−期間を含めてブランクエリアt−tf
′Lぞれ約1/3丁つとるものとすれば、岬−面構成は
横48文字、縦24打となる。
このことから水平1ドツトのクロックVOLKの胸板数
が決定さnる。丁なわち、家庭用テレビジ曹ン受澹機で
は、1水平期関が64pm鶴炭であることから、64μ
e÷(8X48ドツト)=166.6ns/ドツトにな
る。し7tがって、クロックVOIJICOJlllr
II数は約6 MHtsKfkZs。−tLテ、キャラ
クタクロックOIIの周期は、166.6nsX8=1
.33μmとなる。
このクロック0LKK従って、OR’l’02で形成さ
nる各種タイイング信号は、第3図のタインング図に示
す工うに丁ぺて規定される。
以下、このタイミング図上参照して、JI11図のブロ
ック図の動作を詳細に:説明する。
ドツトクロックVOLKi受ける分I!1回路8によっ
て、キャラクタクロックOLEが形成きnる。
このキャラクタクロックOLKは、aRTO2内に設け
らt″L7を文字カウンタで針数され、l水平期間IH
か、0から47まで時間分割さnる。
そして、このIrti5[出力に基づいて、0から31
までの32文字かN5tHe示期関内とする水平ブラン
ク信号H−DIEIPが形成され、35から41までの
間に水平同期信号H−8YNOが形成される。
また、水平ブランク信号は、C!RTO2のラスタカウ
ンタで1数さnl 0から11までの12本のラスクk
lll数して、ラスクアドレス信号Rムを形成する。こ
のラスタカウンタの1まわりによって行タイインク信号
(if−D工sp/12)か形成されて、0RTO2の
行カウンタでIlrr数さjる。
この行カウンタは、Oから23までの24行を針数する
ものである。セして、七の計数出力に190から15″
tでの16行tW効衆示期間とするIl[ブランク値号
V−D工aPが形成され、20番目の行針数出力で垂直
四期偏号V−8YNOか形成される。
上記RM4に送出するアドレス信号MAは、ガえば、文
字カウンタのOからaitでの爵数出力biX7ドレス
(IIsとされ、行カウンタの0 カラ151での1数
出力がYアドレス信号と場nる。
こjにより、ORTの時系列的な[1IlthII11
成に従った1M4のアドレス信号が形成場1、拳久文字
コードか読み出さnることKなる。この文字コードと、
ラスクアドレス偏号RムによりCG5から画素データが
出力される。そして、P/86によってドツトクロック
v Q II x KrliJ期したシリアルな映1信
号が形成されることKなる。
上記ブランク信号り工8Pは、%に制限されないが、P
/86からの映嘗出力信号を強制的にブランクレベルに
するために用いられる。
上述のように形成さj、り映像信号と同期信号H/V−
8YNOとは、別個にORTに供給されるに対しては、
そのまま伝えられ、家庭用テレビジョン受1機に対して
は、RF変調されて伝えられる場合もある。
この実1#Aガでは、OR’r02に外部同期人力端子
が設けらnる。これは、例えばテレビジ曹ン放込−山、
又は他の0RTO等で形成さt″L大表示幽t&Iに、
1M4の内容を菖ね合せて表示するために用いらnる。
すなわち、テレビジ曹ン放送等の豪合昧會信号0−VI
DOk受ける同期分#11−路(以下、8IyOと祢丁
)9で、その同期信号H/V−8YNO’が分層さtて
、ORT 02に入力さnる。
ORT O2Fi、鈎えばH−BYNO’のフロントニ
ジに同期して、文字カウンタの内8t−!iIi匍」的
に36にセットする。まfl、V−BYNO’のフロン
トエツジに同期して行カウンタの内@會強制的に20に
セットする。これにより文字カウンタ、行カウンタが外
部からの同期信号H/ V  B Y M O’に促っ
て動作することになるので、1M4.O12及びP/8
8’i通して形成さf′した映像信号は、外部からのI
I會吠g1111N号C−VよりIiOと時系列的に一
散したものとなる。そして、信号合成回路10によって
、上記外部から供給さt″した豪合映mgr号0−VX
D鳶oK、RM4の内容を重ね合せた複什映懺信号O−
VよりIO”i形成することかできる。
王妃実施ガにおりて、外部からの同期信号H/V −8
Y N O’によって、1畿文字カウンタ、行カウンタ
の内St−指定する場合、任意の針数akにするように
丁f1は、RM 4の内容の表示l0RTの一■上でX
、X方行に任意の文字1行間隔たけ移動させることがで
きる。
また、これに替え、外部からの同期信号11/V−BY
MO’によって所定の文字数9行数を針数するカウンタ
を設けて、その計数出力IICよって上記文字カウンタ
及び行カウンタの内容を強制的KOシリア)にセットす
るものであってもよい。
飼えば、OR7画面上に上記同様な構成で1M4の内容
を表示させるときVCFi、上に2」たに設けられるカ
ウンタは、47−34−7文字、23−19=4行倉計
数するようにされる。
以上説明した実施ガによれば、従来通りのORTの費示
制−の他に1外部から供給される懺示−圓に、1M4の
内容を1ね合せて表示させることができる。この場合、
%に1テレビジ日ソ放送−面、又は方式の異なるORT
0で形成さnた表示II!IIrIIiに、この実施例
に係るORT0で形成された茨木1lIdIJ′kJ[
t2合せる仁とが容易に実現できる。
この発明は、前記実施真に一定されない。
0RTOは、種々の実施形励を採ることかできるもので
める。t7(,1M4のピットノくターンを画素データ
として直接用いるものであってもよい。
【図面の簡単な説明】
extIAは、この発明の一実ant示すブロック図、 第2図は文字構成の一ガ會示すピットノ(ターン図、 第3図は、この発明を説明するためのタイイング図であ
る。 1・・・MPU、2・・・0′Rテ0.3・・・ム1.
4・・・R輩、5−OG 16−P / a 、 ?−
V O18・・・分周rms、9 ・B ”I M O
llG−MPX0第  1  図 ℃−□−,1 長?r言エリア 11間 第  3  図

Claims (1)

    【特許請求の範囲】
  1. ラスクスキャン方式のOR?ディスプレイ藝直の水平お
    よび垂直走査に同期して、リフレッシュメモリの読み出
    しアドレス、又はこれとともにキャラクタ若しくはパタ
    ーンゼネレータの読み出しアドレスを形成するOR?コ
    ントローラにおいて、外部から供給式7’した同期信号
    に従いあらかじめ指定さn7を初期mにもとづく上記ア
    ドレスイぎ号を形成するものとしたことteaとする0
    8丁コントローラ。
JP57075288A 1982-05-07 1982-05-07 Crtコントロ−ラ Expired - Lifetime JPH0631932B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57075288A JPH0631932B2 (ja) 1982-05-07 1982-05-07 Crtコントロ−ラ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57075288A JPH0631932B2 (ja) 1982-05-07 1982-05-07 Crtコントロ−ラ

Publications (2)

Publication Number Publication Date
JPS58193584A true JPS58193584A (ja) 1983-11-11
JPH0631932B2 JPH0631932B2 (ja) 1994-04-27

Family

ID=13571891

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57075288A Expired - Lifetime JPH0631932B2 (ja) 1982-05-07 1982-05-07 Crtコントロ−ラ

Country Status (1)

Country Link
JP (1) JPH0631932B2 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5085226A (ja) * 1973-11-23 1975-07-09
JPS5526792A (en) * 1978-08-17 1980-02-26 Toshiba Corp Television screen display unit
JPS5713863A (en) * 1980-04-11 1982-01-23 Ampex Frame frequency high speed timing signal generator for raster scanning video device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5085226A (ja) * 1973-11-23 1975-07-09
JPS5526792A (en) * 1978-08-17 1980-02-26 Toshiba Corp Television screen display unit
JPS5713863A (en) * 1980-04-11 1982-01-23 Ampex Frame frequency high speed timing signal generator for raster scanning video device

Also Published As

Publication number Publication date
JPH0631932B2 (ja) 1994-04-27

Similar Documents

Publication Publication Date Title
EP0103982B1 (en) Display control device
US4281345A (en) Synchronization of digital memory with TV signal having interlace
US5418576A (en) Television receiver with perceived contrast reduction in a predetermined area of a picture where text is superimposed
US5202669A (en) Display control device for superimposing data with a broadcast signal on a television screen
JPS58193584A (ja) Crtコントロ−ラ
JPS6219890A (ja) 表示制御装置
JPS6186788A (ja) デイジタル・システムのためのタイミング回路
US5045944A (en) Video signal generating circuit for use in video tape recorder and television receiver
JP3369960B2 (ja) オンスクリーン機能を具えた画像表示装置及び画像表示方法
JPS6112274B2 (ja)
JPH0334791Y2 (ja)
JP2592264B2 (ja) ビデオ信号発生装置
JPH09163257A (ja) 文字表示装置
JPS6382180A (ja) 映像信号変換装置
JP2587643B2 (ja) ビデオ信号発生方法
JPH0617376Y2 (ja) サイン表示回路
SU1312560A1 (ru) Устройство дл вывода информации на экран электронно-лучевой трубки
JPH0543565Y2 (ja)
JPS58125472U (ja) 文字放送受信機のジツタ−抑制装置
JPH01143580A (ja) 文字放送受信装置
JPH10282947A (ja) オンスクリーン表示装置
JPH0571103B2 (ja)
JPH0346828B2 (ja)
JPS58108884A (ja) 文字放送信号発生機における文字信号発生処理方式
JPS61167994A (ja) 表示装置