JPH1169263A - Vertical blanking generating circuit - Google Patents

Vertical blanking generating circuit

Info

Publication number
JPH1169263A
JPH1169263A JP22370797A JP22370797A JPH1169263A JP H1169263 A JPH1169263 A JP H1169263A JP 22370797 A JP22370797 A JP 22370797A JP 22370797 A JP22370797 A JP 22370797A JP H1169263 A JPH1169263 A JP H1169263A
Authority
JP
Japan
Prior art keywords
signal
circuit
data
vertical blanking
rising edge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22370797A
Other languages
Japanese (ja)
Inventor
Hirobumi Ishii
博文 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP22370797A priority Critical patent/JPH1169263A/en
Publication of JPH1169263A publication Critical patent/JPH1169263A/en
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Synchronizing For Television (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

PROBLEM TO BE SOLVED: To prevent V fluctuation (fluctuation on vertical synchronization signal, when a signal including much noise is received) in an image by avoiding deviation in the timing of a vertical blanking signal with noise superimposed on a horizontal synchronization signal H-sync. SOLUTION: A signal from a leading edge detection section 6 clears counters 7, 8 and a dot clock from a phase-locked loop circuit 1 is counted by the counter 7 and given to an X-count decoder 9, and a pulse is outputted by a set X value. An S-R-FF circuit 11 is set, the H=sync is counted by the counter 8 and given to a Y-count decoder 10, and a pulse is outputted with a set Y-value. The S-R-FF circuit 11 is reset, and a signal from the S-R-FF circuit 11 is outputted as a vertical blanking signal.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は垂直ブランキング生
成回路に係り、弱電界のTV放送信号、あるいはVTR
の特殊再生等でノイズの多い信号の入力時の垂直同期の
がたつき(Vがた)を低減するものに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a vertical blanking generation circuit, and relates to a weak electric field TV broadcast signal or VTR.
To reduce backlash (V play) in vertical synchronization at the time of input of a noisy signal in special reproduction or the like.

【0002】[0002]

【従来の技術】PDP(プラズマディスプレイパネル)
あるいはLCD(液晶パネル)等のディジタル表示デバ
イスではブランキング信号により映像の表示位置が決ま
る。すなわち、垂直ブランキングの終了にて水平ライン
の1本目が始まり、各水平ラインは水平ブランキングの
終了にて始まる。水平ブランキング信号はドットクロッ
クをカウントして生成し、垂直ブランキング信号は水平
同期信号をカウントして生成するが、この場合、弱電界
のTV放送信号あるいはVTRの特殊再生等でノイズの
多い信号の入力時、水平同期信号にノイズが乗り、この
ノイズによって垂直ブランキング信号の生成タイミング
がずれる場合がある。特に、垂直ブランキング信号の立
上りのタイミングが変動すると画面にVがたが生じ、目
立つ。
2. Description of the Related Art PDP (Plasma Display Panel)
Alternatively, in a digital display device such as an LCD (liquid crystal panel), a display position of an image is determined by a blanking signal. That is, the first horizontal line starts at the end of vertical blanking, and each horizontal line starts at the end of horizontal blanking. The horizontal blanking signal is generated by counting a dot clock, and the vertical blanking signal is generated by counting a horizontal synchronizing signal. At the time of input, noise may be added to the horizontal synchronizing signal, and the noise may shift the generation timing of the vertical blanking signal. In particular, when the rising timing of the vertical blanking signal fluctuates, V appears on the screen, which is noticeable.

【0003】[0003]

【発明が解決しようとする課題】本発明はこのような点
に鑑み、垂直ブランキング信号の立上りのタイミング
を、水平同期信号に重畳されるノイズ等でずれないよう
にし、画面のVがたを防止することにある。
SUMMARY OF THE INVENTION In view of the foregoing, the present invention does not shift the rising timing of a vertical blanking signal due to noise or the like superimposed on a horizontal synchronizing signal, and reduces the V play on the screen. Is to prevent it.

【0004】[0004]

【課題を解決するための手段】本発明は上述の課題を解
決するため、水平同期信号に同期したドットクロックを
計数し垂直同期信号にてクリアされる第1カウンタと、
第1カウンタよりの信号を所要のカウント値でデコード
しパルスを出力する第1デコーダと、水平同期信号を計
数し垂直同期信号にてクリアされる第2カウンタと、第
2カウンタよりの信号を所要のカウント値でデコードし
パルスを出力する第2デコーダと、第1デコーダよりの
パルスでセットされ第2デコーダよりのパルスでリセッ
トされる第1S-R-FF(セット・リセット型フリップフロ
ップ)回路とからなり、第1S−R−FF回路よりの垂
直ブランキング信号を出力するようにした垂直ブランキ
ング生成回路を提供するものである。
According to the present invention, there is provided a first counter which counts a dot clock synchronized with a horizontal synchronizing signal and is cleared by a vertical synchronizing signal.
A first decoder that decodes a signal from the first counter with a required count value and outputs a pulse, a second counter that counts a horizontal synchronization signal and is cleared by a vertical synchronization signal, and requires a signal from the second counter A second decoder that decodes with the count value of the above and outputs a pulse, a first S-R-FF (set / reset type flip-flop) circuit that is set by a pulse from the first decoder and reset by a pulse from the second decoder And a vertical blanking generation circuit for outputting a vertical blanking signal from the first SR-FF circuit.

【0005】[0005]

【発明の実施の形態】本発明による垂直ブランキング生
成回路では、第1カウンタを垂直同期信号の立上りエッ
ジでクリアし、PLL回路等で生成される水平同期信号
に同期したドットクロックを計数し、第1カウンタより
の信号にて所要のカウント値で第1デコーダよりパルス
を出力し、第2カウンタを垂直同期信号の立上りエッジ
でクリアし、水平同期信号を計数し、第2カウンタより
の信号にて所要のカウント値で第2デコーダよりパルス
を出力し、第1S-R-FF回路を第1デコーダよりのパルス
でセットし、第2デコーダよりのパルスでリセットし、
垂直ブランキング信号を生成する。また、第1S-R-FF回
路よりの垂直ブランキング信号を第1D-FF(D型フリッ
プフロップ)回路にて水平ブランキング信号でラッチ
し、第1D-FF回路よりの信号を第2D-FF回路にて水平ブ
ランキング信号でラッチし、第1D-FF回路よりの信号と
第2D-FF回路よりの信号とを第1セレクタで選択するよ
うにし、第2S-R-FF回路を垂直ブランキング信号の立上
りエッジでセットし水平ブランキング信号の立上りでリ
セットし、第2S-R-FF回路よりの信号でイネーブルとし
垂直ブランキング信号の立上りエッジでクリアされる第
3カウンタで所要のクロックを計数し、この計数データ
をレジスタにて水平ブランキング信号の立上りのタイミ
ングで保持し、レジスタよりのデータと予め設定された
第1のデータとを比較し、レジスタよりのデータが大き
い場合に前記第1セレクタを第1D-FF回路側に、レジス
タよりのデータが小さい場合に第2D-FF回路側に切換
え、出力する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS In a vertical blanking generation circuit according to the present invention, a first counter is cleared at a rising edge of a vertical synchronization signal, and a dot clock synchronized with a horizontal synchronization signal generated by a PLL circuit or the like is counted. A pulse is output from the first decoder with a required count value by the signal from the first counter, the second counter is cleared at the rising edge of the vertical synchronization signal, the horizontal synchronization signal is counted, and the signal from the second counter is output. A pulse is output from the second decoder with a required count value, the first S-R-FF circuit is set with a pulse from the first decoder, and reset with a pulse from the second decoder;
Generate a vertical blanking signal. The vertical blanking signal from the first S-R-FF circuit is latched by a first D-FF (D-type flip-flop) circuit as a horizontal blanking signal, and the signal from the first D-FF circuit is latched by a second D-FF circuit. The circuit latches with a horizontal blanking signal, the signal from the first D-FF circuit and the signal from the second D-FF circuit are selected by the first selector, and the second S-R-FF circuit is vertically blanked. Set at rising edge of signal, reset at rising edge of horizontal blanking signal, enable by signal from second S-R-FF circuit, count required clock by third counter cleared at rising edge of vertical blanking signal The count data is held in the register at the timing of the rising edge of the horizontal blanking signal, and the data from the register is compared with the first data set in advance. 1 selector to the 1D-FF circuit side, switching to the 2D-FF circuit side when data from the register is less outputs.

【0006】[0006]

【実施例】以下、図面に基づいて本発明による垂直ブラ
ンキング生成回路の実施例を詳細に説明する。図1は本
発明による垂直ブランキング生成回路の一実施例の要部
ブロック図である。図において、1はPLL(位相同期
ループ)回路で、位相比較器2、LPF(ローパスフィ
ルタ)3、VCO(電圧制御発振器)4および分周器5
で構成され、水平同期信号(H-sync)に同期したドットク
ロックを生成する。6は第1立上りエッジ検出部で、垂
直同期信号(V-sync)の立上りエッジを検出する。7は第
1カウンタで、PLL回路1よりのドットクロックを計
数し、第1立上りエッジ検出部6よりの信号、すなわち
V-syncの立上りでクリアされる。8は第2カウンタで、
H-syncを計数し、第1立上りエッジ検出部6よりの信号
でクリアされる。9はXカウントデコーダ(第1デコー
ダ)で、第1カウンタ7よりの信号が設定データ端子よ
り入力され設定クロック端子よりのクロックで設定され
たX値になったときパルスを出力する。10はYカウント
デコーダ(第2デコーダ)で、第2カウンタ8よりの信
号が設定データ端子より入力され設定クロック端子より
のクロックで設定されたY値になったときパルスを出力
する。11は第1S-R-FF回路で、Xカウントデコーダ9よ
りのパルスでセット、Yカウントデコーダ10よりのパル
スでリセットされ、図2に示すタイミングチャートの如
く、セット(X)で立上り、リセット(Y)で立下る垂
直ブランキング信号を出力する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of a vertical blanking generation circuit according to the present invention will be described below in detail with reference to the drawings. FIG. 1 is a block diagram of a main part of an embodiment of a vertical blanking generation circuit according to the present invention. In the figure, reference numeral 1 denotes a PLL (phase locked loop) circuit, which includes a phase comparator 2, an LPF (low-pass filter) 3, a VCO (voltage controlled oscillator) 4, and a frequency divider 5.
And generates a dot clock synchronized with the horizontal synchronization signal (H-sync). Reference numeral 6 denotes a first rising edge detection unit which detects a rising edge of the vertical synchronization signal (V-sync). Reference numeral 7 denotes a first counter which counts a dot clock from the PLL circuit 1 and outputs a signal from the first rising edge detector 6, that is,
Cleared at the rise of V-sync. 8 is a second counter,
H-sync is counted, and cleared by a signal from the first rising edge detection unit 6. Reference numeral 9 denotes an X count decoder (first decoder) which outputs a pulse when a signal from the first counter 7 is input from a setting data terminal and reaches an X value set by a clock from a setting clock terminal. Reference numeral 10 denotes a Y count decoder (second decoder) which outputs a pulse when a signal from the second counter 8 is input from a setting data terminal and has a Y value set by a clock from a setting clock terminal. Reference numeral 11 denotes a first S-R-FF circuit, which is set by a pulse from the X count decoder 9 and reset by a pulse from the Y count decoder 10, and rises and resets by the set (X) as shown in the timing chart of FIG. A vertical blanking signal falling at Y) is output.

【0007】図3は本発明による垂直ブランキング生成
回路の他の実施例の要部ブロック図で、図の21は第1D-
FF回路で、図1の第1S-R-FF回路11よりの垂直ブランキ
ング信号を別の回路で生成される水平ブランキング信号
でラッチする。22は第2D-FF回路で、第1D-FF回路21よ
りの信号を水平ブランキング信号でラッチする。23は第
2立上りエッジ検出部で、垂直ブランキング信号の立上
りエッジを検出する。24は第3立上りエッジ検出部で、
水平ブランキング信号の立上りエッジを検出する。25は
第2S-R-FF回路で、第2立上りエッジ検出部23よりの信
号でセット、第3立上りエッジ検出部24よりの信号、す
なわち水平ブランキング信号の立上りでリセットされ
る。26は第3カウンタで、第2S-R-FF回路25よりの信号
をイネーブルとし、所要のクロックを計数し、第2立上
りエッジ検出部23よりの信号でクリアされる。27はレジ
スタで、第3カウンタ26の出力データを第3立上りエッ
ジ検出部24よりの信号のタイミングで保持する。28は第
1のデータ(固定データ)で、例えば、1水平ブランキ
ング周期Nの計数値の2分の1である。29はコンパレー
タで、レジスタ27よりのデータと第1のデータN/2 とを
比較し、レジスタ27よりのデータが大きい場合に信号Lo
を、小さい場合に信号Hiを出力する。30は第1セレクタ
で、コンパレータ29よりの信号Loにてa(第1D-FF回路
21)側に、信号Hiにてb(第2D-FF回路22)側に切換え
る。図4は図3の回路のタイミングチャートである。
FIG. 3 is a block diagram showing a main part of another embodiment of the vertical blanking generation circuit according to the present invention. In FIG.
The FF circuit latches the vertical blanking signal from the first S-R-FF circuit 11 in FIG. 1 with a horizontal blanking signal generated by another circuit. A second D-FF circuit 22 latches a signal from the first D-FF circuit 21 with a horizontal blanking signal. Reference numeral 23 denotes a second rising edge detection unit which detects a rising edge of the vertical blanking signal. 24 is a third rising edge detector,
The rising edge of the horizontal blanking signal is detected. Reference numeral 25 denotes a second S-R-FF circuit, which is set by a signal from the second rising edge detection unit 23 and reset by a signal from the third rising edge detection unit 24, that is, the rising edge of the horizontal blanking signal. A third counter 26 enables a signal from the second S-R-FF circuit 25, counts a required clock, and is cleared by a signal from the second rising edge detector 23. Reference numeral 27 denotes a register which holds the output data of the third counter 26 at the timing of the signal from the third rising edge detector 24. Reference numeral 28 denotes first data (fixed data), which is, for example, one half of the count value of one horizontal blanking period N. 29 is a comparator which compares the data from the register 27 with the first data N / 2, and when the data from the register 27 is large, the signal Lo
, And outputs a signal Hi when it is small. Reference numeral 30 denotes a first selector, which receives a signal Lo from the comparator 29 and outputs a (first D-FF circuit).
21), and is switched to b (second D-FF circuit 22) by signal Hi. FIG. 4 is a timing chart of the circuit of FIG.

【0008】図5は本発明による垂直ブランキング生成
回路の他の実施例の要部ブロック図で、図の31は第2の
データで、第1のデータ28より小さい N/2−αである。
32は第3のデータで、第1のデータ28より大きい N/2+
αである。33は第2セレクタで、コンパレータ29よりの
信号Loにて第2のデータ31側に、信号Hiにて第3のデー
タ32側に切換える。その他の符号は図3と同じなので説
明を省く。
FIG. 5 is a block diagram of a main part of another embodiment of the vertical blanking generation circuit according to the present invention. In FIG. 5, reference numeral 31 denotes second data, which is smaller than the first data 28 and is N / 2-α. .
32 is the third data, which is larger than the first data 28, N / 2 +
α. A second selector 33 switches to the second data 31 side by the signal Lo from the comparator 29 and switches to the third data 32 side by the signal Hi. Other reference numerals are the same as those in FIG.

【0009】次に、本発明による垂直ブランキング生成
回路の動作を説明する。まず、図1の場合、PLL回路
1よりのH-syncに同期したドットクロックを、第1立上
りエッジ検出部6よりのV-syncの立上りエッジでクリア
される第1カウンタ7で計数し、この信号をXカウント
デコーダ9に印加し、図2に示すように、計数値が設定
されたX(ドットクロックの数)になったとき、Xカウ
ントデコーダ9よりパルスを出力し、第1S-R-FF回路11
をセットする。そして、第2カウンタ8(第1立上りエ
ッジ検出部6よりのV-syncの立上りエッジでクリアされ
る)でH-syncを計数し、この信号をYカウントデコーダ
10に印加し、計数値が設定されたY(ドットクロックの
数)になったとき、Yカウントデコーダ10よりパルスを
出力し、第1S-R-FF回路11をリセットする。これによ
り、第1S-R-FF回路11より、V-syncの立上りからドット
クロック数Xで立上り、ドットクロック数Yで立下る垂
直ブランキング信号が出力される。従って、垂直ブラン
キング信号はH-syncにノイズが重畳されている場合でも
この影響を受けることがない。
Next, the operation of the vertical blanking generation circuit according to the present invention will be described. First, in the case of FIG. 1, the dot clock synchronized with H-sync from the PLL circuit 1 is counted by the first counter 7 which is cleared by the rising edge of V-sync from the first rising edge detection unit 6. The signal is applied to the X count decoder 9, and as shown in FIG. 2, when the count value reaches the set X (the number of dot clocks), a pulse is output from the X count decoder 9 and the first S-R- FF circuit 11
Is set. Then, the second counter 8 (cleared at the rising edge of V-sync from the first rising edge detection unit 6) counts H-sync, and outputs this signal to a Y count decoder.
When the count value reaches the set Y (the number of dot clocks), a pulse is output from the Y count decoder 10 and the first S-R-FF circuit 11 is reset. As a result, the first S-R-FF circuit 11 outputs a vertical blanking signal that rises with the number of dot clocks X and falls with the number of dot clocks Y from the rise of V-sync. Therefore, the vertical blanking signal is not affected even when noise is superimposed on H-sync.

【0010】ところで、垂直ブランキング信号の立上り
のタイミングが水平ブランキング信号のHiの期間になっ
た場合、画面の一番上のラインの水平位置にずれが生じ
る。ラッチ回路を用いて垂直ブランキング信号を水平ブ
ランキングでラッチすれば両ブランキング信号の位相を
合わせられるが、垂直ブランキング信号が遅れている場
合、ラッチにより垂直ブランキング信号が1H分遅れ、
例えば、VTRの特殊再生等で水平・垂直のブランキン
グの位相が不安定に変動する場合に垂直ブランキングの
立上りのタイミングが1Hぶれる場合が生じる。
When the rising timing of the vertical blanking signal is in the period of Hi of the horizontal blanking signal, the horizontal position of the top line on the screen is shifted. If the vertical blanking signal is latched by horizontal blanking using a latch circuit, the phases of both blanking signals can be matched. However, when the vertical blanking signal is delayed, the vertical blanking signal is delayed by 1H by the latch.
For example, when the horizontal / vertical blanking phase fluctuates in an unstable manner in the special reproduction of a VTR or the like, the rising timing of the vertical blanking may be shifted by 1H.

【0011】図3はこの1Hの「ぶれ」を生じないよう
に位相を合わせるための回路で、図1の回路の後段に設
ける。すなわち、第1S-R-FF回路11よりの垂直ブランキ
ング信号を第1D-FF回路21に入力し、水平ブランキング
信号でラッチし、第1セレクタのa端子に出力し、同時
にこの信号を第2D-FF回路22に印加し、水平ブランキン
グ信号でラッチし(合計2回)、第1セレクタのb端子
に出力する。垂直ブランキング信号の立上りエッジを第
2立上りエッジ検出部23で検出し、この信号で第2S-R-
FF回路25をセットし、水平ブランキング信号の立上りエ
ッジを第3立上りエッジ検出部24で検出し、この信号で
第2S-R-FF回路25をリセットする。そして、第2S-R-FF
回路25よりの信号、すなわち垂直ブランキング信号が立
上ってから最初の水平ブランキング信号の立上りまでの
期間の信号で第3カウンタ26をイネーブルにし、第2立
上りエッジ検出部23よりの信号でクリアされるまでの
間、所要のクロックを計数し、このデータをレジスタ27
に入力し、第3立上りエッジ検出部24よりの信号のタイ
ミングで保持し、コンパレータ29に入力し(A)、1水
平ブランキング周期Nの計数値の2分の1(N/2 デー
タ、B)と比較する。そして、レジスタ27よりのデータ
Aが大きければ信号Loを、小さければ信号Hiを出力し、
信号Loで第1セレクタ30をa(第1D-FF回路21)側に、
信号Hiでb(第2D-FF回路22)側に切換える。これによ
り、図4に示すように、垂直ブランキング信号の立上り
と水平ブランキング信号の立上りの位相差がN/2 以下
(タイミング−1)の場合は第2D-FF回路22よりの2回
ラッチされた垂直ブランキング信号が、位相差がN/2 以
上(タイミング−2)ならば第1D-FF回路22よりの1回
ラッチされた垂直ブランキング信号が出力され、次に来
る水平ブランキング信号の立上りに一致したタイミング
で出力されるものとなる。なお、これにより垂直ブラン
キング信号は1H分遅れることになるので、予めこの遅
れを考慮して設計するようにする。
FIG. 3 shows a circuit for adjusting the phase so as not to cause this 1H "blur", which is provided at a stage subsequent to the circuit shown in FIG. That is, the vertical blanking signal from the first S-R-FF circuit 11 is input to the first D-FF circuit 21, latched by the horizontal blanking signal, and output to the terminal a of the first selector. The signal is applied to the 2D-FF circuit 22, latched by the horizontal blanking signal (two times in total), and output to the terminal b of the first selector. The rising edge of the vertical blanking signal is detected by the second rising edge detector 23, and the second S-R-
The FF circuit 25 is set, the rising edge of the horizontal blanking signal is detected by the third rising edge detector 24, and the second S-R-FF circuit 25 is reset by this signal. And the second S-R-FF
The third counter 26 is enabled by a signal from the circuit 25, that is, a signal from the rising of the vertical blanking signal to the rising of the first horizontal blanking signal, and the signal from the second rising edge detecting unit 23 is used. Until it is cleared, the required clock is counted and this data is stored in register 27.
, And is held at the timing of the signal from the third rising edge detection unit 24, and is input to the comparator 29 (A). One half of the count value of one horizontal blanking cycle N (N / 2 data, B ). When the data A from the register 27 is large, the signal Lo is output, and when the data A is small, the signal Hi is output.
The signal Lo moves the first selector 30 to the a (first D-FF circuit 21) side,
The signal Hi is switched to the b (second D-FF circuit 22) side. Thereby, as shown in FIG. 4, when the phase difference between the rising edge of the vertical blanking signal and the rising edge of the horizontal blanking signal is N / 2 or less (timing -1), the second D-FF circuit 22 latches twice. If the obtained vertical blanking signal has a phase difference of N / 2 or more (timing-2), the once latched vertical blanking signal from the first D-FF circuit 22 is output, and the next coming horizontal blanking signal Is output at the timing coincident with the rising edge of. Note that this causes the vertical blanking signal to be delayed by 1H, so that the design is made in advance in consideration of this delay.

【0012】ところで、垂直ブランキング信号の位相が
ちょうどN/2 付近の場合、垂直ブランキング信号の立上
りのタイミングに1Hの「ぶれ」を生じる可能性が生じ
る。図5はこの「ぶれ」を防止するための回路(符号21
〜30は図3と同じ)で、図3の第1のデータ28(N/2 )
にヒステリシスを持たせたものである。すなわち、N/2
より小さい第2のデータ31(N/2 −α)とN/2 より大き
い第3のデータ32(N/2 +α)とを設け、それぞれ第2
セレクタ33に印加し、水平・垂直ブランキング信号の位
相差が大きい場合(コンパレータ29よりの信号:Lo)は
第2セレクタ33をA(第2のデータ31)側に、位相差が
小さい場合(コンパレータ29よりの信号:Hi)はB(第
3のデータ32)側に切換えるようにし、コンパレータ29
の出力を安定させ、垂直ブランキング信号の立上りを安
定にする。なお、第1のデータ28、第2のデータ31およ
び第3のデータ32は、それぞれ外部から任意に設定でき
るようにしてもよい。
When the phase of the vertical blanking signal is close to N / 2, there is a possibility that 1H "blur" occurs at the rising timing of the vertical blanking signal. FIG. 5 shows a circuit (reference numeral 21) for preventing this "blur".
30 is the same as FIG. 3), and the first data 28 (N / 2) in FIG.
With hysteresis. That is, N / 2
A second smaller data 31 (N / 2−α) and a third larger data 32 (N / 2 + α) larger than N / 2 are provided.
When the phase difference between the horizontal and vertical blanking signals is large (signal from the comparator 29: Lo), the second selector 33 is set to the A (second data 31) side and the phase difference is small ( The signal from the comparator 29 (Hi) is switched to the B (third data 32) side.
Of the vertical blanking signal and the rising edge of the vertical blanking signal. The first data 28, the second data 31, and the third data 32 may be arbitrarily set from outside.

【0013】[0013]

【発明の効果】以上に説明したように、本発明による垂
直ブランキング生成回路によれば、垂直ブランキング信
号はドットクロックの計数に基づいて生成されるので、
例えば、VTRの特殊再生等でH-syncにノイズが重畳さ
れている場合でも垂直ブランキング信号の生成のタイミ
ングが変動せず、画面にVがたを生じない。
As described above, according to the vertical blanking generation circuit of the present invention, the vertical blanking signal is generated based on the dot clock count.
For example, even when noise is superimposed on H-sync during special reproduction of a VTR or the like, the generation timing of the vertical blanking signal does not change, and no V rattling occurs on the screen.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明による垂直ブランキング生成回路の一実
施例の要部ブロック図である。
FIG. 1 is a main part block diagram of an embodiment of a vertical blanking generation circuit according to the present invention.

【図2】垂直ブランキング信号のタイミングチャートで
ある。
FIG. 2 is a timing chart of a vertical blanking signal.

【図3】本発明による垂直ブランキング生成回路の他の
実施例の要部ブロック図である。
FIG. 3 is a main part block diagram of another embodiment of the vertical blanking generation circuit according to the present invention.

【図4】図3の回路の垂直ブランキング信号のタイミン
グチャートである。
FIG. 4 is a timing chart of a vertical blanking signal of the circuit of FIG. 3;

【図5】本発明による垂直ブランキング生成回路の他の
実施例の要部ブロック図である。
FIG. 5 is a main part block diagram of another embodiment of the vertical blanking generation circuit according to the present invention.

【符号の説明】[Explanation of symbols]

1 PLL回路 6、23、24 立上りエッジ検出部 7、8、26 カウンタ 9、10 デコーダ 11、25 S-R-FF回路 21、22 D-FF回路 27 レジスタ 29 コンパレータ 30、33 セレクタ 1 PLL circuit 6, 23, 24 Rising edge detector 7, 8, 26 Counter 9, 10 Decoder 11, 25 S-R-FF circuit 21, 22 D-FF circuit 27 Register 29 Comparator 30, 33 Selector

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI H04N 3/12 H04N 3/12 B 3/24 3/24 5/06 5/06 A ──────────────────────────────────────────────────の Continued on the front page (51) Int.Cl. 6 Identification code FI H04N 3/12 H04N 3/12 B 3/24 3/24 5/06 5/06 A

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 水平同期信号に同期したドットクロック
を計数し垂直同期信号にてクリアされる第1カウンタ
と、第1カウンタよりの信号を所要のカウント値でデコ
ードしパルスを出力する第1デコーダと、水平同期信号
を計数し垂直同期信号にてクリアされる第2カウンタ
と、第2カウンタよりの信号を所要のカウント値でデコ
ードしパルスを出力する第2デコーダと、第1デコーダ
よりのパルスでセットされ第2デコーダよりのパルスで
リセットされる第1S−R−FF回路とからなり、第1
S−R−FF回路よりの垂直ブランキング信号を出力す
るようにした垂直ブランキング生成回路。
1. A first counter which counts a dot clock synchronized with a horizontal synchronization signal and is cleared by a vertical synchronization signal, and a first decoder which decodes a signal from the first counter with a required count value and outputs a pulse. A second counter that counts a horizontal synchronization signal and is cleared by a vertical synchronization signal, a second decoder that decodes a signal from the second counter with a required count value and outputs a pulse, and a pulse from the first decoder And a first S-R-FF circuit which is reset by a pulse from the second decoder.
A vertical blanking generation circuit configured to output a vertical blanking signal from an SR-FF circuit.
【請求項2】 前記垂直同期信号の立上りエッジを検出
する第1立上りエッジ検出部を設け、第1立上りエッジ
検出部よりの信号で前記第1カウンタおよび第2カウン
タをクリアするようにした請求項1記載の垂直ブランキ
ング生成回路。
2. A system according to claim 1, further comprising a first rising edge detector for detecting a rising edge of said vertical synchronizing signal, wherein said first counter and said second counter are cleared by a signal from said first rising edge detector. 2. The vertical blanking generation circuit according to 1.
【請求項3】 前記第1デコーダおよび第2デコーダの
デコード値を外部から任意に設定できるようにした請求
項1または請求項2記載の垂直ブランキング生成回路。
3. The vertical blanking generation circuit according to claim 1, wherein the decode values of the first decoder and the second decoder can be arbitrarily set from outside.
【請求項4】 前記第2カウンタは、前記ドットクロッ
クを計数するようにした請求項1、請求項2または請求
項3記載の垂直ブランキング生成回路。
4. The vertical blanking generation circuit according to claim 1, wherein said second counter counts said dot clock.
【請求項5】 前記第1S−R−FF回路よりの垂直ブ
ランキング信号を所要の水平ブランキング信号でラッチ
する第1D−FF回路と、第1D−FF回路よりの信号
を前記水平ブランキング信号でラッチする第2D−FF
回路と、前記第1D−FF回路よりの信号または第2D
−FF回路よりの信号を選択し、出力する第1セレクタ
と、前記垂直ブランキング信号の立上りエッジを検出す
る第2立上りエッジ検出部と、第2立上りエッジ検出部
よりの信号でセットされ前記水平ブランキング信号の立
上りでリセットされる第2S−R−FF回路と、第2S
−R−FF回路よりの信号をイネーブルとし、所要のク
ロックを計数し、前記第2立上りエッジ検出部よりの信
号でクリアされる第3カウンタと、第3カウンタの出力
データを前記第3立上りエッジ検出部よりの信号のタイ
ミングで保持するレジスタと、レジスタよりのデータと
予め設定された第1のデータとを比較し、レジスタより
のデータが大きい場合に信号Loを、レジスタよりのデー
タが小さい場合に信号Hiを出力するコンパレータとを設
け、コンパレータよりの信号Loにて前記第1セレクタを
前記第1D−FF回路側に、コンパレータよりの信号Hi
にて前記第1セレクタを前記第2D−FF回路側に切換
えるようにした請求項1乃至請求項4のいずれかに記載
の垂直ブランキング生成回路。
5. A first D-FF circuit for latching a vertical blanking signal from the first SR-FF circuit with a required horizontal blanking signal, and a signal from the first D-FF circuit as a horizontal blanking signal. Second D-FF latched by
And a signal from the first D-FF circuit or a second D-FF circuit.
A first selector for selecting and outputting a signal from the FF circuit, a second rising edge detector for detecting a rising edge of the vertical blanking signal, and the horizontal selector set by a signal from a second rising edge detector. A second SR-FF circuit reset at the rising edge of the blanking signal;
A signal from the R-FF circuit is enabled, a required clock is counted, a third counter cleared by a signal from the second rising edge detector, and output data of the third counter are converted to the third rising edge. The register held at the timing of the signal from the detection unit is compared with the data from the register and the first data set in advance. When the data from the register is large, the signal Lo is obtained, and when the data from the register is small, And a comparator that outputs a signal Hi. The first selector is connected to the first D-FF circuit side by the signal Lo from the comparator, and the signal Hi from the comparator is provided.
5. The vertical blanking generation circuit according to claim 1, wherein the first selector is switched to the second D-FF circuit side.
【請求項6】 前記第1のデータより小さい第2のデー
タと、第1のデータより大きい第3のデータと、前記コ
ンパレータよりの信号Loにて前記第2のデータを、コン
パレータよりの信号Hiにて第3のデータを選択する第2
セレクタとを設け、前記コンパレータにて、前記レジス
タよりのデータを第2セレクタよりのデータと比較する
ようにした請求項5記載の垂直ブランキング生成回路。
6. A second data smaller than the first data, a third data larger than the first data, and a signal Lo from the comparator are used to convert the second data into a signal Hi from the comparator. Select the third data in the second
6. The vertical blanking generation circuit according to claim 5, further comprising a selector, wherein the comparator compares data from the register with data from a second selector.
【請求項7】 前記水平ブランキング信号の立上りエッ
ジを検出する第3立上りエッジ検出部を設け、第3立上
りエッジ検出部よりの信号で前記第2S−R−FF回路
をリセットするようにした請求項5または請求項6記載
の垂直ブランキング生成回路。
7. A circuit according to claim 1, further comprising a third rising edge detector for detecting a rising edge of said horizontal blanking signal, wherein said second SR-FF circuit is reset by a signal from said third rising edge detector. 7. The vertical blanking generation circuit according to claim 5 or 6.
【請求項8】 前記第1のデータ、第2のデータおよび
第3のデータを、それぞれ外部から任意に設定できるよ
うにした請求項5、請求項6または請求項7記載の垂直
ブランキング生成回路。
8. The vertical blanking generation circuit according to claim 5, wherein the first data, the second data, and the third data can be arbitrarily set from outside. .
JP22370797A 1997-08-20 1997-08-20 Vertical blanking generating circuit Pending JPH1169263A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22370797A JPH1169263A (en) 1997-08-20 1997-08-20 Vertical blanking generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22370797A JPH1169263A (en) 1997-08-20 1997-08-20 Vertical blanking generating circuit

Publications (1)

Publication Number Publication Date
JPH1169263A true JPH1169263A (en) 1999-03-09

Family

ID=16802410

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22370797A Pending JPH1169263A (en) 1997-08-20 1997-08-20 Vertical blanking generating circuit

Country Status (1)

Country Link
JP (1) JPH1169263A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7250803B2 (en) 2004-07-23 2007-07-31 Oki Electric Industry Co., Ltd. PLL output clock stabilization circuit
US7649530B2 (en) 2004-10-13 2010-01-19 Nec Lcd Technologies, Ltd. Mode-selecting apparatus, display apparatus including the same, and method of selecting a mode in display unit
CN107045859A (en) * 2017-02-07 2017-08-15 硅谷数模半导体(北京)有限公司 The collocation method and device of display screen logic control signal

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7250803B2 (en) 2004-07-23 2007-07-31 Oki Electric Industry Co., Ltd. PLL output clock stabilization circuit
US7649530B2 (en) 2004-10-13 2010-01-19 Nec Lcd Technologies, Ltd. Mode-selecting apparatus, display apparatus including the same, and method of selecting a mode in display unit
CN107045859A (en) * 2017-02-07 2017-08-15 硅谷数模半导体(北京)有限公司 The collocation method and device of display screen logic control signal

Similar Documents

Publication Publication Date Title
JP3120993B2 (en) Video control device with multi-standard on-screen display
US7969507B2 (en) Video signal receiver including display synchronizing signal generation device and control method thereof
US7683972B2 (en) Video signal processing apparatus which generates plural clocks and performing video signal processing using the plural clocks
EP0461897B1 (en) A horizontal synchronizing signal separation circuit for a display apparatus
US8233092B2 (en) Video signal processing device
KR100315246B1 (en) Pll circuit for digital display device
JP2928255B2 (en) Line synchronization signal detection circuit
JP3520082B2 (en) Display locked timing signal for video processing
JPH1169263A (en) Vertical blanking generating circuit
US6222590B1 (en) Phase-locked loop circuit
US6597403B1 (en) System for generating horizontal synchronizing signal compatible with multi-scan
US6573944B1 (en) Horizontal synchronization for digital television receiver
US7432982B2 (en) OSD insert circuit
JP2692112B2 (en) Video signal discrimination circuit
JP2794693B2 (en) Horizontal deflection circuit
JPH10285427A (en) Vertical synchronization circuit
JP3257612B2 (en) PLL circuit
JPH0946621A (en) Display device
JPH11112833A (en) Horizontal synchronizing separator circuit
JPH1115428A (en) Horizontal display width adjustment circuit
JP3257490B2 (en) Synchronous protection circuit and method
KR100207633B1 (en) Phase locked loop circuit
JPH1188156A (en) Pll circuit for generating clock signal
JPH07226860A (en) Pll circuit
KR20000010316A (en) Phase fixing loop for horizontal synchronization