JPH0921879A - Radiation plane detection device and radiation image pickup device - Google Patents

Radiation plane detection device and radiation image pickup device

Info

Publication number
JPH0921879A
JPH0921879A JP7169041A JP16904195A JPH0921879A JP H0921879 A JPH0921879 A JP H0921879A JP 7169041 A JP7169041 A JP 7169041A JP 16904195 A JP16904195 A JP 16904195A JP H0921879 A JPH0921879 A JP H0921879A
Authority
JP
Japan
Prior art keywords
signal
radiation
read
lines
switching element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7169041A
Other languages
Japanese (ja)
Inventor
Kouichirou Nabuchi
好一郎 名渕
Takayuki Tomizaki
隆之 富崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP7169041A priority Critical patent/JPH0921879A/en
Publication of JPH0921879A publication Critical patent/JPH0921879A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To make a device small and lighten a burden of an operator by inputting a plurality of signal charges as a pair in parallel, integrating output values outputted from a means which converts the charges into series signals in time sequence, and forming a pixel signal. SOLUTION: When a pixel signal is read out from all read lines R1-R2000 through each of multiplexers 15a1-15a16, all image signals corresponding to one image screen are memorized in a frame memory 18. All image signals corresponding to the lines R1-R2000 are amplified through integration circuits 16a1-16a16. The image signal is displayed through an image processing circuit and a monitoring circuit. Although the number of the integration circuits is 16, which is a sharp decrees compared with the conventional device, pixel signals amplified every line with these integration circuits are obtained, and fixed pattern noise appearing in the image signal is reduced. Adjustment of different characteristics between integration circuits is made very easy, and installation of a compensation circuit is made unnecessary.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、マトリクス状に配列さ
れ、放射線を信号電荷として検出する放射線検出部を備
えた放射線平面検出器及び放射線撮像装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a radiation flat panel detector and a radiation image pickup apparatus which are arranged in a matrix and have a radiation detecting section for detecting radiation as a signal charge.

【0002】[0002]

【従来の技術】医用診断における人体を透過したX線像
を撮像する手段として、X線フィルムやイメージインテ
ンシファイア(I.I.)/TVカメラ系を利用したも
の等が知られている。特に、透過X線像をI.I.を介
して光学像に変換し、この光学像をCCD等のTVカメ
ラで撮像して画像信号を生成するI.I./TVカメラ
系を利用したX線透視(撮像)システム(ディジタルフ
ルオログラフィ)は、現在でも盛んに用いられている。
2. Description of the Related Art As a means for picking up an X-ray image transmitted through a human body in medical diagnosis, one using an X-ray film or an image intensifier (II) / TV camera system is known. In particular, a transmission X-ray image can be obtained by I. I. image signal is generated by converting the optical image into an optical image through a camera and capturing the optical image with a TV camera such as a CCD. I. An X-ray fluoroscopic (imaging) system (digital fluorography) using a / TV camera system is still actively used.

【0003】一方、近年になって、X線像等の放射線像
を画像信号に変換する手段として放射線平面検出器(2
次元検出器)が提案されている。この放射線平面検出器
は、X線像を光学像に変換する薄型蛍光面と、この蛍光
面から発せられた光学像を画像信号に変換する光学像撮
像部により構成されており、I.I./TVカメラを用
いたX線撮像手段に比べて薄型にできるものである(以
下、放射線平面検出器のことを単に平面検出器とい
う)。
On the other hand, in recent years, as a means for converting a radiation image such as an X-ray image into an image signal, a radiation plane detector (2
Dimensional detectors) have been proposed. This radiation plane detector is composed of a thin fluorescent screen for converting an X-ray image into an optical image and an optical image capturing section for converting an optical image emitted from the fluorescent screen into an image signal. I. / It can be made thinner than the X-ray imaging means using a TV camera (hereinafter, the radiation plane detector is simply referred to as a plane detector).

【0004】このような平面検出器として、例えば、U
S特許NO.5,184,018号に開示されたものが知られてい
る。この平面検出器の概略構成を図18に示す。この平
面検出器51は、例えば2000×2000のマトリク
ス状に配列されたセンサ群を有している。
As such a flat panel detector, for example, U
The one disclosed in S Patent No. 5,184,018 is known. A schematic configuration of this flat panel detector is shown in FIG. The flat panel detector 51 has a sensor group arranged in a matrix of 2000 × 2000, for example.

【0005】この平面検出器51によれば、X線装置5
2等からの放射線(被検体Ob を透過した透過X線Xr
等)がフォトダイオード53に入射すると、その入射X
線に基づいてキャパシタ54に蓄積された電荷は、ディ
ジタルデコーダ56の制御に基づくTFT55の動作に
より、各行毎に読み出しラインR1 、R2 、…、R128
、…を介して読み出される。
According to this plane detector 51, the X-ray device 5
Radiation from 2 etc. (transmitted X-ray Xr transmitted through the object Ob)
Is incident on the photodiode 53, the incident X
The charges accumulated in the capacitor 54 based on the lines are read out for each row by the operation of the TFT 55 under the control of the digital decoder 56, and read lines R1, R2, ..., R128.
, ... are read.

【0006】例えば、第1行のセンサ群(センサS1,1
、センサS1,2 、…、センサS1,128 、…)の各キャ
パシタンスに蓄積された電荷は、そのセンサ群の各TF
T5の動作により、同時に読み出しラインR1 、R2 、
…、R128 、…を介して読み出され、各読み出しライン
毎に設けられたアンプ57a、58a、…、59a、…
を有する積分回路57、58、…、59、…を介して積
分された後、アナログマルチプレクサ60に入力する。
このマルチプレクサ60により、同時に入力された電荷
は直流信号(画像信号)として図示しない処理回路に送
られる。以下、第2行、第3行、…と各行毎に順次電荷
が読み出され、全ての行に蓄積された電荷が画像信号と
して読み出される。
For example, the sensor group of the first row (sensor S1,1
, Sensors S1,2, ..., Sensors S1,128, ...) are stored in the respective TFs of the sensor group.
By the operation of T5, the read lines R1, R2,
, R128, ..., and amplifiers 57a, 58a, ..., 59a ,.
, 59, ... After being integrated through integration circuits 57, 58 ,.
The charges input at the same time by the multiplexer 60 are sent to a processing circuit (not shown) as a DC signal (image signal). Thereafter, the charges are sequentially read out for each row such as the second row, the third row, ... And the charges accumulated in all the rows are read out as an image signal.

【0007】[0007]

【発明が解決しようとする課題】しかしながら、上記構
成では、各読み出しライン毎にアンプを含む積分回路を
設けているため、回路構成が大規模化した。このため、
この平面検出器を搭載した装置全体の大型化、装置全体
の有効スペースの減少を招いた。
However, in the above-mentioned configuration, since the integrating circuit including the amplifier is provided for each read line, the circuit configuration becomes large in scale. For this reason,
This leads to an increase in the size of the entire device equipped with this flat detector and a reduction in the effective space of the entire device.

【0008】また、アンプを含む積分回路が読み出しラ
イン毎に設けられているため、各積分回路のアンプのゲ
インファクターやC(キャパシタンス)等の諸特性の相
違(ズレ)により、得られた画像信号には、その特性の
相違に起因した固定パターンノイズ(フィールドパター
ンノイズともいう)が出現してしまった。このため、表
示画像の画質の悪化及びそれに伴う視認性の悪化を招い
てしまった。この固定パターンノイズを低減するため
に、例えば、(1)オペレータによる各積分回路の調整
や(2)個々の積分回路の特性の違いを補償する補償回
路(例えば、読み出しラインの数に対応した複数の補償
アンプ、メモリ等)を設けることが考えられるが、
(1)の方法では、時間の経過によって調整がずれ一定
の画質を維持することが困難だった。また、(2)の方
法では、回路構成が複雑になるといった問題があった。
Further, since an integrator circuit including an amplifier is provided for each read line, an image signal obtained by a difference (deviation) in various characteristics such as the gain factor and C (capacitance) of the amplifier in each integrator circuit. In this case, fixed pattern noise (also called field pattern noise) appeared due to the difference in the characteristics. Therefore, the image quality of the display image is deteriorated and the visibility is deteriorated accordingly. In order to reduce the fixed pattern noise, for example, (1) adjustment of each integrating circuit by an operator and (2) a compensating circuit for compensating for differences in characteristics of individual integrating circuits (for example, a plurality of compensating circuits corresponding to the number of read lines) Compensation amplifier, memory, etc.) of
With the method (1), it is difficult to maintain a constant image quality due to misalignment due to the passage of time. Further, the method (2) has a problem that the circuit configuration becomes complicated.

【0009】一方、TVカメラを用いた画像撮影装置や
X線撮像装置等では、撮影対象等の使用状況に応じて総
画素数、フレームレートを変更することが要求される。
しかしながら、上述した平面検出器を用いた画素(電
荷)読み出し方式では、総画素数の変更、フレームレー
トの変更には、対応していなかった。このため、撮影応
用範囲が限定され、ユーザーにとって不満であった。
On the other hand, in an image capturing apparatus using a TV camera, an X-ray image capturing apparatus, etc., it is required to change the total number of pixels and the frame rate according to the usage condition of the object to be imaged.
However, the above-described pixel (charge) reading method using the flat panel detector does not support changes in the total number of pixels and the frame rate. For this reason, the range of application for photography is limited, which is unsatisfactory for users.

【0010】本発明は、こうした事情に鑑みてなされた
もので、補償回路を少なく、しかも積分回路の調整を必
要最小限に減らしながら、画像信号に現れる固定パター
ンノイズを低減させることを第1の目的とする。また、
平面検出器を用いて総画素数及びフレームレートの変更
を可能にすることにより、撮影応用範囲の増大させると
ともに、ユーザーニーズに応えることを第2の目的とす
る。
The present invention has been made in view of these circumstances, and it is a first object of the present invention to reduce fixed pattern noise appearing in an image signal while reducing the number of compensation circuits and further reducing the adjustment of the integrating circuit to a necessary minimum. To aim. Also,
A second object is to increase the range of imaging applications and meet user needs by making it possible to change the total number of pixels and the frame rate using a flat panel detector.

【0011】[0011]

【課題を解決するための手段】前記目的を達成するため
請求項1に記載した放射線平面検出器では、入射した放
射線の強度に対応した信号電荷を蓄積するセンサをマト
リクス状に配列させた放射線検出部を備えた放射線平面
検出器において、前記放射線検出部の複数のセンサの各
列毎に設けられた前記信号電荷読み出し用の複数の読み
出しラインと、前記放射線検出部の各センサで検出され
た信号電荷を前記複数の読み出しラインを介して並列に
読み出す読み出し手段と、前記複数の読み出しラインの
内の設定された複数ラインから読み出される複数の信号
電荷を1組として並列に入力し且つその並列入力信号を
時系列的な直列信号に変換する少なくとも1つの変換手
段と、この変換手段の各々の出力経路に介挿され且つ当
該変換手段から出力された直列信号を積分して画素信号
を形成する積分手段とを備えている。
In order to achieve the above object, in the radiation flat panel detector according to the first aspect of the present invention, the radiation detection is such that sensors for accumulating signal charges corresponding to the intensity of the incident radiation are arranged in a matrix. In the radiation flat panel detector, the plurality of readout lines for reading the signal charges provided for each column of the plurality of sensors of the radiation detection unit, and the signals detected by each sensor of the radiation detection unit Read-out means for reading out electric charges in parallel through the plurality of read-out lines and a plurality of signal charges read out from a plurality of set lines among the plurality of read-out lines are input in parallel as one set and the parallel input signal thereof Of at least one conversion means for converting the signal into a time-series serial signal, and an output path of each conversion means inserted into and output from each of the conversion means. By integrating the serial signal and a integration means for forming a pixel signal.

【0012】特に、請求項2に記載した放射線平面検出
器では、前記各変換手段のそれぞれは、前記複数ライン
に対応する複数入力且つ単一出力タイプのマルチプレク
サを備えている。
Particularly, in the radiation plane detector according to the second aspect of the present invention, each of the conversion means is provided with a multiple input and single output type multiplexer corresponding to the multiple lines.

【0013】また特に、請求項3に記載した放射線平面
検出器では、前記読み出し手段は、前記各センサ毎にス
イッチング素子を備え、当該各スイッチング素子を駆動
させることにより当該各センサから信号電荷を読み出す
ようにしている。
Further, in particular, in the radiation flat panel detector according to the third aspect, the read-out means includes a switching element for each of the sensors, and the signal charge is read out from each of the sensors by driving the switching element. I am trying.

【0014】さらに、請求項4に記載した放射線平面検
出器では、前記センサそれぞれは、前記放射線を受けて
光信号に変換する蛍光面と、前記光信号を信号電荷とし
て検出するフォトダイオードと、前記信号電荷を蓄積す
るキャパシタとを備えるとともに、前記スイッチング素
子及び前記センサを薄膜技術により形成している。
Further, in the radiation plane detector according to claim 4, each of the sensors has a fluorescent screen which receives the radiation and converts it into an optical signal, a photodiode which detects the optical signal as a signal charge, and A capacitor for accumulating signal charges is provided, and the switching element and the sensor are formed by thin film technology.

【0015】さらにまた、請求項5に記載した放射線平
面検出器では、前記複数ラインは前記複数の読み出しラ
イン全てに対応し、前記マルチプレクサは1つである。
Furthermore, in the radiation plane detector according to a fifth aspect of the present invention, the plurality of lines correspond to all the plurality of read lines, and the number of the multiplexer is one.

【0016】特に、請求項6に記載した放射線平面検出
器では、前記各マルチプレクサは、所定の出力タイミン
グに応じてそれぞれ同時に第1番目の入力ラインの信号
電荷を出力し、以下当該出力タイミングに応じて順番に
第2番目以降の入力ラインを出力するようにしている。
Particularly, in the radiation plane detector according to the sixth aspect, each of the multiplexers simultaneously outputs the signal charge of the first input line in response to a predetermined output timing, and hereinafter, in accordance with the output timing. Therefore, the second and subsequent input lines are sequentially output.

【0017】また、特に、請求項7に記載した放射線平
面検出器では、前記各マルチプレクサに対し、当該各マ
ルチプレクサに入力される複数の信号電荷を隣接する複
数個ずつ切り換えて出力させる制御信号を送る切り換え
制御手段を備えている。
Further, in particular, in the radiation flat panel detector according to the seventh aspect, a control signal is sent to each of the multiplexers so as to switch a plurality of signal charges input to each of the multiplexers to a plurality of adjacent signal charges. A switching control means is provided.

【0018】さらに、請求項8に記載した放射線平面検
出器では、前記読み出し手段は、前記各スイッチング素
子を駆動させることにより前記各センサで検出された信
号電荷を複数行づつ読み出すとともに、前記切り換え制
御手段は、前記各マルチプレクサに対し、当該各マルチ
プレクサに入力される複数の信号電荷を、前記行数に対
応する隣接する複数個ずつ切り換えて出力させる制御信
号を送るようにしている。
Further, in the radiation plane detector according to the eighth aspect, the read-out means reads the signal charges detected by the respective sensors by driving the respective switching elements in a plurality of rows and the switching control. The means sends to each of the multiplexers a control signal that causes the plurality of signal charges input to each of the multiplexers to be switched by outputting a plurality of adjacent signal charges corresponding to the number of rows.

【0019】さらにまた、請求項9に記載した放射線平
面検出器では、前記マルチプレクサ各々の出力経路に介
挿された積分手段それぞれを、前記各マルチプレクサか
ら所定個数の信号電荷が出力されるタイミングに応じて
リセットするリセット信号を当該各積分手段に送るリセ
ット制御手段を備えている。
Furthermore, in the radiation plane detector according to a ninth aspect of the invention, each of the integrating means inserted in the output path of each of the multiplexers is controlled according to the timing when a predetermined number of signal charges are output from each of the multiplexers. Reset control means for sending a reset signal for resetting to each integration means.

【0020】また、前記目的を達成するため請求項10
に記載した放射線平面検出器では、入射した放射線の強
度に対応した信号電荷を蓄積するセンサをマトリクス状
に配列させた放射線検出部と、前記放射線検出部の複数
のセンサの各列毎に設けられた前記信号電荷読み出し用
の複数の読み出しラインと、前記放射線検出部の各セン
サ毎に設けられたスイッチング素子と、前記各スイッチ
ング素子に駆動パルスを供給して当該スイッチング素子
を駆動させることにより、前記各センサで検出された信
号電荷を前記読み出しラインを介して読み出す読み出し
制御手段と、この読み出し手段により読み出された信号
電荷に基づいて得られた画素信号をディジタル画像信号
に変換する信号変換手段とを備えた放射線平面検出器で
あって、前記複数の読み出しライン毎に設けられ、当該
読み出しラインを介して並列に読み出された信号電荷を
積分し前記画素信号を形成する積分手段と、前記フレー
ムレートを変更するフレームレート変更手段とを備える
とともに、前記読み出し制御手段は、前記フレームレー
トの変更に応じて前記駆動パルスの波高値を制御する手
段を備えている。
In addition, in order to achieve the above-mentioned object
In the radiation flat panel detector described in (1), a radiation detecting section in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix, and a plurality of sensors of the radiation detecting section are provided for each column. And a plurality of read lines for reading the signal charges, a switching element provided for each sensor of the radiation detection unit, and a drive pulse is supplied to each of the switching elements to drive the switching element. Read-out control means for reading out the signal charge detected by each sensor through the read-out line, and signal conversion means for converting a pixel signal obtained based on the signal charge read by the read-out means into a digital image signal A radiation plane detector comprising: a plurality of read lines, each of which is provided for each of the read lines. And a frame rate changing means for changing the frame rate and integrating the signal charges read in parallel to form the pixel signal, and the read control means changes the frame rate. A means for controlling the peak value of the drive pulse is provided accordingly.

【0021】さらに、前記目的を達成するために、請求
項11に記載した放射線平面検出器では、入射した放射
線の強度に対応した信号電荷を蓄積するセンサをマトリ
クス状に配列させた放射線検出部と、前記放射線検出部
の複数のセンサの各列毎に設けられた前記信号電荷読み
出し用の複数の読み出しラインと、前記放射線検出部の
各センサ毎に設けられたスイッチング素子と、前記各ス
イッチング素子に駆動パルスを供給して当該スイッチン
グ素子を駆動させることにより、前記各センサで検出さ
れた信号電荷を前記複数の読み出しラインを介して並列
に読み出す読み出し制御手段と、この読み出し手段によ
り読み出された信号電荷に基づいて得られた画素信号を
所定のフレームレートに応じてサンプリングしてディジ
タル画像信号に変換する信号変換手段とを備えた放射線
平面検出器であって、前記複数の読み出しラインの内の
設定された複数ラインから読み出される複数の信号電荷
を1組として並列に入力し且つその並列入力信号を時系
列的な直列信号に変換する少なくとも1つの変換手段
と、この変換手段の各々の出力経路に介挿され且つ当該
変換手段から出力された直列信号を積分して前記画素信
号を形成する積分手段と、前記フレームレートを変更す
るフレームレート変更手段とを備えるとともに、前記読
み出し制御手段は、前記フレームレートの変更に応じて
前記駆動パルスの波高値を制御する手段を備えている。
Further, in order to achieve the above object, in the radiation flat panel detector according to the eleventh aspect of the present invention, there is provided a radiation detecting section in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix. A plurality of readout lines for reading the signal charges provided for each column of the plurality of sensors of the radiation detection unit, a switching element provided for each sensor of the radiation detection unit, and each of the switching elements. Read control means for reading the signal charges detected by the respective sensors in parallel via the plurality of read lines by supplying a drive pulse to drive the switching element, and a signal read by the read means. The pixel signal obtained based on the electric charge is sampled at a predetermined frame rate and converted into a digital image signal. And a signal conversion means for converting the parallel input signal into a plurality of signal charges read out from a plurality of set read lines among the plurality of read lines in parallel. At least one conversion means for converting into a time-series serial signal, and an integration means for forming the pixel signal by integrating a serial signal inserted in each output path of the conversion means and output from the conversion means. And a frame rate changing unit that changes the frame rate, and the read control unit includes a unit that controls the peak value of the drive pulse according to the change of the frame rate.

【0022】特に、請求項12に記載した放射線平面検
出器では、前記スイッチング素子は薄膜トランジスタで
ある。
Particularly, in the radiation plane detector according to the twelfth aspect, the switching element is a thin film transistor.

【0023】さらに、請求項13に記載した放射線平面
検出器では、前記波高値制御手段は、前記フレームレー
ト変更手段により当該フレームレートが現在のフレーム
レートに比べて速いレートに変更された場合に、前記駆
動パルスの波高値を現在の波高値に比べて高く設定する
ようにしている。
Further, in the radiation plane detector according to the thirteenth aspect, the crest value control means, when the frame rate is changed to a rate higher than the current frame rate by the frame rate changing means, The peak value of the drive pulse is set higher than the current peak value.

【0024】さらにまた、前記目的を達成するため請求
項14に記載した放射線平面検出器では、入射した放射
線の強度に対応した信号電荷を蓄積するセンサをマトリ
クス状に配列させた放射線検出部を備えた放射線平面検
出器において、前記放射線検出部の複数のセンサの各列
毎に設けられた前記信号電荷読み出し用の複数の読み出
しラインと、前記放射線検出部の各センサ毎に設けられ
たスイッチング素子と、前記各スイッチング素子に駆動
パルスを供給して当該スイッチング素子を駆動させるこ
とにより、前記各センサで検出された信号電荷を前記読
み出しラインを介して読み出す読み出し制御手段と、前
記読み出しライン毎に設けられ、当該読み出しラインを
介して読み出された信号電荷を積分して画素信号を形成
する積分手段とを備えるとともに、前記読み出し制御手
段は、前記放射線検出部の複数のセンサの各行から前記
積分手段までの距離に応じて前記駆動パルスの波高値を
制御する手段を備え、この波高値の制御により前記積分
手段に送られる各放射線検出部の信号電荷の時定数を略
一定の値に設定している。
Furthermore, in order to achieve the above object, the radiation plane detector according to claim 14 is provided with a radiation detecting section in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix. In the radiation flat panel detector, a plurality of readout lines for reading the signal charges provided for each column of the plurality of sensors of the radiation detection unit, and a switching element provided for each sensor of the radiation detection unit. A read control means for reading the signal charge detected by each sensor through the read line by supplying a drive pulse to each of the switching elements to drive the switching element; and a read control unit provided for each read line. , Integrating means for integrating the signal charges read through the read line to form a pixel signal. In addition, the read control means includes means for controlling the peak value of the drive pulse according to the distance from each row of the plurality of sensors of the radiation detecting section to the integrating means, and the integration is performed by controlling the peak value. The time constant of the signal charge of each radiation detector sent to the means is set to a substantially constant value.

【0025】また、前記目的を達成するため請求項15
に記載した放射線平面検出器では、入射した放射線の強
度に対応した信号電荷を蓄積するセンサをマトリクス状
に配列させた放射線検出部を備えた放射線平面検出器に
おいて、前記放射線検出部の複数のセンサの各列毎に設
けられた前記信号電荷読み出し用の複数の読み出しライ
ンと、前記放射線検出部の各センサ毎に設けられたスイ
ッチング素子と、前記各スイッチング素子に駆動パルス
を供給して当該スイッチング素子を駆動させることによ
り、前記各センサで検出された信号電荷を前記複数の読
み出しラインを介して並列に読み出す読み出し制御手段
と、前記複数の読み出しラインの内の設定された複数ラ
インから読み出される複数の信号電荷を1組として並列
に入力し且つその並列入力信号を時系列的な直列信号に
変換する少なくとも1つの変換手段と、この変換手段の
各々の出力経路に介挿され且つ当該変換手段から出力さ
れた直列信号を積分して画素信号を形成する積分手段と
を備えるとともに、前記読み出し制御手段は、前記放射
線検出部の複数のセンサの各行から前記積分手段までの
距離に応じて前記駆動パルスの波高値を制御する手段を
備え、この波高値の制御により前記積分手段に送られる
各放射線検出部の信号電荷の時定数を略一定の値に設定
している。
Further, in order to achieve the above object, the present invention is defined in claim 15.
In the radiation plane detector described in 1 above, in a radiation plane detector including a radiation detection unit in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix, a plurality of sensors of the radiation detection unit are provided. A plurality of readout lines provided for each column for reading out the signal charges, a switching element provided for each sensor of the radiation detection unit, and a switching element by supplying a drive pulse to each switching element. Are driven to read the signal charges detected by the respective sensors in parallel via the plurality of read lines, and a plurality of read lines read from a plurality of set read lines of the plurality of read lines. At least inputting signal charges in parallel as one set and converting the parallel input signal into a time-series serial signal. The read control means is provided with one conversion means and an integration means which is inserted into each output path of the conversion means and which integrates the serial signals output from the conversion means to form a pixel signal. A means for controlling the crest value of the drive pulse according to the distance from each row of the plurality of sensors of the radiation detecting section to the integrating means is provided, and the radiation detecting section of each radiation detecting section sent to the integrating means by controlling the crest value. The time constant of the signal charge is set to a substantially constant value.

【0026】特に、請求項16に記載した放射線平面検
出器では、前記スイッチング素子は薄膜トランジスタで
ある。
Particularly, in the radiation plane detector according to claim 16, the switching element is a thin film transistor.

【0027】また、前記目的を達成するため請求項17
に記載した放射線撮像装置では、入射した被検体を透過
したX線等の放射線の強度に対応した信号電荷を蓄積す
るセンサをマトリクス状に配列させた放射線検出部を備
え、前記信号電荷に基づいて得られた画素信号に基づい
て前記被検体内を撮像するようにした放射線撮像装置に
おいて、前記放射線検出部の複数のセンサの各列毎に設
けられた前記信号電荷読み出し用の複数の読み出しライ
ンと、前記放射線検出部の各センサで検出された信号電
荷を前記複数の読み出しラインを介して並列に読み出す
読み出し手段と、前記複数の読み出しラインの内の設定
された複数ラインから読み出される複数の信号電荷を1
組として並列に入力し且つその並列入力信号を時系列的
な直列信号に変換する少なくとも1つの変換手段と、こ
の変換手段の各々の出力経路に介挿され且つ当該変換手
段から出力された直列信号を積分して前記画素信号を形
成する積分手段とを備えている。
Further, in order to achieve the above-mentioned object, claim 17
The radiation imaging apparatus described in (1) includes a radiation detection unit in which sensors for accumulating signal charges corresponding to the intensity of radiation such as X-rays transmitted through an incident subject are arranged in a matrix, and based on the signal charges. In the radiation imaging apparatus configured to image the inside of the subject based on the obtained pixel signals, a plurality of read lines for reading the signal charges provided for each column of the plurality of sensors of the radiation detection unit, Reading means for reading in parallel the signal charges detected by the respective sensors of the radiation detecting section via the plurality of read lines, and a plurality of signal charges read from a plurality of set lines of the plurality of read lines 1
At least one conversion means for inputting in parallel as a set and converting the parallel input signal into a time-series serial signal, and a serial signal inserted in each output path of the conversion means and output from the conversion means Is integrated to form the pixel signal.

【0028】[0028]

【作用】請求項1乃至9に記載した放射線平面検出器並
びに請求項17に記載した放射線撮像装置では、放射線
検出部のマトリクス状に配列されたセンサにX線等の放
射線が入射され、その入射放射線強度に対応して当該セ
ンサにより信号電荷として検出される。また、放射線検
出部の各センサ毎にはスイッチング素子が設けられてお
り、このスイッチング素子へ読み出し制御手段から駆動
パルスが供給され当該スイッチング素子が駆動すること
により、各センサにより検出された信号電荷は、放射線
検出部の複数のセンサの各列に対応して設けられた複数
の読み出しラインを介して、読み出し手段により並列に
読み出される。この信号電荷は、放射線検出部の複数の
センサの各列に対応して設けられた複数の読み出しライ
ンを介して、読み出し手段により並列に読み出される。
In the radiation plane detector according to any one of claims 1 to 9 and the radiation image pickup device according to claim 17, radiation such as X-rays is incident on the sensors arranged in a matrix of the radiation detecting portion, and the incident radiation. Corresponding to the radiation intensity, it is detected as a signal charge by the sensor. Further, a switching element is provided for each sensor of the radiation detection unit, and a drive pulse is supplied to the switching element from the read control means to drive the switching element, whereby the signal charge detected by each sensor is Are read in parallel by the reading means via a plurality of reading lines provided corresponding to each column of the plurality of sensors of the radiation detecting unit. The signal charges are read in parallel by the reading means via a plurality of reading lines provided corresponding to each column of the plurality of sensors of the radiation detecting section.

【0029】複数の読み出しラインを介して並列に読み
出された複数個の信号電荷の内、設定された複数ライン
から読み出される複数の信号電荷が1組として並列に少
なくとも1つのマルチプレクサ等の変換手段に入力さ
れ、その並列入力信号は時系列的な直列信号に変換され
る。例えば、複数ラインが複数の読み出しライン全てに
対応しているとマルチプレクサは1つであり、その複数
の読み出しラインを介して送られる信号電荷は、マルチ
プレクサにより単一の直列信号に変換され、また、複数
ラインの組が複数あれば、その複数の組数に対応した数
だけマルチプレクサが存在し、各組の複数ラインを介し
て送られる信号電荷は、各マルチプレクサによりそれぞ
れ直列信号に変換される。
Among a plurality of signal charges read in parallel via a plurality of read lines, a plurality of signal charges read out from a plurality of set lines are set as one set in parallel and at least one converter such as a multiplexer. , And the parallel input signal is converted into a time series serial signal. For example, when the plurality of lines correspond to all the plurality of read lines, the number of multiplexers is one, and the signal charges sent through the plurality of read lines are converted into a single serial signal by the multiplexer. If there are a plurality of sets of a plurality of lines, there are as many multiplexers as the number of the plurality of sets, and the signal charges sent via the plurality of lines of each set are converted into serial signals by the respective multiplexers.

【0030】そして、この少なくとも1つのマルチプレ
クサ各々から出力された直列信号は、当該各マルチプレ
クサの出力経路に介挿された積分手段によりそれぞれ積
分されて画素信号が形成される。つまり、複数の読み出
しラインを介して並列に読み出された複数個の信号電荷
は、少なくとも1個のマルチプレクサにより、設定され
た複数ライン毎に直列信号として積分手段に送られ、積
分されるようになっているため、各読み出しライン毎に
積分手段を設けていた場合と比べて、その積分手段の個
数が大幅に減少する。
The serial signal output from each of the at least one multiplexer is integrated by the integrating means inserted in the output path of each multiplexer to form a pixel signal. That is, the plurality of signal charges read in parallel via the plurality of read lines are sent to the integrator as a serial signal for each of the set plurality of lines by at least one multiplexer so that they are integrated. Therefore, the number of integrating means is significantly reduced as compared with the case where integrating means is provided for each read line.

【0031】特に、請求項7に記載した放射線平面検出
器によれば、切り換え制御手段により、各マルチプレク
サに対し制御信号が送られ、この制御信号に応じた各マ
ルチプレクサの動作により、入力される複数の信号電荷
は隣接する複数個ずつ切り換えらられて積分手段へ出力
される。つまり、積分手段へ出力される信号電荷は、各
マルチプレクサにより隣接された複数個ずつ加算されて
出力される。また、請求項8に記載した放射線平面検出
器によれば、読み出し手段により、各スイッチング素子
が駆動されて各センサで検出された信号電荷が複数行づ
つ読み出される。このとき、切り換え制御手段により、
各マルチプレクサに対し制御信号が送られ、この制御信
号に応じた各マルチプレクサの動作により、入力される
複数の信号電荷は、前記行数に対応する隣接する複数個
ずつ切り換えらられて積分手段へ出力される。つまり、
読み出し手段による読み出しの行数に対応する隣接する
複数個ずつ信号電荷が読み出されているため、積分手段
には、「読み出し行数×マルチプレクサの読み出し個
数」分の信号電荷が加算されて出力されている。
In particular, according to the radiation plane detector of the seventh aspect, the switching control means sends a control signal to each multiplexer, and a plurality of multiplexers are input by the operation of each multiplexer according to this control signal. The signal charges of (1) are switched to adjacent ones and output to the integrating means. That is, the signal charges output to the integrating means are added together by a plurality of adjacent multiplexors and output. Further, according to the radiation plane detector of the eighth aspect, the read-out means drives each switching element to read out the signal charges detected by each sensor in a plurality of rows. At this time, the switching control means
A control signal is sent to each multiplexer, and by the operation of each multiplexer according to this control signal, a plurality of input signal charges are switched to each adjacent plurality corresponding to the number of rows and output to the integrating means. To be done. That is,
Since a plurality of adjacent signal charges corresponding to the number of rows read by the reading means are read out, the integration means is added with the signal charges of “the number of read rows × the number of read by the multiplexer” and output. ing.

【0032】さらに、請求項9に記載した放射線平面検
出器では、リセット制御手段からのリセット信号によ
り、前記マルチプレクサ各々の出力経路に介挿された積
分手段それぞれが前記各マルチプレクサから所定個数の
信号電荷が出力されるタイミングに応じてリセットされ
るため、積分手段により積分され形成される画素信号
は、各マルチプレクサから出力される個数分の信号電荷
が加算されている。
Further, in the radiation plane detector according to the ninth aspect of the invention, each of the integrating means inserted in the output path of each of the multiplexers receives a predetermined number of signal charges from each of the multiplexers in response to a reset signal from the reset control means. Is reset in accordance with the timing at which is output, the pixel signals integrated and formed by the integrating means are added with the signal charges of the number output from each multiplexer.

【0033】一方、請求項10乃至14に記載した放射
線平面検出器では、放射線検出部のマトリクス状に配列
されたセンサにX線等の放射線が入射され、その入射放
射線強度に対応して当該センサにより信号電荷として検
出される。また、放射線検出部の各センサ毎にはスイッ
チング素子である例えば薄膜トランジスタが設けられて
おり、この薄膜トランジスタへ読み出し制御手段から駆
動パルスが供給され当該薄膜トランジスタが駆動するこ
とにより、各センサにより検出された信号電荷は、放射
線検出部の複数のセンサの各列に対応して設けられた読
み出しラインを介して、読み出し制御手段により読み出
される。
On the other hand, in the radiation flat panel detector according to the tenth to fourteenth aspects, radiation such as X-rays is incident on the sensors arranged in a matrix of the radiation detecting section, and the sensor is corresponding to the incident radiation intensity. Are detected as signal charges by. Further, a switching element, for example, a thin film transistor is provided for each sensor of the radiation detection unit, and a driving pulse is supplied to the thin film transistor from the read control unit to drive the thin film transistor, thereby detecting a signal detected by each sensor. The electric charge is read by the read control means via a read line provided corresponding to each column of the plurality of sensors of the radiation detection unit.

【0034】読み出された複数個の信号電荷は、各複数
の読み出しライン毎に設けられた積分手段により積分さ
れるか、あるいは、少なくとも1つの変換手段により直
列信号に変換された後積分手段により積分される。そし
て積分手段により積分されて得られた画素信号は、変換
手段により例えば所定のフレームレートに応じてサンプ
リングされてディジタル画像信号に変換される。
The plurality of read signal charges are integrated by an integrating means provided for each of the plurality of read lines, or converted into a serial signal by at least one converting means and then integrated by the integrating means. Integrated. Then, the pixel signal obtained by integrating by the integrating means is sampled by the converting means at a predetermined frame rate, for example, and converted into a digital image signal.

【0035】このとき、フレームレート変更手段により
フレームレートが例えば速いレートに変更されると、波
高値制御手段により、前記フレームレートの変更に応じ
て前記薄膜トランジスタ駆動用の駆動パルスの波高値が
現在のフレームレートに対応する波高値に比べて高くな
るように設定される。
At this time, when the frame rate changing means changes the frame rate to, for example, a fast rate, the crest value control means changes the crest value of the drive pulse for driving the thin film transistor in accordance with the change in the frame rate. It is set to be higher than the peak value corresponding to the frame rate.

【0036】この波高値の変化により、薄膜トランジス
タのドレイン−ソース間の抵抗RDSが減少するため積分
手段の時定数が小さくなり、信号電荷の積分手段への移
動が速くなる。
Due to the change of the peak value, the resistance RDS between the drain and the source of the thin film transistor is reduced, so that the time constant of the integrating means becomes small and the movement of the signal charge to the integrating means becomes faster.

【0037】さらに、請求項14乃至16に記載した放
射線平面検出器によれば、放射線検出部のマトリクス状
に配列されたセンサにX線等の放射線が入射され、その
入射放射線強度に対応して当該センサにより信号電荷と
して検出される。また、放射線検出部の各センサ毎には
スイッチング素子である例えば薄膜トランジスタが設け
られており、この薄膜トランジスタへ読み出し制御手段
から駆動パルスが供給されが当該薄膜トランジスタが駆
動することにより、各センサにより検出された信号電荷
は、放射線検出部の複数のセンサの各列に対応して設け
られた読み出しラインを介して読み出し制御手段により
読み出される。
Furthermore, according to the radiation flat panel detector of the fourteenth to sixteenth aspects, radiation such as X-rays is made incident on the sensors arranged in a matrix of the radiation detection section, and the radiation intensity is corresponding to the incident radiation intensity. It is detected as a signal charge by the sensor. In addition, a switching element, for example, a thin film transistor is provided for each sensor of the radiation detection unit, and a driving pulse is supplied to the thin film transistor from the read control unit, but the thin film transistor is driven, and the thin film transistor is detected by each sensor. The signal charge is read by the read control means via a read line provided corresponding to each column of the plurality of sensors of the radiation detection unit.

【0038】読み出しラインを介して読み出された複数
個の信号電荷は、各複数の読み出しライン毎に設けられ
た積分手段により積分されるか、あるいは、少なくとも
1つの変換手段により直列信号に変換された後積分手段
により積分され、画素信号が形成される。
The plurality of signal charges read through the read lines are integrated by the integrating means provided for each of the plurality of read lines, or converted into a serial signal by at least one converting means. Then, integration is performed by the integrating means to form a pixel signal.

【0039】このとき、前記読み出し制御手段により、
前記放射線検出部の複数のセンサの各行から前記積分手
段までの距離に応じて前記薄膜トランジスタ駆動用の駆
動パルスの波高値が制御されているため、前記積分手段
に送られる各放射線検出部の信号電荷の時定数は略一定
の値に設定される。つまり、前記放射線検出部の各行か
ら前記積分手段までの距離の違いに係わらず時定数が略
一定に維持されるため、時定数の違いによる信号電荷の
積分手段への移動速度の違いが解消される。
At this time, by the read control means,
Since the crest value of the drive pulse for driving the thin film transistor is controlled according to the distance from each row of the plurality of sensors of the radiation detection unit to the integration unit, the signal charge of each radiation detection unit sent to the integration unit is controlled. The time constant of is set to a substantially constant value. That is, since the time constant is maintained substantially constant regardless of the difference in the distance from each row of the radiation detecting unit to the integrating means, the difference in the moving speed of the signal charges to the integrating means due to the difference in the time constant is eliminated. It

【0040】[0040]

【実施例】以下、本発明に係る実施例について、添付図
面を参照して説明する。なお、本実施例では、特に、被
検体を透過したX線に基づいて前記被検体内を撮像する
X線撮像装置に用いられるX線検出器について説明す
る。
Embodiments of the present invention will be described below with reference to the accompanying drawings. In this embodiment, an X-ray detector used in an X-ray imaging apparatus that images the inside of the subject based on the X-rays that have passed through the subject will be described in particular.

【0041】(第1実施例)図1は、本願発明にかかる
X線診断装置の一部を示すものである。
(First Embodiment) FIG. 1 shows a part of an X-ray diagnostic apparatus according to the present invention.

【0042】X線源2は、被検体Ob に向けてX線を曝
射するものである。X線検出器1は、この被検体を透過
したX線Xr(X線像)を撮影し、画像信号に変換して
出力するものであり、入射したX線を光に変換する蛍光
面(図示せず)、この蛍光面から出力される光を電荷に
変換して蓄積するフォトセンサ群(センサ群)、このフ
ォトセンサ群に蓄積された電荷を読み出すためのディジ
タルデコーダ10及び読み出し回路12を備えている。
The X-ray source 2 irradiates the object Ob with X-rays. The X-ray detector 1 captures an X-ray Xr (X-ray image) that has passed through the subject, converts it into an image signal, and outputs the image signal. A fluorescent screen that converts the incident X-ray into light (see FIG. (Not shown), a photosensor group (sensor group) that converts light output from the phosphor screen into electric charges and stores the electric charges, a digital decoder 10 and a readout circuit 12 for reading the electric charges accumulated in the photosensor group. ing.

【0043】センサ群は、行と列から成るマトリクス状
に配列されている。本実施例におけるセンサマトリクス
は、例えば2000(行)×2000(列)で構成され
ている(なお、図1では、その一部のみが示されてい
る)。
The sensor group is arranged in a matrix of rows and columns. The sensor matrix in this embodiment is composed of, for example, 2000 (rows) × 2000 (columns) (only a part of which is shown in FIG. 1).

【0044】図1におけるマトリクスの第1行では、セ
ンサS1,1 とセンサS1,2 が示されている。この第1行
には、センサS1,2 に続いて、その他の図示しないセン
サ群(図1には、第1行における128番目のセンサS
1,128 が示されている)が設けられており、第1行全体
で略2000個のセンサが設けられている。
In the first row of the matrix in FIG. 1, the sensors S1,1 and S1,2 are shown. In this first row, following the sensors S1,2, another sensor group (not shown) (in FIG. 1, the 128th sensor S in the first row is shown).
1,128 are shown), and there are approximately 2000 sensors in the entire first row.

【0045】第1行と同様にマトリクスの第2行におい
ても、センサS2,1 ,センサS2,2,及びS2,128 が示
されている。そして、第2行全体で略2000個のセン
サが設けられている。
In the second row of the matrix as well as the first row, the sensors S2,1, S2,2 and S2,128 are shown. And about 2000 sensors are provided in the entire second row.

【0046】これらの2つの行のセンサ群に引き続い
て、図示しないその他の行のセンサ群が設けられてい
る。図1では、最後の行(第2000行)のセンサ群が
示されている。この第2000行の最初のセンサはS20
00,1として示され、2番目のセンサはS2000,2として示
されている。そして、第1行及び第2行と同様に、図1
では、第2000行における全部のセンサ要素は示さ
ず、128番目のS2000,128が示されている。それぞれ
の行の最初のセンサ群は全体でマトリクスの第1列を構
成し、それぞれの行の2番目のセンサ群は全体でマトリ
クスの第2列を構成し、以下同様に、それぞれの行の2
000番目のセンサ群は全体でマトリクスの第2000
列のセンサ群を構成している。
Subsequent to these two rows of sensor groups, other rows of sensor groups (not shown) are provided. In FIG. 1, the sensor group in the last row (2000th row) is shown. The first sensor in this line 2000 is S20
This is shown as 00,1 and the second sensor is shown as S2000,2. Then, as in the first and second rows, as shown in FIG.
Does not show all the sensor elements in the 2000th row, but shows the 128th S2000,128. The first group of sensors in each row collectively constitutes the first column of the matrix, the second group of sensors in each row collectively constitutes the second column of the matrix, and so on.
The 000th sensor group is the 2000th matrix in total.
It constitutes a row of sensors.

【0047】各々のセンサは、フォトセンサ要素を有し
ている。このフォトセンサ要素には、図1に示すよう
に、フォトダイオード(PD)3が用いられている。さ
らに、各々のセンサは、上記電荷蓄積用の蓄積キャパシ
タ4と、蓄積された電荷読み出し用のスイッチング電界
効果トランジスタ5とを有している。PD3のアノード
とキャパシタ4の一方の電極は、共に負方向バイアスを
与える直流電圧源6に接続されている。PD3のカソー
ドとキャパシタ4の他方の電極は共に、スイッチング電
界効果トランジスタ5のソースターミナルに接続されて
いる。
Each sensor has a photo sensor element. As shown in FIG. 1, a photodiode (PD) 3 is used for this photo sensor element. Further, each sensor has the storage capacitor 4 for storing the charge and the switching field effect transistor 5 for reading the stored charge. The anode of the PD 3 and one electrode of the capacitor 4 are both connected to a DC voltage source 6 that gives a negative bias. The cathode of the PD 3 and the other electrode of the capacitor 4 are both connected to the source terminal of the switching field effect transistor 5.

【0048】このように、マトリクスを構成する全ての
センサ(以下、このセンサのことを画素ともいう)は、
それぞれPD3、蓄積キャパシタ4、及びスイッチング
電界効果トランジスタ5を有するとともに、これらのセ
ンサは、例えばアモルファス(非晶質)のシリコンをガ
ラス基板に吹き付けて堆積することにより製造されてい
る(以下、この製法に係る技術のことを薄膜技術とい
う)。なお、薄膜技術で製作された電界効果トランジス
タを、以下薄膜トランジスタ(TFT)5という。
As described above, all the sensors forming the matrix (hereinafter, this sensor is also referred to as a pixel) are
Each sensor has a PD 3, a storage capacitor 4, and a switching field effect transistor 5, and these sensors are manufactured by, for example, spraying amorphous silicon on a glass substrate and depositing the silicon (hereinafter, this manufacturing method). That is called thin film technology). The field effect transistor manufactured by the thin film technology is hereinafter referred to as a thin film transistor (TFT) 5.

【0049】センサマトリクスのそれぞれの行には、ス
イッチングラインが設けられている。図1に示したよう
に、スイッチングラインL1 は、第1行のセンサ群のた
めに設けられ、スイッチングラインL2 は、第2行のセ
ンサ群のために設けられ、さらに、スイッチングライン
L2000、第2000行のセンサ群のために設けられてい
る。これらのスイッチングラインは、対応するセンサ群
のTFT5のゲートターミナルに接続されている。スイ
ッチングラインは、関連する行のTFT5を作動させる
ようになっている。例えば、スイッチングラインL1
は、マトリクスの第1行の全てのTFT5を作動させ
る。
A switching line is provided in each row of the sensor matrix. As shown in FIG. 1, the switching line L1 is provided for the first row sensor group, the switching line L2 is provided for the second row sensor group, and the switching lines L2000 and 2000 are provided. Provided for the row sensor group. These switching lines are connected to the gate terminals of the TFTs 5 of the corresponding sensor group. The switching line is adapted to activate the TFT 5 of the associated row. For example, switching line L1
Activates all the TFTs 5 in the first row of the matrix.

【0050】スイッチングラインL1 、L2 、L2000及
びその他の図示しないスイッチングラインは、ディジタ
ルデコーダ10及びマイクロプロセッサ11に制御され
るようになっている。マイクロプロセッサ11は、ディ
ジタルデコーダ10、後述する読み出し回路12、及び
入力部13に接続されている。この入力部13は、マイ
クロプロセッサ11に対し、読み出し画素数やフレーム
レート等の情報を入力可能になっている。
The switching lines L1, L2, L2000 and other switching lines (not shown) are controlled by the digital decoder 10 and the microprocessor 11. The microprocessor 11 is connected to the digital decoder 10, a reading circuit 12 described below, and an input unit 13. The input unit 13 can input information such as the number of read pixels and the frame rate to the microprocessor 11.

【0051】このマイクロプロセッサ11は、所定の読
み出しタイミング(TFT5のONタイミング)でセン
サ群から画素信号を読み出すこと等、センサ群の読み出
し動作のための統括的な制御を行なうようになってい
る。
The microprocessor 11 is adapted to carry out overall control for the read operation of the sensor group, such as reading pixel signals from the sensor group at a predetermined read timing (ON timing of the TFT 5).

【0052】ディジタルデコーダ10及びマイクロプロ
セッサ11は、センサ群に蓄積された電荷の読み出し動
作中に、連続してセンサマトリクスの各行を作動させる
機能を有している。例えば、マイクロプロセッサ11か
らの制御信号に応じて、ディジタルデコーダ10は、そ
の制御信号に基づくライン(ここでは、第1のスイッチ
ングラインL1 )に駆動パルスを送る。この駆動パルス
により、マトリクスの第1行のセンサ群のための第1の
スイッチングラインL1 が作動し、その結果その第1行
のTFT5が導電状態になり、続いて、第2行のセンサ
群のTFT5を作動させるためにスイッチングラインL
2 が作動される。以下、同様の動作が行なわれ、最後に
第2000行のセンサ群のTFT5が作動される。
The digital decoder 10 and the microprocessor 11 have a function of continuously operating each row of the sensor matrix during the read operation of the charges accumulated in the sensor group. For example, in response to a control signal from the microprocessor 11, the digital decoder 10 sends a drive pulse to a line based on the control signal (here, the first switching line L1). This drive pulse activates the first switching line L1 for the sensor group of the first row of the matrix, so that the TFT5 of that first row becomes conductive, and subsequently the sensor line of the second row of sensor groups is activated. Switching line L to operate the TFT5
2 is activated. Thereafter, the same operation is performed, and finally the TFT 5 of the sensor group in the 2000th row is operated.

【0053】一方、図1に部分的に示されたマトリクス
の各列には、それぞれ読み出しラインが設けられてい
る。例えば、第1列のセンサ群(図中S1,1 、S2,1 、
及びS2000,1)は、読み出しラインR1 を備えている。
同様に、第2列のセンサ群(図中S1,2 、S2,2 、及び
S2000,2)は、読み出しラインR2 を備え、そして、第
128列のセンサ群(図中S1,128 、S2,128 、及びS
2000,128)は、読み出しラインR128 を備えている。ま
た、図示しないその他の列のセンサ群も、それぞれ読み
出しラインを備えている。全ての読み出しラインR1 〜
R2000は、共に対応する列のTFT5のドレーンターミ
ナルに接続されている。例えば、第1列の読み出しライ
ンR1 は、第1列の全てのセンサ群のTFT5のドレー
ンターミナルに接続されている。これらの読み出しライ
ンR1 〜R2000の出力側は、読み出し回路12に接続さ
れている。
On the other hand, a read line is provided in each column of the matrix partially shown in FIG. For example, the sensor group in the first row (S1,1, S2,1, in the figure,
And S2000, 1) are equipped with a read line R1.
Similarly, the second row of sensor groups (S1,2, S2,2, and S2000,2 in the figure) comprises a read line R2, and the 128th row of sensor groups (S1,128, S2, in the figure). 128, and S
2000, 128) has a read line R128. Further, the sensor groups in the other columns (not shown) are also provided with read lines. All read lines R1 ~
The R2000s are both connected to the drain terminal of the TFT 5 in the corresponding row. For example, the read line R1 in the first column is connected to the drain terminals of the TFTs 5 of all the sensor groups in the first column. The output side of these read lines R1 to R2000 is connected to the read circuit 12.

【0054】この読み出し回路12の概略構成を図2に
示す。
A schematic structure of the read circuit 12 is shown in FIG.

【0055】この読み出し回路12は、複数(本実施例
では、16個)のアナログマルチプレクサ15a1 〜1
5a16を備えている。この各マルチプレクサの出力側に
は、積分回路16a1 〜16a16が接続されている。各
積分回路16a1 〜16a16の出力はA/D変換器17
a1 〜17a16に接続され、各A/D変換器17a1〜
17a16の出力は、フレームメモリ18に接続されてい
る。また、読み出し回路12は、マルチプレクサ15a
1 〜15a16及び積分回路16a1 〜16a16の動作を
制御するマイクロプロセッサ19を備えている。このマ
イクロプロセッサ19は、マイクロプロセッサ11と相
互に接続されており、互いに制御指令を送受信可能にな
っている。また、マイクロプロセッサ19には、入力部
13が接続されており、この入力部13を介して当該マ
イクロプロセッサ19に対し、読み出し画素数やフレー
ムレート(サンプリングレート)等の情報を入力可能に
なっている。
The read circuit 12 includes a plurality of (16 in this embodiment) analog multiplexers 15a1 to 15a1.
It is equipped with 5a16. The integrating circuits 16a1 to 16a16 are connected to the output side of each multiplexer. The outputs of the integrating circuits 16a1 to 16a16 are A / D converters 17
a1 to 17a16, each A / D converter 17a1 to
The output of 17a16 is connected to the frame memory 18. Further, the read circuit 12 includes the multiplexer 15a.
The microprocessor 19 for controlling the operations of 1 to 15a16 and the integrating circuits 16a1 to 16a16 is provided. The microprocessor 19 is mutually connected to the microprocessor 11 and can transmit / receive control commands to / from each other. An input unit 13 is connected to the microprocessor 19, and information such as the number of read pixels and the frame rate (sampling rate) can be input to the microprocessor 19 via the input unit 13. There is.

【0056】16個のマルチプレクサ15a1 〜15a
16は、第1の読み出しラインR1 から16グループに分
けられた読み出しラインに対応して設けられている。す
なわち、マルチプレクサ15a1 〜15a16の内、マル
チプレクサ15a1 には、読み出しラインR1 〜R128
が接続され、マルチプレクサ15a2 には、読み出しラ
インR129 〜R256 が接続され、以下、同様にマルチプ
レクサ15a16には、読み出しラインR1921〜R2000が
接続されている。これらのマルチプレクサ15a1 〜1
5a16の各制御入力端子には、マイクロプロセッサ19
の制御出力端子が接続され、この制御入力端子を介して
当該マイクロプロセッサ19からモード信号、クロック
信号C、及びリセット信号Re1等の制御信号が入力され
ている。
16 multiplexers 15a1 to 15a
16 are provided corresponding to the read lines divided into 16 groups from the first read line R1. That is, of the multiplexers 15a1 to 15a16, the multiplexer 15a1 has read lines R1 to R128.
, The read lines R129 to R256 are connected to the multiplexer 15a2, and the read lines R1921 to R2000 are similarly connected to the multiplexer 15a16. These multiplexers 15a1 to 1
The microprocessor 19 is connected to each control input terminal of 5a16.
The control output terminal is connected, and the control signal such as the mode signal, the clock signal C, and the reset signal Re1 is input from the microprocessor 19 through the control input terminal.

【0057】また、マルチプレクサ15a1 は、各読み
出しラインR1 〜R128 に接続された例えばトランジス
タ等のスイッチング素子sw1 〜sw128 を有し、マイ
クロプロセッサ19から送られる所定のシーケンスに基
づく選択制御信号(クロック信号C(あるいはアドレス
信号)、モード信号(本実施例では、LOWレベル及び
HIGHレベルの信号の2種類あるとする))に応じ
て、各スイッチング素子sw1 〜sw128 のON(導通
状態)/OFF(遮断状態)を制御することにより、当
該マルチプレクサ15a1 から出力される信号を、読み
出しラインR1 〜R128 の一部に切り換えるようになっ
ている。特に、本実施例では、マルチプレクサ15a1
は、LOWレベルのモード信号が入力されている場合
は、クロック信号Cのあるクロックパルスの例えば立ち
下がりタイミングに合わせて読み出しラインR1 の信号
を出力信号として出力し、以下、クロックパルスの立ち
下がりに応じてその出力を順次読み出しラインR2 〜R
128 へ切り換えていくようになっている。また、HIG
Hレベルのモード信号が入力されている場合は、読み出
しラインR1 及びR2 の信号(2つのラインの信号)を
クロックパルスの例えば立ち下がりタイミングに合わせ
て出力信号として出力し、以下、クロックパルスの立ち
下がりに応じてその出力を読み出しラインR3 ,R4 、
R5 ,R6 、…、R127 ,R128 と2ラインづつ順次切
り換えていくようになっている。なお、その他のマルチ
プレクサ15a2 〜15a16も同様の構成であり、同様
の動作をするようになっている。例えば、マルチプレク
サ15a2 は、スイッチング素子sw129 〜sw256 を
有し、マルチプレクサ15a16は、スイッチング素子s
w1921〜sw2000を有している。そして、マルチプレク
サ15a2 は、LOWレベルのモード信号が入力されて
いる場合は、クロック信号Cのあるクロックパルスの例
えば立ち下がりタイミングに合わせて読み出しラインR
129 の信号を出力信号として出力し、以下、クロックパ
ルスの立ち下がりに応じてその出力を順次読み出しライ
ンR130 〜R256 へ切り換えていくようになっている。
また、HIGHレベルのモード信号が入力されている場
合は、読み出しラインR129 及びR130の信号(2つの
ラインの信号)をクロックパルスの例えば立ち下がりタ
イミングに合わせて出力信号として出力し、以下、クロ
ックパルスの立ち下がりに応じてその出力を読み出しラ
インR129 ,R130 、R131 ,R132 、…、R255 ,R
256 と2ラインづつ順次切り換えていくようになってい
る。
The multiplexer 15a1 also has switching elements sw1 to sw128 such as transistors connected to the read lines R1 to R128, and a selection control signal (clock signal C based on a predetermined sequence sent from the microprocessor 19). (Or an address signal) and a mode signal (in this embodiment, there are two kinds of signals of LOW level and HIGH level)), ON (conduction state) / OFF (cutoff state) of each of the switching elements sw1 to sw128. ), The signal output from the multiplexer 15a1 is switched to a part of the read lines R1 to R128. Particularly, in this embodiment, the multiplexer 15a1
When a LOW-level mode signal is input, the signal of the read line R1 is output as an output signal at the falling edge of a certain clock pulse of the clock signal C, and so on. The output is sequentially read out according to the lines R2 to R
It is designed to switch to 128. Also, HIG
When the H-level mode signal is input, the signals on the read lines R1 and R2 (the signals on the two lines) are output as output signals at the falling timing of the clock pulse, for example. The output is read out according to the falling lines R3, R4,
.., R127 and R128 are sequentially switched every two lines. The other multiplexers 15a2 to 15a16 have the same configuration and operate in the same manner. For example, the multiplexer 15a2 has switching elements sw129 to sw256, and the multiplexer 15a16 has the switching element sw.
It has w1921 to sw2000. Then, when the LOW level mode signal is input, the multiplexer 15a2 reads out the read line R in synchronization with, for example, the falling timing of a certain clock pulse of the clock signal C.
The signal 129 is output as an output signal, and thereafter, the output is sequentially switched to the read lines R130 to R256 according to the falling edge of the clock pulse.
When a HIGH-level mode signal is input, the signals on the read lines R129 and R130 (the signals on the two lines) are output as output signals at the falling edge of the clock pulse, for example. The output of the read lines R129, R130, R131, R132, ..., R255, R in response to the falling edge of
It is designed such that 256 lines and 2 lines are sequentially switched.

【0058】また、マルチプレクサ15a1 〜15a16
は、消費電力、回路スペース、ノイズレシオ等の観点か
ら、IC化することが有効と考えられるが、画素数の異
なる何種類もの薄型検出器に対応するためには、ICを
一個単独に動作させるだけではなく、数個を同期して使
用できる機能を持たせるとよい。
The multiplexers 15a1 to 15a16 are also provided.
In terms of power consumption, circuit space, noise ratio, etc., it is considered effective to use an IC, but in order to support many types of thin detectors with different numbers of pixels, each IC must be operated independently. Not only that, it is good to have a function to use several in synchronization.

【0059】積分回路16a1 〜16a16は、マルチプ
レクサ15a1 〜15a16の個数に応じて設けられてい
る。すなわち、積分回路16a1 は、マルチプレクサ1
5a1 の出力ラインに接続されたアンプ20a1 と、こ
のアンプ20a1 に並列に接続された第1のキャパシタ
21a1 と、このアンプ20a1 に並列接続された、互
いに直列接続された第2のキャパシタ22a1 及び第1
のスイッチ23a1 と、さらに、アンプ20a1 に並列
に接続された第2のスイッチ24a1 とを備えている。
また、第1のスイッチ23a1 及び第2のスイッチ24
a1 には、それぞれマイクロプロセッサ19の制御出力
が接続され、マイクロプロセッサ19は、第1のスイッ
チ23a1 及び第2のスイッチ24a1 のON/OFF
を制御するようになっている。その他の積分回路16a
2 〜16a16も積分回路16a1と同様の構成であり、
例えば、積分回路16a2 は、アンプ20a2 、第1の
キャパシタ21a2 、第2のキャパシタ22a2 、第1
のスイッチ23a2 、及び第2のスイッチ24a2 を有
し、また、積分回路16a16は、アンプ20a16、第1
のキャパシタ21a16、第2の22a16、第1のスイッ
チ23a16、及び第2のスイッチ24a16を有してい
る。
The integrating circuits 16a1 to 16a16 are provided according to the number of multiplexers 15a1 to 15a16. That is, the integrating circuit 16a1 is the multiplexer 1
An amplifier 20a1 connected to the output line of 5a1, a first capacitor 21a1 connected in parallel to this amplifier 20a1, and a second capacitor 22a1 and a first capacitor 22a1 connected in parallel to this amplifier 20a1.
Switch 23a1 and a second switch 24a1 connected in parallel to the amplifier 20a1.
In addition, the first switch 23a1 and the second switch 24
The control outputs of the microprocessor 19 are connected to a1 respectively, and the microprocessor 19 turns on / off the first switch 23a1 and the second switch 24a1.
Is controlled. Other integration circuit 16a
2 to 16a16 have the same configuration as that of the integrating circuit 16a1,
For example, the integrating circuit 16a2 includes an amplifier 20a2, a first capacitor 21a2, a second capacitor 22a2, a first capacitor
Switch 23a2 and second switch 24a2, and the integration circuit 16a16 includes an amplifier 20a16 and a first switch 24a2.
21a16, a second 22a16, a first switch 23a16, and a second switch 24a16.

【0060】積分回路16a1 において、第1のスイッ
チ23a1 がONの場合には、当該積分回路16a1 全
体は、アンプ20a1 と、マルチプレクサ15a1 によ
り選択された読み出しライン及びそのラインに対応する
TFTの抵抗値と、第1のキャパシタ21a1 及び第2
のキャパシタ22a1 の合成キャパシタンスとから構成
された積分回路となり、また、第1のスイッチ23a1
がOFFの場合には、当該積分回路16a1 全体は、ア
ンプ20a1 と、マルチプレクサ15a1 により選択さ
れた読み出しライン及びそのラインに対応するTFTの
抵抗値と、第1のキャパシタ21a1 のキャパシタンス
とから構成された積分回路となり、上記抵抗値、キャパ
シタンス(合成キャパシタンス、あるいは第1のキャパ
シタ21a2 のキャパシタンス)で定まる時定数に応じ
て、送られる信号を積分して出力するようになってい
る。つまり、マイクロプロセッサ15a1 により第1の
スイッチ23a1 のON/OFFを制御することによ
り、当該積分回路16a1 の時定数、出力信号振幅等を
切り換えられるようになっている。また、第2のスイッ
チ24a1 は、積分回路リセット用に設けられている。
すなわち、マイクロプロセッサ19からの制御信号(リ
セット信号Re2)により当該第2のスイッチング素子2
4a1 をONにすると、第1のキャパシタ21a1 及び
第2のキャパシタ22a1 の少なくとも一方に蓄積され
た電荷を放出して初期状態に戻るようになっている。な
お、その他の積分回路16a2 〜16a16も積分回路1
6a1 と同様の動作を行なうようになっている。
In the integrating circuit 16a1, when the first switch 23a1 is ON, the entire integrating circuit 16a1 includes the amplifier 20a1 and the read line selected by the multiplexer 15a1 and the resistance value of the TFT corresponding to the read line. , The first capacitor 21a1 and the second capacitor
And an integrated circuit composed of the combined capacitance of the capacitors 22a1 of
When is OFF, the whole integrating circuit 16a1 is composed of the amplifier 20a1, the read line selected by the multiplexer 15a1 and the resistance value of the TFT corresponding to the read line, and the capacitance of the first capacitor 21a1. It serves as an integrating circuit and integrates and outputs a signal to be sent according to a time constant determined by the resistance value and the capacitance (composite capacitance or capacitance of the first capacitor 21a2). That is, by controlling ON / OFF of the first switch 23a1 by the microprocessor 15a1, the time constant, output signal amplitude, etc. of the integrating circuit 16a1 can be switched. The second switch 24a1 is provided for resetting the integrating circuit.
That is, the second switching element 2 is controlled by the control signal (reset signal Re2) from the microprocessor 19.
When 4a1 is turned on, the electric charge stored in at least one of the first capacitor 21a1 and the second capacitor 22a1 is discharged to return to the initial state. The other integrating circuits 16a2 to 16a16 are also integrated circuit 1
The same operation as 6a1 is performed.

【0061】A/D変換器17a1 〜17a16は、マイ
クロプロセッサ19からの制御出力が接続されており、
入力部13から送られたフレームレートに基づくマイク
ロプロセッサ19の制御に応じて、各積分回路16a1
〜16a16からの出力信号(画像信号)をディジタル信
号に変換するようになっている。ディジタル信号に変換
された画像信号は、それぞれフレームメモリ18の所定
の記憶領域に記憶される。そして、この画像信号は、図
示しない画像処理回路等により必要に応じて画像処理が
施された後、図示しないモニタ回路により表示されるよ
うになっている。
The control outputs from the microprocessor 19 are connected to the A / D converters 17a1 to 17a16,
In response to the control of the microprocessor 19 based on the frame rate sent from the input unit 13, each integrating circuit 16a1
The output signals (image signals) from 16a16 are converted into digital signals. The image signals converted into digital signals are stored in predetermined storage areas of the frame memory 18, respectively. Then, this image signal is subjected to image processing by an image processing circuit (not shown) or the like as necessary, and then displayed by a monitor circuit (not shown).

【0062】次に、マルチプレクサ15a1 及び積分回
路16a1 の動作を中心に、本実施例の全体動作を説明
する。
Next, the overall operation of this embodiment will be described, focusing on the operations of the multiplexer 15a1 and the integrating circuit 16a1.

【0063】X線透視装置2により出射され、被検体O
b を透過した透過X線Xrがセンサ群のPD3に入射す
ると、PD3は、その入射X線に基づいて可視光を受け
る。この可視光により生じた電荷は、直流電圧源6によ
り与えられた負方向バイアスにより蓄積キャパシタ4に
送られ、蓄積される。この蓄積された電荷の量(電荷
量)は、PD3に入射される放射線の強度に依存してい
る。したがって、ある与えられた時間周期後における蓄
積キャパシタ4に蓄積された電荷は、放射線強度の程度
(割合)を表している。この電荷は、ディジタルデコー
ダ10、マイクロプロセッサ11の制御に基づいて、そ
れぞれのセンサ群のTFT5を経由し、独立して各行毎
に順次読み出される。
The object O is emitted by the X-ray fluoroscope 2.
When the transmitted X-ray Xr transmitted through b is incident on the PD3 of the sensor group, the PD3 receives visible light based on the incident X-ray. The electric charge generated by this visible light is sent to the storage capacitor 4 by the negative bias given by the DC voltage source 6 and stored therein. The amount of this accumulated charge (charge amount) depends on the intensity of the radiation incident on the PD 3. Therefore, the charge stored in the storage capacitor 4 after a given time period represents the degree (rate) of the radiation intensity. Under the control of the digital decoder 10 and the microprocessor 11, the charges are independently read sequentially for each row via the TFT 5 of each sensor group.

【0064】このようにしてPD3から読み出された電
荷(画素信号)は、読み出しラインR1 〜R2000を介し
て読み出し回路12のマルチプレクサ15a1 〜15a
16に送られる。
The charges (pixel signals) read out from the PD 3 in this manner are passed through the read lines R1 to R2000 and the multiplexers 15a1 to 15a of the read circuit 12 are read.
Sent to 16.

【0065】ここで、マルチプレクサ15a1 〜15a
16及び積分回路16a1 〜16a16の動作について図3
〜図5を用いて説明する。なお、ここでは、代表して図
3に示すマルチプレクサ15a1 及び積分回路16a1
の動作について説明する。また、図4は、スイッチング
素子sw1 〜sw128 のON/OFF状態を示す図であ
り、図5は、信号電荷読み出し処理におけるクロック信
号C,第1のスイッチング素子sw1 〜第3のスイッチ
ング素子sw1 ,リセット信号Re2,及び信号電荷(画
素信号)の波形図を示している。
Here, the multiplexers 15a1 to 15a
16 and the operation of the integrating circuits 16a1 to 16a16.
This will be described with reference to FIG. Here, the multiplexer 15a1 and the integrating circuit 16a1 shown in FIG.
Will be described. 4 is a diagram showing the ON / OFF states of the switching elements sw1 to sw128, and FIG. 5 is a clock signal C in the signal charge reading process, the first switching element sw1 to the third switching element sw1, and the resetting. The waveform diagram of the signal Re2 and the signal charge (pixel signal) is shown.

【0066】今、図3に示すマルチプレクサ15a1 に
対しマイクロプロセッサ19からモード信号”L”(L
OWレベルの信号)が送られているとすると、当該マル
チプレクサ15a1 の動作により、図4及び図5に示す
ように、クロック信号Cのあるクロックパルスc1の例
えば立ち下がりに同期して、読み出しラインR1 に対応
する第1のスイッチング素子sw1 がONする(なお、
ON時間は、クロック信号の1周期分の時間である)。
Now, for the multiplexer 15a1 shown in FIG. 3, the mode signal "L" (L
OW level signal), the read line R1 is synchronized with the operation of the multiplexer 15a1 in synchronization with, for example, the fall of the clock pulse c1 having the clock signal C, as shown in FIGS. The first switching element sw1 corresponding to
The ON time is one cycle of the clock signal).

【0067】このスイッチング素子sw1 のONに応じ
て、第1のスイッチング素子sw1に接続された読み出
しラインR1 を介して、第1の画素信号が積分回路16
a1(スイッチ23a1 は開放状態としている)に送ら
れる。この第1の画素信号は、第1のキャパシタ21a
1 のキャパシタンスCa1と読み出しラインR1 に対応す
る抵抗値rとにより定まる時定数Tに基づいて積分さ
れ、ある時間経過後に飽和する(図5参照)。このとき
の信号振幅が1画素に対応する信号となり、A/D変換
器17a1 を介してフレームメモリ18の対応する記憶
領域に記憶される。そして、信号電荷が飽和に達した
後、若干の時間経過後(A/D変換器17a1 のサンプ
リング時間等の後処理を行なうために必要十分な時
間)、マイクロプロセッサ19から送られるリセット信
号Re2(次段のクロックパルスc2の立ち下がりより所
要時間前のタイミング)に応じて第1のキャパシタ21
a1 に蓄積された電荷が放電される。この結果、積分回
路16a1 は次の信号電荷読み出し可能状態となり、以
下、マルチプレクサ15a1 の処理により、クロック信
号Cのクロックパルスc2の立ち下がりに同期して第1
のスイッチング素子sw1 がOFFするとともに、読み
出しラインR2 に対応する第2のスイッチング素子sw
2 がONする(図4及び図5参照)。つまり、スイッチ
ング素子のONが次段のスイッチング素子に切り換えら
れる。以下、順次次段のスイッチング素子sw3 〜sw
128 (読み出しラインR3 〜R128 に対応する素子)の
ON/OFFがクロック信号Cのクロックパルスの立ち
下がりに同期して順次切り換えられながら上述した処理
を繰り返す。この結果、読み出しラインR2 〜R128 を
介して送られる画素信号がA/D変換器を介して順次フ
レームメモリ18に記憶される。なお、マイクロプロセ
ッサ19から所定のタイミングでリセット信号Re1がマ
ルチプレクサ15a1 に送られることにより、ONさせ
るスイッチング素子をいつでも最初のスイッチング素子
sw1 に設定することができる。なお、通常は、図4に
示すように、読み出しラインR128 に対応するスイッチ
ング素子sw128 がONした後は、読み出しラインR1
に対応する第1のスイッチング素子sw1 に設定される
ようになっている。
When the switching element sw1 is turned on, the first pixel signal is transferred to the integrating circuit 16 via the read line R1 connected to the first switching element sw1.
a1 (switch 23a1 is open). The first pixel signal corresponds to the first capacitor 21a.
It is integrated based on the time constant T determined by the capacitance Ca1 of 1 and the resistance value r corresponding to the read line R1 and saturates after a certain period of time (see FIG. 5). The signal amplitude at this time becomes a signal corresponding to one pixel and is stored in the corresponding storage area of the frame memory 18 via the A / D converter 17a1. Then, after the signal charges reach saturation, a reset signal Re2 (from the microprocessor 19) sent from the microprocessor 19 (after a sufficient time for performing post-processing such as the sampling time of the A / D converter 17a1) after a lapse of some time. The first capacitor 21 according to the timing required before the fall of the clock pulse c2 of the next stage).
The electric charge accumulated in a1 is discharged. As a result, the integrator circuit 16a1 becomes ready to read the next signal charge, and thereafter, by the processing of the multiplexer 15a1, the first signal is synchronized with the falling edge of the clock pulse c2 of the clock signal C.
Of the second switching element sw1 corresponding to the read line R2 while the switching element sw1 of
2 turns ON (see FIGS. 4 and 5). That is, ON of the switching element is switched to the next-stage switching element. Hereinafter, the switching elements sw3 to sw in the next stage are sequentially arranged.
The above process is repeated while ON / OFF of 128 (elements corresponding to the read lines R3 to R128) is sequentially switched in synchronization with the falling edge of the clock pulse of the clock signal C. As a result, the pixel signals sent via the read lines R2 to R128 are sequentially stored in the frame memory 18 via the A / D converter. By sending the reset signal Re1 from the microprocessor 19 to the multiplexer 15a1 at a predetermined timing, the switching element to be turned on can be set to the first switching element sw1 at any time. Normally, as shown in FIG. 4, after the switching element sw128 corresponding to the read line R128 is turned on, the read line R1 is read.
Is set in the first switching element sw1 corresponding to.

【0068】上述した処理をその他のマルチプレクサ1
5a2 〜15a16及び積分回路16a2 〜16a16も同
時に行なっている(並列処理している)ため、全ての読
み出しラインR1 〜R2000から各マルチプレクサ15a
1 〜15a16を介して画素信号が読み出されると、フレ
ームメモリ18には、1画面に対応する全ての画素信号
(画像信号)が記憶されたことになる。しかも、このフ
レームメモリ18に記憶された各読み出しラインR1 〜
R2000に対応する画像信号は、全て積分回路16a1 〜
16a16を介して増幅されている。この画像信号は、図
示しない画像処理回路、モニタ回路を介して表示に供さ
れる。
The above-described processing is performed by the other multiplexer 1.
Since 5a2 to 15a16 and the integrating circuits 16a2 to 16a16 are simultaneously performed (parallel processing), all the multiplexers 15a are read from all the read lines R1 to R2000.
When the pixel signals are read out through 1 to 15a16, it means that all the pixel signals (image signals) corresponding to one screen are stored in the frame memory 18. Moreover, the read lines R1 ...
The image signals corresponding to R2000 are all integrated circuits 16a1 ...
It is amplified through 16a16. This image signal is provided for display via an image processing circuit and a monitor circuit (not shown).

【0069】すなわち、本実施例によれば、積分回路の
個数は16個と従来の構成に比べて激減しているにもか
かわらず、当該積分回路により各読み出しライン毎に増
幅された信号電荷(画素信号)を得ることができ、画像
信号に現れれる固定パターンノイズを低減させることが
できる。したがって、各積分回路間の特性の違いによる
調整が非常に簡単になり、且つ補償回路の設置が不要と
なる。
That is, according to the present embodiment, although the number of the integrating circuits is 16 which is drastically reduced as compared with the conventional configuration, the signal charges (amplified by the integrating circuit for each read line ( (Pixel signal) can be obtained, and fixed pattern noise appearing in the image signal can be reduced. Therefore, the adjustment due to the difference in the characteristics between the integrating circuits becomes very easy, and the compensating circuit need not be installed.

【0070】なお、マルチプレクサ15a1 〜15a16
の処理を同時に行なったが、本発明はこれに限定される
ものではなく、例えば、マルチプレクサ15a1 (及び
積分回路16a1 )の処理を最初に行なった後、以下、
マルチプレクサ15a2 (及び積分回路16a2 )、マ
ルチプレクサ15a3 (及び積分回路16a3 )と順次
行ってもよい。
The multiplexers 15a1 to 15a16 are provided.
However, the present invention is not limited to this. For example, after first performing the processing of the multiplexer 15a1 (and the integrating circuit 16a1),
It may be sequentially performed with the multiplexer 15a2 (and the integrating circuit 16a2) and the multiplexer 15a3 (and the integrating circuit 16a3).

【0071】ところで、本実施例においては、マイクロ
プロセッサ19からマルチプレクサ15a1 〜15a16
に送られるモード信号を”L”から”H”(HIGHレ
ベルの信号)に切り換えることにより、画素加算(本実
施例では2画素加算)を行なうことができる。
By the way, in this embodiment, the microprocessor 19 to the multiplexers 15a1 to 15a16 are used.
Pixel addition (two-pixel addition in this embodiment) can be performed by switching the mode signal sent to the signal from "L" to "H" (HIGH level signal).

【0072】以下、図面を参照して説明する。なお、図
6は、マルチプレクサ15a1 及び積分回路16a1 を
示す図である。また、図7は、スイッチング素子sw1
〜sw128 のON/OFF状態を示す図であり、図8
は、信号電荷読み出し処理におけるクロック信号C,第
1のスイッチング素子sw1 〜第4のスイッチング素子
sw4 ,リセット信号Re2,及び画素信号の波形図を示
している。
Hereinafter, description will be given with reference to the drawings. 6 is a diagram showing the multiplexer 15a1 and the integrating circuit 16a1. Further, FIG. 7 shows the switching element sw1.
9 is a diagram showing ON / OFF states of sw128 and FIG.
4 shows waveform diagrams of the clock signal C, the first switching element sw1 to the fourth switching element sw4, the reset signal Re2, and the pixel signal in the signal charge reading process.

【0073】今、マイクロプロセッサ19からモード信
号”H”が送られていると、マルチプレクサ15a1 の
処理により、図7及び図8に示すように、クロック信号
Cのあるクロックパルスc1の例えば立ち下がりに同期
して、読み出しラインR1 に対応する第1のスイッチン
グ素子sw1 及び読み出しラインR2 に対応する第2の
スイッチング素子sw2 が同時にONする。このスイッ
チング素子sw1 及びsw2 のONに応じて、第1のス
イッチング素子sw1 に接続された読み出しラインR1
及び第2のスイッチング素子sw2 に接続された読み出
しラインRe2を介して、第1の画素信号及び第2の画素
信号が積分回路16a1 に送られる。つまり、隣接する
2つの列の画素に対応する信号電荷が加算された状態で
積分回路16a1 に送られることになる。
Now, when the mode signal "H" is sent from the microprocessor 19, the multiplexer 15a1 processes the clock pulse c1 of the clock signal C, for example, to the falling edge, as shown in FIGS. Synchronously, the first switching element sw1 corresponding to the read line R1 and the second switching element sw2 corresponding to the read line R2 are simultaneously turned on. The read line R1 connected to the first switching element sw1 in response to turning on of the switching elements sw1 and sw2.
And the first pixel signal and the second pixel signal are sent to the integrating circuit 16a1 via the read line Re2 connected to the second switching element sw2. That is, the signal charges corresponding to the pixels in the two adjacent columns are added and sent to the integrating circuit 16a1.

【0074】以下は、上述したモード信号”L”が送ら
れた場合の信号読み出し処理と同様に、積分回路16a
1 、A/D変換器17a1 を介してフレームメモリ18
の対応する記憶領域に記憶される。そして、続いて送ら
れるクロック信号Cのクロックパルスc2の立ち下がり
に同期して、マルチプレクサ15a1 の処理により、図
7及び図8に示すように、第1のスイッチング素子sw
1 及び第2のスイッチング素子sw2 が同時にOFFす
るとともに、第3のスイッチング素子sw3 (読み出し
ラインR3 に対応する素子)及び第4のスイッチング素
子sw4 (読み出しラインR4 に対応する素子)が同時
にONする。以下、隣接する2つのスイッチング素子の
ON/OFFを同時に切り換えながら上述した処理を繰
り返すことにより、2つの隣接した読み出しラインに対
応する画素信号がそれぞれ加算された状態でフレームメ
モリ18に記憶されることになる。
In the following, similar to the signal reading process when the mode signal "L" is sent, the integrating circuit 16a
1, the frame memory 18 through the A / D converter 17a1
Are stored in the corresponding storage areas. Then, in synchronization with the trailing edge of the clock pulse c2 of the clock signal C that is sent subsequently, the first switching element sw is processed by the multiplexer 15a1 as shown in FIGS.
The first and second switching elements sw2 are turned off at the same time, and the third switching element sw3 (the element corresponding to the read line R3) and the fourth switching element sw4 (the element corresponding to the read line R4) are turned on at the same time. Hereinafter, by repeating the above-described processing while simultaneously switching ON / OFF of two adjacent switching elements, the pixel signals corresponding to two adjacent read lines are stored in the frame memory 18 in a state of being added respectively. become.

【0075】上述した処理をその他のマルチプレクサ1
5a2 〜15a16及び積分回路16a2 〜16a128 も
同時に行なっているため、全ての読み出しラインR1 〜
R128 から各マルチプレクサ15a1 〜15a128 介し
て画素信号が読み出されると、フレームメモリ18に
は、1画面に対応する全ての画素の画像信号が、隣接す
る2つの列の画素が加算された状態で記憶されたことに
なる。
The above-described processing is performed by the other multiplexer 1.
Since 5a2 to 15a16 and the integrating circuits 16a2 to 16a128 are also performed at the same time, all the read lines R1 to
When the pixel signals are read from R128 through the multiplexers 15a1 to 15a128, the image signals of all the pixels corresponding to one screen are stored in the frame memory 18 in a state in which the pixels of two adjacent columns are added. It will be.

【0076】また、この2画素加算信号電荷読み出し処
理におけるクロック信号C及びリセット信号Re2の送信
タイミング(図8参照)を画素加算を行なわない場合
(図5参照)と比べると、画素加算を行なっているにも
かかわらず、そのタイミングは変わらないことがわか
る。
Further, comparing the transmission timing of the clock signal C and the reset signal Re2 (see FIG. 8) in this two-pixel addition signal charge reading process with the case where pixel addition is not performed (see FIG. 5), pixel addition is performed. It can be seen that the timing does not change despite the presence.

【0077】この結果、フレームメモリ18には、総画
素数2000×2000のセンサ群の1/2の画素に対
応する電荷が記憶される。つまり、当該センサ群を用い
た薄型検出器の総画素数を「1/2」に変更することが
できる。すなわち、本実施例によれば、従来、薄型検出
器において対応していなかった画素数の変更に対応する
ことができる。
As a result, the frame memory 18 stores charges corresponding to ½ of the pixels in the sensor group having a total pixel count of 2000 × 2000. That is, the total number of pixels of the thin detector using the sensor group can be changed to "1/2". That is, according to the present embodiment, it is possible to deal with the change in the number of pixels, which has not been conventionally dealt with in the thin detector.

【0078】なお、マイクロプロセッサ11及びマイク
ロプロセッサ19の制御により、ディジタルデコーダ1
0を介して隣接する2つの行のセンサ群(第1行及び第
2行,第3行及び第4行,…)を同時にスイッチングし
て2つの行毎に信号電荷を読み出しながら、上述した画
素加算を行なえば、画像全体では22 画素づつ加算する
ことができる。すなわち、薄型検出器の当該総画素数を
「1/4」に変更することができ、しかも、加算された
後の画素形状は正方形であり、図示しない画像処理回路
におけるフィルタ処理等が実行しやすくなるといったメ
リットも生じる。
The digital decoder 1 is controlled by the microprocessor 11 and the microprocessor 19.
While the sensor groups (first row and second row, third row and fourth row, ...) Which are adjacent to each other through 0 are simultaneously switched to read out the signal charge for every two rows, If addition is performed, it is possible to add 2 2 pixels at a time for the entire image. That is, the total number of pixels of the thin detector can be changed to "1/4", and the pixel shape after addition is a square, which makes it easy to execute filter processing in an image processing circuit (not shown). There is also a merit of becoming.

【0079】さらにまた、モード信号ラインを複数用意
し、この組み合わせに応じて同時にONするスイッチン
グ素子を変更すれば、読み出しのタイミングを変えるこ
となく、加算する画素の数をその組み合わせの数だけ増
やすことができる。例えば、モード信号ラインを4つ
(第1レベル〜第4レベル)用意し、第1レベル:通常
の1列読み出し、第2レベル:2列加算読み出し、第3
レベル:8列加算読み出し、第4レベル:16列加算読
み出し、などと設定すれば、それぞれのレベルに応じた
画素加算を実行することができる。また、このとき、そ
のモードの切り換えに応じて、ディジタルデコーダ10
により同時に読み出される行数を、例えば、第1レベ
ル:1行、第2レベル:2行、第3レベル:8行、第4
レベル:16行、と切り換えれば、加算された後の画素
形状を正方形に保持したままで、画素加算を実行するこ
とができる。
Furthermore, if a plurality of mode signal lines are prepared and the switching elements that are turned on at the same time are changed according to the combination, the number of pixels to be added can be increased by the number of the combination without changing the read timing. You can For example, four mode signal lines (first level to fourth level) are prepared, and the first level: normal one-column reading, the second level: two-column addition reading, the third
By setting level: 8-column addition reading, fourth level: 16-column addition reading, etc., pixel addition according to each level can be executed. Further, at this time, the digital decoder 10
The number of rows read simultaneously by, for example, 1st level: 1 row, 2nd level: 2 rows, 3rd level: 8 rows, 4th level
If the level is switched to 16 rows, pixel addition can be performed while the pixel shape after addition is held in a square shape.

【0080】一方、上述した画素加算を実行可能なマル
チプレクサ15a1 及び積分回路16a1 の変形例を図
9〜10に示す。なお、図9に示したマルチプレクサ2
5a1 は、図3及び図6に示したマルチプレクサ15a
1 と比べて、モードの選択はできない(モード信号は送
られない)ようになっている。なお、その他の構成は、
上述した図3〜図8に示す構成と同様であるため、その
説明は省略する。
On the other hand, modified examples of the multiplexer 15a1 and the integrating circuit 16a1 capable of executing the pixel addition described above are shown in FIGS. The multiplexer 2 shown in FIG.
5a1 is the multiplexer 15a shown in FIGS.
Compared with 1, the mode cannot be selected (mode signal is not sent). For other configurations,
Since the configuration is the same as that shown in FIGS. 3 to 8 described above, description thereof will be omitted.

【0081】図9に示すマルチプレクサ25a1 は、上
述した図3に示すマルチプレクサ15a1 と同様に、ク
ロック信号Cのクロックパルスの立ち下がりに同期させ
て順次1つづつスイッチング素子sw1 のON/OFF
を切換えていく。したがって、マイクロプロセッサ19
からマルチプレクサ15a1 へ送られるリセット信号R
e2の送信タイミングが上記図5及び図8に示したタイミ
ングと同一の場合には、画素加算は行なわれない。
Like the multiplexer 15a1 shown in FIG. 3, the multiplexer 25a1 shown in FIG. 9 sequentially turns on / off the switching elements sw1 one by one in synchronization with the falling edge of the clock pulse of the clock signal C.
To switch. Therefore, the microprocessor 19
Reset signal R sent from the multiplexer to the multiplexer 15a1
If the transmission timing of e2 is the same as the timing shown in FIGS. 5 and 8, pixel addition is not performed.

【0082】すなわち、本変形例では、マイクロプロセ
ッサ19からマルチプレクサ11へ送られるリセット信
号Re2の送信タイミングを変化させることにより、画素
加算を行なっている。ここで、本変形例の信号電荷読み
出し処理におけるクロック信号C,第1のスイッチング
素子sw1 〜第2のスイッチング素子sw2 ,リセット
信号Re2,及び信号電荷(画像信号)の波形及び出力
(動作)タイミングを示すタイムチャートを図10に示
す。
That is, in this modification, pixel addition is performed by changing the transmission timing of the reset signal Re2 sent from the microprocessor 19 to the multiplexer 11. Here, the waveform and output (operation) timing of the clock signal C, the first switching element sw1 to the second switching element sw2, the reset signal Re2, and the signal charge (image signal) in the signal charge reading process of the present modification are described. The time chart shown is shown in FIG.

【0083】本変形例では、マイクロプロセッサ19
は、リセット信号Re2をクロック信号Cのクロックパル
スの2周期毎に、そのパルスの立ち下がりより所定時間
前のタイミングで積分回路26a1 に送るようになって
いる。今、クロック信号Cのあるクロックパルスc1の
立ち下がりに同期して、マルチプレクサ15a1 の処理
により、読み出しラインR1 に対応する第1のスイッチ
ング素子sw1 がONする。このスイッチング素子sw
1 のONに応じて、第1のスイッチング素sw1に接続
された読み出しラインR1 を介して、第1の画素信号が
積分回路26a1に送られる。この第1の画素信号は、
第1のキャパシタ21a1 のキャパシタンスCa1と読み
出しライン及びそのラインに対応する抵抗値rにより定
まる時定数Tに基づいて積分され、ある時間経過後に飽
和する。このとき、リセット信号Re2が送られていない
ため、マルチプレクサ15a1 の処理により、次段のク
ロックパルスc2の立ち下がりに同期して、第1のスイ
ッチング素子sw 1′がOFFするとともに、読み出し
ラインR2 に対応する第2のスイッチング素子sw 2′
がONする(図10参照)。つまり、積分回路26a1
はリセットされていないため、読み出しラインR2 及び
第2のスイッチング素子sw 2′を介して送られた信号
電荷は、第1番目の画素信号に重畳して積分される。し
たがって、第2の画素信号が十分に積分されたときの信
号振幅は、図10に示すように、2画素加算したものと
なる。ここで、次のクロックパルスc3の立ち下がりタ
イミングより所定時間前に積分回路26a1 にリセット
信号Re2が送られるため、このリセット信号Re2に合わ
せて、第1のキャパシタ21a1 に蓄積された電荷が放
電される。
In this modification, the microprocessor 19 is used.
The reset signal Re2 is sent to the integrating circuit 26a1 every two cycles of the clock pulse of the clock signal C at a timing a predetermined time before the falling edge of the pulse. Now, in synchronization with the fall of the clock pulse c1 having the clock signal C, the first switching element sw1 corresponding to the read line R1 is turned on by the processing of the multiplexer 15a1. This switching element sw
In response to 1 being ON, the first pixel signal is sent to the integrating circuit 26a1 via the read line R1 connected to the first switching element sw1. This first pixel signal is
It is integrated based on the time constant T determined by the capacitance Ca1 of the first capacitor 21a1, the read line and the resistance value r corresponding to that line, and saturates after a certain time. At this time, since the reset signal Re2 has not been sent, the multiplexer 15a1 processes the first switching element sw1 'to OFF and the read line R2 to the read line R2 in synchronism with the falling edge of the clock pulse c2 in the next stage. Corresponding second switching element sw 2 ′
Turns on (see FIG. 10). That is, the integrating circuit 26a1
Is not reset, the signal charge sent via the read line R2 and the second switching element sw2 'is superimposed and integrated on the first pixel signal. Therefore, the signal amplitude when the second pixel signal is sufficiently integrated is the sum of two pixels, as shown in FIG. Here, since the reset signal Re2 is sent to the integration circuit 26a1 a predetermined time before the falling timing of the next clock pulse c3, the electric charge accumulated in the first capacitor 21a1 is discharged in accordance with the reset signal Re2. It

【0084】以下、第3のスイッチング素子sw 3′及
び第4のスイッチング素子sw 4′を介して送られる画
素信号も同様にして積分回路26a1 により積分され、
以下、第5のスイッチング素子sw 5′及び第6のスイ
ッチング素子sw 6′、…と順次繰り返し積分されるこ
とにより、2画素加算が実現される。
Hereinafter, the pixel signals sent via the third switching element sw 3 ′ and the fourth switching element sw 4 ′ are similarly integrated by the integrating circuit 26a 1,
Hereinafter, the two-pixel addition is realized by sequentially and repeatedly integrating the fifth switching element sw 5 ′ and the sixth switching element sw 6 ′, ...

【0085】なお、リセット信号Re2の送信タイミング
を遅く、例えば、(1)クロック信号の22 周期に1
回、(2)23 周期に1回等と設定すれば、(1)の場
合22画素加算、(2)の場合23 画素加算等、リセッ
ト信号Re2の送信タイミングに対応した画素加算が実現
できる。また、上述したように、この画素加算の加算画
素数に応じて、ディジタルデコーダ10、マイクロプロ
セッサ11を制御して、隣接する複数の行を同時に読み
出せば、加算された画素形状を正方形に保持したまま
で、画素加算が実現できる。
It should be noted that the transmission timing of the reset signal Re2 is delayed, for example, (1) 1 every 2 2 cycles of the clock signal.
If (1) is set to once in every 2 3 cycles, 2 2 pixel addition in the case of (1), 2 3 pixel addition in the case of (2), etc., pixel addition corresponding to the transmission timing of the reset signal Re2 is performed. realizable. Further, as described above, by controlling the digital decoder 10 and the microprocessor 11 in accordance with the number of added pixels in this pixel addition to simultaneously read out a plurality of adjacent rows, the added pixel shape is held in a square shape. As it is, pixel addition can be realized.

【0086】なお、本実施例及び変形例において、読み
出し回路12を図2のように構成したが、マルチプレク
サとして例えばマルチプレクサICを複数個(本実施例
の場合16個)使用する場合、積分回路も複数個(16
個)使用するため、積分回路16a1 〜16a16用のA
/D変換器を1つ(図中17aで示す)とし、積分回路
16a1 〜16a16とA/D変換器17aとの間に新た
なマルチプレクサ30を設けてもよい(図11参照)。
この読み出し回路12aによれば、マルチプレクサ30
は、マイクロプロセッサ19からの制御信号に応じて、
各積分回路16a1 〜16a16から送られる画素信号を
順次切り換えながらA/D変換器17aに送るようにな
っている。なお、マルチプレクサ15a1 〜15a16、
積分回路16a1 〜16a16、A/D変換器17a、及
びフレームメモリ18の構成は図2に示すものと同様で
ある。また、本実施例では、読み出しラインを16グル
ープに分け、このグループに対応して複数(16個)の
マルチプレクサを設けるとともに、各グループ内の読み
出しラインをマルチプレクサで選択する方式について述
べたが、本発明はこれに限定されるものではなく、例え
ば、読み出し回路は1個のマルチプレクサと1個の積分
回路とを備えていてもよい。この場合、マルチプレクサ
は、全ての読み出しラインR1 〜R2000から単一の出力
ライン(例えば第1のラインR1 )を選択し、以下順次
次段のラインに切り換える(ラインR2 、ラインR3 、
…)。そして、積分回路は、マルチプレクサから出力さ
れた信号を積分するようになっている。つまり、この構
成では、全ての読み出しラインを順次読み出すまでに時
間を要する反面、積分回路を1個設けるだけでよいた
め、回路構成が非常に小規模化する。
In this embodiment and the modification, the read circuit 12 is constructed as shown in FIG. 2. However, when a plurality of multiplexer ICs (16 in this embodiment) are used as a multiplexer, the integrator circuit is also used. Multiple (16
A) for integrating circuits 16a1 to 16a16 in order to use
One / D converter (indicated by 17a in the figure) may be provided, and a new multiplexer 30 may be provided between the integrating circuits 16a1 to 16a16 and the A / D converter 17a (see FIG. 11).
According to the read circuit 12a, the multiplexer 30
Responds to the control signal from the microprocessor 19,
The pixel signals sent from each of the integrating circuits 16a1 to 16a16 are sent to the A / D converter 17a while being sequentially switched. The multiplexers 15a1 to 15a16,
The structures of the integrating circuits 16a1 to 16a16, the A / D converter 17a, and the frame memory 18 are the same as those shown in FIG. Further, in the present embodiment, the read line is divided into 16 groups, a plurality (16) of multiplexers are provided corresponding to this group, and the read line in each group is selected by the multiplexer. The invention is not limited to this. For example, the readout circuit may include one multiplexer and one integration circuit. In this case, the multiplexer selects a single output line (for example, the first line R1) from all the read lines R1 to R2000, and switches to the next line in sequence (line R2, line R3,
…). Then, the integrating circuit integrates the signal output from the multiplexer. That is, in this configuration, it takes time to sequentially read all the read lines, but on the other hand, only one integrating circuit needs to be provided, so that the circuit configuration becomes very small.

【0087】また、読み出し回路が複数個のマルチプレ
クサと複数個の積分回路とを備える場合、そのマルチプ
レクサ(及び積分回路)の個数は、各マルチプレクサに
割り当てられる読み出しラインの数が、2k 本(k=1,2,
…)となるように設定されていてもよい。
When the read circuit includes a plurality of multiplexers and a plurality of integration circuits, the number of the multiplexers (and integration circuits) is 2 k (k) when the number of read lines assigned to each multiplexer is 2. = 1,2,
...) may be set.

【0088】(第2実施例)図12は、第1実施例にお
ける1画素を構成するセンサ(PD3、蓄積キャパシタ
4、TFT5)、読み出しラインR1 、及び積分回路1
6a1 を示す模式的構成図である。図中、Ca は蓄積キ
ャパシタ4のキャパシタンスであり、RDSは、TFT5
のドレイン(D)〜ソース(S)間の抵抗値である。ま
た、図13は、マイクロプロセッサ11からディジタル
デコーダ10を介してTFT5のゲート端子(G)に送
られる駆動パルス電圧VGSの波形図を示している。な
お、その他のセンサ群の構成も図12に示す構成と同様
であり、その説明は省略する。また、その他の構成要素
は、図1及び図2に示す構成と同様であるため、その説
明は省略する。
(Second Embodiment) FIG. 12 shows a sensor (PD3, storage capacitor 4, TFT 5) constituting one pixel in the first embodiment, a read line R1, and an integrating circuit 1.
It is a typical block diagram which shows 6a1. In the figure, Ca is the capacitance of the storage capacitor 4, and RDS is the TFT 5
Is a resistance value between the drain (D) and the source (S) of the. 13 shows a waveform diagram of the drive pulse voltage VGS sent from the microprocessor 11 to the gate terminal (G) of the TFT 5 via the digital decoder 10. The configuration of the other sensor groups is the same as the configuration shown in FIG. 12, and the description thereof will be omitted. The other components are the same as those shown in FIGS. 1 and 2, and the description thereof will be omitted.

【0089】図12及び図13によれば、TFT5のス
イッチングのON/OFFは、当該TFT5のゲート端
子(G)に送られる駆動パルス電圧VGSにより制御され
るようになっている。すなわち、駆動パルス電圧VGSの
電圧値(波高値)がVONであるときは、TFT5はON
になり、駆動電圧パルスVGSが電圧値VOFF であるとき
は、TFT5はOFFになる。
According to FIGS. 12 and 13, switching ON / OFF of the TFT 5 is controlled by the drive pulse voltage VGS sent to the gate terminal (G) of the TFT 5. That is, when the voltage value (peak value) of the drive pulse voltage VGS is VON, the TFT 5 is turned on.
When the driving voltage pulse VGS has the voltage value VOFF, the TFT 5 is turned off.

【0090】TFT5がON状態においては、蓄積キャ
パシタ4に蓄積された信号電荷(画素信号)は、時定数
「τ=Ca(RDS+RL)」の指数関数で積分回路16a1
のキャパシタ21a1 に移動する(RDSが一定のと
き)。なお、RL は、読み出しライン自身の抵抗値であ
る。
When the TFT 5 is in the ON state, the signal charge (pixel signal) stored in the storage capacitor 4 is an exponential function of the time constant “τ = Ca (RDS + RL)” and the integration circuit 16a1.
Capacitor 21a1 (when RDS is constant). RL is the resistance value of the read line itself.

【0091】上述した時定数は、ノイズ低減の観点から
一般に小さいことが望ましいため、そのノイズ低減要求
に対応した値に設定されていた。
Since the above-mentioned time constant is generally desired to be small from the viewpoint of noise reduction, it has been set to a value corresponding to the noise reduction request.

【0092】一方、薄型(X線)検出器を使用する際
に、被写体の動きに合わせてフレームレートを変更する
ことが要求されている。ところが、従来の薄型検出器で
は、フレームレートの変更に関わらず、信号電荷は、上
記一定の時定数「τ=Ca(RDS+RL)」で積分回路16
a1 に送られていたため、フレームレート(サンプリン
グレート)を速く設定すると、信号電荷が十分に積分回
路16a1 に移動しない状態で、A/D変換器17a1
によりサンプリングされてしまう可能性があった。この
問題のため、従来の薄型検出器は、フレームレートの変
更には対応できなかった。
On the other hand, when using a thin (X-ray) detector, it is required to change the frame rate according to the movement of the subject. However, in the conventional thin detector, the signal charge has the constant time constant “τ = Ca (RDS + RL)” regardless of the change of the frame rate.
Since the signal charge was sent to a1, the frame rate (sampling rate) is set to a high value, and the A / D converter 17a1 does not move enough to move the signal charge to the integrating circuit 16a1.
Could be sampled by. Due to this problem, the conventional thin detector cannot cope with the change of the frame rate.

【0093】本実施例は、フレームレートを変更した場
合、その変更に応じて積分回路16a1 の時定数を切り
返ることにより、上述した問題を解決し、フレームレー
トの変更に対応可能なX線検出器を提供するものであ
る。
In the present embodiment, when the frame rate is changed, the time constant of the integrating circuit 16a1 is switched back according to the change, thereby solving the above-mentioned problem and detecting the X-ray which can cope with the change of the frame rate. To provide a container.

【0094】ここで、TFT5のVGS−RDS特性を図1
4に示す。この図14によれば、TFT5は、当該TF
T5をONする駆動パルスVGSの波高値を増加(VGS=
V2)させると、RDSは減少(RDS=R2a)し、時定数
τを小さくすることが可能である。また、VGSの波高値
をを減少(VGS=V1 )させると、RDSは増加(RDS=
R1a)し、時定数τを大きくすることが可能である。
Here, the VGS-RDS characteristics of the TFT 5 are shown in FIG.
It is shown in FIG. According to this FIG. 14, the TFT 5 is
Increase the peak value of drive pulse VGS that turns on T5 (VGS =
When V2) is applied, RDS decreases (RDS = R2a) and the time constant τ can be reduced. Also, when the peak value of VGS is decreased (VGS = V1), RDS increases (RDS =
R1a) and the time constant τ can be increased.

【0095】次に、上記特性を利用した本実施例の全体
動作を説明する。
Next, the overall operation of this embodiment using the above characteristics will be described.

【0096】今、あるフレームレート(通常の比較的ゆ
っくりした撮影時のフレームレート)で撮影中の薄型検
出器1において、通常のTFT駆動の駆動パルスの電圧
値を「VGS=V1 」とし、また、TFT5のドレイン〜
ソース間の抵抗値を「RDS=R1a」とする。このとき、
入力部13からマイクロプロセッサ11及びマイクロプ
ロセッサ19に対し、現在のフレームレートより速いフ
レームレートに設定するためのフレームレート変更指令
が送られると、マイクロプロセッサ11及びマイクロプ
ロセッサ19は、図15に示すように、それぞれ送られ
たフレームレート変更指令を読み込む(ステップS
1)。そして、マイクロプロセッサ11は、送られたフ
レームレート変更指令に基づいて、TFT5の駆動パル
スの波高値を変更後のフレームレートに最適な値「VGS
=V2 >V1 」に設定し(ステップS2)、この駆動パ
ルスVGSによりTFT5を駆動させる(ステップS
3)。一方、マイクロプロセッサ19は、送られたフレ
ームレート変更指令に基づいてA/D変換器17a1 の
サンプリングレートを変更(速く)する(ステップS
4)。以下、信号電荷の読み出しが順次行なわれて(ス
テップS5)、処理が終了する。
Now, in the thin detector 1 during shooting at a certain frame rate (normal relatively slow shooting frame rate), the voltage value of the drive pulse for the normal TFT drive is set to "VGS = V1", and , The drain of TFT5 ~
The resistance value between the sources is “RDS = R1a”. At this time,
When a frame rate change command for setting a frame rate higher than the current frame rate is sent from the input unit 13 to the microprocessor 11 and the microprocessor 19, the microprocessor 11 and the microprocessor 19 are as shown in FIG. To read the frame rate change command sent to each (step S
1). Then, based on the sent frame rate change command, the microprocessor 11 changes the peak value of the drive pulse of the TFT 5 to the optimum value "VGS" for the changed frame rate.
= V2> V1 "(step S2), and the TFT 5 is driven by this drive pulse VGS (step S2).
3). On the other hand, the microprocessor 19 changes (increases) the sampling rate of the A / D converter 17a1 based on the sent frame rate change command (step S).
4). Thereafter, the signal charges are sequentially read out (step S5), and the process ends.

【0097】上述したステップS2の処理により、駆動
パルスの電圧値が「VGS=V2 >V1 」であるため、こ
のときのドレイン〜ソース間の抵抗値RDSは、「RDS=
R2a<R1a」となり(図14参照)、時定数τを小さく
することができる。したがって、通常の撮影時よりも速
く積分回路16a1 へ信号電荷を移動させることがで
き、ステップS4の処理によりA/D変換器17a1 の
サンプリングレートが変更されても、信号電荷を読み残
すことがなくなる。また、上記フレームレートを通常の
レートに戻す場合には、上記ステップS1〜ステップS
3の処理において、今度は、VGSを「VGS=V1 <V2
」に設定すれば、「RDS=R1a>R2a」となり、通常
の撮影時の状態に戻すことができる。
Since the voltage value of the drive pulse is "VGS = V2>V1" by the processing of step S2 described above, the resistance value RDS between the drain and the source at this time is "RDS =
Since R2a <R1a ”(see FIG. 14), the time constant τ can be reduced. Therefore, the signal charge can be moved to the integrating circuit 16a1 faster than during normal photographing, and even if the sampling rate of the A / D converter 17a1 is changed by the process of step S4, the signal charge is not left unread. . When returning the frame rate to the normal rate, the steps S1 to S are performed.
In the process of 3, VGS is changed to "VGS = V1 <V2".
, "RDS = R1a>R2a", and it is possible to return to the normal shooting state.

【0098】つまり、本実施例では、フレームレートの
変更に対応して、予め設定しておいた最適な読み出しに
基づく時定数に切り換えることにより、信号電荷の読み
残しを解消することができる。
That is, in the present embodiment, the unread portion of the signal charge can be eliminated by switching to the preset time constant based on the optimum reading corresponding to the change of the frame rate.

【0099】なお、X線検出器1のその他の構成要素
は、図1及び図2に示す構成と同様であるとしたが、本
発明はこれに限定されるものではなく、第1実施例に示
した読み出し回路12ではなく、従来(図18)の、各
読み出しライン毎に積分回路が設けられている構成にお
いて用いても同様の効果を得ることができる。
Although the other components of the X-ray detector 1 are the same as those shown in FIGS. 1 and 2, the present invention is not limited to this, and the first embodiment can be applied. The same effect can be obtained by using the reading circuit 12 shown in FIG. 18 instead of the reading circuit 12 shown in the related art, in which a integrating circuit is provided for each reading line.

【0100】ところで、上述した蓄積キャパシタ4から
積分回路16a1 に移動する際の時定数τに寄与するラ
イン自身の抵抗値RL は、各センサ(画素)〜積分回路
16a1 のアンプ20a1 間の読み出しラインR1 の距
離に比例して増大する。したがって、例えばスイッチン
グラインL1 に対応する第1行目のセンサ群とスイッチ
ングラインL2000に対応する第2000行目のセンサ群
とでは、読み出しラインの距離が異なり(図16参照、
なお、マルチプレクサ15a1 は省略している)、その
結果、上記RL の値が異なってしまう。
By the way, the resistance value RL of the line itself that contributes to the time constant τ when moving from the storage capacitor 4 to the integrating circuit 16a1 is determined by the read line R1 between each sensor (pixel) and the amplifier 20a1 of the integrating circuit 16a1. Increases in proportion to the distance. Therefore, for example, the read line distance is different between the first row sensor group corresponding to the switching line L1 and the 2000th row sensor group corresponding to the switching line L2000 (see FIG. 16,
The multiplexer 15a1 is omitted.) As a result, the value of RL is different.

【0101】この抵抗値RL が各行のセンサ群間で異な
ってしまうことは、当該センサ群間での時定数τのバラ
ツキを生じる。しかしながら、A/D変換器17a1 の
サンプリングレートはフレームレートに対応した所定の
レートであるため、センサ群によっては、上述した信号
電荷(画素電荷)の読み残しが生じてしまっていた。
The difference in the resistance value RL among the sensor groups in each row causes a variation in the time constant τ between the sensor groups. However, since the sampling rate of the A / D converter 17a1 is a predetermined rate corresponding to the frame rate, the above-mentioned unread portion of the signal charge (pixel charge) has occurred depending on the sensor group.

【0102】そこで、本実施例のポイントを利用した、
以下に述べる変形例では、読み出しラインの距離の違い
に応じてTFT5の駆動パルスの波高値を変化させるこ
とにより、RL の変化に応じてTFT5のドレイン〜ソ
ース間の抵抗値RDSを変化させて、時定数τを一定に保
持し、画素電荷の読み残しをなくしている。
Therefore, using the points of this embodiment,
In the modification described below, the peak value of the drive pulse of the TFT 5 is changed according to the difference in the distance of the read line, and the resistance value RDS between the drain and source of the TFT 5 is changed according to the change of RL. By keeping the time constant τ constant, the pixel charge is left unread.

【0103】以下、この変形例について説明する。な
お、X線検出器1の構成は、上記第2実施例と同様であ
るため、その説明は省略する。
This modification will be described below. The configuration of the X-ray detector 1 is the same as that of the second embodiment described above, and therefore the description thereof is omitted.

【0104】本変形例のマイクロプロセッサ11の内部
メモリには、各行の画素群内での読み出しラインの距離
の違いによる抵抗値RL の差が予め記憶されている。本
変形例では、例えば、第1行目の画素群の読み出しライ
ンの距離における抵抗値RL1を基準とした場合において
の、当該抵抗値RL1と第2行目〜第2000行目までの
読み出しラインに応じた抵抗値RL2〜RL2000 との差
(ΔR1 (|RL1−RL2|)、ΔR2 (|RL1−RL3
|)、…、ΔR1999(|RL1−RL2000 |)が記憶され
ている。
In the internal memory of the microprocessor 11 of this modification, the difference in resistance value RL due to the difference in the read line distance within the pixel group of each row is stored in advance. In the present modification, for example, when the resistance value RL1 at the distance of the read line of the pixel group of the first row is used as a reference, the resistance value RL1 and the read lines of the second to 2000th rows are set. The difference between the corresponding resistance values RL2 to RL2000 (ΔR1 (| RL1−RL2 |), ΔR2 (| RL1−RL3
.), ..., .DELTA.R1999 (| RL1-RL2000 |) are stored.

【0105】以下、本変形例の全体動作について説明す
る。
The overall operation of this modification will be described below.

【0106】画素群を第1行目から順次読み出していく
際、マイクロプロセッサ11は、TFT5の駆動パルス
の波高値を所定の値「VGS=V1b」に設定(TFT5の
ドレイン〜ソース間の抵抗値も「RDS=R1a」となる)
し(図17、ステップS10)、この駆動パルスVGSに
より第1行目の画素群S1,1 〜S1,2000に対応したTF
T5を駆動させる(ステップS20)。この結果、第1
行目の画素群S1,1 〜S1,2000から信号電荷がTFT5
を介して読み出される。続いて、マイクロプロセッサ1
1は、内部メモリから抵抗値ΔR1 を読み出し、この抵
抗値ΔR1 の分だけドレイン〜ソース間の抵抗値「RDS
=R1b」を減少(R1b→R2b)させるようなTFT5の
駆動パルスの波高値「VGS=V2b」を設定する(ステッ
プS30)。そして、マイクロプロセッサ11は、この
駆動パルスVGSにより第2行目の画素群S2,1 〜S2,20
00に対応したTFT5を駆動させる(ステップS4
0)。このとき、第2行目の画素群S2,1 〜S2,2000の
信号電荷が、積分回路16a1〜16a16に送られる際
の時定数τは、読み出しラインの抵抗値がΔR1 増加し
た分だけTFT5のドレイン〜ソース間の抵抗値RDSが
減少しているため、全体として、一定の値に保持されて
いる。以下、第3行目から第2000行目の画素群のT
FTが内部メモリに記憶された抵抗値ΔR2 〜ΔR1999
に応じた波高値を有する駆動パルスにより順次駆動さ
れ、第3行目から第2000行目の画素群の信号電荷が
読み出され(ステップS50)、処理が終了する。
When sequentially reading out the pixel group from the first row, the microprocessor 11 sets the peak value of the drive pulse of the TFT 5 to a predetermined value "VGS = V1b" (resistance value between the drain and source of the TFT 5). Also becomes "RDS = R1a")
(FIG. 17, step S10), the TF corresponding to the pixel groups S1,1 to S1,2000 in the first row is generated by this drive pulse VGS.
T5 is driven (step S20). As a result, the first
The signal charge from the pixel groups S1,1 to S1,2000 in the row is TFT5.
Read through. Then, the microprocessor 1
1 reads the resistance value ΔR1 from the internal memory, and the resistance value “RDS
= R1b "is reduced (R1b → R2b) to set the peak value" VGS = V2b "of the drive pulse of the TFT 5 (step S30). Then, the microprocessor 11 uses the drive pulse VGS to set the pixel groups S2,1 to S2,20 in the second row.
The TFT5 corresponding to 00 is driven (step S4
0). At this time, the time constant τ when the signal charges of the pixel groups S2,1 to S2,2000 of the second row are sent to the integrating circuits 16a1 to 16a16 is as much as the resistance value of the readout line ΔR1 increases. Since the resistance value RDS between the drain and the source has decreased, the resistance value RDS is maintained at a constant value as a whole. Hereinafter, T of the pixel group of the third row to the 2000th row
FT stores the resistance values ΔR2 to ΔR1999 stored in the internal memory.
Are sequentially driven by the drive pulse having the peak value according to, the signal charges of the pixel groups of the third row to the 2000th row are read out (step S50), and the process is completed.

【0107】つまり、各行の画素群の読み出しラインの
距離の違いによる抵抗値の変化をTFTの駆動パルスの
波高値を変化させることにより相殺したため、その抵抗
値の変化に起因した時定数のバラツキをなくし、画素電
荷の読み残しをなくすことができる。
That is, since the change in the resistance value due to the difference in the distance of the read line of the pixel group in each row is canceled by changing the peak value of the drive pulse of the TFT, the variation in the time constant due to the change in the resistance value is caused. It is possible to eliminate the unread portion of the pixel charge.

【0108】なお、第2実施例及び本変形例をそれぞれ
組み合わせて用いてもよく、それぞれの効果を共に得る
ことができる。また、第2実施例及び本変形例は、第1
実施例及びその変形例と組み合わせて用いてもよく、そ
れぞれの効果を共に得ることができる。
The second embodiment and this modification may be used in combination, and the respective effects can be obtained together. In addition, the second embodiment and this modification are the first
You may use, combining with an Example and its modification, and each effect can be acquired together.

【0109】また、本変形例は、従来(図18)の構成
である、各読み出しライン毎に積分回路が設けられてい
る構成において用いても同様の効果を得ることができ
る。
Further, the same effect can be obtained even when this modification is used in the conventional structure (FIG. 18), in which an integrating circuit is provided for each read line.

【0110】なお、本願実施例において、放射線平面検
出器としてX線検出器を用いて説明したが、本発明はこ
れに限定されるものではない。すなわち、放射線はX線
に限らず、例えばγ線等その他の放射線であってもよ
い。
Although the X-ray detector is used as the radiation plane detector in the embodiments of the present application, the present invention is not limited to this. That is, the radiation is not limited to X-rays and may be other radiation such as γ-rays.

【0111】さらに、本願実施例は、X線源を検出する
センサとして蛍光面とフォトセンサにより構成された間
接型のX線センサを用いた場合について説明したが、X
線の強弱を直接電荷信号に変換する直接型のX線センサ
を用いる場合にも適用できる。
Further, in the present embodiment, the case where an indirect X-ray sensor composed of a fluorescent screen and a photo sensor is used as a sensor for detecting an X-ray source has been described.
It can also be applied when using a direct type X-ray sensor that directly converts the intensity of a line into a charge signal.

【0112】[0112]

【発明の効果】請求項1乃至9に記載した放射線平面検
出器並びに請求項17に記載した放射線撮像装置によれ
ば、複数の読み出しラインを介して並列に読み出された
信号電荷は、少なくとも1つの変換手段の構成要素であ
る例えばマルチプレクサにより複数ラインから読み出さ
れる複数の信号電荷ずつ時系列的に直列信号に変換され
る。そして、これらの直列信号は、当該各マルチプレク
サの出力経路に介挿された積分手段によりそれぞれ積分
されて画素信号が形成される。このため、積分手段を各
読み出しライン毎に設けることなく、複数の読み出しラ
インを介して並列に読み出された複数個の信号電荷を積
分することができ、各読み出しライン毎に積分手段を設
けていた場合の固定パターンノイズの発生を補償するた
めの補償回路や個々の積分手段の調整等が不要になる。
この結果、放射線平面検出器を搭載した装置全体を小型
化し、装置全体の有効スペースを増大させることができ
る。また、オペレータの負担を軽減させ、調整時間の短
縮に伴い全体撮像時間を減少させることができる。
According to the radiation plane detector described in any one of claims 1 to 9 and the radiation image pickup device described in claim 17, the signal charges read in parallel via a plurality of read lines are at least 1. A plurality of signal charges read from a plurality of lines are converted into serial signals in time series by a multiplexer, which is a component of one conversion means. Then, these serial signals are integrated by the integrating means inserted in the output path of each multiplexer to form a pixel signal. Therefore, it is possible to integrate a plurality of signal charges read in parallel through a plurality of read lines without providing an integrating means for each read line, and an integrating means is provided for each read line. In this case, it is not necessary to adjust a compensating circuit for compensating the occurrence of fixed pattern noise and individual integrating means.
As a result, the entire apparatus equipped with the radiation flat panel detector can be downsized, and the effective space of the entire apparatus can be increased. In addition, it is possible to reduce the burden on the operator and reduce the overall imaging time as the adjustment time is shortened.

【0113】特に、請求項7又は8に記載した放射線平
面検出器によれば、各積分手段により積分されて得られ
る各画素信号は、各マルチプレクサにより切り換えられ
る隣接する複数個の信号電荷の個数分、あるいは「読み
出し行数×マルチプレクサの読み出し個数」分加算され
て出力される。つまり、放射線検出部の各センサにより
検出された信号電荷の加算、すなわち画素加算を実現す
ることができるため、総画素数の変更等に対応すること
ができる。
In particular, according to the radiation plane detector of the seventh or eighth aspect, each pixel signal obtained by integrating by each integrating means corresponds to the number of adjacent signal charges switched by each multiplexer. , Or “the number of readout rows × the number of readouts of the multiplexer” is added and output. That is, since it is possible to realize the addition of the signal charges detected by the respective sensors of the radiation detection unit, that is, the pixel addition, it is possible to deal with a change in the total number of pixels.

【0114】また、特に、請求項9に記載した放射線平
面検出器では、各積分手段それぞれが各マルチプレクサ
から所定個数の信号電荷が出力されるタイミングに応じ
てリセットされるため、積分手段により積分され形成さ
れる画素信号は、各マルチプレクサから出力される個数
分の信号電荷が加算されている。つまり、放射線検出部
の各センサにより検出された信号電荷の加算、すなわち
画素加算を実現することができるため、総画素数の変更
等に対応することができる。
Further, in particular, in the radiation plane detector described in claim 9, since each of the integrators is reset in response to the timing when a predetermined number of signal charges are output from each of the multiplexers, the integrator is integrated. The formed pixel signals are added with the signal charges of the number output from each multiplexer. That is, since it is possible to realize the addition of the signal charges detected by the respective sensors of the radiation detection unit, that is, the pixel addition, it is possible to deal with a change in the total number of pixels.

【0115】さらに、請求項10乃至14に記載した放
射線平面検出器によれば、フレームレートが例えば速い
レートに変更されると、読み出し制御手段の波高値制御
手段により、フレームレートの変更に応じて薄膜トラン
ジスタ等のスイッチング素子駆動用の駆動パルスの波高
値が現在のフレームレートに対応する波高値に比べて高
くなるように設定されるため、薄膜トランジスタのドレ
イン−ソース間の抵抗RDSが減少し、時定数が小さくな
る。その結果、信号電荷の積分手段への移動が速くな
り、フレームレートの変更に伴う問題であった信号電荷
の読み残しを解消するとともに、フレームレートの変更
に対応可能な放射線平面検出器を提供することができ
る。
Further, according to the radiation plane detector of the tenth to fourteenth aspects, when the frame rate is changed to, for example, a high rate, the peak value control means of the read control means responds to the change of the frame rate. Since the crest value of the drive pulse for driving the switching element such as the thin film transistor is set to be higher than the crest value corresponding to the current frame rate, the resistance RDS between the drain and source of the thin film transistor is reduced, and the time constant is reduced. Becomes smaller. As a result, the movement of the signal charge to the integrating means becomes faster, the unread portion of the signal charge, which was a problem associated with the change of the frame rate, is eliminated, and a radiation plane detector capable of coping with the change of the frame rate is provided. be able to.

【0116】また、請求項14乃至16に記載した放射
線平面検出器によれば、放射線検出部の複数のセンサの
各行から積分手段までの距離に応じて薄膜トランジスタ
等のスイッチング素子駆動用の駆動パルスの波高値が制
御されているため、積分手段に送られる各放射線検出部
の信号電荷の時定数は略一定の値に設定される。つま
り、放射線検出部の複数のセンサの各行から積分手段ま
での距離の違いに係わらず時定数が略一定に維持される
ため、時定数の違いによる信号電荷の積分手段への移動
速度の違いが解消される。この結果、前記移動速度の違
いに起因した信号電荷の読み残しを解消することができ
る。
According to the radiation plane detector of the fourteenth to sixteenth aspects, the drive pulse for driving the switching element such as the thin film transistor is determined according to the distance from each row of the plurality of sensors of the radiation detecting section to the integrating means. Since the crest value is controlled, the time constant of the signal charge of each radiation detecting section sent to the integrating means is set to a substantially constant value. In other words, since the time constant is maintained substantially constant regardless of the difference in the distance from each row of the plurality of sensors of the radiation detecting unit to the integrating means, the difference in the moving speed of the signal charges to the integrating means due to the difference in the time constant is different. Will be resolved. As a result, it is possible to eliminate the unread portion of the signal charges due to the difference in the moving speed.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施例に係るX線撮像装置における2
次元的に配列されたセンサ要素を有したX線検出器の一
部を示す概略構成図。
FIG. 1 is a view showing an X-ray image pickup apparatus according to an embodiment of the present invention.
The schematic block diagram which shows a part of X-ray detector which has the sensor element arranged in dimension.

【図2】図1における読み出し回路の概略構成を示す
図。
FIG. 2 is a diagram showing a schematic configuration of a read circuit in FIG.

【図3】図2におけるマルチプレクサ、積分回路の通常
の動作を説明するための図。
3 is a diagram for explaining a normal operation of a multiplexer and an integrating circuit in FIG.

【図4】図2におけるマルチプレクサのスイッチング素
子の動作を説明するための図。
FIG. 4 is a diagram for explaining an operation of a switching element of the multiplexer in FIG.

【図5】図3及び図4におけるモード信号、クロック信
号、スイッチング素子、リセット信号、及び画素信号の
波形及び出力(動作)タイミングを示すタイムチャー
ト。
FIG. 5 is a time chart showing waveforms and output (operation) timings of the mode signal, the clock signal, the switching element, the reset signal, and the pixel signal in FIGS. 3 and 4.

【図6】図2におけるマルチプレクサ、積分回路の2画
素加算時の動作を説明するための図。
FIG. 6 is a diagram for explaining the operation of the multiplexer and the integrating circuit in FIG. 2 when adding two pixels.

【図7】図2におけるマルチプレクサのスイッチング素
子の2画素加算時の動作を説明するための図。
FIG. 7 is a diagram for explaining the operation of the switching element of the multiplexer in FIG. 2 when adding two pixels.

【図8】図6及び図7におけるモード信号、クロック信
号、スイッチング素子、リセット信号、及び画素信号の
波形及び出力(動作)タイミングを示すタイムチャー
ト。
FIG. 8 is a time chart showing waveforms and output (operation) timings of the mode signal, the clock signal, the switching element, the reset signal, and the pixel signal in FIGS. 6 and 7.

【図9】図2におけるマルチプレクサ、積分回路の2画
素加算時の動作を説明するための図。
9 is a diagram for explaining the operation of the multiplexer and the integrating circuit in FIG. 2 when adding two pixels.

【図10】図9におけるクロック信号、スイッチング素
子、リセット信号、及び画素信号の波形及び出力(動
作)タイミングを示すタイムチャート。
10 is a time chart showing waveforms and output (operation) timings of the clock signal, the switching element, the reset signal, and the pixel signal in FIG.

【図11】図1における読み出し回路のその他の構成を
示す図。
11 is a diagram showing another configuration of the read circuit in FIG.

【図12】実施例におけるセンサ、読み出しライン、及
び積分回路を示す模式的構成図。
FIG. 12 is a schematic configuration diagram showing a sensor, a read line, and an integrating circuit in an example.

【図13】ディジタルデコーダ駆動用の駆動パルス電圧
を示す波形図。
FIG. 13 is a waveform diagram showing a drive pulse voltage for driving a digital decoder.

【図14】TFTのVGS−RDS特性を示すグラフ。FIG. 14 is a graph showing VGS-RDS characteristics of TFT.

【図15】第2実施例におけるマイクロプロセッサ19
の処理の一例を示す概略フローチャート。
FIG. 15 is a microprocessor 19 in the second embodiment.
2 is a schematic flowchart showing an example of the above process.

【図16】各センサと積分回路との位置関係を示す図。FIG. 16 is a diagram showing a positional relationship between each sensor and an integrating circuit.

【図17】変形例におけるマイクロプロセッサ11の処
理の一例を示す概略フローチャート。
FIG. 17 is a schematic flowchart showing an example of processing of a microprocessor 11 according to a modified example.

【図18】従来の2次元的に配列されたセンサ要素を有
した放射線平面検出器の一部を示す概略構成図。
FIG. 18 is a schematic configuration diagram showing a part of a radiation plane detector having conventional two-dimensionally arranged sensor elements.

【符号の説明】[Explanation of symbols]

1 X線検出器 2 X線源 3 フォトダイオード 4 蓄積キャパシタ 5 電界効果トランジスタ 6 直流電圧源 10 ディジタルデコーダ 11 マイクロプロセッサ 12 読み出し回路 13 入力部 15a1 〜15a16 アナログマルチプレクサ 16a1 〜16a16 積分回路 17a1 〜17a16 A/D変換器 18 フレームメモリ 19 マイクロプロセッサ 20a1 〜20a16 アンプ 21a1 〜21a16 第1のキャパシタ 22a1 〜22a16 第2のキャパシタ 23a1 〜23a16 第1のスイッチ 24a1 〜24a16 第2のスイッチ L1 〜L2000 スイッチングライン R1 〜R2000 読み出しライン sw1 〜sw2000 スイッチング素子 S1,1 〜S2000,2000 センサ L,H モード信号 C クロック信号 c1 クロックパルス c2 クロックパルス Re1 リセット信号 Re2 リセット信号 RDS TFTのドレイン(D)〜ソース(S)間の抵抗
値 VGS 駆動パルス電圧 Ca 蓄積キャパシタのキャパシタンス RL1〜RL2000 読み出しラインの抵抗値
1 X-ray detector 2 X-ray source 3 Photodiode 4 Storage capacitor 5 Field effect transistor 6 DC voltage source 10 Digital decoder 11 Microprocessor 12 Readout circuit 13 Input section 15a1 to 15a16 Analog multiplexer 16a1 to 16a16 Integration circuit 17a1 to 17a16 A / D converter 18 frame memory 19 microprocessor 20a1 to 20a16 amplifier 21a1 to 21a16 first capacitor 22a1 to 22a16 second capacitor 23a1 to 23a16 first switch 24a1 to 24a16 second switch L1 to L2000 switching line R1 to R2000 reading Line sw1 to sw2000 Switching element S1,1 to S2000,2000 Sensor L, H mode signal C Clock signal c1 Clock pulse c2 Clock pulse Re1 Reset signal Re2 The drain of the set signal RDS TFT (D) ~ source (S) resistance VGS drive pulse voltage Ca resistance capacitance RL1~RL2000 read line of the storage capacitor between

Claims (17)

【特許請求の範囲】[Claims] 【請求項1】 入射した放射線の強度に対応した信号電
荷を蓄積するセンサをマトリクス状に配列させた放射線
検出部を備えた放射線平面検出器において、 前記放射線検出部の複数のセンサの各列毎に設けられた
前記信号電荷読み出し用の複数の読み出しラインと、前
記放射線検出部の各センサで検出された信号電荷を前記
複数の読み出しラインを介して並列に読み出す読み出し
手段と、前記複数の読み出しラインの内の設定された複
数ラインから読み出される複数の信号電荷を1組として
並列に入力し且つその並列入力信号を時系列的な直列信
号に変換する少なくとも1つの変換手段と、この変換手
段の各々の出力経路に介挿され且つ当該変換手段から出
力された直列信号を積分して画素信号を形成する積分手
段とを備えたことを特徴とする放射線平面検出器。
1. A radiation flat panel detector comprising a radiation detecting section in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix, wherein each row of the plurality of sensors of the radiation detecting section is provided. A plurality of reading lines for reading the signal charges, a reading means for reading the signal charges detected by each sensor of the radiation detecting unit in parallel through the plurality of reading lines, and the plurality of reading lines. At least one conversion means for inputting in parallel a plurality of signal charges read out from a plurality of set lines and converting the parallel input signal into a time-series serial signal, and each of the conversion means. And an integrating means for forming a pixel signal by integrating the serial signal output from the converting means and inserted in the output path of the converting means. Radiation flat panel detector.
【請求項2】 前記各変換手段のそれぞれは、前記複数
ラインに対応する複数入力且つ単一出力タイプのマルチ
プレクサを備えた請求項1記載の放射線平面検出器。
2. The radiation plane detector according to claim 1, wherein each of the conversion means includes a multiple input and single output type multiplexer corresponding to the multiple lines.
【請求項3】 前記読み出し手段は、前記各センサ毎に
スイッチング素子を備え、当該各スイッチング素子を駆
動させることにより当該各センサから信号電荷を読み出
すようにした請求項1記載の放射線平面検出器。
3. The radiation plane detector according to claim 1, wherein the read-out means includes a switching element for each sensor, and the signal charge is read out from each sensor by driving each switching element.
【請求項4】 前記センサそれぞれは、前記放射線を受
けて光信号に変換する蛍光面と、前記光信号を信号電荷
として検出するフォトダイオードと、前記信号電荷を蓄
積するキャパシタとを備えるとともに、前記スイッチン
グ素子及び前記センサを薄膜技術により形成した請求項
3記載の放射線平面検出器。
4. Each of the sensors includes a phosphor screen that receives the radiation and converts it into an optical signal, a photodiode that detects the optical signal as a signal charge, and a capacitor that stores the signal charge. The radiation plane detector according to claim 3, wherein the switching element and the sensor are formed by thin film technology.
【請求項5】 前記複数ラインは前記複数の読み出しラ
イン全てに対応し、前記マルチプレクサは1つである請
求項3記載の放射線平面検出器。
5. The radiation plane detector according to claim 3, wherein the plurality of lines correspond to all the plurality of read lines, and the number of the multiplexers is one.
【請求項6】 前記各マルチプレクサは、所定の出力タ
イミングに応じてそれぞれ同時に第1番目の入力ライン
の信号電荷を出力し、以下当該出力タイミングに応じて
順番に第2番目以降の入力ラインを出力するようにした
請求項3記載の放射線平面検出器。
6. Each of the multiplexers simultaneously outputs the signal charge of the first input line in response to a predetermined output timing, and then sequentially outputs the second and subsequent input lines in accordance with the output timing. The radiation plane detector according to claim 3, wherein
【請求項7】 前記各マルチプレクサに対し、当該各マ
ルチプレクサに入力される複数の信号電荷を隣接する複
数個ずつ切り換えて出力させる制御信号を送る切り換え
制御手段を備えた請求項3記載の放射線平面検出器。
7. The radiation plane detection system according to claim 3, further comprising switching control means for sending to each of said multiplexers a control signal for switching and outputting a plurality of adjacent signal charges input to said multiplexers. vessel.
【請求項8】 前記読み出し手段は、前記各スイッチン
グ素子を駆動させることにより前記各センサで検出され
た信号電荷を複数行づつ読み出すとともに、前記切り換
え制御手段は、前記各マルチプレクサに対し、当該各マ
ルチプレクサに入力される複数の信号電荷を、前記行数
に対応する隣接する複数個ずつ切り換えて出力させる制
御信号を送るようにした請求項7記載の放射線平面検出
器。
8. The read-out means reads out the signal charges detected by the respective sensors by driving the respective switching elements in units of a plurality of rows, and the switching control means, with respect to the respective multiplexers, the respective multiplexers. 8. The radiation flat panel detector according to claim 7, wherein a plurality of signal charges input to the switch are output by switching a plurality of adjacent signal charges corresponding to the number of rows.
【請求項9】 前記マルチプレクサ各々の出力経路に介
挿された積分手段それぞれを、前記各マルチプレクサか
ら所定個数の信号電荷が出力されるタイミングに応じて
リセットするリセット信号を当該各積分手段に送るリセ
ット制御手段を備えた請求項3記載の放射線平面検出
器。
9. A reset signal for resetting each of the integrators inserted in the output path of each of the multiplexers according to the timing at which a predetermined number of signal charges are output from each of the multiplexers. The radiation plane detector according to claim 3, further comprising control means.
【請求項10】 入射した放射線の強度に対応した信号
電荷を蓄積するセンサをマトリクス状に配列させた放射
線検出部と、前記放射線検出部の複数のセンサの各列毎
に設けられた前記信号電荷読み出し用の複数の読み出し
ラインと、前記放射線検出部の各センサ毎に設けられた
スイッチング素子と、前記各スイッチング素子に駆動パ
ルスを供給して当該スイッチング素子を駆動させること
により、前記各センサで検出された信号電荷を前記読み
出しラインを介して読み出す読み出し制御手段と、この
読み出し手段により読み出された信号電荷に基づいて得
られた画素信号をディジタル画像信号に変換する信号変
換手段とを備えた放射線平面検出器であって、 前記複数の読み出しライン毎に設けられ、当該読み出し
ラインを介して読み出された信号電荷を積分し前記画素
信号を形成する積分手段と、フレームレートを変更する
フレームレート変更手段とを備えるとともに、 前記読み出し制御手段は、前記フレームレートの変更に
応じて前記駆動パルスの波高値を制御する手段を備えた
ことを特徴とする放射線平面検出器。
10. A radiation detection unit in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix, and the signal charges provided for each column of the plurality of sensors of the radiation detection unit. A plurality of read lines for reading, a switching element provided for each sensor of the radiation detection unit, and a driving pulse is supplied to each switching element to drive the switching element, thereby detecting by each sensor. Radiation provided with readout control means for reading out the generated signal charges through the readout line, and signal conversion means for converting pixel signals obtained based on the signal charges read out by the readout means into digital image signals. A flat panel detector, which is provided for each of the plurality of read lines and is read through the read lines. In addition to an integration unit that integrates the signal charge to form the pixel signal and a frame rate changing unit that changes the frame rate, the read control unit changes the peak value of the drive pulse according to the change of the frame rate. A radiation plane detector comprising means for controlling.
【請求項11】 入射した放射線の強度に対応した信号
電荷を蓄積するセンサをマトリクス状に配列させた放射
線検出部と、前記放射線検出部の複数のセンサの各列毎
に設けられた前記信号電荷読み出し用の複数の読み出し
ラインと、前記放射線検出部の各センサ毎に設けられた
スイッチング素子と、前記各スイッチング素子に駆動パ
ルスを供給して当該スイッチング素子を駆動させること
により、前記各センサで検出された信号電荷を前記複数
の読み出しラインを介して並列に読み出す読み出し制御
手段と、この読み出し手段により読み出された信号電荷
に基づいて得られた画素信号を所定のフレームレートに
応じてサンプリングしてディジタル画像信号に変換する
信号変換手段とを備えた放射線平面検出器であって、
前記複数の読み出しラインの内の設定された複数ライン
から読み出される複数の信号電荷を1組として並列に入
力し且つその並列入力信号を時系列的な直列信号に変換
する少なくとも1つの変換手段と、この変換手段の各々
の出力経路に介挿され且つ当該変換手段から出力された
直列信号を積分して前記画素信号を形成する積分手段
と、前記フレームレートを変更するフレームレート変更
手段とを備えるとともに、 前記読み出し制御手段は、前記フレームレートの変更に
応じて前記駆動パルスの波高値を制御する手段を備えた
ことを特徴とする放射線平面検出器。
11. A radiation detection unit in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix, and the signal charges provided for each column of the plurality of sensors of the radiation detection unit. A plurality of read lines for reading, a switching element provided for each sensor of the radiation detection unit, and a driving pulse is supplied to each switching element to drive the switching element, thereby detecting by each sensor. The readout control means for reading out the generated signal charges in parallel through the plurality of readout lines, and the pixel signal obtained based on the signal charges read out by the readout means are sampled according to a predetermined frame rate. A radiation plane detector comprising a signal converting means for converting into a digital image signal,
At least one conversion means for inputting in parallel a plurality of signal charges read from a plurality of set lines out of the plurality of read lines and converting the parallel input signals into a time-series serial signal; In addition to the integration means that is inserted into each output path of the conversion means and that integrates the serial signal output from the conversion means to form the pixel signal, and the frame rate change means that changes the frame rate. The radiation plane detector is characterized in that the read control means includes means for controlling the peak value of the drive pulse according to the change of the frame rate.
【請求項12】 前記スイッチング素子は薄膜トランジ
スタである請求項10又は11記載の放射線平面検出
器。
12. The radiation plane detector according to claim 10, wherein the switching element is a thin film transistor.
【請求項13】 前記波高値制御手段は、前記フレーム
レート変更手段により当該フレームレートが現在のフレ
ームレートに比べて速いレートに変更された場合に、前
記駆動パルスの波高値を現在の波高値に比べて高く設定
するようにした請求項10記載の放射線平面検出器。
13. The crest value control means sets the crest value of the drive pulse to the current crest value when the frame rate changing means changes the frame rate to a rate higher than the current frame rate. The radiation plane detector according to claim 10, wherein the radiation plane detector is set higher than the radiation plane detector.
【請求項14】 入射した放射線の強度に対応した信号
電荷を蓄積するセンサをマトリクス状に配列させた放射
線検出部を備えた放射線平面検出器において、 前記放射線検出部の複数のセンサの各列毎に設けられた
前記信号電荷読み出し用の複数の読み出しラインと、前
記放射線検出部の各センサ毎に設けられたスイッチング
素子と、前記各スイッチング素子に駆動パルスを供給し
て当該スイッチング素子を駆動させることにより、前記
各センサで検出された信号電荷を前記読み出しラインを
介して読み出す読み出し制御手段と、前記読み出しライ
ン毎に設けられ、当該読み出しラインを介して読み出さ
れた信号電荷を積分して画素信号を形成する積分手段と
を備えるとともに、 前記読み出し制御手段は、前記放射線検出部の複数のセ
ンサの各行から前記積分手段までの距離に応じて前記駆
動パルスの波高値を制御する手段を備え、この波高値の
制御により前記積分手段に送られる各放射線検出部の信
号電荷の時定数を略一定の値に設定したことを特徴とす
る放射線平面検出器。
14. A radiation flat panel detector comprising a radiation detecting section in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix, wherein each row of the plurality of sensors of the radiation detecting section is provided. A plurality of reading lines for reading the signal charges provided in the switching element, a switching element provided for each sensor of the radiation detecting section, and a drive pulse supplied to each switching element to drive the switching element. The read control means for reading the signal charge detected by each sensor through the read line and the pixel charge by integrating the signal charge read through the read line by the read control means. And a read-out control means of the plurality of sensors of the radiation detection unit. A means for controlling the crest value of the drive pulse according to the distance from the row to the integrating means is provided, and the time constant of the signal charge of each radiation detecting section sent to the integrating means is controlled by this crest value to be substantially constant. A radiation plane detector characterized by being set to a value.
【請求項15】 入射した放射線の強度に対応した信号
電荷を蓄積するセンサをマトリクス状に配列させた放射
線検出部を備えた放射線平面検出器において、 前記放射線検出部の複数のセンサの各列毎に設けられた
前記信号電荷読み出し用の複数の読み出しラインと、前
記放射線検出部の各センサ毎に設けられたスイッチング
素子と、前記各スイッチング素子に駆動パルスを供給し
て当該スイッチング素子を駆動させることにより、前記
各センサで検出された信号電荷を前記複数の読み出しラ
インを介して並列に読み出す読み出し制御手段と、前記
複数の読み出しラインの内の設定された複数ラインから
読み出される複数の信号電荷を1組として並列に入力し
且つその並列入力信号を時系列的な直列信号に変換する
少なくとも1つの変換手段と、この変換手段の各々の出
力経路に介挿され且つ当該変換手段から出力された直列
信号を積分して画素信号を形成する積分手段とを備える
とともに、 前記読み出し制御手段は、前記放射線検出部の複数のセ
ンサの各行から前記積分手段までの距離に応じて前記駆
動パルスの波高値を制御する手段を備え、この波高値の
制御により前記積分手段に送られる各放射線検出部の信
号電荷の時定数を略一定の値に設定したことを特徴とす
る放射線平面検出器。
15. A radiation flat panel detector comprising a radiation detecting section in which sensors for accumulating signal charges corresponding to the intensity of incident radiation are arranged in a matrix, wherein each row of the plurality of sensors of the radiation detecting section is arranged. A plurality of reading lines for reading the signal charges provided in the switching element, a switching element provided for each sensor of the radiation detecting section, and a drive pulse supplied to each switching element to drive the switching element. The read control means for reading the signal charges detected by the respective sensors in parallel via the plurality of read lines, and the plurality of signal charges read from the set plurality of read lines among the plurality of read lines At least one conversion means for inputting in parallel as a set and converting the parallel input signals into time-series serial signals , And an integrating means that is inserted into each output path of the converting means and that integrates the serial signals output from the converting means to form a pixel signal, and the read control means is provided for the radiation detecting section. A means for controlling the crest value of the drive pulse according to the distance from each row of a plurality of sensors to the integrating means is provided, and the time constant of the signal charge of each radiation detection unit sent to the integrating means by the control of this crest value. The radiation plane detector is characterized in that is set to a substantially constant value.
【請求項16】 前記スイッチング素子は薄膜トランジ
スタである請求項14又は15記載の放射線平面検出
器。
16. The radiation plane detector according to claim 14, wherein the switching element is a thin film transistor.
【請求項17】 入射した被検体を透過したX線等の放
射線の強度に対応した信号電荷を蓄積するセンサをマト
リクス状に配列させた放射線検出部を備え、前記信号電
荷に基づいて得られた画素信号に基づいて前記被検体内
を撮像するようにした放射線撮像装置において、 前記放射線検出部の複数のセンサの各列毎に設けられた
前記信号電荷読み出し用の複数の読み出しラインと、前
記放射線検出部の各センサで検出された信号電荷を前記
複数の読み出しラインを介して並列に読み出す読み出し
手段と、前記複数の読み出しラインの内の設定された複
数ラインから読み出される複数の信号電荷を1組として
並列に入力し且つその並列入力信号を時系列的な直列信
号に変換する少なくとも1つの変換手段と、この変換手
段の各々の出力経路に介挿され且つ当該変換手段から出
力された直列信号を積分して前記画素信号を形成する積
分手段とを備えたことを特徴とする放射線撮像装置。
17. A radiation detecting section, in which sensors for accumulating signal charges corresponding to the intensity of radiation such as X-rays transmitted through an incident subject are arranged in a matrix, and is obtained based on the signal charges. In a radiation imaging apparatus configured to image the inside of the subject based on pixel signals, a plurality of read lines for reading the signal charges provided for each column of the plurality of sensors of the radiation detection unit, and the radiation A reading unit that reads the signal charges detected by the respective sensors of the detection unit in parallel through the plurality of reading lines, and a set of a plurality of signal charges that are read from a plurality of set reading lines of the plurality of reading lines. At least one conversion means for inputting in parallel and converting the parallel input signal into a time-series serial signal, and an output path of each of the conversion means. It is and radiation imaging apparatus by integrating the serial signal output from the converting means, characterized in that it comprises an integration means for forming the pixel signal.
JP7169041A 1995-07-04 1995-07-04 Radiation plane detection device and radiation image pickup device Pending JPH0921879A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7169041A JPH0921879A (en) 1995-07-04 1995-07-04 Radiation plane detection device and radiation image pickup device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7169041A JPH0921879A (en) 1995-07-04 1995-07-04 Radiation plane detection device and radiation image pickup device

Publications (1)

Publication Number Publication Date
JPH0921879A true JPH0921879A (en) 1997-01-21

Family

ID=15879228

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7169041A Pending JPH0921879A (en) 1995-07-04 1995-07-04 Radiation plane detection device and radiation image pickup device

Country Status (1)

Country Link
JP (1) JPH0921879A (en)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001013140A1 (en) * 1999-08-16 2001-02-22 Siemens Aktiengesellschaft Data reading device for a ct apparatus with a multi-tier detector system
JP2002152599A (en) * 2000-11-06 2002-05-24 Canon Inc Image pickup device
JP2005114667A (en) * 2003-10-10 2005-04-28 Fuji Photo Film Co Ltd Signal detection method and device
JP2005524466A (en) * 2002-05-07 2005-08-18 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Apparatus and method for reducing image artifacts
JP2007050053A (en) * 2005-08-16 2007-03-01 Canon Inc Radiographic equipment, its control method and radiographic system
JP2008064664A (en) * 2006-09-08 2008-03-21 Mitsubishi Electric Corp Dose distribution measuring apparatus for charged particle beam
US7538327B2 (en) 2006-01-24 2009-05-26 Canon Kabushiki Kaisha Electronic apparatus and method of controlling same
JP2009130582A (en) * 2007-11-22 2009-06-11 Nikon Corp Solid-state imaging apparatus, and electronic camera
JP2013132035A (en) * 2011-12-22 2013-07-04 Fujifilm Corp Radiation image detector, radiation image capturing device, and radiation image capturing system
JP2018014682A (en) * 2016-07-22 2018-01-25 キヤノン株式会社 Radiation imaging device, radiation imaging system, and control method and program thereof

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001013140A1 (en) * 1999-08-16 2001-02-22 Siemens Aktiengesellschaft Data reading device for a ct apparatus with a multi-tier detector system
JP2002152599A (en) * 2000-11-06 2002-05-24 Canon Inc Image pickup device
JP2005524466A (en) * 2002-05-07 2005-08-18 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Apparatus and method for reducing image artifacts
JP2005114667A (en) * 2003-10-10 2005-04-28 Fuji Photo Film Co Ltd Signal detection method and device
JP4619640B2 (en) * 2003-10-10 2011-01-26 富士フイルム株式会社 Signal detection method and apparatus
JP2007050053A (en) * 2005-08-16 2007-03-01 Canon Inc Radiographic equipment, its control method and radiographic system
US7538327B2 (en) 2006-01-24 2009-05-26 Canon Kabushiki Kaisha Electronic apparatus and method of controlling same
JP2008064664A (en) * 2006-09-08 2008-03-21 Mitsubishi Electric Corp Dose distribution measuring apparatus for charged particle beam
JP2009130582A (en) * 2007-11-22 2009-06-11 Nikon Corp Solid-state imaging apparatus, and electronic camera
JP2013132035A (en) * 2011-12-22 2013-07-04 Fujifilm Corp Radiation image detector, radiation image capturing device, and radiation image capturing system
US8853645B2 (en) 2011-12-22 2014-10-07 Fujifilm Corporation Radiographic image detector, radiographic imaging apparatus, radiographic imaging system
JP2018014682A (en) * 2016-07-22 2018-01-25 キヤノン株式会社 Radiation imaging device, radiation imaging system, and control method and program thereof
US10751022B2 (en) 2016-07-22 2020-08-25 Canon Kabushiki Kaisha Radiation image capturing apparatus and radiation image capturing system, and control methods therefor

Similar Documents

Publication Publication Date Title
EP2037674B1 (en) Solid-state imaging device
US20050259170A1 (en) Image sensing apparatus
JP4927669B2 (en) Solid-state imaging device
CN110231693B (en) Image sensor with a plurality of pixels
JP5096946B2 (en) Solid-state imaging device
EP2519932A1 (en) Generating column offset corrections for image sensors
CN111149352B (en) Image pickup apparatus and control method thereof
JP5091695B2 (en) Solid-state imaging device
JP2004297546A (en) Imaging unit
JP4912990B2 (en) Solid-state imaging device
JPH0921879A (en) Radiation plane detection device and radiation image pickup device
JP5155759B2 (en) Solid-state imaging device
JP2001189891A (en) Method for reading sensor element of sensor, and sensor
WO2011081962A1 (en) Generating column offset corrections for image sensors
WO2019049456A1 (en) Radiation imaging apparatus, method for controlling same, and radiation imaging system
JP4782902B2 (en) Multi-mode digital X-ray imaging system
JPH10209868A (en) A/d converting device
JP2016058877A (en) Imaging apparatus and control method thereof
US20040008813A1 (en) Radiological imaging apparatus and radiological imaging method
JP4972569B2 (en) Solid-state imaging device
JP6702058B2 (en) Imaging device
US10746886B2 (en) Radiation imaging apparatus, method of driving the same, and radiation imaging system
JP6393087B2 (en) Imaging device and imaging apparatus
US8872951B2 (en) Method and system for operating an image data collection device
WO2021172167A1 (en) Radiography device, radiography system, drive method for radiography device, and program

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040615

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20041109