JPH04285994A - Liquid crystal display device, and manufacture and inspection thereof - Google Patents

Liquid crystal display device, and manufacture and inspection thereof

Info

Publication number
JPH04285994A
JPH04285994A JP3051017A JP5101791A JPH04285994A JP H04285994 A JPH04285994 A JP H04285994A JP 3051017 A JP3051017 A JP 3051017A JP 5101791 A JP5101791 A JP 5101791A JP H04285994 A JPH04285994 A JP H04285994A
Authority
JP
Japan
Prior art keywords
liquid crystal
thin film
display device
crystal display
tft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3051017A
Other languages
Japanese (ja)
Inventor
Shinichiro Hayashi
慎一郎 林
Fumiaki Emoto
文昭 江本
Koji Senda
耕司 千田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electronics Corp filed Critical Matsushita Electronics Corp
Priority to JP3051017A priority Critical patent/JPH04285994A/en
Publication of JPH04285994A publication Critical patent/JPH04285994A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

PURPOSE:To detect the defect of a thin film transistor (TFT) before an assembling process of a liquid crystal display device by short-circuiting a drain electrode of the TFT in a manufacturing process, and applying voltage data to the short-circuited drain electrode. CONSTITUTION:On the way of a manufacturing process, a drain electrode of a TFT is short-circuited by a short circuit line 12a, voltage data is applied to its drain electrode, and the TFT having a defect is detected by current data or voltage data which flows in a source signal line 9 or a gate signal line 5. For instance, in the case there is a leak between a gate and a drain of the TFT and when the capacity leaks, a current flows through the gate signal line 5, therefore, it is detected by an ammeter or a voltmeter connected to a gate signal output pad. Also, in the case there is a leak between the source and the drain of the TFT, the current flows through the source signal line 9 therefore, it is detected by an ammeter or a voltmeter connected to a source signal output pad.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明はラップトップパソコン等
の表示装置やビデオ一体型カメラのビューファインダに
用いることができる液晶表示装置とその製造方法および
その検査方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device that can be used as a display device for a laptop personal computer or a viewfinder for a video integrated camera, a method for manufacturing the same, and a method for inspecting the same.

【0002】0002

【従来の技術】近年、液晶表示装置は軽量,薄型,低消
費電力あるいは低価格等の特徴を有して、従来のCRT
表示装置に代わって小型,軽量,平板性が要求されるラ
ップトップパソコン、あるいはビデオ一体型カメラ等の
表示装置として用いられている。
[Prior Art] In recent years, liquid crystal display devices have been developed to have features such as being lightweight, thin, low power consumption, and low cost.
Instead of a display device, it is used as a display device for laptop computers that require small size, light weight, and flatness, or video cameras.

【0003】薄膜トランジスタ(Thin  Film
  Transistor:以下、TFTと記す)で液
晶を駆動するアクティブマトリクス方式の液晶表示装置
は表示画素部ごとに設けられたTFTの不良に起因する
画像不良を製造工程途中で検出することは困難であり、
そのため、組立工程を経て液晶表示装置として製造完成
後に画像表示させて検査していた。
[0003]Thin Film Transistor
In active matrix liquid crystal display devices that drive liquid crystal using transistors (hereinafter referred to as TFTs), it is difficult to detect image defects caused by defects in TFTs provided in each display pixel section during the manufacturing process.
Therefore, after completing the manufacturing process as a liquid crystal display device through an assembly process, it was inspected by displaying an image.

【0004】0004

【発明が解決しようとする課題】しかしながら上記の液
晶表示装置およびその製造方法と検査方法では、不良の
TFTを含む液晶表示装置が製造されてしまい歩留まり
の低下、製造コスト高の原因になっていた。
[Problems to be Solved by the Invention] However, with the above-mentioned liquid crystal display device and its manufacturing method and inspection method, liquid crystal display devices containing defective TFTs are manufactured, which causes a decrease in yield and an increase in manufacturing costs. .

【0005】本発明は上記課題を解決するもので、組立
工程前にTFTの不良を検出することができる液晶表示
装置およびその製造方法と検査方法を提供することを目
的とする。
The present invention has been made to solve the above-mentioned problems, and an object of the present invention is to provide a liquid crystal display device, a method for manufacturing the same, and a method for inspecting the same, in which defects in TFTs can be detected before the assembly process.

【0006】[0006]

【課題を解決するための手段】本発明は上記目的を達成
するために、液晶表示装置の製造工程途中において、T
FTのドレイン電極を短絡し、その短絡されたドレイン
電極に電圧データを印加しソース信号線あるいはゲート
信号線に流れる電流データまたは電圧データで検査する
構成により、TFTの欠陥を検出する構成による。
[Means for Solving the Problems] In order to achieve the above object, the present invention provides a T
This configuration detects defects in the TFT by short-circuiting the drain electrodes of the FT, applying voltage data to the short-circuited drain electrodes, and inspecting the current data or voltage data flowing through the source signal line or gate signal line.

【0007】また、検査回路を内蔵してTFTの検査コ
スト削減を実現すると共に、冗長性を持たせるために欠
陥を有するTFTを、検査回路を構成する電界効果トラ
ンジスタで置き換える手段を有する構成による。
[0007] Furthermore, the present invention has a structure that includes a built-in test circuit to realize a reduction in TFT test costs, and has means for replacing defective TFTs with field effect transistors constituting the test circuit in order to provide redundancy.

【0008】[0008]

【作用】この構成によって、液晶表示装置の組立工程前
にTFTの不良を検出することが可能になる。また、不
良を救済することができる。その結果、組立歩留まりの
向上や製造コストの削減ができ、信頼性の高い液晶表示
装置が製造できる。
[Operation] With this configuration, it is possible to detect defects in the TFT before the assembly process of the liquid crystal display device. Furthermore, defects can be repaired. As a result, assembly yield can be improved and manufacturing costs can be reduced, and a highly reliable liquid crystal display device can be manufactured.

【0009】[0009]

【実施例】以下、本発明の一実施例を、図面を参照しな
がら説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings.

【0010】図1〜図15はこの発明の液晶表示装置の
製造方法における一実施例を説明するための要部の工程
順断面図、図16はこの実施例で作製された液晶表示装
置の画素部の一部平面図、図17はこの実施例で作製さ
れた液晶表示装置の等価回路図である。また、図18は
この発明の液晶表示装置の検査方法における一実施例を
説明するための製造工程途中の等価回路図、図19は図
18の等価回路図を説明するための要部平面図である。 さらに、図20はこの発明の第3の発明の一実施例にお
ける液晶表示装置を説明するための等価回路構成図を示
し、図7はこの発明の第4の発明の一実施例における液
晶表示装置を説明するための等価回路構成図を示す。
1 to 15 are step-by-step cross-sectional views of essential parts for explaining one embodiment of the method for manufacturing a liquid crystal display device of the present invention, and FIG. 16 is a pixel of a liquid crystal display device manufactured by this embodiment. FIG. 17 is an equivalent circuit diagram of the liquid crystal display device manufactured in this example. Further, FIG. 18 is an equivalent circuit diagram in the middle of the manufacturing process for explaining one embodiment of the inspection method for a liquid crystal display device of the present invention, and FIG. 19 is a principal part plan view for explaining the equivalent circuit diagram of FIG. 18. be. Further, FIG. 20 shows an equivalent circuit configuration diagram for explaining a liquid crystal display device according to an embodiment of the third aspect of the present invention, and FIG. 7 shows a liquid crystal display device according to an embodiment of the fourth aspect of the present invention. An equivalent circuit configuration diagram is shown for explaining.

【0011】図1〜図21において、1は石英基板、2
はトランジスタ領域、2sはソース領域、2dはドレイ
ン領域、2iはチャネル領域、3はゲート酸化膜、3a
は熱酸化シリコン層、4はゲート電極、5はゲート信号
線、5pはゲート信号出力パッド、6は層間絶縁膜、7
はソースコンタクト、7Wはソースコンタクト用窓、8
はドレインコンタクト、8Wはドレインコンタクト用窓
、9はソース信号線、9pはソース信号出力パッド、1
0はボンディングパッド、11は酸化防止膜、12はコ
ンタクト膜、12aはショート線、12pは信号入力パ
ッド、13は画素電極、14は保護膜、15は液晶配向
膜、16は上面ガラス板、17は共通電極、18は第2
の液晶配向膜、19はスペーサ、20は液晶、21は画
素部、22は垂直走査回路、23は水平走査回路、24
は垂直検査回路、24Hは垂直検査用HI電源入力パッ
ド、24Lは垂直検査用LO電源入力パッド、24pは
垂直検査出力パッド、25は水平検査回路、25Hは水
平検査用HI電源入力パッド、25Lは水平検査用LO
電源入力パッド、25pは水平検査出力パッド、連絡線
26である。
In FIGS. 1 to 21, 1 is a quartz substrate; 2 is a quartz substrate;
is a transistor region, 2s is a source region, 2d is a drain region, 2i is a channel region, 3 is a gate oxide film, 3a
is a thermally oxidized silicon layer, 4 is a gate electrode, 5 is a gate signal line, 5p is a gate signal output pad, 6 is an interlayer insulating film, 7
is the source contact, 7W is the source contact window, 8
is the drain contact, 8W is the drain contact window, 9 is the source signal line, 9p is the source signal output pad, 1
0 is a bonding pad, 11 is an antioxidant film, 12 is a contact film, 12a is a short line, 12p is a signal input pad, 13 is a pixel electrode, 14 is a protective film, 15 is a liquid crystal alignment film, 16 is a top glass plate, 17 is the common electrode, 18 is the second
19 is a spacer, 20 is a liquid crystal, 21 is a pixel portion, 22 is a vertical scanning circuit, 23 is a horizontal scanning circuit, 24
is a vertical test circuit, 24H is a HI power input pad for vertical test, 24L is a LO power input pad for vertical test, 24p is a vertical test output pad, 25 is a horizontal test circuit, 25H is a HI power input pad for horizontal test, 25L is a LO for horizontal inspection
A power supply input pad 25p is a horizontal inspection output pad and a connection line 26.

【0012】まず、図1に示すように、石英基板1上に
低圧CVD(Chemical  VaporDepo
sition)装置により厚さ0.2μm程度のポリシ
リコン層を形成し、フォトレジストをマスクとして、プ
ラズマエッチング装置によりトランジスタ領域2を形成
する。
First, as shown in FIG.
A polysilicon layer having a thickness of about 0.2 μm is formed using a photoresist (photoresist) device, and a transistor region 2 is formed using a plasma etching device using a photoresist as a mask.

【0013】次に図2に示すように、熱酸化により厚さ
0.1μm程度の熱酸化シリコン層3aを形成し、さら
にその上に、図3に示すように低圧CVD装置により厚
さ0.3μm程度のポリシリコン層を形成し、フォトレ
ジストをマスクとして、プラズマエッチング装置により
ゲート電極4と、図17に示すゲート信号線5と図18
に示すゲート信号出力パッド5pを形成する。
Next, as shown in FIG. 2, a thermally oxidized silicon layer 3a having a thickness of approximately 0.1 μm is formed by thermal oxidation, and then a thermally oxidized silicon layer 3a having a thickness of approximately 0.1 μm is formed using a low-pressure CVD apparatus as shown in FIG. A polysilicon layer of approximately 3 μm is formed, and using a photoresist as a mask, a plasma etching device is used to form the gate electrode 4, the gate signal line 5 shown in FIG. 17, and the gate signal line 5 shown in FIG.
A gate signal output pad 5p shown in is formed.

【0014】次に図4に示すように、フォトレジストを
マスクとして、反応性イオンエッチング装置によりゲー
ト電極4の下以外の熱酸化シリコン層3aを除去し、ゲ
ート酸化膜3を形成する。
Next, as shown in FIG. 4, using a photoresist as a mask, the thermally oxidized silicon layer 3a except under the gate electrode 4 is removed using a reactive ion etching device to form a gate oxide film 3.

【0015】そして、図5に示すようにフォトレジスト
をマスクとしてトランジスタ領域2上に、P+またはA
s+をイオン注入し、n+領域のソース領域2sとドレ
イン領域2d、そしてチャネル領域2iを形成する。
Then, as shown in FIG. 5, P+ or A is formed on the transistor region 2 using a photoresist as a mask.
S+ ions are implanted to form an n+ region source region 2s, drain region 2d, and channel region 2i.

【0016】この後図6に示すように、常圧CVD装置
により厚さ1μm程度のNSG(Non−doped 
 Silica  Glass)層を形成し、フォトレ
ジストをマスクとして、反応性イオンエッチング装置に
より、ソースコンタクト用窓7Wとドレインコンタクト
用窓8Wとを有する層間絶縁膜6を形成する。
After that, as shown in FIG. 6, NSG (Non-doped
An interlayer insulating film 6 having a source contact window 7W and a drain contact window 8W is formed using a reactive ion etching apparatus using a photoresist as a mask.

【0017】次に、図7に示すように、DCバイアスス
パッタ装置により厚さ1μm程度のAl−Si合金層を
形成し、フォトレジストをマスクとしてウェットエッチ
ング装置により、ソースコンタクト7,ドレインコンタ
クト8とソース信号線9を形成すると同時に、図18に
示すソース信号出力パッド9pと図17に示すボンディ
ングパッド10を形成する。
Next, as shown in FIG. 7, an Al-Si alloy layer with a thickness of about 1 μm is formed using a DC bias sputtering device, and a source contact 7 and a drain contact 8 are formed using a wet etching device using a photoresist as a mask. At the same time as forming source signal line 9, source signal output pad 9p shown in FIG. 18 and bonding pad 10 shown in FIG. 17 are formed.

【0018】そして、画素電極13として、例えば、I
TO(Indium Tin  Oxide)等の酸化
膜を用いるために酸化膜の作成時にAl−Si合金が酸
化されないように、図8に示すようにソースコンタクト
7およびソース信号線9上にはプラズマCVD装置によ
り厚さ0.2μm程度の窒化シリコン層を形成後、フォ
トレジストをマスクとしてウェットエッチング装置によ
り、酸化防止膜11を形成する。
As the pixel electrode 13, for example, I
Since an oxide film such as TO (Indium Tin Oxide) is used, in order to prevent the Al-Si alloy from being oxidized when forming the oxide film, as shown in FIG. After forming a silicon nitride layer with a thickness of about 0.2 μm, an anti-oxidation film 11 is formed using a wet etching device using a photoresist as a mask.

【0019】このようなCMOSプロセスにより、図1
7に示すような画素部21中の薄膜トランジスタ部分お
よび垂直走査回路22と水平走査回路23とが形成され
TFT工程を終了する。
With such a CMOS process, FIG.
A thin film transistor portion in the pixel portion 21, a vertical scanning circuit 22, and a horizontal scanning circuit 23 as shown in 7 are formed, and the TFT process is completed.

【0020】この後画素電極工程に入り、図9に示すよ
うに、酸化されにくい金属、例えば、Cr膜やNi膜を
高周波マグネトロンスパッタ装置により厚さ0.2μm
程度形成した後、フォトレジストをマスクとしてウェッ
トエッチング装置により、全画素のドレイン電極を短絡
するようにショート線12aおよび図18に示す信号入
力用パッド12pを形成する。またその要部平面図を図
19に示す。
After this, the pixel electrode process begins, and as shown in FIG. 9, a metal that is difficult to oxidize, such as a Cr film or a Ni film, is sputtered to a thickness of 0.2 μm using a high frequency magnetron sputtering device.
After this, a short line 12a and a signal input pad 12p shown in FIG. 18 are formed using a wet etching apparatus using a photoresist as a mask so as to short-circuit the drain electrodes of all pixels. Further, a plan view of the main part is shown in FIG.

【0021】この状態でTFTの検査を行なう。すなわ
ち、この発明の検査方法を実施することができる。
In this state, the TFT is inspected. That is, the inspection method of the present invention can be implemented.

【0022】図18と図19を参照してこの発明の第2
の発明の一実施例を説明すると、信号入力用パッド12
pに駆動電圧を印加すると不良TFTがあるとソース信
号線5やゲート信号線9に電流が流れ、ゲート信号出力
パッド5pやソース信号出力パッド9pに接続した電流
計あるいは電圧計により検出できる。
Referring to FIGS. 18 and 19, the second aspect of the present invention
To explain one embodiment of the invention, the signal input pad 12
When a driving voltage is applied to p, if there is a defective TFT, a current flows through the source signal line 5 and gate signal line 9, which can be detected by an ammeter or voltmeter connected to the gate signal output pad 5p and the source signal output pad 9p.

【0023】例えば、TFTのゲートとドレイン間にリ
ークがある場合や容量がリークしているとゲート信号線
5を通して電流が流れるので、ゲート信号出力パッド5
pに接続した電流計あるいは電圧計により検出する。
For example, if there is a leak between the gate and drain of the TFT or if there is a leak in the capacitance, current will flow through the gate signal line 5, so the gate signal output pad 5
Detected by an ammeter or voltmeter connected to p.

【0024】また、TFTのソースとドレイン間がリー
クしている場合にはソース信号線9を通して電流が流れ
るので、ソース信号出力パッド9pに接続した電流計あ
るいは電圧計により検出する。
Furthermore, if there is a leak between the source and drain of the TFT, a current flows through the source signal line 9, so it is detected by an ammeter or voltmeter connected to the source signal output pad 9p.

【0025】このようにしてTFTの検査を終えた後、
図10に示すように、ショート線12aをフォトレジス
トをマスクとしてウェットエッチング装置により、ドレ
インコンタクト8上のみに残しコンタクト膜12を形成
する。
After completing the TFT inspection in this way,
As shown in FIG. 10, a contact film 12 is formed by leaving the short line 12a only on the drain contact 8 using a wet etching device using a photoresist as a mask.

【0026】そして、図11に示すように高周波マグネ
トロンスパッタ装置により厚さ0.1μm程度のITO
膜を形成した後、フォトレジストをマスクとしてウェッ
トエッチング装置により、画素電極13を形成する。
Then, as shown in FIG. 11, ITO with a thickness of about 0.1 μm was deposited using a high-frequency magnetron sputtering device.
After forming the film, the pixel electrode 13 is formed using a wet etching device using the photoresist as a mask.

【0027】最後に、図12に示すようにスピンコート
装置により厚さ0.3μm程度のSOG(Spin  
on  Glass)による保護膜14を形成する。
Finally, as shown in FIG. 12, SOG (Spin
On Glass), a protective film 14 is formed.

【0028】以上のようにして画素電極工程を終え、図
16に示すような画素部21が形成される。
The pixel electrode process is completed as described above, and the pixel portion 21 as shown in FIG. 16 is formed.

【0029】この後、液晶工程により画素部21上に、
図13に示すようにポリイミドによる液晶配向膜15を
形成しラビングする。
After that, on the pixel part 21 by the liquid crystal process,
As shown in FIG. 13, a liquid crystal alignment film 15 made of polyimide is formed and rubbed.

【0030】一方、図14に示すように上面ガラス板1
6上にはITO膜等の共通電極17を形成し、さらにそ
の上に第2の液晶配向膜18を形成しラビングした後、
石英基板1と対向するように接着剤を兼ねた図17に示
すスペーサ19により接着する。
On the other hand, as shown in FIG.
A common electrode 17 such as an ITO film is formed on the common electrode 17, and a second liquid crystal alignment film 18 is further formed on the common electrode 17 and rubbed.
It is bonded so as to face the quartz substrate 1 using a spacer 19 shown in FIG. 17 which also serves as an adhesive.

【0031】そして図15に示すように液晶20を注入
後封止して液晶表示装置が製造される。
Then, as shown in FIG. 15, liquid crystal 20 is injected and sealed to manufacture a liquid crystal display device.

【0032】以上のようにこの実施例によれば、液晶表
示装置の組立工程前にTFTの不良を検出することが可
能になる。
As described above, according to this embodiment, it is possible to detect defects in TFTs before the assembly process of a liquid crystal display device.

【0033】なお、この実施例ではTFTのドレイン電
極を短絡するためにCrやNiによるコンタクト膜形成
工程時に一時的にショート線12aを作成したが、特に
、ドレイン電極構造はこの実施例のように(ITO/C
r/Al−Si/poly−Si)の4層構造に限定さ
れないので、例えば、(ITO/poly−Si)の2
層構造の場合には画素電極形成時にITOによるショー
ト線を作成してもよく、さらには、新たな工程を設けて
ショート線12aあるいはショート膜を作成してもよい
。すなわち、TFTのドレイン電極が短絡されれば何で
もよい。
In this example, a short line 12a was temporarily created during the process of forming a contact film using Cr or Ni in order to short-circuit the drain electrode of the TFT, but in particular, the drain electrode structure was (ITO/C
r/Al-Si/poly-Si), for example, the 2-layer structure of (ITO/poly-Si)
In the case of a layered structure, a short line using ITO may be created at the time of forming the pixel electrode, or a new process may be provided to create the short line 12a or a short film. That is, anything is possible as long as the drain electrodes of the TFTs are short-circuited.

【0034】また、この実施例では走査回路を同一基板
上に内蔵した場合について説明したが、内蔵しないもの
でも上述したような液晶表示装置の組立工程前にTFT
の不良を検出することが可能になることは言うまでもな
いが、この実施例のように走査回路を同一基板上に内蔵
した場合には、TFTの動作時のオン電流不足を検査す
ることも可能になる。
In this embodiment, the case where the scanning circuit is built in on the same substrate has been explained, but even in the case where the scanning circuit is not built in, the TFT
Needless to say, it is possible to detect defects in the TFT, but if the scanning circuit is built on the same substrate as in this example, it is also possible to inspect for insufficient on-current during TFT operation. Become.

【0035】図18を参照して、TFTの動作時のオン
電流不足を検査するには垂直走査回路22と水平走査回
路23を順次駆動し、任意時間には1つのTFTのみが
選択された状態で信号入力用パッド12pに駆動電圧を
印加すると、ドレインとソース間に流れるオン電流がソ
ース信号線9を通して流れるのでソース信号出力パッド
9pに接続した電流計あるいは電圧計により検出でき検
査することができる。
Referring to FIG. 18, in order to test for insufficient on-current during TFT operation, vertical scanning circuit 22 and horizontal scanning circuit 23 are sequentially driven, and only one TFT is selected at any given time. When a driving voltage is applied to the signal input pad 12p, the on-current flowing between the drain and source flows through the source signal line 9, so it can be detected and inspected by an ammeter or voltmeter connected to the source signal output pad 9p. .

【0036】さらに、この実施例ではTFTの不良を検
査する方法として、ゲート信号出力パッド5pやソース
信号出力パッド9pに接続した電流計あるいは電圧計に
より検出したが、同一基板上に検査回路を内蔵した場合
でもよい。
Furthermore, in this embodiment, as a method for inspecting TFT defects, detection was performed using an ammeter or a voltmeter connected to the gate signal output pad 5p and the source signal output pad 9p. It is okay if you do.

【0037】すなわち、この発明の検査方法の他の実施
例について、図20を用いて説明する。図20ではこの
発明の第2の発明の一実施例を説明するために用いた図
18に加えて、石英基板1上に検査回路も内蔵したもの
である。
That is, another embodiment of the inspection method of the present invention will be explained using FIG. 20. In addition to FIG. 18 used to explain an embodiment of the second aspect of the present invention, FIG. 20 also shows a built-in test circuit on the quartz substrate 1. In FIG.

【0038】図21を参照して、画素部21を挟んで垂
直走査回路22と水平走査回路23の反対側にそれぞれ
垂直検査回路24と水平検査回路25が形成されている
。これらの検査回路はそれぞれゲート信号線5やソース
信号線9の終端に形成された、電界効果トランジスタと
抵抗と2つの検査電源(HI電源とLO電源)入力パッ
ドおよび検査検出パッドからなり、全体としてNOR回
路を構成している。
Referring to FIG. 21, a vertical inspection circuit 24 and a horizontal inspection circuit 25 are formed on opposite sides of the vertical scanning circuit 22 and the horizontal scanning circuit 23, respectively, with the pixel section 21 in between. These test circuits each consist of a field effect transistor, a resistor, two test power supply (HI power supply and LO power supply) input pads, and a test detection pad formed at the ends of the gate signal line 5 and source signal line 9, and as a whole, It constitutes a NOR circuit.

【0039】すなわち、垂直検査用HI電源入力パッド
24Hと垂直検査用LO電源入力パッド24Lからそれ
ぞれHI電源とLO電源を供給した状態で信号入力用パ
ッド12pに駆動電圧を印加すると、TFTのゲートと
ドレイン間にリークがある場合や容量がリークしている
場合ゲート信号線5に電圧が印加されるので、垂直検査
回路24中の電界効果トランジスタが動作し垂直検査出
力パッド24pには検査用電源のLO電圧が検出される
。TFTが正常動作している場合には電圧がゲート信号
線5に印加されないので電界効果トランジスタは動作し
ない。その結果、垂直検査出力パッド24pには検査用
電源のHI電圧が検出される。
That is, when a driving voltage is applied to the signal input pad 12p while the HI power and LO power are supplied from the vertical inspection HI power input pad 24H and the vertical inspection LO power input pad 24L, the TFT gate and When there is a leak between the drains or when there is a leak in the capacitance, a voltage is applied to the gate signal line 5, so the field effect transistor in the vertical test circuit 24 operates and the vertical test output pad 24p is connected to the test power supply. LO voltage is detected. When the TFT is operating normally, no voltage is applied to the gate signal line 5, so the field effect transistor does not operate. As a result, the HI voltage of the test power supply is detected on the vertical test output pad 24p.

【0040】同様に、水平検査用HI電源入力パッド2
5Hと水平検査用LO電源入力パッド25Lからそれぞ
れHI電源とLO電源を供給して信号入力用パッド12
pに駆動電圧を印加すると、TFTのソースとドレイン
間がリークしている場合には水平検査回路25中の電界
効果トランジスタが動作し水平検査出力パッド25pに
は検査用電源のLO電圧が検出される。TFTが正常動
作している場合には電界効果トランジスタは動作せず、
水平検査出力パッド25pには検査用電源のHI電圧が
検出される。
Similarly, HI power input pad 2 for horizontal inspection
HI power and LO power are supplied from 5H and horizontal inspection LO power input pad 25L, respectively, to the signal input pad 12.
When a driving voltage is applied to p, if there is leakage between the source and drain of the TFT, the field effect transistor in the horizontal inspection circuit 25 operates, and the LO voltage of the inspection power supply is detected at the horizontal inspection output pad 25p. Ru. When the TFT is operating normally, the field effect transistor does not operate.
The HI voltage of the test power source is detected on the horizontal test output pad 25p.

【0041】また、上述したように走査回路を同一基板
上に内蔵した場合にはTFTの動作時のオン電流不足も
全く同様に垂直走査回路22と水平検査回路23を順次
駆動し、任意時間には1つのTFTのみが選択された状
態で水平検査用HI電源入力パッド25Hと水平検査用
LO電源入力パッド25LからそれぞれHI電源とLO
電源を供給して信号入力用パッド12pに駆動電圧を印
加することにより、水平検査出力パッド25pの電圧レ
ベルにより検査することができる。
Furthermore, when the scanning circuit is built on the same substrate as described above, the shortage of on-current during TFT operation can be detected at any time by sequentially driving the vertical scanning circuit 22 and the horizontal inspection circuit 23 in exactly the same way. When only one TFT is selected, the HI power supply and LO power supply are supplied from the horizontal inspection HI power input pad 25H and the horizontal inspection LO power input pad 25L, respectively.
By supplying power and applying a drive voltage to the signal input pad 12p, inspection can be performed based on the voltage level of the horizontal inspection output pad 25p.

【0042】上述の3種類の電源、HI電源,駆動電源
,LO電源はこの順に小さい関係を満たせばTFTの耐
圧内で任意の値をもたせることができるのは言うまでも
ない。
It goes without saying that the three types of power supplies mentioned above, the HI power supply, the drive power supply, and the LO power supply, can have arbitrary values within the withstand voltage of the TFT as long as they satisfy the relationship of decreasing power in this order.

【0043】この実施例では検査回路の構成としてNO
R回路の場合を示したが、特別に限定されるものではな
くOR回路でも、排他的NOR回路でも、排他的OR回
路でもよい。すなわち、HI・LOの比較ができる回路
であればよい。
In this embodiment, the configuration of the test circuit is NO.
Although the case of an R circuit is shown, it is not particularly limited and may be an OR circuit, an exclusive NOR circuit, or an exclusive OR circuit. That is, any circuit that can perform HI/LO comparison may be used.

【0044】次に、この発明の検査方法のさらに他の実
施例について図21を用いて説明する。図21ではこの
発明の第3の発明の一実施例を説明するために用いた図
20に加えて、検査回路を構成する電界効果トランジス
タを画素TFTと置き換えるための手段として連絡線2
6を形成したものである。
Next, still another embodiment of the inspection method of the present invention will be described using FIG. 21. In addition to FIG. 20 used to explain an embodiment of the third aspect of the present invention, FIG.
6 was formed.

【0045】図21を参照して、画素部21と垂直検査
回路24および水平検査回路25とを連絡するために、
2層目のアルミニウム配線を用いて連絡線26が形成さ
れている。検査した結果、不良TFTがあった場合には
この連絡線26を用いて適宜、垂直検査回路24や水平
検査回路25を構成する電界効果トランジスタで置き換
えればよい。
Referring to FIG. 21, in order to connect the pixel section 21 with the vertical inspection circuit 24 and the horizontal inspection circuit 25,
A communication line 26 is formed using the second layer of aluminum wiring. If a defective TFT is found as a result of the inspection, it may be replaced with a field effect transistor constituting the vertical inspection circuit 24 or the horizontal inspection circuit 25 as appropriate using the connecting line 26.

【0046】すなわち、図21に示すような位置Aおよ
びBに不良TFTがある場合には、図21に「×」で示
す点をレーザ光を用いた配線溶融装置で切断し、電界効
果トランジスタで置き換える。
That is, if there are defective TFTs at positions A and B as shown in FIG. 21, the points indicated by "x" in FIG. replace.

【0047】上述の実施例においては、2層目のアルミ
ニウム配線を用いて連絡線26のうち不要な部分を配線
溶融装置で切断することにより、電界効果トランジスタ
で置き換えたが、他の方法でも良いことは言うまでもな
い。
In the above embodiment, the unnecessary portions of the connecting wires 26 were cut using a wiring melting device using the second layer of aluminum wiring, and replaced with field effect transistors, but other methods may also be used. Needless to say.

【0048】例えば、図7中に「×」で示したような連
絡線26の切断箇所を予めヒューズで形成し、電流を流
して不必要な部分を切断しても良いし、また逆に、必要
な部分にのみ連絡線26を形成してもよい。
For example, the cut points of the connecting line 26 as indicated by "X" in FIG. 7 may be formed in advance with a fuse, and the unnecessary portions may be cut off by passing a current, or vice versa. The connecting line 26 may be formed only in necessary parts.

【0049】[0049]

【発明の効果】以上のように本発明は、液晶表示装置の
製造工程途中において、TFTのドレイン電極を短絡し
、その短絡されたドレイン電極に電圧データを印加しソ
ース信号線あるいはゲート信号線に流れる電流データま
たは電圧データで検査する構成により、液晶表示装置の
組立工程前にTFTの不良を検出することが可能になる
As described above, the present invention short-circuits the drain electrodes of TFTs during the manufacturing process of a liquid crystal display device, applies voltage data to the short-circuited drain electrodes, and connects them to source signal lines or gate signal lines. The configuration of testing using flowing current data or voltage data makes it possible to detect defects in TFTs before the assembly process of a liquid crystal display device.

【0050】また、検査回路を内蔵してTFTの検査コ
スト削減を実現すると共に、冗長性をもたせるために欠
陥を有するTFTを、検査回路を構成する電界効果トラ
ンジスタで置き換える手段を備えて製造コストの削減も
達成する。
[0050] In addition, a test circuit is built in to reduce TFT test costs, and manufacturing costs are reduced by providing means for replacing defective TFTs with field effect transistors constituting the test circuit to provide redundancy. It also achieves reductions.

【0051】その結果、組立歩留まりの向上を計った低
価格で、信頼性の高い液晶表示装置を提供できる。
As a result, a low-cost, highly reliable liquid crystal display device with improved assembly yield can be provided.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】この発明の製造方法の一実施例における第1工
程の要部断面図
[Fig. 1] A cross-sectional view of the main part of the first step in an embodiment of the manufacturing method of the present invention.

【図2】同実施例における第2工程の要部断面図[Figure 2] Cross-sectional view of main parts of the second step in the same example

【図3
】同実施例における第3工程の要部断面図
[Figure 3
] Cross-sectional view of main parts of the third step in the same example

【図4】同実
施例における第4工程の要部断面図
[Figure 4] Cross-sectional view of main parts of the fourth step in the same example

【図5】同実施例に
おける第5工程の要部断面図
[Fig. 5] Cross-sectional view of main parts of the fifth step in the same example

【図6】同実施例における
第6工程の要部断面図
[Fig. 6] Cross-sectional view of main parts of the sixth step in the same example

【図7】同実施例における第7工
程の要部断面図
[Figure 7] Cross-sectional view of main parts of the seventh step in the same example

【図8】同実施例における第8工程の要
部断面図
[Fig. 8] Cross-sectional view of main parts of the eighth step in the same example

【図9】同実施例における第9工程の要部断面
[Fig. 9] Cross-sectional view of main parts of the ninth step in the same example

【図10】同実施例における第10工程の要部断面図
FIG. 10: Cross-sectional view of main parts of the 10th step in the same example.

【図11】同実施例における第11工程の要部断面図[Fig. 11] Cross-sectional view of main parts of the 11th step in the same example


図12】同実施例における第12工程の要部断面図
[
Figure 12: Cross-sectional view of main parts of the 12th step in the same example

【図
13】同実施例における第13工程の要部断面図
[Figure 13] Cross-sectional view of main parts of the 13th step in the same example

【図1
4】同実施例における第14工程の要部断面図
[Figure 1
4] Cross-sectional view of main parts of the 14th step in the same example

【図15
】同実施例における第15工程の要部断面図
[Figure 15
] Cross-sectional view of essential parts of the 15th step in the same example

【図16】
図1〜図15に示した実施例で作製された液晶表示装置
の画素部の一部平面図
[Figure 16]
A partial plan view of a pixel portion of a liquid crystal display device manufactured in the examples shown in FIGS. 1 to 15

【図17】図1〜図15に示した実施例で作製された液
晶表示装置の等価回路図
FIG. 17 is an equivalent circuit diagram of a liquid crystal display device manufactured according to the embodiment shown in FIGS. 1 to 15.

【図18】この発明の検査方法の一実施例を説明するた
めの完成前の液晶表示装置の等価回路図
FIG. 18 is an equivalent circuit diagram of an uncompleted liquid crystal display device for explaining an embodiment of the inspection method of the present invention.

【図19】同実
施例を説明するための液晶表示装置の要部平面図
FIG. 19 is a plan view of essential parts of a liquid crystal display device for explaining the same embodiment.

【図20】この発明の検査方法の他の実施例を説明する
ための液晶表示装置の等価回路図
FIG. 20 is an equivalent circuit diagram of a liquid crystal display device for explaining another embodiment of the inspection method of the present invention.

【図21】この発明の検査方法のさらに他の実施例を説
明するための液晶表示装置の等価回路図
FIG. 21 is an equivalent circuit diagram of a liquid crystal display device for explaining still another embodiment of the inspection method of the present invention.

【符号の説明】[Explanation of symbols]

1  石英基板(透光絶縁性基板) 2  トランジスタ領域 2s  ソース領域 2d  ドレイン領域 2i  チャネル領域 3  ゲート酸化膜 3a  熱酸化シリコン層 4  ゲート電極 5  ゲート信号線 5p  ゲート信号出力パッド 6  層間絶縁膜 7  ソースコンタクト 7W  ソースコンタクト用窓 8  ドレインコンタクト 8W  ドレインコンタクト用窓 9  ソース信号線 9p  ソース信号出力パッド 10  ボンディングパッド 11  酸化防止膜 12  コンタクト膜 12a  ショート線 12p  信号入力パッド 13  画素電極 14  保護膜 15  液晶配向膜 16  上面ガラス板 17  共通電極 18  第2の液晶配向膜 19  スペーサ 20  液晶 21  画素部 22  垂直走査回路 23  水平走査回路 24  垂直検査回路 24H  垂直検査用HI電源入力パッド24L  垂
直検査用LO電源入力パッド24p  垂直検査出力パ
ッド 25  水平検査回路 25H  水平検査用HI電源入力パッド25L  水
平検査用LO電源入力パッド25p  水平検査出力パ
ッド 26  連絡線
1 Quartz substrate (transparent insulating substrate) 2 Transistor region 2s Source region 2d Drain region 2i Channel region 3 Gate oxide film 3a Thermal oxidation silicon layer 4 Gate electrode 5 Gate signal line 5p Gate signal output pad 6 Interlayer insulating film 7 Source contact 7W Source contact window 8 Drain contact 8W Drain contact window 9 Source signal line 9p Source signal output pad 10 Bonding pad 11 Anti-oxidation film 12 Contact film 12a Short line 12p Signal input pad 13 Pixel electrode 14 Protective film 15 Liquid crystal alignment film 16 Top glass plate 17 Common electrode 18 Second liquid crystal alignment film 19 Spacer 20 Liquid crystal 21 Pixel section 22 Vertical scanning circuit 23 Horizontal scanning circuit 24 Vertical inspection circuit 24H HI power input pad for vertical inspection 24L LO power input pad for vertical inspection 24p Vertical Inspection output pad 25 Horizontal inspection circuit 25H Horizontal inspection HI power input pad 25L Horizontal inspection LO power input pad 25p Horizontal inspection output pad 26 Connection line

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】透光絶縁性基板上に複数の画素を構成する
要素の一つである薄膜トランジスタを形成した後、その
薄膜トランジスタのドレイン電極を短絡手段で短絡する
工程と、前記薄膜トランジスタの特性を検査する工程と
、前記短絡手段を分断して前記ドレイン電極を独立させ
る工程と、前記透光絶縁性基板上に液晶構体を形成する
工程とを少なくとも有することを特徴とする液晶表示装
置の製造方法。
1. A step of forming a thin film transistor, which is one of the elements constituting a plurality of pixels, on a light-transmitting insulating substrate, and then shorting the drain electrode of the thin film transistor with a shorting means, and inspecting the characteristics of the thin film transistor. A method for manufacturing a liquid crystal display device, comprising at least the steps of: separating the shorting means to make the drain electrode independent; and forming a liquid crystal structure on the light-transmitting insulating substrate.
【請求項2】透光絶縁性基板上に形成された複数の画素
を構成する要素の一つである薄膜トランジスタのドレイ
ン電極を短絡し、その短絡線の一部に信号入力用パッド
を設け、その信号入力用パッドに電圧データ印加手段を
接続し、さらに前記複数の薄膜トランジスタの共通接続
したソース電極またはゲート電極の信号出力用パッドの
それぞれに電圧または電流の検出手段を接続し、前記電
圧データ印加手段から検査データを印加して前記複数の
薄膜トランジスタの特性を同時に検査することを特徴と
する液晶表示装置の検査方法。
2. The drain electrode of a thin film transistor, which is one of the elements constituting a plurality of pixels formed on a light-transmitting insulating substrate, is short-circuited, and a signal input pad is provided on a part of the short-circuit line. A voltage data application means is connected to the signal input pad, and a voltage or current detection means is connected to each of the signal output pads of the commonly connected source electrodes or gate electrodes of the plurality of thin film transistors, and the voltage data application means is connected to the signal input pad. 1. A method for testing a liquid crystal display device, comprising testing the characteristics of the plurality of thin film transistors simultaneously by applying test data from a plurality of thin film transistors.
【請求項3】透光絶縁性基板上に形成された複数の画素
を構成する要素の一つであるそれぞれ共通接続されたソ
ース電極およびゲート電極を有する薄膜トランジスタと
、前記ソース電極とゲート電極のそれぞれの共通接続点
に接続して形成された複数の電界効果トランジスタと、
その電界効果トランジスタのゲート電極への入力信号に
対応して出力信号を出力する前記電界効果トランジスタ
から構成される検査回路とを有することを特徴とする液
晶表示装置。
3. A thin film transistor having a commonly connected source electrode and a gate electrode, each of which is one of the elements constituting a plurality of pixels formed on a light-transmitting insulating substrate, and each of the source electrode and the gate electrode. a plurality of field effect transistors formed by connecting to a common connection point of;
1. A liquid crystal display device comprising: a test circuit comprising the field effect transistor, which outputs an output signal in response to an input signal to a gate electrode of the field effect transistor.
【請求項4】不良の薄膜トランジスタを電界効果トラン
ジスタで置き換えるための手段を有することを特徴とす
る請求項3記載の液晶表示装置。
4. The liquid crystal display device according to claim 3, further comprising means for replacing a defective thin film transistor with a field effect transistor.
JP3051017A 1991-03-15 1991-03-15 Liquid crystal display device, and manufacture and inspection thereof Pending JPH04285994A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3051017A JPH04285994A (en) 1991-03-15 1991-03-15 Liquid crystal display device, and manufacture and inspection thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3051017A JPH04285994A (en) 1991-03-15 1991-03-15 Liquid crystal display device, and manufacture and inspection thereof

Publications (1)

Publication Number Publication Date
JPH04285994A true JPH04285994A (en) 1992-10-12

Family

ID=12875023

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3051017A Pending JPH04285994A (en) 1991-03-15 1991-03-15 Liquid crystal display device, and manufacture and inspection thereof

Country Status (1)

Country Link
JP (1) JPH04285994A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010061147A (en) * 2001-09-07 2010-03-18 Semiconductor Energy Lab Co Ltd Light emitting device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010061147A (en) * 2001-09-07 2010-03-18 Semiconductor Energy Lab Co Ltd Light emitting device
US8947328B2 (en) 2001-09-07 2015-02-03 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and method of driving the same

Similar Documents

Publication Publication Date Title
US7342563B2 (en) Substrate assembly, method of testing the substrate assembly, electrooptical device, method of manufacturing the electrooptical device, and electronic equipment
JP4003471B2 (en) Electro-optical device, electronic apparatus, and method of manufacturing electro-optical device
US5668032A (en) Active matrix ESD protection and testing scheme
JP3379896B2 (en) Liquid crystal display device and inspection method thereof
US6613650B1 (en) Active matrix ESD protection and testing scheme
US7132846B2 (en) Method and apparatus for testing liquid crystal display
US7978278B2 (en) Display apparatus and repair method thereof
EP1008177B1 (en) Improved active matrix esd protection and testing scheme
JP3648976B2 (en) Active matrix substrate, liquid crystal device, electronic apparatus, and inspection method of active matrix substrate
JP2001330850A (en) Liquid crystal display device and its defect rectifying method
JP2001511261A (en) Color filter structure and manufacturing method
JP2006349890A (en) Electro-optical device, manufacturing method thereof, and electronic equipment
JP2011123093A (en) Method for manufacturing electrooptical device
JP2965979B2 (en) Wiring substrate, array substrate of display device, liquid crystal display device provided with array substrate, and method of manufacturing wiring substrate and array substrate
JPH04285994A (en) Liquid crystal display device, and manufacture and inspection thereof
JP3966326B2 (en) Inspection method for active matrix substrate
JPH09230385A (en) Active matrix display device and method for repairing its defect
JP2001356367A (en) Liquid crystal image display device and method for manufacturing semiconductor device for image display device
US6873388B2 (en) Substrate for liquid crystal display, liquid crystal display having the same, and method of manufacturing the same
JP2011013626A (en) Method of manufacturing display
TWI471643B (en) System for display images and fabrication method thereof
JP2002328397A (en) Liquid crystal display panel
KR100965586B1 (en) The dual gate driving liquid crystal display device and the method for fabricating the same
JPH03212620A (en) Active matrix type liquid crystal display device
JP2001264788A (en) Method for connecting wiring electrodes, manufacturing method and defect correcting method for liquid crystal display device substrate, and method for manufacturing liquid crystal display device, and processing device used therefor