JPH04282938A - Communication controller - Google Patents

Communication controller

Info

Publication number
JPH04282938A
JPH04282938A JP3046973A JP4697391A JPH04282938A JP H04282938 A JPH04282938 A JP H04282938A JP 3046973 A JP3046973 A JP 3046973A JP 4697391 A JP4697391 A JP 4697391A JP H04282938 A JPH04282938 A JP H04282938A
Authority
JP
Japan
Prior art keywords
communication
central processing
processing unit
block
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3046973A
Other languages
Japanese (ja)
Other versions
JP3178474B2 (en
Inventor
Hideyuki Ozawa
小澤 英之
Koji Demachi
公二 出町
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP04697391A priority Critical patent/JP3178474B2/en
Publication of JPH04282938A publication Critical patent/JPH04282938A/en
Application granted granted Critical
Publication of JP3178474B2 publication Critical patent/JP3178474B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Computer And Data Communications (AREA)
  • Small-Scale Networks (AREA)
  • Communication Control (AREA)

Abstract

PURPOSE:To warrant simultaneous performance of a data in the unit of blocks between a central processing unit and a communication controller and to quicken the data transmission reception by using an image data area formed by three blocks cyclicly. CONSTITUTION:When an image data area 201 is accessed, an access control function section 203 or a communication control function 204 references a register 202 to identify a block of an area 201 to be accessible. When a block revision request comes from a central processing unit 210 or a series of communication operation of the function section 204 is finished and when two or more accessible blocks are in existence, the setting of bit information of the relevant register 202 is revised. Thus, the contention of the access is eliminated and the simultaneous performance of data in the unit of blocks is warranted and data transmission reception is quickened.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は、通信媒体により相互に
接続された複数の情報処理装置の内部に設置される通信
制御装置に関し、詳しくは、情報処理装置内の中央処理
装置と通信制御装置との間におけるデータ授受の制御方
式を改善するものである。
[Field of Industrial Application] The present invention relates to a communication control device installed inside a plurality of information processing devices interconnected by a communication medium, and more specifically to a central processing device and a communication control device in the information processing device. This is to improve the control method for data exchange between

【0002】0002

【従来の技術】複数の情報処理装置がバス型の通信媒体
により相互に接続された通信システムの一般的な例を図
3に示す。この図の例は、通信媒体1に情報処理装置2
1,22,23,24が接続される通信システムであり
、システム内の各情報処理処理装置は、他の全ての装置
とデータを共用するために、順次、サイクリックな同報
通信を行う。各々の情報処理装置21,22,23,2
4は、通信媒体1と接続する通信制御装置21a,22
a,23a,24aと、制御動作をする中央処理装置2
1b,22b,23b,24bとを備え、更に、通信媒
体1を介して与えられたデータを格納するためのイメー
ジ・データ領域(図示せず)を有している。このイメー
ジ・データ領域は中央処理装置と通信制御装置の両方か
ら読み書きされる共有メモリである。このような構成に
て、各々の情報処理装置は通信媒体1を介してデータを
同報通信し、他の装置から送信されたデータの写しをイ
メージ・データ領域に格納して各装置間のデータの共有
を図っている。
2. Description of the Related Art FIG. 3 shows a general example of a communication system in which a plurality of information processing apparatuses are interconnected by a bus-type communication medium. In the example shown in this figure, the information processing device 2 is connected to the communication medium 1.
1, 22, 23, and 24 are connected, and each information processing device in the system sequentially performs cyclic broadcast communication in order to share data with all other devices. Each information processing device 21, 22, 23, 2
4 are communication control devices 21a and 22 connected to the communication medium 1;
a, 23a, 24a, and a central processing unit 2 that performs control operations.
1b, 22b, 23b, and 24b, and further includes an image data area (not shown) for storing data provided via the communication medium 1. This image data area is a shared memory that is read and written by both the central processing unit and the communications control unit. With such a configuration, each information processing device broadcasts data via the communication medium 1, stores copies of data sent from other devices in the image data area, and transfers data between each device. We are trying to share the following.

【0003】0003

【発明が解決しようとする課題】通信データ処理の際、
イメージ・データ領域は、中央処理装置と通信制御装置
との各々から任意のタイミングでアクセスされることが
あり、複数ワードで意味のあるデータについては、中央
処理装置と通信制御装置との間でデータの同時性が損な
われるという問題があった。
[Problem to be solved by the invention] When processing communication data,
The image data area may be accessed at any time from each of the central processing unit and the communication control unit, and for meaningful data in multiple words, data is transferred between the central processing unit and the communication control unit. There was a problem that the simultaneity of the data was lost.

【0004】また、イメージ・データ領域を2つ設け、
交替バッファ方式により中央処理装置と通信制御装置が
各々別のイメージ・データ領域をアクセスする方式もあ
るが、2個のイメージ・データのブロックを交替させる
タイミングにより、中央処理装置または通信制御装置の
いずれかがブロック切り替えのために待たされるという
問題があった。
[0004] Also, two image data areas are provided,
There is also a method in which the central processing unit and the communication control unit each access separate image data areas using an alternating buffer method, but depending on the timing of alternating the two image data blocks, either the central processing unit or the communication control unit can There was a problem that the user had to wait for block switching.

【0005】本発明は、以上のような問題を解決するこ
とを課題とし、その目的は、情報処理装置内の中央処理
装置と通信制御装置との間でデータの同時性の保証及び
データ授受の高速化を実現することである。
The present invention aims to solve the above-mentioned problems, and its purpose is to guarantee data simultaneity and transfer data between a central processing unit and a communication control unit in an information processing device. The goal is to achieve higher speeds.

【0006】[0006]

【課題を解決するための手段】以上の課題を解決した本
発明は、通信媒体に少なくとも2台以上接続されて同報
通信する情報処理装置内に設けられ、当該情報処理装置
内の中央処理装置と前記通信媒体間のデータ授受に関与
する通信制御装置において、前記中央処理装置側及び前
記通信媒体側の両側からアクセス可能な3ブロックに分
割されたイメージ・データ領域と、前記イメージ・デー
タ領域のそれぞれのブロックに対応して前記中央処理装
置側または前記通信媒体側のいずれかの側からアクセス
可能かを表わすビット情報が設定されるレジスタと、前
記レジスタ内のビット情報を参照して前記中央処理装置
からのアクセスを制御し、前記中央処理装置から前記ブ
ロック変更要求がありかつ前記中央処理装置がアクセス
可能なブロックが2ブロックある場合に前記中央処理装
置が現在使用中のブロックに対応する前記レジスタのビ
ット情報を前記通信媒体側からアクセス可能であるよう
に設定変更するアクセス制御機能部と、前記レジスタ内
のビット情報を参照して前記通信媒体側からのアクセス
を制御し、当該通信制御装置の一連の通信動作が終了し
た時点で前記通信媒体側からアクセス可能な前記ブロッ
クが2ブロックある場合に前記通信媒体側が現在使用中
の前記ブロックに対応する前記レジスタのビット情報を
前記中央処理装置側からアクセス可能であるように設定
変更する通信制御機能部と、前記通信制御機能部が指定
した前記ブロックからデータを読み出し前記通信媒体へ
送出し、前記通信媒体から受信したデータを前記通信制
御機能部が指定した前記ブロックへ書き込むデータ送受
信機能部とを設けた通信制御装置である。
[Means for Solving the Problems] The present invention, which has solved the above problems, is provided in an information processing device that is connected to a communication medium to perform broadcast communication, and is provided with a central processing unit in the information processing device. and a communication control device involved in data exchange between the communication medium and the communication medium, an image data area divided into three blocks accessible from both the central processing unit side and the communication medium side, and an image data area of the image data area. A register in which bit information indicating whether it is accessible from either the central processing unit side or the communication medium side is set corresponding to each block; The register controls access from the device and corresponds to a block currently in use by the central processing unit when there is a block change request from the central processing unit and there are two blocks that the central processing unit can access. an access control function unit that changes the setting of bit information of the communication medium so that it can be accessed from the communication medium side; and an access control function unit that controls access from the communication medium side by referring to the bit information in the register, and If there are two blocks accessible from the communication medium at the end of a series of communication operations, the communication medium receives bit information of the register corresponding to the block currently in use from the central processing unit. a communication control function unit that changes settings so that the communication control function unit reads data from the block designated by the communication control function unit and sends it to the communication medium; The communication control device is provided with a data transmission/reception function unit that writes data to the specified block.

【0007】[0007]

【作用】本発明の通信制御装置において、アクセス制御
機能部及び通信制御機能部は、イメージ・データ領域の
3個のブロックに対応したレジスタの3個のビット情報
を参照し、アクセス可能なブロックが2ブロックある場
合に現在使用中のブロックに対応するレジスタのビット
情報を設定し直してアクセスの競合を解消する。
[Operation] In the communication control device of the present invention, the access control function section and the communication control function section refer to the three bit information of the register corresponding to the three blocks of the image data area, and identify the accessible blocks. When there are two blocks, the bit information of the register corresponding to the currently used block is reset to eliminate access conflicts.

【0008】[0008]

【実施例】図面を用いて本発明の通信制御装置の実施例
を説明する。図1において、通信媒体1に情報処理装置
2が接続され、情報処理装置2は本発明の通信制御装置
200 と中央処理装置210 より構成される。更に
、本発明の通信制御装置200 は、第1のブロックB
1,第2のブロックB2,第3のブロックB3の3個の
ブロックよりなるイメージ・データ領域201 と、各
々のブロックB1,B2,B3のそれぞれに対応してビ
ット情報b1,b2,b3が設定されるレジスタ202
 と、このレジスタ202 のビット情報を参照して中
央処理装置210 とイメージ・データ領域201との
間のデータ授受を制御するアクセス制御機能部203 
と、レジスタ202 のビット情報を参照して通信媒体
1側とのデータ授受を制御する通信制御機能部204 
と、通信媒体1とイメージ・データ領域201 との間
でデータを授受するデータ送受信機能部205 とから
構成される。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of a communication control device of the present invention will be described with reference to the drawings. In FIG. 1, an information processing device 2 is connected to a communication medium 1, and the information processing device 2 is composed of a communication control device 200 of the present invention and a central processing unit 210. Furthermore, the communication control device 200 of the present invention includes a first block B
An image data area 201 consisting of three blocks: 1, second block B2, and third block B3, and bit information b1, b2, and b3 are set corresponding to each block B1, B2, and B3, respectively. Register 202
and an access control function unit 203 that controls data transfer between the central processing unit 210 and the image data area 201 by referring to the bit information of this register 202.
and a communication control function unit 204 that controls data exchange with the communication medium 1 side by referring to the bit information of the register 202.
and a data transmitting/receiving function unit 205 that transmits and receives data between the communication medium 1 and the image data area 201.

【0009】レジスタ202 において、各々のビット
情報b1,b2,b3は、対応するブロックB1,B2
,B3がアクセス制御機能部203 (中央処理装置2
10 側)からアクセス可能か通信制御機能部204 
からアクセス可能かを表わす情報であり、ビット情報“
0”の場合は通信制御機能部204 からアクセス可、
ビット情報“1”の場合はアクセス御機能部203 か
らアクセス可である。
In the register 202, each bit information b1, b2, b3 is stored in the corresponding block B1, B2.
, B3 is the access control function unit 203 (central processing unit 2
10) Is it accessible from the communication control function unit 204?
This is information that indicates whether it can be accessed from
0”, it can be accessed from the communication control function unit 204.
If the bit information is “1”, it can be accessed from the access control function unit 203.

【0010】アクセス制御機能部203 はレジスタ2
02 のビット情報を参照し、アクセス可能な状態にあ
るイメージ・データ領域201 のブロックを中央処理
装置210 に使用させる機能を有するとともに、中央
処理装置210 からブロックの変更要求がありかつ中
央処理装置210がアクセス可能なブロックが2個以上
ある場合、現在、中央処理装置210 が使用中のブロ
ックに対応するレジスタ202 のビット情報を通信制
御機能部205 がアクセス可能となるように設定変更
する機能を有する。
[0010] The access control function unit 203 is the register 2
It has a function of referring to the bit information of 02 and causing the central processing unit 210 to use the block of the image data area 201 that is in an accessible state. If there are two or more blocks that can be accessed by the central processing unit 210, the CPU 210 has a function to change the setting of the bit information of the register 202 corresponding to the block currently in use so that the communication control function unit 205 can access it. .

【0011】通信制御機能部204 はレジスタ202
 のビット情報を参照し、アクセス可能な状態にあるイ
メージ・データ領域201 のブロックをデータ送受信
機能部205 に使用させる機能を有するとともに、デ
ータ送受信機能部205 のある一連の通信動作が終了
した時点で、データ送受信機能部205 がアクセス可
能なブロックが2個以上ある場合、現在、データ送受信
機能部205 が使用中のブロックに対応するレジスタ
202 のビット情報を中央処理装置210 がアクセ
ス可能となるように設定変更する機能を有する。
The communication control function section 204 has a register 202.
It has a function of making the data transmitting/receiving function unit 205 use a block of the image data area 201 that is in an accessible state by referring to the bit information of , if there are two or more blocks that can be accessed by the data transmission/reception function unit 205 , the bit information of the register 202 corresponding to the block currently being used by the data transmission/reception function unit 205 is made accessible to the central processing unit 210 . Has the ability to change settings.

【0012】データ送受信機能部205 は、通信制御
機能部204 の制御により、アクセス可能なブロック
内の指定された領域からデータを読み出して通信媒体1
へ送信する機能と、通信媒体1から受信したデータをア
クセス可能なブロック内の指定された領域へ書き込む機
能を有する。
Under the control of the communication control function unit 204, the data transmission/reception function unit 205 reads data from a designated area within an accessible block and transfers the data to the communication medium 1.
It has a function of transmitting data to the communication medium 1 and a function of writing data received from the communication medium 1 to a designated area within an accessible block.

【0013】結局、レジスタ202 は、アクセス制御
機能部203 と通信制御機能部204 からのアクセ
スに対して排他制御が保証される。
[0013] As a result, exclusive control of the register 202 is guaranteed for accesses from the access control function section 203 and the communication control function section 204.

【0014】このように構成された本発明装置の動作概
要は次の通りである。即ち、イメージ・データ領域20
1 がアクセスされる際、アクセス制御機能部203 
または通信制御機能部204 はレジスタ202 を参
照し、イメージ・データ領域201 のアクセス可能な
ブロックを識別する。 そして、中央処理装置210 からブロック変更要求が
あった時、または通信制御機能部204 のある一連の
通信動作が終了した時にアクセス可能なブロックが2個
以上ある場合には対応するレジスタ202 のビット情
報の設定を変更する。
An outline of the operation of the apparatus of the present invention constructed as described above is as follows. That is, the image data area 20
1 is accessed, the access control function unit 203
Alternatively, the communication control function unit 204 refers to the register 202 and identifies an accessible block in the image data area 201. When there is a block change request from the central processing unit 210 or when a certain series of communication operations of the communication control function unit 204 is completed, if there are two or more blocks that can be accessed, the bit information of the corresponding register 202 Change settings.

【0015】通信制御機能部204 は、レジスタ20
2 のビット情報bi(i=1,2,3)=0の時、イ
メージ・データ領域201 のブロックBiを使用でき
、同時にビット情報b(i+1)の内容をチェックする
。ビット情報b(i+1)=0の場合、bi=1に設定
変更し、以後、対応するブロックB(i+1)を使用す
る。但し、レジスタ202 の3個のビット情報の内、
2個のビット情報が“1”であった場合はレジスタ20
2 への書き込み及びブロック変更は行わない。同様に
、アクセス制御機能部203 は、レジスタ202 の
ビット情報bi(i=1,2,3)=1の時、イメージ
・データ領域201 のブロックBiを使用でき、同時
にビット情報b(i+1)の内容をチェックする。ビッ
ト情報b(i+1)=1の場合、bi=0に設定変更し
、以後、対応するブロックB(i+1)を使用する。但
し、レジスタ202 の3個のビット情報の内、2個の
ビット情報が“0”であった場合はレジスタ202 へ
の書き込み及びブロック変更は行わない。
The communication control function section 204 has a register 20
When the bit information bi (i=1, 2, 3) of 2 is 0, the block Bi of the image data area 201 can be used, and at the same time, the contents of the bit information b (i+1) are checked. When the bit information b(i+1)=0, the setting is changed to bi=1, and the corresponding block B(i+1) is used thereafter. However, among the three bit information of register 202,
If the two bit information are “1”, register 20
No writing or block changes are performed to 2. Similarly, the access control function unit 203 can use the block Bi of the image data area 201 when the bit information bi (i=1, 2, 3) of the register 202 is 1, and at the same time, the access control function unit 203 can use the block Bi of the image data area 201 when the bit information bi (i=1, 2, 3) of the register 202 is 1. Check the contents. When bit information b(i+1)=1, the setting is changed to bi=0, and the corresponding block B(i+1) is used thereafter. However, if two of the three bits of information in the register 202 are "0", writing to the register 202 and changing the block are not performed.

【0016】次に、図2を用いて本発明装置の動作を詳
しく説明する。 (a) レジスタ202 の初期値を“000”(b1
=0,b2=0,b3=0)とし、通信制御機能部20
4 ははじめにブロックB1をアクセスする。この時、
アクセス制御機能部203 はイメージ・データ領域2
01 を使用することはできない。 (b) 通信制御機能部204 は、ビット情報b2=
0であるので、ビット情報b1=1に設定変更しブロッ
クB2を使用する。これにより、アクセス制御機能部2
03はブロックB1を使用可能となる。 (c) (b) において、レジスタ202 のビット
情報b3=0であり、かつビット情報b1,b2,b3
の内1ビットしか“1”でないため(b1=1,b2=
0,b3=0)、通信制御機能部204 は、b2=1
としてブロックB3を使用する。 (d) アクセス制御機能部203 は、ビット情報b
2=1であるので、ビット情報b1=0としてブロック
B2を使用する。 (e) (d) において、レジスタ202 のビット
情報b1=0であり、かつビット情報b1,b2,b3
の内1ビットしか“1”でないため(b1=0,b2=
1,b3=0)、通信制御機能部204 は、b3=1
としてブロックB1を使用する。 (f) アクセス制御機能部203 は、ビット情報b
3=1であるので、ビット情報b2=0としてブロック
B3を使用する。 (g) (f) において、レジスタ202 のビット
情報b2=0であり、かつビット情報b1,b2,b3
の内1ビットしか“1”でないため(b1=0,b2=
0,b3=1)、通信制御機能部204 は、b1=1
としてブロックB2を使用する。次に、(b) の状態
に戻り、(c) 以降と同様な工程でブロックの変更動
作を続行する。このようにして、順次、ブロックの変更
動作を繰り返すことにより、アクセス制御機能部203
 と通信制御機能部204 の待ち時間はなく、円滑な
データ授受動作を行える。
Next, the operation of the apparatus of the present invention will be explained in detail using FIG. (a) Set the initial value of register 202 to “000” (b1
=0, b2=0, b3=0), and the communication control function unit 20
4 first accesses block B1. At this time,
The access control function unit 203 is the image data area 2
01 cannot be used. (b) The communication control function unit 204 sets the bit information b2=
Since it is 0, the bit information b1 is set to 1 and block B2 is used. As a result, the access control function unit 2
03 becomes able to use block B1. (c) In (b), bit information b3 of register 202 = 0, and bit information b1, b2, b3
Since only 1 bit is “1” (b1=1, b2=
0, b3=0), and the communication control function unit 204 has b2=1.
Block B3 is used as the block B3. (d) The access control function unit 203 stores bit information b
Since 2=1, block B2 is used with bit information b1=0. (e) In (d), the bit information b1 of the register 202 is 0, and the bit information b1, b2, b3
Since only 1 bit is “1” (b1=0, b2=
1, b3=0), and the communication control function unit 204 has b3=1.
Block B1 is used as the block B1. (f) The access control function unit 203 stores bit information b
Since 3=1, block B3 is used with bit information b2=0. (g) In (f), bit information b2 of register 202 = 0, and bit information b1, b2, b3
Since only 1 bit is “1” (b1=0, b2=
0, b3=1), and the communication control function unit 204 has b1=1
Block B2 is used as the block B2. Next, the state returns to state (b), and the block changing operation continues in the same steps as in (c) and thereafter. In this way, by sequentially repeating the block changing operation, the access control function unit 203
There is no waiting time between the communication control function unit 204 and the communication control function unit 204, and smooth data exchange operations can be performed.

【0017】[0017]

【発明の効果】以上述べたように、本発明の通信制御装
置によれば、3個のブロックより構成されるイメージ・
データ領域をサイクリックに用いることにより、情報処
理装置内の中央処理装置と通信制御装置との間でブロッ
ク単位のデータの同時性を保証でき、また、データ授受
の高速化を実現することができる。
[Effects of the Invention] As described above, according to the communication control device of the present invention, an image
By using the data area cyclically, it is possible to guarantee the simultaneity of data in blocks between the central processing unit and the communication control unit in the information processing device, and it is also possible to realize faster data exchange. .

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】本発明の通信制御装置の構成を表わすブロック
図である。
FIG. 1 is a block diagram showing the configuration of a communication control device of the present invention.

【図2】本発明装置の動作を詳細に説明するための図で
ある。
FIG. 2 is a diagram for explaining in detail the operation of the device of the present invention.

【図3】通信制御装置が内部に設置される複数台の情報
処理装置を有する一般的な通信システムの例である。
FIG. 3 is an example of a general communication system having a plurality of information processing devices in which a communication control device is installed.

【符号の説明】[Explanation of symbols]

1  通信媒体 2  情報処理装置 200   通信制御装置 201   イメージ・データ領域 202   レジスタ 203   アクセス制御機能部 204   通信制御機能部 205   データ送受信機能部 210   中央処理装置 1 Communication medium 2 Information processing device 200 Communication control device 201 Image data area 202 Register 203 Access control function section 204 Communication control function section 205 Data transmission/reception function section 210 Central processing unit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  通信媒体に少なくとも2台以上接続さ
れて同報通信する情報処理装置内に設けられ、当該情報
処理装置内の中央処理装置と前記通信媒体間のデータ授
受に関与する通信制御装置において、前記中央処理装置
側及び前記通信媒体側の両側からアクセス可能な3ブロ
ックに分割されたイメージ・データ領域と、前記イメー
ジ・データ領域のそれぞれのブロックに対応して前記中
央処理装置側または前記通信媒体側のいずれかの側から
アクセス可能かを表わすビット情報が設定されるレジス
タと、前記レジスタ内のビット情報を参照して前記中央
処理装置からのアクセスを制御し、前記中央処理装置か
ら前記ブロック変更要求がありかつ前記中央処理装置が
アクセス可能なブロックが2ブロックある場合に前記中
央処理装置が現在使用中のブロックに対応する前記レジ
スタのビット情報を前記通信媒体側からアクセス可能で
あるように設定変更するアクセス制御機能部と、前記レ
ジスタ内のビット情報を参照して前記通信媒体側からの
アクセスを制御し、当該通信制御装置の一連の通信動作
が終了した時点で前記通信媒体側からアクセス可能な前
記ブロックが2ブロックある場合に前記通信媒体側が現
在使用中の前記ブロックに対応する前記レジスタのビッ
ト情報を前記中央処理装置側からアクセス可能であるよ
うに設定変更する通信制御機能部と、前記通信制御機能
部が指定した前記ブロックからデータを読み出し前記通
信媒体へ送出し、前記通信媒体から受信したデータを前
記通信制御機能部が指定した前記ブロックへ書き込むデ
ータ送受信機能部とを設けた通信制御装置。
Claim 1: A communication control device that is provided in an information processing device that is connected to a communication medium and performs broadcast communication, and that is involved in exchanging data between a central processing unit in the information processing device and the communication medium. , an image data area divided into three blocks that can be accessed from both the central processing unit side and the communication medium side; A register in which bit information indicating whether access is possible from either side of the communication medium is set, and access from the central processing unit is controlled by referring to the bit information in the register, and the access from the central processing unit to the central processing unit is controlled. When there is a block change request and there are two blocks accessible to the central processing unit, bit information of the register corresponding to the block currently in use by the central processing unit can be accessed from the communication medium side. an access control function unit that controls access from the communication medium side by referring to the bit information in the register, and controls access from the communication medium side when a series of communication operations of the communication control device is completed. a communication control function unit that changes the setting of bit information of the register corresponding to the block currently being used by the communication medium side so that it can be accessed from the central processing unit side when there are two accessible blocks; , a data transmission/reception function unit that reads data from the block specified by the communication control function unit and sends it to the communication medium, and writes data received from the communication medium to the block specified by the communication control function unit. Communication control device.
JP04697391A 1991-03-12 1991-03-12 Communication control device Expired - Lifetime JP3178474B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP04697391A JP3178474B2 (en) 1991-03-12 1991-03-12 Communication control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04697391A JP3178474B2 (en) 1991-03-12 1991-03-12 Communication control device

Publications (2)

Publication Number Publication Date
JPH04282938A true JPH04282938A (en) 1992-10-08
JP3178474B2 JP3178474B2 (en) 2001-06-18

Family

ID=12762193

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04697391A Expired - Lifetime JP3178474B2 (en) 1991-03-12 1991-03-12 Communication control device

Country Status (1)

Country Link
JP (1) JP3178474B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06224910A (en) * 1993-01-27 1994-08-12 Nec Corp Lan connection system
JP2006236114A (en) * 2005-02-25 2006-09-07 Nec Electronics Corp Data transfer device, image processor and data transfer control method
JP2009289269A (en) * 2008-05-28 2009-12-10 Siemens Ag Method for allocating memory in buffer memory

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06224910A (en) * 1993-01-27 1994-08-12 Nec Corp Lan connection system
JP2006236114A (en) * 2005-02-25 2006-09-07 Nec Electronics Corp Data transfer device, image processor and data transfer control method
JP2009289269A (en) * 2008-05-28 2009-12-10 Siemens Ag Method for allocating memory in buffer memory

Also Published As

Publication number Publication date
JP3178474B2 (en) 2001-06-18

Similar Documents

Publication Publication Date Title
US5392446A (en) Multiple cluster signal processor architecture
EP0486167A2 (en) Multiple computer system with combiner/memory interconnection system
JPH01147647A (en) Data processor
JP2660422B2 (en) LAN mode coupling device with operation mode setting
KR100630071B1 (en) High speed data transmission method using direct memory access method in multi-processors condition and apparatus therefor
JPH04282938A (en) Communication controller
JPH06274463A (en) Data communication system
JPH07271654A (en) Controller
JPS6029139B2 (en) Connection method between processing units
JP2984594B2 (en) Multi-cluster information processing system
KR100192960B1 (en) Dma interface having channel link function
KR20020051545A (en) DMA controller for the high speed image processor at real time
EP1459191B1 (en) Communication bus system
JP3077992B2 (en) Data transmission equipment
JP2573790B2 (en) Transfer control device
JPH04188350A (en) Memory circuit and decentralized processing system
JPS61120262A (en) Inter-memory intelligent dma controller
JPH0424852A (en) Multi-port access system
JPS63136742A (en) Data transfer equipment
JPH0363860A (en) Data transfer device
JPH03172959A (en) Information processing system
JPS648501B2 (en)
JPH0652101A (en) Multiport memory for data buffer
JPH1115721A (en) File server system
JPH02301851A (en) System bus accessing system

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080413

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090413

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090413

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100413

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100413

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110413

Year of fee payment: 10

EXPY Cancellation because of completion of term