JPH0369070A - Digital data recording and reproducing device - Google Patents

Digital data recording and reproducing device

Info

Publication number
JPH0369070A
JPH0369070A JP1202789A JP20278989A JPH0369070A JP H0369070 A JPH0369070 A JP H0369070A JP 1202789 A JP1202789 A JP 1202789A JP 20278989 A JP20278989 A JP 20278989A JP H0369070 A JPH0369070 A JP H0369070A
Authority
JP
Japan
Prior art keywords
data
recording
circuit
digital data
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1202789A
Other languages
Japanese (ja)
Inventor
Junichi Yoshizawa
純一 吉沢
Shigeyuki Ikeda
重之 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Healthcare Manufacturing Ltd
Original Assignee
Hitachi Medical Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Medical Corp filed Critical Hitachi Medical Corp
Priority to JP1202789A priority Critical patent/JPH0369070A/en
Publication of JPH0369070A publication Critical patent/JPH0369070A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To promote the performance of correcting a code error by recording an odd number of times >=3 an optional upper-order bit data of a digital data from a data conversion circuit at the time of recording the data and performing a majority decision by a majority decision circuit at the time of reproducing. CONSTITUTION:The data conversion circuit 7 is provided prior to a coding circuit 3 while the majority decision circuit 8 is provided posterior to a decoding circuit 5. Then, at the time of recording the data, an optional upper-order bit data of the digital data is recorded an odd number of times >=3 by the data conversion circuit 7. And, at the time of reproducing the data, the majority decision is performed by the majority decision circuit 8, and its resultant value is outputted as the upper-order bit data of this digital data. By this method, while a plural bit constitutive digital data, e.g. a TV picture data of 30 picture/ sec is recorded in real time, the performance of correcting a bit error of the upper-order bit of this data is promoted.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタルデータ記録再生装置に係り、特に
D F A (Digital Fluoroscop
ic Angio−grapy)装置に用いられる画像
記録用のディジタルVTRに好適するディジタルデータ
記録再生装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a digital data recording and reproducing device, and in particular to a DFA (Digital Fluoroscope) device.
The present invention relates to a digital data recording and reproducing device suitable for a digital VTR for recording images used in an ic angio-grapy device.

以下、本発明をディジタルVTRに適用した場合につい
て説明する。
The case where the present invention is applied to a digital VTR will be described below.

〔従来の技術〕[Conventional technology]

近年、ディジタル技術の進歩により、磁気記録再生装置
の中には、テレビ信号をディジタル記録できるものが現
れ始めた。その例として、ディジタルVTRがある( 
rl/2インチメタルテープを使用したディジタル録画
の実験」テレビジョン学会誌Vofi1.39.&2,
1985参照)。
In recent years, with the advancement of digital technology, some magnetic recording and reproducing devices that can digitally record television signals have begun to appear. An example of this is a digital VTR (
RL/Experiment of digital recording using 2-inch metal tape, Journal of the Television Society Vofi 1.39. &2,
(see 1985).

この種の装置は、標準TV信号をリアルタイムでディジ
タル記録するため、記録レートは、80〜100メガビ
ット/秒と非常に高く、高密度記録となるため、テープ
のドロップアウトなどにより、ビット誤りに対する訂正
機能をもっている。
This type of equipment digitally records standard TV signals in real time, so the recording rate is extremely high, 80 to 100 Mbit/s, and high-density recording is required, so corrections for bit errors due to tape dropouts, etc. It has a function.

しかし、記録密度が高いために誤り訂正してもエラーレ
ートは1O−8(10’ ビットに1ビツトの割合でエ
ラーを訂正できない)程度である。
However, since the recording density is high, even if errors are corrected, the error rate is about 10-8 (errors cannot be corrected at a rate of 1 bit in 10' bits).

また、特開昭63−152288号公報に記載のように
Also, as described in JP-A-63-152288.

同一画像を複数枚記録しておき、再生時に各画像の同一
ビット間の多数決を行うことによりエラーレートを向上
させる方法がある。
There is a method of improving the error rate by recording a plurality of identical images and performing a majority decision between identical bits of each image during playback.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上記従来技術において、TV画像(動画)では、エラー
レートは10−8であり、画像データの各ビットに対し
て同等である。したがって1画像データの上位ビットは
ど、ビット誤りが発生した場合に著しく画質が劣化する
のに対し、下位ビットでは影響は少ない。つまり、画像
データの上位ビットはどビット誤りを強力に訂正しなけ
ればならない。にも拘らず、従来技術では何ら対処され
てなく、画像データに大きな誤差を生じることが多々あ
った。
In the above conventional technology, the error rate for TV images (moving pictures) is 10-8, which is equivalent for each bit of image data. Therefore, when a bit error occurs in the upper bits of one image data, the image quality deteriorates significantly, whereas the lower bits are not affected much. In other words, errors in the upper bits of image data must be strongly corrected. However, in the prior art, no countermeasures were taken, and large errors often occurred in image data.

また、上記の同一画像を複数枚記録し、再生時に各画像
の同一ビット間の多数決を行う方法では、30画像/秒
のTV画像を複数枚記録する場合、リアルタイムで複数
枚記録していくには、より高速な記録レートが必要であ
り、現状の記録レートでは、リアルタイムに記録できず
、あるいはそのための構成が極めて複雑になって製造コ
ストが著しく上昇するなどの問題点があった。
In addition, with the above method of recording multiple images of the same image and performing a majority vote between the same bits of each image during playback, when recording multiple images of TV images at 30 images/second, it is difficult to record multiple images in real time. requires a higher recording rate, and the current recording rate has problems such as not being able to record in real time, or requiring an extremely complex configuration, which significantly increases manufacturing costs.

本発明の目的は、コスト上昇なく、複数ビット構成のデ
ィジタルデータ、例えば30画像/秒程度のTV画像デ
ータをリアルタイムで記録しながら、そのデータの上位
ビットのビット誤り訂正能力を向上させることのできる
ディジタルデータ記録再生装置を提供することにある。
An object of the present invention is to improve the bit error correction capability of the upper bits of the data while recording multi-bit digital data, for example, TV image data at about 30 images/second, in real time without increasing costs. An object of the present invention is to provide a digital data recording and reproducing device.

(課題を解決するための手段) 上記目的は、複数ビット構成のディジタルデータに対し
、その記録時の符号誤りを再生時に訂正するための訂正
コードを付加する符号回路と、上記訂正コードが付加さ
れた上記ディジタルデータを記録媒体に記録し、かつ記
録された上記ディジタルデータを再生する記録再生部と
、この記録再生部から読み出した上記ディジタルデータ
の符号誤りを訂正する復号回路とを備えてなるディジタ
ルデータ記録再生装置において、上記符号金回路の前段
にデータ変換回路を設けると共に、上記復号回路の後段
に多数決回路を設け、データ記録時、上記データ変換回
路により上記ディジタルデータの任意の上位ビットデー
タを3回以上の奇数回記録し、データ再生時、上記多数
決回路により多数決を行い、その結果値を上記ディジタ
ルデータの上位ビットデータとして出力することにより
達成される。
(Means for Solving the Problem) The above object is to provide a coding circuit that adds a correction code to multi-bit digital data to correct code errors during recording during reproduction, and a code circuit that adds the correction code to digital data having a plurality of bits. A digital device comprising: a recording and reproducing unit for recording the digital data on a recording medium and reproducing the recorded digital data; and a decoding circuit for correcting code errors in the digital data read from the recording and reproducing unit. In the data recording and reproducing device, a data conversion circuit is provided before the encoder circuit, and a majority circuit is provided after the decoding circuit, and when recording data, the data conversion circuit converts arbitrary high-order bit data of the digital data. This is achieved by recording an odd number of times, three or more times, and performing a majority decision using the majority decision circuit when reproducing the data, and outputting the resulting value as the upper bit data of the digital data.

〔作用〕[Effect]

下記第1表に例として、複数ビット構成のディジタルデ
ータ、ここではディジタルのTV画像1データのエラー
レートが10′″8の場合の作用説明を示す、下位ビッ
トデータについては、エラーレートは10−6であって
従来技術と特に変わるところはなく、ここでは3回以上
の奇数回記録した上位ビットデータの中の任意の1ビツ
トに着目して考える。この例では、3回記録した場合の
多数決を示す。
As an example, Table 1 below shows an explanation of the operation when the error rate of digital data with a plurality of bits, here one digital TV image data, is 10'''8.For lower bit data, the error rate is 10- 6, there is no particular difference from the conventional technology, and here we will focus on any one bit in the upper bit data recorded three or more odd times.In this example, the majority decision in the case of three recordings will be considered. shows.

第1回目のデータが正しい場合を0、誤りの場合を×と
し、第2回目、第3回目と記入していくと、8通りのデ
ータの組合せが考えられる。多数決の結果を出力の正誤
として正しい場合を0、誤りの場合を×に示す、出力が
誤りXになるのは、多数決により、(Oxx)、(xO
x)、(xxO)。
If the first time's data is correct, it is 0, if it is wrong, it is ``×'', and if the second and third times are entered, eight combinations of data can be considered. The result of the majority vote is the correctness of the output, and the correct case is shown as 0, and the incorrect case is shown as
x), (xxO).

(X X X 、・の4通りであり、それらの確率を合
計すると、はぼ、3 X 10−IBとなり、下位ビッ
トデータの場合のエラーレート10−8に比べて7桁以
上向上させることができる。
(There are four possibilities: X X can.

第  1  表 〔実施例〕 以下、図面を参照して本発明の詳細な説明する。第1図
は本発明によるディジタルデータ記録再生装置、ここで
はディジタルデータVTRの一実施例を示すブロック図
である。このディジタルVTRIは、ビデオ信号をディ
ジタル化したディジタルデータ又は、図示しないディジ
タルシステムからのディジタルデータを記録、再生する
もので、A/D変換器2と、データ変換回路7と、符号
路3と、記録再生部4と、復号回路5と、多数決回路8
と、D/A変換器6とを備えて構成されている。
Table 1 [Examples] The present invention will be described in detail below with reference to the drawings. FIG. 1 is a block diagram showing an embodiment of a digital data recording/reproducing apparatus according to the present invention, here a digital data VTR. This digital VTRI records and reproduces digital data obtained by digitizing a video signal or digital data from a digital system (not shown), and includes an A/D converter 2, a data conversion circuit 7, a code path 3, Recording/reproducing section 4, decoding circuit 5, and majority circuit 8
and a D/A converter 6.

上記A/D変換器2は、図示しないテレビシステムから
得られるビデオ信号をディジタル化するものである。ま
た符号回路3は、A/D変換器2から出力されたディジ
タルデータ、又は図示しないディジタルシステムから送
られてくるディジタルデータに対し、符号誤りを再生時
に訂正するための訂正コードを付加するものである。
The A/D converter 2 digitizes a video signal obtained from a television system (not shown). Further, the encoding circuit 3 adds a correction code to the digital data output from the A/D converter 2 or the digital data sent from a digital system (not shown) to correct code errors during reproduction. be.

記録再生部4は、上記符号回路3によって訂正コードが
付加されたディジタルデータを磁気テープなどの記録媒
体に記録し、かつ記録されたディジタルデータを再生す
るものである。復号回路5は、記録再生部4から読み出
したディジタルデータの符号誤り(ビット誤り)を上記
符号回路3で付加した訂正コードによって訂正するもの
である。
The recording/reproducing section 4 records digital data to which a correction code has been added by the encoding circuit 3 onto a recording medium such as a magnetic tape, and reproduces the recorded digital data. The decoding circuit 5 corrects code errors (bit errors) in the digital data read from the recording/reproducing section 4 using the correction code added by the encoding circuit 3.

D/A変換器6は、上記復号回路5で符号誤りを訂正さ
れたディジタルデータをビデオ信号に変換して図示しな
いテレビシステムに送出するものである。
The D/A converter 6 converts the digital data whose code errors have been corrected by the decoding circuit 5 into a video signal and sends it to a television system (not shown).

なお、上記復号回路5で符号誤りを訂正されたディジタ
ルデータは、上記D/A変換器6を介さずに、直接図示
しないディジタルシステムに送出することもできる。
Note that the digital data whose code errors have been corrected by the decoding circuit 5 can be directly sent to a digital system (not shown) without going through the D/A converter 6.

ここで、本発明においては、符号回路3の前段にデータ
変換回路7を設けていると共に、復号回路5の後段に多
数決回路8を設けている。
Here, in the present invention, a data conversion circuit 7 is provided before the encoding circuit 3, and a majority circuit 8 is provided after the decoding circuit 5.

上記データ変換回路7は、ディジタルデータ記録時に上
位ビットデータを複数回出力するもので、例えば第2図
に示すように構成されている。第2図において、メモリ
71.72は、上記A/D変換器2から出力されたディ
ジタルデータ、又は図示しないディジタルシステムから
送られてくるディジタルデータを記録、保持するもので
、各々、一方が書き込みの場合、他方は読み出しを行う
ようになっている。データ変換部73は、上記メモリ7
1.72から読み出したデータの上位ビットデータを複
数回出力するものである。コントローラ74は上記メモ
リ71.72と上記データ変換部73を制御するもので
ある。
The data conversion circuit 7 outputs upper bit data a plurality of times when recording digital data, and is configured as shown in FIG. 2, for example. In FIG. 2, memories 71 and 72 record and hold digital data output from the A/D converter 2 or digital data sent from a digital system (not shown); In this case, the other one performs reading. The data conversion unit 73 includes the memory 7
The upper bit data of the data read from 1.72 is output multiple times. The controller 74 controls the memories 71 and 72 and the data converter 73.

この図において、上記A/D変換器2から出力されたデ
ィジタルデータ又は図示しないディジタルシステムから
転送されたディジタルデータは、その時、書き込みモー
ドとなっているメモリ、例えばメモリ71へ画像1枚分
、全ビット記憶、保持される。次の画像データが上記メ
モリ72へ書き込みが行われると、同時に上記メモリ7
1は読み出しモードとなり、保持されたデータが上記デ
ータ変換部73へ転送される。同様にして、上記メモリ
72へ記憶、保持されたデータも上記メモリ71が書き
込みモードになると同時に上記データ変換部73へ転送
され、以後、これを交互に繰り返すことにより次々と画
像データをデータ変換部73へ転送する。
In this figure, the digital data output from the A/D converter 2 or the digital data transferred from a digital system (not shown) is transferred to a memory that is in write mode at that time, for example, the memory 71, for one image, and for the entire image. Bit memory, retained. When the next image data is written to the memory 72, the memory 72 simultaneously writes the next image data to the memory 72.
1 becomes the read mode, and the held data is transferred to the data conversion section 73. Similarly, the data stored and held in the memory 72 is also transferred to the data converter 73 at the same time as the memory 71 enters the write mode, and thereafter, by repeating this process alternately, image data is successively transferred to the data converter. Transfer to 73.

上記データ変換部73は、上記メモリ71゜72から転
送されたデータに対し、上位ビットを複数回記録するた
めにデータ構成の変換を行う。
The data converter 73 converts the data structure of the data transferred from the memories 71 and 72 in order to record the upper bits a plurality of times.

第3図に、1画素8ビツトデータについて最上位ビット
(1ビツト)データを3回ずつ記録する場合のデータ変
換例を示す。ここでは、上記データ変換部73へ転送さ
れてくる画像データのうち先ず4画素データa、b、c
、dを取り込む(IN側)、ここで、aoとは画素aの
1ビツト目のデータ(最下位ビットデータを示す、同様
にして、alは画素aの2ビツト目の、a2は画素aの
3ビツト目の、a3は画素aの4ビツト目の、a4は画
素aの5ビツト目の、a5は画素aの6ビツト目の、a
6は画素aの7ビツト目の、データを示す、さらに上記
データb、c、dについても各各回様である。
FIG. 3 shows an example of data conversion when the most significant bit (1 bit) data is recorded three times for each pixel of 8-bit data. Here, among the image data transferred to the data conversion section 73, first four pixel data a, b, c are
, d (IN side), where ao is the 1st bit data (lowest bit data) of pixel a.Similarly, al is the 2nd bit data of pixel a, and a2 is the data of the 2nd bit of pixel a. The 3rd bit, a3, is the 4th bit of pixel a, a4 is the 5th bit of pixel a, and a5 is the 6th bit of pixel a, a.
6 indicates the data of the 7th bit of pixel a, and the data b, c, and d are also the same each time.

そして、各画素データa、b、Q、dの最上位ビットデ
ータa7.b7.a7.d7を2個ずつ組み合わせて、
8ビットデータ構威し、第5画素目の画素データとして
出力する(OUT側)、そのとき、IN側は、1画素分
、待ち時間がある。以降、上記動作を繰り返して最上位
ビットデータを2回ずつ付加しながらディジタルデータ
を上記符号回路3へ出力していく。そして、上記メモリ
71゜72へ画像1枚分のデータが書き込まれる間に全
てのデータ変換が終了する。これらの動作は、−括して
上記コントローラ74の制御により行ねる。
Then, the most significant bit data a7 . of each pixel data a, b, Q, d. b7. a7. Combine two d7s,
The data is structured as 8-bit data and output as pixel data of the fifth pixel (OUT side). At this time, there is a waiting time for one pixel on the IN side. Thereafter, the above operation is repeated to output the digital data to the code circuit 3 while adding the most significant bit data twice each time. All data conversion is completed while data for one image is written into the memories 71 and 72. These operations can be performed collectively under the control of the controller 74.

上記多数決回路8は、上記復号回路5にて符号誤りを訂
正されたディジタルデータのうち、複数回記録した上位
ビットデータについて多数決を行うもので、第4図にそ
の構成例を示す、第4図では1画素8ビツトデータにつ
いて、最上位ビットデータa7.b7,07.d7を3
回ずつ記録し、再生する場合の多数決回路8を示す、す
なわち、多数決回路8は、4画素データat be c
l dを捕らえ、出力するラッチ回路81〜84と、最
上位ビットデータa7.b7.a7.d7で構成された
5画素目データを捕らえ、4つの各画素データa。
The majority decision circuit 8 makes a majority decision on the upper bit data recorded multiple times among the digital data whose code errors have been corrected in the decoding circuit 5, and an example of its configuration is shown in FIG. Now, regarding 1 pixel 8-bit data, the most significant bit data a7. b7,07. d7 to 3
This shows a majority circuit 8 for recording and reproducing data once at a time.
latch circuits 81 to 84 that capture and output the most significant bit data a7. b7. a7. The fifth pixel data composed of d7 is captured, and each of the four pixel data a.

b、c、dの最上位ビットデータに戻す逆変換回路85
と、上記ラッチ回路81〜84からの出力のうち1つを
選択し出力する選択器86と、上記選択器86からの出
力データのうち、最上位ビットデータと上記逆変換回路
85からの最上位ビットデータについて多数決を行う多
数決部87と、上記ラッチ回路81〜84、逆変換回路
85及び選択器86の動作制御を行うコントローラ88
から構成されている。
Inverse conversion circuit 85 that returns the most significant bit data of b, c, and d
and a selector 86 that selects and outputs one of the outputs from the latch circuits 81 to 84, and the most significant bit data of the output data from the selector 86 and the most significant bit data from the inverse conversion circuit 85. A majority decision section 87 that makes a majority decision on bit data, and a controller 88 that controls the operations of the latch circuits 81 to 84, the inverse conversion circuit 85, and the selector 86.
It consists of

ここで第4図における多数決回路8の動作説明を第5図
に従って説明する。すなわち、上記復号回路5にて符号
誤りを訂正され、多数決回路8に転送されたディジタル
データ90のうち、最上位ビットデータで構成された5
画素目のデータをeとし、その元となる4画素のデータ
をat be atdとする。上記ラッチ回路81は4
画素データロ。
Here, the operation of the majority circuit 8 in FIG. 4 will be explained with reference to FIG. That is, among the digital data 90 whose code errors have been corrected in the decoding circuit 5 and transferred to the majority circuit 8, the 5 bits consisting of the most significant bit data are
Let the data of the pixel be e, and let the data of the four pixels that form the basis thereof be at be atd. The latch circuit 81 has four
Pixel data.

b、c、dの最初の画素データaを捕らえ、その出力9
1に画素aの8ビツトデータao”a7を出力する。上
記ラッチ回路82は、4画素データロ。
Capture the first pixel data a of b, c, d and output 9
The latch circuit 82 outputs 8-bit data ao''a7 of pixel a to pixel a.

b、c、dの2画素目のデータbを捕らえ、その出力9
2に画素すの8ビツトデータbo”b7を出力する。上
記ラッチ回路83は4画素データロ。
Capture the second pixel data b of b, c, d, and output 9
The latch circuit 83 outputs 8-bit data of pixel BO"b7 to 2. The latch circuit 83 outputs 8-bit data of 4 pixels.

b、c、dの3画素目のデータCを捕らえ、その出力9
3に画素Cの8ビツトデータCO〜C7を出力する。上
記ラッチ回路84は、4画素データロ。
Capture the third pixel data C of b, c, d and output 9
3, 8-bit data CO to C7 of pixel C is output. The latch circuit 84 has four pixel data rows.

b、c、dの4画素目のデータdを捕らえ、その出力9
4に画素dの8ビツトデータdo”dyを出力する。上
記逆変換回路85は、画素a、b、c。
Capture the data d of the fourth pixel of b, c, d and output 9
The inverse conversion circuit 85 outputs 8-bit data do''dy of pixel d to pixels a, b, and c.

dの最上位ビットデータa7.b7.a7.clyで構
成された5画素目のデータeを捕らえると同時に。
d most significant bit data a7. b7. a7. At the same time as capturing the fifth pixel data e composed of cly.

逆変換を行い、最上位ビットデータa7.b7.a7゜
d7各2データに戻し、その出力95へa7.b7゜a
7.d7の順に各2デ一タ同時に出力する。一方、上記
選択器86は、上記逆変換回路出力95がa7の場合は
、ラッチ回路出力91を選択し、選択器出力96に画素
aの8ビツトデータao””’a7を出力する0画素す
、c、dについても同様となる。
Inverse conversion is performed and the most significant bit data a7. b7. Return to 2 data each of a7°d7 and send a7. to the output 95. b7゜a
7. Each two data are output simultaneously in the order of d7. On the other hand, when the inverse conversion circuit output 95 is a7, the selector 86 selects the latch circuit output 91 and outputs the 8-bit data ao""'a7 of pixel a to the selector output 96. , c, and d.

逆変換回路85から画素aの最上位ビットミツ2データ
が出力されている場合、選択器出方96には画素aの8
ビツトデータaO”a7が出力されており、そのうち最
上位ビットデータミツは上記多数決部87へ転送され、
逆変換回路85がら転送された画素aの最上位ビットデ
ータat 2データと共に3データの多数決が行われる
。多数決を行った結果のデータは多数決部87から出力
され、選択器出力96の下位ビットデータと共に上記D
/A変換器6へ出力される。あるいは、上記D/A変換
器6を介さずに直接図示しないディジタルシステムへ出
力することもできる。ここで、上記多数決部87での多
数決処理時間がほぼOとみなせない場合には、上記選択
器86内に遅延回路(図示せず)を設け、下位ビットデ
ータを遅らせて最上位ビットデータとの時間的ずれずな
くなるようにすることができる。
When the most significant bit 2 data of pixel a is output from the inverse conversion circuit 85, the selector output 96 outputs the 8 most significant bit data of pixel a.
Bit data aO"a7 is output, of which the most significant bit data is transferred to the majority decision section 87,
A majority decision is made on the most significant bit data at 2 data of pixel a transferred from the inverse conversion circuit 85 and 3 data. The data resulting from the majority decision is output from the majority decision section 87, and together with the lower bit data of the selector output 96, the data is outputted from the majority decision section 87.
/A converter 6. Alternatively, the signal can be directly output to a digital system (not shown) without going through the D/A converter 6. Here, if the majority decision processing time in the majority decision unit 87 cannot be considered to be approximately O, a delay circuit (not shown) is provided in the selector 86 to delay the lower bit data so that it is not connected to the most significant bit data. It is possible to eliminate time lag.

上記コントローラ88は、以上説明した動作を的確に各
回路が行うように制御する。
The controller 88 controls each circuit to accurately perform the operations described above.

このようにして、各画像ごと、各画素ごとに上位ビット
データに対して多数決を行うが、上位の何ビットについ
て上記多数決を行うかは任意に決られるもので、上述実
施例のように最上位1ビツトのデータに対して多数決を
行う場合に限られない。
In this way, a majority vote is made on the upper bit data for each image and each pixel, but it is arbitrarily decided how many upper bits to perform the majority vote on. This is not limited to the case where majority voting is performed on 1-bit data.

また、適用されるデータも画像データに限られず1例え
ばその画像データに付属するディジタルデータについて
、その上位ビットデータを各画像ごとに複数回記録し、
多数決を行って上位ビットデータを得るようにし、符号
誤り訂正能力を向上させることもできる。
Furthermore, the applicable data is not limited to image data; for example, for digital data attached to the image data, the upper bit data is recorded multiple times for each image,
It is also possible to improve code error correction ability by performing majority voting to obtain upper bit data.

本発明によれば、コスト上昇なく、複数ビット構成のデ
ィジタルデータ、例えば30画像/秒程度のTV画像デ
ータをリアルタイムで記録しながら、そのデータの上位
ビットのビット誤り訂正能力を向上させることができる
という効果がある。
According to the present invention, it is possible to improve the bit error correction ability of the upper bits of the data while recording multi-bit digital data, for example, TV image data at about 30 images/second, in real time without increasing costs. There is an effect.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明装置の一実施例を示すブロック図、第2
図は第1図中のデータ交換回路の構成例を示すブロック
図、第3図は1画素8ビツトデータについて最上位ビッ
トデータを3回ずつ記録する場合のデータ変換の説明図
、第4図は第I図中の多数決回路の構成例を示すブロッ
ク図、第5図は同上多数決回路の動作説明図である。 1・・・ディジタルVTR12・・・A/D変換器、3
・・・符号回路、4・・・記録再生部、5・・・復号回
路、6・・・D/A変換器、7・・・データ変換回路、
71.72・・・メモリ、73・・・データ変換器、7
4.88・・・コントローラ、8・・・多数決回路、8
1〜84・・・ラッチ回路、85・・・逆変換回路、8
6・・・選択器、87・・・多数決部、a (ao=a
7) 〜d (do−d7)一画素データ(画像データ
)。 篤 ? 図 篇 図 1間 UT
FIG. 1 is a block diagram showing one embodiment of the device of the present invention, and FIG.
The figure is a block diagram showing a configuration example of the data exchange circuit in Figure 1, Figure 3 is an explanatory diagram of data conversion when the most significant bit data is recorded three times for each pixel of 8-bit data, and Figure 4 is A block diagram showing an example of the configuration of the majority circuit shown in FIG. I, and FIG. 5 are diagrams explaining the operation of the majority circuit shown in FIG. 1...Digital VTR12...A/D converter, 3
... code circuit, 4 ... recording/reproducing section, 5 ... decoding circuit, 6 ... D/A converter, 7 ... data conversion circuit,
71.72...Memory, 73...Data converter, 7
4.88...Controller, 8...Majority circuit, 8
1 to 84...Latch circuit, 85...Inverse conversion circuit, 8
6...Selector, 87...Majority decision unit, a (ao=a
7) ~d (do-d7) One pixel data (image data). Atsushi? Illustrated figure 1 UT

Claims (1)

【特許請求の範囲】[Claims] 1、複数ビット構成のディジタルデータに対し、その記
録時の符号誤りを再生時に訂正するための訂正コードを
付加する符号回路と、上記訂正コードが付加された上記
ディジタルデータを記録媒体に記録し、かつ記録された
上記ディジタルデータを再生する記録再生部と、この記
録再生部から読み出した上記ディジタルデータの符号誤
りを訂正する復号回路とを備えてなるディジタルデータ
記録再生装置において、上記符号回路の前段にデータ変
換回路を設けると共に、上記復号回路の後段に多数決回
路を設け、データ記録時、上記データ変換回路により上
記ディジタルデータの任意の上位ビットデータを3回以
上の奇数回記録し、データ再生時、上記多数決回路によ
り多数決を行い、その結果値を上記ディジタルデータの
上位ビットデータとして出力することを特徴とするディ
ジタルデータ記録再生装置。
1. A coding circuit that adds a correction code to digital data having a plurality of bits to correct code errors during recording during reproduction; and recording the digital data to which the correction code has been added onto a recording medium; A digital data recording/reproducing apparatus comprising: a recording/reproducing section for reproducing the recorded digital data; and a decoding circuit for correcting code errors in the digital data read from the recording/reproducing section; A data conversion circuit is provided in the , and a majority decision circuit is provided at the subsequent stage of the decoding circuit, and during data recording, the data conversion circuit records arbitrary high-order bit data of the digital data an odd number of times of three or more times, and when reproducing the data, . A digital data recording and reproducing apparatus, characterized in that the majority decision circuit performs a majority decision and outputs the resultant value as upper bit data of the digital data.
JP1202789A 1989-08-07 1989-08-07 Digital data recording and reproducing device Pending JPH0369070A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1202789A JPH0369070A (en) 1989-08-07 1989-08-07 Digital data recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1202789A JPH0369070A (en) 1989-08-07 1989-08-07 Digital data recording and reproducing device

Publications (1)

Publication Number Publication Date
JPH0369070A true JPH0369070A (en) 1991-03-25

Family

ID=16463222

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1202789A Pending JPH0369070A (en) 1989-08-07 1989-08-07 Digital data recording and reproducing device

Country Status (1)

Country Link
JP (1) JPH0369070A (en)

Similar Documents

Publication Publication Date Title
JPH04181884A (en) Video signal recording device
KR100259441B1 (en) Signal processing apparatus for digital vtr
JPH0498987A (en) Error correction method
JP3141629B2 (en) Video signal recording and playback device
JPH01228382A (en) Video signal recording and reproducing device
JPH01278183A (en) Digital image recording and/or reproducing device
KR20010033045A (en) Recording device for recording a digital information signal on a record carrier
US6718122B1 (en) Image processing apparatus
JPH0369070A (en) Digital data recording and reproducing device
JP3119267B2 (en) Data processing device
EP0444837B1 (en) Video signal recording apparatus
JPS6022886A (en) Recording and reproducing device of digital picture signal
JPS63152289A (en) Digital data recorder
US6731816B2 (en) Image processing apparatus
JPH04283473A (en) Video sound digital recording and reproducing device
EP0495680B1 (en) Image processing apparatus and method
JP3291829B2 (en) Image data recording apparatus and method
JP3116382B2 (en) Recording device and recording / reproducing device
JP2656899B2 (en) Digital video data processing method
JP2675791B2 (en) Signal recording device
JP3064762B2 (en) Digital video signal processing method and digital video signal processing apparatus
JP3541830B2 (en) Recording device and method
JP3125885B2 (en) Recording device
JP3159535B2 (en) Magnetic recording / reproducing device
JPH03106189A (en) Digital picture recording and reproducing device