JPH03226850A - External auxiliary storage controller - Google Patents

External auxiliary storage controller

Info

Publication number
JPH03226850A
JPH03226850A JP2022644A JP2264490A JPH03226850A JP H03226850 A JPH03226850 A JP H03226850A JP 2022644 A JP2022644 A JP 2022644A JP 2264490 A JP2264490 A JP 2264490A JP H03226850 A JPH03226850 A JP H03226850A
Authority
JP
Japan
Prior art keywords
data
memory
signal
transfer
cache memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2022644A
Other languages
Japanese (ja)
Inventor
Yutaka Ishikawa
豊 石川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2022644A priority Critical patent/JPH03226850A/en
Priority to EP19910101312 priority patent/EP0440243A3/en
Priority to US07/648,168 priority patent/US5307471A/en
Publication of JPH03226850A publication Critical patent/JPH03226850A/en
Pending legal-status Critical Current

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

PURPOSE:To prevent the processing speed of a data transfer from becoming low by executing simultaneously the data transfer to a cache memory and a host interface from a buffer memory. CONSTITUTION:When a signal TM is active, when both transfer signals DRQ1 and DRG2 become active, an input signal to a DRG detecting circuit 42 of a first channel and a second channel becomes active, confirming signals DAK1, DAK2 and an address output become active, and a read-out signal IORD2, and write signals MWR and IOWR1 become active. As a result, data are transferred simultaneously to a cache memory 1 and a host interface control circuit 2 from a buffer memory 3 through a data bus D18. In such a way, it can be prevented that a data transfer speed extending from the buffer memory 3 to the host interface control circuit 2 becomes low.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、情報処理装置の外部補助記憶装置を制御する
装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a device for controlling an external auxiliary storage device of an information processing device.

〔従来の技術〕[Conventional technology]

従来の外部補助記憶制御装置(以下制御装置と記す)に
ついて、磁気ティスフ記憶装置(以下記憶装置と記ず)
を例にして、第4図から第6図を用いて説明する。
Regarding conventional external auxiliary storage control devices (hereinafter referred to as control devices), magnetic storage devices (hereinafter referred to as storage devices)
will be explained using FIGS. 4 to 6 as an example.

第4図は、従来の制御装置の構成を示すブロック図であ
る。
FIG. 4 is a block diagram showing the configuration of a conventional control device.

キャッシュメモリ1は、外部の記憶装置(図示せず)に
対してキャッシュとして働き、この記憶装置が記憶して
いるデータの一部を記憶している。
The cache memory 1 functions as a cache for an external storage device (not shown), and stores part of the data stored in this storage device.

今、ホストシステム(図示せず)からデータ要求かあっ
た場合、キャッシュメモリ1上にその要求されたデータ
があれは、制御装置はそのデータをキャッシュメモリ1
から、直ちに、ホストインタフェース制御回路2を介し
てホストシステムに転送する。
Now, when there is a data request from the host system (not shown), if the requested data is in the cache memory 1, the control device transfers the data to the cache memory 1.
The data is immediately transferred to the host system via the host interface control circuit 2.

一方、要求されたデータがキャッシュメモリ1上にない
場合には、制御装置はその子−タを外部の記憶装置から
バッファメモリ3に読み出し、ホストシステムからの再
度のデータ要求にそなえてキャッシュメモリ1にセーフ
してから、ホストインタフェース制御回路2を介してホ
ストシステムへ転送する。
On the other hand, if the requested data is not in the cache memory 1, the control device reads the child data from the external storage device to the buffer memory 3, and stores it in the cache memory 1 in preparation for another data request from the host system. After making it safe, it is transferred to the host system via the host interface control circuit 2.

上述の動作において、ホストインタフェース制御回路2
.キャッシュメモリ1及びバッフアメモリ3相互間のデ
ータ転送のように、中央処理装置の手をわずられすこと
なく、データバス及びアドレスバスを直接制御すること
によってデータの転送を高速に行うことをDMA(Di
rectMemory  Access)転送と呼び、
マイクロプロセッサ5の命令に基ついて、DMAコン1
−ローラ4aかこれを制御する。
In the above operation, the host interface control circuit 2
.. DMA (DMA) is used to transfer data at high speed by directly controlling the data bus and address bus without the intervention of the central processing unit, such as data transfer between the cache memory 1 and buffer memory 3. Di
rectMemory Access) transfer,
Based on the instructions of the microprocessor 5, the DMA controller 1
- control roller 4a;

第51″!Iは、第4図に示される従来の制御装置にお
けるI) M Aコントローラ4aの、主要部分の構成
を示すブロック図である。
51''!I is a block diagram showing the configuration of main parts of the I) MA controller 4a in the conventional control device shown in FIG. 4.

このDMAコン1〜ローラ4aは、2チヤンネルのDM
A転送をザボ−1〜している。
These DMA controllers 1 to roller 4a are 2-channel DM
A transfer is being performed from 1 to 1.

今、DMAコントローラ4aの第1チヤンネル側がホス
1へインタフェース制御回i?82をサポートし、第2
チヤンネル側がバッファメモリ3をサポートしているも
のとして、第2チヤンネルを例にして、DMAコンl−
ローラ4aによるDMA転送の制御について述へる(第
1チヤンネルも同様の動作をする)。
Now, the first channel side of the DMA controller 4a is controlling the interface to the host 1 i? Supports 82 and 2nd
Assuming that the channel side supports buffer memory 3, let's take the second channel as an example.
The control of DMA transfer by the roller 4a will be described (the first channel also operates in the same way).

マイクロプロセッサ5が、DMAコントローラ4aの第
2チヤンネルの転送モートをr J Q−簀メモリ転送
モート」に指定している場合、DMA転送を要求する信
号(以後転送信号と記す)DRQ2がアクティブになる
と、この転送信号か受は付けられたことを示す信号(以
後確認信号と記す)DAK2及びキャッシュメモリ1上
の転送先を示ずアドレス出力がアクティブになる。
When the microprocessor 5 specifies the transfer mode of the second channel of the DMA controller 4a as "rJQ-memory transfer mode", when the signal DRQ2 requesting DMA transfer (hereinafter referred to as transfer signal) becomes active. , a signal DAK2 indicating that this transfer signal has been accepted (hereinafter referred to as a confirmation signal) and an address output indicating the transfer destination on the cache memory 1 become active.

更に、バッファメモリ3への読み出し信号l0RD及び
キャッシュメモリ1への書き込み信号MWRがアクティ
ブとなり、バッファメモリ3からキャッシュメモリ1−
へデータが転送される。
Furthermore, the read signal l0RD to the buffer memory 3 and the write signal MWR to the cache memory 1 become active, and the data from the buffer memory 3 to the cache memory 1-
Data is transferred to.

上記の動作によって1ワードのデータ転送が終了すると
、アドレスカウンタ41は次のデータ転送に備えてアド
レスを1つインクリメントする。
When the data transfer of one word is completed by the above operation, the address counter 41 increments the address by one in preparation for the next data transfer.

上記動作が、マイクロプロセッサ5によって設定された
回数だけ繰り返されて、バッファメモリ3からキャッシ
ュメモリ1へのDMA転送が完了する。
The above operation is repeated the number of times set by the microprocessor 5, and the DMA transfer from the buffer memory 3 to the cache memory 1 is completed.

DMAコントローラ4aは、マイクロプロセッサ5の命
令に基づき、第1チヤンネルに対しても上述のような動
作を繰り返ずことによって、バッファメモリ3.キャッ
シュメモリ1−及びホストインタフェース制御回路2相
互間のDMA転送を実現している。
Based on the instructions from the microprocessor 5, the DMA controller 4a repeats the above-described operation for the first channel, so that the buffer memory 3. DMA transfer between the cache memory 1 and the host interface control circuit 2 is realized.

この場合、従来のDMAコントローラでは、入力信号(
転送信号DRQ、及びDRQ2>は各チャンネル毎に独
立に入力されているが、出力信号である読み出し信号■
○R,D及び書き込み信号I OWRとについては、各
チャンネル毎には独立していない。各チャンネルからの
読み出し信号I OR,D及び書き込み信号I OWR
は、それぞれ、両チャンネルに共通の信号線に出力され
ている。
In this case, in a conventional DMA controller, the input signal (
Transfer signals DRQ and DRQ2> are input independently for each channel, but the output signal read signal ■
○R, D and write signal I OWR are not independent for each channel. Read signal I OR, D and write signal I OWR from each channel
are output to the signal line common to both channels.

なお、上記の共通の出力信号線をとちらのチャンネルが
占有して使用するかについては確認信号D A K 、
又はDAK2によって分るようになっている。
Note that the confirmation signal DAK,
Or it can be determined by DAK2.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上述したように、従来の制御装置では、DMAコントロ
ーラ4aからの各出力において、読み出し信号■○RD
及び書き込み信号丁OWRは、それぞれ両チャンネルに
共通の信号線を使用している。
As described above, in the conventional control device, each output from the DMA controller 4a receives the read signal ■○RD.
The write signal OWR and the write signal OWR each use a signal line common to both channels.

このため、従来の制御装置ては、バッファメモリ3から
キャッシュメモリ1とホストインクフェス制御回路2と
に同時にはデータ転送することができない。
For this reason, the conventional control device cannot transfer data from the buffer memory 3 to the cache memory 1 and the host interface control circuit 2 at the same time.

例えば、従来の制御装置で、バッファメモリ3からキャ
ッシュメモリ1とホストインタフェース制御回路2への
同時DMA転送を実現しようとすると、バッファメモリ
3に対する読み出し信号l0RDとホストインタフェー
ス制御回路2に対する書き込み信号I OWRとが同時
にアクティブとなり、しかも、確認信号DAK、及びD
AK2はどちらのチャンネルに対してもアクティブとな
るので、バッファメモリ3に対しても、又ホストインタ
フェース制御回路2に対してもl0RD及びI OWR
が入ることになってしまい、動作が保証されなくなって
しまう。
For example, when trying to realize simultaneous DMA transfer from buffer memory 3 to cache memory 1 and host interface control circuit 2 with a conventional control device, read signal l0RD to buffer memory 3 and write signal I0R to host interface control circuit 2 becomes active at the same time, and the confirmation signals DAK and D
Since AK2 is active for both channels, l0RD and I OWR are also applied to buffer memory 3 and host interface control circuit 2.
will be inserted, and operation will no longer be guaranteed.

又、バッファメモリ3からキャッシュメモリ1へのDM
A転送と、キャッシュメモリ1からホストインタフェー
ス制御回路2へのDMA転送を並列して同時に動かした
とすると、次のような不都合が生じる。
Also, DM from buffer memory 3 to cache memory 1
If the A transfer and the DMA transfer from the cache memory 1 to the host interface control circuit 2 are performed in parallel and at the same time, the following inconvenience will occur.

DMAコントローラ4aの第2チヤンネルに対する転送
信号DRQ2と、第1チヤンネルに対する転送信号DR
Q1とが全く勝手にアクティブになると、第2チヤンネ
ル側ではバッファメモリ3からキャッシュメモリ1にデ
ータが転送されるが、同時に第1チヤンネル側では、キ
ャッシュメモリ1からホストインタフェース制御回路2
ヘプタが転送される。
Transfer signal DRQ2 for the second channel of the DMA controller 4a and transfer signal DR for the first channel
Q1 becomes active on its own, data is transferred from the buffer memory 3 to the cache memory 1 on the second channel side, but at the same time, data is transferred from the cache memory 1 to the host interface control circuit 2 on the first channel side.
Hepta is transferred.

すなわち、同一のキャッシュメモリ1上で書き込みと読
み出しの動作が同時に行われることになってしまう。
In other words, writing and reading operations are performed simultaneously on the same cache memory 1.

この時、書き込みの速さと読み出しの速さに差異があっ
て、バッファメモリ3からキャッシュメモリ1へのデー
タ転送速度よりも、キャッシュメモリ1からホストイン
タフェース制御回路2へのデータ転送速度の方が速いと
、DMA転送している内容に関して両者の整合が取れな
いことになってしまうので上述のような動作は実際には
使用できない。
At this time, there is a difference in writing speed and reading speed, and the data transfer speed from cache memory 1 to host interface control circuit 2 is faster than the data transfer speed from buffer memory 3 to cache memory 1. In this case, the contents of the DMA transfer will not be consistent between the two, so the above operation cannot be used in practice.

従来の制御装置では、上述したような不都合があるため
、バッファメモリ3からキャッシュメモリ1とホストイ
ンタフェース制御回路2へは同時にはDMA転送ができ
ない。
In the conventional control device, due to the above-mentioned disadvantages, DMA transfer cannot be performed from the buffer memory 3 to the cache memory 1 and the host interface control circuit 2 at the same time.

従って、従来の制御装置では、バッファメモリ3からキ
ャッシュメモリ1を介してホストインタフェース制御口
B2にデータ転送する場合には、まず始めに第2チヤン
ネル側でバッファメモリ3からキャッシュメモリ1にデ
ータを転送し、この動作を終えてから、次に第1チヤン
ネル側でキャッシュ、メモリ1からホストインタフェー
ス制御回路2にデータを転送するという二段階の動作が
必要であった。
Therefore, in the conventional control device, when data is transferred from the buffer memory 3 to the host interface control port B2 via the cache memory 1, the data is first transferred from the buffer memory 3 to the cache memory 1 on the second channel side. However, after this operation is completed, a two-step operation is required to transfer data from the cache and memory 1 to the host interface control circuit 2 on the first channel side.

上述のDMA転送の動作について、各信号のタインミン
グ関係を表わしたのが第6図である。
FIG. 6 shows the timing relationship of each signal regarding the above-mentioned DMA transfer operation.

第4図、第5図及び第6図において、制御装置がホスト
システムからデータ要求信号を受は付けると、マイクロ
プロセッサ5がこの要求を解析し、データバスD27を
介してフォーマットコントローラ6に対し、外部の記憶
装置からのデータ読み出し命令を発行する。
4, 5 and 6, when the control device receives a data request signal from the host system, the microprocessor 5 analyzes this request and sends the data to the format controller 6 via the data bus D27. Issues a command to read data from an external storage device.

この動作によりバッファメモリ3にデータが入ると転送
信号DRQ2がアクティブになり、確認信号DAK2 
、アドレス出力、読み出し信号■ORD及び書き込み信
号MWRがアクティブになり、データがデータバスD1
8を介して、バッファメモリ3からキャッシュメモリ1
へ転送される。
When data enters the buffer memory 3 through this operation, the transfer signal DRQ2 becomes active, and the confirmation signal DAK2 becomes active.
, address output, read signal ORD and write signal MWR become active, and data is transferred to data bus D1.
8, from buffer memory 3 to cache memory 1
will be forwarded to.

所望のデータの転送が終わると、次いでマイクロプロセ
ッサ5は、データバスD27を介してDMAコントロー
ラ4aに対し、キャッシュメモリ1からホストインタフ
ェース制御回路2へのデータ転送の命令を発行する。
When the transfer of the desired data is completed, the microprocessor 5 then issues a command to transfer the data from the cache memory 1 to the host interface control circuit 2 to the DMA controller 4a via the data bus D27.

これにより、アドレス出力、確認信号DAKl、書き込
み信号l0WR及び読み出し信号MRDがアクティブに
なり、データがデータバスD、8を介してキャッシュメ
モリ1からホストインタフェース制御回路2へ転送され
、一連のDMA転送を終了する。
As a result, the address output, confirmation signal DAKl, write signal l0WR, and read signal MRD become active, and data is transferred from the cache memory 1 to the host interface control circuit 2 via the data buses D and 8, and a series of DMA transfers is performed. finish.

以上説明したように、従来の制御装置では、ホストシス
テムからデータの要求が有った時、そのデータがキャッ
シュメモリ上にない場合には、そ 0 の要求されたデータを外部の記憶装置からバッファメモ
リに読み出してきて、再度のデータ要求に備えて、この
データをまずバッファメモリからキャッシュメモリに転
送し、次に、キャッシュメモリからホストインタフェー
ス制御回路に転送するという二段階の動作を行なってい
る。
As explained above, in conventional control devices, when there is a data request from the host system and the data is not in the cache memory, the requested data is transferred from the external storage device to the buffer. A two-step operation is performed in which the data is read out to the memory, and in preparation for another data request, the data is first transferred from the buffer memory to the cache memory, and then transferred from the cache memory to the host interface control circuit.

このため、データ転送の処理速度が遅くなるという欠点
がある。
Therefore, there is a drawback that the data transfer processing speed becomes slow.

〔課題を解決するための手段〕[Means to solve the problem]

本発明による外部補助記憶制御装置は、バッファとして
動作する第1のメモリと、キャッシュとして動作する第
2のメモリと、外部のポストシステムとのインタフェー
スを制御するコン1−ロラとを有し、前記ホストシステ
ムからのデータ要求により外部補助記憶装置から読み込
むデータを、前記第1のメモリから前記第2のメモリと
前記コントローラとに同時に転送することを特徴とする
The external auxiliary storage control device according to the present invention has a first memory that operates as a buffer, a second memory that operates as a cache, and a controller that controls an interface with an external post system, and the controller that controls the interface with an external post system. The present invention is characterized in that data read from an external auxiliary storage device in response to a data request from a host system is simultaneously transferred from the first memory to the second memory and the controller.

又、請求項2記載の外部補助記憶制御装置は、前記ホス
トシステムからのデータ要求信号と前記第1のメモリか
らのデータ転送要求借りとが共にアクティブとなった時
にこれを認識し、前記第1−のメモリに対するデー タ
読み出し信号と、前記第2のメモリに対するデータ書き
込み信号と、前記コントローラに対するデータ書き込み
信号とを同時にアクティブにすることを特徴とする。
Further, the external auxiliary storage control device according to claim 2 recognizes this when both the data request signal from the host system and the data transfer request borrow from the first memory become active, and - a data read signal to the second memory, a data write signal to the second memory, and a data write signal to the controller are simultaneously activated.

〔実施例〕〔Example〕

本発明について、第1図から第3図を用いて説明する。 The present invention will be explained using FIGS. 1 to 3.

第1図は、本発明の一実施例による制御装置の構成を示
すブロック図である。
FIG. 1 is a block diagram showing the configuration of a control device according to an embodiment of the present invention.

第1図に示す制御装置においては、第5図に示す従来の
技術による制御装置で、DMAコン1へロラ4aからの
出力である書き込み信号l0WRと読み出し信号■○R
Dとか、共に、ホストインタフェース制御回路2とバッ
ファメモリ3に、共通の信号線を介して入力されていた
のに対して、ホストインタフェース制御回路2への書き
込み信号■○WR1と読み出し信号I ORD 1及び
バッファメモリ3への書き込み信号■○WR2と読み出
し信号I 0RD2とに分れて独立している。
In the control device shown in FIG. 1, the write signal l0WR, which is the output from the roller 4a, and the read signal
D and the like are both input to the host interface control circuit 2 and the buffer memory 3 via a common signal line, whereas the write signal to the host interface control circuit 2 WR1 and the read signal IORD 1 and a write signal to the buffer memory 3 WR2 and a read signal I0RD2, which are independent.

第2図は、第1−図に示ず本発明の実施例による制御装
置におけるDMAコントローラ4bの、主要部分の構成
を示す図である。
FIG. 2 is a diagram showing the configuration of the main parts of the DMA controller 4b in the control device according to the embodiment of the present invention, which is not shown in FIG. 1.

第2図に示すDMAコントローラ4bは、第5図に示す
従来の技術によるDMAコン1〜ローラ4aに対して、
下記に列挙するような相違点を持っている。
The DMA controller 4b shown in FIG. 2 is different from the conventional DMA controller 1 to roller 4a shown in FIG.
They have the differences listed below.

(1)書き込み信号I OWR及び読み出し信号■OR
Dが、それぞれ、第1−チャンネルと第2チヤンネルと
て独立し、l0WR,、l0WR2,l0RDI及びl
0RD2になっている。
(1) Write signal I OWR and read signal ■OR
D are independent for the first channel and the second channel, l0WR,, l0WR2, l0RDI and l0WR, respectively.
It has become 0RD2.

(21D M Aコン1〜ローラ4bの制御モードを、
[バッファメモリー→キャッシュメモリ及びホストイン
タフェース制御回路へのDMA転送モード」に指定する
信号TMが設けられている。
(21D MA controller 1 to roller 4b control mode,
A signal TM is provided for specifying "DMA transfer mode from buffer memory to cache memory and host interface control circuit."

(3)第2チヤンネルのDRQ検出回路の入力が、下記
の論理式で表される信号になっている。
(3) The input to the DRQ detection circuit of the second channel is a signal expressed by the following logical formula.

 3 DRQ2 ・ (TM+TM   DRQ+  )(4
)第1チヤンネルの確認信号DAKIに第2チヤンネル
の確認信号D 、A K 2が入っている。
3 DRQ2 ・(TM+TM DRQ+)(4
) The confirmation signal DAKI of the first channel contains the confirmation signals D , A K 2 of the second channel.

上述のような構成をした本発明の実施例による制御回路
の、データ転送の動作における各信号のタイミング関係
を第6図に示す。
FIG. 6 shows the timing relationship of each signal in the data transfer operation of the control circuit according to the embodiment of the present invention configured as described above.

第1図、第2図及び第3図において、この制御装置の制
御モードが、[バッファメモリー→キャッシュメモリ及
びホスl−インタフェース制御回路へのDMA転送モー
ド」に設定されている場合すなわち信号TMかアクティ
ブの時、転送信号D RQlとD R,Q 2とが共に
アクティブとなると、第1チヤンネルと第2チヤンネル
のDRQ検出回路42への入力信号がアクティブとなり
、確認信号DAK、とDAK2及びアドレス出力A1か
アクティブとなり、読み出し信号I ORD 2 、書
き込み信号MWR及びI 0WRIかアクティブとなっ
て、データがデータバスD、8を介して、バッファメモ
リからキャッシュメモリとホストインタフ 4 エース制御回路へ一度に転送される。
In FIGS. 1, 2, and 3, when the control mode of this control device is set to "DMA transfer mode from buffer memory to cache memory and host l-interface control circuit," that is, when the signal TM is When the transfer signals D RQl and D R,Q 2 are both active, the input signals to the DRQ detection circuit 42 of the first channel and the second channel become active, and the confirmation signals DAK and DAK2 and the address output are activated. A1 becomes active, read signal IORD2, write signals MWR and I0WRI become active, and data is transferred at once from the buffer memory to the cache memory and host interface control circuit via data buses D and 8. be done.

上述した動作が繰り返されて、バッファメモリからキャ
ッシュメモリ及びホストインタフェース制御回路へのD
MA転送が行われる。
The above-described operation is repeated to transfer data from the buffer memory to the cache memory and host interface control circuit.
MA transfer is performed.

なお、以上の説明では、外部補助記憶装置として、磁気
ディスク記憶装置を例にしたが、上述の説明から明らか
なように、本発明はこれに限ることなく、カートリッジ
磁気テープや光ディスクを用いた外部補助記憶装置にも
適用できる。
In the above description, a magnetic disk storage device was used as an example of an external auxiliary storage device, but as is clear from the above description, the present invention is not limited to this, and the present invention can be applied to an external storage device using a cartridge magnetic tape or an optical disk. It can also be applied to auxiliary storage devices.

〔発明の効果〕 以上説明したように、本発明によれば、バッファメモリ
からキャッシュメモリ及びホストインタフェース制御回
路へのデータ転送を同時に行うことができる。
[Effects of the Invention] As described above, according to the present invention, data can be transferred from the buffer memory to the cache memory and the host interface control circuit simultaneously.

従って、ホストシステムから要求されたデータがキャッ
シュメモリ上にない場合に外部の記憶装置から読み込む
データを、従来の技術による制御装置では、ます、バッ
ファメモリからキャッシュメモリに転送し、次いでキャ
ッシュメモリからホストインタフェース制御回路へ転送
するという一段階で実行していたのに対して、本発明で
は一度の動作ですむ。
Therefore, when the data requested by the host system is not in the cache memory, data to be read from an external storage device is first transferred from the buffer memory to the cache memory, and then from the cache memory to the host system. In contrast to the one-step process of transferring the data to the interface control circuit, the present invention requires only one operation.

従って、本発明によれば、バッファメモリからホストイ
ンタフェース制御回路へのデータ転送速度が遅くなるこ
とを防止することができる。
Therefore, according to the present invention, it is possible to prevent the data transfer speed from the buffer memory to the host interface control circuit from becoming slow.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明の実施例による外部補助記憶制御装置
の構成を示すブロック図、第2図は、第1図に示すDM
Aコントローラ4の内部の構成を示すブロック図、第3
図は、本発明の実施例による外部補助記憶制御装置のデ
ータ転送動作における各信号のタイミング関係を表わす
タインミング図、第4図は、従来の技術による外部補助
記憶制御装置の構成を示すブロック図、第5図は、第4
図に示すDMAコントローラ4の内部の構成を示すブロ
ック図、第6図は、従来の技術による外部補助記憶制御
装置のデータ転送動作における各信号のタイミングを表
わすタインミング図である。 1・・・キャッシュメモリ、2・・・ホストインタフニ
ス制御回路、3・・・バッファメモリ、4a、’4b・
・DMAコントローラ、5・・・マイクロプロセッサ、
6・・フォーマットコン1〜ローラ、7・・・データバ
スD2.8・・・データバスD1.41・・・アドレス
カウンタ、42・・・DRQ検出回路。
FIG. 1 is a block diagram showing the configuration of an external auxiliary storage control device according to an embodiment of the present invention, and FIG. 2 is a DM shown in FIG.
Block diagram showing the internal configuration of the A controller 4, 3rd
4 is a timing diagram showing the timing relationship of each signal in the data transfer operation of the external auxiliary storage control device according to the embodiment of the present invention, FIG. 4 is a block diagram showing the configuration of the external auxiliary storage control device according to the conventional technology, Figure 5 shows the fourth
FIG. 6 is a block diagram showing the internal configuration of the DMA controller 4 shown in the figure. FIG. 6 is a timing diagram showing the timing of each signal in the data transfer operation of the external auxiliary storage control device according to the conventional technology. DESCRIPTION OF SYMBOLS 1... Cache memory, 2... Host interface control circuit, 3... Buffer memory, 4a, '4b.
・DMA controller, 5... microprocessor,
6...Format controller 1 to roller, 7...Data bus D2.8...Data bus D1.41...Address counter, 42...DRQ detection circuit.

Claims (1)

【特許請求の範囲】 1、バッファとして動作する第1のメモリと、キャッシ
ュとして動作する第2のメモリと、外部のホストシステ
ムとのインタフェースを制御するコントローラとを有し
、前記ホストシステムからのデータ要求により外部補助
記憶装置から読み込むデータを、前記第1のメモリから
前記第2のメモリと前記コントローラとに同時に転送す
ることを特徴とする外部補助記憶制御装置。 2、請求項1記載の外部補助記憶制御装置において、 前記ホストシステムからのデータ要求信号と前記第1の
メモリからのデータ転送要求信号とが共にアクティブと
なった時にこれを認識し、前記第1のメモリに対するデ
ータ読み出し信号と、前記第2のメモリに対するデータ
書き込み信号と、前記コントローラに対するデータ書き
込み信号とを同時にアクティブにすることを特徴とする
外部補助記憶制御装置。
[Scope of Claims] 1. A first memory that operates as a buffer, a second memory that operates as a cache, and a controller that controls an interface with an external host system, and which stores data from the host system. An external auxiliary storage control device characterized in that data read from an external auxiliary storage device is simultaneously transferred from the first memory to the second memory and the controller upon request. 2. The external auxiliary storage control device according to claim 1, wherein when a data request signal from the host system and a data transfer request signal from the first memory are both activated, this is recognized; An external auxiliary storage control device characterized in that a data read signal to the second memory, a data write signal to the second memory, and a data write signal to the controller are simultaneously activated.
JP2022644A 1990-01-31 1990-01-31 External auxiliary storage controller Pending JPH03226850A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2022644A JPH03226850A (en) 1990-01-31 1990-01-31 External auxiliary storage controller
EP19910101312 EP0440243A3 (en) 1990-01-31 1991-01-31 Memory controller for sub-memory unit such as disk drives
US07/648,168 US5307471A (en) 1990-01-31 1991-01-31 Memory controller for sub-memory unit such as disk drives

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2022644A JPH03226850A (en) 1990-01-31 1990-01-31 External auxiliary storage controller

Publications (1)

Publication Number Publication Date
JPH03226850A true JPH03226850A (en) 1991-10-07

Family

ID=12088559

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2022644A Pending JPH03226850A (en) 1990-01-31 1990-01-31 External auxiliary storage controller

Country Status (1)

Country Link
JP (1) JPH03226850A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8327041B2 (en) 2009-01-22 2012-12-04 Fujitsu Limited Storage device and data transfer method for the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59100964A (en) * 1982-12-01 1984-06-11 Hitachi Ltd Parallel transfer type director device
JPS63317858A (en) * 1987-06-22 1988-12-26 Mitsubishi Electric Corp Control system for cache memory
JPH0210446A (en) * 1988-06-28 1990-01-16 Hitachi Ltd Buffer storage device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59100964A (en) * 1982-12-01 1984-06-11 Hitachi Ltd Parallel transfer type director device
JPS63317858A (en) * 1987-06-22 1988-12-26 Mitsubishi Electric Corp Control system for cache memory
JPH0210446A (en) * 1988-06-28 1990-01-16 Hitachi Ltd Buffer storage device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8327041B2 (en) 2009-01-22 2012-12-04 Fujitsu Limited Storage device and data transfer method for the same

Similar Documents

Publication Publication Date Title
JPH03226850A (en) External auxiliary storage controller
JP2665836B2 (en) Liquid crystal display controller
JPH11175261A (en) Control method for disk
JP2748056B2 (en) Disk controller
JP2574821B2 (en) Direct memory access controller
JP2581144B2 (en) Bus control device
JPS6337418B2 (en)
JPS63196968A (en) Input/output controller
JP2768022B2 (en) Memory controller
JPH02301851A (en) System bus accessing system
JP2671743B2 (en) Microcomputer
JPS61117651A (en) Interface device
JPH06314251A (en) Scsi data transfer device
JPH0728773A (en) Microcomputer
JP2978626B2 (en) DMA controller
JPS6140658A (en) Data processor
JPS61127025A (en) Optical disk controller
JPH0355642A (en) Memory control system
JPH02211571A (en) Information processor
JPH03265057A (en) Data transfer control system
JPH064489A (en) Communication system among plural cpu
JPH03233658A (en) Electronic computer
JPH0236442A (en) Method for controlling memory
JPH0318144A (en) Lan adaptor
JPH01134649A (en) I/o channel controller