JP5064824B2 - Semiconductor element - Google Patents

Semiconductor element Download PDF

Info

Publication number
JP5064824B2
JP5064824B2 JP2007030341A JP2007030341A JP5064824B2 JP 5064824 B2 JP5064824 B2 JP 5064824B2 JP 2007030341 A JP2007030341 A JP 2007030341A JP 2007030341 A JP2007030341 A JP 2007030341A JP 5064824 B2 JP5064824 B2 JP 5064824B2
Authority
JP
Japan
Prior art keywords
layer
buffer layer
carbon concentration
thickness
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2007030341A
Other languages
Japanese (ja)
Other versions
JP2007251144A (en
Inventor
義浩 佐藤
禎宏 加藤
清輝 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
THE FURUKAW ELECTRIC CO., LTD.
Original Assignee
THE FURUKAW ELECTRIC CO., LTD.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by THE FURUKAW ELECTRIC CO., LTD. filed Critical THE FURUKAW ELECTRIC CO., LTD.
Priority to JP2007030341A priority Critical patent/JP5064824B2/en
Priority to PCT/JP2007/052872 priority patent/WO2007097264A1/en
Publication of JP2007251144A publication Critical patent/JP2007251144A/en
Application granted granted Critical
Publication of JP5064824B2 publication Critical patent/JP5064824B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • H01L29/7787Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

本発明は、基板上にバッファ層を介して積層された化合物半導体層を備える半導体素子に関するものである。   The present invention relates to a semiconductor element including a compound semiconductor layer stacked on a substrate via a buffer layer.

化合物半導体を用いて形成された半導体素子は、直接遷移性等、化合物半導体材料が本質的に有する特性から、高耐圧素子、高速素子として有望な電子素子である。かかる半導体素子として、近年、電界効果トランジスタ(FET:Field Effect Transistor)の一種である、窒化物系化合物半導体を用いて形成された高電子移動度トランジスタ(HEMT:High Electron Mobility Transistor)が注目を集めており、種々のHEMTが提案されている。   A semiconductor element formed using a compound semiconductor is a promising electronic element as a high-voltage element and a high-speed element because of the characteristics inherent to compound semiconductor materials such as direct transition. As such a semiconductor element, a high electron mobility transistor (HEMT) formed using a nitride compound semiconductor, which is a kind of field effect transistor (FET), has recently attracted attention. Various HEMTs have been proposed.

図8は、窒化物系化合物半導体としてGaN系化合物半導体を用いて形成された、従来技術にかかるHEMTの一例を示す断面図である。図8に示すHEMT21では、サファイア基板等の基板22上に、低温形成したGaNからなる低温バッファ層23と、GaNからなるバッファ層24と、GaNからなる電子走行層25と、AlGaNからなる電子供給層26とがこの順に積層され、ヘテロ接合構造が形成されている。電子供給層26上には、ソース電極27S、ゲート電極27Gおよびドレイン電極27Dが配設されている。なお、ソース電極27Sおよびドレイン電極27Dと、電子供給層26との間には、各層間のコンタクト抵抗を低減させるための図示しないn−GaNからなるコンタクト層が形成されている。   FIG. 8 is a cross-sectional view showing an example of a conventional HEMT formed using a GaN-based compound semiconductor as a nitride-based compound semiconductor. In the HEMT 21 shown in FIG. 8, a low-temperature buffer layer 23 made of GaN, a buffer layer 24 made of GaN, an electron transit layer 25 made of GaN, and an electron supply made of AlGaN are formed on a substrate 22 such as a sapphire substrate. The layer 26 is stacked in this order to form a heterojunction structure. On the electron supply layer 26, a source electrode 27S, a gate electrode 27G, and a drain electrode 27D are disposed. A contact layer made of n-GaN (not shown) is formed between the source electrode 27S and the drain electrode 27D and the electron supply layer 26 to reduce the contact resistance between the layers.

かかる構成のHEMT21では、電子走行層25と電子供給層26とのヘテロ接合界面直下に形成される2次元電子ガスがキャリアとして利用される。ソース電極27Sとドレイン電極27Dとを作動させた場合、電子走行層25に供給された電子が2次元電子ガス層25a中を高速走行してドレイン電極27Dまで移動する。このとき、ゲート電極27Gに加える電圧を制御してゲート電極27G直下の空乏層の厚さを変化させることで、ソース電極27Sからドレイン電極27Dへ移動する電子、すなわちドレイン電流を制御することができる。   In the HEMT 21 having such a configuration, a two-dimensional electron gas formed immediately below the heterojunction interface between the electron transit layer 25 and the electron supply layer 26 is used as a carrier. When the source electrode 27S and the drain electrode 27D are operated, the electrons supplied to the electron transit layer 25 travel at a high speed in the two-dimensional electron gas layer 25a and move to the drain electrode 27D. At this time, by controlling the voltage applied to the gate electrode 27G and changing the thickness of the depletion layer immediately below the gate electrode 27G, electrons moving from the source electrode 27S to the drain electrode 27D, that is, the drain current can be controlled. .

ところで、HEMT等の半導体素子では、バッファ層中のリーク電流の発生を抑制するなどの目的で、一般にバッファ層を高抵抗化する必要がある。バッファ層が高抵抗化されていない場合、例えば図8に示したHEMT21では、ゲート電極27G直下の空乏層を拡大させてドレイン電流をオフしようとしても、バッファ層24や低温バッファ層23にリーク電流が流れるため、完全にオフすることができないという問題が生じる。これに対して、バッファ層を高抵抗化する方法が提案されている(例えば、特許文献1および2参照)。特許文献1および2では、GaNからなるバッファ層にZn、Mg等の不純物を添加(ドーピング)して高抵抗化する方法が開示されている。   By the way, in a semiconductor element such as HEMT, it is generally necessary to increase the resistance of the buffer layer for the purpose of suppressing the occurrence of leakage current in the buffer layer. In the case where the buffer layer has not been increased in resistance, for example, in the HEMT 21 shown in FIG. 8, even if the depletion layer directly under the gate electrode 27G is expanded to turn off the drain current, the leakage current flows into the buffer layer 24 and the low-temperature buffer layer 23. Causes a problem that it cannot be completely turned off. On the other hand, a method of increasing the resistance of the buffer layer has been proposed (see, for example, Patent Documents 1 and 2). Patent Documents 1 and 2 disclose a method of increasing resistance by adding (doping) impurities such as Zn and Mg to a buffer layer made of GaN.

特開2002−57158号公報JP 2002-57158 A 特開2003−197643号公報JP 2003-197643 A

しかしながら、不純物をドーピングして高抵抗化したバッファ層を有するHEMT等の半導体素子では、出力電流にかかる電気特性が時間変化する現象、言い換えると、出力電流特性の再現性が劣化する現象である「電流コラプス」の発生が顕著になるという問題があった。この電流コラプスは、半導体素子に電流を流した際に、ドーピングされた不純物のうち活性化されなかった一部の不純物が帯電し、2次元電子ガス層中の電子の移動が妨げられることによって発生するものと推測される。   However, in a semiconductor device such as a HEMT having a buffer layer whose resistance is increased by doping impurities, the electrical characteristics related to the output current change over time, in other words, the phenomenon where the reproducibility of the output current characteristics deteriorates. There was a problem that the occurrence of “current collapse” became prominent. This current collapse occurs when a part of the doped impurities that are not activated are charged when a current is passed through the semiconductor element, preventing the movement of electrons in the two-dimensional electron gas layer. Presumed to be.

一方、MISFET(Metal Insulator Semiconductor FET)およびMOSFET(Metal Oxide Semiconductor FET)等、絶縁ゲートを有した電化効果トランジスタでは、GaN系化合物半導体にZn、Mg等のp型不純物を添加する場合、その不純物濃度に応じてバッファ層を高抵抗化し、素子を高耐圧化できるものの、高耐圧化にともなってしきい値電圧を増大させることとなり、電界効果トランジスタの制御性を低下させるという問題があった。   On the other hand, in the case of a charge effect transistor having an insulated gate, such as a MISFET (Metal Insulator Semiconductor FET) and a MOSFET (Metal Oxide Semiconductor FET), the impurity concentration when a p-type impurity such as Zn or Mg is added to a GaN compound semiconductor. Accordingly, the resistance of the buffer layer can be increased to increase the breakdown voltage of the element, but the threshold voltage increases with the increase of the breakdown voltage, and there is a problem that the controllability of the field effect transistor is lowered.

本発明は、上記に鑑みてなされたものであって、不純物をドーピングして電流コラプスを悪化させることなくバッファ層を高抵抗化し、バッファ層中に発生するリーク電流を低減させた半導体素子を提供することを目的とする。   The present invention has been made in view of the above, and provides a semiconductor device in which impurities are doped to increase the resistance of a buffer layer without deteriorating current collapse, and leakage current generated in the buffer layer is reduced. The purpose is to do.

また、本発明は、しきい値電圧を増大させることなく素子を高耐圧化することができる半導体素子を提供することを目的とする。   Another object of the present invention is to provide a semiconductor element that can increase the breakdown voltage of the element without increasing the threshold voltage.

上述した課題を解決し、目的を達成するために、本発明にかかる半導体素子は、基板上にバッファ層を介して積層された化合物半導体層を備える半導体素子において、前記バッファ層は、炭素が添加され、この添加される炭素濃度は、該炭素濃度に対して電流コラプスが急激に変化する濃度以下であり、かつ前記炭素濃度に対して当該半導体素子の耐圧が急激に変化する濃度以上であることを特徴とする。   In order to solve the above-described problems and achieve the object, a semiconductor element according to the present invention includes a compound semiconductor layer stacked on a substrate via a buffer layer, and the buffer layer is added with carbon. The added carbon concentration is equal to or lower than the concentration at which the current collapse rapidly changes with respect to the carbon concentration, and is equal to or higher than the concentration at which the breakdown voltage of the semiconductor element changes rapidly with respect to the carbon concentration. It is characterized by.

また、本発明にかかる半導体素子は、上記の発明において、前記炭素濃度は、1×1017cm-3以上、1×1020cm-3以下であることを特徴とする。 In the semiconductor device according to the present invention, the carbon concentration is 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less.

また、本発明にかかる半導体素子は、バッファ層を介して基板上に積層された化合物半導体層を備える半導体素子において、前記化合物半導体層内の電流経路となる層から前記バッファ層までの層厚は、該層厚に対して電流コラプスが急激に変化する厚さ以上であり、かつ前記層厚に対して当該半導体素子の耐圧が急激に変化する厚さ以下であることを特徴とする。   Further, the semiconductor element according to the present invention is a semiconductor element comprising a compound semiconductor layer stacked on a substrate via a buffer layer, and a layer thickness from a layer serving as a current path in the compound semiconductor layer to the buffer layer is The current collapse is not less than the thickness at which the current collapse is rapidly changed with respect to the layer thickness, and is not more than the thickness at which the breakdown voltage of the semiconductor element is rapidly changed with respect to the layer thickness.

また、本発明にかかる半導体素子は、上記の発明において、前記電流経路となる層は、前記化合物半導体層内のヘテロ接合界面に形成される2次元電子ガス層であることを特徴とする。   In the semiconductor device according to the present invention as set forth in the invention described above, the layer serving as the current path is a two-dimensional electron gas layer formed at a heterojunction interface in the compound semiconductor layer.

また、本発明にかかる半導体素子は、上記の発明において、前記層厚は、0.05μm以上、1μm以下であることを特徴とする。   In the semiconductor device according to the present invention, the layer thickness is 0.05 μm or more and 1 μm or less.

また、本発明にかかる半導体素子は、バッファ層を介して基板上に積層された化合物半導体層を備える半導体素子において、前記バッファ層と前記化合物半導体層との間に積層されるとともに、前記化合物半導体層から前記バッファ層に向かう積層方向の距離に応じて添加濃度が増加するように炭素が添加された炭素濃度遷移層を備えることを特徴とする。   The semiconductor device according to the present invention is a semiconductor device comprising a compound semiconductor layer stacked on a substrate via a buffer layer, and is stacked between the buffer layer and the compound semiconductor layer, and the compound semiconductor It is characterized by comprising a carbon concentration transition layer to which carbon is added so that the addition concentration increases according to the distance in the stacking direction from the layer toward the buffer layer.

また、本発明にかかる半導体素子は、上記の発明において、前記バッファ層と前記化合物半導体層との間に積層されるとともに、前記化合物半導体層から前記バッファ層に向かう積層方向の距離に応じて添加濃度が増加するように炭素が添加された炭素濃度遷移層を備えることを特徴とする。   The semiconductor element according to the present invention is stacked between the buffer layer and the compound semiconductor layer in the above invention, and added according to the distance in the stacking direction from the compound semiconductor layer toward the buffer layer. A carbon concentration transition layer to which carbon is added so as to increase the concentration is provided.

また、本発明にかかる半導体素子は、上記の発明において、前記炭素濃度遷移層に添加される炭素の添加濃度は、前記積層方向の距離に応じて、前記化合物半導体層の炭素濃度から前記バッファ層の炭素濃度まで変化することを特徴とする。   The semiconductor element according to the present invention is the above-described invention, wherein the concentration of carbon added to the carbon concentration transition layer is determined from the carbon concentration of the compound semiconductor layer according to the distance in the stacking direction. It is characterized by changing to a carbon concentration of.

また、本発明にかかる半導体素子は、上記の発明において、前記炭素濃度遷移層の層厚は、1μm以下であることを特徴とする。   In the semiconductor device according to the present invention, the thickness of the carbon concentration transition layer is 1 μm or less.

また、本発明にかかる半導体素子は、上記の発明において、前記化合物半導体層内のヘテロ接合界面から前記バッファ層または前記炭素濃度遷移層までの層厚間の炭素濃度は、1×1017cm-3以下であることを特徴とする。 In the semiconductor device according to the present invention, the carbon concentration between layer thicknesses from the heterojunction interface in the compound semiconductor layer to the buffer layer or the carbon concentration transition layer is 1 × 10 17 cm −. It is 3 or less.

また、本発明にかかる半導体素子は、上記の発明において、前記化合物半導体層と、前記バッファ層および前記炭素濃度遷移層の少なくとも一方とは、Al1-x-yGaxInyN(0≦x≦1、0≦y≦1)系の半導体材料を用いて形成されることを特徴とする。 In the semiconductor device according to the present invention, in the above invention, the compound semiconductor layer and at least one of the buffer layer and the carbon concentration transition layer may be Al 1-xy Ga x In y N (0 ≦ x ≦ 1, 0 ≦ y ≦ 1) based semiconductor material.

また、本発明にかかる半導体素子は、上記の発明において、当該半導体素子は、ダイオードまたは電界効果トランジスタであることを特徴とする。   The semiconductor element according to the present invention is characterized in that, in the above invention, the semiconductor element is a diode or a field effect transistor.

また、本発明にかかる半導体素子は、基板上にバッファ層、半導体動作層、絶縁層および電極層を順次積層して備える半導体素子において、前記バッファ層は、炭素が添加された窒化物系化合物半導体層を含み、前記窒化物系化合物半導体層の炭素濃度は、該炭素濃度に対して当該半導体素子の耐圧が急激に変化する濃度以上であり、かつ飽和濃度以下であることを特徴とする。   The semiconductor device according to the present invention is a semiconductor device comprising a buffer layer, a semiconductor operation layer, an insulating layer, and an electrode layer sequentially stacked on a substrate, wherein the buffer layer is a nitride compound semiconductor to which carbon is added. The nitride compound semiconductor layer includes a layer, and the carbon concentration of the nitride-based compound semiconductor layer is not less than a concentration at which the breakdown voltage of the semiconductor element changes rapidly with respect to the carbon concentration and not more than a saturation concentration.

また、本発明にかかる半導体素子は、上記の発明において、前記炭素濃度は、1×1017cm-3以上、1×1020cm-3以下であることを特徴とする。 In the semiconductor device according to the present invention, the carbon concentration is 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less.

また、本発明にかかる半導体素子は、上記の発明において、前記窒化物系化合物半導体層における炭素以外の不純物濃度は、1×1016cm-3以上、1×1017cm-3以下であることを特徴とする。 In the semiconductor device according to the present invention, in the above invention, the impurity concentration of carbon other than carbon in the nitride-based compound semiconductor layer is 1 × 10 16 cm −3 or more and 1 × 10 17 cm −3 or less. It is characterized by.

また、本発明にかかる半導体素子は、上記の発明において、前記半導体動作層は、炭素が非添加であり、層厚が200nm以上、400nm以下であることを特徴とする。   In the semiconductor device according to the present invention as set forth in the invention described above, the semiconductor operating layer is not added with carbon, and the layer thickness is 200 nm or more and 400 nm or less.

また、本発明にかかる半導体素子は、上記の発明において、前記窒化物系化合物半導体層は、GaN系化合物半導体によって形成されることを特徴とする。   In the semiconductor device according to the present invention as set forth in the invention described above, the nitride compound semiconductor layer is formed of a GaN compound semiconductor.

本発明にかかる半導体素子によれば、不純物をドーピングして電流コラプスを悪化させることなくバッファ層を高抵抗化し、バッファ層中に発生するリーク電流を低減させることができる。   According to the semiconductor device of the present invention, it is possible to increase the resistance of the buffer layer without reducing current collapse by doping impurities, and to reduce the leakage current generated in the buffer layer.

また、本発明にかかる半導体素子によれば、しきい値電圧を増大させることなく素子を高耐圧化することができる。   In addition, according to the semiconductor element of the present invention, it is possible to increase the breakdown voltage of the element without increasing the threshold voltage.

以下、添付図面を参照して、本発明にかかる半導体素子の好適な実施の形態を詳細に説明する。なお、この実施の形態によりこの発明が限定されるものではない。また、図面の記載において、同一部分には同一の符号を付している。   DESCRIPTION OF EMBODIMENTS Hereinafter, preferred embodiments of a semiconductor device according to the present invention will be described in detail with reference to the accompanying drawings. Note that the present invention is not limited to the embodiments. In the description of the drawings, the same parts are denoted by the same reference numerals.

(実施の形態1)
まず、本発明の実施の形態1にかかる半導体素子について説明する。図1は、本実施の形態1にかかる半導体素子としてのHEMT1の構成を示す断面図である。図1に示すように、HEMT1は、サファイア、SiまたはSiC等からなる基板2上に、バッファ層を介して積層された化合物半導体層を備える。具体的には、基板2上に、低温形成したGaNからなる低温バッファ層3と、GaNからなるバッファ層4と、GaNからなる電子走行層5と、AlGaNからなる電子供給層6とをこの順に積層して形成されたヘテロ接合構造を有する。
(Embodiment 1)
First, the semiconductor element according to the first embodiment of the present invention will be described. FIG. 1 is a cross-sectional view showing a configuration of a HEMT 1 as a semiconductor element according to the first embodiment. As shown in FIG. 1, the HEMT 1 includes a compound semiconductor layer stacked on a substrate 2 made of sapphire, Si, SiC, or the like via a buffer layer. Specifically, a low-temperature buffer layer 3 made of GaN, a buffer layer 4 made of GaN, an electron transit layer 5 made of GaN, and an electron supply layer 6 made of AlGaN are formed in this order on the substrate 2. It has a heterojunction structure formed by stacking.

また、HEMT1は、電子供給層6上にソース電極7S、ゲート電極7Gおよびドレイン電極7Dを備える。オーミック電極としてのソース電極7Sおよびドレイン電極7Dは、電子供給層6上にAl、Ti、Auをこの順に積層して形成され、ショットキー電極としてのゲート電極7Gは、電子供給層6上にPt、Auをこの順に積層して形成されている。   The HEMT 1 includes a source electrode 7S, a gate electrode 7G, and a drain electrode 7D on the electron supply layer 6. The source electrode 7S and the drain electrode 7D as ohmic electrodes are formed by laminating Al, Ti, and Au in this order on the electron supply layer 6, and the gate electrode 7G as a Schottky electrode is formed on the electron supply layer 6 with Pt. , Au are laminated in this order.

かかる構成のHEMT1では、電子供給層6は電子走行層5に比べてバンドギャップエネルギーが大きく、この2つの層のヘテロ接合界面直下に2次元電子ガス層5aが形成され、この2次元電子ガス層5aがキャリアとして利用される。すなわち、ソース電極7Sとドレイン電極7Dとを作動させた場合、電子走行層5に供給された電子が2次元電子ガス層5a中を高速走行してドレイン電極7Dまで移動する。このとき、ゲート電極7Gに加える電圧を制御してゲート電極7G直下の空乏層の厚さを変化させることで、ソース電極7Sからドレイン電極7Dへ移動する電子、すなわちドレイン電流を制御することができる。   In the HEMT 1 having such a configuration, the electron supply layer 6 has a larger band gap energy than the electron transit layer 5, and a two-dimensional electron gas layer 5a is formed immediately below the heterojunction interface between the two layers. 5a is used as a carrier. That is, when the source electrode 7S and the drain electrode 7D are operated, the electrons supplied to the electron transit layer 5 travel at a high speed in the two-dimensional electron gas layer 5a and move to the drain electrode 7D. At this time, by controlling the voltage applied to the gate electrode 7G and changing the thickness of the depletion layer immediately below the gate electrode 7G, electrons moving from the source electrode 7S to the drain electrode 7D, that is, the drain current can be controlled. .

ここで、HEMT1が備えるバッファ層4について説明する。バッファ層4は、不純物がドーピングされ、HEMT1の特性としての電流コラプスを悪化させることなく、この層内に発生するリーク電流を低減するように高抵抗化されている。このようなバッファ層4の形成にあたって、本発明者らは、まず、この層に不純物として炭素(C)をドーピングすることが好適であることを見出した。   Here, the buffer layer 4 included in the HEMT 1 will be described. The buffer layer 4 is doped with impurities and has a high resistance so as to reduce the leakage current generated in this layer without deteriorating the current collapse as a characteristic of the HEMT 1. In forming such a buffer layer 4, the present inventors first found that it is preferable to dope carbon (C) as an impurity into this layer.

すなわち、本発明者らは、バッファ層4内の不純物濃度が、この層の抵抗およびHEMT1の電流コラプスに寄与するものと推測し、素子作成において添加濃度をより制御しやすい不純物として炭素が好適であることを見出した。具体的には、炭素を不純物として用いることで、特許文献1および2で用いられたZn、Mg等をドーピングする場合に比べて、バッファ層4内の不純物の濃度分布を微細に制御することが可能となった。特に、電子走行層5との境界面において、電子走行層5内に炭素を拡散させることなく、積層方向に急峻に炭素濃度を変化させることが可能となった。   That is, the present inventors presume that the impurity concentration in the buffer layer 4 contributes to the resistance of this layer and the current collapse of the HEMT 1, and carbon is suitable as an impurity that makes it easier to control the addition concentration in device fabrication. I found out. Specifically, by using carbon as an impurity, the impurity concentration distribution in the buffer layer 4 can be finely controlled as compared with the case of doping Zn, Mg, etc. used in Patent Documents 1 and 2. It has become possible. In particular, the carbon concentration can be changed steeply in the stacking direction without diffusing carbon in the electron transit layer 5 at the interface with the electron transit layer 5.

つぎに、本発明者らは、バッファ層4内の炭素濃度とHEMT1の耐圧および電流コラプスとの対応関係を実測して導出した。図2は、この導出結果を示すグラフである。ここで、HEMT1の耐圧は、バッファ層4の抵抗と一意的に対応する特性であり、この耐圧が大きいほどバッファ層4の抵抗は大きい。また、電流コラプスは、HEMT1をオン状態としたときのソース−ドレイン間電圧(ソース電極7Sとドレイン電極7Dとの間の電圧)を0〜10Vおよび0〜30Vの範囲で掃引し、各範囲の10Vに対して得られる電流値の比としている。つまり、この電流コラプスは、その値が大きく「1.0」に近いほど、HEMT1の出力電流特性の再現性が良好であることを示す。なお、炭素濃度は、SIMS(Secondary Ion Mass Spectroscopy)を用いて測定した値を示している。   Next, the inventors of the present invention have actually derived the correspondence relationship between the carbon concentration in the buffer layer 4 and the breakdown voltage and current collapse of the HEMT 1. FIG. 2 is a graph showing the derivation result. Here, the withstand voltage of the HEMT 1 is a characteristic that uniquely corresponds to the resistance of the buffer layer 4. The greater the withstand voltage, the greater the resistance of the buffer layer 4. The current collapse is performed by sweeping the source-drain voltage (voltage between the source electrode 7S and the drain electrode 7D) in the range of 0 to 10 V and 0 to 30 V when the HEMT 1 is turned on. It is the ratio of the current value obtained for 10V. That is, this current collapse indicates that the reproducibility of the output current characteristic of the HEMT 1 is better as the value is larger and closer to “1.0”. The carbon concentration indicates a value measured using SIMS (Secondary Ion Mass Spectroscopy).

図2に示す結果から、バッファ層4内の炭素濃度の増加にともなって電流コラプスが低下(悪化)し、特に炭素濃度が約1×1020cm-3以上に増加した場合に電流コラプスが急激に低下することがわかる。また、バッファ層4内の炭素濃度の減少にともなって耐圧、つまりバッファ層4の抵抗が低下し、特に炭素濃度が約1×1017cm-3以下に減少した場合に耐圧が急激に低下することがわかる。なお、このとき、電子走行層5の層厚は、0.1μmとされている。 From the results shown in FIG. 2, the current collapse decreases (deteriorates) as the carbon concentration in the buffer layer 4 increases. In particular, when the carbon concentration increases to about 1 × 10 20 cm −3 or more, the current collapse increases rapidly. It turns out that it falls to. In addition, the breakdown voltage, that is, the resistance of the buffer layer 4 decreases as the carbon concentration in the buffer layer 4 decreases, and particularly when the carbon concentration decreases to about 1 × 10 17 cm −3 or less, the breakdown voltage rapidly decreases. I understand that. At this time, the thickness of the electron transit layer 5 is set to 0.1 μm.

これより、本発明者らは、バッファ層4にドーピングされる炭素濃度は、この炭素濃度に対して電流コラプスが急激に変化する濃度以下であり、かつ、この炭素濃度に対してHEMT1の耐圧が急激に変化する濃度以上であることが好ましいことを見出した。また具体的に、バッファ層4にドーピングされる炭素濃度は、1×1017cm-3以上、1×1020cm-3以下であることが好ましいことを見出した。炭素濃度がこの範囲内にある場合、HEMT1は、電流コラプスが0.8以上、耐圧が400V以上となり、実用的に有効な特性を有するものとなる。 Accordingly, the present inventors have found that the carbon concentration doped in the buffer layer 4 is equal to or lower than the concentration at which the current collapse changes rapidly with respect to the carbon concentration, and the breakdown voltage of the HEMT 1 is increased with respect to the carbon concentration. It has been found that the concentration is preferably not less than a rapidly changing concentration. Specifically, it has been found that the carbon concentration doped in the buffer layer 4 is preferably 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less. When the carbon concentration is within this range, HEMT 1 has a current collapse of 0.8 or more and a breakdown voltage of 400 V or more, and has practically effective characteristics.

また、炭素濃度が5×1017cm-3以上、1×1019cm-3以下である場合には、耐圧が750V以上となる。日本の商用電源として供給されている交流電源を使用する際に必要とされる耐圧は400V程度であるが、耐圧が750V以上あれば、他のほとんどの国々においても、商用電源に対して必要とされる耐圧を満たすことができる。さらに、炭素濃度が5×1017cm-3以上、5×1018cm-3以下であれば、耐圧が750V以上で、電流コラプスを0.9以上とすることができ、より好ましい。 Further, when the carbon concentration is 5 × 10 17 cm −3 or more and 1 × 10 19 cm −3 or less, the breakdown voltage is 750 V or more. The withstand voltage required when using an AC power supply supplied as a commercial power supply in Japan is about 400V. However, if the withstand voltage is 750V or higher, it is necessary for the commercial power supply in most other countries. Can withstand the breakdown voltage. Furthermore, when the carbon concentration is 5 × 10 17 cm −3 or more and 5 × 10 18 cm −3 or less, the withstand voltage is 750 V or more and the current collapse can be 0.9 or more, which is more preferable.

つづいて、本発明者らは、化合物半導体層において電極間の電流経路となる層から高抵抗層としてのバッファ層までの距離(層厚)が、耐圧および電流コラプスに寄与するものと推測した。この距離は、電界効果トランジスタでは、チャネル層から高抵抗層までの層厚に相当する。また、HEMT1では、チャネル層は、電子走行層5と電子供給層6とのヘテロ接合界面直下に形成される2次元電子ガス層5aであり、この2次元電子ガス層5aからバッファ層4までの距離は、電子走行層5の層厚にほぼ等しい。そこで、本発明者らは、電子走行層5の層厚と耐圧および電流コラプスとの対応関係を実測して導出した。   Subsequently, the inventors speculated that the distance (layer thickness) from the layer serving as the current path between the electrodes in the compound semiconductor layer to the buffer layer as the high resistance layer contributes to the breakdown voltage and current collapse. In the field effect transistor, this distance corresponds to the layer thickness from the channel layer to the high resistance layer. In the HEMT 1, the channel layer is a two-dimensional electron gas layer 5 a formed immediately below the heterojunction interface between the electron transit layer 5 and the electron supply layer 6, and the two-dimensional electron gas layer 5 a to the buffer layer 4 are formed. The distance is substantially equal to the layer thickness of the electron transit layer 5. Therefore, the present inventors have derived by actually measuring the correspondence between the layer thickness of the electron transit layer 5, the withstand voltage, and the current collapse.

図3は、この導出結果を示すグラフである。図3から、電子走行層5の層厚の減少にともなって電流コラプスが低下し、特に層厚が約0.05μm以下となった場合に電流コラプスが急激に低下することがわかる。また、電子走行層5の層厚の増大にともなって耐圧が低下し、特に層厚が約1.0μm以上となった場合に耐圧が急激に低下することがわかる。なお、このとき、バッファ層4の炭素濃度は、1×1019cm-3とされている。 FIG. 3 is a graph showing the derivation result. From FIG. 3, it can be seen that the current collapse decreases as the layer thickness of the electron transit layer 5 decreases, and particularly when the layer thickness is about 0.05 μm or less, the current collapse rapidly decreases. It can also be seen that the breakdown voltage decreases with increasing layer thickness of the electron transit layer 5, and particularly when the layer thickness is about 1.0 μm or more, the breakdown voltage rapidly decreases. At this time, the carbon concentration of the buffer layer 4 is set to 1 × 10 19 cm −3 .

これより、本発明者らは、電子走行層5の層厚、つまり電子走行層5と電子供給層6とのヘテロ接合界面からバッファ層4までの層厚は、この層厚に対して電流コラプスが急激に変化する厚さ以上であり、かつ、この層厚に対してHEMT1の耐圧が急激に変化する層厚以下であることが好ましいことを見出した。また具体的に、電子走行層5の層厚は、0.05μm以上、1μm以下であることが好ましいことを見出した。電子走行層5の層厚がこの範囲内にある場合、HEMT1は、電流コラプスが0.8以上、耐圧が400V以上となり、実用的に有効な特性を有するものとなる。   Accordingly, the inventors have determined that the layer thickness of the electron transit layer 5, that is, the layer thickness from the heterojunction interface between the electron transit layer 5 and the electron supply layer 6 to the buffer layer 4 is a current collapse with respect to this layer thickness. It is found that the thickness is preferably equal to or greater than the thickness at which the abruptly changes and is equal to or less than the thickness at which the withstand voltage of the HEMT 1 is rapidly changed with respect to the thickness. Specifically, it has been found that the thickness of the electron transit layer 5 is preferably 0.05 μm or more and 1 μm or less. When the layer thickness of the electron transit layer 5 is within this range, the HEMT 1 has a current collapse of 0.8 or more and a withstand voltage of 400 V or more, and has practically effective characteristics.

また、電子走行層5の層厚が0.05μm以上、0.5μm以下である場合には、耐圧が750V以上となる。この場合、日本を含むほとんどの国々において、商用電源に対して必要とされる耐圧を満たすことができる。さらに、電子走行層5の層厚が0.05μm以上、0.1μm以下であれば、800V以上の耐圧が得られ、特に耐圧が要求される用途に対して適したものとなる。   Further, when the layer thickness of the electron transit layer 5 is 0.05 μm or more and 0.5 μm or less, the withstand voltage is 750 V or more. In this case, in most countries including Japan, the withstand voltage required for the commercial power supply can be satisfied. Furthermore, when the layer thickness of the electron transit layer 5 is 0.05 μm or more and 0.1 μm or less, a breakdown voltage of 800 V or more can be obtained, which is particularly suitable for applications requiring a breakdown voltage.

以上のことから、本実施の形態1にかかるHEMT1では、バッファ層4は、ドーピングされた炭素濃度が1×1017cm-3以上、1×1020cm-3以下となるように形成され、電子走行層5は、層厚が0.05μm以上、1μm以下となるように形成されている。これによって、HEMT1では、バッファ層4が電流コラプスを悪化させることなく高抵抗化され、バッファ層4中に発生するリーク電流が低減されている。なお、電子走行層5は、この層の不純物濃度に起因して電流コラプスが発生しないように、高純度のGaNによって形成されており、具体的には、その炭素濃度は1×1017cm-3以下とされている。 From the above, in the HEMT 1 according to the first embodiment, the buffer layer 4 is formed so that the doped carbon concentration is 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less, The electron transit layer 5 is formed to have a layer thickness of 0.05 μm or more and 1 μm or less. As a result, in the HEMT 1, the buffer layer 4 is increased in resistance without deteriorating the current collapse, and the leakage current generated in the buffer layer 4 is reduced. The electron transit layer 5 is made of high-purity GaN so that current collapse does not occur due to the impurity concentration of this layer. Specifically, the carbon concentration is 1 × 10 17 cm −. 3 or less.

ここで、HEMT1の製造工程について説明する。HEMT1は、基板2上に、MOCVD(Metal Organic Chemical Vapor Deposition)法によって窒化物系化合物半導体層を積層して形成される。具体的には、まず、サファイア、Si、SiC等からなる基板2を設置したMOCVD装置内に、化合物半導体の原料となるトリメチルガリウム(TMGa)とアンモニア(NH3)とを、それぞれ14μmol/min、12l/minの流量で導入し、成長温度550℃で、層厚30nmのGaNからなる低温バッファ層3を基板2上にエピタキシャル成長させる。 Here, the manufacturing process of HEMT1 is demonstrated. The HEMT 1 is formed by laminating a nitride compound semiconductor layer on the substrate 2 by MOCVD (Metal Organic Chemical Vapor Deposition) method. Specifically, first, trimethylgallium (TMGa) and ammonia (NH 3 ), which are raw materials for a compound semiconductor, are respectively 14 μmol / min, in a MOCVD apparatus in which a substrate 2 made of sapphire, Si, SiC, or the like is installed. The low temperature buffer layer 3 made of GaN with a layer thickness of 30 nm is epitaxially grown on the substrate 2 at a growth temperature of 550 ° C., introduced at a flow rate of 12 l / min.

つぎに、TMGaとNH3とを、それぞれ58μmol/min、12l/minの流量で導入し、成長温度1050℃で、層厚3μmの炭素をドーピングしたGaNからなるバッファ層4を低温バッファ層3上にエピタキシャル成長させる。このとき、成長速度を制御することによって、バッファ層4内の炭素濃度が1×1017cm-3以上、1×1020cm-3以下とされる。 Next, TMGa and NH 3 are introduced at flow rates of 58 μmol / min and 12 l / min, respectively, and the buffer layer 4 made of GaN doped with carbon having a layer thickness of 3 μm is grown on the low-temperature buffer layer 3 at a growth temperature of 1050 ° C. Epitaxial growth. At this time, the carbon concentration in the buffer layer 4 is set to 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less by controlling the growth rate.

つづいて、TMGaとNH3とを、それぞれ19μmol/min、12l/minの流量で導入し、成長温度1050℃で、層厚0.05〜0.1μmのGaNからなる電子走行層5をバッファ層4上にエピタキシャル成長させる。さらに、トリメチルアルミニウム(TMAl)とTMGaとNH3とを、それぞれ100μmol/min、19μmol/min、12l/minの流量で導入し、成長温度1050℃で、層厚30nmのAlGaNからなる電子供給層6を電子走行層5上にエピタキシャル成長させる。なお、各層の形成工程において、TMAl、TMGa、NH3の導入に濃度100%の水素がキャリアガスとして用いられる。 Subsequently, TMGa and NH 3 were introduced at a flow rate of 19 μmol / min and 12 l / min, respectively, and an electron transit layer 5 made of GaN having a layer thickness of 0.05 to 0.1 μm was formed as a buffer layer at a growth temperature of 1050 ° C. 4 is epitaxially grown. Further, trimethylaluminum (TMAl), TMGa, and NH 3 are introduced at flow rates of 100 μmol / min, 19 μmol / min, and 12 l / min, respectively, and an electron supply layer 6 made of AlGaN with a growth temperature of 1050 ° C. and a layer thickness of 30 nm. Is epitaxially grown on the electron transit layer 5. In the formation process of each layer, hydrogen having a concentration of 100% is used as a carrier gas for introducing TMAl, TMGa, and NH 3 .

その後、フォトリソグラフィを利用したパターンニングによって、電子供給層6上にSiO2膜からなるマスクを形成するとともに、ソース電極7Sおよびドレイン電極7Dを形成すべき領域に各電極形状に対応した開口部を形成する。そして、この開口部にAl、TiおよびAuをこの順に蒸着して、ソース電極7Sおよびドレイン電極7Dを形成する。さらに、電子供給層6上のマスクを一旦除去し、再び電子供給層6上にSiO2膜からなるマスクを形成するとともに、ゲート電極7Gを形成すべき領域にゲート電極形状に対応した開口部を形成する。そして、この開口部にPtおよびAuをこの順に蒸着して、ゲート電極7Gを形成する。 Thereafter, a mask made of a SiO 2 film is formed on the electron supply layer 6 by patterning using photolithography, and an opening corresponding to each electrode shape is formed in a region where the source electrode 7S and the drain electrode 7D are to be formed. Form. Then, Al, Ti, and Au are vapor-deposited in this order in this opening to form the source electrode 7S and the drain electrode 7D. Further, the mask on the electron supply layer 6 is temporarily removed, and a mask made of a SiO 2 film is formed on the electron supply layer 6 again, and an opening corresponding to the gate electrode shape is formed in a region where the gate electrode 7G is to be formed. Form. Then, Pt and Au are vapor deposited in this order in this opening to form the gate electrode 7G.

以上説明したように、本実施の形態1にかかるHEMT1では、バッファ層4は、炭素がドーピングされ、バッファ層4内の炭素濃度は、この炭素濃度に対してHEMT1の電流コラプスが急激に変化する濃度以下、かつ、この炭素濃度に対してHEMT1の耐圧が急激に変化する濃度以上とされ、具体的には、1×1017cm-3以上、1×1020cm-3以下とされている。このため、HEMT1では、電流コラプスを悪化させることなくバッファ層4を高抵抗化し、バッファ層4中に発生するリーク電流を低減できるとともに、HEMT1自体を高耐圧化できる。 As described above, in the HEMT 1 according to the first embodiment, the buffer layer 4 is doped with carbon, and the current collapse of the HEMT 1 rapidly changes with respect to the carbon concentration in the buffer layer 4. The concentration is equal to or lower than the concentration and the concentration at which the breakdown voltage of the HEMT 1 changes rapidly with respect to the carbon concentration, specifically, 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less. . For this reason, the HEMT 1 can increase the resistance of the buffer layer 4 without deteriorating the current collapse, reduce the leakage current generated in the buffer layer 4, and increase the breakdown voltage of the HEMT 1 itself.

また、HEMT1では、化合物半導体層内のヘテロ接合界面からバッファ層4までの層厚、つまり電子走行層5の層厚は、この層厚に対してHEMT1の電流コラプスが急激に変化する厚さ以上、かつ、この層厚に対してHEMT1の耐圧が急激に変化する厚さ以下とされ、具体的には、0.05μm以上、1μm以下とされている。このため、HEMT1では、電流コラプスを悪化させることなくバッファ層4を高抵抗化し、バッファ層4中に発生するリーク電流を低減できるとともに、HEMT1自体を高耐圧化できる。   In the HEMT 1, the layer thickness from the heterojunction interface in the compound semiconductor layer to the buffer layer 4, that is, the layer thickness of the electron transit layer 5, is greater than the thickness at which the current collapse of the HEMT 1 changes rapidly with respect to this layer thickness. In addition, the thickness of the HEMT 1 is set to be not more than a thickness at which the pressure resistance of the HEMT 1 is rapidly changed with respect to the thickness of the layer, and specifically, 0.05 μm to 1 μm. For this reason, the HEMT 1 can increase the resistance of the buffer layer 4 without deteriorating the current collapse, reduce the leakage current generated in the buffer layer 4, and increase the breakdown voltage of the HEMT 1 itself.

(実施の形態2)
つぎに、本発明の実施の形態2にかかる半導体素子について説明する。図4は、本実施の形態2にかかる半導体素子としてのHEMT11の構成を示す断面図である。図4に示すように、HEMT11は、HEMT1の構成をもとに、バッファ層4および電子走行層5に替えて、GaNからなるバッファ層14および電子走行層15を備えるとともに、このバッファ層14と電子走行層15との間に、GaNからなる炭素濃度遷移層18をさらに備える。その他の構成は、HEMT1と同じであり、同一構成部分には同一符号を付して示している。
(Embodiment 2)
Next, a semiconductor element according to the second embodiment of the present invention will be described. FIG. 4 is a cross-sectional view showing a configuration of the HEMT 11 as a semiconductor element according to the second embodiment. As shown in FIG. 4, the HEMT 11 includes a buffer layer 14 and an electron transit layer 15 made of GaN instead of the buffer layer 4 and the electron transit layer 5 based on the configuration of the HEMT 1. A carbon concentration transition layer 18 made of GaN is further provided between the electron transit layer 15. Other configurations are the same as those of the HEMT 1, and the same components are denoted by the same reference numerals.

バッファ層14は、HEMT1におけるバッファ層4と同様に炭素をドーピングして形成され、その炭素濃度は、1×1017cm-3以上、1×1020cm-3以下とされている。電子走行層15は、電子走行層5と同様に高純度のGaNによって形成され、その炭素濃度は、1×1017cm-3以下とされている。また、電子走行層15の層厚は、電子走行層5と同様に0.05μm以上、1μm以下とされている。 The buffer layer 14 is formed by doping carbon in the same manner as the buffer layer 4 in the HEMT 1 and has a carbon concentration of 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less. The electron transit layer 15 is formed of high-purity GaN like the electron transit layer 5 and has a carbon concentration of 1 × 10 17 cm −3 or less. The layer thickness of the electron transit layer 15 is set to 0.05 μm or more and 1 μm or less similarly to the electron transit layer 5.

炭素濃度遷移層18は、電子走行層15からバッファ層14に向かう積層方向の距離に応じて添加濃度が増加するように炭素がドーピングされている。図5−1および図5−2は、この様子を模式的に示すグラフである。ここで、横軸は、電子走行層15と電子供給層6とのヘテロ接合界面からの積層方向の深さ(距離)を示し、縦軸は、この深さに応じた炭素濃度を示している。   The carbon concentration transition layer 18 is doped with carbon so that the additive concentration increases according to the distance in the stacking direction from the electron transit layer 15 toward the buffer layer 14. FIG. 5A and FIG. 5B are graphs schematically showing this state. Here, the horizontal axis indicates the depth (distance) in the stacking direction from the heterojunction interface between the electron transit layer 15 and the electron supply layer 6, and the vertical axis indicates the carbon concentration corresponding to this depth. .

図5−1および図5−2に示すように、炭素濃度遷移層18内の炭素濃度は、電子走行層15からバッファ層14に向かう積層方向の距離に応じて、電子走行層15の炭素濃度からバッファ層14の炭素濃度まで、連続的または段階的に遷移されている。ただし、連続的な遷移としては、図5−1に示すような直線的な遷移に限定されず、2次関数、対数関数、指数関数等で表される曲線的な遷移でもよい。また、段階的な遷移としては、図5−2に示すような4段階の遷移(4段ステップ遷移)に限定されず、任意の多段ステップ遷移としてよい。さらに、その多段ステップにおける各段の炭素濃度の遷移量は、均等である必要はなく任意でよい。   As shown in FIGS. 5A and 5B, the carbon concentration in the carbon concentration transition layer 18 depends on the distance in the stacking direction from the electron transit layer 15 toward the buffer layer 14. To a carbon concentration of the buffer layer 14 continuously or stepwise. However, the continuous transition is not limited to the linear transition as shown in FIG. 5A and may be a curved transition represented by a quadratic function, a logarithmic function, an exponential function, or the like. Further, the stepwise transition is not limited to the four-step transition (four-step transition) as shown in FIG. 5B, and may be an arbitrary multi-step transition. Further, the transition amount of the carbon concentration in each stage in the multistage step does not need to be equal and may be arbitrary.

このように、炭素濃度が連続的または段階的に遷移する炭素濃度遷移層18を設けることで、HEMT11では、この炭素濃度の遷移の傾向(遷移タイプ)に応じて、電流コラプスと耐圧との対応関係を微細に制御することができる。ここで、その実測結果である一例を図6−1および6−2と、図7−1および7−2とに示す。   Thus, by providing the carbon concentration transition layer 18 in which the carbon concentration transitions continuously or stepwise, in the HEMT 11, the correspondence between the current collapse and the breakdown voltage according to the tendency of the transition of the carbon concentration (transition type). The relationship can be finely controlled. Here, examples of the actual measurement results are shown in FIGS. 6-1 and 6-2 and FIGS. 7-1 and 7-2.

図6−1および6−2は、それぞれ炭素濃度遷移層18の層厚を0.5μmおよび1μmとし、この各層厚内で炭素濃度を1〜4段ステップ、直線的および曲線的に遷移させた場合の、ヘテロ接合界面からの深さに対する炭素濃度プロファイルを示している。また、図7−1および7−2は、それぞれ図6−1および6−2の各炭素濃度プロファイルに応じた電流コラプスと耐圧とを示している。ここで、図7−1および7−2に示す炭素濃度の遷移タイプとしての「1段ステップ」〜「4段ステップ」、「直線遷移」および「曲線遷移」は、それぞれ図6−1および6−2において◆印、★印、*印、●印、■印および▲印で示す炭素濃度プロファイルに対応する。なお、この各場合で電子走行層15は層厚が0.1μm、炭素濃度が1×1017cm-3であり、バッファ層14は層厚が2μm、炭素濃度が1×1019cm-3である。 In FIGS. 6A and 6B, the layer thickness of the carbon concentration transition layer 18 is 0.5 μm and 1 μm, respectively, and the carbon concentration is changed linearly and curvedly in steps of 1 to 4 steps within each layer thickness. The carbon concentration profile with respect to the depth from the heterojunction interface is shown. FIGS. 7-1 and 7-2 show current collapse and breakdown voltage corresponding to the carbon concentration profiles of FIGS. 6-1 and 6-2, respectively. Here, “1-step” to “4-step”, “linear transition”, and “curve transition” as transition types of the carbon concentration shown in FIGS. -2 corresponds to the carbon concentration profile indicated by the mark *, *, *, ●, ■, and ▲. In each case, the electron transit layer 15 has a layer thickness of 0.1 μm and a carbon concentration of 1 × 10 17 cm −3 , and the buffer layer 14 has a layer thickness of 2 μm and a carbon concentration of 1 × 10 19 cm −3. It is.

図7−1および7−2に示す結果から、炭素濃度遷移層18の炭素濃度の遷移タイプ、つまり「1段ステップ」〜「4段ステップ」、「直線遷移」または「曲線遷移」に応じて、HEMT11の電流コラプスおよび耐圧を各々変化させることができることがわかる。また、炭素濃度遷移層18の層厚が比較的厚い場合、炭素濃度変化タイプに対する耐圧の変化量が比較的大きいことがわかる。さらに、炭素濃度遷移層18の層厚が1μm以下である場合、約500V以上の実用的な耐圧を得られることがわかる。ただし、この層厚がこれより厚くなると実用的な耐圧が得られない場合が生じることが推察される。つまり、炭素濃度遷移層18の層厚は、1μm以下とすることが好ましいことが見出される。   From the results shown in FIGS. 7A and 7B, depending on the carbon concentration transition type of the carbon concentration transition layer 18, that is, “1-step” to “4-step”, “linear transition”, or “curve transition”. It can be seen that the current collapse and the breakdown voltage of the HEMT 11 can be changed. It can also be seen that when the thickness of the carbon concentration transition layer 18 is relatively large, the amount of change in breakdown voltage with respect to the carbon concentration change type is relatively large. Further, it can be seen that when the thickness of the carbon concentration transition layer 18 is 1 μm or less, a practical breakdown voltage of about 500 V or more can be obtained. However, if this layer thickness is thicker than this, it is presumed that a practical breakdown voltage may not be obtained. That is, it is found that the thickness of the carbon concentration transition layer 18 is preferably 1 μm or less.

以上説明したように、本実施の形態2にかかるHEMT11は、バッファ層14と電子走行層15との間に積層されるとともに、電子走行層15からバッファ層14に向かう積層方向の距離に応じて添加濃度が増加するように炭素がドーピングされた炭素濃度遷移層18を備えているため、この炭素濃度の遷移の傾向(遷移タイプ)に応じて、電流コラプスと耐圧との対応関係を微細に制御することができる。   As described above, the HEMT 11 according to the second embodiment is laminated between the buffer layer 14 and the electron transit layer 15 and also according to the distance in the lamination direction from the electron transit layer 15 toward the buffer layer 14. Since the carbon concentration transition layer 18 doped with carbon so as to increase the addition concentration is provided, the correspondence between the current collapse and the breakdown voltage is finely controlled according to the transition tendency (transition type) of the carbon concentration. can do.

また、HEMT11では、バッファ層14の炭素濃度が1×1017cm-3以上、1×1020cm-3以下とされ、電子走行層15の炭素濃度が1×1017cm-3以下とされ、炭素濃度遷移層18の炭素濃度が、電子走行層15からバッファ層14に向かう積層方向の距離に応じて、電子走行層15の炭素濃度からバッファ層14の炭素濃度まで連続的または段階的に遷移するものとされているため、電流コラプスを悪化させることなくバッファ層14および炭素濃度遷移層18を高抵抗化し、バッファ層14および炭素濃度遷移層18中に発生するリーク電流を低減できるとともに、HEMT11自体を高耐圧化できる。 In the HEMT 11, the carbon concentration of the buffer layer 14 is 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less, and the carbon concentration of the electron transit layer 15 is 1 × 10 17 cm −3 or less. The carbon concentration of the carbon concentration transition layer 18 is continuously or stepwise from the carbon concentration of the electron transit layer 15 to the carbon concentration of the buffer layer 14 according to the distance in the stacking direction from the electron transit layer 15 toward the buffer layer 14. Since it is supposed to transition, the resistance of the buffer layer 14 and the carbon concentration transition layer 18 can be increased without deteriorating the current collapse, and the leakage current generated in the buffer layer 14 and the carbon concentration transition layer 18 can be reduced. The HEMT 11 itself can have a high breakdown voltage.

なお、ここでは、炭素濃度遷移層18の炭素濃度は、電子走行層15の炭素濃度からバッファ層14の炭素濃度まで遷移するものとして説明したが、電子走行層15に対する界面において、炭素濃度遷移層18と電子走行層15との炭素濃度は必ずしも等しくする必要がなく、同様に、バッファ層14に対する界面においても、炭素濃度遷移層18とバッファ層14との炭素濃度は必ずしも等しくなくてよい。   Here, the carbon concentration of the carbon concentration transition layer 18 has been described as transitioning from the carbon concentration of the electron transit layer 15 to the carbon concentration of the buffer layer 14. 18 and the electron transit layer 15 do not necessarily have to have the same carbon concentration. Similarly, the carbon concentrations of the carbon concentration transition layer 18 and the buffer layer 14 do not necessarily have to be equal at the interface to the buffer layer 14.

また、ここでは、バッファ層14の炭素濃度が1×1017cm-3以上、1×1020cm-3以下であるとして説明したが、バッファ層14に対する界面において炭素濃度遷移層18の炭素濃度を1×1017cm-3以上、1×1020cm-3以下とする場合には、バッファ層14の炭素濃度は、必ずしも上述の範囲内である必要はない。 Here, the carbon concentration of the buffer layer 14 has been described as being 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less, but the carbon concentration of the carbon concentration transition layer 18 at the interface to the buffer layer 14 is described. Is 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less, the carbon concentration of the buffer layer 14 is not necessarily within the above-mentioned range.

(実施の形態3)
図9は、本発明の実施の形態3にかかる半導体素子としての電界効果トランジスタ100の構成を示す断面図である。この図に示すように、電界効果トランジスタ100は、例えばSi、サファイア、SiCまたはZnOからなる基板31上に、窒化物系化合物半導体を用いて形成されたバッファ層32〜34および半導体動作層35が順次積層され、その上にソース電極36S、ドレイン電極36D、絶縁ゲート36Gが形成されている。
(Embodiment 3)
FIG. 9 is a cross-sectional view showing a configuration of a field effect transistor 100 as a semiconductor element according to the third embodiment of the present invention. As shown in this figure, a field effect transistor 100 includes buffer layers 32 to 34 and a semiconductor operation layer 35 formed on a substrate 31 made of, for example, Si, sapphire, SiC, or ZnO using a nitride compound semiconductor. A source electrode 36S, a drain electrode 36D, and an insulated gate 36G are formed on the stacked layers.

バッファ層32は、AlNによって形成され、層厚が40nmとされている。バッファ層33は、窒化物系化合物半導体を用いて形成された第1の層41と、この第1の層41よりもAl組成が高い窒化物形化合物半導体を用いて形成された第2の層42とが積層された複合層40を複数層積層して形成されている。具体的には、第1の層41は、GaNによって形成され、第2の層42は、AlNによって形成され、この各層の層厚は、それぞれ200nm、20nmとされている。また、複合層40は8層積層されている。   The buffer layer 32 is made of AlN and has a layer thickness of 40 nm. The buffer layer 33 includes a first layer 41 formed using a nitride compound semiconductor, and a second layer formed using a nitride compound semiconductor having an Al composition higher than that of the first layer 41. 42 is formed by laminating a plurality of composite layers 40 laminated with 42. Specifically, the first layer 41 is made of GaN, the second layer 42 is made of AlN, and the thickness of each layer is 200 nm and 20 nm, respectively. Further, the composite layer 40 is laminated in eight layers.

なお、バッファ層32、第1の層41および第2の層42を形成する半導体材料は、AlNまたはGaNに限定されるものではなく、他の元素を含んだ半導体材料とすることもできる。また、複合層40の積層数は、8層に限定されるものではなく、1層以上であれば任意の層数でよい。ただし、4層以上積層させることが好ましい。   Note that the semiconductor material for forming the buffer layer 32, the first layer 41, and the second layer 42 is not limited to AlN or GaN, but may be a semiconductor material containing other elements. Moreover, the number of laminated layers of the composite layer 40 is not limited to eight, and may be any number as long as it is one or more. However, it is preferable to laminate four or more layers.

バッファ層34は、p−GaNによって形成され、層厚が1μmとされている。バッファ層34は、p型不純物として例えばMgが添加され、その不純物濃度としてのMg濃度は5×1016cm-3とされている。また、バッファ層34は炭素が添加され、その炭素濃度は1×1017cm-3以上、1×1020cm-3以下とされている。なお、バッファ層34と、後述の半導体動作層35とに用いるp型不純物は、Mgに限定されずZnまたはBe等とすることもできる。 The buffer layer 34 is made of p-GaN and has a layer thickness of 1 μm. For example, Mg is added to the buffer layer 34 as a p-type impurity, and the Mg concentration as the impurity concentration is 5 × 10 16 cm −3 . In addition, carbon is added to the buffer layer 34, and the carbon concentration is set to 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less. Note that the p-type impurity used for the buffer layer 34 and the semiconductor operation layer 35 described later is not limited to Mg, and may be Zn, Be, or the like.

半導体動作層35は、p−GaNからなるチャネル層35aと、n型半導体としてのn-−GaNからなるリサーフ(resurf)層35bと、n+−GaNからなるコンタクト層35c,35dとをバッファ層34上に並列して備える。リサーフ層35bは、チャネル層35aとコンタクト層35dとの間に設けられ、コンタクト層35cは、チャネル層35aに対してリサーフ層35bと反対側に設けられている。チャネル層35aは、p型不純物として例えばMgが添加され、その不純物濃度としてのMg濃度は5×1016cm-3とされている。リサーフ層35bとコンタクト層35c,35dとは、n型不純物として例えばSiが添加され、そのSi濃度は、それぞれ5×1017cm-3および5×1020cm-3とされている。また、半導体動作層35は、炭素が非添加であって、層厚が300nmとされている。 The semiconductor operation layer 35 includes a buffer layer including a channel layer 35a made of p-GaN, a resurf layer 35b made of n -GaN as an n-type semiconductor, and contact layers 35c and 35d made of n + -GaN. 34 in parallel. The resurf layer 35b is provided between the channel layer 35a and the contact layer 35d, and the contact layer 35c is provided on the opposite side of the channel layer 35a from the resurf layer 35b. In the channel layer 35a, for example, Mg is added as a p-type impurity, and the Mg concentration as the impurity concentration is 5 × 10 16 cm −3 . For example, Si is added as an n-type impurity to the RESURF layer 35b and the contact layers 35c and 35d, and the Si concentrations are 5 × 10 17 cm −3 and 5 × 10 20 cm −3 , respectively. The semiconductor operation layer 35 is not added with carbon and has a layer thickness of 300 nm.

絶縁ゲート36Gは、チャネル層35a上に絶縁層としてのゲート絶縁膜36Gaと、電極層としてのゲート電極36Gbとをこの順に積層して形成されている。ゲート絶縁膜36Gaは、SiO2またはAl23等、十分な絶縁破壊電界強度を有する酸化膜が用いられ、その層厚は、例えばSiO2の場合、50〜100nm程度とされる。また、ゲート絶縁膜36Gaは、ドレイン電流が流れる方向(図9における左右方向)において、両端部がそれぞれコンタクト層35cおよびリサーフ層35b上に張り出して形成されている。ゲート電極36Gbは、ポリシリコン、もしくはNi/AuやWSi等の金属膜を用いて形成されている。ソース電極36Sおよびドレイン電極36Dは、それぞれコンタクト層35c,35d上に積層され、Ti/AlやTi/AlSi/Mo等、コンタクト層35c,35dに対してオーミック接触が可能な金属膜を用いて形成されている。 The insulating gate 36G is formed by stacking a gate insulating film 36Ga as an insulating layer and a gate electrode 36Gb as an electrode layer in this order on the channel layer 35a. For the gate insulating film 36Ga, an oxide film having a sufficient dielectric breakdown electric field strength such as SiO 2 or Al 2 O 3 is used, and the layer thickness is, for example, about 50 to 100 nm in the case of SiO 2 . In addition, the gate insulating film 36Ga is formed so that both ends of the gate insulating film 36Ga protrude on the contact layer 35c and the RESURF layer 35b in the direction in which the drain current flows (the left-right direction in FIG. 9). The gate electrode 36Gb is formed using polysilicon or a metal film such as Ni / Au or WSi. The source electrode 36S and the drain electrode 36D are formed on the contact layers 35c and 35d, respectively, and are formed using a metal film such as Ti / Al or Ti / AlSi / Mo that can make ohmic contact with the contact layers 35c and 35d. Has been.

このように構成された電界効果トランジスタ100では、ゲート電極36Gbに所定電位以上の正電圧を加えることで、チャネル層35aの上端部におけるゲート絶縁膜36Gaとの境界近傍に反転層35eが生成される。そして、この反転層35eがチャネルとなり、コンタクト層35cと、リサーフ層35bおよびコンタクト層35dとが電気的に接続され、ソース電極36Sおよびドレイン電極36D間にドレイン電流が導通される。このとき、ゲート電極36Gbに加える電圧によって、ゲート絶縁膜36Gaの直下に形成される図示しない空乏層の厚さを変化させることで、ドレイン電流のON/OFF制御すなわち電界効果トランジスタ100のON/OFF制御を行うことができる。   In the field effect transistor 100 configured as described above, an inversion layer 35e is generated in the vicinity of the boundary with the gate insulating film 36Ga at the upper end of the channel layer 35a by applying a positive voltage higher than a predetermined potential to the gate electrode 36Gb. . The inversion layer 35e serves as a channel, and the contact layer 35c, the RESURF layer 35b, and the contact layer 35d are electrically connected, and a drain current is conducted between the source electrode 36S and the drain electrode 36D. At this time, the drain current ON / OFF control, that is, the ON / OFF of the field effect transistor 100 is changed by changing the thickness of a depletion layer (not shown) formed immediately below the gate insulating film 36Ga by the voltage applied to the gate electrode 36Gb. Control can be performed.

つづいて、バッファ層34について詳細に説明する。図10は、バッファ層34としてのp−GaNバッファ層の炭素濃度に対する電界効果トランジスタ100の耐圧を実測した結果を示すグラフである。このグラフに示す結果から、電界効果トランジスタ100では、バッファ層34の炭素濃度を増加させることで耐圧を増大させることができることがわかる。特に、炭素濃度が約1×1017(=1.0E+17)cm-3である場合に耐圧が急激に変化し、炭素濃度を1×1017cm-3以上とすることで耐圧を750V以上に高耐圧化できることがわかる。また、炭素濃度を1×1020cm-3とすることで耐圧を約850Vまで高耐圧化できることがわかる。 Next, the buffer layer 34 will be described in detail. FIG. 10 is a graph showing results of actually measuring the withstand voltage of the field effect transistor 100 with respect to the carbon concentration of the p-GaN buffer layer as the buffer layer 34. From the results shown in this graph, it can be seen that the breakdown voltage can be increased in the field effect transistor 100 by increasing the carbon concentration of the buffer layer 34. In particular, when the carbon concentration is about 1 × 10 17 (= 1.0E + 17) cm −3 , the breakdown voltage changes rapidly, and by setting the carbon concentration to 1 × 10 17 cm −3 or more, the breakdown voltage is increased to 750 V or more. It can be seen that the breakdown voltage can be increased. It can also be seen that the breakdown voltage can be increased to about 850 V by setting the carbon concentration to 1 × 10 20 cm −3 .

図11は、バッファ層34としてのp−GaN層の炭素濃度およびMg濃度に対する電界効果トランジスタ100のしきい値電圧を実測した結果を示すグラフである。このグラフに示す結果から、電界効果トランジスタ100では、バッファ層34の炭素濃度を増加させても、しきい値電圧を一定に維持できることがわかる。これに対し、バッファ層34のMg濃度を増加させた場合には、しきい値電圧が増大することがわかる。また、バッファ層34のMg濃度を5×1016cm-3とすることで、しきい値電圧を約3Vにできることがわかる。なお、図11に示した炭素濃度に対応する結果は、バッファ層34のMg濃度を5×1016cm-3とした上で炭素を添加して得た結果である。また、図10および図11に示す炭素濃度は、SIMS(Secondary Ion Mass Spectroscopy)を用いて測定した値である。 FIG. 11 is a graph showing the results of actual measurement of the threshold voltage of the field effect transistor 100 with respect to the carbon concentration and Mg concentration of the p-GaN layer as the buffer layer 34. From the results shown in this graph, it can be seen that in the field effect transistor 100, the threshold voltage can be maintained constant even when the carbon concentration of the buffer layer 34 is increased. In contrast, when the Mg concentration of the buffer layer 34 is increased, the threshold voltage increases. It can also be seen that the threshold voltage can be reduced to about 3 V by setting the Mg concentration of the buffer layer 34 to 5 × 10 16 cm −3 . The result corresponding to the carbon concentration shown in FIG. 11 is a result obtained by adding carbon after setting the Mg concentration of the buffer layer 34 to 5 × 10 16 cm −3 . The carbon concentrations shown in FIGS. 10 and 11 are values measured using SIMS (Secondary Ion Mass Spectroscopy).

以上の結果をもとに、電界効果トランジスタ100では、バッファ層34の炭素濃度は、この炭素濃度に対して電界効果トランジスタ100の耐圧が急激に変化する濃度以上とされ、その目安値として具体的には1×1017cm-3以上とされている。また、バッファ層34における炭素以外の不純物濃度としてのMg濃度は5×1016cm-3とされている。これによって、電界効果トランジスタ100では、しきい値電圧を増大させることなく素子を高耐圧化することができ、具体的には、商用電源を使用する場合に必要とさる耐圧を国によらず満足可能な750V以上の耐圧を得ることができる。また、一般に電界効果トランジスタ等の半導体素子を制御する上で好適とされている約3Vのしきい値電圧を得ることができる。 Based on the above results, in the field effect transistor 100, the carbon concentration of the buffer layer 34 is set to a concentration higher than the concentration at which the breakdown voltage of the field effect transistor 100 rapidly changes with respect to this carbon concentration. Is 1 × 10 17 cm −3 or more. Further, the Mg concentration as the impurity concentration other than carbon in the buffer layer 34 is set to 5 × 10 16 cm −3 . As a result, the field effect transistor 100 can increase the breakdown voltage of the device without increasing the threshold voltage, and specifically satisfies the breakdown voltage required when using a commercial power supply regardless of the country. A possible breakdown voltage of 750 V or more can be obtained. In addition, a threshold voltage of about 3 V, which is generally suitable for controlling a semiconductor element such as a field effect transistor, can be obtained.

従来技術にかかる電界効果トランジスタでは、例えば特許文献1に記載された電界効果トランジスタのように、高耐圧化のためにバッファ層にZnやMgを添加する場合、図11の結果から容易に推測されるように、ZnやMgの不純物濃度の増加にともなってしきい値電圧が増大する。特許文献1では、この不純物濃度が1×1018cm-3以上であることが望ましいとされているが、その場合、しきい値電圧は少なくとも10V以上となり、好適値である3Vをはるかに上回ることが図11の結果から予測される。すなわち、従来技術にかかる電界効果トランジスタでは、素子の高耐圧化としきい値電圧の適正化とを同時に実現することが困難であったのに対し、電界効果トランジスタ100では、上述のようにバッファ層34に炭素を添加することで、素子の高耐圧化としきい値電圧の適正化とを両立できるという効果を奏する。 In the field effect transistor according to the prior art, when Zn or Mg is added to the buffer layer in order to increase the breakdown voltage as in the field effect transistor described in Patent Document 1, for example, it can be easily estimated from the result of FIG. Thus, the threshold voltage increases as the impurity concentration of Zn or Mg increases. In Patent Document 1, it is desirable that the impurity concentration is 1 × 10 18 cm −3 or more. In this case, the threshold voltage is at least 10 V or more, which is much higher than the preferred value of 3 V. This is predicted from the result of FIG. That is, in the field effect transistor according to the prior art, it has been difficult to simultaneously realize the high breakdown voltage of the element and the optimization of the threshold voltage, whereas in the field effect transistor 100, as described above, the buffer layer By adding carbon to 34, there is an effect that both high breakdown voltage of the element and optimization of the threshold voltage can be achieved.

なお、電界効果トランジスタ100におけるしきい値電圧の好適値は、3Vに限定されるものではなく、素子の用途等に応じて3±1V程度の範囲内で設定されることが好ましい。このため、電界効果トランジスタ100では、図11の結果をもとに、バッファ層34のMg濃度は、1×1016cm-3以上、1×1017cm-3以下の範囲内で設定されることが好ましい。 Note that the preferred value of the threshold voltage in the field effect transistor 100 is not limited to 3 V, and is preferably set within a range of about 3 ± 1 V depending on the use of the element. Therefore, in the field effect transistor 100, based on the result of FIG. 11, the Mg concentration of the buffer layer 34 is set within a range of 1 × 10 16 cm −3 or more and 1 × 10 17 cm −3 or less. It is preferable.

ところで、電界効果トランジスタ100では、図10に示したように、バッファ層34の炭素濃度を増加させることによって耐圧を増大させることができるものの、その炭素濃度はある濃度で飽和する。すなわち、添加された炭素原子は、その添加量がある割合以上になった場合、バッファ層34におけるp−GaNの結晶格子を形成する原子と置き換わることができなくなり、バッファ層34は、正常にエピタキシャル成長できなくなる。具体的には、バッファ層34における炭素の飽和濃度は、図10のデータをもとに約1×1020cm-3であることが実験的に求められている。 In the field effect transistor 100, as shown in FIG. 10, the breakdown voltage can be increased by increasing the carbon concentration of the buffer layer 34, but the carbon concentration is saturated at a certain concentration. That is, the added carbon atoms cannot be replaced with atoms forming the p-GaN crystal lattice in the buffer layer 34 when the added amount exceeds a certain ratio, and the buffer layer 34 is normally epitaxially grown. become unable. Specifically, the saturation concentration of carbon in the buffer layer 34 is experimentally required to be about 1 × 10 20 cm −3 based on the data in FIG.

このため、エピタキシャル膜としてのバッファ層34の炭素濃度は、飽和濃度以下とされ、その目安値として具体的には1×1020cm-3以下とされる。これによって、電界効果トランジスタ100では、バッファ層34とその上部に積層される半導体動作層35とを正常にエピタキシャル成長させることができるとともに、しきい値電圧を増大させることなく約850Vまでの耐圧を得ることができる。 For this reason, the carbon concentration of the buffer layer 34 as the epitaxial film is set to a saturation concentration or less, and specifically, it is set to 1 × 10 20 cm −3 or less as a standard value. Thereby, in the field effect transistor 100, the buffer layer 34 and the semiconductor operation layer 35 stacked thereon can be normally epitaxially grown, and a breakdown voltage of up to about 850 V can be obtained without increasing the threshold voltage. be able to.

つづいて、電界効果トランジスタ100の製造工程について説明する。電界効果トランジスタ100は、例えばMOCVD(Metal Organic Chemical Vapor Deposition)法によって、基板31上に種々の窒化物系化合物半導体を順次積層して形成される。具体的には、まず、基板31をMOCVD装置内に導入し、化合物半導体の原料となるトリメチルアルミニウム(TMAl)とアンモニア(NH3)とを、それぞれ19μmol/min、12リットル/minの流量で基板31上に導入し、AlNからなるバッファ層32を基板31上で40nmの厚さに成長させる。 Next, the manufacturing process of the field effect transistor 100 will be described. The field effect transistor 100 is formed by sequentially laminating various nitride-based compound semiconductors on the substrate 31 by, for example, MOCVD (Metal Organic Chemical Vapor Deposition). Specifically, first, the substrate 31 is introduced into the MOCVD apparatus, and trimethylaluminum (TMAl) and ammonia (NH 3 ) as raw materials for the compound semiconductor are respectively supplied at a flow rate of 19 μmol / min and 12 liter / min. The buffer layer 32 made of AlN is grown on the substrate 31 to a thickness of 40 nm.

つぎに、トリメチルガリウム(TMGa)とNH3とを、それぞれ58μmol/min、12リットル/minの流量でバッファ層32上に導入し、GaNからなる第1の層41をバッファ層32上にエピタキシャル成長させる。つづけて、TMAlとNH3とを、それぞれ19μmol/min、12リットル/minの流量で第1の層41上に導入し、AlNからなる第2の層42を第1の層41上にエピタキシャル成長させる。そして、この第1の層41および第2の層42の成長を例えば8回繰り返すことで、8層の複合層40からなるバッファ層33を形成する。ここで、第1の層41および第2の層42の層厚は、それぞれ200nm、20nmとする。 Next, trimethylgallium (TMGa) and NH 3 are introduced onto the buffer layer 32 at flow rates of 58 μmol / min and 12 liter / min, respectively, and the first layer 41 made of GaN is epitaxially grown on the buffer layer 32. . Subsequently, TMAl and NH 3 are introduced onto the first layer 41 at a flow rate of 19 μmol / min and 12 liter / min, respectively, and the second layer 42 made of AlN is epitaxially grown on the first layer 41. . Then, the growth of the first layer 41 and the second layer 42 is repeated eight times, for example, thereby forming the buffer layer 33 composed of the eight composite layers 40. Here, the layer thicknesses of the first layer 41 and the second layer 42 are 200 nm and 20 nm, respectively.

つぎに、TMGaとNH3とを、それぞれ58μmol/min、12リットル/minの流量でバッファ層33上に導入するとともに、Cp2Mg(bis-cyclopentadienyl Mg)と炭素ガスとを導入し、p−GaNからなるバッファ層34をバッファ層33上で1μmの厚さにエピタキシャル成長させる。このとき、Cp2Mgの流量を調整することによってMg濃度を5×1016cm-3とし、成長圧力を調整することによって炭素濃度を1×1017cm-3以上、かつ1×1020cm-3以下とする。なお、この炭素濃度は、バッファ層34内で一様である必要はなく、例えばバッファ層34の積層方向において濃度勾配を有しても構わない。 Next, TMGa and NH 3 are introduced onto the buffer layer 33 at flow rates of 58 μmol / min and 12 liter / min, respectively, and Cp 2 Mg (bis-cyclopentadienyl Mg) and carbon gas are introduced, and p-GaN is introduced. The buffer layer 34 to be formed is epitaxially grown on the buffer layer 33 to a thickness of 1 μm. At this time, the Mg concentration is set to 5 × 10 16 cm −3 by adjusting the flow rate of Cp 2 Mg, and the carbon concentration is set to 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 by adjusting the growth pressure. The following. The carbon concentration does not have to be uniform in the buffer layer 34, and may have a concentration gradient in the stacking direction of the buffer layer 34, for example.

つぎに、TMGaとNH3とを、それぞれ58μmol/min、12リットル/minの流量でバッファ層34上に導入するとともに、Cp2Mgを導入し、半導体動作層35となるp−GaN層をバッファ層34上で300nmの厚さにエピタキシャル成長させる。このとき、Cp2Mgの流量を調整してMg濃度を5×1016cm-3とする。 Next, TMGa and NH 3 are introduced onto the buffer layer 34 at flow rates of 58 μmol / min and 12 liter / min, respectively, and Cp 2 Mg is introduced to form a p-GaN layer serving as the semiconductor operation layer 35 as the buffer layer 34. Epitaxially grown to a thickness of 300 nm above. At this time, the flow rate of Cp2Mg is adjusted so that the Mg concentration becomes 5 × 10 16 cm −3 .

なお、ここまでの各層の形成工程では、成長温度は1050℃とされる。また、TMAl、TMGaおよびNH3の導入に用いるキャリアガスには100%の水素ガスが利用される。 In the formation process of each layer so far, the growth temperature is set to 1050 ° C. Further, 100% hydrogen gas is used as a carrier gas used for introducing TMAl, TMGa and NH 3 .

つぎに、バッファ層34上に形成されたp−GaN層に対し、イオン注入(Ion Implantation)によってSiを添加する。その際、Siの打ち込み深さは、半導体動作層35の層厚と等しくし、Si濃度は、リサーフ層35bに対応する領域では1×1017cm-3、コンタクト層35c,35dに対応する領域では1×1020cm-3とする。その後、温度1200℃で活性化アニールを1分間行う。これによって、バッファ層34上に、チャネル層35a、リサーフ層35bおよびコンタクト層35c,35dを備えた半導体動作層35が形成される。なお、イオン注入によるSiの打ち込み深さは、半導体動作層35の層厚と厳密に等しくする必要はなく、半導体動作層35の層厚以上としてもよい。すなわち、Siがバッファ層34内に入り込んでも構わない。 Next, Si is added to the p-GaN layer formed on the buffer layer 34 by ion implantation. At this time, the Si implantation depth is made equal to the thickness of the semiconductor operation layer 35, and the Si concentration is 1 × 10 17 cm −3 in the region corresponding to the RESURF layer 35b, and the region corresponding to the contact layers 35c and 35d. Then, it is set to 1 × 10 20 cm −3 . Thereafter, activation annealing is performed at a temperature of 1200 ° C. for 1 minute. As a result, the semiconductor operation layer 35 including the channel layer 35 a, the RESURF layer 35 b, and the contact layers 35 c and 35 d is formed on the buffer layer 34. The Si implantation depth by ion implantation does not have to be exactly equal to the thickness of the semiconductor operation layer 35, and may be equal to or greater than the thickness of the semiconductor operation layer 35. That is, Si may enter the buffer layer 34.

つぎに、PCVD(Plasma Chemical Vapor Deposition)法によって半導体動作層35上に、例えばSiO2またはAl23からなる酸化膜を50〜100nmの厚さに成膜し、フォトリソグラフィと、緩衝弗酸によるエッチングとによってゲート絶縁膜36Gaを形成する。その後、リフトオフ法によってコンタクト層35c,35d上に、例えばTi/AlまたはTi/AlSi/Moからなる金属膜を成膜し、600℃の熱処理を10分間行うことで、オーミック電極としてのソース電極36Sおよびドレイン電極36Dを形成する。さらに、リフトオフ法によってゲート絶縁膜36Ga上に、例えばNi/AuまたはWSiからなる金属膜を成膜してゲート電極36Gbを形成する。 Next, an oxide film made of, for example, SiO 2 or Al 2 O 3 is formed to a thickness of 50 to 100 nm on the semiconductor operation layer 35 by PCVD (Plasma Chemical Vapor Deposition) method. The gate insulating film 36Ga is formed by etching with the above. Thereafter, a metal film made of, for example, Ti / Al or Ti / AlSi / Mo is formed on the contact layers 35c and 35d by a lift-off method, and a heat treatment at 600 ° C. is performed for 10 minutes, whereby the source electrode 36S as an ohmic electrode is obtained. Then, the drain electrode 36D is formed. Further, a metal film made of, for example, Ni / Au or WSi is formed on the gate insulating film 36Ga by a lift-off method to form the gate electrode 36Gb.

なお、半導体動作層35の層厚は、300nmに限定されず、ドレイン電流のチャネルを形成する上で過不足ない層厚、具体的には200〜400nm程度であればよい。半導体動作層35の層厚としてのリサーフ層35bの層厚が厚すぎる場合には、リサーフ層35bを介して電流がリークし、素子の耐圧が低下する。また、リサーフ層35bの層厚が薄すぎる場合には、オン抵抗が増大する。このため、電界効果トランジスタ100では、半導体動作層35の層厚は、750V以上の耐圧を確保しつつオン抵抗の増大を抑制できる層厚として200nm以上、400nm以下とされる。なお、この層厚は、必ずしも半導体動作層35の全域で満足される必要はなく、少なくともチャネル層35aおよびリサーフ層35bにおいて満足されていればよい。   The layer thickness of the semiconductor operation layer 35 is not limited to 300 nm, and may be a layer thickness that is not excessive or insufficient for forming a drain current channel, specifically about 200 to 400 nm. When the thickness of the RESURF layer 35b as the layer thickness of the semiconductor operation layer 35 is too thick, current leaks through the RESURF layer 35b, and the breakdown voltage of the element decreases. On the other hand, when the thickness of the RESURF layer 35b is too thin, the on-resistance increases. Therefore, in the field effect transistor 100, the layer thickness of the semiconductor operation layer 35 is set to 200 nm or more and 400 nm or less as a layer thickness that can suppress an increase in on-resistance while ensuring a breakdown voltage of 750 V or more. Note that this layer thickness does not necessarily have to be satisfied over the entire area of the semiconductor operation layer 35, as long as it is satisfied at least in the channel layer 35a and the RESURF layer 35b.

以上説明したように、本実施の形態3にかかる電界効果トランジスタ100は、基板31上にバッファ層32〜34、半導体動作層35および絶縁ゲート36Gを順次積層して備え、炭素が添加された窒化物系化合物半導体層としてのバッファ層34の炭素濃度は、この炭素濃度に対して電界効果トランジスタ100の耐圧が急激に変化する濃度以上、かつ飽和濃度以下とされ、具体的には1×1017cm-3以上、1×1020cm-3以下とされている。このため、電界効果トランジスタ100では、しきい値電圧を増大させることなく素子を高耐圧化させることができる。 As described above, the field effect transistor 100 according to the third embodiment includes the buffer layers 32 to 34, the semiconductor operation layer 35, and the insulating gate 36G sequentially stacked on the substrate 31, and is nitrided with carbon added. The carbon concentration of the buffer layer 34 as the physical compound semiconductor layer is set to a concentration higher than the concentration at which the breakdown voltage of the field effect transistor 100 rapidly changes with respect to the carbon concentration and lower than a saturation concentration, specifically 1 × 10 17. cm −3 or more and 1 × 10 20 cm −3 or less. For this reason, in the field effect transistor 100, it is possible to increase the breakdown voltage of the element without increasing the threshold voltage.

また、電界効果トランジスタ100では、バッファ層34における炭素以外の不純物濃度としてのMg濃度が2×1016cm-3以上、1×1017cm-3以下とされているため、一般に電界効果トランジスタ等の半導体素子を制御する上で好適な3±1V程度のしきい値電圧を得ることができる。さらに、電界効果トランジスタ100では、半導体動作層35は、炭素が非添加であり、層厚が200nm以上、400nm以下とされているため、750V以上の耐圧を確保しつつオン抵抗の増大を抑制することができる。 Further, in the field effect transistor 100, the Mg concentration as the impurity concentration other than carbon in the buffer layer 34 is set to 2 × 10 16 cm −3 or more and 1 × 10 17 cm −3 or less. A threshold voltage of about 3 ± 1 V suitable for controlling the semiconductor element can be obtained. Further, in the field effect transistor 100, since the semiconductor operation layer 35 is not added with carbon and has a layer thickness of 200 nm or more and 400 nm or less, an increase in on-resistance is suppressed while ensuring a breakdown voltage of 750 V or more. be able to.

ここまで、本発明を実施する最良の形態を実施の形態1〜3として説明したが、本発明は、この実施の形態1〜3に限定されず、本発明の趣旨を逸脱しない範囲であれば種々の変形が可能である。例えば、上述した実施の形態1および2では、基板2とバッファ層4,14との間に低温バッファ層3が介在するものとして説明したが、基板や半導体層に適宜適したバッファ層を設けるようにしてもよい。特に、基板と半導体層との格子定数の差が大きい場合には、格子定数が大きく異なる層を交互に積層したバッファ層を設けることによって、半導体層にかかる応力を低減させることができる。   So far, the best mode for carrying out the present invention has been described as the first to third embodiments. However, the present invention is not limited to the first to third embodiments, as long as it does not depart from the spirit of the present invention. Various modifications are possible. For example, in the first and second embodiments described above, it has been described that the low-temperature buffer layer 3 is interposed between the substrate 2 and the buffer layers 4 and 14, but a buffer layer suitable for the substrate and the semiconductor layer is provided as appropriate. It may be. In particular, when the difference in lattice constant between the substrate and the semiconductor layer is large, the stress applied to the semiconductor layer can be reduced by providing a buffer layer in which layers having greatly different lattice constants are alternately stacked.

具体的には、例えばGaN系の半導体素子では、各層厚が1〜3000nm程度のAlN層とGaN層とを交互に積層したバッファ層や、InGa層とAlGaN層とを交互に積層したバッファ層を設けるとよい。この場合、AlN層とGaN層との各接合界面に2次元電子ガス層が形成されやすく、半導体素子の耐圧が低下するとともにリーク電流が増大しやすくなるが、本発明の構成を適用させることで、電流コラプスを悪化させることなくリーク電流を低減させることができる。   Specifically, for example, in a GaN-based semiconductor element, a buffer layer in which AlN layers and GaN layers each having a thickness of about 1 to 3000 nm are alternately stacked, or a buffer layer in which InGa layers and AlGaN layers are alternately stacked. It is good to provide. In this case, a two-dimensional electron gas layer is easily formed at each junction interface between the AlN layer and the GaN layer, and the breakdown voltage of the semiconductor element is lowered and the leakage current is likely to be increased. However, by applying the configuration of the present invention, The leakage current can be reduced without deteriorating the current collapse.

また、上述した本実施の形態1および2では、バッファ層4,14、炭素濃度遷移層18および電子走行層5,15は、GaNを用いて形成され、電子供給層6は、AlGaNを用いて形成されるものとして説明したが、他の元素を適宜添加した半導体材料を用いて各層を形成するようにしてもよい。例えば、化合物半導体層と、バッファ層および炭素濃度遷移層の少なくとも一方とを、Al1-x-yGaxInyN(0≦x≦1、0≦y≦1)系の半導体材料を用いて形成することができる。より具体的には、例えば電子走行層5を、InGaNを用いて形成することができる。 In the first and second embodiments described above, the buffer layers 4, 14, the carbon concentration transition layer 18, and the electron transit layers 5, 15 are formed using GaN, and the electron supply layer 6 is formed using AlGaN. Although described as being formed, each layer may be formed using a semiconductor material to which other elements are appropriately added. For example, the compound semiconductor layer and at least one of the buffer layer and the carbon concentration transition layer are formed using an Al 1-xy Ga x In y N (0 ≦ x ≦ 1, 0 ≦ y ≦ 1) -based semiconductor material. can do. More specifically, for example, the electron transit layer 5 can be formed using InGaN.

さらに、上述した実施の形態1および2では、本発明にかかる半導体素子として、FETの一種であるHEMTについて説明したが、HEMTに限定して解釈する必要はなく、MISFET(Metal Insulator Semiconductor FET)、MOSFET(Metal Oxide Semiconductor FET)、MESFET(Metal Semiconductor FET)等、種々のFETに対して本発明は適用可能である。   Further, in the above-described first and second embodiments, the HEMT which is a kind of FET has been described as the semiconductor element according to the present invention. However, it is not necessary to interpret the invention limited to the HEMT, and a MISFET (Metal Insulator Semiconductor FET), The present invention is applicable to various FETs such as MOSFET (Metal Oxide Semiconductor FET) and MESFET (Metal Semiconductor FET).

また、FET以外にも、ショットキーダイオード等、各種ダイオードに対して本発明は適用可能である。本発明を適用したダイオードとして、例えば、HEMT1,11が備えたソース電極7S、ドレイン電極7Dおよびゲート電極7Gに替えて、カソード電極およびアノード電極を形成したダイオードが実現できる。   In addition to FETs, the present invention can be applied to various diodes such as Schottky diodes. As a diode to which the present invention is applied, for example, a diode in which a cathode electrode and an anode electrode are formed instead of the source electrode 7S, the drain electrode 7D, and the gate electrode 7G provided in the HEMTs 1 and 11 can be realized.

なお、上述した実施の形態1および2では、本発明にかかる半導体素子が、窒化物系化合物半導体、特にGaN系化合物半導体を用いて形成された化合物半導体層を備えるものとして説明したが、窒化物系およびGaN系に限定して解釈する必要はなく、他の化合物半導体を用いて形成された化合物半導体層を備える半導体素子に対しても、本発明は適用可能である。   In the first and second embodiments described above, the semiconductor element according to the present invention has been described as including a compound semiconductor layer formed using a nitride compound semiconductor, particularly a GaN compound semiconductor. The present invention is not necessarily limited to the system and the GaN system, and the present invention can be applied to a semiconductor element including a compound semiconductor layer formed using another compound semiconductor.

また、上述した実施の形態3では、炭素が添加された窒化物系化合物半導体層としてのバッファ層34がGaNによって形成されるものとしたが、GaNに限定して解釈する必要はなく、他の元素を含むGaN系化合物半導体によって形成されたものでもよい。また、GaN系に限らず、他の窒化物系であってもよく、炭素を添加して活性化できるものであれば窒化物系以外の化合物半導体を用いて形成してもよい。   In Embodiment 3 described above, the buffer layer 34 as a nitride-based compound semiconductor layer to which carbon is added is formed of GaN. However, the buffer layer 34 need not be interpreted as being limited to GaN. It may be formed of a GaN-based compound semiconductor containing an element. In addition to GaN, other nitrides may be used, and any compound semiconductor other than nitride may be used as long as it can be activated by adding carbon.

なお、上述した実施の形態1および2における低温バッファ層3と、実施の形態3におけるバッファ層32,33とは、互いに置き換えて用いることができる。具体的には、例えばHEMT1,11における低温バッファ層3に替えてバッファ層32,33を、基板2とバッファ層4または14との間に積層させることができる。同様に、電界効果トランジスタ100におけるバッファ層32,33に替えて低温バッファ層3を、基板31とバッファ層34との間に積層させることができる。   Note that the low-temperature buffer layer 3 in the first and second embodiments and the buffer layers 32 and 33 in the third embodiment can be used interchangeably. Specifically, for example, the buffer layers 32 and 33 can be stacked between the substrate 2 and the buffer layer 4 or 14 instead of the low temperature buffer layer 3 in the HEMTs 1 and 11. Similarly, the low temperature buffer layer 3 can be laminated between the substrate 31 and the buffer layer 34 instead of the buffer layers 32 and 33 in the field effect transistor 100.

本発明の実施の形態1にかかる半導体素子の構成を示す断面図である。It is sectional drawing which shows the structure of the semiconductor element concerning Embodiment 1 of this invention. バッファ層の炭素濃度と電流コラプスおよび耐圧との対応関係を示すグラフである。It is a graph which shows the correspondence of the carbon concentration of a buffer layer, current collapse, and a proof pressure. 電子走行層の層厚と電流コラプスおよび耐圧との対応関係を示すグラフである。It is a graph which shows the correspondence of the layer thickness of an electron transit layer, current collapse, and a proof pressure. 本発明の実施の形態2にかかる半導体素子の構成を示す断面図である。It is sectional drawing which shows the structure of the semiconductor element concerning Embodiment 2 of this invention. ヘテロ接合界面からの深さと炭素濃度との対応関係を示すグラフである。It is a graph which shows the correspondence of the depth from a heterojunction interface, and carbon concentration. ヘテロ接合界面からの深さと炭素濃度との対応関係を示すグラフである。It is a graph which shows the correspondence of the depth from a heterojunction interface, and carbon concentration. ヘテロ接合界面からの深さと炭素濃度との対応関係の実測値を示すグラフである。It is a graph which shows the actual value of the correspondence of the depth from a heterojunction interface, and carbon concentration. ヘテロ接合界面からの深さと炭素濃度との対応関係の実測値を示すグラフである。It is a graph which shows the actual value of the correspondence of the depth from a heterojunction interface, and carbon concentration. 炭素濃度遷移層の炭素濃度遷移タイプと電流コラプスおよび耐圧との対応関係を示すグラフである。It is a graph which shows the correspondence of the carbon concentration transition type of a carbon concentration transition layer, current collapse, and pressure | voltage resistance. 炭素濃度遷移層の炭素濃度遷移タイプと電流コラプスおよび耐圧との対応関係を示すグラフである。It is a graph which shows the correspondence of the carbon concentration transition type of a carbon concentration transition layer, current collapse, and pressure | voltage resistance. 従来技術にかかる半導体素子の構成を示す断面図である。It is sectional drawing which shows the structure of the semiconductor element concerning a prior art. 本発明の実施の形態3にかかる半導体素子の構成を示す断面図である。It is sectional drawing which shows the structure of the semiconductor element concerning Embodiment 3 of this invention. バッファ層の炭素濃度に対する耐圧の関係を示すグラフである。It is a graph which shows the pressure | voltage resistance with respect to the carbon concentration of a buffer layer. バッファ層の炭素濃度およびMg濃度に対するしきい値電圧の関係を示すグラフである。It is a graph which shows the relationship of the threshold voltage with respect to the carbon concentration and Mg density | concentration of a buffer layer.

符号の説明Explanation of symbols

1,11,21 HEMT
2,22 基板
3,23 低温バッファ層
4,14,24 バッファ層
5,15,25 電子走行層
5a,25a 2次元電子ガス層
6,26 電子供給層
7D,27D ドレイン電極
7G,27G ゲート電極
7S,27S ソース電極
18 炭素濃度遷移層
31 基板
32〜34 バッファ層
35 半導体動作層
35a チャネル層
35b リサーフ層
35c,35d コンタクト層
35e 反転層
36D ドレイン電極
36G 絶縁ゲート
36Ga ゲート絶縁膜
36Gb ゲート電極
36S ソース電極
40 複合層
41 第1の層
42 第2の層
100 電界効果トランジスタ
1,11,21 HEMT
2,22 Substrate 3,23 Low temperature buffer layer 4,14,24 Buffer layer 5,15,25 Electron traveling layer 5a, 25a Two-dimensional electron gas layer 6,26 Electron supply layer 7D, 27D Drain electrode 7G, 27G Gate electrode 7S , 27S source electrode 18 carbon concentration transition layer 31 substrate 32-34 buffer layer 35 semiconductor operation layer 35a channel layer 35b RESURF layer 35c, 35d contact layer 35e inversion layer 36D drain electrode 36G insulation gate 36Ga gate insulation film 36Gb gate electrode 36S source electrode 40 composite layer 41 first layer 42 second layer 100 field effect transistor

Claims (6)

基板上にバッファ層を介して積層された化合物半導体層を備える半導体素子において、
前記化合物半導体層は、2次元電子ガス層が電流経路となる層を含み、
前記バッファ層と前記化合物半導体層との間に積層されるとともに、前記化合物半導体層から前記バッファ層に向かう積層方向の距離に応じて前記化合物半導体層の炭素濃度から前記バッファ層の炭素濃度まで添加濃度が増加するように炭素が添加された炭素濃度遷移層を備え、
前記バッファ層、前記化合物半導体層、および前記炭素濃度遷移層は、GaN系化合物半導体によって形成されており、
前記バッファ層および前記炭素濃度遷移層における炭素濃度は、1×1017cm−3以上、1×1020cm−3以下であることを特徴とする半導体素子。
In a semiconductor device comprising a compound semiconductor layer stacked on a substrate via a buffer layer,
The compound semiconductor layer includes a layer in which a two-dimensional electron gas layer serves as a current path,
Stacked between the buffer layer and the compound semiconductor layer, and added from the carbon concentration of the compound semiconductor layer to the carbon concentration of the buffer layer according to the distance in the stacking direction from the compound semiconductor layer toward the buffer layer A carbon concentration transition layer to which carbon is added so that the concentration is increased,
The buffer layer, the compound semiconductor layer, and the carbon concentration transition layer are formed of a GaN-based compound semiconductor,
The semiconductor element, wherein the buffer layer and the carbon concentration transition layer have a carbon concentration of 1 × 10 17 cm −3 or more and 1 × 10 20 cm −3 or less.
前記炭素濃度は、5×1017cm−3以上、1×1019cm−3以下であることを特徴とする請求項1に記載の半導体素子。 The semiconductor element according to claim 1, wherein the carbon concentration is 5 × 10 17 cm −3 or more and 1 × 10 19 cm −3 or less. 前記化合物半導体層内の電流経路となる層から前記バッファ層までの層厚は、該層厚に対して電流コラプスが急激に変化する厚さ以上であり、かつ前記層厚に対して当該半導体素子の耐圧が急激に変化する厚さ以下であることを特徴とする請求項1または2に記載の半導体素子。   The layer thickness from the layer serving as the current path in the compound semiconductor layer to the buffer layer is equal to or greater than the thickness at which the current collapse changes rapidly with respect to the layer thickness, and the semiconductor element with respect to the layer thickness The semiconductor element according to claim 1, wherein the withstand voltage of the semiconductor element is equal to or less than a thickness at which the withstand voltage changes rapidly. 前記電流経路となる層の層厚は、0.05μm以上、1μm以下であることを特徴とする請求項1〜3のいずれか一つに記載の半導体素子。   The layer thickness of the layer used as the said current path is 0.05 micrometer or more and 1 micrometer or less, The semiconductor element as described in any one of Claims 1-3 characterized by the above-mentioned. 前記炭素濃度遷移層の層厚は、1μm以下であることを特徴とする請求項1〜のいずれか一つに記載の半導体素子。 The thickness of the carbon concentration transition layer, the semiconductor device according to any one of claims 1-4, characterized in that it is 1μm or less. 当該半導体素子は、ダイオードまたは電界効果トランジスタであることを特徴とする請求項1〜のいずれか一つに記載の半導体素子。 The semiconductor device, the semiconductor device according to any one of claims 1-5, characterized in that a diode or a field effect transistor.
JP2007030341A 2006-02-20 2007-02-09 Semiconductor element Active JP5064824B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2007030341A JP5064824B2 (en) 2006-02-20 2007-02-09 Semiconductor element
PCT/JP2007/052872 WO2007097264A1 (en) 2006-02-20 2007-02-16 Semiconductor element

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2006043036 2006-02-20
JP2006043036 2006-02-20
JP2007030341A JP5064824B2 (en) 2006-02-20 2007-02-09 Semiconductor element

Publications (2)

Publication Number Publication Date
JP2007251144A JP2007251144A (en) 2007-09-27
JP5064824B2 true JP5064824B2 (en) 2012-10-31

Family

ID=38437304

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007030341A Active JP5064824B2 (en) 2006-02-20 2007-02-09 Semiconductor element

Country Status (2)

Country Link
JP (1) JP5064824B2 (en)
WO (1) WO2007097264A1 (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015060987A (en) * 2013-09-19 2015-03-30 富士通株式会社 Semiconductor device and semiconductor device manufacturing method
JP2016184613A (en) * 2015-03-25 2016-10-20 ローム株式会社 Nitride semiconductor device
KR20160138090A (en) 2014-04-09 2016-12-02 산켄덴키 가부시키가이샤 Semiconductor substrate and semiconductor element
KR20160138091A (en) 2014-04-09 2016-12-02 산켄덴키 가부시키가이샤 Semiconductor substrate manufacturing method, semiconductor element manufacturing method, semiconductor substrate and semiconductor element
KR20160141756A (en) 2014-04-18 2016-12-09 산켄덴키 가부시키가이샤 Semiconductor substrate and semiconductor element
US9871108B2 (en) 2015-04-23 2018-01-16 Rohm Co., Ltd. Nitride semiconductor device
US10038064B2 (en) 2015-08-10 2018-07-31 Rohm Co., Ltd. Nitride semiconductor device
US10038070B2 (en) 2015-08-10 2018-07-31 Rohm Co., Ltd. Nitride semiconductor device
WO2019098193A1 (en) * 2017-11-20 2019-05-23 ローム株式会社 Semiconductor device

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009088081A (en) * 2007-09-28 2009-04-23 Furukawa Electric Co Ltd:The Field-effect transistor using group iii nitride semiconductor
KR101006480B1 (en) * 2008-09-08 2011-01-06 서울대학교산학협력단 Semiconductor thin film structure and method of forming the same
JP5546301B2 (en) * 2008-11-27 2014-07-09 Dowaエレクトロニクス株式会社 Epitaxial substrate for electronic device and manufacturing method thereof
JP4677499B2 (en) * 2008-12-15 2011-04-27 Dowaエレクトロニクス株式会社 Epitaxial substrate for electronic device and manufacturing method thereof
JP5460087B2 (en) * 2009-03-13 2014-04-02 古河電気工業株式会社 Field effect transistor
JP5133927B2 (en) * 2009-03-26 2013-01-30 コバレントマテリアル株式会社 Compound semiconductor substrate
JP5697012B2 (en) * 2009-03-31 2015-04-08 古河電気工業株式会社 Method for forming groove and method for manufacturing field effect transistor
JP2010239034A (en) * 2009-03-31 2010-10-21 Furukawa Electric Co Ltd:The Method of fabricating semiconductor device and semiconductor device
EP2432005A4 (en) 2009-05-11 2015-05-27 Dowa Electronics Materials Co Epitaxial substrate for electronic device and process for producing same
US8269253B2 (en) 2009-06-08 2012-09-18 International Rectifier Corporation Rare earth enhanced high electron mobility transistor and method for fabricating same
JP2011035065A (en) * 2009-07-30 2011-02-17 Hitachi Cable Ltd Semiconductor device
JP5188545B2 (en) * 2009-09-14 2013-04-24 コバレントマテリアル株式会社 Compound semiconductor substrate
TWI462286B (en) * 2009-12-10 2014-11-21 Dowa Electronics Materials Co A epitaxial substrate for electronic components and a method for manufacturing the same
JP2011166067A (en) * 2010-02-15 2011-08-25 Panasonic Corp Nitride semiconductor device
JP2011187654A (en) * 2010-03-08 2011-09-22 Toyoda Gosei Co Ltd Hemt composed of group-iii nitride semiconductor, and method of manufacturing the same
JP2011258782A (en) * 2010-06-10 2011-12-22 Covalent Materials Corp Nitride semiconductor substrate
JP2012033575A (en) * 2010-07-28 2012-02-16 Sumitomo Electric Ind Ltd Semiconductor device
JP5707767B2 (en) * 2010-07-29 2015-04-30 住友電気工業株式会社 Semiconductor device
JP6024075B2 (en) * 2010-07-30 2016-11-09 住友電気工業株式会社 Semiconductor device and manufacturing method thereof
JP5649112B2 (en) * 2010-07-30 2015-01-07 パナソニック株式会社 Field effect transistor
JP5286613B2 (en) 2010-08-30 2013-09-11 次世代パワーデバイス技術研究組合 Nitride compound semiconductor device
JP5810293B2 (en) * 2010-11-19 2015-11-11 パナソニックIpマネジメント株式会社 Nitride semiconductor device
JP5136867B2 (en) 2011-02-03 2013-02-06 次世代パワーデバイス技術研究組合 Semiconductor substrate, semiconductor device, and semiconductor substrate manufacturing method
JP5711001B2 (en) * 2011-02-17 2015-04-30 新日本無線株式会社 Manufacturing method of nitride semiconductor device
JP5788296B2 (en) * 2011-02-22 2015-09-30 コバレントマテリアル株式会社 Nitride semiconductor substrate and manufacturing method thereof
JP5919626B2 (en) 2011-02-25 2016-05-18 富士通株式会社 Compound semiconductor device and manufacturing method thereof
JP2012243886A (en) * 2011-05-18 2012-12-10 Sharp Corp Semiconductor device
JP5075264B1 (en) 2011-05-25 2012-11-21 シャープ株式会社 Switching element
JP2013004681A (en) * 2011-06-15 2013-01-07 Mitsubishi Electric Corp Nitride semiconductor device manufacturing method
JP2013021106A (en) * 2011-07-11 2013-01-31 Toyota Central R&D Labs Inc Semiconductor device
JP2013038157A (en) * 2011-08-05 2013-02-21 Covalent Materials Corp Compound semiconductor substrate
US8796738B2 (en) 2011-09-21 2014-08-05 International Rectifier Corporation Group III-V device structure having a selectively reduced impurity concentration
JP6151487B2 (en) * 2012-07-10 2017-06-21 富士通株式会社 Compound semiconductor device and manufacturing method thereof
WO2014108946A1 (en) * 2013-01-10 2014-07-17 パナソニック株式会社 Field-effect transistor
JP6392498B2 (en) * 2013-03-29 2018-09-19 富士通株式会社 Compound semiconductor device and manufacturing method thereof
JP5787417B2 (en) 2013-05-14 2015-09-30 コバレントマテリアル株式会社 Nitride semiconductor substrate
JP2015053328A (en) 2013-09-05 2015-03-19 富士通株式会社 Semiconductor device
JP2015070064A (en) 2013-09-27 2015-04-13 富士通株式会社 Semiconductor device and method of manufacturing the same
JP2016184663A (en) * 2015-03-26 2016-10-20 株式会社豊田中央研究所 Semiconductor wafer, semiconductor device, and method of manufacturing semiconductor wafer
JP6084254B2 (en) * 2015-06-03 2017-02-22 クアーズテック株式会社 Compound semiconductor substrate
JP6416705B2 (en) * 2015-06-24 2018-10-31 日本電信電話株式会社 Field effect transistor and manufacturing method thereof
JP6441767B2 (en) * 2015-08-12 2018-12-19 日本電信電話株式会社 Semiconductor device and manufacturing method thereof
JP2018206786A (en) * 2015-11-05 2018-12-27 シャープ株式会社 Nitride semiconductor, nitride semiconductor manufacturing method, and electronic device
JP2019003963A (en) * 2015-11-05 2019-01-10 シャープ株式会社 Nitride semiconductor, nitride semiconductor manufacturing method and electronic device
JP6654409B2 (en) * 2015-11-16 2020-02-26 Dowaエレクトロニクス株式会社 Substrate for group III nitride semiconductor device and method of manufacturing the same
FR3047608B1 (en) * 2016-02-04 2018-04-27 Commissariat A L'energie Atomique Et Aux Energies Alternatives HIGH ELECTRONIC MOBILITY HETEROJUNCTION TRANSISTOR OF ENHANCED NORMALLY BLOCK TYPE
JP6656991B2 (en) 2016-03-31 2020-03-04 株式会社サイオクス Nitride semiconductor substrate, semiconductor device, and method of manufacturing nitride semiconductor substrate
JP6396939B2 (en) 2016-03-31 2018-09-26 株式会社サイオクス Nitride semiconductor substrate, semiconductor device, and method of manufacturing nitride semiconductor substrate
EP3501033A1 (en) 2016-08-18 2019-06-26 Raytheon Company Semiconductor material growth of a high resistivity nitride buffer layer using ion implantation
JP6233476B2 (en) * 2016-09-07 2017-11-22 富士通株式会社 Compound semiconductor device
JP6950185B2 (en) * 2017-01-12 2021-10-13 三菱電機株式会社 Manufacturing method of high electron mobility transistor, high electron mobility transistor
JP7398968B2 (en) 2020-01-20 2023-12-15 株式会社東芝 Semiconductor device and its manufacturing method
WO2024004016A1 (en) * 2022-06-28 2024-01-04 三菱電機株式会社 Semiconductor device

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3428838B2 (en) * 1996-12-11 2003-07-22 古河電気工業株式会社 MIS type field effect transistor
JP2000068498A (en) * 1998-08-21 2000-03-03 Nippon Telegr & Teleph Corp <Ntt> Insulating nitride film and semiconductor device using the same
JP3393602B2 (en) * 2000-01-13 2003-04-07 松下電器産業株式会社 Semiconductor device
JP3866540B2 (en) * 2001-07-06 2007-01-10 株式会社東芝 Nitride semiconductor device and manufacturing method thereof
SG135924A1 (en) * 2003-04-02 2007-10-29 Sumitomo Electric Industries Nitride-based semiconductor epitaxial substrate, method of manufacturing the same, and hemt substrate
JP4748501B2 (en) * 2004-02-02 2011-08-17 古河電気工業株式会社 High electron mobility transistor
JP4728582B2 (en) * 2004-02-18 2011-07-20 古河電気工業株式会社 High electron mobility transistor
JP4792814B2 (en) * 2005-05-26 2011-10-12 住友電気工業株式会社 High electron mobility transistor, field effect transistor, epitaxial substrate, method for producing epitaxial substrate, and method for producing group III nitride transistor

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015060987A (en) * 2013-09-19 2015-03-30 富士通株式会社 Semiconductor device and semiconductor device manufacturing method
US10068985B2 (en) 2014-04-09 2018-09-04 Sanken Electric Co., Ltd. Method for manufacturing semiconductor substrate, method for manufacturing semiconductor device, semiconductor substrate, and semiconductor device
KR20160138090A (en) 2014-04-09 2016-12-02 산켄덴키 가부시키가이샤 Semiconductor substrate and semiconductor element
KR20160138091A (en) 2014-04-09 2016-12-02 산켄덴키 가부시키가이샤 Semiconductor substrate manufacturing method, semiconductor element manufacturing method, semiconductor substrate and semiconductor element
KR20160141756A (en) 2014-04-18 2016-12-09 산켄덴키 가부시키가이샤 Semiconductor substrate and semiconductor element
US9876101B2 (en) 2014-04-18 2018-01-23 Sanken Electric Co., Ltd. Semiconductor substrate and semiconductor device
JP2016184613A (en) * 2015-03-25 2016-10-20 ローム株式会社 Nitride semiconductor device
US9911868B2 (en) 2015-03-25 2018-03-06 Rohm Co., Ltd. Nitride semiconductor device
US9871108B2 (en) 2015-04-23 2018-01-16 Rohm Co., Ltd. Nitride semiconductor device
US10038064B2 (en) 2015-08-10 2018-07-31 Rohm Co., Ltd. Nitride semiconductor device
US10038070B2 (en) 2015-08-10 2018-07-31 Rohm Co., Ltd. Nitride semiconductor device
US10388744B2 (en) 2015-08-10 2019-08-20 Rohm Co., Ltd. Nitride semiconductor device
US10636884B2 (en) 2015-08-10 2020-04-28 Rohm Co., Ltd. Nitride semiconductor device
WO2019098193A1 (en) * 2017-11-20 2019-05-23 ローム株式会社 Semiconductor device
JPWO2019098193A1 (en) * 2017-11-20 2020-11-19 ローム株式会社 Semiconductor device
US11316041B2 (en) 2017-11-20 2022-04-26 Rohm Co., Ltd. Semiconductor device
JP7224300B2 (en) 2017-11-20 2023-02-17 ローム株式会社 semiconductor equipment

Also Published As

Publication number Publication date
WO2007097264A1 (en) 2007-08-30
JP2007251144A (en) 2007-09-27

Similar Documents

Publication Publication Date Title
JP5064824B2 (en) Semiconductor element
US8618578B2 (en) Field effect transistor
JP5587564B2 (en) Field effect transistor and method of manufacturing field effect transistor
US20180012985A1 (en) Layer structure for a group-iii-nitride normally-off transistor
JP5566670B2 (en) GaN-based field effect transistor
US20110227132A1 (en) Field-effect transistor
US10199476B2 (en) Semiconductor device and manufacturing method of semiconductor device
KR20100015747A (en) Cascode circuit employing a depletion-mode, gan-based fet
JP2012033679A (en) Field effect transistor
US9087890B2 (en) Semiconductor device
JP2011187623A (en) Semiconductor element and manufacturing method thereof
JP2017157589A (en) Semiconductor device and semiconductor device manufacturing method
CN110310981B (en) Nitrogen face enhanced composite barrier layer gallium nitride based heterojunction field effect transistor
JP5605353B2 (en) MIS type semiconductor device and manufacturing method thereof
JP2015115371A (en) Nitride semiconductor device and method for manufacturing the same, and diode and field effect transistor
JP2009239144A (en) Semiconductor device made of gallium-nitride compound semiconductor and manufacturing method thereof
JP2012119429A (en) Method of manufacturing semiconductor device, and semiconductor device
EP3714489A1 (en) Vertical gan transistor with insulating channel and the method of forming the same
WO2018220741A1 (en) Semiconductor device production method
KR101200274B1 (en) Enhancement normally off nitride vertical semiconductor device and manufacturing method thereof
CN110875379B (en) Semiconductor device and manufacturing method thereof
KR101364029B1 (en) Nitride semiconductor device and method for manufacturing the same
KR101427279B1 (en) Nitride semiconductor device and method for manufacturing the same
KR102077674B1 (en) Nitride semiconductor and method thereof
CN109346522B (en) Semiconductor structure and forming method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080401

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111115

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120113

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120221

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120417

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120807

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120809

R151 Written notification of patent or utility model registration

Ref document number: 5064824

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150817

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350