JP4078445B2 - データ識別子を複製することによって複数のコピーを送信するための方法および装置 - Google Patents

データ識別子を複製することによって複数のコピーを送信するための方法および装置 Download PDF

Info

Publication number
JP4078445B2
JP4078445B2 JP53577098A JP53577098A JP4078445B2 JP 4078445 B2 JP4078445 B2 JP 4078445B2 JP 53577098 A JP53577098 A JP 53577098A JP 53577098 A JP53577098 A JP 53577098A JP 4078445 B2 JP4078445 B2 JP 4078445B2
Authority
JP
Japan
Prior art keywords
frame
copy
data
queue
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP53577098A
Other languages
English (en)
Other versions
JP2001511976A5 (ja
JP2001511976A (ja
Inventor
ルナルデュー,トーマス・ジェファーソン
エグバート,チャンダン
レオン,エリック・ジン−ホ
エリムリ,バハディール
クレイフォード,イアン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advanced Micro Devices Inc
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of JP2001511976A publication Critical patent/JP2001511976A/ja
Publication of JP2001511976A5 publication Critical patent/JP2001511976A5/ja
Application granted granted Critical
Publication of JP4078445B2 publication Critical patent/JP4078445B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/901Buffering arrangements using storage descriptor, e.g. read or write pointers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/02Standardisation; Integration
    • H04L41/0213Standardised network management protocols, e.g. simple network management protocol [SNMP]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/253Routing or path finding in a switch fabric using establishment or release of connections between ports
    • H04L49/255Control mechanisms for ATM switching fabrics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9047Buffering arrangements including multiple buffers, e.g. buffer pools
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9063Intermediate storage in different physical parts of a node or terminal
    • H04L49/9068Intermediate storage in different physical parts of a node or terminal in the network interface card
    • H04L49/9073Early interruption upon arrival of a fraction of a packet
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9063Intermediate storage in different physical parts of a node or terminal
    • H04L49/9078Intermediate storage in different physical parts of a node or terminal using an external memory or storage device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/26Special purpose or proprietary protocols or architectures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54575Software application
    • H04Q3/54591Supervision, e.g. fault localisation, traffic measurements, avoiding errors, failure recovery, monitoring, statistical analysis
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3027Output queuing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/354Switches specially adapted for specific applications for supporting virtual local area networks [VLAN]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/45Arrangements for providing or supporting expansion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/1316Service observation, testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13162Fault indication and localisation

Description

発明の分野
本発明はデータ記憶および送信の分野に関し、特に、装置からデータの複数のコピーを送信するための方法および装置に関する。
背景技術
EP−A−0 622 922は、複数のユーザによって共用されるメモリを含み、各ユーザが互いにメッセージを授受する、通信システムにおいてデータをマルチキャストするための公知の方法および装置を開示している。メッセージはメモリ内にストアされる複数のデータバッファにより構成され、各データバッファは一意の直接制御ブロックにマッピングされる。マルチキャスチングの際、複製されるメッセージの特性を表わし、ストアし、直接制御ブロックを指す間接制御ブロックを用いて、ユーザはメッセージを複製して性能を向上させる。直接制御ブロック内のフィールドがメッセージの複製数のカウントするために用いられる。
コンピュータシステムまたは通信網のような多くのシステムにおいて、1つの組のデータが複数回与えられる(送信される)ことが必要とされる。たとえば、同じフレームを多くのポートに転送するネットワークスイッチを採用するパケット交換網では、1つのフレームがスイッチで受取られ、複数のポートへ転送されるよう指定され得る。他のシステムは、サーバがデータの1つのコピーを複数のクライエントに送るコンピュータ網を含む。
このようなシステムのための設計上の問題は、装置を実現するチップのサイズを小さく保つことである。たとえばネットワークスイッチ上のチップの記憶容量を増大させると、望ましくないことにチップのサイズが増大し、他の方法を用いれば装置特徴の向上のために用いられ得る領域が低減する。1フレームのデータをチップ上にストアするには比較的大量のメモリが必要とされる。スイッチがたとえば28個のポートを接続するマルチポートスイッチである場合、チップ上にフレームをストアするためのメモリ要件は極めて大きくなる。スイッチのあるポートで受信されたデータのフレームをそのスイッチの別のポートが送信するように切換えるには、大量のバッファ空間がチップ上に必要となる。同じフレームの複数のコピーが送信されるべき場合、この問題はさらに悪化する。同じフレームが送信されるべき各コピーごとに複製され、したがって遥かに多くのメモリが各コピーをストアするために必要となる。
1つのフレームの複数のコピーを複製し、ストアするのはメモリ空間の無駄であり、メモリ資源の輻輳の増大につながる。なぜなら、1フレームのデータが多数回コピーされ、フレームのコピーがストアされたバッファに他のフレームがストアされくなるかもしれないためである。
発明の概要
送信装置およびメモリ全体においてメモリ空間の使用量を低減する、データフレームのような1組のデータの複数のコピーを送信する構成および方法が必要である。
上記および他の必要は、データの組をストアするよう構成されるメモリを含み、データの各組にデータ識別子が割当てられ、メモリから別個に取出し可能である、データの組を送信するための構成を提供する本発明の実施例によって満たされる。送信ベクタ発生器が送信されるべき1組のデータのコピー数を決定し、そのデータの組のためのデータ識別子を複製する。1つの組のデータの送信されるべき各コピーごとに1つの複製されたデータ識別子がある。送信ベクタマネージャから受取られるデータ識別子をキューに入れる少なくとも1つの出力キューが設けられる。少なくとも1つの送信ポートが、出力キューを出るデータ識別子を検査し、データ識別子が識別するメモリからのデータの組にアクセスし、アクセスされたデータの組のコピーを送信する。
複数のコピーを送信するために装置がデータ自体ではなくデータ識別子を複製するので、装置内のメモリ空間がはるかに小さく保たれ得る。すなわち、データの同じ組の複数のコピーをストアするのに十分な容量を有するキューを設けるのではなく、本発明は、データ自体よりもはるかに小さいであろうデータ識別子の複数のコピーをキューに入れるのに十分な容量をキューが有するようにさせる。
上述の必要はまた、フレームを受取り、転送するためにパケット交換網内にスイッチ構成を設ける本発明の別の実施例によって満たされる。スイッチ構成はフレームをストアするよう構成されるメモリを有し、各フレームには、フレームがストアされ、メモリから取出し可能であるメモリ内の場所を指すフレームポインタが割当てられる。送信ベクタ発生器が転送されるべきフレームのコピー数を決定し、1つのフレームの送信されるべき各コピーごとに1つ、フレームポインタを複製する。送信ベクタマネージャから受取られるフレームポインタをキューとして維持するための少なくとも1つの出力キューが設けられる。少なくとも1つの送信ポートが、出力キューを出るフレームを検査し、フレームポインタが指すメモリからのフレームにアクセスし、アクセスされたフレームのコピーを送信する。
本発明のスイッチ構成の利点は、フレームの複数のコピーを送信するためにマルチコピーフレームが複製されないことである。むしろ、フレームの1つのコピーだけがストアされ、メモリ内のフレームの場所がフレームポインタによって提供される。フレームではなくフレームポインタを複製することによって、フレームコピーの送信をキューとして維持するための、複製されたフレームポインタをキューとして維持するために用いられる構造が比較的小さく保たれ得る。
上述の必要はまた、装置から1つのデータの組の複数のコピーを送信する方法を提供する本発明の別の実施例によって満たされる。この方法は、メモリ内にデータの組をストアするステップと、データの組を識別するデータ識別子を発生するステップと、送信されるべきデータの組のコピー数を決定するステップとを含む。データ識別子が複製され、送信されるべきデータの組の各コピーごとに複製されたデータ識別子を生ずる。複製されたデータ識別子はキューに入れられる。メモリがアクセスされ、複製されたデータ識別子が識別するメモリからのデータの組のコピーが、複製されたデータ識別子のキュー入れの完了時に送信される。
本発明の上述および他の特徴、局面および利点は添付の図面と関連して本発明の以下のより詳細な説明からより明らかとなるであろう。
【図面の簡単な説明】
図1は、この発明の実施例に従って構成されたパケット交換システムのブロック図である。
図2は、この発明の実施例に従って構成され、図1のパケット交換システムに用いられるマルチポートスイッチのブロック図である。
図3は、この発明の実施例に従って構成された、図2のマルチポートスイッチのスイッチサブシステムの概略図である。
図4は、この発明の実施例に従って構成された、図3のスイッチサブシステムの単一の出力キューを示すブロック図である。
図5は、この発明の実施例による第1のタイプの出力キューを詳細に示す図である。
図6は、この発明の実施例による第2のタイプの出力キューを詳細に示す図である。
図7は、この発明の実施例に従って構成された、外部メモリのオーバフロー領域を詳細に示す図である。
図8は、この発明に採用されるリンクトリストデータ構造のブロック図である。
図9は、この発明の実施例によるフレームバッファヘッダフォーマットを概略的に示す図である。
図10は、この発明の実施例に従って構成された、図4のスイッチサブシステムのマルチコピー、リクレームおよびフリーバッファプール領域を詳細に示す図である。
図11は、この発明の実施例に従って構成されたフリーバッファプール構造のブロック図である。
図12は、この発明の実施例に従って構成されたマルチコピーキューのブロック図である。
図13は、この発明の実施例に従って構成されたマルチコピーキャッシュの概略図である。
図14は、この発明の実施例に従って構成された、スイッチサブシステムのバッファマネージャのキュー部およびポートベクタFIFOのブロック図である。
例示的な実施例の詳細な説明
イーサネット(IEEE 802.3)網などのパケット交換ネットワークにおけるスイッチを例に挙げてこの発明を説明する。しかしながら、以下に詳細に説明するように、この発明は他のパケット交換システムおよび一般的な他のタイプのシステムにも適用可能であることが明らかとなるであろう。
図1は、この発明が有利に採用され得る例示的なシステムのブロック図である。例示的なシステム10はイーサネット網などのパケット交換ネットワークである。パケット交換ネットワークは、ネットワークステーション間でのデータパケットの通信を可能にする統合マルチポートスイッチ(IMS)12を含む。ネットワークはたとえば10M\bpsのネットワークデータレートでデータの授受を行なう24個の毎秒10メガビットの速度(M\bps)のネットワークステーション14と、100M\bpsのネットワーク速度でデータパケットの授受を行なう2つの100M\bpsネットワークステーション22といった、種々の構成を有するネットワークステーションを含み得る。したがって、スイッチ12はネットワークステーション14または22から受けたデータパケットをイーサネットプロトコルに基づく適切な宛先に選択的に転送する。
開示される実施例によると、10M\bpsネットワークステーション14は媒体17を介して、かつ半二重イーサネットプロトコルに従って、スイッチ12に対してデータパケットの授受を行なう。イーサネットプロトコルISO/IEC 8802−3(ANSI/IEEE Std.802.3,1993Ed.)は、すべてのステーション14が等しくネットワークチャネルにアクセスできるようにする半二重媒体アクセス機構を規定する。半二重環境のトラヒックは媒体17と区別されたりまたはそれより優先されることはない。各ステーション14はむしろ、媒体上のトラヒックを認識するために搬送波感知多重アクセス/衝突検出(CSMA/CD)を用いるイーサネットインタフェースカードを含む。媒体上の受信搬送波がデアサートされたことを感知することによりネットワークトラヒックの不在が検出される。送信するデータを有するステーション14はすべて、パケット間ギャップ期間(IPG)として公知である、媒体上の受信搬送波がデアサートされた後、予め定められた時間だけ待機することにより、チャネルにアクセスしようとする。複数のステーション14がネットワーク上に送信するデータを有する場合、ステーションの各々が、媒体上の受信搬送波の、デアサートが感知されたことに応答してIPG期間の後に送信を行なおうとするため、衝突が生じる。したがって、送信ステーションは、別のステーションが同時にデータを送信することにより衝突が生じていないかを判断するために媒体を監視する。衝突が検出されれば、両方のステーションが停止し、ランダムな期間だけ待機し、再度送信を試みる。
100M\bpsネットワークステーション22は好ましくは、提案されているフロー制御によるイーサネット規格IEEE 802.3x全二重−草案(0.3)に従う全二重モードで動作する。全二重環境は各100M\bpsネットワークステーション22とスイッチ12との間に双方向ポイントツーポイント通信リンクを設け、スイッチ12およびそれぞれのステーション22は衝突することなくデータパケットの送受信を同時に行なうことができる。100M\bpsネットワークステーション22の各々は、100べース−TX、100べース−T4または100べース−FXタイプの100M\bps物理(PHY)装置20を介してネットワーク媒体17に結合される。スイッチ12は、物理装置20への接続をもたらす媒体独立インタフェース(MII)24を含む。100M\bpsネットワーク22は他のネットワークへの接続のためのサーバまたはルータとして実現され得る。
図1に示されるように、ネットワーク10は、スイッチ12と10M\bpsステーション14との間で送信されたデータパケットの時分割多重化および時分割非多重化を行なう一連のスイッチトランシーバ26を含む。磁気変成器モジュール19は媒体17上の信号の波形を維持する。スイッチ12は、時分割多重化プロトコルを用いて単一のシリアルノンリターンツーゼロ(NRZ)インタフェース23を介して各スイッチトランシーバ16に対するデータパケットの送受信を行なうトランシーバインタフェース18を含む。スイッチトランシーバ16はシリアルNRZインタフェース23からパケットを受信し、受信されたパケットを非多重化し、ネットワーク媒体17を介して適切なエンドステーション14にそのパケットを出力する。開示される実施例によると、各スイッチトランシーバ16は独立した4つの10M\bpsツイストペアポートを有し、スイッチ12が必要とするPINの数が4分の1に減少するようにするシリアルNRZインタフェースを介する4:1多重化を用いる。
スイッチ12は、意思決定エンジン、切換エンジン、バッファメモリインタフェース、構成/制御/状態レジスタ、管理カウンタ、ならびにネットワークステーション14および12のためのイーサネットポート間でデータパケットの経路制御を行なうためのMAC(媒体アクセス制御)プロトコルインタフェースを含む。スイッチ12はまた、インテリジェントな切換決定を行ない、後に説明するように、外部の管理エンティティに管理情報ベース(MIB)オブジェクトの形式で統計的なネットワーク情報を与えるための優れた機能を有する。スイッチ12はさらに、スイッチ12のチップサイズを最小にするためにパケットデータの外部ストアおよびスイッチ論理を可能にするインタフェースを含む。たとえば、スイッチ12は、受信したフレームデータ、メモリ構造およびMIBカウンタ情報をストアするための外部メモリ36へのアクセスをもたらす同期型ダイナミックRAM(SDRAM)インタフェース34を含む。メモリ36は2Mbまたは4Mbのメモリサイズを有する80、100または120MHz同期型DRAMであってもよい。
スイッチ12はさらに、外部管理エンティティが管理MACインタフェース32によってスイッチ12の全体的な動作を制御できるようにする、管理ポート30を含む。スイッチ12は、PCIホストおよびブリッジ28を介して管理エンティティがアクセスできるようにするPCIインタフェース26をさらに含む。これに代えて、PCIホストおよびブリッジ28が複数のスイッチデバイス12に対する拡張バスとしての役割を果たしてもよい。
スイッチ12は、1つのソースから少なくとも1つの宛先ステーションに受信データパケットを選択的に送信する内部意思決定エンジン(図2)を含む。内部意思決定エンジンには外部ルールチェッカが代用されてもよい。スイッチ12は外部ルールチェッカインタフェース(ERCI)40を含み、これは内部意思決定エンジンの代わりにフレーム転送決定を行なうために外部ルールチェッカ42が用いられるようにする。したがって、フレーム転送決定は、内部切換エンジンまたは外部ルールチェッカ42のいずれかによって行なわれ得る。
スイッチ12は、ポートごとのステータスをクロックに合せて出力しLED外部論理46を駆動する、LEDインタフェース44をさらに含む。LED外部論理46は人間が読取ることができるLEDディスプレイエレメント48を駆動する。発振器38はスイッチ12のシステム機能に40MHzのクロック入力を与える。
図2は、図1の統合マルチポートスイッチ(IMS)12のブロック図である。スイッチ12はそれぞれの10M\bpsネットワークステーション14間で半二重のデータパケットの送受信を行なうための24個の10M\bps媒体アクセス制御(MAC)ポート50(ポート1から24)と、それぞれの100M\bpsネットワークステーション間で全二重のデータパケットの送受信を行なうための2つの100M\bps MACポート53(ポート25および26)とを含む。上述のとおり、管理インタフェース30もまたMAC層プロトコル(ポート0)に従って動作する。MACポート50、53および30の各々は、受信先入れ先出し(FIFO)バッファ52と送信FIFO54とを有する。ネットワークステーションからのデータパケットは対応のMACポートで受信され、対応の受信FIFO52にストアされる。受信されたデータパケットは対応の受信FIFO52から外部メモリインタフェース34に出力されて、外部メモリ36にストアされる。
受信されたパケットのヘッダもまた、内部ルールチェッカ58または外部ルールチェッカインタフェース40のいずれかである、意思決定エンジンに転送され、いずれのMACポートからデータパケットが出力されるかを決定する。具体的には、パケットヘッダは、スイッチ12が内部ルールチェッカ58または外部ルールチェッカ42を用いて動作するよう構成されているか否かに依存して、内部ルールチェッカ58または外部ルールチェッカインタフェース40に送られる。内部ルールチェッカ58および外部ルールチェッカ42は、所与のデータパケットに関する宛先MACポートを決定するための意思決定論理を提供する。したがって、意思決定エンジンは、単一ポート、マルチプルポートまたは全ポート(すなわちブロードキャスト)のいずれかに所与のデータパケットを出力し得る。たとえば、各データパケットにはソースおよび宛先アドレスを有するヘッダが含まれ、意思決定エンジンは宛先アドレスに基づいて適切な出力MACポートを特定する。これに代えて、宛先アドレスは、適切な意思決定エンジンが複数のネットワークステーションに対応するものと特定するバーチャルアドレスに対応してもよい。これに代えて、受信されたデータパケットは、(100M\bpsステーション22のうちの1つのルータを介する)別のネットワークまたは所定のグループのステーションを特定するIEEE 802.1dプロトコルに準拠するVLAN(バーチャルLAN)タグ付フレームを含んでもよい。したがって、内部ルールチェッカ58または外部ルールチェッカ42のいずれかがインタフェース40を介して、バッファメモリ36に一時的にストアされたフレームが単一のMACポートまたは複数のMACポートに出力されるべきかを決定する。
外部ルールチェッカ42を使用することにより、容量の増加、およびフレームが外部メモリに完全にバッファされる前にフレーム転送決定を可能にし、かつスイッチ12がフレームを受信する順からは独立した順で決定が行なわれるようにする、決定キューのうちランダムな順序付け、といった利点がもたらされる。
意思決定エンジン(すなわち内部ルールチェッカ58または外部ルールチェッカ42)は、データパケットを受信すべき各MACポートを特定するポートベクタの形式で転送決定をスイッチサブシステム56に出力する。ルールチェッカからのポートベクタは、外部メモリ36にデータパケットをストアするアドレス場所と、データパケットを受信して送信するためのMACポート(たとえばMACポート0から26)の識別子とを含む。スイッチサブシステム56はポートベクタに特定されたデータパケットを外部メモリインタフェース34を介して外部メモリ36から取出し、取出されたデータパケットを特定されたポートの適切な送信FIFO54に与える。
付加的なインタフェースにより管理および制御情報が与えられる。たとえば、管理データインタフェース59は、MII管理仕様(IEEE 802.3u)に従うスイッチトランシーバ16および100M\bps物理装置20と制御およびステータス情報をスイッチ12が交換できるようにする。たとえば、管理データインタフェース59は、双方向管理データIO(MDIO)信号経路に時間基準を与える管理データクロック(MDC)を出力する。
PCIインタフェース26は、PCIホストプロセッサ28によって内部IMSステータスおよび構成レジスタ60にアクセスし、かつ外部メモリ36にアクセスするための、32ビットPCI改訂2.1に適合したスレーブインタフェースである。PCIインタフェース26は複数のスイッチデバイスのための拡張バスとしての役割も果たし得る。管理ポート30は標準7ワイヤ反転シリアルGPSIインタフェースを介して外部MACエンジンにインタフェースされ、標準MAC層プロトコルによりホストコントローラがスイッチ12にアクセスできるようにする。
図3は、この発明の例示的な実施例に従う、図2のスイッチサブシステム56をより詳細に説明する図である。図2に示されるマルチポートスイッチ12の他のエレメントは、スイッチサブシステム56とこれらの他のエレメントとの接続を示すために図3に再度示される。スイッチサブシステム56はフレームの受信および転送を行なうためのコアスイッチングエンジンを含む。スイッチングエンジンを実現するために用いられる主な機能ブロックは、ポートベクタFIFO70と、バッファマネージャ72と、複数のポート出力キュー74と、管理ポート出力キュー75と、拡張バスポート出力キュー77と、フリーバッファプール104と、マルチコピーキュー90と、マルチコピーキャッシュ96と、リクレームキュー98とを含む。これらの機能ブロックの動作および構成は後により詳細に説明するが、まず、個々のエレメントに関する後の説明に関連性を持たせるために、図3のスイッチサブシステム56の全体像を簡単に説明する。
ポートからマルチポートスイッチ12に入るフレームには基本的に2つのタイプがある。すなわち、単一コピーフレームとマルチコピーフレームとである。単一コピーフレームは、マルチポートスイッチ12によって他の1つのポートにのみ送られることとなる、ポートで受信されたフレームである。これとは対照的に、マルチコピーフレームは、1つのポートで受信され、1つより多い数のポートに送信されるフレームである。図3では、各ポートは別個のMAC50によって表わされ、それ自体の受信FIFO52および送信FIFO54を有する。
単一コピーまたはマルチコピーであるフレームは内部MACエンジン50によって受信される。フレームパケットがポートで受信されると、それは受信FIFO52に置かれる。各フレームはヘッダを有し、これは、内部ルールチェッカ58または外部ルールチェッカ42のいずれかのルールチェッカに与えられる。ルールチェッカ42または58は、ヘッダの情報に基づいて、フレームパケットがどこから送り出されるかを決定し、すなわちいずれのポートを介してフレームパケットが送信されるかを決定する。
ルールチェッカ42または58が転送決定を行なうのと同時に、バッファマネージャ72はフリーバッファプール104からフリーバッファポインタを得る。このフリーバッファポインタは、受信FIFO52によってフレームがストアされることとなる外部メモリ36の場所である。バッファマネージャ72によってフリーバッファポインタがフリーバッファプール104から得られると、フリーバッファポインタによってポイントされるバッファはもはやフリーであるとは考えられない。フレームデータは、直接メモリアクセス(DMA)トランザクションでデータバス80を介して受信FIFO52から外部メモリ36に転送される。フレームはフリーバッファプール104から得られたフリーバッファポインタがポイントする場所にストアされるが、後に説明するように、フレームをストアするために多くの他のバッファが用いられてもよい。
ヘッダデータの他に、ルールチェッカ42または58はバッファマネージャ72からのフリーバッファポインタも受信する。このフリーバッファポインタはここではフレームポインタと呼ばれる。なぜなら、フレームがストアされる外部メモリ36でのメモリ場所をポイントするからである。ルールチェッカ42または58は、転送決定を行ないかつ「ポートベクタ」の形式で転送命令を発生するためにヘッダ情報を用いる。図示される例示的な実施例では、ポートベクタは、フレームが転送されるべき各出力ポートに対してセットされたビットを備えた28ビットベクタである。この全体像での例では、受信されたフレームは単一フレームであると想定する。したがって、ルールチェッカ42または58によって生成されたポートベクタには1つのビットしかセットされない。ポートベクタにセットされたビットはポートのうち特定的なものに対応する。
ルールチェッカ42または58はポートベクタFIFO70にポートベクタおよびフレームポインタ(ならびに制御操作コードおよびVLANインデックス)を置く。ポートベクタはポートベクタFIFO70によって検査され、ポートベクタに関連したフレームポインタがどの特定の出力キュー74に入力されるべきかを決定する。ポートベクタFIFO70は適切な出力キュー74の一番上にフレームポインタを置く。これによりフレームの送信がキューとして維持される。
ある時点で、フレームポインタは出力キュー74を通過した後に出力キュー74の一番下まで到達する。バッファマネージャ72はそれが出力キュー74の一番下まで到達したときにフレームポインタを取り、フレームポインタ書込バス86を介して正しいポートの適切な送信FIFO54にそのフレームポインタを送る。これによりフレームの送信がスケジュールされる。フレームポインタによってポイントされた外部メモリ36での場所からDMAトランザクションにおいて読出されたフレームデータは、適切な送信FIFO54に置かれ後に送信される。
マルチコピー送信は、ポートベクタが、フレームがそれらから送信されることとなるマルチプルポートを示す、セットされた複数のビットを有する点を除いて、単一コピー送信と同様である。フレームポインタは適切な出力キュー74の各々に置かれ、対応の送信FIFO54から送信される。
バッファマネージャ72は特殊な制御キューを用い、すなわち、フリーバッファプール104と、マルチコピーキュー90と、リクレームキュー98と、マルチコピーキャッシュ96とを用いて、受信フレームをストアするためにバッファを割当て、フレームがその指定された出力ポートに送信されると再度使用できるようバッファを取出すプロセスを管理する。後により詳細に説明するが、バッファマネージャ72はまた、出力キュー74ならびに制御キュー104、90および98のために外部メモリ36に「オーバフロー」領域を維持する。
この動作上の全体像を背景として、以下にスイッチサブシステム56の個々のセクションおよびさまざまな局面をより詳細に説明する。これらの局面のうち最初に説明するものは、この発明のさまざまな出力キュー74の構造である。10Mb/sポートおよび100Mb/s出力ポートに指定される出力キュー74の他に、管理ポート30のために出力キュー75が設けられ、拡張ポート26のために出力キュー77が設けられる。これらの出力キュー75および77は出力キュー74と同じ外部構成を有するが、後に説明するように、異なった内部構成を有する。
図4は、この発明の実施例に従う出力キュー74の外部構成を示すブロック図である。図4から明らかなように、この発明の出力キュー74は3部構成である。性能を最も高くするためには、チップ上のキュー構造のすべてを保持することが好ましいが(マルチポートスイッチ12を参照)、チップの占有面積に関する費用は非常に高い。これにより、チップが多数のエントリの切換を行ない、それらをキューとして維持する必要があるときにはジレンマが生じる。この発明は、チップ上に高性能な小容量セクションを含み、チップ外にオーバフロー領域を含む、単一の出力キューを与えることによりこのジレンマを解消する。オーバフロー領域は、チップ上の領域よりも比較的性能が低いにも関わらず、所要の大容量のキューとしてキューが役割を果たすようにする。
図4の実施例に従うこの発明の単一論理出力キュー74は3つの物理セクションを有する。これらには、出力キュー書込側76と、出力キュー読出側78と、外部メモリ36にある出力キューオーバフロー領域(全体が110として示される)とが含まれる。出力キュー74のすべてに関する外部メモリ36へのアクセスは、前述のとおり外部メモリインタフェース34を介するものである。この発明は、現在の外部メモリのバースト的な性質を利用し、(フレームポインタなどの)データが、チップ12を外部メモリ36に接続するバス84を介してバースト状にチップの内外からオーバフローキュー領域110に送られるようにする。
出力キュー書込側76および出力キュー読出側78はチップ12上にある。書込側76および読出側78は小さくて値段の高い資源であると考えられる。これとは対照的に、出力キュー74の第3の部分を形成するオーバフロー領域110は大きくて比較的安価である。書込側76および読出側78により高い性能がもたらされ、オーバフロー領域を通る経路によっては低性能で大容量の経路がもたらされる。
動作時に、出力キュー書込側76はエントリを受信する。この発明に従うマルチポートスイッチ12の例示的な実施例では、エントリは、フレームの最初の256バイトがストアされる外部メモリの第1のバッファをポイントするフレームポインタである。しかしながら当業者には、出力キューの構成74はエントリとしてのフレームポインタに制限されず、マルチポートスイッチおよび他の技術の両方において、他のタイプのエントリをキューとして維持することに広く適用可能であることが明らかであろう。
エントリが出力キュー書込側76内を完全に移動し、その一番下まで到達すると、出力キュー74に関連した制御論理はエントリをどう処理するか決定する。出力キュー読出側78にスペースがあれば、出力キュー74のオーバフロー領域110は空いており、1つまたはそれ以上のエントリが出力キュー書込側76から出力キュー読出側78に直接送られる。書込側76から読出側78に直接エントリを送ることはすべてチップ12上で行なわれるため、エントリは低レイテンシーで素早く完全に送られる。
出力キュー読出側78がいっぱいであり、出力キュー書込側76に少なくとも1バーストサイズの量のデータ(たとえばエントリの16バイト分)があれば、データはその出力キュー74のオーバフロー領域110にバースト状に書込まれる。出力キュー読出側78がいっぱいであり、かつ出力キュー書込側76にはまだ1バーストサイズの量のデータがないときは、エントリは出力キュー書込側に留まりさらに処理は行なわれない。最終的には、出力キュー読出側78は空になり、出力キュー読出側78に1バーストサイズの量のデータを収容する十分なスペースが生まれ、かつオーバフロー領域110にデータがあるときがくると、オーバフロー領域110から出力キュー読出側78に1バーストのデータが与えられる。
出力キュー構成において、読出側78は伝統的なキューとほぼ同様に作用する。なぜなら、エントリが1つずつ取出されるのはこの部分からであるからである。出力キュー書込側76は主に、データをバーストに組立てて外部メモリ36に書込むための回収機能を果たす。したがって、この発明は単一の事象(エントリを出力キュー74に置くこと)をバースト事象に変える。書込側76は、蓄積されたデータが必要に応じて外部メモリ36のオーバフロー領域110にバーストされるようにする。比較的稀な場合にのみ必要となる機能に高価なチップ資源を提供するのではなく、輻輳時にオーバフロー領域110が安価なストレージを提供する。この発明はチップ外のオーバフロー領域110を利用するが、この領域110のアクセスは、1度に多くのバイトの情報をバーストすることにより効率よく行なわれる。これは、単一のエントリがキューに対して書込まれたり読出されたりする従来のキュー構造とは対照的である。
動作時に、出力キュー74に到達するエントリが多ければ、これらのエントリはオーバフロー領域110に置かれ、チップ上のキュー78のオーバフローを回避するようにする。したがって、この発明のキュー構造を用いるとフレームの廃棄が大幅に防止される。また、オーバフロー領域110のためのメモリの合計量は、外部メモリ36のサイズを変更することにより容易に変更可能である。さらに、個々の特定のオーバフロー領域110のサイズは、出力キュー74の性能に影響を及ぼすことなくキューのサイズをカスタマイズするためにプログラム可能である。
典型的に、キューは、先入れ先出し構成を有する順序づけられた構成である。しかしながら、リクレームキュー98およびフリーバッファプール104などのいくつかのタイプのキューでは、エントリの順序は問題ではない。書込側100から読出側102にデータを直接送信することが可能であれば、この発明はそのキューに関するオーバフロー領域を迂回して情報がこの経路に直接送信されるようにする。これは、情報が順番によって影響を受けない限り、関連のオーバフロー領域に情報がある場合でも可能である。たとえば、バッファの再要求は順番によって影響を受けない。なぜなら、バッファがフレームにストアされる必要がなくなった後に、最終的にバッファがフリーバッファプール104のフリーリストに戻される順番は、いかなるものでも許容されるからである。したがって、データが順番によって影響を受けない場合に外部メモリ36のリクレームキュー98のオーバフロー領域110への書込についての帯域幅が生じるのを回避するために、読出側102にさらなるエントリのためのスペースがあるものと想定して、書込側100から読出側102に情報が直接送られる。リクレームキュー98は順番によって影響を受けないデータをキューとして維持するタイプのキューの一例である。しかしながら、順番によって影響を受けない他の多くのタイプのデータが種々の適用例で可能であるため、この発明のこの特徴は、他のタイプのデータをキューとして維持するキューにおいて有用性を見出す。
図1および図2に示されるこの発明の例示的な実施例のマルチポートスイッチには28個の出力キュー(各々が出力ポートと関連する)があり、すなわち、10Mb/sユーザポートに関するものが24個、100Mb/sサバポートに関するものが2つ、管理ポートに関するものが1つ、そして拡張バスポートに関するものが1つある。出力キュー74、75および77は、フレームポインタが送信のためにキューとして維持されるときにそれらに一時的なストレージを提供する。キュー作業は、転送ポートベクタに示されるさまざまな出力キュー74、75および77に対してポートベクタFIFO70がフレームポインタを書込むという形態をとる。
この発明のある好ましい実施例では、さまざまな出力キュー74、75および77は以下のフィールドのうちいくつかまたはすべてを含む。すなわち、単一コピービットと、フレームポインタと、制御操作コードまたは制御信号と、VLAN(バーチャルローカルエリアネットワーク)インデックスとである。単一コピービットは1つの出力ポートにのみ転送されることとなるフレームを示す。フレームポインタは外部メモリ36のフレームをポイントする。制御操作コードはフレームに関する特定的な情報(すなわち新たに得たフレームなど)を識別する。制御信号は制御操作コードからの情報を用いて、送信前にポートによってフレームがいかに処理されるかを示す。VLANインデックスは、外部へのフレームに(必要であれば)挿入されるべきVLANタグに対する基準を与える。しかしながら、この発明は種々のタイプのフィールドを有する他の出力キューにも適用可能であるため、これらのフィールドは例としてのみのものである。
第1のタイプの出力キュー74、すなわち10Mb/sポート出力キューの例示的な実施例の内部構成が図5に示される。10Mb/s出力キュー74は10Mb/sポートに転送されることとなるフレームのエントリを保持する。これらのキューの出力キュー書込側76は32個のエントリを保持し、出力キュー読出側78は図示される例示的な実施例において16個のエントリを保持するが、考えられる他のサイズのものもこの発明の範囲内である。10Mb/s出力キュー74は単一コピービットとフレームポインタ(14ビット)とを含む。この発明のマルチポートスイッチの例示的な実施例では、10Mb/sポートにはVLANタグがないためVLANインデックスは必要ない。
第2のタイプの出力キュー74、すなわち100Mb/sポート出力キューの例示的な実施例の内部構成が図6に示される。100Mb/sポート出力キューは100Mb/sポートに転送されることとなるフレームのエントリを保持する。出力キュー書込側76はこのタイプの出力キューに64個のエントリを保持し、出力キュー読出側は16個のエントリを保持する。各エントリはVLANインデックスと、部分的な制御操作コード(ビット4−0)と、単一コピービットと、フレームポインタとを含む。
外部メモリ36の例示的なマップが図7に示される。外部メモリ36の全体の容量はたとえば4Mbであるが、種々の実施例において他の容量のメモリが採用されてもよい。この発明に従ってオーバフロー領域に外部メモリ36を使用することにより、外部メモリを変更するだけで出力キューのサイズを増減することができる。これは、キューとして維持する容量全体がチップの製造時に設定される、キュー構成がすべてチップ上にあるシステムよりも有利である。
スイッチ12のストア要件を満たすために、外部メモリ36の例示的な実施例は下記の領域にスペースを割当てる。すなわち、フリーバッファプールオーバフロー120と、リクレームキューオーバフロー122と、マルチコピーキューオーバフロー124と、管理ポート出力キューオーバフロー126と、10Mb/sおよび100Mb/s宛先ポートの各々のための個々の出力キューオーバフロー128と、拡張バスポート出力キューオーバフロー130と、MIBカウンタ132と、グローバルフレームバッファプール134とである。
メモリ領域全体のBASEアドレスはチップ上のレジスタ60の中のメモリベースアドレスレジスタ内でプログラム可能である。外部メモリマップ内の各領域のBASEアドレスはレジスタセット内でプログラム可能である。領域長レジスタは不要である。所与の領域の長さは、マッピング内のその領域のBASEアドレスから次の領域のBASEアドレスまでの領域に等しい。
個々のオーバフロー領域の長さ(したがって容量)がプログラム可能であるため、各キューの容量全体がプログラム可能である。この発明のこの特徴により、必要に応じて容量の増大した特定の出力キューを提供するようにスイッチをカスタマイズすることが可能になる。
したがって、チップ12上の制御キューに適合しない後続のオーバフロー領域ストアエントリは外部メモリ36に置かれる。フリーバッファプールオーバフロー領域120はアドレスポインタをグローバルフレームバッファプール134中の未使用のバッファにストアする。リクレームキューオーバフロー領域122は、必要でなくなったリンクトリストチェーンにフレームポインタをストアする。マルチコピーキューオーバフロー領域124は(キューとして維持されたフレームポインタについては)コピーナンバー「≧1」を、かつ(うまく送信されたフレームについては)コピーナンバー「−1」を付してフレームポインタをストアする。
後続のオーバフロー領域は、チップ上に入らない出力キューのエントリをストアする。管理ポート出力キューオーバフロー領域126は管理ポートへの送信を待機するフレームポインタをストアする。出力キューオーバフロー領域128は適切な10Mb/sまたは100Mb/sポートへの送信を待機するフレームポインタをストアする。拡張バスポート出力キューオーバフロー領域130は拡張バスポートへの送信を待機するフレームポインタをストアする。
MIBカウンタ領域132は、スイッチ12によって周期的に更新されるポートごとの統計をすべて含む。スイッチ12はMIB統計をストアするための8ビットおよび16ビットカウンタをチップ上に維持する。スイッチ12はMIBデータの損失を防止するために要求される周波数で、外部メモリ36の32ビットまたは64ビットのMIBカウンタを更新する。
グローバルフレームバッファプール134は、受信されたフレームデータをストアするリンクトリストのバッファを含む。任意の時点で、これらリンクトリストは有効フレームデータと無効になったバッファとを含み、無効になったこれらのバッファは、バッファマネージャ72によってフリーバッファプール104に戻されるか、またはPCIホストプロセッサ28の所有となる。
次に図8を参照して、いずれかのMACポートまたはPCIバスから受信されたフレームデータは、この発明の例示的な実施例におけるリンクトリストデータ構成のフォーマットで外部メモリ36にストアされる。リンクトリストを生成するために用いられるバッファ140の長さは256バイトであるが、発明の種々の実施例では他の長さのバッファ長さが採用されてもよい。これらのバッファ140の各々へのアドレスポインタはスイッチ12内のフリーバッファプール104によってストアされる。
スイッチ12のポートのうち1つにフレームが受信されると、バッファマネージャ72はフリーバッファプール104からアドレスポインタを要求し、バッファ140をリンクしてフレームをストアするようにする。フレームをストアする外部メモリ36の第1のバッファに対するアドレスポインタが、そのフレームに対するフレームポインタになる。フレームポインタは、送信されることとなるフレームをキューとして維持するためのスイッチサブシステム56において用いられる。
バッファ140は、メモリの次のバッファの場所を示す各バッファヘッダ142のアドレスポインタによって互いに繋がれる。バッファヘッダ142はまた、バッファ140に含まれるフレームデータに関する他の情報を含む。図9aの例示的なバッファヘッダフォーマットに示されるように、先頭のバッファのヘッダは12バイトである。図9bに示されるように、後の各バッファのヘッダは4バイトである。外部メモリバーストは、2バンク×16バイトの長さであるため、各バッファの実際のフレームストア容量は256B−16B=240Bである。
図9aおよび図9bに示されるように、先頭および後のバッファヘッダフォーマットは下記のフィールドを含む。
バッファフォーマットビット:どのバッファフォーマットが使用中であるかを示す。1は12バイトの長さの先頭バッファフォーマットを示す。0は4バイトである後のバッファのフォーマットを示す。バッファを繋ぐ際に残りのバッファの各々に関して用いられる。
Eビット(フレームマーカの最後):フレームに関する最後のバッファであることを示す。Eビットがセットされていれば、チェーンにはこれ以上バッファはない。
Cビット(CRCエラー検出):CRCエラーが受信機によって検出されたことを示す。Cビットが検出されると、送信機能は反転されたCRCを意図的に送信する。
Lビット(整列エラー):フレーム整列エラーが(CRCエラーとともに)受信フレームに検出されたことを示す。
Oビット(受信FIFOオーバフロー):受信FIFOがオーバフローし、バッファのデータが有効でないかもしれないことを示す。
バッファ長さ:バッファヘッダの後の最初のバイトから始まる、バッファのデータフィールドにおいて有効なバイトの合計数。この長さにはオフセットバイト値は含まれるべきではない。
次のバッファポインタ:次のバッファに対するポインタ。次のバッファポインタはEビットがセットされているときには有効でない。
オフセットバイト数:バッファのフレームデータセクションにおいてフレームの最初のバイトが始まる場所を示す。0のオフセットは、データがバッファヘッダ142の後の最初のビットで始まることを意味する。0のオフセットは、データがバッファの16番目のバイトに後続するバイトで始まることを示す。オフセットが0でない値の場合、フレームデータは16B+バッファの始まりからのオフセットの後に始まる。送信機能はオフセットバイトフィールドに示されるバイト数だけ飛び越す。
Pビット(ポートタイプ):入来する受信フレームのポートタイプを示す。0は10Mb/sポートを示し、1は100Mb/sポートを示す。このビットは、フレームが完全に受信されて外部メモリ36にバッファされる前に、フレームを拡張バスに転送するようスイッチ12をプログラミングする際に、タイムスタンプフィールドに関連してホスト28によって用いられる。
Tビット:受信されたフレームのタイプを示す。タグ付またはタグ付でない場合がある。1はタグ付のフレームであることを示し、VLAN識別子フィールドは受信VLAN IDを含む。0はタグ付でないフレームを示し、VLAN IDは有効でない。
受信ポート番号:フレームが受信されたポート番号を示す。
VLAN識別子:「タグ付」ポートから受信されたVLAN ID。フレームがタグ付でないポートから受信される場合、このフィールドは無効である。
Rビット(CRC再計算):CRCを除去し送信機能において再計算する必要があることを示す。スイッチ12はタグ付フレームが受信されるとこのビットをセットする。さらに、ホスト28がフレームの内容を修正した場合、ホスト28はこのビットをセットしなければならない。スイッチ12がフレームを送信すると、スイッチ12はこのビットを検査して、既存のCRCを送信するか、CRCを除去してCRCを再計算するかを判断する。
Aビット(CRC追加):フレームデータの最後にCRCがないことを示す。ホストはメモリに(CRCなしの)フレームを生成し、このビットをセットすることができる。スイッチ12はフレームの送信時にCRCを発生して追加する。Aビットがセットされている場合、フレームの長さにはCRCは含まれるべきでない。
Fビット(フォーマットビット):フレーム長/タイムスタンプフィールドを特定する。0はフィールドが入来フレームのタイムスタンプであることを示す。1はフィールドが受信フレームのフレーム長であることを示す。
フレーム長/タイムスタンプ:Fビットに依存する。Fビットがクリアされていると、このフィールドは受信フレームの最初からのタイムスタンプを表わす。タイムスタンプは1μsの分解能を有する。Fビットがセットされている場合には、CRCおよび受信されたVLANタグの全てを含む受信フレームの長さの合計が示される。フレームが受信されると、スイッチ12は(タイマレジスタからの)タイムスタンプでこのフィールドをマークする。フレームが完全に受信される前に拡張バスフレームを転送するようホスト28によってスイッチ12がプログラミングされている場合、フレームデータを過度に読出すことなく外部メモリ36から取出すことができるデータを測定するために(受信ポートの速度とともに)タイムスタンプを用いることができる。フレーム全体が受信されると、スイッチ12はフレーム長をこのフィールドに書込みFビットをセットする。
コピー数:ポートベクタFIFO70によって送信されるようにうまくキューとして維持されたコピーの数を示すために用いられる。このフィールドは、バッファマネージャ72が、新しいエントリのためのマルチコピーキャッシュ96にスペースを設ける必要がある場合に、フレームポインタのコピー数をストアするために用いられる。
図10は図3のスイッチサブシステム56のいくつかの要素を示す詳細図である。これらの要素は、フレーム記憶のためのバッファを与えるため、かつ、バッファがフレーム記憶のためにもはや必要とされなくなるとこれらのバッファを再要求し、再び使用可能にするために用いられる。上述のように、各出力キュー74、75(出力キュー77を除く)はフレームポインタをバッファマネージャ72に渡し、バッファマネージャ72はフレームポインタが指すフレームの送信をスケジュールする。バッファマネージャ72は、1)スイッチ12の内部バスを管理し、2)出力キュー74への/からのフレームポインタのキュー入れ/出しを容易にし、3)バッファの位置を決め、フリーバッファプール104に戻すために制御キュー90、98を管理し、4)外部メモリ36を出入りするデータの流れを制御し、5)MIBおよびオーバーフロー領域を含むメモリ構造を維持するという機能を制御する。バッファマネージャ72は全アクセスを外部メモリ36に割当てるためのスケジューラ機能を含む。これらのアクセスには、1)受信されたフレームデータを記憶バッファ140に書込み、2)送信のために記憶バッファ140からフレームデータを読出し、3)出力キュー74および制御キュー90、98のためのオーバーフロー領域の各々にフレームポインタを維持し(すなわち、書込み、読出す)、4)MIBカウンタを更新することが含まれる。
バッファマネージャ72が所与のフレームポインタを適切な全出力キュー74、75にコピーした後、ポートベクタFIFO70がコピーの数(「コピー数」)を計算し、フレームポインタおよびコピー数をマルチコピーキュー90の書込側に入れる。コピー数は、フレームが転送されるべきでないことを示す「0」、単一コピー送信を示す「1」、またはマルチコピー送信を示す「>1」であり得る。これらの3つの場合を以下に説明する。
コピー数が「0」であり、フレームポインタがセットされたビットのないヌル転送ポートベクタを有することが意味されているとき、ポートベクタFIFO70はフレームポインタをリクレームキュー98の書込側100に直接渡す。バッファマネージャ72がリクレームキュー98を処理するときは、以下に述べるようにバッファマネージャ72がバッファのリンクトリストチェーンを解体し、各「フリー」バッファごとのアドレスポインタをフリーバッファプール104の書込側106に戻す。
コピー数が「1」の単一コピー送信のとき、ポートベクタFIFO70はフレームポインタ、制御信号/制御操作コードおよびVLANインデックスを適切なポートの出力キュー74にコピーする。ポートベクタFIFO70は出力キュー74内の単一コピービットをセットして(図5および図6参照)、これが単一の送信であることを示す。バッファマネージャ72はそのポートの出力キュー74からフレームポインタおよび単一コピービットを読出すと、上述のように送信をスケジュールする。バッファマネージャ72は、フレームがストアされている外部メモリ36において最初のバッファの位置を決めるためにフレームポインタを用いる。バッファマネージャ72はこの最初のバッファからバッファヘッダを読出し、最初のバッファからデータを捕捉し、このデータを適切なMAC送信FIFO54に入れる。フレームが複数バッファにおよぶ場合を想定すると、そのフレームのためのチェーン内の全バッファを見つけ、送信するためのアドレスを、後続バッファへのリングがバッファマネージャ72に与える。データが送信のためにFIFO54に一旦置かれると、バッファは不使用となり、フリーバッファプール104に戻され、結果として別のフレームデータをストアするために再割当される。
コピー数が1よりも大きいとき、ポートベクタFIFO70はフレームポインタ、VLANインデックスおよび制御信号/制御操作コードを適切な出力キュー74の各々にコピーする(キュー74に言及する際には、キュー75、77もまた言及されている)。ポートベクタFIFO70は出力キュー74内の適切なフレームポインタのための単一コピービットをクリアし、コピー数が「>1」であるフレームポインタをマルチコピーキュー90の書込側92に入れる。
バッファマネージャ72がフレームポインタおよびクリアされた単一コピービットを出力キュー74の1つから読出すたびに、バッファマネージャ72はフレームの送信をスケジュールするが、コピー数「1」のフレームポインタを有するエントリがあるかどうかマルチコピーキャッシュ96をも調べる。コピー数「1」のフレームポインタがマルチコピーキャッシュ96に見つかれば、バッファマネージャ72は、フレームの単一コピー送信の場合と同様に、送信のためにフレームをスケジュールし、送信の間にバッファを再要求する。しかしながら、フレームポインタがマルチコピーキャッシュ96にないか、マルチコピーキャッシュ96におけるフレームポインタのコピー数が1よりも大きければ、バッファマネージャ72はフレームを送信するがバッファを再要求しない。送信を成功させた後、バッファマネージャ72はフレームポインタのコピーをコピー数「−1」とともにマルチコピーキュー90の書込側92に入れる。
マルチコピーフレームが送信されるたびに、バッファマネージャ72はマルチコピーキャッシュ96内にコピー数「1」のフレームポインタを見つけられなかったならば、フレームポインタのコピーをマルチコピーキュー90に入れる。したがって、いかなる所与の時間でも、マルチコピーキュー90はコピー数が「1」よりも大きいフレームポインタ、および/または、各々コピー数が「−1」である、同じフレームポインタのいくつかのコピーを含むことができる。
バッファマネージャ72は不使用となったバッファを再要求するためにマルチコピーキュー90およびマルチコピーキャッシュ96を絶えず処理する。バッファマネージャ72はマルチコピーキュー90を処理し、コピー数「>1」のフレームポインタを読出すと、この新しいエントリ(フレームポインタおよびコピー数)をマルチコピーキャッシュ96に入れようと試みる。マルチコピーキャッシュ96がフルであれば、バッファマネージャ72はその新しいフレームポインタのためにスペースを設ける。バッファマネージャ72は「より古い」マルチコピーキャッシュエントリを読出し、外部メモリ36内のそのバッファヘッダ内のこのエントリに対するコピー数を更新し、このエントリをマルチコピーキャッシュ96からクリアする。マルチコピーキャッシュ96内に使用可能な空きができると、バッファマネージャ72はマルチコピーキュー90からの新しいエントリをマルチコピーキャッシュ96に入れることができる。
バッファマネージャ72がマルチコピーキュー90を処理し、コピー数「−1」のフレームポインタを読出すと、それはマルチコピーキャッシュ96を探索して、デクリメントまたはデリートするためにコピー数「≧1」の対応するフレームポインタアドレスを探す。バッファマネージャ72がフレームポインタの一致を見つければ、それは1)コピー数が「>1」であればマルチキャッシュのフレームポインタをデクリメントするし、または2)コピー数が「1」であればマルチコピーキャッシュのフレームポインタ/コピー数エントリをデリートし、フレームポインタをリクレームキュー98に入れる。
一致するフレームポインタが見つからなければ、バッファマネージャ72はコピー数を求めて外部メモリ36(図9参照)におけるフレームポインタのバッファヘッダを探索する。メモリ内のコピー数が「1」であれば、バッファマネージャ72はフレームポインタをリクレームキュー98に入れる。メモリ内のコピー数が「>1」であれば、バッファマネージャ72はこのコピー数のフレームポインタをマルチコピーキャッシュ96に入れ、そのコピー数をデクリメントする。
バッファマネージャ72は、フレームポインタを読出してから、リンクトリストチェーンをたどり、バッファをフリーバッファプール104に戻すことによって、リクレームキュー98を絶えず処理する。この作用は、ヌルポートベクタを有し、ポートベクタFIFO70によってリクレームキューに入れられていたフレームか、マルチコピー転送ベクタを有し、全コピーの送信を完了したフレームかのためのバッファを戻すのみである。単一コピーフレームにリンクされたバッファは、上述のようにそのフレームが送信されるときにフリーバッファプール104へと直接戻される。
出力キュー74と外部メモリ36内のそのオーバーフロー領域110とがフルであるために、ポートベクタFIFO70が単一コピー転送ベクタのためのフレームポインタを出力キュー74に入れることができなければ、そのフレームは廃棄される。フレームポインタはリクレームキュー98に戻され、フレームの廃棄がスイッチの管理資源によって記録される。1つ以上の出力キュー74と外部メモリ36内のそれらのオーバーフロー領域110とがフルであるために、ポートベクタFIFO70がマルチコピー転送ベクタのための1つ以上のフレームポインタを入れることができなければ、そのフレームは使用可能なスペースのある出力キューへと転送されるのみであり、マルチコピーキュー90に入れられたコピー数はうまく入れられたフレームポインタを反映するのみである。フレームポインタが入れられなかったことは、フレームポインタがキューに入れられなかった各ポートごとにスイッチ管理資源によって記録される。全出力キュー74と外部メモリ36内のそれらのオーバーフロー領域110とがフルであるためにポートベクタFIFO70がマルチコピー転送ベクタのためのどのフレームポインタも入れることができなければ、そのフレームポインタはリクレームキュー98に渡され、スイッチ管理資源にはそれに従い通知される。
マルチコピーキュー90は、フレームをストアするために用いられる全バッファ(すなわち、アドレスポインタ)がフリーバッファプール104に戻され得る前に、特定のマルチコピーフレームの何回の送信が完了されなければならないかを追跡するためにバッファマネージャ72が用いる高優先順位キューである。この出力キューの書込側92および読出側94はそれぞれ64エントリおよび16エントリを保持する。マルチコピーキュー90はマルチコピーキャッシュ96に入力を与え、マルチコピーキャッシュ96はいつバッファを再要求するかを決定するためにバッファマネージャ72によって用いられる。マルチコピーキューの内部構造を図12に示す。
出力キュー74にうまく入れることができたフレームポインタの数に基づいて、ポートベクタFIFO70はフレームのフレームポインタコピーと「>1」であるコピー数とをマルチコピーキュー90に入れる。特定のポートの出力キュー74がフルであれば、ポートベクタFIFO70はフレームポインタのコピーをその出力キュー74に入れることができず、したがって、これをコピー数を決定する際の成功した事象として含めることはできない。
バッファマネージャ72が出力キューフレームポインタを読出し、単一コピービットが「0」である(すなわち、マルチコピー)ことを見つけるたびに、それは、これが最後の送信であることを示すコピー数「1」のフレームポインタを求めてマルチコピーキャッシュを調べる。この一致が見つからなければ、各バッファの内容が送信された後に不使用になったバッファをフリーバッファプール104に与えることによって、バッファマネージャ72は単一コピー送信の場合と同様にフレームを送信し、バッファを再要求する。一致が見つかれば、バッファマネージャ72はマルチコピーフレームを送信し、コピー数「−1」のフレームポインタのコピーをマルチコピーキュー90に入れる。拡張バス出力キュー75または管理ポート出力キュー77へとキューに入れられたフレームのためのマルチコピーフレームポインタの(PCIインターフェイス26を介しての)使用をホストが終了すると、ホストはコピー数「−1」のフレームポインタのコピーをフレームポインタレジスタを介してマルチコピーキューへと書込む。このレジスタは図2におけるレジスタ60のブロックに示されるレジスタの1つである。
出力キュー74と同様に、マルチコピーキュー90も入力経路および出力経路を備えて構成される。入力経路または書込側により、ポートベクタFIFO70およびバッファマネージャはフレームポインタ/コピー数をマルチコピーキュー90に入れることができる。出力経路または読出側により、マルチコピーキュー90はフレームポインタ/コピー数をマルチコピーキャッシュ96に入れることができる。マルチコピーキューオーバーフロー124と呼ばれる、フレームポインタ/コピー数のためのさらなるストレージが外部メモリ36に設けられる。
フレームポインタ/コピー数が空のマルチコピーキュー90に書込まれると、それらは読出側94がフルになるまで書込側92から読出側94へと移動する。マルチコピーキュー90の書込側92に書込まれるさらなるフレームポインタ/コピー数は外部メモリ36内のマルチコピーキューオーバーフロー領域124に入れられる。一旦マルチコピーキュー90の読出側94とそのオーバーフロー領域124とがフルになれば、マルチコピーキューに入れられるさらなるフレームポインタ/コピー数が書込側92を満たし始める。
マルチコピーキュー90を通過するフレームポインタの順序は、マルチコピーキューの読出側94のスペースがクリアされると、フレームポインタ/コピー数がマルチコピーキューオーバーフロー領域124からマルチコピーキューの読出側94へと移動し、マルチコピーキューの書込側92からマルチコピーキューオーバーフロー領域124へと移動するようにして維持される。
マルチコピーキャッシュ96はマルチコピーキュー90と同様であるが、フレームポインタ/コピー数をスキャンするための探索可能な領域を設ける。マルチコピーキャッシュ96は256までのエントリを保持する。バッファマネージャ72はマルチコピーキュー90からフレームポインタを読出し、コピー数が「>1」または「−1」のいずれであるかによって、フレームポインタをマルチコピーキャッシュ96に入れるかそれを処理するかする。
さらに、バッファマネージャ72が出力キュー74の読出側からフレームポインタを読出すごとに、バッファマネージャ72は送信をスケジュールする。単一コピービットが「0」である(マルチコピーフレームを意味する)ならば、バッファマネージャ72は、このフレームの最後の送信であることを示すコピー数「1」のフレームポインタを求めてマルチコピーキャッシュ96をスキャンする。一致があれば、バッファマネージャ72はフレーム送信の間にエントリを除去し、バッファをフリーバッファプールに戻す。一致がなければ、バッファマネージャは送信の終了時にコピー数「−1」のフレームポインタをマルチコピーキュー90に入れる。
バッファマネージャ72は周期的に、フレームポインタ/コピー数を読出し、それをマルチコピーキャッシュ96に入れるか処理することによってマルチコピーキュー90を処理する。これはフレーム送信から独立して行なわれる。バッファマネージャがコピー数「>1」のフレームポインタを読出すか、コピー数「−1」のフレームポインタを読出すかによって2つの場合が引き続いて生じる。
1)バッファマネージャ72がマルチコピーキュー90からコピー数「>1」のフレームポインタを読出す。マルチコピーキャッシュ96に空きがあれば、それは新しいエントリを書込む。マルチコピーキャッシュ96がフルであれば、バッファマネージャ72はキャッシュ96内のスペースをクリアしなければならない。これが行われるのは、マルチコピーキャッシュ96からより古いフレームポインタ/コピー数の1つを読出し、外部メモリ36内のフレームポインタのバッファヘッダをマルチコピーキャッシュ96内のコピー数で更新し、このキャッシュエントリをデリートすることによってである。一旦スペースが生じると、新しいフレームポインタ/コピー数がマルチコピーキャッシュ96に書込まれる。
2)バッファマネージャ72がマルチコピーキャッシュ90からコピー数「−1」のフレームポインタを読出す。バッファマネージャ72はコピー数「≧1」の一致するフレームポインタを求めてマルチコピーキャッシュ96を探索する。バッファマネージャ72がマルチコピーキャッシュ96内でフレームポインタの一致を見つけられるかどうかによって2つの場合が続く。
a)バッファマネージャ72がフレームポインタの一致を見つける。マルチコピーキャッシュ96のエントリのコピー数が「1」であれば、バッファマネージャ72はマルチコピーキャッシュエントリをデリートし、フレームポインタをリクレームキュー98に入れる。キャッシュエントリのコピー数が「>1」であれば、バッファマネージャ72はコピー数を「1」だけデクリメントする。
b)バッファマネージャ72がマルチコピーキャッシュ96内でフレームポインタの一致を見つけられない。これは、一致するフレームポインタが外部メモリ36内のフレームのリンクトリストチェーンのバッファヘッダに既に移動されていることを意味する。バッファマネージャ72はバッファヘッダに行って、コピー数を読出さなければならない。(メモリ内の)この値が「1」であれば、フレームはもはや必要ではなく、バッファマネージャ72はフレームポインタをリクレームキュー98に入れる。(メモリ内の)この値が「>1」であれば、バッファマネージャ72は(外部メモリ36内にあった)フレームポインタ/コピー数のコピーをマルチコピーキャッシュ96に入れ、コピー数を「1」だけデクリメントする。マルチコピーキャッシュ96がフルであれば、バッファマネージャはより古いフレームポインタ/コピー数の1つを外部メモリ36に移動させることによってスペースをクリアする。
リクレームキュー98はもはや必要とされないリンクトリストチェーンを指すフレームポインタを保持する。バッファマネージャ72は、マルチコピーキャッシュを処理してフレームポインタのコピー数が「1」である(すなわち、フレームの最後の送信がうまく終った)ことを見出すと、フレームポインタのリクレームキューに書込む。さらに、ポートベクタFIFO70は、1)フレームポインタのポートベクタがヌルであるか、2)転送ベクタの全出力キューがフルであったのでフレームポインタがキューに入れられることができなかったという条件下で、フレームポインタをリクレームキュー98に書込む。最後に、ホストは、拡張バス出力キュー77または管理ポート出力キュー75に対してキューに入れられた単一コピーフレームの使用を終えると、(フレームポインタレジスタを用いて)フレームポインタをリクレームキュー98に書込む。
バッファマネージャ72はリクレームキューのエントリを処理するとき、フレームポインタのリンクトリストチェーンをたどり、各バッファをフリーバッファプール104に戻す。リクレームキュー構造の内部構造は図示されないが、本発明の例示的実施例においてはフレームポインタ(14ビット)のみを含む。リクレームキューの書込側100は64エントリを保持し、リクレームキューの書込側102は16エントリを保持する。
出力キュー74と同様に、リクレームキュー98は入力経路および出力経路を備えて構成される。入力経路または書込側100によってバッファマネージャ72はフレームポインタをリクレームキュー98に入れることができる。出力経路または読出側102によってバッファマネージャ72はフレームポインタを読出し、関連の全バッファをフリーバッファプール104に戻すことができる。フレームポインタのためのさらなるストレージは外部メモリ36内に設けられるリクレームキューオーバーフロー領域122内に設けられる。
フレームポインタが空のリクレームキュー98に書込まれると、これらは読出側102がフルになるまで書込側100から読出側102へと移動する。リクレームキュー98の書込側100に書込まれるさらなるフレームポインタは外部メモリ36内のリクレームキューオーバーフロー領域122に入れられる。一旦リクレームキュー98の読出側102およびオーバーフロー領域122がフルになると、リクレームキュー98に入れられるさらなるフレームポインタが書込側100を満たし始める。
図11はフリーバッファプール104の内部構造の例示的実施例を示す。フリーバッファプール104は、外部メモリ36内の全フリーバッファ140を指すアドレスポインタを含んだFIFOである。フレームが受信されると、バッファマネージャ72は入来するデータをストアするためにフリーバッファプール104から使用可能なアドレスポインタを捕捉する。バッファマネージャ72はまたフリーバッファプール104からのアドレスポインタを(要求される場合)ホストプロセッサ28に割当てる。ホストは、直接入力/出力スペースにおけるレジスタ60の中のフリーバッファプールレジスタを読出すか書込むことによってアドレスポインタを要求するかそれらをフリーバッファプール104に戻すことができる。フリーバッファプール104の書込側106および読出側108は本発明の例示的実施例においては各々64エントリを保持する。
フリーバッファプール104は(出力キュー74と同様に)入力経路および出力経路を備えて構成される。入力経路または書込側106により、バッファマネージャ72またはホスト28はアドレスポインタをフリーバッファプール104へと入れることができる。フリーバッファプール104の出力経路または読出側108により、バッファマネージャ72はアドレスポインタをホスト28に与え、またはプール104からアドレスポインタを引出して受信フレームデータをストアすることができる。使用可能なアドレスポインタのさらなるストレージ、フリーバッファプールのオーバーフロー領域120は上述のように外部メモリ36内に設けられる。
スイッチ12が起動すると、フリーバッファプールは読出側108からアドレスポインタを発生する。フレームが入来するときにフリーバッファプール104内のフリーリストが読出される。書込側106にトラフィック要求を扱うのに十分なバッファポインタがなければ、オーバーフロー領域120がより多くのバッファポインタを得るためにアクセスされる。
本発明のある実施例は、スイッチ12が開始されるとバッファポインタを与える有利な配置および方法を提供する。スイッチ12が初めに電源投入されるとき、外部メモリ36内のオーバーフロー領域120がバッファポインタを含むことは必要とされない。代わりに、バッファポインタはオンザフライで発生される。スイッチ12は電源投入されるとバッファポインタを発生し、それをオーバーフロー領域120に入れることができるが、このようなポインタは16,000個または32,000個存在することがあり、これによってスイッチ12の電源投入手順が遅くなるであろう。本発明は、電源投入時に全バッファがフリーであり、これらのバッファのアイデンティティが既知であるという事実を利用する。したがって、バッファポインタは電源投入後に必要とされるときに図10に示されるようにカウンタ180を用いて発生される。
フリーリストカウント発生器180がマルチプレクサ182の入力に接続される。フリーバッファプール104のフリーリストが開始時に空であるので、フリーリストカウンタ180はバッファポインタを発生する。一旦フリーリストが最高カウントに達すると、それはこれ以上バッファポインタを発生しない。
フレームパケットがスイッチ12において受信されると、フレームパケットは固定長バッファへと分解する。典型的にフレームはさまざまなサイズである。バッファは256バイトのサイズであり、バッファのデータ部分は240バイトである。バッファ内容の送信後、バッファポインタがリクレームキュー98に入れられるか、または、バッファチェーンをたどることができるならばフリーバッファプール104のフリーリストに直接入れられる。スイッチ12の動作の間、フリーバッファプール104に戻されるどのアドレスポインタも書込側106から読出側108へと移動する。読出側108がフルとなれば、さらなるアドレスポインタはオーバーフロー領域120に渡される。一旦読出側108およびオーバーフロー領域120がフルとなると、フリーバッファプール104に入れられるさらなるアドレスポインタがプール104の書込側106を再び満たし始める。
図13は本発明の実施例に従うマルチコピーキャッシュ96の内部配列の概略図である。上で簡単に述べたように、マルチコピーキャッシュ96へのエントリの時間順が維持される。本発明では、このように時間順が維持されるのは先行技術におけるようなタイムスタンプによってではなく、メモリ内の物理的順序によってである。本発明のマルチコピーキャッシュ96はまた有効性ビットの使用を避け、代わりに後述するように有効性を符号化する。
図13を参照すると、マルチコピーキャッシュ96は4ウェイセットアソシアティブメモリとして構成される。マルチコピーキャッシュ96へのエントリは上述のようにフレームポインタとそのコピー数とを含む。フレームポインタの最下位6ビットが、エントリがストアされるセットアソシアティブキャッシュ96内の行を決定する。本発明の図示される実施例では、キャッシュ96には64行が存在するが、キャッシュサイズが大きくされれば他の行数も制限されない。
セットアソシアティブキャッシュ96は4列に分割され、その各々が並行して探索される。バッファマネージャ72がエントリをキャッシュ96へとストアするとき、エントリは常に、第1の列の、フレームポインタの最下位6ビットによって示される行の最上位(51:39)ビットに入る。この行は読出され、全エントリが13ビット分右にシフトされ、行は再び書込まれる。実際にキャッシュ96に書込まれるエントリはフレームポインタの上位8ビットを含み、それはアドレスタグとフレームポインタに関連した5ビットコピー数を形成する。エントリがキャッシュ96から読出されると、フレームポインタはキャッシュ96の行数を指すビットおよびアドレスタグで再形成される。
行がフルであり、その行への新たなエントリが書込まれれば、キャッシュ96内の最も古いエントリがキャッシュ96から除去される。バッファヘッダ142に関して上述したように、除去されるフレームポインタに関連したコピー数は除去されるフレームポインタが指す外部メモリ内のフレームのバッファヘッダ142に書込まれる。したがって、外部メモリ36にストアされるフレーム(すなわち、バッファ140)はコピー数をストアするためのマルチコピーキャッシュ96のためのオーバーフロー領域となる。
本発明の有利な特徴の1つはセットアソシアティブキャッシュ96に別個の有効ビットが存在しないことである。コピー数が00000であるとき、エントリがもはや有効でないことをバッファマネージャ72はわかっており、エントリをキャッシュ96から除去する。これによってキャッシュ構成が簡素化される。本発明のキャッシュ96の別の利点は非常に高速な探索が行なわれ得ることである。これは、バッファマネージャ72がマルチコピーキュー90を出たフレームポンタによって既に定められている単一の行を検査しさえすればよいためである。その行内の4つのエントリが並行して検査され、探索速度をさらに高める。4ウェイセットアソシアティブメモリとして説明しているが、これは例にすぎず、メモリは本発明の範疇から逸脱せずにnウェイセットアソシアティブ方式となり得る。
上の説明から、本発明がキャッシュにおけるエントリの行ごとの物理的位置決めによってキャッシュエントリの時間順(エージ)を維持すると理解されるべきである。すなわち、キャッシュ内のエントリの物理的位置がエントリの相対的エージを示す。エントリはメモリにおけるエントリの物理的再順序付けによってエージングされる。
本発明のある実施例はポートごとにスイッチ12によって切換えられるフレームのレイテンシをカスタマイズする。図14を参照すると、ポートベクタFIFO70が受信ポートのプログラムされたスイッチモードを検査して、いつフレームポインタおよび関連の情報を送信ポートの適切な出力キュー74へと入れるかを決定する。第1のモード(低レイテンシモード)では、ポートベクタFIFO70はいつフレームポインタを出力キュー74に入れるかに対して制限を与えない。第2のモード(中間レイテンシモード)では、ポートベクタFIFO70はフレームの64バイトが受信されて初めてフレームポインタを出力キュー74に入れる。第3のモード(高レイテンシモード)では、ポートベクタFIFO70はフレームが完全に受信されて初めてフレームポインタを出力キュー70に入れる。
いつポートベクタFIFO70がフレームポインタを出力キュー74へと移動するかのタイミングを変えるいくつかの特殊な場合があり、それらは、1)第1または第2のモードの10Mb/sポートから100Mb/sポートへのフレーム転送と、2)管理ポート30へのフレーム転送と、3)拡張バスポートへのフレーム転送とを含む。場合1)では、10Mb/sポートから100Mb/sポートへの速度不一致によって転送モードが強制的に第3の高レイテンシモードとされる。場合2)では、管理ポートへと移動する全フレームが第3のモードのフレームである。場合3)では、拡張バスポートへのどのフレーム転送も拡張バスポート26のスイッチモードを用いる。マルチコピーポートベクタが特殊な場合のポートの1つを含む場合、ポートベクタ全体に対するフレームポインタのキュー入れはポートベクタ内で表わされる最長レイテンシスイッチモードのそれになる。たとえば、フレームが第1または第2のモードのポートによって受信され、そのマルチコピー転送ポートベクタが管理ポート30を含めば、スイッチモードは第3のモードである。この場合、フレームが完全に受信されて初めてフレームポインタのコピーが全出力キュー74に入れられる。
スイッチモードをここでより詳細に説明する。入力(すなわち、受信)ポートに当てはまるスイッチモードが転送レイテンシ(一旦スイッチ12がフレームを受信し始めるとどの程度後にスイッチ12がフレームを転送するか)と出力ポートへのフラグメント/エラー伝搬を低減する能力とを決定する。第2の中間レイテンシモードは各ポートに対するデフォルトであるが、スイッチモードはレジスタ60ではポートごとにプログラム可能である。
これら3つのモデルのすべてにおいて、内部MACポートの受信FIFO52で受信されるフレームデータはできるだけ早く外部メモリ52内のバッファ140に転送される。ほぼ同時に、ルールチェッカ42または58が宛先アドレスおよびソースアドレス、受信ポート数、フレームポインタ、ならびにいくつかの付加的情報を受信し、適切なルックアップを行なう。一旦ルックアップが完了すると、ルールチェッカ42または58はフレームポインタおよび転送ポートベクタをポートベクタFIFO70に戻す。
ポートベクタFIFOはポートベクタ内で識別される出力ポートのための出力キュー74の書込側76にフレームポインタを入れる。受信ポートのスイッチモードは、ポートベクタFIFO70がポートベクタ(およびフレームポインタ)を受取るときから、それがフレームポインタを出力キュー74に入れるときまでの間のレイテンシを規定する。これは以下の3つのモードに対して説明される。一旦フレームポインタが出力キュー74の読出側78に移動すると、バッファマネージャ72はフレームポインタを読出し、送信をスケジュールする。バッファマネージャはフレームポインタによって特定されるアドレスからフレームデータを移動させ始める。一旦MACポートの送信FIFO54がその開始点に設定されると(そして、データ送信のために媒体が使用可能であると想定すると)、フレーム送信が始まる。
第1のモードは最低のレイテンシを与えるように設計される。フレームはライン−レート速度で受信され、転送される。この第1のモードにおいてはネットワークエラーに対する保護がなく、これは、フレームがフラグメント(すなわち、<64バイトの長さ)であるかCRCエラーを含むかが判断され得る前にフレームが送信のためにキューに入れられるためである。第1のモードにおいて、フレーム受信は出力ポートでのフレーム送信が始まるまでに完了していないかもしれない。受信フレームが短すぎる場合または無効なCRCで終る場合、受信MACは外部メモリ36内のバッファヘッダ142に印を付けてこれらの条件を示す。送信MACは、後に短すぎるものか無効なCRCで終るフレームの送信が始まればMACが無効なCRCを発生することを保証する。送信MACがフレーム送信を始めておらず、バッファヘッダ142が短すぎるものか無効なCRCで終るフレームを示している場合、バッファマネージャ72はフレームを出力ポートへと転送しない。
第2のモードはフレームを転送するための低レイテンシとあるネットワークエラーに対する保護とを与える。フレームは64バイト以上が受信された後に受信され、転送される。これによってスイッチ12がフレームのフラグメントをフィルタ処理する(すなわち、転送しない)ことが可能となるが、これは64バイトよりも大きいCRCエラーフレームを完全にはフィルタ処理しない。
第2のモードにおいては、受信MACで64バイトのしきい値を達成したフレームのフレームポインタは適切な出力キュー74に入れられる。最小の64バイトのしきい値を達成できないフレームはデリートされ、それらのフレームポインタは出力キュー74に入れられない。64バイト以上の受信フレームが無効なCRCで終れば、受信MACは外部メモリ36内のバッファヘッダ142に印を付けてこの条件を示す。後に無効なCRCで終る64バイト以上のフレームの送信が開始されるときには、送信MACは不良なCRCで送信を終了する。送信MACがフレーム送信を開始しておらず、バッファヘッダ142が無効なCRCで終るフレーム(64ビット以上)であることを示している場合、バッファマネージャはフレームポインタを(単一コピー転送のための)リクレームキュー98または(マルチコピー転送のための)マルチコピーキュー96へと出力ポート74への転送なしに戻す。
第3のモードは3つのモードの中で最高レベルのネットワークエラー保護を与えるがより高い転送レイテンシを有するストアアンドフォワードモードである。フレームは、スイッチ12がそれらを出力ポートに転送する前に完全に受信される。このモードでは、スイッチ12は転送の前に全てのフラグメントおよびCRCエラーフレームをふるい分ける。第3のモードにおいて、一旦有効フレームが受信側でうまく完了すると(すなわち、有効なCRCを持ち、64バイト以上であると)、フレームポインタが適切な出力キュー74に入れられる。受信エラー(無効CRC、短すぎるもの(>64バイト)等)で終るフレームはデリートされ、それらのフレームポインタは出力キュー74に入れられない。
ポートベクタFIFO70は、受信ポートの選択されたモードと受信されたデータ量とに依存してポートベクタを出力キュー74に入れる決定を行なう。上述の実施例では、3つのしきい値があるが他の実施例では異なる数のしきい値が存在する。例示的実施例では、これらのしきい値は1)n<64バイトであるようなnバイト(たとえば6バイト)の受信、2)64バイトの受信、および3)全フレームの受信である。
本発明はしきい値に基づいてフレームを出力キュー74へと転送する。ポートベクタFIFO70は、受信されるデータタイプの量とポートがプログラムされたモードとに基づいて送信シーケンスを再び順序付ける。例示的実施例は受信されたデータの量に基づいて転送の決定を行なうが、本発明の他の実施例では、受信されるデータタイプのような他の要因に基づいて転送の決定が行われる。
本発明の転送方式を実施するにあたって、バッファマネージャ72はフレームポインタを受信ポートと関連付ける、キャッシュメモリ(CAM)161内のテーブル160を維持する。ポートベクタFIFO70が新しいポートベクタおよびフレームポインタをルールチェッカ42または58から受信するたびに、それは関連付けを行なって受信ポートがフレーム受信を終えたかどうかを判断し、終えていなければどれほどのフレームが既に受信されているかを判断する。ポートベクタFIFO70が受信ポートのアイデンティティに関する情報をルールチェッカ42または58から受信することはない。ポートベクタが受取る唯一のポートの何らかの識別を与える情報はフレームポインタである。
ポートベクタFIFO70はフレームポインタでアドレステーブル160に問合せをする。フレームがなお受信されていればアドレステーブルは受信ポートを戻し、またはアドレステーブル160はフレームポインタを見つけることができないときはフレームが既に受信されたことを意味する。一旦フレームが完全に受信されると、フレームポインタがアドレステーブル160から移動される。これは、第3のしきい値(フレーム完了)が満たされたことを意味する。したがって、フレームポインタは直ちに出力キュー74に入れられ得る。
アドレステーブル160が受信ポートを戻せば、ポートベクタFIFO70がフレームポインタおよび関連の情報を保持領域162に入れ、その受信ポートからの2信号を監視し始める。これらの2信号は3つの事象のうちの1つを示す。第1の事象はポートがnバイトを受信するときに示される。その時点で、そのポートが第1のモードにあれば、ポートベクタFIFO70がフレームポインタを適切な出力キュー74に送ることによってその処理を開始する。受信ポートが第1のモードになければ、ポートベクタFIFO70は第2の事象の発生を示す信号が受信されるまで待機する。このポートが第2のモードにあれば、ポートベクタFIFO70はフレームポインタを保持領域162から解放し、適切な出力キュー74に入れる。最後に、受信ポートが第3のモードにあれば、ポートベクタFIFO70はフレームが完全であることを示すフラグの受信を待つ。各受信ポート(図14の参照番号164)がこのフラグを維持し、この情報をポートベクタFIFO70に提供する。フレームポインタに関連付けられたポートの決定はポートベクタFIFO70次第である。ポートベクタFIFO70は各ポートのモードを識別する情報を維持する。要約すると、フレームポインタが受信されると、ポートベクタFIFO70は最初にバッファマネージャ72のアドレステーブル160に問合せをして受信ポートを決定し、その受信ポートのためのモードを決定し、受信ポートからのフラグを監視し、モードおよびフラグに従ってフレームポインタを解放する。
本発明が詳細に説明され、図示されたが、これは図示および例示のためのものにすぎず、限定するものとは受取られるべきでなく、本発明の範疇が請求の範囲によってのみ限定されることが明らかに理解される。

Claims (8)

  1. データの組を送信するための構成であって、
    データの組をストアするよう構成されるメモリを含み、データの各組は割当てられたデータ識別子を有し、メモリから別個に取出し可能であり、さらに、
    送信されるべきデータの組のコピー数を決定し、1つのデータの組の送信されるべき各コピーごとに1つの複製されたデータ識別子があるように、そのデータの組のためのデータ識別子を複製する送信ベクタ発生器と、
    送信ベクタマネージャから受取られるデータ識別子をキューに入れるよう構成される少なくとも1つの出力キューと、
    出力キューを出るデータ識別子を検査し、データ識別子が識別するメモリからのデータの組にアクセスし、アクセスされたデータの組のコピーを送信する少なくとも1つの送信ポートと、
    複数の出力キューと複数の送信ポートとを含み、各送信ポートは出力キューのそれぞれ1つからデータ識別子を受取り、さらに、
    マルチコピーキューおよびマルチコピーキャッシュを含み、マルチコピーキューはエントリを受取ってキューに入れ、各エントリはデータ識別子と関連のコピー数とを含み、正のコピー数は、そのコピー数だけの、データ識別子が識別するデータの組のコピーが送信されるべきことを示し、負のコピー数はデータ識別子が識別するデータの組の送信を示し、さらに、
    マルチコピーキューを出るエントリを検査し、正のコピー数を有するエントリをマルチコピーキャッシュへとストアし、負のコピー数を有するマルチコピーキューを出る各エントリごとに、負のコピー数を有するマルチコピーキューから出るエントリと同じデータ識別子を有するマルチコピーキャッシュ内のエントリを突き止め、マルチコピーキャッシュ内のコピー数が1よりも大きければマルチコピーキャッシュ内のエントリのコピー数をデクリメントし、コピー数が1と等しければマルチコピーキャッシュからエントリを除去するよう構成されるマネージャを含む、構成。
  2. 送信ベクタ発生器は、どのポートがデータの組のコピーを送信するかを決定し、それらのポートを識別するポートベクタを発生するルールチェッカーと、ポートベクタを受取り、そのデータの組のために発生されたポートベクタが識別する各ポートに対応する各出力キュー内に複製されたデータ識別子をロードするポートベクタFIFOとを含む、請求項に記載の構成。
  3. 構成はパケット交換網内のネットワークスイッチ構成であり、データの組はスイッチの送信ポートに転送するためにスイッチの1つのポートで受取られるデータのフレームであり、データ識別子はフレームがストアされるメモリ内の場所を指すフレームポインタである、請求項に記載の構成。
  4. メモリはスイッチの外部にあり、したがって、フレームはスイッチの外部にストアされる、請求項に記載の構成。
  5. フレームを受取り転送するためのパケット交換網内のスイッチ構成であって、
    フレームをストアするよう構成されるメモリを含み、各フレームは、フレームがストアされ、メモリから取出し可能であるメモリ内の場所を指す割当てられたフレームポインタを有し、さらに、
    転送されるべきフレームのコピー数を決定し、1つのフレームの送信されるべき各コピーごとに1つの複製されたフレームポインタがあるように、そのフレームポインタを複製する送信ベクタ発生器と、
    送信ベクタマネージャから受取られるフレームポインタをキューに入れるよう構成される少なくとも1つの出力キューと、
    出力キューを出るフレームを検査し、フレームポインタが指すメモリからのフレームにアクセスし、アクセスされたフレームのコピーを送信する少なくとも1つの送信ポートと、
    複数の出力キューと複数の送信ポートとを含み、各送信ポートは出力キューのそれぞれ1つからフレームポインタを受取り、さらに、
    マルチコピーキューおよびマルチコピーキャッシュを含み、マルチコピーキューはエントリを受取ってキューに入れ、各エントリはフレームポインタと関連のコピー数とを含み、正のコピー数は、そのコピー数だけの、フレームポインタが指すフレームのコピーが転送されるべきことを示し、負のコピー数はフレームポインタが指すフレームの送信を示し、さらに、
    マルチコピーキューを出るエントリを検査し、正のコピー数を有するエントリをマルチコピーキャッシュへとストアし、負のコピー数を有するマルチコピーキューを出る各エントリごとに、負のコピー数を有するマルチコピーキューから出るエントリと同じフレームポインタを有するマルチコピーキャッシュ内のエントリを突き止め、マルチコピーキャッシュ内のコピー数が1よりも大きければマルチコピーキャッシュ内のエントリのコピー数をデクリメントし、コピー数が1と等しければマルチコピーキャッシュからエントリを除去するよう構成されるマネージャを含む、スイッチ構成。
  6. 送信ベクタ発生器は、どのポートがフレームのコピーを送信するかを決定し、それらのポートを識別するポートベクタを発生するルールチェッカと、ポートベクタを受取り、そのデータの組のために発生されたポートベクタが識別する各ポートに対応する各出力キューに内に複製されたフレームポインタをロードするポートベクタFIFOとを含む、請求項に記載のスイッチ構成。
  7. メモリは外部メモリであり、スイッチ構成は、外部メモリと、出力キュー、送信ポート、マネージャ、マルチコピーキューおよびマルチコピーキャッシュとの間に結合される外部メモリインタフェースをさらに含む、請求項に記載のスイッチ構成。
  8. 装置からデータの単一の組の複数のコピーを送信する方法であって、
    メモリ内にデータの組をストアするステップと、
    データの組を識別するデータ識別子を発生するステップと、
    送信されるべきデータの組のコピー数を決定するステップと、
    送信されるべきデータの組の各コピーごとに複製されたデータ識別子を生ずるためにデータ識別子を複製するステップと、
    複製されたデータ識別子をキューに入れるステップと、
    複製されたデータ識別子のキュー入れが完了すると、メモリにアクセスし、複製されたデータ識別子が識別するメモリからのデータの組のコピーを送信するステップと、
    送信されるべきコピー数のカウントを維持し、データの組の各コピーが送信された後にカウントを調節するステップとを含み、
    複製されたデータをキューに入れるステップは複製されたデータ識別子を複数の出力キューへとロードするステップを含み、各出力キューは関連の送信ポートを有し、
    メモリにアクセスし、コピーを送信するステップは、送信ポートの1つがメモリにアクセスし、データ識別子が識別するデータの組を取出すステップを含み、
    カウントを維持し、カウントを調節するステップはマルチコピーキュー内にエントリを入れるステップを含み、各エントリはデータ識別子と関連のコピー数とを含み、正のコピー数は、そのコピー数だけの、データ識別子が識別するデータの組のコピーが転送されるべきことを示し、負のコピー数はデータ識別子が識別するデータの組の送信を示し、さらに、
    維持し、調節するステップはさらに、マルチコピーキューを出るエントリを検査し、正のコピー数を有するエントリをキャッシュメモリへとストアし、負のコピー数を有するマルチコピーキューを出る各エントリごとに、負のコピー数を有するマルチコピーキューから出るエントリと同じデータ識別子を有するキャッシュメモリ内のエントリを突き止め、キャッシュメモリ内のコピー数が1よりも大きければキャッシュメモリ内のエントリのコピー数をデクリメントし、コピー数が1と等しければキャッシュメモリからエントリを除去するステップをさらに含む、方法。
JP53577098A 1997-02-14 1998-01-30 データ識別子を複製することによって複数のコピーを送信するための方法および装置 Expired - Lifetime JP4078445B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US3802597P 1997-02-14 1997-02-14
US08/992,924 1997-12-18
US60/038,025 1997-12-18
US08/992,924 US6128654A (en) 1997-02-14 1997-12-18 Method and apparatus for transmitting multiple copies by replicating data identifiers
PCT/US1998/001689 WO1998036528A1 (en) 1997-02-14 1998-01-30 Method and apparatus for transmitting multiple copies by replicating data identifiers

Publications (3)

Publication Number Publication Date
JP2001511976A JP2001511976A (ja) 2001-08-14
JP2001511976A5 JP2001511976A5 (ja) 2005-09-08
JP4078445B2 true JP4078445B2 (ja) 2008-04-23

Family

ID=26714752

Family Applications (1)

Application Number Title Priority Date Filing Date
JP53577098A Expired - Lifetime JP4078445B2 (ja) 1997-02-14 1998-01-30 データ識別子を複製することによって複数のコピーを送信するための方法および装置

Country Status (6)

Country Link
US (1) US6128654A (ja)
EP (1) EP0960502B1 (ja)
JP (1) JP4078445B2 (ja)
DE (1) DE69819303T2 (ja)
TW (1) TW449694B (ja)
WO (1) WO1998036528A1 (ja)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6457053B1 (en) * 1998-09-21 2002-09-24 Microsoft Corporation Multi-master unique identifier allocation
US6553027B1 (en) * 1999-05-21 2003-04-22 Advanced Micro Devices, Inc. Apparatus and method for cascading multiple network switch devices
JP2000341307A (ja) * 1999-05-28 2000-12-08 Sharp Corp 半二重伝送方法及び装置
US6606317B1 (en) * 1999-09-09 2003-08-12 Harris Corporation Dual key controlled content addressable memory for accessing packet switch data buffer for multicasting data packets
US6754211B1 (en) * 1999-12-01 2004-06-22 Mosaid Technologies, Inc. Method and apparatus for wire speed IP multicast forwarding
US7236489B1 (en) 2000-04-27 2007-06-26 Mosaid Technologies, Inc. Port packet queuing
EP1356390A1 (en) * 2000-12-21 2003-10-29 Exanet Co. Scalable distributed hierarchical cache
US6944174B1 (en) * 2001-03-16 2005-09-13 Advanced Micro Devices, Inc. Jitter reduction of voice packets in a packet-based network
US7139842B2 (en) * 2001-03-30 2006-11-21 Intel Corporation Method and apparatus for intersystem cut/copy and paste
US7031325B1 (en) * 2001-04-04 2006-04-18 Advanced Micro Devices, Inc. Method and apparatus for enabling a network device to operate in accordance with multiple protocols
US20040148279A1 (en) * 2001-06-20 2004-07-29 Nir Peleg Scalable distributed hierarchical cache
US7228366B2 (en) * 2001-06-29 2007-06-05 Intel Corporation Method and apparatus for deterministic removal and reclamation of work items from an expansion bus schedule
US7110405B2 (en) * 2001-09-18 2006-09-19 Integrated Device Technology, Inc. Multicast cell buffer for network switch
US20030069949A1 (en) * 2001-10-04 2003-04-10 Chan Michele W. Managing distributed network infrastructure services
US6999998B2 (en) * 2001-10-04 2006-02-14 Hewlett-Packard Development Company, L.P. Shared memory coupling of network infrastructure devices
US7161950B2 (en) * 2001-12-10 2007-01-09 Intel Corporation Systematic memory location selection in Ethernet switches
US20030174725A1 (en) * 2002-03-15 2003-09-18 Broadcom Corporation IP multicast packet replication process and apparatus therefore
US7151777B2 (en) * 2002-04-04 2006-12-19 Fujitsu Limited Crosspoint switch having multicast functionality
JP4073754B2 (ja) * 2002-10-29 2008-04-09 富士通株式会社 フレーム転送装置
US7313137B2 (en) * 2003-02-26 2007-12-25 International Business Machines Corp. System and method for efficient replication and distribution of data objects
KR100716968B1 (ko) * 2003-06-19 2007-05-10 삼성전자주식회사 유무선 복합 통신 장치 및 통신 방법
US7076622B2 (en) * 2003-09-30 2006-07-11 International Business Machines Corporation System and method for detecting and sharing common blocks in an object storage system
US7434028B2 (en) * 2004-12-15 2008-10-07 Intel Corporation Hardware stack having entries with a data portion and associated counter
US7996608B1 (en) 2005-10-20 2011-08-09 American Megatrends, Inc. Providing redundancy in a storage system
US8010829B1 (en) 2005-10-20 2011-08-30 American Megatrends, Inc. Distributed hot-spare storage in a storage cluster
US7809892B1 (en) * 2006-04-03 2010-10-05 American Megatrends Inc. Asynchronous data replication
US8213294B2 (en) * 2006-06-27 2012-07-03 International Business Machines Corporation Mechanism for detecting and clearing I/O fabric lockup conditions for error recovery
US20080101225A1 (en) * 2006-10-31 2008-05-01 Tassinari Mark A Systems and methods for capturing network packets
US8498967B1 (en) 2007-01-30 2013-07-30 American Megatrends, Inc. Two-node high availability cluster storage solution using an intelligent initiator to avoid split brain syndrome
US8046548B1 (en) 2007-01-30 2011-10-25 American Megatrends, Inc. Maintaining data consistency in mirrored cluster storage systems using bitmap write-intent logging
US7908448B1 (en) 2007-01-30 2011-03-15 American Megatrends, Inc. Maintaining data consistency in mirrored cluster storage systems with write-back cache
US8108580B1 (en) 2007-04-17 2012-01-31 American Megatrends, Inc. Low latency synchronous replication using an N-way router
WO2009023163A1 (en) * 2007-08-10 2009-02-19 Asankya Networks, Inc. Methods and systems for multi-caching
US8065442B1 (en) 2007-11-19 2011-11-22 American Megatrends, Inc. High performance journaling for replication and continuous data protection
US9172774B2 (en) * 2011-04-13 2015-10-27 Qualcomm Incorporated Technique for managing communications at a router
EP2554662A1 (en) 2011-08-05 2013-02-06 M Maria Pia Cosma Methods of treatment of retinal degeneration diseases
US9130826B2 (en) * 2013-03-15 2015-09-08 Enterasys Networks, Inc. System and related method for network monitoring and control based on applications
US9172627B2 (en) 2013-03-15 2015-10-27 Extreme Networks, Inc. Device and related method for dynamic traffic mirroring
US9813447B2 (en) 2013-03-15 2017-11-07 Extreme Networks, Inc. Device and related method for establishing network policy based on applications
US9584393B2 (en) 2013-03-15 2017-02-28 Extreme Networks, Inc. Device and related method for dynamic traffic mirroring policy
EP3231434A1 (en) 2016-04-14 2017-10-18 Fundacio Centre de Regulacio Genomica Method of treatment of parkinsonism
CN116264085A (zh) * 2021-12-14 2023-06-16 长鑫存储技术有限公司 存储系统以及存储系统的数据写入方法
CN116264083A (zh) * 2021-12-14 2023-06-16 长鑫存储技术有限公司 存储系统以及存储系统的数据读取方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6278931A (ja) * 1985-10-01 1987-04-11 Nec Corp パケツト交換型マルチキヤスト伝送用送受信装置
US4813038A (en) * 1987-06-29 1989-03-14 Bell Communications Research, Inc. Non-blocking copy network for multicast packet switching
US4991171A (en) * 1989-09-26 1991-02-05 At&T Bell Laboratories Broadcast packet switch network
US5287346A (en) * 1991-10-16 1994-02-15 Carnegie Mellon University Packet switch
EP0622922B1 (en) * 1993-04-29 2000-11-29 International Business Machines Corporation Method and device of multicasting data in a communications system
US5515376A (en) * 1993-07-19 1996-05-07 Alantec, Inc. Communication apparatus and methods
US5546385A (en) * 1995-01-19 1996-08-13 Intel Corporation Flexible switching hub for a communication network
US5689505A (en) * 1996-01-16 1997-11-18 Lucent Technologies Inc. Buffering of multicast cells in switching networks
US5898687A (en) * 1996-07-24 1999-04-27 Cisco Systems, Inc. Arbitration mechanism for a multicast logic engine of a switching fabric circuit

Also Published As

Publication number Publication date
US6128654A (en) 2000-10-03
EP0960502B1 (en) 2003-10-29
TW449694B (en) 2001-08-11
DE69819303T2 (de) 2004-08-26
DE69819303D1 (de) 2003-12-04
EP0960502A1 (en) 1999-12-01
WO1998036528A1 (en) 1998-08-20
JP2001511976A (ja) 2001-08-14

Similar Documents

Publication Publication Date Title
JP4078445B2 (ja) データ識別子を複製することによって複数のコピーを送信するための方法および装置
JP4166285B2 (ja) バッファを再要求するための方法および装置
JP4603102B2 (ja) ネットワークスイッチ内のブロックされた出力キューに関するパケットを選択的に廃棄するための方法および装置
JP4078446B2 (ja) 探索可能なキャッシュ領域を備えるマルチコピーキュー構造
US6175902B1 (en) Method and apparatus for maintaining a time order by physical ordering in a memory
EP0960511B1 (en) Method and apparatus for reclaiming buffers
US6487212B1 (en) Queuing structure and method for prioritization of frames in a network switch
JP4541454B2 (ja) 受信データの関数としてデータの送信の開始を制御するための方法および装置
US6504846B1 (en) Method and apparatus for reclaiming buffers using a single buffer bit
US6618390B1 (en) Method and apparatus for maintaining randomly accessible free buffer information for a network switch
US6091707A (en) Methods and apparatus for preventing under-flow conditions in a multiple-port switching device
JP4452781B2 (ja) メモリ内の物理的順序によって時間順を維持するための方法および装置
EP0960510B1 (en) Split-queue architecture and method of queuing

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050106

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050106

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070508

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070807

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071218

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080116

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110215

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110215

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120215

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120215

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130215

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140215

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term