JP3890311B2 - Semiconductor device and manufacturing method thereof - Google Patents

Semiconductor device and manufacturing method thereof Download PDF

Info

Publication number
JP3890311B2
JP3890311B2 JP2003083667A JP2003083667A JP3890311B2 JP 3890311 B2 JP3890311 B2 JP 3890311B2 JP 2003083667 A JP2003083667 A JP 2003083667A JP 2003083667 A JP2003083667 A JP 2003083667A JP 3890311 B2 JP3890311 B2 JP 3890311B2
Authority
JP
Japan
Prior art keywords
metal layer
silicon
carbon
ohmic
molybdenum
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2003083667A
Other languages
Japanese (ja)
Other versions
JP2004221513A (en
Inventor
裕司 岡村
政志 松下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2003083667A priority Critical patent/JP3890311B2/en
Publication of JP2004221513A publication Critical patent/JP2004221513A/en
Application granted granted Critical
Publication of JP3890311B2 publication Critical patent/JP3890311B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
この発明は、炭化シリコン半導体基板を用いたショットキバリアダイオード等の半導体装置およびその製造方法に関する。
【0002】
【従来の技術】
炭化シリコン(SiC)半導体基板を用いたショットキバリアダイオード(Schottky Barrier Diode)の構造は、図9の(e)に示すとおりである。SiC半導体基板100は、一方表面がシリコン面110であり、他方表面がカーボン面120である。シリコン面110側には、SiCエピタキシャル層101が形成されている。
【0003】
シリコン面110には、たとえばチタン(Ti)金属層30が形成されており、シリコン面110とTi金属層30との界面には、ショットキ接合が形成されている。また、外部電極との接続のための、たとえばアルミニウム(Al)などの金属ワイヤとの良好な接続性を確保するために、Ti金属層30の表面には、たとえばAl表面電極50が形成されている。
一方、カーボン面120には、たとえばニッケル(Ni)金属層20が形成されており、カーボン面120とNi金属層20との界面にはオーミック接合が形成されている。また、このショットキバリアダイオードを、たとえば銅(Cu)配線を有する外部基板上に良好に接続するために、Ni金属層20の表面には、たとえば銀(Ag)裏面電極40が形成されている。
【0004】
このショットキバリアダイオードの製造にあたっては、まず、図9(a)および図10のステップT1,T2に示すように、シリコン面110にエピタキシャル層101を有するSiC半導体基板100のカーボン面120にNi金属層20が成膜される(ステップT1)。そして、カーボン面120とNi金属層20との界面に良好なオーミック接合を形成するために、1000℃で20分間、Ni金属層20の熱処理が行われる(ステップT2)。
【0005】
次に、図9(b)および図10のステップT3に示すように、SiC半導体基板100のシリコン面110にTi金属層30が成膜される(ステップT3)。その後、図9(c)および図10のステップT4,T5に示すように、Ti金属層30表面にレジスト60が塗布されてパターニングが行われた後(ステップT4)、Ti金属層30がエッチング処理される(ステップT5)。
そして、レジスト60が除去された後、SiC半導体基板100と良好なショットキ接合を形成するために、図9(d)および図10のステップT6に示すように、400℃で20分間、Ti金属層30の熱処理が行われる(ステップT6)。この後、Al表面電極50およびAg裏面電極40が、それぞれTi金属層30およびNi金属層の表面に形成されて(ステップT7)、図9(e)に示すショットキバリアダイオードが形成される。
【0006】
【特許文献1】
特開2000−164528号公報
【非特許文献1】
宗宮重行・猪股吉三編,「新素材シリーズ 炭化珪素セラミックス」,ローム株式会社半導体デバイス研究開発部,株式会社内田老鶴圃発行,1988年9月15日,p.177−182
【0007】
【発明が解決しようとする課題】
上述のように、Ni金属層20およびTi金属層30は製造工程中で各々個別に成膜されて(ステップT1,T3)、それぞれ個別に熱処理される(ステップT2,T6)。そのため、少なくとも2回の熱処理が必要であるので、製造工程の短縮化が困難であるという問題がある。
また、オーミック電極としてNi金属層20が使用されているので、図10のステップT2に示すように、1000℃程度の高温で熱処理を行わなければ、Ni金属層20とSiC半導体基板1のカーボン面120との界面に良好なオーミック接合を形成することができない。そのため、製造工程中の熱処理によって半導体装置の動作特性に悪影響が及ぶおそれがあり、製造歩留まりが悪いという問題もある。
【0008】
そこで、この発明の1つの目的は、製造工程の短縮化を図ることができる半導体装置およびその製造方法を提供することである。
また、この発明の他の目的は、製造工程中の熱処理によって動作特性に悪影響が及ぶおそれのない半導体装置およびその製造方法を提供することである。
【0009】
【課題を解決するための手段および発明の効果】
上記の目的を達成するための請求項1記載の発明は、シリコン面(11)およびカーボン面(12)を有する炭化シリコン半導体基板(1)と、この炭化シリコン半導体基板の上記カーボン面にオーミック接合され、モリブデンからなるか、またはモリブデンとチタン、クロム、マンガン、ジルコニウム、タンタルおよびタングステンを含む群から選択される少なくとも1つの金属との合金からなるオーミック金属層(2)とを含むことを特徴とする半導体装置である。
【0010】
なお、括弧内の数字は後述の実施形態における対応構成要素等を表す。以下、この項において同じ。
この構成によれば、モリブデンからなるか、またはモリブデンとチタン、クロム、マンガン、ジルコニウム、タンタルおよびタングステンを含む群から選択される少なくとも1つの金属との合金で、炭化シリコン半導体基板のカーボン面にオーミック接触するオーミック金属層が形成される。上記の金属材料は、珪化物の生成自由エネルギーおよび炭化物の生成自由エネルギーが、当該オーミック金属層を炭化シリコン半導体基板のカーボン面にオーミック接触させるための熱処理時の温度においても、いずれも負の値をとる。したがって、良好なオーミック接合を形成できる。しかも、上記のような金属材料は、比較的低温(たとえば、300℃〜500℃。当該半導体装置の動作時における炭化シリコン半導体基板の温度以上の温度が好ましい。)の熱処理で、炭化シリコン半導体基板との界面に良好なオーミック接合を形成する。したがって、熱処理による動作特性への悪影響を排除することができる。
【0012】
請求項2記載の発明は、上記炭化シリコン半導体基板の上記カーボン面側の半導体層(1)におけるキャリア濃度が、10 18 〜10 19 /cm3 範囲内であることを特徴とする請求項記載の半導体装置である。
【0013】
この構成によれば、オーミック金属層が接触する半導体層のキャリア濃度が十分に高いため、炭化シリコン半導体基板の表面にオーミック金属層が低抵抗で接合される。これにより、良好なオーミック接合を形成できる。
請求項記載の発明は、上記オーミック金属層の表面に、さらに、当該オーミック金属層とは異なる金属材料からなる他の金属層(4)を成膜した多層金属構造(2,4)を備えていることを特徴とする請求項1または2記載の半導体装置である。
【0014】
上記の他の金属層として、アルミニウムや金等の金属ワイヤ(ボンディングワイヤ)などと良好な密着性を有する金属材料を用いれば、素子の外部接続を良好に行うことができる。
たとえば、上記半導体装置を外部接続用の電極(外部電極)を設けたパッケージに装着する場合に、外部電極とオーミック金属層との間を金属ワイヤやリードフレームを用いて良好に接続できる。たとえば外部電極との間に接続される金属ワイヤが、アルミニウムワイヤである場合は、上記オーミック金属層にアルミニウム(Al)、アルミニウムおよびシリコンの合金(Al/Si)、またはアルミニウム、シリコンおよび銅の合金(Al−Si−Cu)の金属層を形成しておくことが好ましい。また、外部電極と上記オーミック金属層とを直接接続する場合、すなわち、たとえば、リードフレームにオーミック金属層側をダイボンディングする場合には、上記オーミック金属層の表面にたとえば銀(Au)や金(Ag)の金属層を形成しておくことが好ましい。これにより、たとえば外部基板上に形成された銅(Cu)配線からなる外部基板に対してオーミック金属層を良好な密着性で接続することかできる。
【0015】
また、オーミック金属層の表面に2層以上の金属層が設けられてもよい。
たとえば、本発明の範囲外の例であるが、オーミック金属層チタン金属層で構成する場合に、このチタン金属層上にモリブデン金属層を積層し、さらにこのモリブデン金属層上にアルミニウム金属層またはAl−Si合金金属層などを積層した多層金属構造としてもよい。すなわち、アルミニウムやAl−Si合金はチタン金属層に対する密着性があまり良好ではないが、これらの間にモリブデン金属層を介在させることにより、各金属層間の界面で良好な密着状態が得られ、信頼性の高い半導体装置を作製することができる。
【0016】
請求項記載の発明は、上記炭化シリコン半導体基板の上記カーボン側の第1半導体層(1)におけるキャリア濃度が、当該炭化シリコン半導体基板の上記シリコン面(11)側の第2半導体層(10)におけるキャリア濃度よりも高く、上記シリコン面にショットキ接合され、上記オーミック金属層と同じ材料からなるショットキ金属層(3)をさらに含むことを特徴とする請求項1ないしのいずれかに記載の半導体装置である。
【0017】
この構成により、SiC半導体のショットキバリアダイオードが得られる。炭化シリコン半導体基板の両面に同じ金属材料の金属層が形成されるので、いずれか一方の金属層の形成後に他方の金属層を形成しても、いずれかの金属層が汚染されるといったことがない。
また、オーミック金属層およびショットキ金属層を構成する金属材料は、いずれも、珪化物の生成自由エネルギーおよび炭化物の生成自由エネルギーが負の値をとる金属材料であるから、比較的低温の熱処理により、オーミック接合を形成することができる。そこで、オーミック金属層およびショットキ金属層を形成した後に、比較的低温の熱処理を行うと、キャリア濃度の比較的高い第1半導体層に接触するオーミック金属層は上記第1半導体層に良好にオーミック接合され、キャリア濃度が比較的低い第2半導体層に接触するショットキ金属層は、この第2半導体層との間に良好なショットキ接合を形成することになる。このようにして、比較的低温の1回の熱処理により、良好な特性のショットキバリアダイオードを作製することができる。
【0018】
本願発明者の実験によれば、上記の構成のショットキバリアダイオードは、良好な耐圧を有することが判明している。また、SiC半導体基板の両面に同一金属材料の金属層が形成されるので、基板両面の熱処理を一回にまとめることができるから、製造工程の短縮化を図ることができる。
請求項記載の発明は、上記第1半導体層のキャリア濃度が、10 18 〜10 19 //cm3 範囲内であり、上記第2半導体層のキャリア濃度が、10 15 〜1016/cm3 範囲内であることを特徴とする請求項記載の半導体装置である。
【0019】
この構成によれば、第1半導体層に良好にオーミック接合するオーミック金属層を形成でき、第2半導体層に良好にショットキ接合するショットキ金属層を形成することができる。
請求項記載の発明は、シリコン面(11)およびカーボン面(12)を有する炭化シリコン半導体基板(1)の上記カーボン面に接触するようにモリブデンからなるか、またはモリブデンとチタン、クロム、マンガン、ジルコニウム、タンタルおよびタングステンを含む群から選択される少なくとも1つの金属との合金からなるカーボン面側金属層(2)を成膜するカーボン面側金属層成膜工程と、このカーボン面側金属層成膜工程の後、上記カーボン面側金属層に所定温度の熱処理を施し、上記カーボン面側金属層と上記炭化シリコン半導体基板の上記カーボン面との間にオーミック接合を形成する熱処理工程とを含むことを特徴とする半導体装置の製造方法である。
【0020】
この発明によれば、比較的低温(300℃〜500℃。当該半導体装置の動作時における炭化シリコン半導体基板の温度以上の温度が好ましい。)の温度範囲の熱処理によって、炭化シリコン半導体基板のカーボン面にオーミック接合する金属層(オーミック金属層)を形成することができる。これにより、良好な特性の炭化シリコン半導体デバイスを作製することができる
【0021】
請求項記載の発明は、上記炭化シリコン基板は、上記カーボン面側の第1半導体層(1)におけるキャリア濃度が、上記シリコン面側の第2半導体層(10)におけるキャリア濃度よりも高いものであり、上記シリコン面に接触するように、上記カーボン面側金属層と同じ材料からなるシリコン面側金属層(3)を成膜するシリコン面側金属層成膜工程をさらに含み、上記熱処理工程は、上記カーボン面側金属層成膜工程および上記シリコン面側成膜工程の後、上記カーボン面側金属層およびシリコン面側金属層を同時に上記所定温度で熱処理することによって、上記カーボン面側金属層と上記第1半導体層との間にオーミック接合を形成するとともに、上記シリコン面側金属層と上記第2半導体層との間にショットキ接合を形成する工であることを特徴とする請求項6記載の半導体装置の製造方法である。
【0022】
なお、シリコン面側金属層のパターニングが必要な場合には、シリコン面側金属層を先に成膜し、その後に、カーボン面側金属層を成膜するとよい。
この方法により、炭化シリコン半導体基板を用いたショットキバリアダイオードを作製することができる。この場合に、1回の熱処理によって、キャリア濃度が比較的高い第1半導体層においてはカーボン面側金属層をオーミック接合させることができ、キャリア濃度が比較的低い第2半導体層の表面においてはシリコン面側金属層をショットキ接合させることができる。このようにして、オーミック金属層およびショットキ金属層を形成するための熱処理を同時に行えるから、製造工程の短縮化を図ることができる。
【0023】
請求項記載の発明は、上記熱処理工程は、300℃〜500℃の温度範囲内で熱処理する工程であることを特徴とする請求項6または7記載の半導体装置の製造方法である。
この方法では、300℃〜500℃の低温の温度範囲で熱処理が行われるので、熱処理によりデバイス特性を悪化させることがない。
また、300℃以下の温度で熱処理を行うと、良好なオーミック接合を形成することができないおそれがあり、また、熱処理に要する時間が長くなるから、製造工程の時間が長くなってしまい、製造効率の低下を招く。一方、500℃以上の温度で熱処理を行うと、ショットキ接合とすべき界面がオーミック接合になってしまうおそれがある。そのため、300℃〜500℃の温度範囲内で熱処理を行えば、製造工程の時間が長くなるおそれもなく、さらに、良好なオーミック接合およびショットキ接合を形成することができる。
【0025】
なお、炭化シリコン半導体基板と、これに接触する上記のような金属層との界面のショットキ接合がオーミック接合になる温度の上限は約500℃であるので、350℃〜450℃の温度範囲内で上記熱処理工程が行われることが好ましい。これにより、製造工程中の熱処理温度によって、半導体装置の動作特性に影響が及ぶ虞れがなく、製造歩留りを向上することができる。
なお、上記カーボン面側金属層成膜工程の後に、上記カーボン面側金属層上にこのカーボン面側金属層の構成金属材料とは異なる金属材料からなる別の金属層を成膜する成膜工程を行い、上記シリコン面側金属層成膜工程の後に、上記シリコン面側金属層上にこのシリコン面側金属層の構成材料とは異なる金属材料からなる別の金属層を成膜する成膜工程を行うとともに、上記熱処理工程は、上記カーボン面側金属層および上記シリコン面側金属層上にそれぞれ上記別の金属層を成膜した後に行うことが好ましい。
【0026】
これにより、上記カーボン面側金属層側の多層金属構造および上記シリコン面側金属層側の多層金属構造に対する熱処理を一括して行うことができる。この熱処理によって、カーボン面側金属層と炭化シリコン半導体基板との界面にはオーミック接合が形成され、シリコン面側金属層と炭化シリコン半導体基板の表面との界面にはショットキ接合が形成される。それとともに、カーボン面側金属層とその表面上の他の金属層との界面およびシリコン面側金属層とその表面上の他の金属層との界面の密着性も高めることができる。
【0027】
【発明の実施の形態】
以下では、この発明の実施の形態を、添付図面を参照して詳細に説明する。
図1は、この発明の一実施形態に係る半導体装置の構造を図解的に示す断面図である。この半導体装置は、たとえば、ショットキバリアダイオード(Schottky Barrier Diode)であって、半導体基板として、たとえば、面方位が{0001}でオフアングルが8°のN型SiC半導体基板(たとえば4H−SiCエピウエハ)1が使用されており、このSiC半導体基板1には、ボロンのインプランテーションおよび比較的低温のアニール(約1000℃)によるエッジターミネーション15が形成されている。
【0028】
SiC半導体基板1は、一方表面がシリコン面11であり、他方表面がカーボン面12である。
シリコン面11側には、厚さが10μm程度でキャリア濃度が4.0×1015/cm3〜8.0×1015/cm3のN型SiC半導体エピタキシャル層10が形成されている。これにより、シリコン面11側は、SiC半導体基板1内のキャリア濃度が相対的にカーボン面12側よりも低くなっており、カーボン面12側はSiC半導体基板1内のキャリア濃度が相対的にシリコン面11側よりも高くなっている。具体的には、シリコン面11側のキャリア濃度は、1015〜1016/cm3の範囲内になり、カーボン面12側のキャリア濃度は、1018〜1019/cm3の範囲内になる。
【0029】
シリコン面11側には、表面モリブデン金属層3(シリコン面側金属層)が形成されている。この表面モリブデン金属層3は、シリコン面11の所定領域(エッジターミネーション15で囲まれた領域)を被覆しており、表面モリブデン金属層3と表面モリブデン金属層3が接触しているシリコン面11との界面には、ショットキ接合が形成されている。
また、モリブデン金属層3の表面には、表面電極として、モリブデン金属以外の金属で形成された表面金属層5が形成されている。表面金属層5は、表面モリブデン金属層3と良好な密着性を有する金属で形成されている。
【0030】
たとえば、外部電極から延びるアルミニウム(Al)ワイヤと表面モリブデン金属層3側とがワイヤボンディングされる場合、表面金属層5は、たとえばアルミニウム(Al)やアルミニウムおよびシリコンの合金(Al−Si)若しくはアルミニウム、シリコンおよび銅の合金(Al−Si−Cu)等(アルミニウムに対して良好な密着性を示す金属)で形成されるのが好ましい。これにより、表面モリブデン金属層3およびAlワイヤは、表面金属層5を介して良好に電気接続されることになる。
【0031】
一方、カーボン面12側には、裏面モリブデン金属層2(カーボン面側金属層)が形成されている。裏面モリブデン金属層2は、カーボン面12全体を被覆しており、裏面モリブデン金属層2と裏面モリブデン金属層2が接触しているカーボン面12との界面には、オーミック接合が形成されている。
また、裏面モリブデン金属層2の表面には、裏面電極として、モリブデン金属以外の金属で形成された裏面金属層4が形成されている。裏面金属層4は、裏面モリブデン金属層2と良好な密着性を有する金属で形成されている。
【0032】
たとえば、配線基板に形成された銅(Cu)配線と裏面モリブデン金属層2側とが接続される場合、この裏面金属層4は、たとえば金(Au)や銀(Ag)等(銅との密着性が良い金属)で形成されるのが好ましい。これにより、裏面モリブデン金属層2およびCu配線は、裏面金属層4を介して良好に電気接続されることになる。
図2は、上記の構成のショットキバリアダイオードの製造工程を工程順に示す図解的な断面図であり、図3は、その製造工程を示すフローチャートである。
【0033】
図2(a)および図3のステップS1に示すように、まず、シリコン面11側に形成されたエピタキシャル層10を有するSiC半導体基板1(エッジターミネーション15の形成後のもの)のシリコン面11上にRCA等の酸洗浄後、希フッ酸洗浄して、表面モリブデン金属層3が成膜される(ステップS1)。この表面モリブデン金属層3は、モリブデンターゲットにアルゴンイオンを衝突させることによるスパッタ法により成膜される。アルゴンガス導入前のスパッタチャンバ内の真空度は、たとえば10-3〜10-4Paとされる。
【0034】
表面モリブデン金属層3の成膜処理が終了すると、図2(b)および図3のステップS2に示すように、表面モリブデン金属層3の表面にモリブデン以外の金属からなる金属層がスパッタ法によって成膜されて(ステップS2)、表面金属層5が形成される。この表面金属層5の成膜(ステップS2)は、表面モリブデン金属層3の成膜(ステップS1)が行われた処理チャンバと同じ処理チャンバで、チャンバ内を大気状態にせず高真空状態のままターゲットを交換して実行される、いわゆる連続スパッタ処理で行われる。このとき、連続スパッタせずに一度大気状態にするとI−V特性が悪くなるおそれがある(順方向立ち上がり電圧VFが高くなる等)。
【0035】
次に、図2(c)および図3のステップS3に示すように、表面モリブデン金属層3および表面金属層5のパターニングを行うために、レジスト6の塗布や露光処理などによるフォトリソグラフィ処理が実行される(ステップS3)。フォトリソグラフィ処理の終了後、図2(d)および図3のステップS4に示すように、表面モリブデン金属層3および表面金属層5が、レジスト6をマスクとして一括してエッチングすることにより、エッジターミネーション15によって囲まれた領域にパターニングされた後(ステップS4)、レジスト6が除去される。
【0036】
この後、希フッ酸洗浄後、図2(e)および図3のステップS5に示すように、裏面モリブデン金属層2が、スパッタ法によってSiC半導体基板1のカーボン面12に成膜される(ステップS5)。このとき、裏面モリブデン金属層2とカーボン面12との界面が良好なオーミック接合となるように、スパッタ時の順方向電圧をかける前に、逆方向電圧をかける逆スパッタを行うことが好ましい。これにより、SiC半導体基板1のカーボン面12表面にアルゴンイオンが照射されて、カーボン面12上の不所望な酸化膜が取り除かれる。
【0037】
裏面モリブデン金属層2の成膜処理が終了すると、図2(f)および図3のステップS6に示すように、裏面モリブデン金属層2の表面にモリブデン以外の金属からなる金属層がスパッタ法によって成膜されて(ステップS6)、裏面金属層4が形成される。この裏面金属層4の成膜は、裏面モリブデン金属層2の成膜(ステップS5)が行われた処理チャンバと同じ処理チャンバで、チャンバ内を大気状態にせず高真空状態のままターゲットを交換して実行される、いわゆる連続スパッタ処理で行われる。このとき、連続スパッタせずに、一度大気状態にすると、I−V特性が悪くなるおそれがある(順方向立ち上がり電圧VFが高くなる等)。
【0038】
このようにして、表面モリブデン金属層3および表面金属層5がSiC半導体基板1のシリコン面11側に積層されて形成され、裏面モリブデン金属層2および裏面金属層4がSiC半導体基板1のカーボン面12側に積層されて形成されてから、たとえば、400℃、20分間の熱処理が実行される(ステップS7)。この1回の熱処理により、シリコン面11とシリコン面11に形成された表面モリブデン金属層3との界面には良好なショットキ接合が形成されるとともに、表面モリブデン金属層3と表面金属層5との界面の密着力が高められる。それと同時に、カーボン面12とカーボン面12に形成された裏面モリブデン金属層2との界面には良好なオーミック接合が形成されるとともに、裏面モリブデン金属層2と裏面金属層4との界面の密着力が高められる。
【0039】
すなわち、シリコン面にショットキ接合する金属とカーボン面にオーミック接合する金属とをモリブデンに統一したことによって、2つのモリブデン金属層2,3および2つの金属層4,5に関する熱処理を一括して行うことができる。これにより、ショットキバリアダイオードの製造工程を著しく短縮できる。
熱処理温度は300℃〜500℃の温度範囲内(たとえば、350℃〜450℃)とされる。これにより、従来、Ni金属層を使用していた場合に必要であった1000℃の熱処理よりもはるかに低温の処理で足りるので、製造工程中の熱処理温度によって、ショットキバリアダイオードの動作特性に悪影響が及ぶおそれがなく、製造歩留まりを改善することができる。
【0040】
ここで、たとえば300℃以下の温度で熱処理を行えば、カーボン面12とカーボン面12に接触して形成された裏面モリブデン金属層2との界面では良好なオーミック接合を形成することができず、さらに、製造工程の時間が長くなってしまい、製造効率の低下を招く。また、500℃以上の温度で熱処理を行えば、シリコン面11とシリコン面11に接触して形成された表面モリブデン金属層3との界面のショットキ接合がオーミック接合になってしまう。そのため、300℃〜500℃の温度範囲内で熱処理を行えば、製造工程の時間が長くなるおそれもなく、カーボン面12とカーボン面12に接触して形成された裏面モリブデン金属層2との界面には良好なオーミック接合を形成することができる。同時に、シリコン面11とシリコン面11に接触して形成された表面モリブデン金属層3との界面には、良好なショットキ接合を形成することができる。
【0041】
シリコン面11とシリコン面11に接触して形成された表面モリブデン金属層3との界面のショットキ接合がオーミック接合になる温度の上限は500℃であるので、350℃〜450℃の温度範囲内で熱処理工程が行われることがより好ましい。
このようにして製造されたショットキバリアダイオードは、逆方向降伏電圧が600V〜1000Vとなり、さらに、順方向立ち上がり電圧が1.3V/1Aとなって、良好な動作特性を示す。これにより、SiC半導体基板1の両面にモリブデン金属層2,3を共通に使用して製造工程の短縮を図っても、充分に実用にたえるショットキバリアダイオードを製造することができる。
【0042】
同様の特性のショットキバリアダイオードは、モリブデン(Mo)の代わりに、チタン(Ti)、クロム(Cr)、マンガン(Mn)、ジルコニウム(Zr)、タンタル(Ta)もしくはタングステン(W)、またはこれらから選択される2つ以上の金属の合金を、オーミック接合およびショットキ接合の形成のための金属層2,3の材料として共通に用いても得ることができる。モリブデンの場合も同様であるが、これらの金属は、SiCと次のような化学反応式に従う反応を示す。
【0043】
SiC+M → MxSiy+Mmn
ただし、Mは金属を表わす。x,y,m,nは自然数である。
すなわち、上記のような金属は、SiCの中のSiおよびCの両方と反応し、その結果、SiCとの界面にオーミック接合を形成し易い。
これに対して、鉄(Fe)、ニッケル(Ni)、銅(Cu)および鉛(Pb)などの金属は、
SiC+M → MxSiy+C
のような反応となり、SiC中のCとのみ反応する。また、アルミニウム(Al)などは、
SiC+M → Mmn +Si
のような反応となり、SiC中のSiとのみ反応する。
【0044】
つまり、鉄、ニッケル、銅、鉛およびアルミニウムなどの金属は、SiC中のCまたはSiのいずれかとだけ反応するので、SiCとの界面にオーミック接合を形成しにくい。
モリブデン、チタン、クロム、マンガン、ジルコニウム、タンタルおよびタングステンは、それらの金属の珪化物の生成自由エネルギー(ギブスの生成自由エネルギーΔG)が零未満(負の値)であり、かつ、それらの金属の炭化物の生成自由エネルギーも零未満である。生成自由エネルギーは、小さいほど生成化学反応が生じやすく、負の値の場合には化学反応が自発的に進み、正の値の場合には、その生成物を生成するための化学反応を進行させるために、外部からエネルギーを与える必要がある。
【0045】
したがって、珪化物の生成自由エネルギーおよび炭化物の生成自由エネルギーがいずれも負の値となる上記の金属群は、SiC中のSiおよびCの両方と容易に反応し、良好なオーミック接合を形成する物質であると言える。
図4は、モリブデン、チタンおよびニッケルの珪化物の生成自由エネルギーを示している。この図4から、モリブデン、チタンおよびニッケルは、400℃〜1000℃の温度範囲において、いずれも珪化物の生成自由エネルギーが負の値をとることがわかる。
【0046】
図5は、モリブデン、チタン、ニッケルおよびアルミニウムについて、それらの炭化物の生成自由エネルギーを示した図である。この図5から、アルミニウム、モリブデンおよびチタンは、400℃〜1000℃の温度範囲において、炭化物の生成自由エネルギーが負の値をとることがわかる。これに対して、ニッケルの炭化物であるNi3Cの生成自由エネルギーは、400℃〜1000℃の温度範囲において正の値をとる。このことから、ニッケルの金属膜をSiC半導体基板の表面に形成しても、良好なオーミック接合を得にくいことが理解される。
【0047】
また、図4には現れていないが、アルミニウムは、Siと反応して珪化物を生成せず、それゆえ、珪化物の生成自由エネルギーは、図4に示すことができないほど大きな値である。よって、アルミニウムの金属層をSiC半導体基板表面に形成しても、やはり良好なオーミック接合を得ることができない。
SiC半導体基板の表面に良好なオーミック接合を形成するためには、炭化物および珪化物の生成自由エネルギーがいずれも低いほどよいから、モリブデンよりもチタンを用いた方が良好なオーミック接合を形成できる。
【0048】
また、上記の図4および図5は、非特許文献1の記述に基づいて作成したものであるが、この非特許文献1の記載によれば、ジルコニウムは、チタンよりもさらに、珪化物および炭化物の生成自由エネルギーが低い。したがって、チタンよりもジルコニウムを用いた方がさらに良好なオーミック接合を形成できると考えられる。
本願の発明者は、SiC半導体基板1の両面にモリブデン金属層2,3を接合させて作製したショットキバリアダイオードに関し、シリコン面およびカーボン面と金属層2,3との界面を、透過型電子顕微鏡(Transmission Electron Microscope:TEM)で観察した。
【0049】
その結果、カーボン面12においては、SiC結晶界面に周期性のある結晶構造を維持した準結晶と考えられる厚さ約30Åの領域ができていることを確認した。すなわち、SiC半導体基板1の表面にモリブデン金属が十分に拡散し、良好なオーミック接合が得られていることが確認された。
一方、シリコン面11においては、モリブデン金属層3とSiC半導体基板1との界面に、厚さ約10Åの非結晶合金領域が形成されていることが確認された。これにより、シリコン面においては、良好なショットキ接合が形成されていると言える。
【0050】
さらに本願発明者は、シリコン面11とモリブデン金属層3の界面にある非結晶合金領域をエネルギー分散型X線分光法(Energy Disperse X-ray:EDX)により分析している。その分析結果によれば、非結晶合金領域には酸素原子が含まれていることが確認されている。
同様に、本願発明者は、カーボン面12とモリブデン金属層2との間の界面のEDX分析を行っており、その結果から、準結晶を形成していると思われるSiC/Mo拡散領域において酸素原子が存在することが確認されている。
【0051】
このように、SiC半導体基板1のカーボン面12におけるオーミック接合部にも酸素原子が存在しているのは、空気中で洗浄処理等を行った結果であると考えられるが、それでもなお、上記実施形態のショットキバリアダイオードは、良好な特性を示すことが確認されている。
すなわち、図6には、上記ショットキバリアダイオードにおける順方向電圧VFに対する順方向電流IFの関係が示されているが、曲線L1で示す従来のSiCショットキバリアダイオード(オーミック電極にNi、ショットキ電極にTiを用いたもの)に比較して、モリブデン金属層2,3をカーボン面12およびシリコン面11に共通に適用した上記の実施形態に係るSiCショットキバリアダイオードでは、曲線L2に示すように、順方向電流の良好な立ち上がり特性が得られた。すなわち、順方向立ち上がり電圧VFを低くすることができた。
【0052】
さらに、SiC半導体基板のカーボン面およびシリコン面にチタンおよびモリブデンの合金(Ti−Mo)からなる金属層を適用した場合には、曲線L3で示すように、モリブデン金属層を用いた場合よりもさらに良好な順方向立ち上がり特性が得られた。
なお、曲線L0は、Si半導体基板を用いたショットキバリアダイオードの特性を示す。
【0053】
また、図7には、SiCショットキバリアダイオードのオン抵抗特性が示されている。曲線L11は、シリコン半導体デバイスにおけるオン抵抗の限界値を示し、曲線L12は、4H−SiC半導体デバイスにおけるオン抵抗の限界値を示している。
モリブデン金属層をSiC半導体基板のカーボン面およびシリコン面に形成した上記実施形態のショットキバリアダイオードは、ポイントP1で示すように、極めて低いオン抵抗を示した。また、SiC半導体基板の両面にチタン金属層を適用すれば、領域Aの付近のオン抵抗特性が得られると期待される。
なお、従来品(オーミック電極にNiを用い、ショットキ電極にTiを用いたもの)のオン抵抗特性は、ポイントP10で示されている。
【0054】
図8は、SiC半導体基板の両面にチタン金属層を形成してショットキバリアダイオードを作成する場合の構造例を示す図解的な断面図である。この構造例では、SiC半導体基板1の両面のチタン金属層の表面にモリブデン金属層がそれぞれ形成され、ショットキ電極側には、モリブデン金属層上にアルミニウムワイヤとの接着性に優れるAl−Si合金層が形成されている。また、オーミック電極側のモリブデン金属層上には、金(Au)、銀(Ag)または金および銀の合金(Au−Ag)からなる金属層が形成されていて、リードフレーム等への良好なダイボンディングができるようになっている。
【0055】
以上、この発明の一実施形態について説明したが、この発明は他の形態で実施することもできる。たとえば、上記の実施形態では、SiC半導体基板の両面にモリブデン等からなる金属層を形成してショットキバリアダイオードを構成する例について説明したが、この発明は、SiC半導体基板を用いた接合型電界効果トランジスタ(Junction field effect transistor)や、MOS電界効果トランジスタ(MOSFET)や、集積回路素子のように、SiC半導体基板の表面にオーミック接合する電極(ソース電極、ドレイン電極など)を設ける必要のある任意のSiC半導体デバイスに適用することができる。
【0056】
また、上記の実施形態では、N型SiC半導体基板を用いる例について説明したが、P型SiC半導体基板が用いられる場合も同様にして、ショットキバリアダイオード等のSiC半導体デバイスを作製することができる
【0057】
その他、特許請求の範囲に記載された事項の範囲で種々の変更を施すことが可能である。
【図面の簡単な説明】
【図1】この発明の一実施形態にかかる半導体装置の構造を図解的に示す断面図である。
【図2】この発明の一実施形態にかかるショットキバリアダイオードの製造工程を工程順に示す図解図である。
【図3】この発明の一実施形態にかかるショットキバリアダイオードの製造工程を工程順に示すフローチャートである。
【図4】珪化物の生成自由エネルギーを示す図である。
【図5】炭化物の生成自由エネルギーを示す図である。
【図6】ショットキバリアダイオードの順方向電圧対順方向電流特性を示す図である。
【図7】ショットキバリアダイオードのオン抵抗特性を示す図である。
【図8】炭化シリコン半導体基板の両面にチタン金属層を形成したショットキバリアダイオードの構造例を示す図解的な断面図である。
【図9】従来のショットキバリアダイオードの製造工程を工程順に示す図解図である。
【図10】従来のショットキバリアダイオードの製造工程を工程順に示すフローチャートである。
【符号の説明】
1 炭化シリコン半導体基板
2 裏面モリブデン金属層
3 表面モリブデン金属層
4 裏面金属層
5 表面金属層
11 シリコン面
12 カーボン面
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a semiconductor device such as a Schottky barrier diode using a silicon carbide semiconductor substrate and a manufacturing method thereof.
[0002]
[Prior art]
The structure of a Schottky barrier diode using a silicon carbide (SiC) semiconductor substrate is as shown in FIG. SiC semiconductor substrate 100 has a silicon surface 110 on one surface and a carbon surface 120 on the other surface. A SiC epitaxial layer 101 is formed on the silicon surface 110 side.
[0003]
For example, a titanium (Ti) metal layer 30 is formed on the silicon surface 110, and a Schottky junction is formed at the interface between the silicon surface 110 and the Ti metal layer 30. Also, for example, an Al surface electrode 50 is formed on the surface of the Ti metal layer 30 in order to ensure good connectivity with a metal wire such as aluminum (Al) for connection with an external electrode. Yes.
On the other hand, for example, a nickel (Ni) metal layer 20 is formed on the carbon surface 120, and an ohmic junction is formed at the interface between the carbon surface 120 and the Ni metal layer 20. Further, for example, a silver (Ag) back electrode 40 is formed on the surface of the Ni metal layer 20 in order to satisfactorily connect the Schottky barrier diode onto an external substrate having copper (Cu) wiring, for example.
[0004]
In manufacturing the Schottky barrier diode, first, as shown in steps T1 and T2 of FIG. 9A and FIG. 10, a Ni metal layer is formed on the carbon surface 120 of the SiC semiconductor substrate 100 having the epitaxial layer 101 on the silicon surface 110. 20 is deposited (step T1). Then, in order to form a good ohmic junction at the interface between the carbon surface 120 and the Ni metal layer 20, the Ni metal layer 20 is heat-treated at 1000 ° C. for 20 minutes (step T2).
[0005]
Next, as shown in step T3 of FIG. 9B and FIG. 10, the Ti metal layer 30 is formed on the silicon surface 110 of the SiC semiconductor substrate 100 (step T3). Thereafter, as shown in steps T4 and T5 of FIG. 9C and FIG. 10, after the resist 60 is applied to the surface of the Ti metal layer 30 and patterning is performed (step T4), the Ti metal layer 30 is etched. (Step T5).
Then, after the resist 60 is removed, in order to form a good Schottky junction with the SiC semiconductor substrate 100, as shown in step T6 of FIG. 9D and FIG. 30 heat treatment is performed (step T6). Thereafter, the Al surface electrode 50 and the Ag back electrode 40 are formed on the surfaces of the Ti metal layer 30 and the Ni metal layer, respectively (step T7), and the Schottky barrier diode shown in FIG. 9E is formed.
[0006]
[Patent Document 1]
JP 2000-164528 A
[Non-Patent Document 1]
Shigeyuki Somiya and Yoshizo Inomata, “New Material Series Silicon Carbide Ceramics”, Semiconductor Device Research and Development Department, ROHM Co., Ltd., Uchida Otsukuru, September 15, 1988, p. 177-182
[0007]
[Problems to be solved by the invention]
As described above, the Ni metal layer 20 and the Ti metal layer 30 are individually formed during the manufacturing process (steps T1 and T3) and individually heat-treated (steps T2 and T6). Therefore, since at least two heat treatments are required, there is a problem that it is difficult to shorten the manufacturing process.
Further, since the Ni metal layer 20 is used as an ohmic electrode, the Ni metal layer 20 and the carbon surface of the SiC semiconductor substrate 1 are not subjected to heat treatment at a high temperature of about 1000 ° C. as shown in Step T2 of FIG. A good ohmic junction cannot be formed at the interface with 120. Therefore, there is a possibility that the operating characteristics of the semiconductor device may be adversely affected by the heat treatment during the manufacturing process, and there is a problem that the manufacturing yield is poor.
[0008]
Accordingly, an object of the present invention is to provide a semiconductor device and a method for manufacturing the same that can shorten the manufacturing process.
Another object of the present invention is to provide a semiconductor device and a method for manufacturing the semiconductor device in which the operating characteristics are not adversely affected by the heat treatment during the manufacturing process.
[0009]
[Means for Solving the Problems and Effects of the Invention]
  In order to achieve the above object, the invention according to claim 1 provides:Having a silicon surface (11) and a carbon surface (12)Silicon carbide semiconductor substrate (1) and the silicon carbide semiconductor substrateCarbon aboveOhmic joined to the surface,Alloy of molybdenum or at least one metal selected from the group comprising molybdenum, titanium, chromium, manganese, zirconium, tantalum and tungstenAnd an ohmic metal layer (2).
[0010]
  The numbers in parentheses indicate corresponding components in the embodiments described later. The same applies hereinafter.
  According to this configuration,An ohmic metal layer made of molybdenum or an alloy of molybdenum and at least one metal selected from the group including titanium, chromium, manganese, zirconium, tantalum, and tungsten, in ohmic contact with the carbon surface of the silicon carbide semiconductor substrate. It is formed. The above metal materials areThe free energy of formation of silicide and the free energy of formation of carbideIn addition, even at the temperature at the time of heat treatment for bringing the ohmic metal layer into ohmic contact with the carbon surface of the silicon carbide semiconductor substrate,Both negative valuesThe Therefore, a good ohmic junction can be formed. Moreover,The metal material as described above is subjected to heat treatment at a relatively low temperature (for example, 300 ° C. to 500 ° C., preferably a temperature equal to or higher than the temperature of the silicon carbide semiconductor substrate during operation of the semiconductor device). A good ohmic junction is formed at the interface. Therefore, it is possible to eliminate the adverse effect on the operating characteristics due to the heat treatment.
[0012]
The invention according to claim 2 is the above-mentioned silicon carbide semiconductor substrate.carbonThe carrier concentration in the semiconductor layer (1) on the surface side is 10 18 -10 19 / CmThree ofClaims that fall within the scope1It is a semiconductor device of description.
[0013]
  According to this configuration, the ohmic metal layer is bonded to the surface of the silicon carbide semiconductor substrate with a low resistance because the carrier concentration of the semiconductor layer in contact with the ohmic metal layer is sufficiently high. Thereby, a favorable ohmic junction can be formed.
  Claim3The described invention further includes a multilayer metal structure (2, 4) in which another metal layer (4) made of a metal material different from the ohmic metal layer is formed on the surface of the ohmic metal layer. 1.Or 2It is a semiconductor device of description.
[0014]
  If a metal material having good adhesion to a metal wire (bonding wire) such as aluminum or gold is used as the other metal layer, the element can be externally connected.
  For example, when the semiconductor device is mounted on a package provided with an external connection electrode (external electrode), the external electrode and the ohmic metal layer can be satisfactorily connected using a metal wire or a lead frame. For example, when the metal wire connected to the external electrode is an aluminum wire, the ohmic metal layerUpIt is preferable to form a metal layer of aluminum (Al), an alloy of aluminum and silicon (Al / Si), or an alloy of aluminum, silicon and copper (Al-Si-Cu). When the external electrode and the ohmic metal layer are directly connected, that is, for example, when the ohmic metal layer side is die-bonded to the lead frame, for example, silver (Au) or gold (on the surface of the ohmic metal layer) It is preferable to form a metal layer of Ag). Thereby, for example, the ohmic metal layer can be connected to the external substrate made of copper (Cu) wiring formed on the external substrate with good adhesion.
[0015]
  Two or more metal layers may be provided on the surface of the ohmic metal layer.
For example,An example outside the scope of the present invention,Ohmic metal layerTheTitanium metal layerWhen configuring withAlternatively, a multilayer metal structure in which a molybdenum metal layer is laminated on the titanium metal layer and an aluminum metal layer or an Al—Si alloy metal layer is laminated on the molybdenum metal layer may be used. In other words, aluminum and Al—Si alloy have not very good adhesion to the titanium metal layer, but by interposing the molybdenum metal layer between them, a good adhesion state can be obtained at the interface between each metal layer, and reliability A highly reliable semiconductor device can be manufactured.
[0016]
  Claim4The invention described is the above-described silicon carbide semiconductor substrate.carbonsurfaceSideThe carrier concentration in the first semiconductor layer (1) is that of the silicon carbide semiconductor substrate.SiliconSurface (11)SideHigher than the carrier concentration in the second semiconductor layer (10),siliconA Schottky metal layer (3) made of the same material as that of the ohmic metal layer, which is Schottky bonded to the surface, is further included.3A semiconductor device according to any one of the above.
[0017]
With this configuration, a SiC semiconductor Schottky barrier diode can be obtained. Since metal layers of the same metal material are formed on both sides of the silicon carbide semiconductor substrate, even if one metal layer is formed after the other metal layer is formed, one metal layer is contaminated. Absent.
In addition, the metal materials constituting the ohmic metal layer and the Schottky metal layer are both metal materials in which the free energy of formation of silicide and the free energy of formation of carbide have negative values. An ohmic junction can be formed. Therefore, when a relatively low temperature heat treatment is performed after forming the ohmic metal layer and the Schottky metal layer, the ohmic metal layer in contact with the first semiconductor layer having a relatively high carrier concentration is satisfactorily connected to the first semiconductor layer. The Schottky metal layer that is in contact with the second semiconductor layer having a relatively low carrier concentration forms a good Schottky junction with the second semiconductor layer. In this manner, a Schottky barrier diode having good characteristics can be manufactured by a single heat treatment at a relatively low temperature.
[0018]
  According to the experiment by the present inventor, it has been found that the Schottky barrier diode having the above configuration has a good breakdown voltage. In addition, since the metal layers of the same metal material are formed on both surfaces of the SiC semiconductor substrate, the heat treatment on both surfaces of the substrate can be combined at one time, so that the manufacturing process can be shortened.
  Claim5In the described invention, the carrier concentration of the first semiconductor layer is 10. 18 -10 19 // cmThree ofWithin the range, the carrier concentration of the second semiconductor layer is 10 15 -1016/ CmThree ofClaims that fall within the scope4It is a semiconductor device of description.
[0019]
  According to this configuration, an ohmic metal layer that satisfactorily ohmic-joins with the first semiconductor layer can be formed, and a Schottky metal layer that satisfactorily Schottky-joins with the second semiconductor layer can be formed.
  Claim6The described inventionHaving a silicon surface (11) and a carbon surface (12)Of silicon carbide semiconductor substrate (1)To contact the carbon surface,The carbon surface side made of molybdenum or made of an alloy of molybdenum and at least one metal selected from the group comprising titanium, chromium, manganese, zirconium, tantalum and tungstenDeposit metal layer (2)Carbon surface side metal layerFilm formation process and thisCarbon surface side metal layerAfter the film formation process,Carbon sideOn the metal layerPredetermined temperatureHeat treatment of the aboveCarbon sideOf the metal layer and the silicon carbide semiconductor substrate.Carbon aboveA heat treatment step for forming an ohmic junction with the surfaceIncludeThis is a method for manufacturing a semiconductor device.
[0020]
  According to the present invention, the heat treatment of the silicon carbide semiconductor substrate is performed by heat treatment in a temperature range of relatively low temperature (300 ° C. to 500 ° C., preferably higher than the temperature of the silicon carbide semiconductor substrate during operation of the semiconductor device).carbonA metal layer (ohmic metal layer) that makes ohmic contact with the surface can be formed. Thereby, a silicon carbide semiconductor device having good characteristics can be manufactured..
[0021]
Claim7The described inventionThe silicon carbide substrate is the carbonThe carrier concentration in the first semiconductor layer (1) on the surface side isSiliconIt is higher than the carrier concentration in the second semiconductor layer (10) on the surface sideIs a thing,the aboveSilicon surfaceContactThe silicon surface side made of the same material as the carbon surface side metal layerDeposit metal layer (3)Silicon side metal layerFilm formation processThe heat treatment step further includes:the aboveCarbon surface side metal layerFilm formation process and aboveSilicon sideAfter the film formation process,Carbon sideMetal layer andSilicon sideMetal layer simultaneouslythe aboveBy heat treatment at a predetermined temperature, the aboveCarbon sideWhile forming an ohmic junction between the metal layer and the first semiconductor layer,Silicon sideForming a Schottky junction between the metal layer and the second semiconductor layer;WorkAboutIsIt is characterized byClaim 6A method for manufacturing a semiconductor device.
[0022]
  In addition,Silicon sideIf patterning of the metal layer is required,Silicon sideThe metal layer is deposited first, thenCarbon sideA metal layer may be formed.
  By this method, a Schottky barrier diode using a silicon carbide semiconductor substrate can be manufactured. In this case, in the first semiconductor layer having a relatively high carrier concentration by one heat treatment,Carbon surfaceOn the surface of the second semiconductor layer where the side metal layer can be ohmic-bonded and the carrier concentration is relatively lowSilicon sideThe metal layer can be Schottky bonded. In this way, since the heat treatment for forming the ohmic metal layer and the Schottky metal layer can be performed simultaneously, the manufacturing process can be shortened.
[0023]
  Claim8The invention described in the above is characterized in that the heat treatment step is a heat treatment step within a temperature range of 300 ° C to 500 ° C.6 or 7It is a manufacturing method of the semiconductor device of description.
  In this method, since the heat treatment is performed in a low temperature range of 300 ° C. to 500 ° C., the device characteristics are not deteriorated by the heat treatment.
  In addition, if heat treatment is performed at a temperature of 300 ° C. or less, there is a possibility that a good ohmic junction cannot be formed, and the time required for the heat treatment becomes long. Cause a decline. On the other hand, when heat treatment is performed at a temperature of 500 ° C. or higher, there is a possibility that the interface that should be Schottky bonded becomes ohmic bonding. Therefore, if heat treatment is performed within a temperature range of 300 ° C. to 500 ° C., there is no possibility that the manufacturing process takes a long time, and a good ohmic junction and Schottky junction can be formed.
[0025]
  The upper limit of the temperature at which the Schottky junction at the interface between the silicon carbide semiconductor substrate and the metal layer in contact with the silicon carbide semiconductor substrate becomes an ohmic junction is about 500 ° C., and therefore within a temperature range of 350 ° C. to 450 ° C. It is preferable that the heat treatment step is performed. As a result, there is no possibility that the operating characteristics of the semiconductor device will be affected by the heat treatment temperature during the manufacturing process, and the manufacturing yield can be improved.
  The aboveCarbon surface side metal layerAfter the film formation process,Carbon sideThis on the metal layerCarbon sideA film forming step of forming another metal layer made of a metal material different from the metal material constituting the metal layer is performed, andSilicon side metal layerAfter the film formation process,Silicon sideThis on the metal layerSilicon sideWhile performing the film-forming process which forms another metal layer which consists of metal materials different from the constituent material of a metal layer, the above-mentioned heat treatment process is the above-mentionedCarbon sideMetal layer and aboveSilicon sideIt is preferable to carry out after forming the above-mentioned separate metal layers on the metal layer.
[0026]
  This makes the aboveCarbon sideMulti-layer metal structure on the metal layer side and aboveSilicon sideHeat treatment for the multilayer metal structure on the metal layer side can be performed at once. By this heat treatment,Carbon sideAn ohmic junction is formed at the interface between the metal layer and the silicon carbide semiconductor substrate,Silicon sideA Schottky junction is formed at the interface between the metal layer and the surface of the silicon carbide semiconductor substrate. With that,Carbon sideThe interface between the metal layer and other metal layers on its surface, andSilicon sideThe adhesion at the interface between the metal layer and the other metal layer on the surface can also be improved.
[0027]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.
FIG. 1 is a sectional view schematically showing the structure of a semiconductor device according to an embodiment of the present invention. This semiconductor device is, for example, a Schottky Barrier Diode, and as a semiconductor substrate, for example, an N-type SiC semiconductor substrate having a plane orientation of {0001} and an off-angle of 8 ° (for example, 4H-SiC epiwafer) 1 is used, and an edge termination 15 is formed on the SiC semiconductor substrate 1 by boron implantation and annealing at a relatively low temperature (about 1000 ° C.).
[0028]
SiC semiconductor substrate 1 has a silicon surface 11 on one surface and a carbon surface 12 on the other surface.
On the silicon surface 11 side, the thickness is about 10 μm and the carrier concentration is 4.0 × 10.15/ CmThree~ 8.0 × 1015/ CmThreeN-type SiC semiconductor epitaxial layer 10 is formed. Thereby, on the silicon surface 11 side, the carrier concentration in the SiC semiconductor substrate 1 is relatively lower than that on the carbon surface 12 side, and on the carbon surface 12 side, the carrier concentration in the SiC semiconductor substrate 1 is relatively silicon. It is higher than the surface 11 side. Specifically, the carrier concentration on the silicon surface 11 side is 1015-1016/ CmThreeAnd the carrier concentration on the carbon surface 12 side is 1018-1019/ CmThreeWithin the range.
[0029]
  On the silicon surface 11 side, the surface molybdenum metal layer 3(Silicon surface side metal layer)Is formed. The surface molybdenum metal layer 3 covers a predetermined region (region surrounded by the edge termination 15) of the silicon surface 11, and the surface molybdenum metal layer 3 and the surface molybdenum metal layer 3 are in contact with the silicon surface 11 A Schottky junction is formed at the interface.
  A surface metal layer 5 made of a metal other than molybdenum metal is formed on the surface of the molybdenum metal layer 3 as a surface electrode. The surface metal layer 5 is formed of a metal having good adhesion to the surface molybdenum metal layer 3.
[0030]
For example, when the aluminum (Al) wire extending from the external electrode and the surface molybdenum metal layer 3 side are wire-bonded, the surface metal layer 5 is made of, for example, aluminum (Al), an alloy of aluminum and silicon (Al-Si) or aluminum It is preferably formed of an alloy of silicon and copper (Al—Si—Cu) or the like (metal showing good adhesion to aluminum). As a result, the surface molybdenum metal layer 3 and the Al wire are well electrically connected via the surface metal layer 5.
[0031]
  On the other hand, the back surface molybdenum metal layer 2 is formed on the carbon surface 12 side.(Carbon surface side metal layer)Is formed. The back surface molybdenum metal layer 2 covers the entire carbon surface 12, and an ohmic junction is formed at the interface between the back surface molybdenum metal layer 2 and the carbon surface 12 in contact with the back surface molybdenum metal layer 2.
  Further, on the surface of the back surface molybdenum metal layer 2, a back surface metal layer 4 made of a metal other than molybdenum metal is formed as a back surface electrode. The back surface metal layer 4 is formed of a metal having good adhesion to the back surface molybdenum metal layer 2.
[0032]
For example, when the copper (Cu) wiring formed on the wiring board is connected to the back surface molybdenum metal layer 2 side, the back surface metal layer 4 is made of, for example, gold (Au) or silver (Ag) (adhesion with copper). The metal is preferably made of a metal having good properties. Thereby, the back surface molybdenum metal layer 2 and the Cu wiring are well electrically connected via the back surface metal layer 4.
FIG. 2 is a schematic cross-sectional view showing the manufacturing process of the Schottky barrier diode having the above-described configuration in the order of steps, and FIG. 3 is a flowchart showing the manufacturing process.
[0033]
2A and 3, first, on the silicon surface 11 of the SiC semiconductor substrate 1 (after the formation of the edge termination 15) having the epitaxial layer 10 formed on the silicon surface 11 side. Then, after surface cleaning with RCA or the like, surface molybdenum metal layer 3 is formed by cleaning with dilute hydrofluoric acid (step S1). The surface molybdenum metal layer 3 is formed by sputtering by causing argon ions to collide with a molybdenum target. The degree of vacuum in the sputtering chamber before introducing argon gas is, for example, 10-3-10-FourPa.
[0034]
When the film formation of the surface molybdenum metal layer 3 is completed, a metal layer made of a metal other than molybdenum is formed on the surface of the surface molybdenum metal layer 3 by sputtering as shown in step S2 of FIG. 2B and FIG. Filming is performed (step S2), and the surface metal layer 5 is formed. The surface metal layer 5 is formed (step S2) in the same processing chamber as that in which the surface molybdenum metal layer 3 is formed (step S1). This is performed by so-called continuous sputtering processing performed by exchanging the target. At this time, there is a possibility that the IV characteristic will be deteriorated once the atmospheric state is reached without continuous sputtering (forward rising voltage VFEtc.).
[0035]
Next, as shown in step S3 of FIG. 2C and FIG. 3, in order to pattern the surface molybdenum metal layer 3 and the surface metal layer 5, a photolithography process such as application of a resist 6 or an exposure process is performed. (Step S3). After completion of the photolithography process, as shown in step S4 of FIG. 2D and FIG. 3, the surface molybdenum metal layer 3 and the surface metal layer 5 are etched together using the resist 6 as a mask, thereby performing edge termination. After patterning the region surrounded by 15 (step S4), the resist 6 is removed.
[0036]
Thereafter, after cleaning with dilute hydrofluoric acid, as shown in step S5 of FIG. 2 (e) and FIG. 3, the back surface molybdenum metal layer 2 is formed on the carbon surface 12 of the SiC semiconductor substrate 1 by sputtering (step). S5). At this time, it is preferable to perform reverse sputtering that applies a reverse voltage before applying a forward voltage at the time of sputtering so that the interface between the back surface molybdenum metal layer 2 and the carbon surface 12 is a good ohmic junction. Thereby, the surface of carbon surface 12 of SiC semiconductor substrate 1 is irradiated with argon ions, and an undesired oxide film on carbon surface 12 is removed.
[0037]
When the film formation of the back surface molybdenum metal layer 2 is completed, a metal layer made of a metal other than molybdenum is formed on the surface of the back surface molybdenum metal layer 2 by sputtering, as shown in step S6 of FIG. 2 (f) and FIG. Filmed (step S6), the back metal layer 4 is formed. The back surface metal layer 4 is formed in the same processing chamber as that in which the back surface molybdenum metal layer 2 is formed (step S5), and the target is exchanged while keeping the inside of the chamber in an atmosphere of high vacuum. This is performed by so-called continuous sputtering. At this time, once the atmospheric state is reached without continuous sputtering, the IV characteristics may be deteriorated (forward rising voltage VFEtc.).
[0038]
Thus, surface molybdenum metal layer 3 and surface metal layer 5 are formed by being laminated on the silicon surface 11 side of SiC semiconductor substrate 1, and back surface molybdenum metal layer 2 and back surface metal layer 4 are formed on the carbon surface of SiC semiconductor substrate 1. After being laminated on the 12th side, for example, heat treatment is performed at 400 ° C. for 20 minutes (step S7). By this one-time heat treatment, a good Schottky junction is formed at the interface between the silicon surface 11 and the surface molybdenum metal layer 3 formed on the silicon surface 11, and the surface molybdenum metal layer 3 and the surface metal layer 5 are bonded together. The adhesion of the interface is increased. At the same time, a good ohmic junction is formed at the interface between the carbon surface 12 and the back surface molybdenum metal layer 2 formed on the carbon surface 12, and the adhesion at the interface between the back surface molybdenum metal layer 2 and the back surface metal layer 4. Is increased.
[0039]
That is, heat treatment for the two molybdenum metal layers 2 and 3 and the two metal layers 4 and 5 is performed at once by unifying the metal that is Schottky-bonded to the silicon surface and the metal that is ohmic-bonded to the carbon surface into molybdenum. Can do. Thereby, the manufacturing process of a Schottky barrier diode can be remarkably shortened.
The heat treatment temperature is set within a temperature range of 300 ° C to 500 ° C (for example, 350 ° C to 450 ° C). As a result, the heat treatment at a temperature much lower than the heat treatment at 1000 ° C., which has been necessary in the case of using a Ni metal layer in the past, is sufficient, and the heat treatment temperature during the manufacturing process adversely affects the operating characteristics of the Schottky barrier diode. Manufacturing yield can be improved.
[0040]
Here, for example, if heat treatment is performed at a temperature of 300 ° C. or less, a good ohmic junction cannot be formed at the interface between the carbon surface 12 and the back surface molybdenum metal layer 2 formed in contact with the carbon surface 12, Furthermore, the manufacturing process takes a long time, resulting in a decrease in manufacturing efficiency. If heat treatment is performed at a temperature of 500 ° C. or higher, the Schottky junction at the interface between the silicon surface 11 and the surface molybdenum metal layer 3 formed in contact with the silicon surface 11 becomes an ohmic junction. Therefore, if the heat treatment is performed within a temperature range of 300 ° C. to 500 ° C., there is no possibility that the time of the manufacturing process becomes long, and the interface between the carbon surface 12 and the back surface molybdenum metal layer 2 formed in contact with the carbon surface 12. A good ohmic junction can be formed. At the same time, a good Schottky junction can be formed at the interface between the silicon surface 11 and the surface molybdenum metal layer 3 formed in contact with the silicon surface 11.
[0041]
Since the upper limit of the temperature at which the Schottky junction at the interface between the silicon surface 11 and the surface molybdenum metal layer 3 formed in contact with the silicon surface 11 becomes an ohmic junction is 500 ° C., the temperature range is 350 ° C. to 450 ° C. More preferably, a heat treatment step is performed.
The Schottky barrier diode manufactured in this way has a reverse breakdown voltage of 600 V to 1000 V and a forward rise voltage of 1.3 V / 1 A, and exhibits good operating characteristics. Thereby, even if the molybdenum metal layers 2 and 3 are commonly used on both surfaces of the SiC semiconductor substrate 1 and the manufacturing process is shortened, a Schottky barrier diode that can be sufficiently put into practical use can be manufactured.
[0042]
Schottky barrier diodes with similar characteristics are made of titanium (Ti), chromium (Cr), manganese (Mn), zirconium (Zr), tantalum (Ta) or tungsten (W) instead of molybdenum (Mo). An alloy of two or more selected metals can be used in common as the material of the metal layers 2 and 3 for forming an ohmic junction and a Schottky junction. The same applies to molybdenum, but these metals exhibit a reaction according to the following chemical reaction formula with SiC.
[0043]
SiC + M → MxSiy+ MmCn
However, M represents a metal. x, y, m, and n are natural numbers.
That is, the metal as described above reacts with both Si and C in SiC, and as a result, an ohmic junction is easily formed at the interface with SiC.
On the other hand, metals such as iron (Fe), nickel (Ni), copper (Cu) and lead (Pb)
SiC + M → MxSiy+ C
It reacts only with C in SiC. Aluminum (Al) etc.
SiC + M → MmCn+ Si
It reacts only with Si in SiC.
[0044]
That is, metals such as iron, nickel, copper, lead, and aluminum react only with either C or Si in SiC, so that it is difficult to form an ohmic junction at the interface with SiC.
Molybdenum, titanium, chromium, manganese, zirconium, tantalum, and tungsten have silicide free formation energy (Gibs formation free energy ΔG) of less than zero (negative value) and their metals. The free energy of formation of carbide is also less than zero. The smaller the free energy of formation, the easier the chemical reaction to occur. When the value is negative, the chemical reaction proceeds spontaneously. When the value is positive, the chemical reaction proceeds to generate the product. Therefore, it is necessary to give energy from the outside.
[0045]
Therefore, the above metal group in which the free energy of formation of silicide and the free energy of formation of carbide are both negative values easily reacts with both Si and C in SiC to form a good ohmic junction. It can be said that.
FIG. 4 shows the free energy of formation of silicides of molybdenum, titanium and nickel. FIG. 4 shows that molybdenum, titanium, and nickel all take negative values for the free energy of formation of silicide in the temperature range of 400 ° C. to 1000 ° C.
[0046]
FIG. 5 is a diagram showing the free energy of formation of carbides of molybdenum, titanium, nickel and aluminum. From FIG. 5, it can be seen that aluminum, molybdenum, and titanium have negative values for the free energy of formation of carbides in the temperature range of 400 ° C. to 1000 ° C. In contrast, Ni, which is a carbide of nickelThreeThe free energy of formation of C takes a positive value in the temperature range of 400 ° C to 1000 ° C. From this, it is understood that even if a nickel metal film is formed on the surface of the SiC semiconductor substrate, it is difficult to obtain a good ohmic junction.
[0047]
Although not appearing in FIG. 4, aluminum does not react with Si to form silicide, and therefore the free energy of formation of silicide is so large that it cannot be shown in FIG. 4. Therefore, even if an aluminum metal layer is formed on the surface of the SiC semiconductor substrate, a good ohmic junction cannot be obtained.
In order to form a good ohmic junction on the surface of the SiC semiconductor substrate, the lower the free energy of formation of carbides and silicides, the better. Therefore, a better ohmic junction can be formed using titanium than molybdenum.
[0048]
4 and FIG. 5 are prepared based on the description of Non-Patent Document 1. According to the description of Non-Patent Document 1, zirconium is further silicided and carbide than titanium. The free energy of formation is low. Therefore, it is considered that a better ohmic junction can be formed by using zirconium than titanium.
The inventor of the present application relates to a Schottky barrier diode fabricated by bonding molybdenum metal layers 2 and 3 to both surfaces of a SiC semiconductor substrate 1. The interface between the silicon surface and the carbon surface and the metal layers 2 and 3 is measured with a transmission electron microscope. Observation was performed with (Transmission Electron Microscope: TEM).
[0049]
As a result, on the carbon surface 12, it was confirmed that a region having a thickness of about 30 mm thought to be a quasicrystal maintaining a periodic crystal structure was formed at the SiC crystal interface. That is, it was confirmed that molybdenum metal was sufficiently diffused on the surface of the SiC semiconductor substrate 1 and a good ohmic junction was obtained.
On the other hand, on the silicon surface 11, it was confirmed that an amorphous alloy region having a thickness of about 10 mm was formed at the interface between the molybdenum metal layer 3 and the SiC semiconductor substrate 1. Thereby, it can be said that a good Schottky junction is formed on the silicon surface.
[0050]
Further, the inventor of the present application analyzes the amorphous alloy region at the interface between the silicon surface 11 and the molybdenum metal layer 3 by energy dispersive X-ray spectroscopy (Energy Disperse X-ray: EDX). According to the analysis result, it has been confirmed that the amorphous alloy region contains oxygen atoms.
Similarly, the inventor of the present application has conducted an EDX analysis of the interface between the carbon surface 12 and the molybdenum metal layer 2, and as a result, oxygen in the SiC / Mo diffusion region that seems to form a quasicrystal. It has been confirmed that atoms exist.
[0051]
Thus, it is considered that oxygen atoms are also present in the ohmic junction on the carbon surface 12 of the SiC semiconductor substrate 1 as a result of performing a cleaning process in the air. Forms of Schottky barrier diodes have been confirmed to exhibit good characteristics.
That is, FIG. 6 shows the forward voltage V in the Schottky barrier diode.FForward current IFIn comparison with the conventional SiC Schottky barrier diode (Ni using ohmic electrode and Ti using Schottky electrode) shown by curve L1, molybdenum metal layers 2 and 3 are bonded to carbon surface 12 and In the SiC Schottky barrier diode according to the above-described embodiment that is commonly applied to the silicon surface 11, a favorable rising characteristic of the forward current was obtained as shown by the curve L2. That is, the forward rising voltage VFWas able to be lowered.
[0052]
Further, when a metal layer made of an alloy of titanium and molybdenum (Ti-Mo) is applied to the carbon surface and the silicon surface of the SiC semiconductor substrate, as shown by a curve L3, the metal layer further includes a molybdenum metal layer. Good forward rise characteristics were obtained.
A curve L0 indicates the characteristics of a Schottky barrier diode using a Si semiconductor substrate.
[0053]
FIG. 7 shows the on-resistance characteristics of the SiC Schottky barrier diode. A curve L11 indicates a limit value of on-resistance in the silicon semiconductor device, and a curve L12 indicates a limit value of on-resistance in the 4H-SiC semiconductor device.
The Schottky barrier diode of the above embodiment in which the molybdenum metal layer was formed on the carbon surface and the silicon surface of the SiC semiconductor substrate showed extremely low on-resistance as indicated by point P1. Further, if a titanium metal layer is applied to both surfaces of the SiC semiconductor substrate, it is expected that an on-resistance characteristic near the region A can be obtained.
Note that the on-resistance characteristic of a conventional product (using Ni for the ohmic electrode and Ti for the Schottky electrode) is indicated by a point P10.
[0054]
FIG. 8 is a schematic cross-sectional view showing a structural example in the case where a Schottky barrier diode is formed by forming a titanium metal layer on both surfaces of a SiC semiconductor substrate. In this structural example, a molybdenum metal layer is formed on the surfaces of the titanium metal layers on both sides of the SiC semiconductor substrate 1, and on the Schottky electrode side, an Al—Si alloy layer having excellent adhesion to an aluminum wire on the molybdenum metal layer. Is formed. In addition, a metal layer made of gold (Au), silver (Ag), or an alloy of gold and silver (Au—Ag) is formed on the molybdenum metal layer on the ohmic electrode side, so that it is good for a lead frame or the like. Die bonding is possible.
[0055]
As mentioned above, although one Embodiment of this invention was described, this invention can also be implemented with another form. For example, in the above-described embodiment, an example in which a Schottky barrier diode is configured by forming a metal layer made of molybdenum or the like on both surfaces of a SiC semiconductor substrate has been described. However, the present invention relates to a junction field effect using a SiC semiconductor substrate. Arbitrary junction electrodes (source electrodes, drain electrodes, etc.) that require ohmic contact with the surface of the SiC semiconductor substrate, such as transistors (Junction field effect transistors), MOS field effect transistors (MOSFETs), and integrated circuit elements It can be applied to SiC semiconductor devices.
[0056]
  In the above embodiment, an example using an N-type SiC semiconductor substrate has been described. However, when a P-type SiC semiconductor substrate is used, a SiC semiconductor device such as a Schottky barrier diode can be manufactured in the same manner..
[0057]
In addition, various modifications can be made within the scope of the matters described in the claims.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view schematically showing the structure of a semiconductor device according to an embodiment of the present invention.
FIG. 2 is an illustrative view showing a manufacturing process of the Schottky barrier diode according to one embodiment of the present invention in the order of steps;
FIG. 3 is a flowchart showing manufacturing steps of the Schottky barrier diode according to one embodiment of the present invention in order of steps.
FIG. 4 is a diagram showing free energy of formation of silicide.
FIG. 5 is a diagram showing the free energy of formation of carbides.
FIG. 6 is a diagram showing forward voltage versus forward current characteristics of a Schottky barrier diode.
FIG. 7 is a graph showing on-resistance characteristics of a Schottky barrier diode.
FIG. 8 is a schematic sectional view showing a structural example of a Schottky barrier diode in which a titanium metal layer is formed on both surfaces of a silicon carbide semiconductor substrate.
FIG. 9 is an illustrative view showing a conventional Schottky barrier diode manufacturing process in order of process;
FIG. 10 is a flowchart showing a manufacturing process of a conventional Schottky barrier diode in order of processes.
[Explanation of symbols]
1 Silicon carbide semiconductor substrate
2 Molybdenum metal layer on the back side
3 Surface molybdenum metal layer
4 Back metal layer
5 Surface metal layer
11 Silicon surface
12 Carbon surface

Claims (8)

シリコン面およびカーボン面を有する炭化シリコン半導体基板と、
この炭化シリコン半導体基板の上記カーボン面にオーミック接合され、モリブデンからなるか、またはモリブデンとチタン、クロム、マンガン、ジルコニウム、タンタルおよびタングステンを含む群から選択される少なくとも1つの金属との合金からなるオーミック金属層とを含むことを特徴とする半導体装置。
A silicon carbide semiconductor substrate having a silicon surface and a carbon surface ;
An ohmic junction made of molybdenum or an alloy of molybdenum and at least one metal selected from the group including titanium, chromium, manganese, zirconium, tantalum and tungsten , ohmic-bonded to the carbon surface of the silicon carbide semiconductor substrate A semiconductor device comprising a metal layer.
上記炭化シリコン半導体基板の上記カーボン面側の半導体層におけるキャリア濃度が、10 18 〜10 19 /cm3の範囲内であることを特徴とする請求項記載の半導体装置。2. The semiconductor device according to claim 1 , wherein a carrier concentration in the semiconductor layer on the carbon surface side of the silicon carbide semiconductor substrate is in a range of 10 18 to 10 19 / cm 3 . 上記オーミック金属層の表面に、さらに、当該オーミック金属層とは異なる金属材料からなる他の金属層を成膜した多層金属構造を備えていることを特徴とする請求項1または2記載の半導体装置。 3. The semiconductor device according to claim 1, further comprising a multilayer metal structure in which another metal layer made of a metal material different from the ohmic metal layer is formed on the surface of the ohmic metal layer. . 上記炭化シリコン半導体基板の上記カーボン面側の第1半導体層におけるキャリア濃度が、当該炭化シリコン半導体基板の上記シリコン面側の第2半導体層におけるキャリア濃度よりも高く、
上記シリコン面にショットキ接合され、上記オーミック金属層と同じ材料からなるショットキ金属層をさらに含むことを特徴とする請求項1ないしのいずれかに記載の半導体装置。
The carrier concentration in the first semiconductor layer on the carbon surface side of the silicon carbide semiconductor substrate is higher than the carrier concentration in the second semiconductor layer on the silicon surface side of the silicon carbide semiconductor substrate,
The silicon surface is Schottky junction, the semiconductor device according to any one of claims 1 to 3, further comprising a Schottky metal layer of the same material as the ohmic metal layer.
上記第1半導体層のキャリア濃度が、10 18 〜10 19 /cm3の範囲内であり、
上記第2半導体層のキャリア濃度が、10 15 〜1016/cm3の範囲内であることを特徴とする請求項記載の半導体装置。
The carrier concentration of the first semiconductor layer is in the range of 10 18 to 10 19 / cm 3 ;
5. The semiconductor device according to claim 4 , wherein the carrier concentration of the second semiconductor layer is in a range of 10 15 to 10 16 / cm 3 .
シリコン面およびカーボン面を有する炭化シリコン半導体基板の上記カーボン面に接触するようにモリブデンからなるか、またはモリブデンとチタン、クロム、マンガン、ジルコニウム、タンタルおよびタングステンを含む群から選択される少なくとも1つの金属との合金からなるカーボン面側金属層を成膜するカーボン面側金属層成膜工程と、
このカーボン面側金属層成膜工程の後、上記カーボン面側金属層に所定温度の熱処理を施し、上記カーボン面側金属層と上記炭化シリコン半導体基板の上記カーボン面との間にオーミック接合を形成する熱処理工程とを含むことを特徴とする半導体装置の製造方法。
At least one selected from the group consisting of molybdenum or molybdenum and titanium, chromium, manganese, zirconium, tantalum and tungsten so as to contact the carbon surface of the silicon carbide semiconductor substrate having a silicon surface and a carbon surface A carbon surface side metal layer forming step of forming a carbon surface side metal layer made of an alloy with a metal ;
After the carbon surface-side metal layer forming step, forming an ohmic junction between the heat-treated at a predetermined temperature on the carbon surface-side metal layer, the carbon surface-side metal layer and the above carbon face of the silicon carbide semiconductor substrate A method for manufacturing a semiconductor device, comprising: a heat treatment step.
上記炭化シリコン基板は、上記カーボン面側の第1半導体層におけるキャリア濃度が、上記シリコン面側の第2半導体層におけるキャリア濃度よりも高いものであり
上記シリコン面に接触するように、上記カーボン面側金属層と同じ材料からなるシリコン面側金属層を成膜するシリコン面側金属層成膜工程をさらに含み、
上記熱処理工程は、上記カーボン面側金属層成膜工程および上記シリコン面側成膜工程の後、上記カーボン面側金属層およびシリコン面側金属層を同時に上記所定温度で熱処理することによって、上記カーボン面側金属層と上記第1半導体層との間にオーミック接合を形成するとともに、上記シリコン面側金属層と上記第2半導体層との間にショットキ接合を形成する工であることを特徴とする請求項6記載の半導体装置の製造方法。
The silicon carbide substrate, the carrier concentration in the first semiconductor layer of the carbon surface side are those higher than the carrier concentration of the second semiconductor layer of the silicon surface,
So as to be in contact with the silicon surface, further comprising a silicon surface-side metal layer forming step of forming a silicon surface-side metal layer made of the same material as the carbon surface-side metal layer,
The heat treatment step, after the carbon surface-side metal layer forming step and the silicon surface film forming step, by heat-treating the carbon surface-side metal layer and the silicon surface-side metal layer simultaneously at the predetermined temperature, the carbon wherein the to form the ohmic contact between the surface-side metal layer and the first semiconductor layer is higher Engineering form a Schottky junction between the silicon surface-side metal layer and the second semiconductor layer A method for manufacturing a semiconductor device according to claim 6 .
上記熱処理工程は、300℃〜500℃の温度範囲内で熱処理する工程であることを特徴とする請求項6または7記載の半導体装置の製造方法。8. The method of manufacturing a semiconductor device according to claim 6 , wherein the heat treatment step is a step of heat treatment within a temperature range of 300.degree. C. to 500.degree.
JP2003083667A 2002-03-28 2003-03-25 Semiconductor device and manufacturing method thereof Expired - Lifetime JP3890311B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003083667A JP3890311B2 (en) 2002-03-28 2003-03-25 Semiconductor device and manufacturing method thereof

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002092530 2002-03-28
JP2002335414 2002-11-19
JP2003083667A JP3890311B2 (en) 2002-03-28 2003-03-25 Semiconductor device and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2004221513A JP2004221513A (en) 2004-08-05
JP3890311B2 true JP3890311B2 (en) 2007-03-07

Family

ID=32912783

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003083667A Expired - Lifetime JP3890311B2 (en) 2002-03-28 2003-03-25 Semiconductor device and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP3890311B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008047159A1 (en) 2007-10-11 2009-04-16 Mitsubishi Electric Corp. A method of manufacturing a silicon carbide semiconductor device

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005093840A1 (en) 2004-03-26 2005-10-06 Central Research Institute Of Electric Power Industry Process for producing schottky junction type semiconductor device
US7394158B2 (en) 2004-10-21 2008-07-01 Siliconix Technology C.V. Solderable top metal for SiC device
US7812441B2 (en) 2004-10-21 2010-10-12 Siliconix Technology C.V. Schottky diode with improved surge capability
US9419092B2 (en) 2005-03-04 2016-08-16 Vishay-Siliconix Termination for SiC trench devices
US7834376B2 (en) 2005-03-04 2010-11-16 Siliconix Technology C. V. Power semiconductor switch
US8368165B2 (en) 2005-10-20 2013-02-05 Siliconix Technology C. V. Silicon carbide Schottky diode
JP4956783B2 (en) * 2006-01-26 2012-06-20 日産自動車株式会社 Method for manufacturing silicon carbide semiconductor device
JP2007220889A (en) 2006-02-16 2007-08-30 Central Res Inst Of Electric Power Ind Schottky junction semiconductor device and its manufacturing method
CN101506989B (en) * 2006-07-31 2014-02-19 威世-硅尼克斯 Molybdenum barrier metal for sic schottky diode and process of manufacture
JP5078314B2 (en) 2006-10-18 2012-11-21 ローム株式会社 Schottky barrier diode and manufacturing method thereof
CN101842878B (en) 2007-10-24 2012-05-23 松下电器产业株式会社 Semiconductor device and method for manufacturing the same
JP2009200278A (en) * 2008-02-22 2009-09-03 Mitsubishi Electric Corp METHOD FOR MANUFACTURING SiC SCHOTTKY BARRIER DIODE
JP2011171551A (en) * 2010-02-19 2011-09-01 Toyota Motor Corp Method of manufacturing semiconductor device
JP5598015B2 (en) * 2010-02-23 2014-10-01 株式会社デンソー Silicon carbide semiconductor device having Schottky barrier diode and method for manufacturing the same
JP2011142355A (en) * 2011-04-21 2011-07-21 Sumitomo Electric Ind Ltd Rectifying element
JP5419922B2 (en) * 2011-05-06 2014-02-19 ローム株式会社 Semiconductor device
JP2011166181A (en) * 2011-05-31 2011-08-25 Sumitomo Electric Ind Ltd Rectifying element and method of manufacturing the same
JP5709333B2 (en) * 2013-10-15 2015-04-30 ローム株式会社 Semiconductor device
JP6584879B2 (en) * 2015-09-11 2019-10-02 株式会社東芝 Semiconductor device
JP6584880B2 (en) * 2015-09-11 2019-10-02 株式会社東芝 Semiconductor device
JP6584881B2 (en) * 2015-09-11 2019-10-02 株式会社東芝 Semiconductor device
JP6584966B2 (en) * 2016-01-12 2019-10-02 株式会社東芝 Semiconductor device, semiconductor device manufacturing method, inverter circuit, drive device, vehicle, and elevator
KR102013515B1 (en) * 2018-01-17 2019-08-22 포항공과대학교 산학협력단 Ohmic contact structure and semiconductor device using the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008047159A1 (en) 2007-10-11 2009-04-16 Mitsubishi Electric Corp. A method of manufacturing a silicon carbide semiconductor device
US8377811B2 (en) 2007-10-11 2013-02-19 Mitsubishi Electric Corporation Method for manufacturing silicon carbide semiconductor device

Also Published As

Publication number Publication date
JP2004221513A (en) 2004-08-05

Similar Documents

Publication Publication Date Title
JP3890311B2 (en) Semiconductor device and manufacturing method thereof
US7745317B2 (en) Semiconductor device and method of manufacturing the same
JP3871607B2 (en) Semiconductor device and manufacturing method thereof
JP5449786B2 (en) Silicon carbide semiconductor device and method for manufacturing silicon carbide semiconductor device
WO2013146326A1 (en) Silicon carbide semiconductor device
JP4814533B2 (en) Semiconductor device and manufacturing method thereof
JP2006332358A (en) Silicon carbide semiconductor device and its manufacturing method
JP5369581B2 (en) Back electrode for semiconductor device, semiconductor device, and method for manufacturing back electrode for semiconductor device
CN112466752A (en) Silicon carbide semiconductor device and method for manufacturing silicon carbide semiconductor device
JP3339552B2 (en) Semiconductor device and manufacturing method thereof
US9269579B2 (en) Method for manufacturing silicon carbide semiconductor device
JP4091931B2 (en) SiC semiconductor device and method of manufacturing SiC semiconductor device
JPH0864800A (en) Silicon carbide semiconductor device
JP7283053B2 (en) Silicon carbide semiconductor device, silicon carbide semiconductor assembly, and method for manufacturing silicon carbide semiconductor device
JP4038498B2 (en) Semiconductor device and method for manufacturing semiconductor device
JP4087365B2 (en) Method for manufacturing SiC semiconductor device
JP3970142B2 (en) Silicon carbide ohmic electrode structure and semiconductor device
JP2017168676A (en) Silicon carbide semiconductor element and silicon carbide semiconductor element manufacturing method
JP6724444B2 (en) Silicon carbide semiconductor device and method for manufacturing silicon carbide semiconductor device
JP3823826B2 (en) Manufacturing method of semiconductor device
JP6776762B2 (en) Silicon carbide semiconductor device and its manufacturing method
JP2023120989A (en) Semiconductor device and method for manufacturing the same
JP3142592B2 (en) Alloy electrode forming method
JP2019140234A (en) Semiconductor device
JPS6179236A (en) Manufacture of semiconductor device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050218

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060628

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060704

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060901

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061128

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20061204

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 3890311

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101208

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111208

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121208

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131208

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term