JP3862976B2 - Display mechanism - Google Patents

Display mechanism Download PDF

Info

Publication number
JP3862976B2
JP3862976B2 JP2001232052A JP2001232052A JP3862976B2 JP 3862976 B2 JP3862976 B2 JP 3862976B2 JP 2001232052 A JP2001232052 A JP 2001232052A JP 2001232052 A JP2001232052 A JP 2001232052A JP 3862976 B2 JP3862976 B2 JP 3862976B2
Authority
JP
Japan
Prior art keywords
display
data
control
control mechanism
control command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2001232052A
Other languages
Japanese (ja)
Other versions
JP2003044025A (en
Inventor
欽也 丸子
光明 武田
茂樹 村竹
公彦 手塚
忠司 吉田
三洋 石上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2001232052A priority Critical patent/JP3862976B2/en
Publication of JP2003044025A publication Critical patent/JP2003044025A/en
Application granted granted Critical
Publication of JP3862976B2 publication Critical patent/JP3862976B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Description

【0001】
【発明の属する技術分野】
本発明は、表示制御方式の異なる2つの表示制御機構を備えた表示機構に関する。
【0002】
【従来の技術】
VGA(Video Graphics Array),XGA(eXtended Graphics Array),QUXGA(Quad-Ultra-XGA)など、表示制御方式の異なる様々な仕様の表示機構が存在する。一つのコンピュータシステムで表示制御方式の異なる複数の種類の表示機構を利用するには次のような方式が考えられる。
【0003】
図9に従来の表示機構の構成を示す。同図において、101はコンピュータ本体のシステムバスであり、このシステムバス101にコンピュータ本体のCPU103、メモリ105の他、表示制御方式が異なる第1の表示機構201および第2の表示機構301が接続されている。
【0004】
第1の表示機構201は、表示装置208に表示するデータを保持するフレームメモリ203と、このフレームメモリ203に表示データを書き込み、かつ読み出して表示装置208に表示させる制御を行う表示制御機構206と、この表示制御機構206をシステムバス101に接続するバス制御部205とを備える。一方、第2の表示機構301も同様に、フレームメモリ303、表示制御機構306およびバス制御部305で構成されている。
【0005】
第1の表示機構201に表示を行わせる場合は、システムバス101を通じて第1の表示機構201の表示方式に準拠した形式の表示データと制御コマンドが第1の表示機構201へ与えられる。第1の表示機構201は、バス制御部205を通じてシステムバス101から表示データと制御コマンドを取り込む。システムバス101から取り込まれた表示データと制御コマンドは表示制御機構206に与えられる。表示制御機構206は制御コマンドに従って、フレームメモリ203に指定された表示モードで表示データを書き込み、完成したイメージを読み出し、たとえばデジタル信号をアナログ信号に変換するなどして表示装置208に表示させる制御を行う。
【0006】
一方、第2の表示機構301に表示を行わせる場合も第1の表示機構201の場合と同様に、システムバス101を介して第2の表示機構301の表示方式に準拠した形式の表示データと制御コマンドが第2の表示機構301へ与えられる。そして第2の表示機構301の表示制御機構306が、当該制御コマンドに従ってフレームメモリ303に指定された表示モードで表示データを書き込み、完成したイメージを読み出し、たとえばデジタル信号をアナログ信号に変換するなどして表示装置308に表示させる制御を行う。
【0007】
【発明が解決しようとする課題】
このように、一つのコンピュータシステムで表示制御方式の異なる複数の種類の表示機構を利用するとなると、たとえば、一方の表示機構の表示方式がVGA、他方の表示機構の表示方式がQUXGAである場合のように、各表示機構の間で表示データの形式や制御コマンドの体系に互換性がない場合、使用する各表示機構を切り替える度にコンピュータ本体側から表示機構に与える表示データの形式および制御コマンドの体系を変更する必要があった。
【0008】
本発明は、このような課題を解決するためのもので、一方の表示制御機構の表示方式に準拠した形式の表示データを、当該一方の表示制御機構とは異なる表示方式を採用した他方の表示制御機構に表示させることのできる表示機構を提供することを目的とする。
【0009】
【課題を解決するための手段】
上記した目的を達成するために、この発明の表示機構は、コンピュータ本体のシステムバスに接続される表示機構において、フレームメモリと、前記コンピュータ本体のシステムバスより第1の表示方式に準拠した形式の表示データおよび制御コマンドを取り込み、当該制御コマンドに従って前記表示データを前記フレームメモリに書き込み、かつ読み出して表示装置に表示させる第1の表示制御機構と、前記コンピュータ本体のシステムバスより第2の表示方式の表示データおよび制御コマンドを受け取り、当該表示データおよび制御コマンドを前記第1の表示方式の表示データおよび制御コマンドに変換して前記第1の表示制御機構へ出力する変換手段を備えた第2の表示制御機構とを有してなるものである。
【0010】
この発明によれば、第2の表示制御機構の表示方式に準拠した形式の表示データを、当該第2の表示制御機構とは異なる表示方式を採用した第1の表示制御機構にて表示させることができる。また、コンピュータ本体のシステムバスより取り込んだ表示データと、第2の表示制御機構より取り込んだ表示データのどちらも第2の表示制御機構で表示することが可能であり、複数の種類の表示方式の表示データを一つの表示装置に表示することができる。
【0011】
また、第2の発明は、第2の表示制御機構の変換手段が、表示データの表示形態を設定する設定部を有し、この設定部の設定内容に従って前記第1の表示制御機構を制御するための制御コマンドを生成してなるものである。
【0012】
この発明によれば、第2の表示制御機構の表示方式に準拠した形式から第1の表示制御機構の表示方式に準拠した形式に変換した表示データの表示形態、たとえば表示画素数、表示位置、拡大・縮小率等を高い自由度でユーザが選択することができる。
【0013】
【発明の実施の形態】
以下、図面を参照しながら本発明の実施形態を説明する。
【0014】
図1は、本発明の一実施形態である表示機構を含むコンピュータシステムの構成を示すブロック図である。
【0015】
同図において、11はコンピュータ本体のシステムバスであり、このシステムバス11にはコンピュータ本体のCPU12、メモリ14の他、CRTディスプレイ、液晶ディスプレイなどの表示装置18にデータを表示させる制御を行う表示機構10が接続されている。
【0016】
この表示機構10は、互いに表示制御方式の異なる第1の表示制御機構13および第2の表示制御機構15と、第1の表示制御機構13および第2の表示制御機構15をシステムバス11と接続するバス制御部17と、第1の表示制御機構13によって表示データの読み書きがされるフレームメモリ16とを備える。
【0017】
バス制御部17は、システムバス11から第1の表示制御機構13または第2の表示制御機構15に対する表示データと制御コマンドを取り込み、第1の表示制御機構13または第2の表示制御機構15へ選択的に出力する。
【0018】
第2の表示制御機構15は、バス制御部17によってシステムバス11から取り込まれた第2の表示制御機構15の表示方式に準拠した形式の表示データおよび制御コマンドを第1の表示制御機構13の表示方式に準拠した形式の表示データおよび制御コマンドに変換して第1の表示制御機構13に出力する。
【0019】
第1の表示制御機構13は2つの入力系統を有している。第1の入力系統として、第1の表示制御機構13は、バス制御部17を通じてシステムバス11から第1の表示制御機構13の表示方式に準拠した形式の表示データと制御コマンドを受け取り、当該制御コマンドに従って当該表示データをフレームメモリ16に書き込む。また、第2の入力系統として、第1の表示制御機構13は上記第2の表示制御機構15からの表示データと制御コマンドを受け取り、当該制御コマンドに従って当該表示データをフレームメモリ16に書き込む。そして第1の表示制御機構13は、フレームメモリ16上に描画し終えた表示データを読み出し、たとえばデジタル信号をアナログ信号に変換するなどして外部の表示装置18に表示するように制御を行う。
【0020】
図2に、第2の表示制御機構15の構成を示す。同図に示すように、第2の表示制御機構15は判定回路21、表示データ変換回路22および制御コマンド変換回路23を有している。第2の表示制御機構15は、バス制御部17を通じてシステムバス11から第2の表示制御機構15の表示方式に準拠した形式の表示データと制御コマンドを受け取ることが可能であり、この受け取った表示データと制御コマンドを判定回路21にて判定し、表示データを表示データ変換回路22へ、制御コマンドを制御コマンド変換回路23に各々振り分ける。
【0021】
表示データ変換回路22は、第2の表示制御機構15の表示方式に準拠した形式の表示データを第1の表示制御機構13の表示方式に準拠した形式の表示データに変換して第1の表示制御機構13へ出力する。
【0022】
制御コマンド変換回路23は、第2の表示制御機構15の表示方式に準拠した形式の制御コマンドを第1の表示制御機構13の表示方式に準拠した形式の制御コマンドに変換して第1の表示制御機構13へ出力する。
【0023】
また、この制御コマンド変換回路23内には、表示画素数、表示位置、拡大/縮小率などの表示形態を設定する設定部24が設けられており、この設定部24の内容はユーザの操作によって編集可能となっている。制御コマンド変換回路23はこの設定部24に設定された表示形態に従って制御コマンドの生成を行うようになっている。
【0024】
次に、この実施形態の表示機構を含むコンピュータシステムにおいて、第2の表示制御機構15の表示方式に準拠した形式の表示データを第1の表示制御機構13にて表示させる場合の動作を、第2の表示制御機構15の表示方式が解像度640×480画素のVGA、第1の表示制御機構13の表示方式が解像度3200×2400画素QUXGAである場合において説明する。
【0025】
第2の表示制御機構15はバス制御部17によってシステムバス11からVGAデータと制御コマンドを取り込む。第2の表示制御機構15は、まず判定回路21にてそのデータが表示データであるか制御コマンドであるかを判定し、表示データを表示データ変換回路22へ、制御コマンドを制御コマンド変換回路23に各々振り分ける。表示データ変換回路22は、VGAデータをQUXGAデータに変換して第1の表示制御機構13へ出力する。
【0026】
図3に解像度640×480画素のVGAデータのメモリアドレス空間と画面との関係、解像度3200×2400画素のQUXGAデータのメモリアドレス空間と画面との関係を夫々示す。
【0027】
同図に示すように、VGAでは、画面に対して一つのまとまったメモリ空間が割り当てられる一方、QUXGAでは、たとえば画面が2(縦)×2(横)に分割されており、これらの分割画面に対してメモリ空間が一つ一つ割り当てられている。A0,B0,C0,D0は個々のメモリ空間の先頭アドレスである。
【0028】
VGAデータ(解像度640×480画素)をQUXGAデータ(解像度3200×2400画素)に変換した例を図4に示す。同図において、符号41が表示データの領域である。
【0029】
一方、制御コマンド変換回路23はVGA制御コマンドをQUXGA制御コマンドに変換して第1の表示制御機構13へ出力する。また、このとき制御コマンド変換回路23は設定部24に設定された表示画素数、表示位置、拡大/縮小率に従って制御コマンドの生成を行う。
【0030】
図4の例は、設定部24の内容がすべてデフォルト値である場合の表示データ変換例である。設定部24のデフォルト値は、表示画素数=無効値,表示位置=アドレスA0を先頭,拡大/縮小率=1とする。
【0031】
第1の表示制御機構13は、第2の表示制御機構15の表示データ変換回路22より出力された表示データを、第2の表示制御機構15の制御コマンド変換回路23より与えられた制御コマンドに従ってフレームメモリ16に書き込む。そして第1の表示制御機構13は、このフレームメモリ16に描画したイメージを読み出し、外部の表示装置18に表示させる。
【0032】
以下に、設定部24の設定内容に基づく表示データの他の変換例を示す。
【0033】
図5は、表示画素数として1600×1200が設定され、その他の設定値がデフォルトの場合の例であり、符号51が表示データの領域である。この変換は、QUXGAデータを縦横ともに2.5倍に拡大し、フレームメモリ16のアドレスA0から順に書き込むことによって行われる。
【0034】
図6は、拡大/縮小率=2、表示位置=アドレスD0を先頭、表示画素数=デフォルト値の場合の変換例である。同図において、符号61が表示データの領域である。
【0035】
図7は、拡大/縮小率=3、表示位置=画面の中心、表示画素数=デフォルト値の場合の変換例で、符号71が表示データの領域である。
【0036】
このように、制御コマンド変換回路23における設定部24の表示画素数、表示位置、拡大/縮小率等の設定値を変更することによって、表示データの形式を変換する際に、その表示形態を高い自由度でユーザが選択することができる。
【0037】
以上説明したように、この実施の形態の表示機構を含むコンピュータシステムによれば、第2の表示制御機構15の表示方式に準拠した形式の表示データを、当該第2の表示制御機構15とは異なる表示方式を採用した他方の第1の表示制御機構13にて表示させることができる。また、第1の表示制御機構13は、システムバス11より取り込んだ表示データと、第2の表示制御機構15より取り込んだ表示データのどちらも表示することが可能であり、複数の種類の表示方式の表示データを共通の表示装置18に表示することができる。
【0038】
なお、本発明は、上述の実施形態にのみ限定されるものではなく、本発明の要旨を逸脱しない範囲内において種々変更を加え得ることは勿論である。
【0039】
たとえば、以上の実施形態では、VGAデータをQUXGAデータに変換して表示するものとしたが、その逆方向の表示データの変換は勿論、その他様々な種類の表示方式どうしの間で表示データを変換するものにも適用が可能である。
【0040】
図8は、本発明の他の実施形態である表示機構のなかの第2の表示制御機構15の構成を示す図である。同図に示すように、この第2の表示制御機構15は、MPU(マイクロプロセッサユニット)25により、コンピュータ本体のシステムバスから第2の表示制御機構15に準拠した形式の表示データおよび制御コマンドを受け取り、これらを第1の表示制御機構13の表示方式に準拠した形式の表示データおよび制御コマンドに変換して第1の表示制御機構13へ出力するように構成されたものである。
【0041】
【発明の効果】
以上説明したように、本発明によれば、第2の表示制御機構の表示方式に準拠した形式の表示データを、当該第2の表示制御機構とは異なる表示方式を採用した第1の表示制御機構にて表示させることができる。また、表示画素数、表示位置、拡大/縮小率等の設定値を変更することによって、第2の表示制御機構の表示方式に準拠した形式の表示データを第1の表示制御機構の表示方式に準拠した形式の表示データに変換する際に、その表示形態を高い自由度でユーザが選択することができる。
【図面の簡単な説明】
【図1】本発明の一実施形態である表示機構を含むコンピュータシステムの構成を示すブロック図である。
【図2】第2の表示制御機構の構成を示すブロック図である。
【図3】VGAデータおよびQUXGAデータのメモリアドレス空間と画面との関係を示す図である。
【図4】VGAデータからQUXGAデータへの変換結果の例を示す図である。
【図5】VGAデータからQUXGAデータへの拡大を伴う変換結果の例を示す図である。
【図6】VGAデータからQUXGAデータへの拡大および表示位置指定を伴う変換結果の例を示す図である。
【図7】VGAデータからQUXGAデータへの拡大および表示位置指定を伴う他の変換結果の例を示す図である。
【図8】本発明の他の実施形態である表示機構のなかの第2の表示制御機構の構成を示す図である。
【図9】従来の表示機構の構成を示すブロック図である。
【符号の説明】
10・…表示機構
11・…システムバス
13・…第1の表示制御機構
14・…メモリ
15・…第2の表示制御機構
16・…フレームメモリ
17・…バス制御部
18・…表示装置
21・…判定回路
22・…表示データ変換回路
23・…制御コマンド変換回路
24・…設定部
25・…MPU
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a display mechanism including two display control mechanisms having different display control methods.
[0002]
[Prior art]
There are various display mechanisms with different display control methods such as VGA (Video Graphics Array), XGA (eXtended Graphics Array), and QUXGA (Quad-Ultra-XGA). In order to use a plurality of types of display mechanisms having different display control methods in one computer system, the following methods can be considered.
[0003]
FIG. 9 shows the configuration of a conventional display mechanism. In the figure, reference numeral 101 denotes a system bus of a computer main body, and a first display mechanism 201 and a second display mechanism 301 having different display control methods are connected to the system bus 101 in addition to the CPU 103 and the memory 105 of the computer main body. ing.
[0004]
The first display mechanism 201 includes a frame memory 203 that holds data to be displayed on the display device 208, and a display control mechanism 206 that performs control of writing display data to the frame memory 203 and reading and displaying the display data on the display device 208. And a bus control unit 205 for connecting the display control mechanism 206 to the system bus 101. On the other hand, the second display mechanism 301 similarly includes a frame memory 303, a display control mechanism 306, and a bus control unit 305.
[0005]
When the first display mechanism 201 performs display, display data and a control command in a format conforming to the display method of the first display mechanism 201 are supplied to the first display mechanism 201 through the system bus 101. The first display mechanism 201 takes in display data and control commands from the system bus 101 through the bus control unit 205. Display data and control commands fetched from the system bus 101 are given to the display control mechanism 206. In accordance with the control command, the display control mechanism 206 writes the display data in the display mode specified in the frame memory 203, reads the completed image, and controls the display device 208 to display it, for example, by converting a digital signal into an analog signal. Do.
[0006]
On the other hand, when displaying on the second display mechanism 301, display data in a format conforming to the display method of the second display mechanism 301 via the system bus 101, as in the case of the first display mechanism 201. A control command is given to the second display mechanism 301. Then, the display control mechanism 306 of the second display mechanism 301 writes the display data in the display mode specified in the frame memory 303 according to the control command, reads the completed image, and converts a digital signal to an analog signal, for example. Control to display on the display device 308.
[0007]
[Problems to be solved by the invention]
As described above, when a plurality of types of display mechanisms having different display control methods are used in one computer system, for example, the display method of one display mechanism is VGA and the display method of the other display mechanism is QUXGA. Thus, if the display data format and control command system are not compatible between the display mechanisms, the display data format and control command given to the display mechanism from the computer body each time each display mechanism used is switched. It was necessary to change the system.
[0008]
The present invention has been made to solve the above-described problems. The display data in a format compliant with the display method of one display control mechanism is displayed on the other display using a display method different from the one display control mechanism. It is an object to provide a display mechanism that can be displayed on a control mechanism.
[0009]
[Means for Solving the Problems]
In order to achieve the above object, a display mechanism according to the present invention is a display mechanism connected to a system bus of a computer main body, in a format conforming to a first display method from a frame memory and the system bus of the computer main body. A first display control mechanism for fetching display data and control commands, writing the display data to the frame memory in accordance with the control commands, reading the display data, and displaying the display data on the display device; and a second display method from the system bus of the computer main body. Second conversion means for receiving the display data and the control command, converting the display data and the control command into the display data and the control command of the first display method, and outputting the display data and the control command to the first display control mechanism. And a display control mechanism.
[0010]
According to the present invention, display data in a format that conforms to the display method of the second display control mechanism is displayed by the first display control mechanism that employs a display method different from the second display control mechanism. Can do. In addition, both the display data fetched from the system bus of the computer main body and the display data fetched from the second display control mechanism can be displayed by the second display control mechanism. Display data can be displayed on one display device.
[0011]
In the second invention, the conversion means of the second display control mechanism has a setting unit for setting the display form of the display data, and controls the first display control mechanism according to the setting contents of the setting unit. The control command for generating is generated.
[0012]
According to the present invention, a display form of display data converted from a format compliant with the display method of the second display control mechanism to a format compliant with the display method of the first display control mechanism, for example, the number of display pixels, the display position, The user can select an enlargement / reduction ratio or the like with a high degree of freedom.
[0013]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
[0014]
FIG. 1 is a block diagram showing a configuration of a computer system including a display mechanism according to an embodiment of the present invention.
[0015]
In the figure, reference numeral 11 denotes a system bus of a computer main body. The system bus 11 includes a CPU 12 and a memory 14 of the computer main body, and a display mechanism for performing control to display data on a display device 18 such as a CRT display or a liquid crystal display. 10 is connected.
[0016]
This display mechanism 10 connects the first display control mechanism 13 and the second display control mechanism 15, which have different display control methods, and the first display control mechanism 13 and the second display control mechanism 15 to the system bus 11. And a frame memory 16 in which display data is read and written by the first display control mechanism 13.
[0017]
The bus control unit 17 fetches display data and control commands for the first display control mechanism 13 or the second display control mechanism 15 from the system bus 11 and sends them to the first display control mechanism 13 or the second display control mechanism 15. Selectively output.
[0018]
The second display control mechanism 15 sends display data and control commands in a format conforming to the display method of the second display control mechanism 15 captured from the system bus 11 by the bus control unit 17 to the first display control mechanism 13. The data is converted into display data and control commands in a format compliant with the display method, and output to the first display control mechanism 13.
[0019]
The first display control mechanism 13 has two input systems. As a first input system, the first display control mechanism 13 receives display data and a control command in a format conforming to the display method of the first display control mechanism 13 from the system bus 11 through the bus control unit 17, and performs the control. The display data is written into the frame memory 16 according to the command. As a second input system, the first display control mechanism 13 receives display data and a control command from the second display control mechanism 15 and writes the display data to the frame memory 16 according to the control command. The first display control mechanism 13 reads the display data that has been drawn on the frame memory 16 and performs control so as to display it on the external display device 18 by, for example, converting a digital signal into an analog signal.
[0020]
FIG. 2 shows the configuration of the second display control mechanism 15. As shown in the figure, the second display control mechanism 15 includes a determination circuit 21, a display data conversion circuit 22, and a control command conversion circuit 23. The second display control mechanism 15 can receive display data and control commands in a format conforming to the display method of the second display control mechanism 15 from the system bus 11 through the bus control unit 17. Data and control commands are determined by the determination circuit 21, and display data is allocated to the display data conversion circuit 22 and control commands are allocated to the control command conversion circuit 23.
[0021]
The display data conversion circuit 22 converts display data in a format that conforms to the display method of the second display control mechanism 15 into display data in a format that conforms to the display method of the first display control mechanism 13, and performs first display. Output to the control mechanism 13.
[0022]
The control command conversion circuit 23 converts a control command in a format conforming to the display method of the second display control mechanism 15 into a control command in a format conforming to the display method of the first display control mechanism 13 to convert the first display command. Output to the control mechanism 13.
[0023]
The control command conversion circuit 23 is provided with a setting unit 24 for setting the display form such as the number of display pixels, the display position, and the enlargement / reduction ratio. The contents of the setting unit 24 are set by a user operation. Editable. The control command conversion circuit 23 generates a control command according to the display form set in the setting unit 24.
[0024]
Next, in the computer system including the display mechanism of this embodiment, the operation when the first display control mechanism 13 displays the display data in a format compliant with the display method of the second display control mechanism 15 is described below. A case where the display method of the second display control mechanism 15 is VGA having a resolution of 640 × 480 pixels and the display method of the first display control mechanism 13 is resolution of 3200 × 2400 pixels QUXGA will be described.
[0025]
The second display control mechanism 15 takes in VGA data and control commands from the system bus 11 by the bus control unit 17. The second display control mechanism 15 first determines in the determination circuit 21 whether the data is display data or a control command, and displays the display data to the display data conversion circuit 22 and the control command to the control command conversion circuit 23. To each. The display data conversion circuit 22 converts the VGA data into QUXGA data and outputs it to the first display control mechanism 13.
[0026]
FIG. 3 shows the relationship between the memory address space of VGA data having a resolution of 640 × 480 pixels and the screen, and the relationship between the memory address space of QUXGA data having a resolution of 3200 × 2400 pixels and the screen.
[0027]
As shown in the figure, in the VGA, a single memory space is allocated to the screen, while in the QUXGA, for example, the screen is divided into 2 (vertical) × 2 (horizontal), and these divided screens. One memory space is allocated to each. A0, B0, C0, and D0 are head addresses of individual memory spaces.
[0028]
FIG. 4 shows an example in which VGA data (resolution 640 × 480 pixels) is converted into QUXGA data (resolution 3200 × 2400 pixels). In the figure, reference numeral 41 denotes a display data area.
[0029]
On the other hand, the control command conversion circuit 23 converts the VGA control command into a QUXGA control command and outputs it to the first display control mechanism 13. At this time, the control command conversion circuit 23 generates a control command according to the number of display pixels, the display position, and the enlargement / reduction ratio set in the setting unit 24.
[0030]
The example of FIG. 4 is an example of display data conversion when the contents of the setting unit 24 are all default values. The default values of the setting unit 24 are: display pixel number = invalid value, display position = address A0 at the top, enlargement / reduction ratio = 1.
[0031]
The first display control mechanism 13 uses the display data output from the display data conversion circuit 22 of the second display control mechanism 15 according to the control command given from the control command conversion circuit 23 of the second display control mechanism 15. Write to the frame memory 16. Then, the first display control mechanism 13 reads out the image drawn in the frame memory 16 and displays it on the external display device 18.
[0032]
Hereinafter, another conversion example of the display data based on the setting content of the setting unit 24 will be shown.
[0033]
FIG. 5 shows an example in which 1600 × 1200 is set as the number of display pixels, and other setting values are defaults. Reference numeral 51 denotes a display data area. This conversion is performed by enlarging the QUXGA data 2.5 times both vertically and horizontally and writing sequentially from the address A0 of the frame memory 16.
[0034]
FIG. 6 is a conversion example in the case of enlargement / reduction ratio = 2, display position = address D0 at the top, and the number of display pixels = default value. In the figure, reference numeral 61 denotes a display data area.
[0035]
FIG. 7 shows a conversion example in the case where the enlargement / reduction ratio = 3, the display position = the center of the screen, and the number of display pixels = the default value. Reference numeral 71 denotes a display data area.
[0036]
As described above, when the format of the display data is converted by changing the setting values such as the number of display pixels, the display position, and the enlargement / reduction ratio of the setting unit 24 in the control command conversion circuit 23, the display form is high. The user can select with a degree of freedom.
[0037]
As described above, according to the computer system including the display mechanism of this embodiment, display data in a format that conforms to the display method of the second display control mechanism 15 is referred to as the second display control mechanism 15. The other first display control mechanism 13 adopting a different display method can be used for display. Further, the first display control mechanism 13 can display both the display data fetched from the system bus 11 and the display data fetched from the second display control mechanism 15. The display data can be displayed on the common display device 18.
[0038]
It should be noted that the present invention is not limited to the above-described embodiment, and various modifications can be made without departing from the scope of the present invention.
[0039]
For example, in the above embodiment, VGA data is converted into QUXGA data and displayed. However, display data is converted between various types of display methods as well as conversion of display data in the reverse direction. It is also applicable to what you do.
[0040]
FIG. 8 is a diagram showing the configuration of the second display control mechanism 15 in the display mechanism according to another embodiment of the present invention. As shown in the figure, the second display control mechanism 15 uses an MPU (microprocessor unit) 25 to send display data and control commands in a format conforming to the second display control mechanism 15 from the system bus of the computer main body. These are received, converted into display data and control commands in a format conforming to the display method of the first display control mechanism 13, and output to the first display control mechanism 13.
[0041]
【The invention's effect】
As described above, according to the present invention, the first display control adopting the display method different from that of the second display control mechanism is used for the display data in the format compliant with the display method of the second display control mechanism. It can be displayed by the mechanism. Further, by changing setting values such as the number of display pixels, the display position, and the enlargement / reduction ratio, display data in a format compliant with the display method of the second display control mechanism is changed to the display method of the first display control mechanism. When converting to display data in a compliant format, the user can select the display form with a high degree of freedom.
[Brief description of the drawings]
FIG. 1 is a block diagram showing a configuration of a computer system including a display mechanism according to an embodiment of the present invention.
FIG. 2 is a block diagram showing a configuration of a second display control mechanism.
FIG. 3 is a diagram illustrating a relationship between a memory address space of VGA data and QUXGA data and a screen;
FIG. 4 is a diagram illustrating an example of a conversion result from VGA data to QUXGA data.
FIG. 5 is a diagram illustrating an example of a conversion result with expansion from VGA data to QUXGA data.
FIG. 6 is a diagram illustrating an example of a conversion result with enlargement from VGA data to QUXGA data and designation of a display position.
FIG. 7 is a diagram illustrating an example of another conversion result with enlargement from VGA data to QUXGA data and display position designation.
FIG. 8 is a diagram showing a configuration of a second display control mechanism in the display mechanism according to another embodiment of the present invention.
FIG. 9 is a block diagram illustrating a configuration of a conventional display mechanism.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 10 ... Display mechanism 11 ... System bus 13 ... First display control mechanism 14 ... Memory 15 ... Second display control mechanism 16 ... Frame memory 17 ... Bus control unit 18 ... Display device 21 ... ... Determination circuit 22 ... Display data conversion circuit 23 ... Control command conversion circuit 24 ... Setting unit 25 ... MPU

Claims (4)

コンピュータ本体のシステムバスに接続される表示機構において、
フレームメモリと、
前記コンピュータ本体のシステムバスより第1の表示方式に準拠した形式の表示データおよび制御コマンドを取り込み、当該制御コマンドに従って前記表示データを前記フレームメモリに書き込み、かつ読み出して表示装置に表示させる第1の表示制御機構と、
前記コンピュータ本体のシステムバスより第2の表示方式の表示データおよび制御コマンドを受け取り、当該表示データおよび制御コマンドを前記第1の表示方式の表示データおよび制御コマンドに変換して前記第1の表示制御機構へ出力する変換手段を備えた第2の表示制御機構と
を具備することを特徴とする表示機構。
In the display mechanism connected to the system bus of the computer body,
Frame memory,
First, display data and control commands in a format compliant with a first display method are fetched from the system bus of the computer main body, and the display data is written to the frame memory and read according to the control commands, and displayed on the display device. A display control mechanism;
The display data and the control command of the second display method are received from the system bus of the computer main body, the display data and the control command are converted into the display data and the control command of the first display method, and the first display control is performed. A display mechanism comprising: a second display control mechanism including conversion means for outputting to the mechanism.
請求項1記載の表示機構において、
前記第2の表示制御機構の変換手段が、
前記コンピュータ本体のシステムバスより取り込んだデータが表示データであるか制御コマンドであるかを判定する判定回路と、
この判定回路によって判定された第2の表示方式の表示データを前記第1の表示方式の表示データに変換して前記第1の表示制御機構へ出力する表示データ変換回路と、
前記判定回路によって判定された制御コマンドを前記第1の表示方式の制御コマンドに変換して前記第1の表示制御機構へ出力する制御コマンド変換回路と
を具備することを特徴とする表示機構。
The display mechanism according to claim 1,
The conversion means of the second display control mechanism is
A determination circuit for determining whether the data fetched from the system bus of the computer main body is display data or a control command;
A display data conversion circuit that converts display data of the second display method determined by the determination circuit into display data of the first display method and outputs the display data to the first display control mechanism;
A display mechanism comprising: a control command conversion circuit that converts a control command determined by the determination circuit into a control command of the first display method and outputs the control command to the first display control mechanism.
請求項1記載の表示機構において、
前記第2の表示制御機構の変換手段が、マイクロプロセッサユニットであることを特徴とする表示機構。
The display mechanism according to claim 1,
The display mechanism, wherein the conversion means of the second display control mechanism is a microprocessor unit.
請求項1記載の表示機構において、
前記第2の表示制御機構の変換手段が、
表示データの表示形態を設定する設定部を有し、この設定部の設定内容に従って前記第1の表示制御機構を制御するための制御コマンドを生成することを特徴とする表示機構。
The display mechanism according to claim 1,
The conversion means of the second display control mechanism is
A display mechanism having a setting unit for setting a display form of display data, and generating a control command for controlling the first display control mechanism according to the setting contents of the setting unit.
JP2001232052A 2001-07-31 2001-07-31 Display mechanism Expired - Lifetime JP3862976B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001232052A JP3862976B2 (en) 2001-07-31 2001-07-31 Display mechanism

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001232052A JP3862976B2 (en) 2001-07-31 2001-07-31 Display mechanism

Publications (2)

Publication Number Publication Date
JP2003044025A JP2003044025A (en) 2003-02-14
JP3862976B2 true JP3862976B2 (en) 2006-12-27

Family

ID=19064026

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001232052A Expired - Lifetime JP3862976B2 (en) 2001-07-31 2001-07-31 Display mechanism

Country Status (1)

Country Link
JP (1) JP3862976B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7730336B2 (en) * 2006-05-30 2010-06-01 Ati Technologies Ulc Device having multiple graphics subsystems and reduced power consumption mode, software and methods
US8487943B2 (en) 2007-12-13 2013-07-16 Advanced Micro Devices, Inc. Driver architecture for computing device having multiple graphics subsystems, reduced power consumption modes, software and methods
US8022956B2 (en) * 2007-12-13 2011-09-20 Ati Technologies Ulc Settings control in devices comprising at least two graphics processors

Also Published As

Publication number Publication date
JP2003044025A (en) 2003-02-14

Similar Documents

Publication Publication Date Title
US5500654A (en) VGA hardware window control system
US6914606B2 (en) Video output controller and video card
JPH08202318A (en) Display control method and its display system for display device having storability
US6340959B1 (en) Display control circuit
JP2001195230A (en) Plotting system and semiconductor integrated circuit for performing plotting arithmetic operation
JPH09237177A (en) Method for displaying animation
JP3862976B2 (en) Display mechanism
JP2000305553A (en) Liquid crystal multi-display system control device and drive circuit
CN115101025B (en) LCD control circuit supporting virtual frame buffering and control method thereof
JP2002032063A (en) Liquid crystal display device and method for controlling window display magnification
JP3862983B2 (en) Display mechanism and computer system
JP3481913B2 (en) Image processing device
JPH07234773A (en) Display controller
US5784074A (en) Image output system and method
JP3985451B2 (en) Image processing apparatus and image display apparatus
JP3811703B2 (en) Computer system and display device
JP3297475B2 (en) Display control device and method
JP3704999B2 (en) Display device and display method
JP3432764B2 (en) Image display device
JPH07311568A (en) Method and device for outputting image
WO1992012510A1 (en) Image data recording and displaying circuit
JP2897820B2 (en) Auxiliary display device
JP3265791B2 (en) OHP display device
JPH0415689A (en) Image display circuit
JP2000181440A (en) Display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050318

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060922

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060926

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060927

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091006

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101006

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111006

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111006

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121006

Year of fee payment: 6