JP2953447B2 - Manufacturing method of groove-separated semiconductor device - Google Patents

Manufacturing method of groove-separated semiconductor device

Info

Publication number
JP2953447B2
JP2953447B2 JP9314002A JP31400297A JP2953447B2 JP 2953447 B2 JP2953447 B2 JP 2953447B2 JP 9314002 A JP9314002 A JP 9314002A JP 31400297 A JP31400297 A JP 31400297A JP 2953447 B2 JP2953447 B2 JP 2953447B2
Authority
JP
Japan
Prior art keywords
film
oxide film
surfactant
insulating film
groove
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP9314002A
Other languages
Japanese (ja)
Other versions
JPH11150179A (en
Inventor
郁 三ケ木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP9314002A priority Critical patent/JP2953447B2/en
Publication of JPH11150179A publication Critical patent/JPH11150179A/en
Application granted granted Critical
Publication of JP2953447B2 publication Critical patent/JP2953447B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Element Separation (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は溝分離型半導体装置
の製造方法に関し、特に溝埋め込み型素子分離領域の平
坦化処理を改善した溝分離型半導体装置の製造方法に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a trench isolation type semiconductor device, and more particularly to a method for manufacturing a trench isolation type semiconductor device in which a flattening process of a trench-filled element isolation region is improved.

【0002】[0002]

【従来の技術】半導体装置の表面を平坦化する方法とし
て、従来、基板表面の段差を覆う絶縁膜を形成した後、
この絶縁膜をCMP(Chemical Mechanical Polishin
g:化学的機械的研磨)処理による研磨して表面を平坦
化する方法が公知である(特開平6−310478
号)。図3はこの従来の平坦化方法を工程順に示す断面
図である。
2. Description of the Related Art As a method of flattening the surface of a semiconductor device, conventionally, an insulating film covering a step on a substrate surface is formed,
This insulating film is formed by CMP (Chemical Mechanical Polishin).
g: Chemical mechanical polishing) A method of flattening the surface by polishing is known (JP-A-6-310478).
issue). FIG. 3 is a sectional view showing the conventional planarization method in the order of steps.

【0003】先ず、図3(a)に示すように、シリコン
基板101上にシリコン酸化膜105a及び配線層10
8を形成し、CVD法等によりシリコン酸化膜からなる
埋め込み酸化膜105bを形成する。埋め込み酸化膜1
05bは配線層108の間隔が小さい部分ではほぼ平坦
状に形成されるが、配線間隔が大きな領域では凹状にな
る。
First, as shown in FIG. 3A, a silicon oxide film 105a and a wiring layer 10 are formed on a silicon substrate 101.
8 is formed, and a buried oxide film 105b made of a silicon oxide film is formed by a CVD method or the like. Buried oxide film 1
05b is formed almost flat in a portion where the distance between the wiring layers 108 is small, but becomes concave in a region where the distance between the wiring layers is large.

【0004】次に、図3(b)に示すように、公知の回
転塗布法により、埋め込み酸化膜105bを覆うように
して、塗布膜105dをその表面が平坦になるように形
成する。
Next, as shown in FIG. 3B, a coating film 105d is formed by a known spin coating method so as to cover the buried oxide film 105b and to make the surface thereof flat.

【0005】更に、図3(c)に示すように、埋め込み
酸化膜105bと塗布膜105dがほぼ等しい研磨速度
となるようにして、埋め込み酸化膜105bの凸部にお
いて塗布膜105dがなくなるまでCMPにより研磨す
ると、凹部に塗布膜106が残存して埋め込み酸化膜1
05bの表面が平坦化される。
Further, as shown in FIG. 3C, CMP is performed until the buried oxide film 105b and the coating film 105d have substantially the same polishing rate until the coating film 105d disappears at the convex portion of the buried oxide film 105b. When the polishing is performed, the coating film 106 remains in the recess and the buried oxide film 1 is formed.
05b is flattened.

【0006】この方法により平坦化すれば、埋め込み酸
化膜105bの平坦性は配線間隔の大小等のパターン依
存性を持つことなく、良好となる。
[0006] If the flattening is performed by this method, the flatness of the buried oxide film 105b is improved without any pattern dependence such as the size of the wiring interval.

【0007】Lai-Juh Chen et alはこの平坦化法を素子
溝分離領域の形成工程に適用している(Proceedings of
1996 CMP-MIC Conference, pp307-314 (1996))。図4
はその溝分離領域形成工程を示す断面図である。
[0007] Lai-Juh Chen et al apply this planarization method to the step of forming an element trench isolation region (Proceedings of
1996 CMP-MIC Conference, pp307-314 (1996)). FIG.
FIG. 4 is a cross-sectional view showing a groove separation region forming step.

【0008】先ず、図4(a)に示すように、シリコン
基板101上の所定の領域に厚さ25nmのシリコン酸
化膜102及び150nmのシリコン窒化膜103を順
次形成し、既知の方法により、シリコン基板101に4
00乃至600nmの深さの素子分離溝104を形成す
る。そして、シリコン基板101上にTEOSをソース
としたLP−CVD(減圧化学気相成長)法により埋め
込み酸化膜105bを形成し、その後400℃の熱処理
を行なう。
First, as shown in FIG. 4A, a silicon oxide film 102 having a thickness of 25 nm and a silicon nitride film 103 having a thickness of 150 nm are sequentially formed in a predetermined region on a silicon substrate 101, and silicon is formed by a known method. 4 on the substrate 101
An element isolation groove 104 having a depth of 00 to 600 nm is formed. Then, a buried oxide film 105b is formed on the silicon substrate 101 by LP-CVD (low pressure chemical vapor deposition) using TEOS as a source, and thereafter, a heat treatment at 400 ° C. is performed.

【0009】更に、図4(b)に示すように、回転塗布
法により塗布膜105dを埋め込み酸化膜105b上に
形成して、埋め込み酸化膜105bの段差を平坦化す
る。
Further, as shown in FIG. 4B, a coating film 105d is formed on the buried oxide film 105b by a spin coating method, and the step of the buried oxide film 105b is flattened.

【0010】続いて、図4(c)に示すように、CMP
法により塗布膜105d及び埋め込み酸化膜105bを
シリコン窒化膜103が露出するまで順次研磨・除去し
て、シリコン窒化膜103を平坦化する。
Subsequently, as shown in FIG.
The coating film 105d and the buried oxide film 105b are sequentially polished and removed by a method until the silicon nitride film 103 is exposed, so that the silicon nitride film 103 is planarized.

【0011】このように、従来の絶縁膜の研磨・平坦化
方法は、下層に形成した埋め込み酸化膜105bに生じ
る段差のパターン依存性を塗布膜105dを使用して平
坦化することにより緩和し、研磨のパターン依存性を解
消するものであった。
As described above, the conventional method of polishing and flattening an insulating film reduces the pattern dependency of a step generated in a buried oxide film 105b formed underneath by flattening using a coating film 105d. This eliminates the dependence of polishing on the pattern.

【0012】[0012]

【発明が解決しようとする課題】しかしながら、塗布膜
による平坦化は有用な方法ではあるが、有機系及び無機
系を問わず、溶媒に溶解して回転塗布法により形成され
るため、その膜中には不純物が存在するという欠点があ
る。
However, although planarization by a coating film is a useful method, it is formed by a spin-coating method by dissolving in a solvent regardless of an organic or inorganic type. Has the disadvantage that impurities are present.

【0013】しかも、その後に溶媒の排出と膜を緻密化
するための熱処理が必要とされるため、不純物の影響を
受けにくい配線上の埋め込み絶縁膜への適用は可能であ
っても、熱処理により拡散する不純物の影響が特性に大
きく影響するトランジスタに隣接する素子分離領域への
適用は難しい。
Furthermore, since a heat treatment for discharging the solvent and densifying the film is required thereafter, it can be applied to a buried insulating film on a wiring which is not easily affected by impurities. It is difficult to apply the present invention to an element isolation region adjacent to a transistor in which the influence of a diffused impurity greatly affects characteristics.

【0014】更に、塗布膜の場合、形成する膜厚及び熱
処理温度によってはクラックが発生する虞れがあり、こ
れは生産歩留が低下する要因となる。
Further, in the case of a coating film, cracks may occur depending on the film thickness to be formed and the heat treatment temperature, which causes a reduction in production yield.

【0015】本発明はかかる問題点に鑑みてなされたも
のであって、トレンチ(溝)型素子分離領域に埋め込ま
れた絶縁膜を研磨により平坦化するに際し、高い再現性
と高安定性のもとで、高スループットと低コストを同時
に実現でき、歩留向上及び生産性向上を可能とする溝分
離型半導体装置の製造方法を提供することを目的とす
る。
SUMMARY OF THE INVENTION The present invention has been made in view of the above problems, and has high reproducibility and high stability when polishing an insulating film embedded in a trench type element isolation region by polishing. Accordingly, it is an object of the present invention to provide a method of manufacturing a groove-separated semiconductor device which can simultaneously achieve high throughput and low cost, and can improve yield and productivity.

【0016】[0016]

【課題を解決するための手段】本発明に係る溝分離型半
導体装置の製造方法は、半導体基板上の所定の領域に基
板保護膜及びその上層のエッチングストッパ膜により構
成されるマスク膜を形成する工程と、前記マスク膜をエ
ッチングマスクとして前記半導体基板の露出部分をエッ
チングして所定の深さの素子分離溝を形成する工程と、
前記素子分離溝の側壁部に絶縁膜を形成する工程と、前
記半導体基板上の全面に単層又は複数層の溝埋め込み用
絶縁膜を堆積して前記素子分離溝を埋め込む工程と、前
記埋め込み用絶縁膜上に潤滑性を有する界面活性剤層を
形成しその表面を平坦化する工程と、前記埋め込み絶縁
膜を研磨除去して前記エッチングストッパ膜を露出させ
る工程と、前記エッチングストッパ膜及び前記基板保護
膜を順次除去する工程とを有することを特徴とする。
According to a method of manufacturing a trench isolation type semiconductor device according to the present invention, a mask film composed of a substrate protective film and an etching stopper film thereover is formed in a predetermined region on a semiconductor substrate. Forming a device isolation groove having a predetermined depth by etching the exposed portion of the semiconductor substrate using the mask film as an etching mask;
Forming an insulating film on a side wall of the device isolation groove, depositing a single layer or a plurality of layers of a trench filling insulating film on the entire surface of the semiconductor substrate, and filling the device isolation groove; Forming a lubricating surfactant layer on an insulating film and flattening the surface thereof; polishing and removing the buried insulating film to expose the etching stopper film; and forming the etching stopper film and the substrate. Removing the protective film sequentially.

【0017】この溝分離型半導体装置の製造方法におい
て、前記埋め込み用絶縁膜が、2層の絶縁膜により構成
され、この2層の絶縁膜が、化学的気相成長法により形
成される酸化膜と、回転塗布法により形成される酸化膜
であるように構成することができる。前記回転塗布法に
より形成される酸化膜の表面部には窒素が含まれている
層が存在することが好ましい。
In this method of manufacturing a trench isolation type semiconductor device, the buried insulating film is constituted by two insulating films, and the two insulating films are formed by an oxide film formed by a chemical vapor deposition method. And an oxide film formed by a spin coating method. It is preferable that a layer containing nitrogen is present on the surface of the oxide film formed by the spin coating method.

【0018】また、前記界面活性剤が、アニオン性、カ
チオン性、非イオン性又は両性のものであることが好ま
しい。例えば、非イオン性の場合はソルビタン脂肪酸エ
ステルがあり、両性の場合はアミドベタインがある。
The surfactant is preferably anionic, cationic, nonionic or amphoteric. For example, non-ionic is sorbitan fatty acid ester, and amphoteric is amidobetaine.

【0019】更に、前記界面活性剤は、回転塗布法、又
は前記半導体基板を前記界面活性剤中に浸漬することに
より形成することができる。
Further, the surfactant can be formed by a spin coating method or by immersing the semiconductor substrate in the surfactant.

【0020】本発明によれば、トレンチ(溝)型素子分
離領域を埋め込んだ絶縁膜を研磨により平坦化するに際
し、界面活性剤層を使用して平坦化するから、従来のよ
うな塗布膜からの不純物の拡散及び塗布膜のクラック発
生等のように、平坦化に使用した膜に起因する問題点が
発生しない。このため、本発明によれば、低コストで高
い生産性と再現性を有する平坦化処理が可能となる。そ
して製造方法も極めて容易で工程数の増加がなく、新規
設備を導入する必要もないため、従来よりも低コストで
高い歩留の溝型素子分離構造を形成できる。
According to the present invention, when the insulating film in which the trench-type element isolation region is buried is planarized by polishing using a surfactant layer, it is possible to reduce the thickness of the conventional coating film. The problems caused by the film used for planarization, such as the diffusion of impurities and the occurrence of cracks in the coating film, do not occur. Therefore, according to the present invention, a flattening process having high productivity and reproducibility at low cost can be performed. Since the manufacturing method is extremely easy, there is no increase in the number of steps, and there is no need to introduce new equipment, it is possible to form a groove-type element isolation structure with lower cost and higher yield than before.

【0021】[0021]

【発明の実施の形態】以下、本発明の好適実施例につい
て、添付の図面を参照して具体的に説明する。図1
(a)乃至(e)は本発明の第1の実施例に係る溝分離
型半導体装置の製造方法を工程順に示す断面図である。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Preferred embodiments of the present invention will be specifically described below with reference to the accompanying drawings. FIG.
3A to 3E are cross-sectional views illustrating a method of manufacturing the trench isolation type semiconductor device according to the first embodiment of the present invention in the order of steps.

【0022】先ず、図1(a)に示すように、シリコン
基板101上に基板の保護膜として5〜20nmの厚さ
のシリコン酸化膜102を熱酸化法又はCVD法により
形成し、続いてその上層にエッチングストッパ膜及びマ
スク膜として、厚さが100〜200nmのシリコン窒
化膜103を例えばCVD法により形成する。
First, as shown in FIG. 1A, a silicon oxide film 102 having a thickness of 5 to 20 nm is formed on a silicon substrate 101 as a protective film of the substrate by a thermal oxidation method or a CVD method. A silicon nitride film 103 having a thickness of 100 to 200 nm is formed as an etching stopper film and a mask film on the upper layer by, for example, a CVD method.

【0023】更に、フォトリソグラフィ−法及びドライ
エッチング法により所定の領域のシリコン酸化膜102
及びシリコン窒化膜103を除去して、シリコン基板1
01を部分的に露出させる。
Further, the silicon oxide film 102 in a predetermined region is formed by photolithography and dry etching.
And the silicon nitride film 103 is removed, and the silicon substrate 1 is removed.
01 is partially exposed.

【0024】その後、図示しないが、エッチングマスク
となっているフォトレジストマスクを除去して、シリコ
ン窒化膜103を露出させる。
Thereafter, although not shown, the photoresist mask serving as an etching mask is removed to expose the silicon nitride film 103.

【0025】続いて、シリコン窒化膜103をエッチン
グマスクとしたドライエッチング法により、シリコン基
板101上に幅200〜400nm、深さ300〜60
0nmの素子分離溝104を形成する。
Subsequently, a dry etching method using the silicon nitride film 103 as an etching mask is performed on the silicon substrate 101 to have a width of 200 to 400 nm and a depth of 300 to 60.
A 0 nm device isolation groove 104 is formed.

【0026】続いて、図1(b)に示すように、熱処理
法によりシリコン基板101が露出している部分、即ち
素子分離溝104の側壁部表面に10〜20nmの厚さ
の側壁シリコン酸化膜105aを形成し、更に基板にバ
イアスを印加して堆積とエッチングが同時に起こる条件
下で、高密度のプラズマ、例えば電子サイクロトン共鳴
プラズマをプラズマソースとし、シラン(SiH4)、
酸素(02)をガスソースとしたプラズマCVD法によ
り、埋め込み酸化膜105bをシリコン基板101上に
500〜800nmの厚さで形成し、素子分離溝104
を完全に埋め込む。
Subsequently, as shown in FIG. 1B, a side wall silicon oxide film having a thickness of 10 to 20 nm is formed on the portion where the silicon substrate 101 is exposed by the heat treatment method, that is, on the surface of the side wall portion of the element isolation groove 104. Under the condition that deposition and etching occur simultaneously by applying a bias to the substrate and forming a substrate 105a, a high-density plasma, for example, electron cyclotron resonance plasma is used as a plasma source, and silane (SiH 4 )
A buried oxide film 105b is formed on the silicon substrate 101 to a thickness of 500 to 800 nm by a plasma CVD method using oxygen (O 2 ) as a gas source.
Embed completely.

【0027】このバイアス印加は主に段差被覆性の改善
を目的とするものである。また、埋め込み形状も従来の
熱CVD法、LP−CVD法及びプラズマCVD法とは
異なり、素子分離溝のような凹部では平坦となるが、シ
リコン窒化膜上のような凸部では埋め込み酸化膜の突起
が形成されるようになる。勿論、この埋め込み酸化膜は
バイアス印加高密度プラズマCVD法に限定されるもの
ではなく、LP−CVD法、熱CVD法又はプラズマC
VD法等により形成しても良い。更に必要に応じて埋め
込み酸化膜の緻密化及び耐圧改善等のために熱処理を行
っても良い。
This bias application is mainly intended to improve the step coverage. Also, unlike the conventional thermal CVD, LP-CVD and plasma CVD methods, the buried shape becomes flat in a concave portion such as an element isolation groove, but becomes buried in a buried oxide film in a convex portion such as a silicon nitride film. Protrusions are formed. Of course, the buried oxide film is not limited to the bias-applied high-density plasma CVD method, but may be an LP-CVD method, a thermal CVD method, or a plasma CVD method.
It may be formed by a VD method or the like. Further, if necessary, heat treatment may be performed for densification of the buried oxide film and improvement of the withstand voltage.

【0028】そして、埋め込み酸化膜105b上に回転
塗布法により、非イオン性のソルビタン脂肪酸エステル
を主成分とする潤滑性を有する界面活性剤層106を形
成する。
Then, a nonionic sorbitan fatty acid ester-based lubricating surfactant layer 106 is formed on the buried oxide film 105b by spin coating.

【0029】この界面活性剤層106は、後で行う埋め
込み酸化膜の研磨・平坦化中に、埋め込み酸化膜105
bの表面から容易には脱落しない程度の粘度が必要であ
る。
During the polishing and flattening of the buried oxide film, which will be performed later, the surfactant layer 106
The viscosity must be such that it does not easily fall off the surface of b.

【0030】このソルビタン脂肪酸エステルは非イオン
性であるため、スラリー中に添加されている化学物質及
びイオンの化学安定性に影響を与えず、界面活性剤とス
ラリーが混在する状態になってもスラリー本来の特性を
保持できる。
Since the sorbitan fatty acid ester is nonionic, it does not affect the chemical stability of the chemicals and ions added to the slurry, and the sorbitan fatty acid ester is mixed with the surfactant even when the slurry is mixed. Original characteristics can be maintained.

【0031】更に、形成される界面活性剤層106の厚
さは、界面活性剤の粘度、塗布条件により異なるが、少
なくとも埋め込み酸化膜の突起が隠れるだけの膜厚であ
ることが好ましい。
Further, the thickness of the surfactant layer 106 to be formed varies depending on the viscosity of the surfactant and the coating conditions, but it is preferable that the thickness be at least enough to hide the protrusions of the buried oxide film.

【0032】この界面活性剤の形成は、回転塗布法に限
定されるものではなく、界面活性剤中に半導体基板を浸
漬することにより形成しても良い。
The formation of the surfactant is not limited to the spin coating method, but may be formed by immersing the semiconductor substrate in the surfactant.

【0033】続いて、図1(c)に示すように、水酸化
力リウム(KOH)とシリ力(Si02)粒子、又はア
ンモニア(NH3)とシリ力(SiO2)素子を主成分と
するスラリーを用いたCMP法により、埋め込み酸化膜
105bを研磨ストッパ層のシリコン窒化膜103が露
出するまで研磨・除去する。
[0033] Subsequently, as shown in FIG. 1 (c), a main component hydroxide force potassium (KOH) and silica force (Si0 2) particles, or ammonia (NH 3) and silica force (SiO 2) element The buried oxide film 105b is polished and removed by a CMP method using a slurry until the silicon nitride film 103 serving as a polishing stopper layer is exposed.

【0034】この工程では、研磨の進行にともない界面
活性剤層106も徐々に除去されたり、埋め込み酸化膜
105bの凹部に流れ込んで行く。この界面活性剤層1
06から露出した凸部の埋め込み酸化膜105bは研磨
パッドに対する摩擦抵抗が大きいために速く研磨される
が、それ以外の領域は界面活性剤層により保護され、界
面活性剤層106の潤滑性によりパッドに対する摩擦抵
抗も小さくなっているため、研磨されにくい。
In this step, as the polishing progresses, the surfactant layer 106 is also gradually removed, or flows into the concave portion of the buried oxide film 105b. This surfactant layer 1
The buried oxide film 105b of the convex portion exposed from 06 is rapidly polished because of its high frictional resistance to the polishing pad, but the other area is protected by the surfactant layer and the lubricating property of the surfactant layer 106 causes the pad to be polished. Is less polished because the frictional resistance to the surface is small.

【0035】そのため、下地の凹凸の大ぎさ及び分布に
影響を受けず、埋め込み酸化膜105bの研磨が可能と
なり、従来問題となっていた大きなパターンでのディッ
シングの発生などの研磨のパターン依存性を解消でき
る。
Therefore, the buried oxide film 105b can be polished without being affected by the size and distribution of the unevenness of the underlying layer, and the polishing pattern dependence such as the occurrence of dishing in a large pattern, which has been a problem in the past, is reduced. Can be resolved.

【0036】更に、本発明においては、塗布膜からの不
純物の拡散及び塗布膜のクラック発生等の平坦化のため
に形成した膜に起因する問題点も発生しない。
Further, in the present invention, there is no problem caused by the film formed for flattening, such as diffusion of impurities from the coating film and generation of cracks in the coating film.

【0037】埋め込み酸化膜105bが平坦化された時
点では、界面活性剤層106は完全に除去されている。
その後は全面に露出した平坦な埋め込み酸化膜105b
の研磨が行われるだけであり、図1(d)に示すよう
に、更に研磨が進行してストッパ膜として機能するシリ
コン窒化膜103が露出した時点では、素子分離溝の大
きさ、形状及び分布等に依存しない高い平坦性を有する
研磨面が得られる。
When the buried oxide film 105b is flattened, the surfactant layer 106 has been completely removed.
After that, a flat buried oxide film 105b exposed on the entire surface
1D, the size, shape, and distribution of the isolation trench are increased when the polishing is further performed and the silicon nitride film 103 functioning as a stopper film is exposed, as shown in FIG. A polished surface having high flatness independent of the like can be obtained.

【0038】続いて、図1(e)に示すように、シリコ
ン窒化膜103及びシリコン酸化膜102を順次除去す
ると、埋め込み酸化膜105b及び側壁酸化膜105a
が充填された素子分離溝104により構成される平坦な
素子分離領域により分割された素子形成領域107がシ
リコン基板101上に形成されるので、この露出したシ
リコン基板領域にトランジスタ素子を作り込めばよい。
Subsequently, as shown in FIG. 1E, when the silicon nitride film 103 and the silicon oxide film 102 are sequentially removed, the buried oxide film 105b and the side wall oxide film 105a are removed.
Is formed on the silicon substrate 101, which is divided by the flat device isolation region formed by the device isolation groove 104 filled with the semiconductor substrate 101. The transistor device may be formed in the exposed silicon substrate region. .

【0039】このように本実施例の溝分離型半導体装置
の製造方法においては、高い再現性と安定性を有する溝
分離型素子分離領域の埋め込み酸化膜の平坦化を、高ス
ループット及び低コストで行うことができ、また、その
製造工程も極めて容易で工程数の増加もない。
As described above, in the manufacturing method of the trench isolation type semiconductor device of the present embodiment, the flattening of the buried oxide film in the trench isolation type element isolation region having high reproducibility and stability can be achieved with high throughput and low cost. In addition, the manufacturing process is extremely easy, and there is no increase in the number of processes.

【0040】本実施例の半導体装置の製造方法において
は、トレンチ型素子分離構造を有する半導体装置であれ
ば、MOS、Bipolar等の半導体装置の種類を選
ばず適用することができる。
In the method of manufacturing a semiconductor device according to the present embodiment, any semiconductor device having a trench-type element isolation structure, such as MOS or Bipolar, can be applied.

【0041】次に、本発明の第2の実施例に係る溝分離
型半導体装置の製造方法について説明する。図2(a)
乃至(d)は本発明の第2実施例方法を工程順に示す断
面図である。本第2実施例は、第1実施例よりも素子分
離溝の段差が厳しいパターンの場合とか、埋め込み酸化
膜に優れた段差被覆性を期待できない場合に有効であ
る。
Next, a method of manufacturing a groove-separated semiconductor device according to a second embodiment of the present invention will be described. FIG. 2 (a)
(D) is a sectional view showing the method of the second embodiment of the present invention in the order of steps. The second embodiment is effective in the case of a pattern in which the step of the element isolation groove is stricter than in the first embodiment, or in the case where excellent step coverage of the buried oxide film cannot be expected.

【0042】先ず、図2(a)に示すように、第1の実
施例と同様に、シリコン基板101上に基板保護膜であ
る10〜20nmの厚さのシリコン酸化膜102、スト
ッパ膜となる厚さ100〜200nmのシリコン窒化膜
103、幅200〜400nm、深さ300〜600n
mの素子分離溝104、厚さ10〜20nmの側壁シリ
コン酸化膜105aにより構成される構造を形成し、L
P一CVD法により埋め込み酸化膜105bをシリコン
基板101上の全面に500〜800nmの厚さで形成
し、素子分離溝104を完全に埋め込む。更に、必要に
応じて埋め込み酸化膜を熱処理する。
First, as shown in FIG. 2A, as in the first embodiment, a silicon oxide film 102 having a thickness of 10 to 20 nm, which is a substrate protective film, and a stopper film are formed on a silicon substrate 101. Silicon nitride film 103 having a thickness of 100 to 200 nm, a width of 200 to 400 nm, and a depth of 300 to 600 n
a device isolation groove 104, a sidewall silicon oxide film 105a having a thickness of 10 to 20 nm is formed.
A buried oxide film 105b is formed on the entire surface of the silicon substrate 101 to a thickness of 500 to 800 nm by a P-CVD method, and the element isolation trench 104 is completely buried. Further, the buried oxide film is heat-treated as necessary.

【0043】そして、図2(b)に示すように、シリコ
ン基板101を減圧チャンバ(図示せず)中においてN
3プラズマ(図示せず)に曝し、埋め込み酸化膜10
5bの表面部に窒素をドープする。
Then, as shown in FIG. 2B, the silicon substrate 101 is placed in a decompression chamber (not shown) by N2.
The buried oxide film 10 is exposed to H 3 plasma (not shown).
The surface of 5b is doped with nitrogen.

【0044】このNH3プラズマによる窒素ドープを行
うと、ドープされた窒素は埋め込み酸化膜を構成するS
i及びOと結合して埋め込み酸化膜の表面には厚さ10
nm程度の酸窒化膜105cが形成される。
When the nitrogen doping by the NH 3 plasma is performed, the doped nitrogen becomes S
combined with i and O, the surface of the buried oxide film has a thickness of 10
An oxynitride film 105c of about nm is formed.

【0045】また、ドープ条件によっては、酸窒化膜1
05cの下層に窒素を含有したシリコン酸化膜の層が形
成されることもあるが、この層は後述する不純物に対す
るバリア性を劣化させることがないため問題にはならな
い。
Also, depending on the doping conditions, the oxynitride film 1
A layer of a silicon oxide film containing nitrogen may be formed below the layer 05c, but this layer does not cause a problem because it does not deteriorate the barrier property against impurities described later.

【0046】この窒素ドープ条件は、枚葉式の減圧チャ
ンバーを使用する壌合、基板温度=200〜400℃、
NH3=50〜100sccm、圧力=0.2〜5.0
Torr、パワー=0.1〜0.4Watt/cm2
プラズマドープ時聞=3〜10分程度とすることが望ま
しいが、ドープ条件により埋め込み酸化膜105b表面
への窒素ドープ量とドープ深さが変化するため、適用す
る半導体装置の種類、構造及び仕様にあわせてドープ条
件を最適化する必要がある。
The conditions of nitrogen doping were as follows: bonding using a single-wafer type decompression chamber; substrate temperature = 200 to 400 ° C .;
NH 3 = 50-100 sccm, pressure = 0.2-5.0
Torr, power = 0.1 to 0.4 Watt / cm 2 ,
It is desirable that the plasma doping time is about 3 to 10 minutes. However, since the amount of nitrogen doping and the doping depth on the surface of the buried oxide film 105b change depending on the doping conditions, the type, structure and specifications of the semiconductor device to be applied may vary. In addition, it is necessary to optimize the doping conditions.

【0047】このプラズマによる窒素ドープは、枚葉式
の減圧チャンバでのみ可能であるわけではなく、バッチ
式の減圧チャンバを使用した場合でも同様に窒素ドープ
が可能である。
The nitrogen doping by the plasma is not only possible in the single-wafer type decompression chamber, but can be similarly performed in the case of using the batch type decompression chamber.

【0048】また、窒素ドープに使用するソースもNH
3に限定されるものではなく、窒素を含有する他のガス
を用いてもよい。例えば、窒素ガス(N2)によるドー
プも可能である。但し、N2はNH3と比較して安価では
あるが、空素のドープ特性が低く、高濃度の窒素を短時
間でド−プするにはNH3のほうが有利である。
The source used for nitrogen doping is also NH
The gas is not limited to 3, and another gas containing nitrogen may be used. For example, doping with nitrogen gas (N 2 ) is also possible. However, although N 2 is less expensive than NH 3 , the doping characteristics of air are low and NH 3 is more advantageous for doping a high concentration of nitrogen in a short time.

【0049】形成された酸窒化膜105cは不純物に対
して高いバリア性を有しており、本発明者等の実験によ
ると、450℃30分の熱処理を行った場合でも、例え
ばCuのようにトランジスタへの影響の大きな元素でも
埋め込み酸化膜105b中への拡散は起こらない。
The formed oxynitride film 105c has a high barrier property against impurities, and according to experiments performed by the present inventors, even if heat treatment is performed at 450 ° C. for 30 minutes, for example, Cu Even an element having a large influence on the transistor does not diffuse into the buried oxide film 105b.

【0050】そして、回転塗布法により塗布膜105d
を酸窒化膜層105cの上に形成し、続いて400℃の
熱処理を行い、埋め込み酸化膜105bの段差を緩和す
る。
Then, a coating film 105d is formed by a spin coating method.
Is formed on the oxynitride film layer 105c, followed by a heat treatment at 400 ° C. to reduce the step of the buried oxide film 105b.

【0051】この熱処理の際、塗布膜中に含まれている
不純物は埋め込み酸化膜方向に拡散するが、埋め込み酸
化膜105bの表面に形成されている酸窒化膜105c
によりその拡散が防止され、埋め込み酸化膜105b中
に侵入することはない。このため、後工程で形成するト
ランジスタへの影響も生じない。
During this heat treatment, impurities contained in the coating film diffuse in the direction of the buried oxide film, but the oxynitride film 105c formed on the surface of the buried oxide film 105b is formed.
Therefore, the diffusion is prevented, and the buried oxide film 105b does not enter. Therefore, there is no influence on a transistor formed in a later step.

【0052】続いて、図2(c)に示すように、両性の
アミドベタインを主成分とする潤滑性を有する昇面活性
剤層106を回転塗布法によりシリコン基板上に形成
し、塗布膜105d上を平坦化する。
Subsequently, as shown in FIG. 2C, a lubricating surface-active agent layer 106 containing amphoteric amidobetaine as a main component is formed on a silicon substrate by a spin coating method, and a coating film 105d is formed. Flatten the top.

【0053】アミドベタインは両性であるため、スラリ
ー中に添加されている物質及びイオンの化学的安定性に
影響を与えず、界面活性剤とスラリーが混在する状態に
なってもスラリー本来の特性を保持できる。
Since amidobetaine is amphoteric, it does not affect the chemical stability of substances and ions added to the slurry, and maintains the inherent properties of the slurry even when the surfactant and the slurry are mixed. Can hold.

【0054】更に、形成される昇面活性剤層106の厚
さは、昇面活性剤の粘度及び塗布条件により異なるが、
少なくとも埋め込み酸化膜105bの凸部が隠れるだけ
の膜厚であることが好ましい。
Further, the thickness of the formed surfactant layer 106 varies depending on the viscosity of the surfactant and the application conditions.
It is preferable that the film thickness is such that at least the convex portion of the buried oxide film 105b is hidden.

【0055】本実施例においても、第1の実施例と同様
に、界面活性剤層106の形成を浸漬法により行っても
よい。
In this embodiment, as in the first embodiment, the surfactant layer 106 may be formed by an immersion method.

【0056】そして、図2(d)に示すように、水酸化
力リウム(KOH)とシリ力(SiO2)粒子、又はア
ンモニア(NH3)とシリ力粒子を主成分とするスラリ
ーを使用して、CMPにより、塗布膜105d、酸窒化
膜105c及び埋め込み酸化膜105bを研磨ストッパ
層のシリコン窒化膜103が露出するまで研磨・除去す
る。
Then, as shown in FIG. 2D, a slurry containing, as main components, hydroxide (KOH) and silicic acid (SiO 2 ) particles or ammonia (NH 3 ) and silicic acid particles. Then, the coating film 105d, the oxynitride film 105c, and the buried oxide film 105b are polished and removed by CMP until the silicon nitride film 103 serving as the polishing stopper layer is exposed.

【0057】この工程では、研磨の進行にともない、界
面活性剤層106が研磨によって形成された凹部に流れ
込んで行く。そして、露出した凸部は研磨パッドに対す
る摩擦抵抗が大きいために速く研磨されるが、それ以外
の凹領域は界面活性剤層により保護され、界面活性剤層
の潤滑性によりパッドに対する摩擦抵抗も小さくなって
いるため、研磨されにくい。
In this step, as the polishing proceeds, the surfactant layer 106 flows into the concave portion formed by the polishing. The exposed convex portions are quickly polished because of high frictional resistance to the polishing pad, but other concave regions are protected by the surfactant layer, and the frictional resistance to the pad is small due to the lubricity of the surfactant layer. Is difficult to be polished.

【0058】埋め込み酸化膜105bが平坦化された時
点では、表面の界面活性剤106は完全に除去されてい
る。その後はシリコン基板101上の全面に露出した平
坦な埋め込み酸化膜105bの研磨が行われるだけであ
り、更に研磨が進行してストッパ膜として機能するシリ
コン窒化膜103が露出した時点では、素子分離溝の大
きさ、形状及び分布等に依存しない高い平坦性を有する
研磨面が得られる。
When the buried oxide film 105b is flattened, the surface active agent 106 has been completely removed. After that, only the flat buried oxide film 105b exposed on the entire surface of the silicon substrate 101 is polished, and further polishing proceeds to expose the silicon nitride film 103 functioning as a stopper film. A polished surface having high flatness independent of the size, shape, distribution, etc.

【0059】そのため、従来問題となっていた大きなパ
タ−ンでのディッシングの発生などの研磨のパターン依
存性を解消することができる。
Therefore, the dependence of polishing on the pattern, such as the occurrence of dishing in a large pattern, which has conventionally been a problem, can be eliminated.

【0060】更に、酸窒化膜によるバリア効果で塗布膜
からの不純物の拡散に起因する問題も発生しない。
Further, there is no problem caused by diffusion of impurities from the coating film due to the barrier effect of the oxynitride film.

【0061】続いて、図2(e)に示すように、シリコ
ン窒化膜103、シリコン酸化膜102を順次除去する
と、酸化膜により充填された素子分離溝103より構成
される平坦な素子分離領域により分割された素子形成領
域107がシリコン基板101上に形成されるので、こ
の露出したシリコン基板領域にトランジスタ素子を作り
込めばよい。
Subsequently, as shown in FIG. 2E, when the silicon nitride film 103 and the silicon oxide film 102 are sequentially removed, a flat element isolation region constituted by the element isolation groove 103 filled with the oxide film is formed. Since the divided element formation region 107 is formed on the silicon substrate 101, the transistor element may be formed in the exposed silicon substrate region.

【0062】このように本実施例の半導体装置の製造方
法においては、高い再現性と安定性を有する溝分離型素
子分離領域の埋め込み酸化膜の平坦化を、高スループッ
トと低コストで行うことができ、また、その製造工程も
極めて容易で工程数の増加もない。
As described above, in the method of manufacturing the semiconductor device of this embodiment, the buried oxide film in the trench isolation type element isolation region having high reproducibility and stability can be flattened at high throughput and low cost. In addition, the manufacturing process is extremely easy and there is no increase in the number of processes.

【0063】本発明は、トレンチ型素子分離構造を有す
る半導体装置であれば、MOS、Bipolar等の半
導体装置の種類を選ばず適用することができる。
The present invention can be applied to any semiconductor device having a trench-type element isolation structure, regardless of the type of the semiconductor device, such as MOS or Bipolar.

【0064】本発明の半導体装置の製造方法は、MO
S、BiPolar等の半導体装置の種類を選ばず適用
することができる点は第1の実施例と同様である。
The method of manufacturing a semiconductor device according to the present invention
The present embodiment is similar to the first embodiment in that the present invention can be applied to any type of semiconductor device such as S and BiPolar.

【0065】[0065]

【発明の効果】以上説明したように本発明に係る半導体
装置の製造方法においては、溝型素子分離領域の埋め込
み絶縁膜の平坦化において、素子分離溝の大きさ、形状
及び分布等に依存しないで、任意のパターンにおいて高
い平坦性を有する研磨面が得られる。
As described above, in the method of manufacturing a semiconductor device according to the present invention, the planarization of the buried insulating film in the groove-type element isolation region does not depend on the size, shape, distribution, etc. of the element isolation groove. Thus, a polished surface having high flatness in an arbitrary pattern can be obtained.

【0066】そのため、従来問題となっていた大きなパ
ターンでのディッシングの発生等の研磨のパターン依存
性を解消できる。
For this reason, the dependence of polishing on the pattern, such as the occurrence of dishing in a large pattern, which has conventionally been a problem, can be eliminated.

【0067】その製造工程も極めて簡素であり、工程数
の増加もないため、高い制御性、高い均一性及び高い再
現性のもとで、従来よりも高い電気特性と良好な長期信
頼性を有する溝型素子分離領域を高い歩留で形成するこ
とができるという効果を奏する。
Since the manufacturing process is extremely simple and there is no increase in the number of steps, it has higher electric characteristics and better long-term reliability than conventional ones under high controllability, high uniformity and high reproducibility. There is an effect that the groove-type element isolation region can be formed with a high yield.

【図面の簡単な説明】[Brief description of the drawings]

【図1】(a)乃至(e)は本発明の第1の実施例方法
を工程順に示す断面図である。
FIGS. 1A to 1E are sectional views showing a method of a first embodiment of the present invention in the order of steps.

【図2】(a)乃至(d)は本発明の第2の実施例方法
を工程順に示す断面図である。
FIGS. 2A to 2D are cross-sectional views showing a method of a second embodiment of the present invention in the order of steps.

【図3】(a)乃至(c)は従来方法を示す断面図であ
る。
FIGS. 3A to 3C are cross-sectional views showing a conventional method.

【図4】(a)乃至(c)は他の従来方法を示す断面図
である。
4A to 4C are cross-sectional views showing another conventional method.

【符号の説明】[Explanation of symbols]

101;シリコン基板 102;シリコン酸化膜 103;シリコン窒化膜 104;素子分離溝 105a;側壁シリコン酸化膜 105b;埋め込み酸化膜 105c;酸窒化膜層 105d;塗布膜 106;界面活性剤層 107;素子分離領域 10;配線層 101; silicon substrate 102; silicon oxide film 103; silicon nitride film 104; device isolation groove 105a; sidewall silicon oxide film 105b; buried oxide film 105c; oxynitride film layer 105d; coating film 106; surfactant layer 107; device isolation Region 10; wiring layer

Claims (9)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 半導体基板上の所定の領域に基板保護膜
及びその上層のエッチングストッパ膜により構成される
マスク膜を形成する工程と、前記マスク膜をエッチング
マスクとして前記半導体基板の露出部分をエッチングし
て所定の深さの素子分離溝を形成する工程と、前記素子
分離溝の側壁部に絶縁膜を形成する工程と、前記半導体
基板上の全面に単層又は複数層の溝埋め込み用絶縁膜を
堆積して前記素子分離溝を埋め込む工程と、前記埋め込
み用絶縁膜上に潤滑性を有する界面活性剤層を形成しそ
の表面を平坦化する工程と、前記埋め込み絶縁膜を研磨
除去して前記エッチングストッパ膜を露出させる工程
と、前記エッチングストッパ膜及び前記基板保護膜を順
次除去する工程とを有することを特徴とする溝分離型半
導体装置の製造方法。
A step of forming a mask film composed of a substrate protective film and an etching stopper film thereover in a predetermined region on the semiconductor substrate, and etching the exposed portion of the semiconductor substrate using the mask film as an etching mask. Forming an element isolation groove having a predetermined depth by forming an insulating film on a side wall of the element isolation groove; and forming a single-layer or plural-layer groove-filling insulating film on the entire surface of the semiconductor substrate. Depositing the element isolation trenches, forming a lubricating surfactant layer on the filling insulating film and flattening the surface thereof, and polishing and removing the buried insulating film. A method for manufacturing a trench isolation type semiconductor device, comprising: a step of exposing an etching stopper film; and a step of sequentially removing the etching stopper film and the substrate protection film.
【請求項2】 前記埋め込み用絶縁膜が、2層の絶縁膜
により構成されることを特徴とする請求項1に記載の溝
分離型半導体装置の製造方法。
2. The method according to claim 1, wherein the buried insulating film is composed of two insulating films.
【請求項3】 前記埋め込み用絶縁膜を構成する前記2
層の絶縁膜が、化学的気相成長法により形成される酸化
膜と、回転塗布法により形成される酸化膜であることを
特徴とする請求項2に記載の溝分離型半導体装置の製造
方法。
3. The semiconductor device according to claim 2, wherein said insulating film for burying is embedded in said insulating film.
3. The method according to claim 2, wherein the insulating films of the layers are an oxide film formed by a chemical vapor deposition method and an oxide film formed by a spin coating method. .
【請求項4】 前記回転塗布法により形成される酸化膜
の表面部には窒素が含まれている層が存在することを特
徴とする請求項3に記載の溝分離型半導体装置の製造方
法。
4. The method according to claim 3, wherein a layer containing nitrogen exists on the surface of the oxide film formed by the spin coating method.
【請求項5】 前記界面活性剤が、アニオン性、カチオ
ン性、非イオン性又は両性であることを特徴とする請求
項1乃至4のいずれか1項に記載の溝分離型半導体装置
の製造方法。
5. The method according to claim 1, wherein the surfactant is anionic, cationic, nonionic or amphoteric. .
【請求項6】 前記界面活性剤が、非イオン性のソルビ
タン脂肪酸エステルを含むことを特徴とする請求項5に
記載の溝分離型半導体装置の製造方法。
6. The method according to claim 5, wherein the surfactant includes a nonionic sorbitan fatty acid ester.
【請求項7】 前記界面活性剤が、両性のアミドベタイ
ンを含むことを特徴とする請求項5に記載の溝分離型半
導体装置の製造方法。
7. The method according to claim 5, wherein the surfactant includes amphoteric amidobetaine.
【請求項8】 前記界面活性剤が、回転塗布法により形
成されることを特徴とする請求項1乃至7のいずれか1
項に記載の溝分離型半導体装置の製造方法。
8. The method according to claim 1, wherein the surfactant is formed by a spin coating method.
13. The method for manufacturing a groove separation type semiconductor device according to item 13.
【請求項9】 前記界面活性剤が、前記半導体基板を前
記界面活性剤中に浸漬することにより形成されることを
特徴とする請求項1乃至7のいずれか1項に記載の溝分
離型半導体装置の製造方法。
9. The groove separation type semiconductor according to claim 1, wherein the surfactant is formed by immersing the semiconductor substrate in the surfactant. Device manufacturing method.
JP9314002A 1997-11-14 1997-11-14 Manufacturing method of groove-separated semiconductor device Expired - Fee Related JP2953447B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9314002A JP2953447B2 (en) 1997-11-14 1997-11-14 Manufacturing method of groove-separated semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9314002A JP2953447B2 (en) 1997-11-14 1997-11-14 Manufacturing method of groove-separated semiconductor device

Publications (2)

Publication Number Publication Date
JPH11150179A JPH11150179A (en) 1999-06-02
JP2953447B2 true JP2953447B2 (en) 1999-09-27

Family

ID=18048041

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9314002A Expired - Fee Related JP2953447B2 (en) 1997-11-14 1997-11-14 Manufacturing method of groove-separated semiconductor device

Country Status (1)

Country Link
JP (1) JP2953447B2 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6541401B1 (en) * 2000-07-31 2003-04-01 Applied Materials, Inc. Wafer pretreatment to decrease rate of silicon dioxide deposition on silicon nitride compared to silicon substrate
US6645867B2 (en) * 2001-05-24 2003-11-11 International Business Machines Corporation Structure and method to preserve STI during etching
KR100518536B1 (en) * 2002-08-07 2005-10-04 삼성전자주식회사 Method of planarizing the surface of semiconductor device and semiconductor device manufactured by the same
KR100922074B1 (en) * 2002-12-02 2009-10-16 매그나칩 반도체 유한회사 Method for forming an isolation film in semiconductor device
KR101926294B1 (en) 2015-03-30 2018-12-06 미쓰이 가가쿠 가부시키가이샤 METHOD FOR MANUFACTURING FLANGE FLATING FILM
CN108408683B (en) * 2017-02-09 2020-08-18 中芯国际集成电路制造(上海)有限公司 Method for manufacturing semiconductor device

Also Published As

Publication number Publication date
JPH11150179A (en) 1999-06-02

Similar Documents

Publication Publication Date Title
US6566727B1 (en) N2O nitrided-oxide trench sidewalls to prevent boron outdiffusion and decrease stress
US6297126B1 (en) Silicon nitride capped shallow trench isolation method for fabricating sub-micron devices with borderless contacts
US6265302B1 (en) Partially recessed shallow trench isolation method for fabricating borderless contacts
US7858492B2 (en) Method of filling a trench and method of forming an isolating layer structure using the same
US20050224907A1 (en) Isolation structure with nitrogen-containing liner and methods of manufacture
KR100224700B1 (en) Isolation method of semiconductor device
JP2004179614A (en) Manufacturing method of semiconductor device
US6777336B2 (en) Method of forming a shallow trench isolation structure
JP3414590B2 (en) Method for manufacturing semiconductor device
US20110012226A1 (en) Semiconductor device and method for manufacturing the same
JP2953447B2 (en) Manufacturing method of groove-separated semiconductor device
US6602759B2 (en) Shallow trench isolation for thin silicon/silicon-on-insulator substrates by utilizing polysilicon
KR19980063317A (en) Device Separation Method of Semiconductor Device
US7018905B1 (en) Method of forming isolation film in semiconductor device
US6383874B1 (en) In-situ stack for high volume production of isolation regions
US6472751B1 (en) H2 diffusion barrier formation by nitrogen incorporation in oxide layer
US7183173B2 (en) Method for forming isolation film in semiconductor device
US6727160B1 (en) Method of forming a shallow trench isolation structure
KR20010036818A (en) Method for forming a T-shaped trench isolation
JP2000100926A (en) Semiconductor device and manufacture thereof
US6303467B1 (en) Method for manufacturing trench isolation
US20040108524A1 (en) Semiconductor device and method of manufacturing the same
KR100596277B1 (en) Semiconductor device and method of manufacturing dielectric layer thereof
KR100588647B1 (en) Method For Manufacturing Semiconductor Devices
JP2002057211A (en) Method for manufacturing semiconductor device having trench element isolation region

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees