JP2877641B2 - Semiconductor memory device and driving method thereof - Google Patents

Semiconductor memory device and driving method thereof

Info

Publication number
JP2877641B2
JP2877641B2 JP34710792A JP34710792A JP2877641B2 JP 2877641 B2 JP2877641 B2 JP 2877641B2 JP 34710792 A JP34710792 A JP 34710792A JP 34710792 A JP34710792 A JP 34710792A JP 2877641 B2 JP2877641 B2 JP 2877641B2
Authority
JP
Japan
Prior art keywords
region
insulating film
drain
floating gate
source region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP34710792A
Other languages
Japanese (ja)
Other versions
JPH06196713A (en
Inventor
規之 下地
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP34710792A priority Critical patent/JP2877641B2/en
Publication of JPH06196713A publication Critical patent/JPH06196713A/en
Application granted granted Critical
Publication of JP2877641B2 publication Critical patent/JP2877641B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Landscapes

  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は半導体記憶装置およびそ
の駆動方式に関する。さらに詳しくは、マトリックス状
に配列された各メモリセルのドレインと隣り合ったメモ
リセルのソースとを連結してビット線とした構造の仮想
グランドアレイ型半導体記憶装置で、書込みおよび消去
を共にFN電流で行うことによって低消費電力化とトン
ネル絶縁膜の劣化防止を図った半導体記憶装置およびそ
の駆動方式に関する。
The present invention relates to a semiconductor memory device and a driving method thereof. More specifically, a virtual ground array type semiconductor memory device having a structure in which the drain of each memory cell arranged in a matrix and the source of an adjacent memory cell are connected to form a bit line. The present invention relates to a semiconductor memory device that achieves low power consumption and prevents deterioration of a tunnel insulating film by using the method described above, and a driving method thereof.

【0002】[0002]

【従来の技術】電気的にデータの書換えが可能で、無電
源状態でもデータ保持のできるEEPROMが幅広く使
用されている。このEEPROMにはフローティングゲ
ートにホットエレクトロンを注入するフラッシュメモリ
型と、絶縁膜にFNトンネリングやダイレクトトンネリ
ングなどにより、電子を注入する金属−酸化膜−チッ化
膜−酸化膜−半導体構造のMONOS(metal oxide ni
tride oxide semiconductor)型や金属−チッ化膜−酸化
膜−半導体構造のMNOS(metal nitride oxidesemico
nductor) 型とがある。
2. Description of the Related Art EEPROMs capable of electrically rewriting data and retaining data even without power are widely used. This EEPROM has a flash memory type in which hot electrons are injected into a floating gate, and a MONOS (metal-oxide film-nitride film-oxide film-semiconductor structure) in which electrons are injected into an insulating film by FN tunneling or direct tunneling. oxide ni
MNOS (metal nitride oxidesemico) of tride oxide semiconductor type or metal-nitride film-oxide film-semiconductor structure
nductor) type.

【0003】一方、素子の小型化を図るため、フラッシ
ュメモリ型で、アレイ状に並べられ、隣り合ったメモリ
トランジスタのドレインとソースが接続されて、ドレイ
ンおよびソースの両方にはコンタクトが形成されない仮
想グランドアレイ型の半導体記憶装置が、たとえば文献
「ア ノベル メモリー セル ユージング フラッシ
ュ アレイ コンタクトレス EPROM(FACE) テク
ノロジー(A Novel Memory Cell Using Flash Array Con
tactless EPROM(FACE)Technology) 」、(アイイー デ
ィー エム(IEDM)、1990年、91〜94頁)および「アン
アシンメトリカル ライトリー−ドープド ソース
(ALDS) セル フォー バーチャル グランド ハイ
デンシティ EPROMs(An Asymmetrical Lightly-D
oped Source(ALDS)Cell for Virtual Ground High Dens
ity EPROMs.)」、(アイ イーディー エム(IEDM)、19
88年、432 〜435 頁)に開示されている。
On the other hand, in order to reduce the size of elements, a flash memory type is arranged in an array, and the drains and sources of adjacent memory transistors are connected, and no contact is formed at both the drain and the source. A ground array type semiconductor memory device is described in, for example, a document “A Novel Memory Cell Using Flash Array Con- tact EPROM (FACE) technology”.
tactless EPROM (FACE) Technology) ", (IEDM, 1990, pp. 91-94) and" An asymmetry lightly-doped source (ALDS) cell for virtual ground high.
Density EPROMs (An Asymmetrical Lightly-D
oped Source (ALDS) Cell for Virtual Ground High Dens
ity EPROMs.) ”, (IEDM, IEDM, 19
1988, pp. 432-435).

【0004】図6は従来の仮想グランドアレイ型半導体
記憶装置の1個のセル部分の断面説明図を示す。図7は
その駆動方式を示し、(a)は書込み方法の説明図、
(b)は消去方法の説明図である。
FIG. 6 is a sectional explanatory view of one cell portion of a conventional virtual ground array type semiconductor memory device. FIG. 7 shows the driving method, (a) is an explanatory diagram of a writing method,
(B) is an explanatory view of the erasing method.

【0005】図6の半導体記憶装置のメモリセルは、半
導体基板1にソース領域2、ドレイン領域3およびソー
ス領域2とドレイン領域3に挟まれたチャネル領域4が
半導体基板に設けられている。さらにチャネル領域4上
にトンネル絶縁膜5、フローティングゲート6、層間絶
縁膜7およびコントロールゲート8が順次CVD法など
を用いて設けられている。
In the memory cell of the semiconductor memory device shown in FIG. 6, a semiconductor substrate 1 is provided with a source region 2, a drain region 3, and a channel region 4 interposed between the source region 2 and the drain region 3. Further, a tunnel insulating film 5, a floating gate 6, an interlayer insulating film 7, and a control gate 8 are sequentially provided on the channel region 4 by using a CVD method or the like.

【0006】書込みは図7(a)のようにコントロール
ゲート8に12V程度の高電位Vppを印加し、ドレイン3
にも6V程度の高電位Vd を印加して電流を流し、ホッ
トエレクトロンをフローティングゲート6に注入するこ
とによって行う。
For writing, a high potential Vpp of about 12 V is applied to the control gate 8 as shown in FIG.
To be applied to high potential V d of about 6V electric current is carried out by injecting hot electrons into the floating gate 6.

【0007】消去は図7(b)のようにコントロールゲ
ート8の電位は0Vにし、ソース2に12V程度の高電位
s を印加して電子をFN電流でフローティングゲート
6から引き抜くことによって行う。
[0007] the potential of the control gate 8 as erased FIG. 7 (b) and to 0V, and carried out by withdrawing from the floating gate 6 electrons FN current by applying a high potential V s of about 12V to the source 2.

【0008】[0008]

【発明が解決しようとする課題】前述のように、従来の
仮想グランドアレイ型半導体記憶装置はフローティング
ゲートを使用したフラッシュ型のメモリトランジスタが
使用されて、書込み、読出しが行われている。しかしフ
ラッシュ型のメモリトランジスタではホットエレクトロ
ンが高エネルギーで注入されるため、酸化膜中で電子、
正孔のトラップ密度が増大し、それとともに酸化膜中の
ポテンシャル分布が変化し、その結果正帰還がかかる再
注入の増大から酸化膜が破壊されることがある。
As described above, in the conventional virtual ground array type semiconductor memory device, writing and reading are performed by using a flash type memory transistor using a floating gate. However, in a flash memory transistor, hot electrons are injected with high energy, so electrons and
The hole trap density increases, and the potential distribution in the oxide film changes with the increase in the hole trap density. As a result, the oxide film may be destroyed due to an increase in re-injection with positive feedback.

【0009】また、ホットエレクトロンはドレイン電流
の一部しかフローティングゲートに注入されないので書
込みの効率はわるく、多量の消費電流が必要である。
Also, since only a part of the drain current of hot electrons is injected into the floating gate, the writing efficiency is low and a large current consumption is required.

【0010】本発明は、このような問題を解決して消費
電流が少なく、かつ、トンネル絶縁膜の劣化が少なく信
頼性が向上した半導体記憶装置およびその駆動方式を提
供することを目的とする。
An object of the present invention is to provide a semiconductor memory device which solves such a problem, consumes less current, has less deterioration of a tunnel insulating film, and has improved reliability, and a driving method thereof.

【0011】[0011]

【課題を解決するための手段】本発明による半導体記憶
装置は、(a)半導体基板に設けられた(イ)ドレイン
領域、(ロ)ソース領域および(ハ)該ドレイン領域と
ソース領域で挟まれたチャネル領域と、(b)該チャネ
ル領域上で前記半導体基板表面に順次設けられた(ニ)
トンネル絶縁膜、(ホ)フローティングゲート、(ヘ)
層間絶縁膜および(ト)コントロールゲートとからなる
メモリセルがマトリックス状に配列され、メモリセル
の前記ドレイン領域と該一メモリセルと隣り合った隣接
メモリセルの前記ソース領域とが相互に連結されまたは
共用されてなる半導体記憶装置であって、各メモリセル
の前記トンネル絶縁膜のドレイン領域側またはソース領
域側のいずれか一方側が厚く形成されると共に他方側が
薄く形成され、かつ、前記一メモリセルの前記トンネル
絶縁膜が厚く形成された一方側のドレイン領域またはソ
ース領域と、前記隣接メモリセルの前記トンネル絶縁膜
が薄く形成された他方側のソース領域またはドレイン領
域とが相互に連結または共用されてなるものである。
A semiconductor memory device according to the present invention comprises (a) a drain region, (b) a source region, and (c) provided between a drain region and a source region provided on a semiconductor substrate. And (b) sequentially provided on the surface of the semiconductor substrate on the channel region.
Tunnel insulating film, (e) floating gate, (f)
Memory cells each including an interlayer insulating film and a control gate are arranged in a matrix, and the drain region of one memory cell and the source region of an adjacent memory cell adjacent to the one memory cell are arranged in a matrix. a semiconductor memory device formed by interconnected or shared, said tunnel either side of the drain region side or the source region side of the insulating film is thick rather formed Rutotomoni other side of each memory cell
The tunnel of the one memory cell, which is formed thinly
One side of the drain region or the SO
Source region and the tunnel insulating film of the adjacent memory cell
Source or drain region on the other side
Are connected or shared with each other .

【0012】前記マトリックス状に配列された各メモリ
セルは、前記半導体基板の電子をトンネリングにより前
記フローティングゲートに注入することにより消去の状
態とし、前記フローティングゲートの電子をトンネリン
グにより前記ドレイン領域またはソース領域に引き抜く
ことにより書込みの状態とする半導体記憶装置にすれ
ば、FN電流のみで書込みおよび消去の両方を行うこと
ができる構造で確実に1つのメモリセルのみの書込みを
することができる
Each of the memories arranged in a matrix
The cell precedes the electrons of the semiconductor substrate by tunneling.
Injection into the floating gate
State, and the electrons of the floating gate are tunneled.
To the drain region or source region
The semiconductor memory device that is in a write state
For example, both writing and erasing should be performed only with FN current
Writing to only one memory cell
Can be done .

【0013】さらに本発明による半導体記憶装置の駆動
方式は、(c)コントロールゲートに半導体基板に対し
て高い電位を印加し、チャネル領域からフローティング
ゲートに電子を注入することにより記憶の消去を行い、
(d)ゲート絶縁膜が厚く形成されていない側のソース
領域またはドレイン領域に、コントロールゲートに対し
て高い電位を印加し、フローティングゲートから電子を
引き抜くことにより記憶の書込みを行うことを特徴とす
るものである。
Further, in the driving method of the semiconductor memory device according to the present invention, (c) a memory is erased by applying a high potential to the semiconductor substrate to the control gate and injecting electrons from the channel region to the floating gate.
(D) A memory is written by applying a high potential to the control gate to the source region or the drain region on the side where the gate insulating film is not formed thick and extracting electrons from the floating gate. Things.

【0014】[0014]

【作用】本発明によれば、フローティングゲートを有す
るメモリセルをマトリックス状に配列し、各メモリセル
のドレインと隣り合うメモリセルのソースとを連結して
使用する仮想グランドアレイ型半導体記憶装置で、ドレ
イン領域側またはソース領域側のいずれか一方のトンネ
ル絶縁膜を厚くしているため、ソースとドレインの接続
部分を連結するビット線に印加される高電位により絶縁
膜の薄い側のセルにはフローティングゲートとのあいだ
で電子の移動があるが、トンネル絶縁膜の厚い側のセル
ではフローティングゲートとのあいだで電子の移動が起
らず、一つのセルのみを選択的に書き込むことができ
る。
According to the present invention, there is provided a virtual ground array type semiconductor memory device in which memory cells having floating gates are arranged in a matrix, and the drain of each memory cell is connected to the source of an adjacent memory cell. Since the tunnel insulating film on either the drain region side or the source region side is thickened, floating is applied to the cell on the thinner side of the insulating film due to the high potential applied to the bit line connecting the connection part of the source and the drain. Electrons move between the gate and the gate, but electrons do not move between the floating gate and the cells on the thicker side of the tunnel insulating film, so that only one cell can be selectively written.

【0015】また、少なくともトンネル絶縁膜の薄い側
のソース領域またはドレイン領域の周囲に不純物の低濃
度領域を形成して二重不純物領域にすることにより、ジ
ャンクションリークやブレークダウンなどの基板との耐
圧特性の劣化を防止できる。
Further, by forming a low impurity concentration region at least around the source region or the drain region on the thin side of the tunnel insulating film to form a double impurity region, a withstand voltage with respect to a substrate such as a junction leak or a breakdown is formed. Deterioration of characteristics can be prevented.

【0016】また、駆動方式はフローティングゲートに
電子を注入することにより消去状態とし、フローティン
グゲートから電子を引き抜くことにより書き込み状態と
し、フローティングゲートから電子を引き抜くことによ
り書き込み状態としているため、消去、書込みいずれの
ばあいも両端に印加される電圧に基づき流れる電流であ
るFN電流により行うことができ、高エネルギーを有す
るホットエレクトロンの注入でないため、無駄な電流が
なく、消費電流の低減化になると共に、トンネル絶縁膜
の劣化も少ない。
In the driving method, an erase state is obtained by injecting electrons into the floating gate, a write state is obtained by extracting electrons from the floating gate, and a write state is obtained by extracting electrons from the floating gate. In either case, the FN current, which is a current flowing based on the voltage applied to both ends, can be performed. Since the injection of hot electrons having high energy is not performed, there is no useless current, and the current consumption is reduced. Also, the deterioration of the tunnel insulating film is small.

【0017】[0017]

【実施例】つぎに図面を参照しながら、本発明の半導体
記憶装置の説明を行う。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, a semiconductor memory device according to the present invention will be described with reference to the drawings.

【0018】図1は、本発明の半導体記憶装置の1個の
セル部分の断面構造の説明図、図2は、本発明の半導体
記憶装置の一実施例を示す平面説明図、図3は図2のII
I −III 線断面図、図4は本発明の半導体記憶装置の消
去、書込み、読出しの方法を説明する図で、(a)が消
去法、(b)が書込み法、(c)が読出し法の説明図、
図5はフローティングゲートを有するメモリトランジス
タをマトリックス状に配列した仮想グランドアレイ型半
導体記憶装置の等価回路図である。
FIG. 1 is an explanatory view of a sectional structure of one cell portion of a semiconductor memory device of the present invention, FIG. 2 is a plan explanatory view showing one embodiment of a semiconductor memory device of the present invention, and FIG. 2 II
FIG. 4 is a view for explaining an erasing, writing, and reading method of the semiconductor memory device of the present invention. FIG. 4A is an erasing method, FIG. 4B is a writing method, and FIG. Illustration of,
FIG. 5 is an equivalent circuit diagram of a virtual ground array type semiconductor memory device in which memory transistors having floating gates are arranged in a matrix.

【0019】図1〜3において、半導体基板(たとえば
p型)1に、不純物の濃度が相対的に高いn+ 領域であ
る高濃度領域2aとそのまわりに不純物濃度が相対的に
低いn- 領域である低濃度領域2bからなる二重拡散層
のソース領域2および同様にn+ 型の高濃度領域3aと
- 型の低濃度領域3bからなる二重拡散層のドレイン
領域3が形成され、そのあいだにチャネル領域4が設け
られている。
In FIGS. 1 to 3, a semiconductor substrate (for example, p-type) 1 has a high concentration region 2a, which is an n + region with a relatively high impurity concentration, and an n region with a relatively low impurity concentration around it. A source region 2 of a double diffusion layer composed of a low concentration region 2b and a drain region 3 of a double diffusion layer composed of a high concentration region 3a of n + type and a low concentration region 3b of n type. A channel region 4 is provided between them.

【0020】半導体基板1上に酸化膜、チッ化膜などか
らなるトンネル絶縁膜5が設けられ、さらにドレイン領
域3側またはソース領域2側のいずれか一方側(本実施
例ではソース領域2側)に厚い酸化膜5aが形成され、
その領域の厚さtは薄いトンネル絶縁膜部分の2〜3倍
程度とする。この厚い酸化膜5aは二重拡散層からなる
ソース領域2a、2b部分のフローティングゲートの下
部を覆うように設けられればよく、ソース領域2の上全
体を厚くする必要はない。トンネル絶縁膜上には第1の
ポリシリコン層からなるフローティングゲート6、酸化
ケイ素膜7aとチッ化ケイ素膜7bと酸化ケイ素膜7c
のONO3層構造からなる層間絶縁膜7および第2のポ
リシリコン層などからなるコントロールゲート8が設け
られている。
A tunnel insulating film 5 made of an oxide film, a nitride film, or the like is provided on a semiconductor substrate 1, and further, one of a drain region 3 side and a source region 2 side (in this embodiment, a source region 2 side). Thick oxide film 5a is formed on
The thickness t of the region is about two to three times the thickness of the thin tunnel insulating film portion. The thick oxide film 5a may be provided so as to cover the lower part of the floating gate in the source regions 2a and 2b formed of the double diffusion layer, and it is not necessary to make the entire upper part of the source region 2 thick. A floating gate 6 made of a first polysilicon layer, a silicon oxide film 7a, a silicon nitride film 7b, and a silicon oxide film 7c are formed on the tunnel insulating film.
An interlayer insulating film 7 having an ONO3 layer structure and a control gate 8 including a second polysilicon layer are provided.

【0021】このようにトンネル絶縁膜のソース領域2
側またはドレイン領域3側のいずれか一方に厚い酸化膜
5aを設けることにより、後述するマトリックス状に配
列されたメモリセルの厚い酸化膜5a側のメモリセルの
フローティングゲートからの電子の引抜きを防止し、薄
いトンネル絶縁膜5側のセルのみ電子の引抜きをして選
択的に書き込める。
As described above, the source region 2 of the tunnel insulating film
By providing the thick oxide film 5a on one of the side and the drain region 3, the extraction of electrons from the floating gate of the memory cell on the side of the thick oxide film 5a of the memory cells arranged in a matrix described later is prevented. Only the cells on the side of the thin tunnel insulating film 5 can be selectively written by extracting electrons.

【0022】この半導体記憶装置を製造するには、まず
図2の平面図に示すようにフィールド絶縁膜10を酸化法
などにより半導体基板1の表面に設けたのち、たとえば
図1および図3の断面図に示すように、活性領域上にた
とえば酸化ケイ素膜からなるトンネル絶縁膜5を酸化法
またはCVD法などにより60〜150 Å(一例としては10
0 Å)の厚さで設ける。この際、全体に200 〜400 Å
(一例としては300 Å)程度の厚い酸化膜を設け、たと
えばソース領域2の端部上は厚い酸化膜5aのまま残る
ようにエッチングして大部分のチャネル領域4上のトン
ネル絶縁膜5は通常の50〜150 Å程度にする。
In order to manufacture this semiconductor memory device, first, as shown in the plan view of FIG. 2, a field insulating film 10 is provided on the surface of the semiconductor substrate 1 by an oxidation method or the like, and then, for example, the cross section of FIG. 1 and FIG. As shown in the figure, a tunnel insulating film 5 made of, for example, a silicon oxide film is formed on the active region by an oxidation method or a CVD method at 60 to 150.degree.
0 mm). At this time, 200 ~ 400 全体
A thick oxide film (for example, about 300 °) is provided, and for example, etching is performed so that the thick oxide film 5a remains on the end of the source region 2 and the tunnel insulating film 5 on most of the channel region 4 is usually formed. About 50 to 150 mm.

【0023】つぎに、フローティングゲート6とするた
とえば第1のポリシリコンをたとえばCVD法により10
00〜2000Åの厚さ堆積し、層間絶縁膜7とする酸化ケイ
素、チッ化ケイ素、酸化ケイ素からなるONOの3層構
造の絶縁膜を全体で200 〜300 Åになるように同じくC
VD法などで堆積する。さらにコントロールゲート8と
する第2のポリシリコン層を同様に3000〜4000Åの厚さ
設けたのちパターニングし、各メモリセルのフローティ
ングゲート6、層間絶縁膜7およびコントロールゲート
8を設ける。この際、フローティングゲートなどが前述
の厚い酸化膜5aの一部とオーバラップするようにパタ
ーニングする。そののちソース領域およびドレイン領域
の低濃度領域2b、3bを形成するため、コントロール
ゲート8などをマスクとしてたとえばリンイオンをドー
ズ量5E13〜5E14/cm2 、100 〜150 keVのエネ
ルギーで打込み、不純物濃度が1E18〜1E19/cm3
の低濃度領域2b、3bとする。本実施例では、セル面
積を小さくするため、1つのメモリセルのソース領域2
が左隣りのメモリセルのドレイン領域3と共通になり、
1つのメモリセルのドレイン領域3は右隣りのメモリセ
ルのソース領域2と共通になっているが、別々に形成し
てもよい。つぎに、コントロールゲート8などをマスク
としてヒ素イオンなどを1E15〜5E15/cm2 のドー
ズ量で50〜100 keVの注入エネルギーによりイオン打
込みすることにより、ソース領域およびドレイン領域の
それぞれの高濃度領域2a、3aがそれぞれ不純物濃度
約1E20/cm3 で形成される。さらに酸化ケイ素など
からなる絶縁膜を全体に被膜し横方向に並ぶ各セルのコ
ントロールゲートを結ぶワード線Wや縦方向に並ぶ各メ
モリセルのソース領域(ドレイン領域)を連結するビッ
ト線B1 、B2 (図3には図示せず)をAl−Siまた
はAl−Si−Cuなどにより7000Å程度の厚さで設け
る。
Next, for example, the first polysilicon to be used as the floating gate 6 is formed by CVD, for example, for 10 minutes.
A three-layer insulating film of ONO consisting of silicon oxide, silicon nitride, and silicon oxide, which is deposited to a thickness of 00 to 2000 mm and is used as the interlayer insulating film 7, is similarly formed so that the total thickness becomes 200 to 300 mm.
It is deposited by a VD method or the like. Further, a second polysilicon layer serving as a control gate 8 is similarly provided with a thickness of 3000 to 4000 ° and then patterned to provide a floating gate 6, an interlayer insulating film 7, and a control gate 8 of each memory cell. At this time, patterning is performed so that a floating gate or the like overlaps a part of the thick oxide film 5a. After that, in order to form the low concentration regions 2b and 3b of the source region and the drain region, for example, phosphorus ions are implanted with a dose of 5E13 to 5E14 / cm 2 and an energy of 100 to 150 keV by using the control gate 8 and the like as a mask. 1E18~1E19 / cm 3
Are the low concentration regions 2b and 3b. In this embodiment, in order to reduce the cell area, the source region 2 of one memory cell is used.
Becomes common with the drain region 3 of the memory cell on the left,
Although the drain region 3 of one memory cell is common to the source region 2 of the memory cell on the right, it may be formed separately. Next, arsenic ions or the like are implanted at a dose of 1E15 to 5E15 / cm 2 with an implantation energy of 50 to 100 keV using the control gate 8 or the like as a mask, thereby forming a high concentration region 2a of each of the source region and the drain region. , 3a are each formed at an impurity concentration of about 1E20 / cm 3 . Further, a word line W connecting the control gates of the cells arranged in the horizontal direction and a bit line B 1 connecting the source regions (drain regions) of the memory cells arranged in the vertical direction are formed by coating an insulating film made of silicon oxide or the like entirely. B 2 (not shown in FIG. 3) is provided with a thickness of about 7000 ° using Al-Si or Al-Si-Cu or the like.

【0024】前述のフローティングゲート6とコントロ
ールゲート8とのあいだの層間絶縁膜をONOの3層構
造にしたのは、絶縁性を上げるためであるが、いずれか
1層または2層で構成してもよい。また、前記実施例で
はソース領域およびドレイン領域をそれぞれ高濃度領域
と低濃度領域の二重拡散層を用いたが、低濃度領域を設
けることにより耐圧を向上させたもので、耐圧向上のた
めには好ましいが、必ずしも必須ではない。さらに低濃
度領域を設けるばあいも、厚い酸化膜5aを設けていな
い例の領域(前記実施例ではドレイン領域)のみ設けれ
ばよい。書込みは酸化膜の厚くない側で行われ、書込み
時の高電圧に対する耐圧を向上させるためだからであ
る。さらにソース領域およびドレイン領域の低濃度領域
をリンイオンの打込みにより、また高濃度領域をヒ素イ
オンの打込みによる例で説明したが、リン不純物は周囲
に拡散し易くヒ素不純物は拡散しにくく高濃度を維持す
るため好ましいが、必ずしも限定されない。さらに、p
型半導体基板にn型のソース、ドレイン領域の例で説明
したが、それぞれ逆の導電型でもよい。また、前記実施
例ではドレイン領域側またはソース領域側に厚い酸化膜
を設けたが、酸化膜以外でもチッ化ケイ素膜などの絶縁
膜で、トンネル絶縁膜の2〜3倍程度の厚さがあればよ
い。
The reason why the interlayer insulating film between the floating gate 6 and the control gate 8 has a three-layer structure of ONO is to improve the insulating property. Is also good. In the above embodiment, the source region and the drain region use the double diffusion layers of the high-concentration region and the low-concentration region, respectively. However, the provision of the low-concentration region improves the breakdown voltage. Is preferred, but not required. Even when a low-concentration region is provided, only the region (drain region in the above embodiment) in which the thick oxide film 5a is not provided may be provided. This is because writing is performed on the non-thick side of the oxide film to improve the withstand voltage against a high voltage at the time of writing. Furthermore, while the low-concentration regions of the source and drain regions were implanted with phosphorus ions, and the high-concentration regions were implanted with arsenic ions, phosphorus impurities diffuse easily to the surroundings, and arsenic impurities hardly diffuse and maintain a high concentration. However, it is not necessarily limited. Furthermore, p
Although the example in which the n-type source and drain regions are provided on the type semiconductor substrate has been described, the conductivity types may be opposite to each other. Further, in the above embodiment, a thick oxide film is provided on the drain region side or the source region side. I just need.

【0025】つぎに、本発明の半導体記憶装置の駆動方
式を説明する。
Next, the driving method of the semiconductor memory device of the present invention will be described.

【0026】従来のフローティングゲートを有するフラ
ッシュメモリはフローティングゲートにホットエレクト
ロンを注入することにより書込みを行い、電子を引き抜
くことにより消去をしていたが、本発明では、電子をフ
ローティングゲートに注入することにより消去状態と
し、各セルごとに電子を引き抜くことにより書込み状態
とすることによって、電子の移動を両電極間に印加され
た電圧に基づくFN電流で行うことに特徴がある。
In a conventional flash memory having a floating gate, writing is performed by injecting hot electrons into the floating gate, and erasing is performed by extracting electrons. In the present invention, however, it is necessary to inject electrons into the floating gate. , And the electrons are drawn out of each cell to make the written state, whereby the movement of the electrons is performed by the FN current based on the voltage applied between the two electrodes.

【0027】まず、記憶状態を消去する方法は、図4
(a)のようにコントロールゲート8が半導体基板1に
対して高電位Vppになるように電圧を印加し、基板から
電子をフローティングゲート6に注入することによって
行う。たとえば、コントロールゲート8に18V、ソース
領域2、ドレイン領域3および半導体基板1を接地(0
V)にすることにより半導体基板1からコントロールゲ
ート8にFN電流が流れ、フローティングゲート6にト
ンネル絶縁膜5を通り抜けて電子が注入される。この消
去はワード線ごとに一括して行われる。そのため、他の
ワード線(他の行のメモリトランジスタのコントロール
ゲート)は0Vとする。
First, the method of erasing the storage state is shown in FIG.
As shown in FIG. 3A, a voltage is applied such that the control gate 8 has a high potential Vpp with respect to the semiconductor substrate 1, and electrons are injected from the substrate into the floating gate 6. For example, 18 V is applied to the control gate 8, and the source region 2, the drain region 3 and the semiconductor substrate 1 are grounded (0
As a result, the FN current flows from the semiconductor substrate 1 to the control gate 8, and electrons are injected into the floating gate 6 through the tunnel insulating film 5. This erasing is performed collectively for each word line. Therefore, other word lines (control gates of the memory transistors in other rows) are set to 0V.

【0028】つぎに、書込みは図4(b)のようにコン
トロールゲート8の電位をVc 、ドレイン領域の電位を
d とするとVd をVc より高電位にすることによって
フローティングゲートの電子をドレイン領域に引き抜い
て書込みを行う。このとき電子は膜厚のうすいトンネル
絶縁膜5からのみトンネリングされ、ドレイン領域と接
続または共有される右隣りのメモリセルの厚い酸化膜か
らのトンネリングは防止され所望のセルのみの書込みを
できる。たとえば、選択セルP1 のコントロールゲート
8を接地し、ドレイン領域3が12V程度の高電位になる
ように電圧Vdを印加しフローティングゲート6から電
子を引き抜くことによって行う。このとき、非選択セル
(他の行のセル)のコントロールゲート8には6V程度
の禁止電位Vi を印加し書込みを防止する。
Next, write the electron in the floating gate to potential V c of the control gate 8, by the potential of the drain region and V d the V d to higher potential than V c as shown in FIG. 4 (b) Is drawn into the drain region to perform writing. At this time, electrons are tunneled only from the thin tunnel insulating film 5, and tunneling from the thick oxide film of the memory cell on the right which is connected or shared with the drain region is prevented, so that only desired cells can be written. For example, grounding the control gate 8 of the selected cell P 1, the drain region 3 performed by extracting electrons from the floating gate 6 by applying a voltage V d to be the high potential of about 12V. At this time, the control gate 8 of the unselected cells (other cells in the row) to prevent the writing is applied to inhibit potential V i of about 6V.

【0029】書込み時の電位の印加状態はこの例に限ら
ず、たとえばコントロールゲート8を接地するのではな
く、負の電位−6V程度を印加することにより、ドレイ
ン領域3に6V程度の低い電位を印加することもでき
る。その結果、ドレイン領域3と基板1間の電位差は小
さくなりリーク電流も減少し、耐圧的にも向上する。
The application state of the potential at the time of writing is not limited to this example. For example, instead of grounding the control gate 8, a low potential of about 6V is applied to the drain region 3 by applying a negative potential of about -6V. It can also be applied. As a result, the potential difference between the drain region 3 and the substrate 1 is reduced, the leakage current is reduced, and the breakdown voltage is improved.

【0030】図4(c)において、コントロールゲート
8の電位をVc 、ドレイン領域の電位をVd とすると、
コントロールゲートの電位Vc として5V程度印加し、
ドレイン領域の電位Vd として1V程度を印加し、ソー
ス領域2を接地することにより、フローティングゲート
6に電子が注入された消去状態ではしきい値電圧が高い
ため、ソースとドレインのあいだに電流が流れず、電子
が引き抜かれて書込み状態になっていれば、スレッショ
ルド電圧が低くなり電流が流れる。そのため、電流が流
れるか流れないかを判別することにより、「1」か
「0」かを判別する読出しを行う。
In FIG. 4C, assuming that the potential of the control gate 8 is V c and the potential of the drain region is V d ,
About 5V is applied as the potential V c of the control gate,
The order of 1V is applied as a potential V d of the drain region, by grounding the source region 2, since the threshold voltage is high in erase state where electrons are injected into the floating gate 6, the current between the source and the drain If the current does not flow and the electrons are drawn out to be in the written state, the threshold voltage becomes low and a current flows. Therefore, by determining whether a current flows or not, reading is performed to determine whether the current is “1” or “0”.

【0031】このメモリトランジスタのセルが図5のよ
うにマトリックス状に配列され、各行のセルのコントロ
ールゲートを連結してワード線W1 、W2 ‥‥‥が形成
され、各列のセルのソース(ドレイン)を接続してビッ
ト線B1 、B2 ‥‥‥が形成されることにより、仮想グ
ランドアレイ型半導体記憶装置が形成される。
The cells of the memory transistors are arranged in a matrix as shown in FIG. 5, and the control gates of the cells in each row are connected to form word lines W 1 , W 2 }, and the source of the cells in each column is formed. (Drain) are connected to form bit lines B 1 , B 2 }, thereby forming a virtual ground array type semiconductor memory device.

【0032】この半導体記憶装置のマトリックス状に形
成された各セルのうち選択セルP1の消去、書込み、読
出しの方法について説明する。
The erasure of the selected cell P 1 among the cells formed in a matrix of the semiconductor memory device, write, method of reading will be described.

【0033】まず、消去に関しては、選択セルP1 の存
在するワード線W2 に高電圧(約18V)を印加し、他の
列のワード線W1 、W3 …ビット線および基板に0Vま
たはそれに近い低電圧を印加することにより、FNトン
ネリングによる電子の注入が行われ、ワード線単位で消
去される。
First, regarding erasing, a high voltage (about 18 V) is applied to the word line W 2 where the selected cell P 1 exists, and 0 V or W is applied to the word lines W 1 , W 3 ... By applying a low voltage close to that, electrons are injected by FN tunneling and erased in word line units.

【0034】つぎに、セルP1 のメモリトランジスタに
書き込むばあいは、ワード線W2 を接地し、他の行のワ
ード線W1 、W3 …には禁止電圧Vi(約6V)を印加
する。また、セルP1 のドレイン側(厚い酸化膜が形成
されていない側)のビット線B3 には高電圧(約12V)
を印加し、それ以外のビット線B1 、B2 、B4 …は開
放(オープン)とする。また、基板は0Vにする。そう
すると、セルP1 のトランジスタはドレインがコントロ
ールゲートに対して高電位になり、フローティングゲー
トからドレイン側に電子が引き抜かれて書込みがなされ
る。一方、他のセルは、異なる行のセルは全てワード線
に禁止電圧Viが印加されており、ドレインとの電圧が
低く、書込みは行われず、セルP1 と同じ行にあり、セ
ルP1 の右隣りのセルでは、コントロールゲートに対し
てソース側に12Vの高電圧が印加されることになるが、
前述のごとく、トンネル絶縁膜の3倍程度の厚さの絶縁
膜が形成されているため、フローティングゲートからの
電子の引き抜きは行われない。また、それ以外の他の列
の各セルは、ビット線B1 、B2 、B4 …が開放(オー
プン)になっており、電流が流れないため書込みはなさ
れない。したがって、セルP1 以外のセルには書込みが
行われず、セルP1 のみに書込みが行われる。
Next, when writing to the memory transistors of the cell P 1, and grounding the word lines W 2, the word line W 1 of the other row, W 3 ... To apply the inhibit voltage Vi (about 6V) . The drain side of the cell P 1 high voltage to the bit line B 3 of (a thick oxide film is side not formed) (about 12V)
, And the other bit lines B 1 , B 2 , B 4 ... Are open. The substrate is set to 0V. Then, the transistor is the drain of the cell P 1 becomes a high level to the control gate, and electrons are extracted to the drain side of the floating gate write is performed. On the other hand, other cells, it is forbidden in all the cells of different rows word line voltage Vi are applied, a low voltage between the drain, the write is not performed, on the same line as the cell P 1, cell P 1 In the cell on the right, a high voltage of 12 V is applied to the source side with respect to the control gate,
As described above, since the insulating film having a thickness about three times the thickness of the tunnel insulating film is formed, electrons are not extracted from the floating gate. In the other cells in the other columns, the bit lines B 1 , B 2 , B 4, ... Are open, so that no current flows and no writing is performed. Thus, writing is not performed in the cell other than the cell P 1 is, writing is performed only in the cell P 1.

【0035】また、書込みの他の例として、コントロー
ルゲート(ワード線W2 )を負電位(約−6V)とした
ときの書込みは、ビット線B3 に6Vを印加し、他のビ
ット線B1 、B2 、B4 …を開放(オープン)にするこ
とにより、他の行のワード線W1 、W3 …は0Vで禁止
電圧となる。ソース、基板はこのばあいも0Vである。
As another example of writing, when the control gate (word line W 2 ) is set to a negative potential (about −6 V), 6 V is applied to the bit line B 3 and the other bit lines B By opening 1 , B 2 , B 4, ..., The word lines W 1 , W 3 ,. The source and substrate are also at 0V in this case.

【0036】さらに、読出しに関しては、たとえばセル
1 の読出しを行うばあい、書込みの際の高電圧より低
い電圧(約5V)をワード線W2 に印加し、ビット線B
2 に0V、ビット線B3 に1V程度を印加し、他のビッ
ト線B1 、B4 …を開放(オープン)にすると共に、他
の行のワード線W1 、W3 …および基板を0Vにするこ
とにより読出しができる。すなわち、セルP1 のみが、
ドレインの電位がソースの電位より1V程度高くてこの
トランジスタに電流が流れうる状態にあり、コントロー
ルゲートに印加された電圧とフローティングゲートに注
入された電子の状態によるしきい値電圧に応じてONに
なったり、OFFになることにより、「1」または
「0」の状態を読み出すことができる。
For reading, for example, when reading the cell P 1, a voltage (about 5 V) lower than the high voltage at the time of writing is applied to the word line W 2 and the bit line B
2 to 0V, the about 1V is applied to the bit line B 3, as well as other bit lines B 1, B 4 ... to open (open), the word line W 1 of the other row, W 3 ... and substrate 0V Can be read out. That is, only cell P 1
The potential of the drain is about 1 V higher than the potential of the source, and a current can flow through this transistor. The transistor is turned on according to the voltage applied to the control gate and the threshold voltage due to the state of electrons injected into the floating gate. By turning off or turning off, the state of “1” or “0” can be read.

【0037】これらの関係を表にまとめると表1のよう
になる。
Table 1 summarizes these relationships.

【0038】[0038]

【表1】 [Table 1]

【0039】[0039]

【発明の効果】本発明によれば、フローティングゲート
を有するメモリトランジスタのソース側またはドレイン
側のトンネル絶縁膜を厚く形成しているため、マトリッ
クス状に配列され、隣りあうメモリトランジスタのソー
スとドレインを連結する仮想グランドアレイ型半導体記
憶装置において、隣りあうセルのフローティングゲート
から選択的に電子を引き抜くことができる。その結果、
消去をフローティングゲートに電子を注入することによ
り行い、書込みをフローティングゲートから電子を引抜
くことにより行え、書込み、消去のいずれもFN電流で
行うことができる。またFN電流で行うため、電子の注
入効率がほぼ 100%となり、無駄な電流がなく、低消費
電力化を達成でき、電池駆動のパソコンなどにおいても
電池の交換または充電を大幅に減少できる。さらに、F
N電流による電子の注入、引抜きを行い、高いエネルギ
ーを有するホットエレクトロンの注入がなされないた
め、トンネル絶縁膜の劣化が少なく、書換え回数も大幅
に向上する。
According to the present invention, since the source or drain side tunnel insulating film of the memory transistor having the floating gate is formed thick, the source and drain of the adjacent memory transistor are arranged in a matrix. In the virtual ground array type semiconductor memory device to be connected, electrons can be selectively extracted from the floating gates of adjacent cells. as a result,
Erasing is performed by injecting electrons into the floating gate, writing is performed by extracting electrons from the floating gate, and both writing and erasing can be performed by FN current. Also, since the FN current is used, the electron injection efficiency becomes almost 100%, there is no wasted current, low power consumption can be achieved, and battery replacement or charging can be significantly reduced even in a battery-powered personal computer or the like. Further, F
Since electrons are injected and extracted by N current and hot electrons having high energy are not injected, deterioration of the tunnel insulating film is small and the number of rewrites is greatly improved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の半導体記憶装置の1個のセル部分の断
面構造の説明図である。
FIG. 1 is an explanatory diagram of a cross-sectional structure of one cell portion of a semiconductor memory device of the present invention.

【図2】本発明の半導体記憶装置の一実施例を示す平面
説明図である。
FIG. 2 is an explanatory plan view showing one embodiment of the semiconductor memory device of the present invention.

【図3】図2のIII −III 線断面図である。FIG. 3 is a sectional view taken along line III-III in FIG. 2;

【図4】本発明の半導体記憶装置の消去、書込みの方法
を説明する図で、(a)が消去法の説明図、(b)が書
込み法の説明図、(c)が読出し法の説明図である。
4A and 4B are diagrams for explaining an erasing and writing method of the semiconductor memory device of the present invention, wherein FIG. 4A is an explanatory diagram of an erasing method, FIG. 4B is an explanatory diagram of a writing method, and FIG. FIG.

【図5】フローティングゲートを有するメモリトランジ
スタをマトリックス状に配列した 型半導体記憶
装置の等価回路図である。
FIG. 5 is an equivalent circuit diagram of a semiconductor memory device in which memory transistors each having a floating gate are arranged in a matrix.

【図6】従来の半導体記憶装置の1個のセル部分の断面
説明図である。
FIG. 6 is an explanatory sectional view of one cell portion of a conventional semiconductor memory device.

【図7】図6の半導体記憶装置の駆動方式を示し、
(a)は書込み方法の説明図、(b)は消去方法の説明
図である。
7 shows a driving method of the semiconductor memory device of FIG. 6,
(A) is an explanatory diagram of a writing method, and (b) is an explanatory diagram of an erasing method.

【符号の説明】[Explanation of symbols]

1 半導体基板 2 ソース領域 3 ドレイン領域 4 チャネル領域 5 トンネル絶縁膜 5a 厚い絶縁膜 6 フローティングゲート 7 層間絶縁膜 8 コントロールゲート DESCRIPTION OF SYMBOLS 1 Semiconductor substrate 2 Source region 3 Drain region 4 Channel region 5 Tunnel insulating film 5a Thick insulating film 6 Floating gate 7 Interlayer insulating film 8 Control gate

フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H01L 21/8247 G11C 16/04 H01L 27/115 H01L 29/788 H01L 29/792 Continuation of the front page (58) Field surveyed (Int.Cl. 6 , DB name) H01L 21/8247 G11C 16/04 H01L 27/115 H01L 29/788 H01L 29/792

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 (a)半導体基板に設けられた(イ)ド
レイン領域、(ロ)ソース領域および(ハ)該ドレイン
領域とソース領域で挟まれたチャネル領域と、 (b)該チャネル領域上で前記半導体基板表面に順次設
けられた(ニ)トンネル絶縁膜、(ホ)フローティング
ゲート、(ヘ)層間絶縁膜および(ト)コントロールゲ
ートとからなるメモリセルがマトリックス状に配列さ
れ、メモリセルの前記ドレイン領域と該一メモリセル
と隣り合った隣接メモリセルの前記ソース領域とが相互
に連結され、または共用されてなる半導体記憶装置であ
って、 各メモリセルの前記トンネル絶縁膜のドレイン領域側ま
たはソース領域側のいずれか一方側が厚く形成されると
共に他方側が薄く形成され、かつ、前記一メモリセルの
前記トンネル絶縁膜が厚く形成された一方側のドレイン
領域またはソース領域と、前記隣接メモリセルの前記ト
ンネル絶縁膜が薄く形成された他方側のソース領域また
はドレイン領域とが相互に連結または共用されてなる半
導体記憶装置。
1. A semiconductor device comprising: (a) a drain region, (b) a source region, and (c) a channel region sandwiched between the drain region and the source region, and (b) a channel region provided between the drain region and the source region. in said sequentially provided on a semiconductor substrate surface (d) a tunnel insulating film, (e) a floating gate, arranged memory cells in a matrix consisting of (f) an interlayer insulating film and (g) a control gate, one memory cell A semiconductor memory device in which the drain region and the source region of an adjacent memory cell adjacent to the one memory cell are mutually connected or shared, and the drain region of the tunnel insulating film of each memory cell is provided. When either side of the side or the source region side Ru is thick rather formed
In both cases, the other side is formed thin and the one memory cell
One side drain where the tunnel insulating film is formed thick
Region or source region and the transistor of the adjacent memory cell.
The source region or the other side where the channel insulating film is thinly formed
Is a semiconductor memory device in which the drain region is connected or shared with each other .
【請求項2】 前記マトリックス状に配列された各メモ
リセルは、前記半導体基板の電子をトンネリングにより
前記フローティングゲートに注入することにより消去の
状態とし、前記フローティングゲートの電子をトンネリ
ングにより前記ドレイン領域またはソース領域に引き抜
くことにより書込みの状態とする請求項1記載の半導体
記憶装置
2. The memos arranged in a matrix.
Recell is a method of tunneling electrons from the semiconductor substrate.
By injecting it into the floating gate,
State, and the electrons of the floating gate are tunnelled.
Into the drain or source region by
2. The semiconductor according to claim 1, wherein the semiconductor device is brought into a writing state by performing
Storage device .
【請求項3】 請求項1記載の半導体記憶装置におい
て、 (c)コントロールゲートに半導体基板に対して高い電
位を印加し、チャネル領域からフローティングゲートに
電子を注入することにより記憶の消去を行い、 (d)ゲート絶縁膜が厚く形成されていない側のソース
領域またはドレイン領域に、コントロールゲートに対し
て高い電位を印加し、フローティングゲートから電子を
引き抜くことにより記憶の書込みを行うことを特徴とす
る半導体記憶装置の駆動方式。
3. The semiconductor memory device according to claim 1, wherein (c) applying a high potential to the semiconductor substrate to the control gate and injecting electrons from the channel region to the floating gate to erase the storage; (D) A memory is written by applying a high potential to the control gate to the source region or the drain region on the side where the gate insulating film is not formed thick and extracting electrons from the floating gate. Driving method of semiconductor memory device.
JP34710792A 1992-12-25 1992-12-25 Semiconductor memory device and driving method thereof Expired - Fee Related JP2877641B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP34710792A JP2877641B2 (en) 1992-12-25 1992-12-25 Semiconductor memory device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34710792A JP2877641B2 (en) 1992-12-25 1992-12-25 Semiconductor memory device and driving method thereof

Publications (2)

Publication Number Publication Date
JPH06196713A JPH06196713A (en) 1994-07-15
JP2877641B2 true JP2877641B2 (en) 1999-03-31

Family

ID=18387964

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34710792A Expired - Fee Related JP2877641B2 (en) 1992-12-25 1992-12-25 Semiconductor memory device and driving method thereof

Country Status (1)

Country Link
JP (1) JP2877641B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5963808A (en) * 1997-01-15 1999-10-05 Macronix International Co., Ltd. Method of forming an asymmetric bird's beak cell for a flash EEPROM
US5837584A (en) * 1997-01-15 1998-11-17 Macronix International Co., Ltd. Virtual ground flash cell with asymmetrically placed source and drain and method of fabrication
JPH11163305A (en) * 1997-11-04 1999-06-18 Oko Denshi Kofun Yugenkoshi Nonvolatile semiconductor memory device

Also Published As

Publication number Publication date
JPH06196713A (en) 1994-07-15

Similar Documents

Publication Publication Date Title
US5300802A (en) Semiconductor integrated circuit device having single-element type non-volatile memory elements
JP2877642B2 (en) Semiconductor memory device and driving method thereof
JP2882392B2 (en) Nonvolatile semiconductor memory device and method of manufacturing the same
EP1103980A2 (en) 2-bit/cell type nonvolatile semiconductor memory
US6979856B2 (en) Semiconductor memory device and control method and manufacturing method thereof
EP0443515B1 (en) Nonvolatile semiconductor device
JP2005184029A (en) Nonvolatile storage element and semiconductor integrated circuit device
US5999453A (en) Nonvolatile semiconductor memory
JP2003068893A (en) Nonvolatile storage cell and semiconductor integrated circuit
US6914826B2 (en) Flash memory structure and operating method thereof
JP2004134799A (en) Single-bit non-volatile memory cell, its programming method, and its erasing method
EP0087012B1 (en) Electrically alterable read-only storage cell and method of operating same
JP3288100B2 (en) Nonvolatile semiconductor memory device and rewriting method thereof
JP2877641B2 (en) Semiconductor memory device and driving method thereof
JP2963882B2 (en) Flash memory cell programming method
JP3375087B2 (en) Semiconductor memory device and storage information reading method thereof
JP3288099B2 (en) Nonvolatile semiconductor memory device and rewriting method thereof
JP2005184028A (en) Nonvolatile storage element
JP2872873B2 (en) Semiconductor storage device
JP3069607B2 (en) Operating method of semiconductor nonvolatile memory
JPH04208573A (en) Manufacture of nonvolatile semiconductor memory
JP3186209B2 (en) How to use semiconductor devices
JP3104978B2 (en) Control method for nonvolatile semiconductor memory device
JPH07112018B2 (en) Semiconductor memory device
JP2954764B2 (en) Electrically writable and erasable semiconductor memory device and method of manufacturing the same

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090122

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees