JP2004240186A - Flat panel display device, driving circuit for display, and driving method for display - Google Patents

Flat panel display device, driving circuit for display, and driving method for display Download PDF

Info

Publication number
JP2004240186A
JP2004240186A JP2003029550A JP2003029550A JP2004240186A JP 2004240186 A JP2004240186 A JP 2004240186A JP 2003029550 A JP2003029550 A JP 2003029550A JP 2003029550 A JP2003029550 A JP 2003029550A JP 2004240186 A JP2004240186 A JP 2004240186A
Authority
JP
Japan
Prior art keywords
display
video signal
pixels
correction target
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003029550A
Other languages
Japanese (ja)
Inventor
Yutaka Saito
裕 斉藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba Development and Engineering Corp
Original Assignee
Toshiba Corp
Toshiba Electronic Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Electronic Engineering Co Ltd filed Critical Toshiba Corp
Priority to JP2003029550A priority Critical patent/JP2004240186A/en
Publication of JP2004240186A publication Critical patent/JP2004240186A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To reduce the brightness difference dependent upon the variation in element characteristics without drastically degrading the brightness of a display image. <P>SOLUTION: The flat panel display device is equipped with a plurality of display pixels PX formed on a supporting substrate, X and Y drivers 2 and 3 for driving the plurality of the display pixels PX in correspondence to video signals, and a video signal processing circuit 4 for processing the video signals in order to compensate the difference in element characteristic in the plurality of the display pixels PX. More particularly, the circuit 4 is so constituted as to specify each of the plurality of the display pixels PX as correction target pixels and to correct the correction target pixels and the video signals for the correction target pixels in compliance with the element characteristics of the most inferior display pixels in the local region including the plurality of the adjacent pixels enclosing the correction target pixels. <P>COPYRIGHT: (C)2004,JPO&NCIPI

Description

【0001】
【発明の属する技術分野】
本発明は、複数の表示画素が各々発光型または受光型の表示素子として形成される平面表示装置、並びにこの平面表示装置のための表示用駆動回路および表示用駆動方法に関する。
【0002】
【従来の技術】
近年では、フィールド・エミッション・ディスプレイ(FED)が平面表示装置として注目されている。このFEDは、一般に表示パネルとこの表示パネルを駆動する駆動回路とを備える。表示パネルは、横(水平)方向に伸びる複数の走査線、これら走査線に交差して縦(垂直)方向に伸びる複数の信号線、並びにこれら走査線および信号線の交差位置に配置される複数の表示画素を含む(例えば、特許文献1参照)。カラー表示用の表示パネルでは、例えば水平方向において隣接する3個の表示画素がカラー表示画素として用いられる。各表示画素は表面伝導型電子放出素子およびこの電子放出素子から放出される電子ビームにより発光する赤(R)、緑(G)または青(B)の蛍光体で構成される発光型の表示素子である。
【0003】
駆動回路は複数の走査線の一端に接続されるYドライバと、複数の信号線の一端に接続されるXドライバを含む。Yドライバは走査信号を用いて複数の走査線を順次駆動し、Xドライバは各走査線が駆動される間に映像信号に対応したパルス幅の駆動信号を用いて複数の信号線を駆動する。各表示画素は対応信号線および対応走査線間の画素電圧に対応した輝度で発光する。
【0004】
ところで、上述のようなFEDでは、表示素子の製造プロセスにおいて発生する素子特性のバラツキをなくすことが困難であるために、例えば表示画像の明るさが輝度特性のような素子特性のバラツキに依存した輝度差によって不均一になり易い。近年では、表示パネルの画面サイズおよび解像度の増大を求める要望が多いため、表示品位がこれらの増大に伴ってさらに劣化する傾向にある。
【0005】
【特許文献1】
特開2002−221933号公報
【0006】
【発明が解決しようとする課題】
上述のような輝度差は、例えば最も暗い表示画素の輝度に他の表示画素の輝度を合わせるように映像信号レベルを低下させる補正を行うことにより解消可能である。しかし、この補正により表示画像の明るさが著しく低下してしまうことが避けられない。
【0007】
本発明の目的は表示画像の明るさを著しく低下させずに素子特性のバラツキに依存した表示画素の輝度差を目立たなくすることができる平面表示装置、表示用駆動回路、および表示用駆動方法を提供することにある。
【0008】
【課題を解決するための手段】
本発明によれば、支持基板上に形成される複数の表示画素と、複数の表示画素を映像信号に対応して駆動する駆動部と、複数の表示画素における素子特性の差異を補償するために映像信号を処理する映像信号処理部とを備え、この映像信号処理部は複数の表示画素の各々を補正対象画素とし、補正対象画素並びにこの補正対象画素を取り囲む複数の隣接画素を含む局部領域で最も劣る表示画素の素子特性に合わせて補正対象画素に対する映像信号を補正するように構成される平面表示装置が提供される。
【0009】
上述の平面表示装置、表示用駆動回路および表示用駆動方法によれば、複数の表示画素の各々を補正対象画素とし、補正対象画素並びにこの補正対象画素を取り囲む複数の隣接画素を含む局部領域で最も劣る表示画素の素子特性に合わせて補正対象画素に対する映像信号が補正される。これにより、局部領域を基準とした範囲で表示画素の輝度差が縮小されて目立たなくなる。さらに、全表示画素のうちで最も劣る素子特性の表示画素が局部領域に含まれるような状態は割合として少ないことから、この最も劣る表示画素の輝度特性に合わせて全ての表示画素PXに対する映像信号を補正する場合よりも表示画像を明るくすることができる。すなわち、表示画像の明るさを著しく低下させずに素子特性のバラツキに依存した表示画素の輝度差を目立たなくすることができる。
【0010】
【発明の実施の形態】
以下、本発明の一実施形態に係る平面表示装置について添付図面を参照して説明する。この平面表示装置は例えばカラー表示画素数が横:縦=1280:720という720PハイビジョンXGA解像度を持つフィールド・エミッション・ディスプレイ(FED)装置である。
【0011】
図1はこの平面表示装置の回路構成を概略的に示す。平面表示装置は表示パネル1、Xドライバ2、Yドライバ3、映像信号処理回路4、入力回路5、およびタイミング発生回路6を備える。表示パネルは横(水平)方向に伸びるm(=720)本の走査線Y(Y1〜Ym)、これら走査線Y1〜Ymに交差して縦(垂直)方向に伸びるn(=1280×3)本の信号線X(X1〜Xn)、並びにこれら走査線Y1〜Ymおよび信号線X1〜Xnの交差位置近傍に配置されるm×n(=約276万)個の表示画素PXを支持基板上に有する。各カラー表示画素は水平方向において隣接する3個の表示画素PXにより構成される。このカラー表示画素では、3個表示画素PXがそれぞれ表面伝導型電子放出素子11およびこれら電子放出素子11から放出される電子ビームにより発光する赤(R)、緑(G)、および青(B)の蛍光体12により構成される。各走査線Yは対応行の表示画素PXの電子放出素子11に接続される走査電極として用いられ、各信号線Xは対応列の表示画素PXの電子放出素子11に接続される信号電極として用いられる。
【0012】
Xドライバ2、Yドライバ3、映像信号処理回路4、入力回路5、およびタイミング発生回路6は表示パネル1の駆動回路として用いられ、表示パネル1の周囲に配置される。Xドライバ2は信号線X1〜Xnに接続され、Yドライバ3は走査線Y1〜Ymに接続される。入力回路5は外部の信号源から供給されるRGB映像信号および同期信号の入力処理を行い、映像信号を映像信号処理回路4に供給し、同期信号をタイミング発生回路6に供給する。映像信号処理回路4は映像信号に対してデジタル形式の信号処理を行う。タイミング発生回路6は同期信号に基づいてXドライバ2、Yドライバおよび映像信号処理回路4の動作タイミングを制御する。この制御により、Yドライバ3は走査信号を用いて走査線Y1〜Ymを順次駆動し、映像信号処理回路4はXドライバ2は走査線Y1〜Ymの各々がYドライバ3によって駆動される間に映像信号処理回路4から出力される1水平ライン分の映像信号に対応して信号線X1〜Xnを駆動する。ここで、走査信号は1水平走査期間だけ出力される負の電圧である。
【0013】
Xドライバ2は1水平走査期間毎に1水平ライン分の映像信号をサンプリングして並列的に出力するラインメモリ、および1水平ライン分の映像信号にそれぞれ対応するn個のPWM駆動信号を発生する駆動信号発生回路を含む。この駆動信号発生回路は各々対応画素の映像信号レベルに比例するパルス幅のパルス信号を発生するn個のパルス幅変調回路、これらパルス幅変調回路からのパルス信号のパルス幅にそれぞれ等しい期間だけ信号線X1〜Xnに駆動信号を出力するn個の出力バッファを含む。各電子放出素子11では、信号電極および走査電極間の電圧Vfがスレッショルドを越えたときに放電が起き、これにより放出される電子ビームが蛍光体12を励起する。各表示画素PXの輝度は映像信号レベルに依存したPWM駆動信号のパルス幅によって制御される。
【0014】
映像信号処理回路4はm×n個の表示画素PXの各々を補正対象画素とし、補正対象画素並びにこの補正対象画素を取り囲む複数の隣接画素を含む局部領域で最も劣る表示画素の素子特性に合わせて補正対象画素に対する映像信号を補正するように構成される。ここでは、局部領域LAが図2に示すように補正対象画素とこの補正対象画素を8方向において取り囲む8個の隣接画素とを合わせた9個の表示画素PXを含むように設定される。尚、最外郭の表示画素PXを補正対象とする場合には、隣接画素が8方向のうちのいくつかで存在しないため、局部領域LAに含まれる隣接画素の数が例外的に8個よりも少なくなる。
【0015】
この映像信号処理回路4は例えば補正データ処理回路22、特性比較回路23、および補正回路24を含む。特性比較回路23には、メモリ部MRが表示パネル1に試験的に画像を表示させて全表示画素PXの輝度特性のような素子特性を測定器25により測定した結果およびこれら表示画素PXに対する補正データを格納するために設けられる。測定器25は全表示画素PXの輝度特性を測定し、これら測定結果をメモリ部MRに格納する。特性比較回路23は全表示画素PXの各々を補正対象画素とし、この補正対象画素に対応する局部領域LAで最も劣る輝度特性の表示画素PX、すなわち最大輝度が他のどれよりも低い状態にあるような最も暗い表示画素PXを特定し、映像信号に乗じることにより補正対象画素の輝度特性をこの最も暗い表示画素PXの輝度特性と等価にする補正係数を決定する補正データを作成して、メモリ部MRに格納する。これにより、メモリ部MRは全表示画素PXにそれぞれ割り当てられたm×n個の補正データを補正データテーブルとして保持する。補正データ処理回路22は、映像信号が1水平走査期間毎に1水平ライン分の表示画素PXに割り当てられた補正データをメモリ部MRから読み出して補正回路24に出力する。ここで、外部制御信号が最適画像の再生、回路の保護、消費電力の低減等を目的として補正データ処理回路22に供給される場合には、これら補正データがこの外部制御信号に基づいて一律に調整される。補正回路24は入力回路5から供給される上述した1水平ライン分の表示画素PXに対する映像信号に補正データ処理回路22からの補正データに従って決定された補正係数をそれぞれ乗じることにより映像信号を補正してXドライバ2に出力する。
【0016】
一般に、観察者は表示パネル1の端部に比べて中央に表示される表示画像の明るさに対して敏感であり、表示パネル1内の表示画素PXの緩やかな輝度差に対して鈍感であるという傾向にある。
【0017】
次に、このような観察者の視感特性を利用して映像信号処理回路4で行われる映像信号の補正についてさらに詳細に説明する。複数の表示画素PXが同一の輝度特性になるよう設計して支持基板上に形成されたとしても、これら表示画素PXの輝度特性は製造プロセスの影響で図3に示すようにばらつく。図3において、L1は標準的なゲインで印加電圧Vfを輝度に変換する表示画素PXの輝度特性を表し、L2は輝度特性L1の表示画素PXよりも高いゲインで印加電圧Vfを輝度に変換する表示画素PXの輝度特性を表し、L3は輝度特性L1の表示画素PXよりも低いゲインで印加電圧Vfを輝度に変換する表示画素PXの輝度特性を表す。輝度特性がこのようにばらつくと、共通の印加電圧Vfに対してこれら表示画素PXは輝度レベルB1,B2,B3で発光することになる。輝度レベルB2は輝度レベルB1よりも高く、輝度レベルB3は輝度レベルよりも低い。例えば輝度特性L1(またはL2)の表示画素PXが補正対象画素とすると、対応局部領域LA内で輝度特性L3の表示画素PXが最も暗い表示画素である場合に、補正データが輝度特性L1(またはL2)を図3において矢印で示すように輝度特性L3と等価にする補正係数を決定するために補正対象画素に対して用意される。
【0018】
図4は表示パネル1内の表示画素PXの画素位置に対する最大輝度のバラツキを示す。複数の表示画素PXは、実際には同一の輝度特性ではなく、表示パネル1の端部よりも中央側で最大輝度が高くなるような輝度特性になるように設計して支持基板上に形成されている。この場合でも、表示画素PXの輝度特性は製造プロセスの影響で上述のようにばらつく。従って、設計通りの表示画素PXの最大輝度は表示パネル1内の画素位置に対して曲線T1で示すように分布し、最も明るい表示画素PXの最大輝度は表示パネル1内の画素位置に対して曲線T2で示すように分布し、最も暗い表示画素PXの最大輝度は表示パネル1内の画素位置に対して曲線T3で示すように分布する。
【0019】
ここで、もし従来のように表示パネル1内で最も暗い表示画素PXの輝度特性に合わせて全ての表示画素PXに対する映像信号を補正すると、これら表示画素PXの最大輝度は図3に示すように均一にすることができるが、観察者は表示画像ついて暗く感じてしまう。このため、映像信号処理回路4は各補正対象画素について局部領域LAを設定し、この局部領域内で最も暗い表示画素PXの輝度特性に合わせて補正対象画素に対する映像信号を補正する。この補正により、1水平ライン分の表示画素PXの輝度特性が曲線T3に沿った最大輝度の分布となるように揃えられる。すなわち、表示パネル1の中央付近に位置する表示画素PXの最大輝度は表示パネル1の端部付近に位置する表示画素PXの最大輝度よりも高い値に維持することができる。従って、観察者が表示画像ついて明るく感じることができる。また、局部領域LAを基準とした範囲で表示画素PXの輝度差も縮小されるため、この輝度差が目立つことがなくなる。
【0020】
また、複数の表示画素PXは同一の輝度特性になるように設計して支持基板上に形成されていてもよい。この場合には、最も暗い表示画素PXが表示パネル1の端部付近に位置するとは限らないが、表示パネル1内で最も暗い表示画素PXが局部領域LAに含まれるような状態は割合として少ないと考えられる。従って、この構成でも、従来のように表示パネル1内で最も暗い表示画素PXの輝度特性に合わせて全ての表示画素PXに対する映像信号を補正する場合よりも表示画像を明るくすることができる。
【0021】
本実施形態に係る平面表示装置では、複数の表示画素PXの各々を補正対象画素とし、補正対象画素並びにこの補正対象画素を取り囲む複数の隣接画素を含む局部領域LAで最も劣る表示画素の素子特性に合わせて補正対象画素に対する映像信号が補正される。これにより、局部領域LAを基準とした範囲で表示画素PXの輝度差が縮小されて目立たなくなる。さらに、全表示画素PXのうちで最も劣る素子特性の表示画素PXが局部領域LAに含まれるような状態は割合として少ないことから、この最も劣る表示画素PXの輝度特性に合わせて全ての表示画素PXに対する映像信号を補正する場合よりも表示画像を明るくすることができる。
【0022】
尚、本発明は上述の実施形態に限定されず、その要旨を逸脱しない範囲で様々に変形可能である。
【0023】
上述の実施形態では、補正データが表示画素の輝度特性のバラツキに対して用意されたが、この輝度特性以外の素子特性のバラツキ、あるいはその他の要因も反映するようにしてもよい。また、上述の実施形態では、発明を理解しやすくするために、映像信号が複数の表示画素の素子特性をこれら表示画素うちで最も暗い表示画素の素子特性と等価にする補正として、補正対象画素の最大輝度を最も暗い画素の最大輝度に等しい輝度に変化させたが、この輝度値は安定動作が可能な範囲の最大輝度、あるいは表示画素の素子特性のバラツキ状態に基づいたそれに近い値であるとして考えることが適当である。
【0024】
また、上述の実施形態において、測定器25は製造時に平面表示装置に接続して補正データを作成するために用いられるもので、補正データの作成が完了した製品段階で平面表示装置に接続される必要はない。また、特性比較回路23についてもメモリ部MRを除いて製造時に補正データを作成するために用いられることから、この特性比較回路23は平面表示装置の外部に設けるようにしてもよい。この場合、メモリ部MRが図5に示すように映像信号処理回路4に残され、全表示画素PXにそれぞれ割り当てられたm×n個の補正データを補正データテーブルとして保持する。
【0025】
【発明の効果】
以上のように本発明によれば、表示画像の明るさを著しく低下させずに素子特性のバラツキに依存した表示画素の輝度差を目立たなくすることができる平面表示装置、表示用駆動回路、および表示用駆動方法を提供することができる。
【図面の簡単な説明】
【図1】本発明の一実施形態に係る平面表示装置の回路構成を概略的に示す図である。
【図2】図1に示す複数の表示画素の一部からなる局部領域を示す図である。
【図3】図1に示す複数の表示画素に生じる輝度特性のバラツキを示すグラフである。
【図4】図1に示す複数の表示画素の画素位置に対する最大輝度のバラツキを示すグラフである。
【図5】図1に示す平面表示装置の変形例の回路構成を示す図である。
【符号の説明】
1…表示パネル、2…Xドライバ、3…Yドライバ、4…映像信号処理回路、11…表面伝導型電子放出素子、12…蛍光体、22…補正データ処理回路、23…特性比較回路、24…補正回路、25…測定器、X…信号線、Y…走査線、PX…表示画素、MR…メモリ部。
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a flat display device in which a plurality of display pixels are formed as light emitting or light receiving display elements, and a display driving circuit and a display driving method for the flat display device.
[0002]
[Prior art]
In recent years, a field emission display (FED) has attracted attention as a flat display device. The FED generally includes a display panel and a driving circuit for driving the display panel. The display panel includes a plurality of scanning lines extending in a horizontal (horizontal) direction, a plurality of signal lines intersecting the scanning lines and extending in a vertical (vertical) direction, and a plurality of scanning lines arranged at intersections of the scanning lines and the signal lines. (For example, see Patent Document 1). In a display panel for color display, for example, three display pixels adjacent in the horizontal direction are used as color display pixels. Each display pixel is a light-emitting display element composed of a surface conduction electron-emitting device and a red (R), green (G), or blue (B) phosphor that emits light by an electron beam emitted from the electron-emitting device. It is.
[0003]
The driving circuit includes a Y driver connected to one end of the plurality of scanning lines and an X driver connected to one end of the plurality of signal lines. The Y driver sequentially drives a plurality of scanning lines using scanning signals, and the X driver drives a plurality of signal lines using a driving signal having a pulse width corresponding to a video signal while each scanning line is driven. Each display pixel emits light at a luminance corresponding to the pixel voltage between the corresponding signal line and the corresponding scanning line.
[0004]
By the way, in the above-described FED, it is difficult to eliminate the variation in the element characteristics generated in the manufacturing process of the display element. Therefore, for example, the brightness of the displayed image depends on the variation in the element characteristics such as the luminance characteristic. It is likely to be non-uniform due to the luminance difference. In recent years, there have been many demands for increasing the screen size and resolution of the display panel, and the display quality tends to be further degraded with these increases.
[0005]
[Patent Document 1]
JP 2002-221933 A
[Problems to be solved by the invention]
The above-described luminance difference can be eliminated by performing a correction for lowering the video signal level so that the luminance of the other display pixel is adjusted to the luminance of the darkest display pixel, for example. However, it is inevitable that the brightness of the displayed image is significantly reduced by this correction.
[0007]
An object of the present invention is to provide a flat display device, a display driving circuit, and a display driving method capable of making the luminance difference between display pixels depending on the variation in element characteristics inconspicuous without significantly lowering the brightness of a display image. To provide.
[0008]
[Means for Solving the Problems]
According to the present invention, a plurality of display pixels formed on a support substrate, a driving unit that drives the plurality of display pixels according to a video signal, and a device for compensating for differences in element characteristics among the plurality of display pixels. A video signal processing unit for processing the video signal, the video signal processing unit in each of a plurality of display pixels as a correction target pixel, in the local region including the correction target pixel and a plurality of adjacent pixels surrounding the correction target pixel There is provided a flat display device configured to correct a video signal for a correction target pixel according to the element characteristics of a display pixel which is inferior.
[0009]
According to the above-described flat display device, display driving circuit, and display driving method, each of the plurality of display pixels is set as a correction target pixel, and a local region including the correction target pixel and a plurality of adjacent pixels surrounding the correction target pixel is used. The video signal for the pixel to be corrected is corrected according to the element characteristics of the display pixel which is inferior. As a result, the luminance difference between the display pixels is reduced in the range based on the local area, and becomes inconspicuous. Further, since the ratio of the display pixels having the worst element characteristics in the local region among all the display pixels is small as a percentage, the video signals for all the display pixels PX are adjusted in accordance with the luminance characteristics of the worst display pixels. The displayed image can be made brighter than in the case of correcting. That is, it is possible to make the brightness difference of the display pixels depending on the variation of the element characteristics inconspicuous without significantly lowering the brightness of the display image.
[0010]
BEST MODE FOR CARRYING OUT THE INVENTION
Hereinafter, a flat panel display according to an embodiment of the present invention will be described with reference to the accompanying drawings. This flat display device is, for example, a field emission display (FED) device having a 720P high definition XGA resolution in which the number of color display pixels is horizontal: vertical = 1280: 720.
[0011]
FIG. 1 schematically shows a circuit configuration of the flat display device. The flat panel display includes a display panel 1, an X driver 2, a Y driver 3, a video signal processing circuit 4, an input circuit 5, and a timing generation circuit 6. The display panel has m (= 720) scanning lines Y (Y1 to Ym) extending in the horizontal (horizontal) direction, and n (= 1280 × 3) extending in the vertical (vertical) direction intersecting these scanning lines Y1 to Ym. The signal lines X (X1 to Xn) and m × n (= approximately 2.76 million) display pixels PX arranged near the intersections of the scanning lines Y1 to Ym and the signal lines X1 to Xn are formed on a support substrate. To have. Each color display pixel is constituted by three display pixels PX adjacent in the horizontal direction. In this color display pixel, three (3) display pixels PX emit red (R), green (G), and blue (B) light emitted by the surface conduction electron-emitting devices 11 and electron beams emitted from these electron-emitting devices 11, respectively. Of the phosphor 12. Each scanning line Y is used as a scanning electrode connected to the electron-emitting device 11 of the display pixel PX of the corresponding row, and each signal line X is used as a signal electrode connected to the electron-emitting device 11 of the display pixel PX of the corresponding column. Can be
[0012]
The X driver 2, the Y driver 3, the video signal processing circuit 4, the input circuit 5, and the timing generation circuit 6 are used as a drive circuit of the display panel 1 and are arranged around the display panel 1. The X driver 2 is connected to signal lines X1 to Xn, and the Y driver 3 is connected to scanning lines Y1 to Ym. The input circuit 5 performs input processing of an RGB video signal and a synchronization signal supplied from an external signal source, supplies a video signal to the video signal processing circuit 4, and supplies a synchronization signal to the timing generation circuit 6. The video signal processing circuit 4 performs digital signal processing on the video signal. The timing generation circuit 6 controls the operation timing of the X driver 2, the Y driver, and the video signal processing circuit 4 based on the synchronization signal. With this control, the Y driver 3 sequentially drives the scanning lines Y1 to Ym using the scanning signal, and the video signal processing circuit 4 controls the X driver 2 while the scanning lines Y1 to Ym are driven by the Y driver 3. The signal lines X1 to Xn are driven corresponding to one horizontal line of video signal output from the video signal processing circuit 4. Here, the scanning signal is a negative voltage output only for one horizontal scanning period.
[0013]
The X driver 2 samples a video signal for one horizontal line every one horizontal scanning period and outputs it in parallel, and generates n PWM drive signals respectively corresponding to the video signal for one horizontal line. A drive signal generation circuit is included. This drive signal generation circuit generates n pulse width modulation circuits each generating a pulse signal having a pulse width proportional to the video signal level of the corresponding pixel, and a signal for only a period equal to the pulse width of the pulse signal from these pulse width modulation circuits. It includes n output buffers for outputting drive signals to lines X1 to Xn. In each electron-emitting device 11, a discharge occurs when the voltage Vf between the signal electrode and the scanning electrode exceeds a threshold, and the electron beam emitted thereby excites the phosphor 12. The luminance of each display pixel PX is controlled by the pulse width of the PWM drive signal depending on the video signal level.
[0014]
The video signal processing circuit 4 uses each of the m × n display pixels PX as a pixel to be corrected, and adjusts the element characteristics of the display pixel which is the worst in a local region including the pixel to be corrected and a plurality of adjacent pixels surrounding the pixel to be corrected. To correct the video signal for the pixel to be corrected. Here, as shown in FIG. 2, the local area LA is set so as to include nine display pixels PX including the correction target pixel and eight adjacent pixels surrounding the correction target pixel in eight directions. When the outermost display pixel PX is to be corrected, since the adjacent pixels do not exist in some of the eight directions, the number of adjacent pixels included in the local area LA is exceptionally larger than eight. Less.
[0015]
The video signal processing circuit 4 includes, for example, a correction data processing circuit 22, a characteristic comparison circuit 23, and a correction circuit 24. In the characteristic comparison circuit 23, the memory unit MR displays an image on a trial basis on the display panel 1 and measures the element characteristics such as the luminance characteristics of all the display pixels PX by the measuring device 25 and corrects the display pixels PX. Provided for storing data. The measuring device 25 measures the luminance characteristics of all the display pixels PX, and stores the measurement results in the memory unit MR. The characteristic comparison circuit 23 sets all of the display pixels PX as correction target pixels, and the display pixel PX having the lowest luminance characteristic in the local area LA corresponding to the correction target pixel, that is, the maximum luminance is lower than any of the other display pixels PX. The darkest display pixel PX is identified and multiplied by a video signal to generate correction data for determining a correction coefficient for making the luminance characteristic of the correction target pixel equivalent to the luminance characteristic of the darkest display pixel PX. Stored in the unit MR. Thereby, the memory unit MR holds the m × n pieces of correction data assigned to all the display pixels PX as a correction data table. The correction data processing circuit 22 reads, from the memory unit MR, the correction data in which the video signal is assigned to the display pixels PX for one horizontal line every one horizontal scanning period, and outputs the data to the correction circuit 24. Here, when the external control signal is supplied to the correction data processing circuit 22 for the purpose of reproducing an optimum image, protecting a circuit, reducing power consumption, and the like, these correction data are uniformly based on the external control signal. Adjusted. The correction circuit 24 corrects the video signal by multiplying the video signal supplied from the input circuit 5 for the display pixel PX for one horizontal line by a correction coefficient determined according to the correction data from the correction data processing circuit 22. And outputs it to the X driver 2.
[0016]
Generally, the observer is more sensitive to the brightness of the display image displayed in the center than the end of the display panel 1 and is less sensitive to the gradual brightness difference of the display pixels PX in the display panel 1. There is a tendency.
[0017]
Next, the correction of the video signal performed by the video signal processing circuit 4 using the visual characteristics of the observer will be described in more detail. Even if a plurality of display pixels PX are designed and formed on the support substrate to have the same luminance characteristics, the luminance characteristics of these display pixels PX vary as shown in FIG. 3 due to the manufacturing process. In FIG. 3, L1 represents the luminance characteristics of the display pixel PX that converts the applied voltage Vf into luminance with a standard gain, and L2 converts the applied voltage Vf into luminance with a higher gain than the display pixel PX with the luminance characteristic L1. L3 represents the luminance characteristic of the display pixel PX, and L3 represents the luminance characteristic of the display pixel PX that converts the applied voltage Vf into luminance with a lower gain than the display pixel PX of the luminance characteristic L1. When the luminance characteristics vary in this way, these display pixels PX emit light at the luminance levels B1, B2, and B3 with respect to the common applied voltage Vf. The brightness level B2 is higher than the brightness level B1, and the brightness level B3 is lower than the brightness level. For example, if the display pixel PX having the luminance characteristic L1 (or L2) is the pixel to be corrected, and the display pixel PX having the luminance characteristic L3 is the darkest display pixel in the corresponding local area LA, the correction data is the luminance characteristic L1 (or L2) is prepared for the correction target pixel in order to determine a correction coefficient that makes L2 equivalent to the luminance characteristic L3 as indicated by an arrow in FIG.
[0018]
FIG. 4 shows the variation of the maximum luminance with respect to the pixel position of the display pixel PX in the display panel 1. The plurality of display pixels PX are formed on the support substrate by designing such that the luminance characteristics do not actually have the same luminance characteristic but increase the maximum luminance at the center side from the end of the display panel 1. ing. Even in this case, the luminance characteristics of the display pixels PX vary as described above due to the influence of the manufacturing process. Therefore, the maximum luminance of the display pixel PX as designed is distributed with respect to the pixel position in the display panel 1 as shown by the curve T1, and the maximum luminance of the brightest display pixel PX is relative to the pixel position in the display panel 1. The maximum luminance of the darkest display pixel PX is distributed as shown by a curve T2 with respect to the pixel position in the display panel 1 as shown by a curve T2.
[0019]
Here, if the video signals for all the display pixels PX are corrected according to the brightness characteristics of the darkest display pixel PX in the display panel 1 as in the conventional case, the maximum brightness of these display pixels PX becomes as shown in FIG. Although it can be made uniform, an observer feels dark about the displayed image. Therefore, the video signal processing circuit 4 sets a local area LA for each correction target pixel, and corrects the video signal for the correction target pixel in accordance with the luminance characteristic of the darkest display pixel PX in the local area. By this correction, the luminance characteristics of the display pixels PX for one horizontal line are aligned so as to have a distribution of the maximum luminance along the curve T3. That is, the maximum luminance of the display pixel PX located near the center of the display panel 1 can be maintained at a higher value than the maximum luminance of the display pixel PX located near the end of the display panel 1. Therefore, the viewer can feel the displayed image bright. In addition, since the luminance difference between the display pixels PX is reduced in a range based on the local area LA, the luminance difference is not noticeable.
[0020]
Further, the plurality of display pixels PX may be formed on the support substrate by designing to have the same luminance characteristics. In this case, the darkest display pixel PX is not always located near the end of the display panel 1, but the state where the darkest display pixel PX is included in the local area LA in the display panel 1 is small as a percentage. it is conceivable that. Therefore, even with this configuration, it is possible to make the display image brighter than in the conventional case where the video signals for all the display pixels PX are corrected in accordance with the luminance characteristics of the darkest display pixel PX in the display panel 1.
[0021]
In the flat display device according to the present embodiment, each of the plurality of display pixels PX is set as a correction target pixel, and the element characteristic of the display pixel which is the poorest in the local area LA including the correction target pixel and a plurality of adjacent pixels surrounding the correction target pixel. The video signal for the correction target pixel is corrected in accordance with. As a result, the luminance difference between the display pixels PX is reduced in the range based on the local area LA, and becomes inconspicuous. Furthermore, since the state in which the display pixel PX having the worst element characteristic among all the display pixels PX is included in the local area LA is small as a percentage, all the display pixels PX are adjusted in accordance with the luminance characteristic of the worst display pixel PX. The displayed image can be made brighter than when the video signal for PX is corrected.
[0022]
The present invention is not limited to the above-described embodiment, and can be variously modified without departing from the gist thereof.
[0023]
In the above-described embodiment, the correction data is prepared for the variation of the luminance characteristics of the display pixels. However, the correction data may reflect the variation of the element characteristics other than the luminance characteristics or other factors. Further, in the above-described embodiment, in order to facilitate understanding of the invention, a video signal is used as a correction to make the element characteristics of a plurality of display pixels equivalent to the element characteristics of the darkest display pixel among these display pixels. Was changed to a luminance equal to the maximum luminance of the darkest pixel, but this luminance value is a maximum luminance in a range where stable operation is possible, or a value close to that based on a variation state of element characteristics of display pixels. It is appropriate to think as.
[0024]
In the above-described embodiment, the measuring device 25 is connected to the flat display device at the time of manufacture and used to create correction data, and is connected to the flat display device at the product stage when the creation of the correction data is completed. No need. Since the characteristic comparison circuit 23 is also used for creating correction data at the time of manufacture except for the memory unit MR, the characteristic comparison circuit 23 may be provided outside the flat panel display device. In this case, the memory unit MR is left in the video signal processing circuit 4 as shown in FIG. 5, and holds m × n pieces of correction data assigned to all the display pixels PX as a correction data table.
[0025]
【The invention's effect】
As described above, according to the present invention, a flat display device, a display drive circuit, and a display device that can make the luminance difference between display pixels depending on variation in element characteristics unnoticeable without significantly lowering the brightness of a display image. A display driving method can be provided.
[Brief description of the drawings]
FIG. 1 is a diagram schematically showing a circuit configuration of a flat panel display according to an embodiment of the present invention.
FIG. 2 is a diagram showing a local area including a part of a plurality of display pixels shown in FIG.
FIG. 3 is a graph showing variations in luminance characteristics occurring in a plurality of display pixels shown in FIG.
FIG. 4 is a graph showing variations in maximum luminance with respect to pixel positions of a plurality of display pixels shown in FIG.
5 is a diagram showing a circuit configuration of a modification of the flat panel display device shown in FIG.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 1 ... Display panel, 2 ... X driver, 3 ... Y driver, 4 ... Video signal processing circuit, 11 ... Surface conduction type electron emission element, 12 ... Phosphor, 22 ... Correction data processing circuit, 23 ... Characteristic comparison circuit, 24 ... Correction circuit, 25 ... Measuring instrument, X ... Signal line, Y ... Scan line, PX ... Display pixel, MR ... Memory section.

Claims (3)

支持基板上に形成される複数の表示画素と、前記複数の表示画素を映像信号に対応して駆動する駆動部と、前記複数の表示画素における素子特性の差異を補償するために前記映像信号を補正する映像信号処理部とを備え、前記映像信号処理部は前記複数の表示画素の各々を補正対象画素とし、前記補正対象画素並びにこの補正対象画素を取り囲む複数の隣接画素を含む局部領域で最も劣る表示画素の素子特性に合わせて前記補正対象画素に対する映像信号を補正するように構成されることを特徴とする平面表示装置。A plurality of display pixels formed on a support substrate, a driving unit that drives the plurality of display pixels in response to a video signal, and the video signal to compensate for a difference in element characteristics among the plurality of display pixels. A video signal processing unit to be corrected, wherein the video signal processing unit sets each of the plurality of display pixels as a correction target pixel, and is the most local region including the correction target pixel and a plurality of adjacent pixels surrounding the correction target pixel. A flat-panel display device configured to correct a video signal for the correction target pixel in accordance with element characteristics of an inferior display pixel. 支持基板上に形成される複数の表示画素の表示用駆動回路であって、前記複数の表示画素を映像信号に対応して駆動する駆動部と、前記複数の表示画素における素子特性の差異を補償するために前記映像信号を補正する映像信号処理部とを備え、前記映像信号処理部は前記複数の表示画素の各々を補正対象画素とし、前記補正対象画素並びにこの補正対象画素を取り囲む複数の隣接画素を含む局部領域で最も劣る表示画素の素子特性に合わせて前記補正対象画素に対する映像信号を補正するように構成されることを特徴とする表示用駆動回路。A display driving circuit for a plurality of display pixels formed on a support substrate, the driving unit driving the plurality of display pixels in response to a video signal, and compensating for a difference in element characteristics among the plurality of display pixels. And a video signal processing unit that corrects the video signal, wherein the video signal processing unit sets each of the plurality of display pixels as a correction target pixel, and the correction target pixel and a plurality of adjacent pixels surrounding the correction target pixel. A display driving circuit configured to correct a video signal for the correction target pixel in accordance with element characteristics of a display pixel which is the worst in a local area including a pixel. 支持基板上に形成される複数の表示画素の表示用駆動方法であって、前記複数の表示画素における素子特性の差異を補償するために前記複数の表示画素の各々を補正対象画素とし、前記補正対象画素並びにこの補正対象画素を取り囲む複数の隣接画素を含む局部領域で最も劣る表示画素の素子特性に合わせて前記補正対象画素に対する映像信号を補正し、前記補正対象画素をこの補正後の映像信号に対応して駆動することを特徴とする表示用駆動方法。A display driving method for a plurality of display pixels formed on a support substrate, wherein each of the plurality of display pixels is a correction target pixel in order to compensate for a difference in element characteristics among the plurality of display pixels, The video signal for the correction target pixel is corrected in accordance with the element characteristic of the display pixel which is the worst in the local area including the target pixel and the plurality of adjacent pixels surrounding the correction target pixel, and the corrected video signal is corrected. A display driving method characterized by driving in accordance with (1).
JP2003029550A 2003-02-06 2003-02-06 Flat panel display device, driving circuit for display, and driving method for display Pending JP2004240186A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003029550A JP2004240186A (en) 2003-02-06 2003-02-06 Flat panel display device, driving circuit for display, and driving method for display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003029550A JP2004240186A (en) 2003-02-06 2003-02-06 Flat panel display device, driving circuit for display, and driving method for display

Publications (1)

Publication Number Publication Date
JP2004240186A true JP2004240186A (en) 2004-08-26

Family

ID=32956698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003029550A Pending JP2004240186A (en) 2003-02-06 2003-02-06 Flat panel display device, driving circuit for display, and driving method for display

Country Status (1)

Country Link
JP (1) JP2004240186A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7592979B2 (en) 2004-12-17 2009-09-22 Canon Kabushiki Kaisha Image display apparatus and television apparatus
KR100949942B1 (en) 2007-08-24 2010-03-30 캐논 가부시끼가이샤 Display method of emission display apparatus
JP2010127994A (en) * 2008-11-25 2010-06-10 Sony Corp Method of calculating correction value, and display device
CN109727569A (en) * 2017-10-27 2019-05-07 优显科技股份有限公司 The luminance compensation method of light emitting device

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7592979B2 (en) 2004-12-17 2009-09-22 Canon Kabushiki Kaisha Image display apparatus and television apparatus
KR100949942B1 (en) 2007-08-24 2010-03-30 캐논 가부시끼가이샤 Display method of emission display apparatus
JP2010127994A (en) * 2008-11-25 2010-06-10 Sony Corp Method of calculating correction value, and display device
US8334884B2 (en) 2008-11-25 2012-12-18 Sony Corporation Method of calculating correction value and display device
CN101740002B (en) * 2008-11-25 2013-05-08 索尼株式会社 Method of calcuating correction value and display device
TWI422216B (en) * 2008-11-25 2014-01-01 Sony Corp Method of calculating correction value and display device
CN109727569A (en) * 2017-10-27 2019-05-07 优显科技股份有限公司 The luminance compensation method of light emitting device

Similar Documents

Publication Publication Date Title
TWI395180B (en) Display device, video signal processing method, and program
JP4027284B2 (en) Manufacturing method of image display device
JP2008145494A (en) Image display device
US6329759B1 (en) Field emission image display
TW200536402A (en) Display and displaying method
JP2000260331A (en) Plasma display device
US7277105B2 (en) Drive control apparatus and method for matrix panel
JP4894358B2 (en) Backlight drive device, display device, and backlight drive method
KR20040110965A (en) Display device
WO2004025612A1 (en) Plane display device, display drive circuit, and display drive method
JP2011221134A (en) Image display device and driving method thereof
JP2005345752A (en) Video display device
JP2004240186A (en) Flat panel display device, driving circuit for display, and driving method for display
JP2005134475A (en) Flat panel display device, driving circuit for display, and driving method for display
JP2005221525A (en) Display device
JP5679192B2 (en) Liquid crystal panel drive device and liquid crystal display device using the same
JP2006017853A (en) Image display method and image display system
JP2005078017A (en) Device and method for luminance adjustment, and image display unit
JP2004109371A (en) Planar display device, driving circuit for display, and driving method for display
JP2004144828A (en) Flat panel display device, and circuit and method for driving display
JP2003295813A (en) Electric field emission type display device
JP2006106142A (en) Display device and display method
JP2009150926A (en) Image display apparatus and manufacturing method thereof
WO2012141114A1 (en) Image display device and image display method
JP2003248452A (en) Method and device for driving electric field emission display