JP2004032649A - Radio receiving device - Google Patents

Radio receiving device Download PDF

Info

Publication number
JP2004032649A
JP2004032649A JP2002189980A JP2002189980A JP2004032649A JP 2004032649 A JP2004032649 A JP 2004032649A JP 2002189980 A JP2002189980 A JP 2002189980A JP 2002189980 A JP2002189980 A JP 2002189980A JP 2004032649 A JP2004032649 A JP 2004032649A
Authority
JP
Japan
Prior art keywords
clock
clock signal
signal
switching
mhz
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002189980A
Other languages
Japanese (ja)
Inventor
Naomitsu Aizawa
相沢 直充
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kenwood KK
Original Assignee
Kenwood KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kenwood KK filed Critical Kenwood KK
Priority to JP2002189980A priority Critical patent/JP2004032649A/en
Publication of JP2004032649A publication Critical patent/JP2004032649A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Noise Elimination (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To prevent a spurious signal generated inside a radio receiving device from exerting an adverse effect on a radio signal. <P>SOLUTION: This receiving device has a plurality of clock generators 13 to generate clocks of predetermined frequencies, a clock selector 14 to switch the clock generators 13, and a memory 12 to store information to switch the clock generators 13 by the clock selector 14 for each received frequency. When receiving the radio signal, it reduces the interference of the spurious signal coming from inside by obtaining information from the memory 12 to switch by the clock selector 14 and switching the clock generators 13. <P>COPYRIGHT: (C)2004,JPO

Description

【0001】
【発明の属する技術分野】
本発明は、無線受信装置の内部から発生するスプリアス信号によって、無線信号に悪影響を及ぼすのを防止する無線受信装置に関するものである。
【0002】
【従来の技術】
無線受信装置は、局部発振器のほかにも制御用CPU(コンピュータ)に用いるクロック信号源や、回路用IC(集積回路)に用いるクロック信号源など、多くの発振源を有している。このため、これらの発振源から発生するクロック信号の高調波成分が受信回路へ回り込み、その中の受信波、あるいは中間周波数に相当するスプリアス信号によって、本来の受信波(希望波)が妨害を受けることがあった。
【0003】
このスプリアス信号によって、本来の受信波が妨害を受け受信性能に悪影響を及ぼす過程を図3に示すサービス統合地上デジタル放送(ISDB−T:Integrated Services Digital Broadcasting−Terrestrial)用受信装置を例に挙げて説明する。
【0004】
なお、上記のISDB−Tの例えば、地上デジタルテレビ放送ISDB−Tは、1チャンネルの伝送波を13個の帯域(OFDMセグメント)に分割して、セグメントごとに、伝達パラメータや伝送する情報を設定する方式である。このため、1チャンネルでハイビジョン放送、あるいは複数の標準テレビ放送やデータなど様々なサービスを組み合わせて放送することができるようにしている。また、一部のセグメントの伝送パラメータを妨害波等に強く設定することによって、一般家庭での受信に加えて、自動車での受信や携帯端末での受信に適したサービスを可能にしたものである。
【0005】
上述したような内容の放送波を受信する図3に示すISDB−T用受信装置において、チューナ1からIF信号を受けて、A/D変換器2でA/D変換をするときのサンプリング周波数は、高速フーリエ変換(FFT)のサンプリング周波数8,126,984Hzの2倍の約16.25MHzである。また、この16.25MHzのサンプリング周波数は、16.25MHzの2倍の32.5MHzの発振器を有するクロック回路3において2分周して生成している。さらに、デコーダ4は、クロック回路3から供給されるクロック信号に基づき、デジタルサンプリングされた信号をデコードし、そのデコードされたデータは、AV信号として出力している。
【0006】
このように構成したISDB−T用受信機において、例えば、受信周波数切り替え部5がUHF15チャンネルを選択した場合、この32.5MHzの15倍である487.5MHzの高調波成分は、UHF15チャンネルの帯域482MHz〜488MHz内にスプリアス信号として侵入してしまう可能性があった。
【0007】
【発明が解決しようとする課題】
従来、このようなスプリアス信号が発生した場合、例えば、信号ラインにフィルタを付加することによって、そのスプリアス信号を低減させていた。しかし、上述したようなデジタル信号処理部のクロック信号による高調波のスプリアス信号は、様々な発生要因が考えられ、フィルタを付加する等の対策だけでは除去しきれないという問題点があった。
【0008】
また、上記以外の対策としては、例えば、個別に発振源の水晶素子を差し替えるなどして、発振周波数を調整し、スプリアス信号を抑制するようにしていた。しかし、複数の受信チャンネルを有する無線受信装置では、ある発振源の発振周波数を調整することで、特定のチャンネルにおけるスプリアス信号の発生を抑制することができても、他のチャンネルでのスプリアス信号が発生する場合があり、調整が極めて困難であった。
【0009】
本発明は、従来の技術の有するこのような課題を解決するためになされたものであり、その目的とするところは、複数の受信チャンネルを有する無線受信装置において、自己の発振源から発生する高調波のスプリアス信号を受信チャンネル帯域以外へシフトしてスプリアス障害を低減することができる無線受信装置を提供しようとするものである。
【0010】
【課題を解決するための手段】
上記の目的を達成するために、本発明の無線受信装置においては、所定の周波数のクロック信号を発生する複数個のクロック信号源と、この複数個のクロック信号源を切り替えるクロック切り替え手段と、複数個のクロック信号源をクロック切り替え手段で切り替えるための情報を受信周波数別に記憶するメモリ手段とを備え、無線信号の受信時に、メモリ手段からクロック切り替え手段で切り替えるための情報を読み出して、複数個のクロック信号源を切り替えることにより、内部から発生するスプリアス信号による障害を低減するように構成したものである。
【0011】
また、A/D変換器を含むデジタル信号処理を、切り替えられたクロック信号源のクロック信号を用いて行うように構成することが効果的である。
【0012】
また、A/D変換器は、固定のサンプリングクロックを用い、それ以降のデジタル信号処理は、切り替えられたクロック信号源のクロック信号を用いて行うように構成することもできる。
【0013】
さらに、切り替えられたクロック信号源のクロック信号によるデータレートへの影響を防ぐためのバッファ手段を、デジタル信号処理の後段に設け、データレートを一定に保持するように構成することが好ましい。
【0014】
【発明の実施の形態】
本発明の実施の形態を実施例のもとづき図面を参照して説明する。
本発明に係わる無線受信装置は、特に、デジタル信号処理部で使用する発振器による高調波のスプリアス信号が受信帯域内に侵入しないように、受信周波数ごとに、複数のクロック発振源を切り替えて選択使用するように構成したものである。
【0015】
図1は、本発明に係わる無線受信装置をISDB−T用受信装置に実施した場合の第1の実施例の構成を示し、図2は、第2の実施例の構成を示している。
まず、図1の第1の実施例について説明する。
【0016】
図1において、6はチューナ、7はA/D変換器、8はリサンプリング処理部、9はデコーダ、10はデータレートを一定に保持するためのバッファとしての働きをするFIFO(ファーストイン・ファーストアウト)である。11は受信周波数切り替え部で、チューナ6を所望の受信周波数に合わせるように構成している。さらに、この受信周波数切り替え部11は、受信周波数別にクロック信号源13の内のどのクロック信号に切り替えて使用するかというメモリ12内にテーブルとして持たせてあるデータを参照するように構成している。
【0017】
また、クロック信号源13は、受信周波数別に、例えば、32MHzのクロック信号を発生するクロックAと、32.5MHzのクロック信号を発生するクロックBと、33MHzのクロック信号を発生するクロックC等の複数個のクロックを備えている。14はクロックセレクタで、メモリ12からクロック信号源13の内のどのクロック信号が受信周波数に対応するクロック信号であるかというクロック切り替え情報を読み出してスイッチ手段Sを切り替え、スプリアス信号が侵入しない最適なクロック信号を選択するように構成している。このクロックセレクタ14により選択されたクロック信号は、A/D変換器7、リサンプリング処理部8およびデコーダ9等へそれぞれ供給され、各デジタル信号処理部のクロック信号として用いている。
【0018】
このように構成することによって、例えば、UHF15チャンネルを受信しているとき、33MHzのクロックCをクロックセレクタ14のスイッチ手段Sが選択すると、この33MHzの15倍である高調波のスプリアス信号495MHzが存在したとしても、このスプリアス信号495MHzは、UHF15チャンネルの帯域482MHz〜488MHzへ侵入することはなく、スプリアス障害を低減することができる。
【0019】
しかし、UHF17チャンネルで、同じ33MHのクロックCを使用したと仮定すると、15倍の495MHのスプリアス信号が、UHF17チャンネルの帯域494MHz〜500MHzへ侵入する虞がある状態となる。したがって、このUHF17チャンネルを受信する場合は、クロックセレクタ14は、UHF17チャンネル受信と同時に、スイッチ手段Sを32MHzのクロックAへ切り替え、高調波のスプリアス信号を480MHzへシフトさせ、UHF17チャンネルの帯域494MHz〜500MHzへのスプリアス信号の侵入を回避し、スプリアス障害の低減を図るようにしている。
【0020】
また、図1の第1の実施例において、チューナ6から出力されたIF信号は、A/D変換器7によりサンプリングされる。しかし、この第1の実施例では、A/D変換器7のサンプリング周波数は、クロックセレクタ14で選択されたクロック信号によりまちまちであるため、次段のリサンプリング処理部8において、16.25MHzでデジタルサンプリングを行うように構成している。また、このリサンプリング処理部8でデジタルサンプリングを行った後、デコーダ9でデコードされたデータは、AV信号として出力されるが、このデコーダ9の出力側へ例えば、FIFO10等のバッファを設けることによって、クロック信号が切り替えられることによる影響により、出力データレートが変わってしまうのを防ぐことができ、一定のデータレートを保持して出力することが可能となる。
【0021】
次に、図2に示す本発明の第2実施例について説明する。なお、図1に示す第1の実施例と同一部分には、同一符号を付し、その共通する箇所の詳細な説明は重複するため省略する。
【0022】
図2の第2の実施例において、図1の実施例と構成が異なるところは、A/D変換器7に、16.25MHzの固定したサンプリングクロック15を用いた点にある。図1の第1の実施例で述べたリサンプリング処理部8は、複雑な信号処理が必要であり、回路規模が大きくなる。それに代る手段として構成したものが第2の実施例である。
【0023】
図2の第2の実施例においては、16.25MHzのサンプリングクロック15の周波数は一定であり、クロックセレクタ14のスイッチ手段Sで切り替えられたクロック周波数とは異なるので、A/D変換器7とデコーダ9との間に、FIFO16を設ける。このFIFO16にサンプリングされたデータを一時貯めておき、データが一定量に達した時に、デコーダ9へ出力するように構成している。また、デコーダ9において用いているクロック信号をサンプリングクロック15より高い周波数に設定することにより、FIFO16のオーバフローを防止することができる。
【0024】
なお、上述した第1および第2の実施例では、本発明に係わる無線受信装置をISDB−T用受信装置に実施した場合について説明したが、これに限るものではなく、本発明に係わる無線受信装置は、他の無線通信システムにおける複数の受信チャンネルを有する無線受信装置にも適用することができる。
【0025】
【発明の効果】
本発明は、以上説明したように構成されているので、自己の発振源から発生する高調波のスプリアス信号を受信チャンネル帯域以外へシフトしてスプリアス障害を低減することができる。
【図面の簡単な説明】
【図1】本発明に係わる無線受信装置の第1の実施例を示すブロック図である。
【図2】本発明に係わる無線受信装置の第2の実施例を示すブロック図である。
【図3】従来の無線受信装置の一例を示すブロック図である。
【符号の説明】
6   チューナ
7   A/D変換器
8   リサンプリング処理部
9   デコーダ
10  FIFO
11  受信周波数切り替え部
12  メモリ
13  クロック信号源
14  クロックセレクタ
15  サンプリングクロック
16  FIFO
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to a radio receiving apparatus that prevents a spurious signal generated inside a radio receiving apparatus from adversely affecting a radio signal.
[0002]
[Prior art]
The wireless receiving device has many oscillation sources such as a clock signal source used for a control CPU (computer) and a clock signal source used for a circuit IC (integrated circuit) in addition to the local oscillator. For this reason, the higher harmonic components of the clock signal generated from these oscillation sources go around to the receiving circuit, and the received wave therein or the spurious signal corresponding to the intermediate frequency interferes with the original received wave (desired wave). There was something.
[0003]
The process in which the original received wave is disturbed by the spurious signal and adversely affects the reception performance is exemplified by a receiving device for integrated services digital broadcasting (Terrestrial) (ISDB-T) shown in FIG. explain.
[0004]
For example, ISDB-T of the above-mentioned ISDB-T divides a transmission wave of one channel into 13 bands (OFDM segments) and sets transmission parameters and information to be transmitted for each segment. It is a method to do. For this reason, various services such as high-definition broadcasting or a plurality of standard television broadcasting and data can be combined and broadcast on one channel. In addition, by setting transmission parameters of some segments strongly to interference waves or the like, in addition to reception at ordinary homes, a service suitable for reception at a car or reception at a portable terminal is enabled. .
[0005]
In the ISDB-T receiving apparatus shown in FIG. 3 for receiving broadcast waves having the above contents, the sampling frequency when the A / D converter 2 receives an IF signal from the tuner 1 and performs A / D conversion is: , Which is about 16.25 MHz, which is twice the fast Fourier transform (FFT) sampling frequency of 8,126,984 Hz. The sampling frequency of 16.25 MHz is generated by dividing the frequency by 2 in the clock circuit 3 having an oscillator of 32.5 MHz which is twice as large as 16.25 MHz. Further, the decoder 4 decodes the digitally sampled signal based on the clock signal supplied from the clock circuit 3, and outputs the decoded data as an AV signal.
[0006]
In the ISDB-T receiver configured as described above, for example, when the reception frequency switching unit 5 selects the UHF15 channel, the harmonic component of 487.5 MHz, which is 15 times 32.5 MHz, is converted to the band of the UHF15 channel. There is a possibility that the signal will enter as a spurious signal within 482 MHz to 488 MHz.
[0007]
[Problems to be solved by the invention]
Conventionally, when such a spurious signal is generated, the spurious signal is reduced by, for example, adding a filter to the signal line. However, the spurious signal of the harmonic by the clock signal of the digital signal processing unit as described above has a problem that various generation factors are considered, and the spurious signal cannot be completely removed only by adding a filter or the like.
[0008]
In addition, as a countermeasure other than the above, for example, the spurious signal is suppressed by adjusting the oscillation frequency by individually replacing the crystal element of the oscillation source. However, in a wireless receiving apparatus having a plurality of receiving channels, by adjusting the oscillation frequency of a certain oscillation source, it is possible to suppress the generation of spurious signals in a specific channel, but to suppress the generation of spurious signals in other channels. In some cases, the adjustment was extremely difficult.
[0009]
SUMMARY OF THE INVENTION The present invention has been made to solve such a problem of the related art, and an object of the present invention is to provide a radio receiving apparatus having a plurality of receiving channels, in which a harmonic generated from its own oscillation source is used. It is an object of the present invention to provide a radio receiving apparatus which can reduce a spurious disturbance by shifting a spurious signal of a wave to a frequency other than a reception channel band.
[0010]
[Means for Solving the Problems]
In order to achieve the above object, in a radio receiving apparatus according to the present invention, a plurality of clock signal sources for generating a clock signal of a predetermined frequency, clock switching means for switching the plurality of clock signal sources, Memory means for storing information for switching the number of clock signal sources by the clock switching means for each reception frequency, and when receiving a radio signal, reading information for switching by the clock switching means from the memory means, and By switching the clock signal source, it is configured to reduce the trouble due to the spurious signal generated inside.
[0011]
In addition, it is effective that the digital signal processing including the A / D converter is performed using the clock signal of the switched clock signal source.
[0012]
Further, the A / D converter may be configured to use a fixed sampling clock, and to perform subsequent digital signal processing using the clock signal of the switched clock signal source.
[0013]
Further, it is preferable that a buffer means for preventing the clock signal of the switched clock signal source from affecting the data rate be provided at a subsequent stage of the digital signal processing so as to keep the data rate constant.
[0014]
BEST MODE FOR CARRYING OUT THE INVENTION
Embodiments of the present invention will be described based on examples with reference to the drawings.
In particular, the radio receiving apparatus according to the present invention switches and uses a plurality of clock oscillation sources for each reception frequency so that a spurious signal of a harmonic by an oscillator used in a digital signal processing unit does not enter a reception band. It is configured so that
[0015]
FIG. 1 shows the configuration of a first embodiment in which the wireless receiving apparatus according to the present invention is applied to an ISDB-T receiving apparatus, and FIG. 2 shows the configuration of a second embodiment.
First, a first embodiment of FIG. 1 will be described.
[0016]
In FIG. 1, 6 is a tuner, 7 is an A / D converter, 8 is a resampling processor, 9 is a decoder, and 10 is a FIFO (first-in first-out) functioning as a buffer for maintaining a constant data rate. Out). Reference numeral 11 denotes a reception frequency switching unit, which is configured to adjust the tuner 6 to a desired reception frequency. Further, the reception frequency switching unit 11 is configured to refer to data stored as a table in the memory 12 as to which clock signal of the clock signal source 13 is to be switched and used for each reception frequency. .
[0017]
The clock signal source 13 includes, for each reception frequency, a plurality of clocks such as a clock A that generates a 32 MHz clock signal, a clock B that generates a 32.5 MHz clock signal, and a clock C that generates a 33 MHz clock signal. Clocks. Reference numeral 14 denotes a clock selector, which reads out clock switching information indicating which clock signal of the clock signal source 13 is the clock signal corresponding to the reception frequency from the memory 12 and switches the switch means S so that an optimal spurious signal does not enter. It is configured to select a clock signal. The clock signal selected by the clock selector 14 is supplied to the A / D converter 7, the resampling processing unit 8, the decoder 9, and the like, and is used as a clock signal for each digital signal processing unit.
[0018]
With this configuration, for example, when receiving the UHF 15 channel, when the switch means S of the clock selector 14 selects the clock C of 33 MHz, the spurious signal 495 MHz of the harmonic which is 15 times the 33 MHz exists. Even if this is the case, the spurious signal 495 MHz does not enter the band 482 MHz to 488 MHz of the UHF 15 channel, and the spurious interference can be reduced.
[0019]
However, assuming that the same clock C of 33 MH is used in the UHF 17 channel, there is a possibility that a spurious signal of 495 MH which is 15 times may enter the band 494 MHz to 500 MHz of the UHF 17 channel. Therefore, when receiving the UHF17 channel, the clock selector 14 switches the switch means S to the clock A of 32 MHz simultaneously with the reception of the UHF17 channel, shifts the harmonic spurious signal to 480 MHz, and sets the UHF17 channel band 494 MHz to 480 MHz. The intrusion of spurious signals into 500 MHz is avoided to reduce spurious disturbances.
[0020]
In the first embodiment shown in FIG. 1, the IF signal output from the tuner 6 is sampled by the A / D converter 7. However, in the first embodiment, since the sampling frequency of the A / D converter 7 varies depending on the clock signal selected by the clock selector 14, the resampling processing unit 8 at the next stage operates at 16.25 MHz. It is configured to perform digital sampling. After digital sampling is performed by the resampling processing unit 8, the data decoded by the decoder 9 is output as an AV signal. By providing a buffer such as a FIFO 10 on the output side of the decoder 9, for example, In addition, it is possible to prevent the output data rate from being changed due to the influence of the switching of the clock signal, and it is possible to output while maintaining a constant data rate.
[0021]
Next, a second embodiment of the present invention shown in FIG. 2 will be described. The same parts as those in the first embodiment shown in FIG. 1 are denoted by the same reference numerals, and detailed description of common parts will be omitted because they are duplicated.
[0022]
The second embodiment of FIG. 2 differs from the embodiment of FIG. 1 in that a fixed sampling clock 15 of 16.25 MHz is used for the A / D converter 7. The resampling processing unit 8 described in the first embodiment of FIG. 1 requires complicated signal processing, and the circuit scale becomes large. The second embodiment is configured as an alternative.
[0023]
In the second embodiment shown in FIG. 2, the frequency of the sampling clock 15 of 16.25 MHz is constant and is different from the clock frequency switched by the switching means S of the clock selector 14, so that the A / D converter 7 A FIFO 16 is provided between the decoder 9. The sampled data is temporarily stored in the FIFO 16 and is output to the decoder 9 when the data reaches a certain amount. Also, by setting the clock signal used in the decoder 9 to a higher frequency than the sampling clock 15, overflow of the FIFO 16 can be prevented.
[0024]
In the first and second embodiments described above, the case where the wireless receiving apparatus according to the present invention is applied to the ISDB-T receiving apparatus has been described. However, the present invention is not limited to this, and the wireless receiving apparatus according to the present invention is not limited thereto. The device can also be applied to a wireless receiving device having a plurality of receiving channels in another wireless communication system.
[0025]
【The invention's effect】
Since the present invention is configured as described above, it is possible to reduce spurious disturbances by shifting a spurious signal of a harmonic generated from its own oscillation source to other than the reception channel band.
[Brief description of the drawings]
FIG. 1 is a block diagram showing a first embodiment of a wireless receiving apparatus according to the present invention.
FIG. 2 is a block diagram showing a second embodiment of the wireless receiving apparatus according to the present invention.
FIG. 3 is a block diagram illustrating an example of a conventional wireless receiving device.
[Explanation of symbols]
6 Tuner 7 A / D converter 8 Resampling processing unit 9 Decoder 10 FIFO
11 Receiving frequency switching unit 12 Memory 13 Clock signal source 14 Clock selector 15 Sampling clock 16 FIFO

Claims (4)

所定の周波数のクロック信号を発生する複数個のクロック信号源と、
前記複数個のクロック信号源を切り替えるクロック切り替え手段と、
前記複数個のクロック信号源を前記クロック切り替え手段で切り替えるための情報を受信周波数別に記憶するメモリ手段とを備え、
無線信号の受信時に、前記メモリ手段から前記クロック切り替え手段で切り替えるための情報を読み出して前記複数個のクロック信号源を切り替えることにより、内部から発生するスプリアス信号による障害を低減するように構成したことを特徴とする無線受信装置。
A plurality of clock signal sources for generating a clock signal of a predetermined frequency;
Clock switching means for switching the plurality of clock signal sources,
Memory means for storing information for switching the plurality of clock signal sources by the clock switching means for each reception frequency,
Upon reception of a radio signal, information for switching by the clock switching means is read out from the memory means and the plurality of clock signal sources are switched to reduce a failure caused by an internally generated spurious signal. A wireless receiver characterized by the above-mentioned.
A/D変換器を含むデジタル信号処理を、前記切り替えられたクロック信号源のクロック信号を用いて行うように構成したことを特徴とする請求項1記載の無線受信装置。2. The radio receiving apparatus according to claim 1, wherein digital signal processing including an A / D converter is configured to be performed using a clock signal of the switched clock signal source. A/D変換器は固定のサンプリングクロックを用い、それ以降のデジタル信号処理は、前記切り替えられたクロック信号源のクロック信号を用いて行うように構成したことを特徴とする請求項1記載の無線受信機。2. The wireless communication system according to claim 1, wherein the A / D converter uses a fixed sampling clock, and digital signal processing thereafter is performed using the clock signal of the switched clock signal source. Receiving machine. 前記切り替えられたクロック信号源のクロック信号によるデータレートへの影響を防ぐためのバッファ手段をデジタル信号処理の後段に設け、データレートを一定に保持するように構成したことを特徴とする請求項1から3のうちいずれか一項記載の無線受信装置。2. A data processing apparatus according to claim 1, wherein a buffer means for preventing the clock signal of the switched clock signal source from affecting the data rate is provided at a subsequent stage of the digital signal processing so as to keep the data rate constant. The wireless receiver according to any one of claims 1 to 3.
JP2002189980A 2002-06-28 2002-06-28 Radio receiving device Pending JP2004032649A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002189980A JP2004032649A (en) 2002-06-28 2002-06-28 Radio receiving device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002189980A JP2004032649A (en) 2002-06-28 2002-06-28 Radio receiving device

Publications (1)

Publication Number Publication Date
JP2004032649A true JP2004032649A (en) 2004-01-29

Family

ID=31184231

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002189980A Pending JP2004032649A (en) 2002-06-28 2002-06-28 Radio receiving device

Country Status (1)

Country Link
JP (1) JP2004032649A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005308511A (en) * 2004-04-21 2005-11-04 Agilent Technol Inc Method and apparatus for measuring phase noise
WO2008099545A1 (en) * 2007-02-16 2008-08-21 Panasonic Corporation Multichannel radio signal processing integrated circuit
JP2009010621A (en) * 2007-06-27 2009-01-15 Fujitsu Ltd Digital broadcast demodulation device, and digital broadcast demodulation method
JP2012195754A (en) * 2011-03-16 2012-10-11 Fujitsu Semiconductor Ltd Spurious measuring device, and receiving device and communication system utilizing the same
JP2014241567A (en) * 2013-06-12 2014-12-25 日本電信電話株式会社 Reception device and reception method
JP2015073296A (en) * 2014-11-19 2015-04-16 富士通セミコンダクター株式会社 Spurious measuring device, and receiving device and communication system utilizing the same

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005308511A (en) * 2004-04-21 2005-11-04 Agilent Technol Inc Method and apparatus for measuring phase noise
WO2008099545A1 (en) * 2007-02-16 2008-08-21 Panasonic Corporation Multichannel radio signal processing integrated circuit
JPWO2008099545A1 (en) * 2007-02-16 2010-05-27 パナソニック株式会社 Multi-channel wireless signal processing integrated circuit
JP2009010621A (en) * 2007-06-27 2009-01-15 Fujitsu Ltd Digital broadcast demodulation device, and digital broadcast demodulation method
US8233553B2 (en) 2007-06-27 2012-07-31 Fujitsu Limited Digital broadcast demodulator and digital broadcast demodulation method for suppressing degradation of reception characteristics
JP2012195754A (en) * 2011-03-16 2012-10-11 Fujitsu Semiconductor Ltd Spurious measuring device, and receiving device and communication system utilizing the same
JP2014241567A (en) * 2013-06-12 2014-12-25 日本電信電話株式会社 Reception device and reception method
JP2015073296A (en) * 2014-11-19 2015-04-16 富士通セミコンダクター株式会社 Spurious measuring device, and receiving device and communication system utilizing the same

Similar Documents

Publication Publication Date Title
JP2009077023A (en) Tuner and diversity reception system equipped with the same
EP2963833B1 (en) Reception apparatus and electronic device
KR101067774B1 (en) Broadcasting receiver and method for controlling tuner thereof
JP2004032649A (en) Radio receiving device
CN101132219A (en) Reception circuit and receiver
JP2009253558A (en) Electronic apparatus, electronic-apparatus adjustment method and integrated circuit
JP4935532B2 (en) Digital broadcast demodulating device and digital broadcast demodulating method
US6492927B2 (en) Digital-signal receiving apparatus
JP2003318761A (en) Reception control method, reception control device and receiver
JP4652323B2 (en) How to use synchronous sampling design in fixed rate sampling mode
JP4679763B2 (en) Receiving machine
EP1750436A1 (en) Receiving device
JP2011188181A (en) Receiver and receiving method
US8559570B2 (en) Cancellation of undesired portions of audio signals
JP3373431B2 (en) Digital broadcast receiver
JP2008283362A (en) Digital broadcasting receiver
US9900854B2 (en) Signal processing device and signal processing method
JP2007295457A (en) Receiver and electronic device using same
JP4242753B2 (en) Broadcast receiver
JP2001308736A (en) High frequency device
US9215013B2 (en) Reception apparatus and electronic equipment
KR20070074267A (en) Broadcasting receiving system
JP2005277912A (en) Tuner module, and electronic apparatus
JP2007180997A (en) Receiver
JP2003008461A (en) High frequency signal receiver