JP2002111619A - Carrier relay signal transmitting system - Google Patents

Carrier relay signal transmitting system

Info

Publication number
JP2002111619A
JP2002111619A JP2000304395A JP2000304395A JP2002111619A JP 2002111619 A JP2002111619 A JP 2002111619A JP 2000304395 A JP2000304395 A JP 2000304395A JP 2000304395 A JP2000304395 A JP 2000304395A JP 2002111619 A JP2002111619 A JP 2002111619A
Authority
JP
Japan
Prior art keywords
clock
pulse
frame
carrier relay
stuff
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2000304395A
Other languages
Japanese (ja)
Inventor
Hitoshi Riyoukai
仁 了戒
Katsuya Shinozaki
克也 篠崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2000304395A priority Critical patent/JP2002111619A/en
Publication of JP2002111619A publication Critical patent/JP2002111619A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a carrier relay signal transmitting system the delay time of which becomes an allowable value or smaller and can accommodate many channels for carrier relay signals. SOLUTION: The carrier relay signal transmitting system is provided with a reception memory, a first writing means which writes the carrier relay signals in the reception memory, and a first clock generating means which generates a second clock which is equal to the transmitting speed of frames. The device is also provided with a second clock generating means which generates a third clock, a staff pulse generating means which generates a staff pulse based on the third clock, and a reading-out means which reads out the carrier relay signals from the reception memory based on the third clock. In addition, the transmitting device is also provided with a frame header generating means which inserts a frame pulse and a staff designating pulse into a frame header, and a multiplexing means which accommodates the carrier relay signal or staff pulse relevant to a channel.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、キャリアリレー信
号を伝送するキャリアリレー信号伝送装置に関する。
The present invention relates to a carrier relay signal transmission device for transmitting a carrier relay signal.

【0002】[0002]

【従来の技術】キャリアリレーシステムは、送電系統の
保護を目的として用いられ、送電線の両端における同時
刻の送電線電流等の情報をキャリアリレー信号として、
マイクロ無線回線や光ファイバ回線等の通信キャリアを
用いて伝送して比較することによって、送電系統の異常
を検出して送電停止等の所要の処理を行うものである。
そのため、キャリアリレーシステムにおいては、伝送路
における信号の遅延時間(例えば、4ms以内)に対し
て厳しい条件が要求され、遅延時間が変動することも、
上りと下りで遅延時間差があることも許容以上の誤差は
許されない。
2. Description of the Related Art A carrier relay system is used for the purpose of protecting a power transmission system. Information such as transmission line current at both ends of a transmission line at the same time is used as a carrier relay signal.
By transmitting and comparing using a communication carrier such as a micro wireless line or an optical fiber line, an abnormality in the power transmission system is detected and necessary processing such as power transmission stop is performed.
Therefore, in the carrier relay system, strict conditions are required for the delay time (for example, within 4 ms) of the signal on the transmission path, and the delay time may fluctuate.
Even if there is a delay time difference between the uplink and the downlink, an error exceeding the allowable level is not allowed.

【0003】一方、送電システムでは、キャリアリレー
信号以外の音声情報、画像情報、データ情報等のマルチ
メディア情報を伝送装置を用いて、変電所間で伝送して
いる。そのため、広帯域ISDNシステムの構築が必要
となっている。この広帯域ISDNシステムを企業内ネ
ットワークにより構築するためには、伝送路のSDH(S
ynchronous Digital Hierarchy)化が必要となるので、
キャリアリレー信号もSDH化された伝送路によって、
伝送できるようにすることが要望される。
On the other hand, in a power transmission system, multimedia information such as voice information, image information, and data information other than a carrier relay signal is transmitted between substations using a transmission device. Therefore, it is necessary to construct a wideband ISDN system. In order to construct this broadband ISDN system using a corporate network, the SDH (S
Synchronous Digital Hierarchy) is required,
The carrier relay signal is also transmitted through the SDH transmission path.
It is desired to be able to transmit.

【0004】図17は、従来のSDH伝送システムを用
いたキャリアリレー信号伝送システムの構成図である
(従来技術1)。図17に示すように、キャリアリレー
信号伝送システム2において、各キャリアリレーシステ
ム3#1i(i=1〜7)から54kbpsの伝送レー
トでキャリアリレー信号が送信される。1.5MCRM
UX4は、多点サンプリング、例えば、3点サンプリン
グ方式により、キャリアリレー信号をサンプリングし
て、1.5Mbps(54kbps×7×3)の非同期
1次群信号に7個のキャリアリレー信号をスタッフ同期
化・多重化する。多点サンプリングするのは、送信側の
伝送速度50Mbpsのクロックに同期して、キャリア
リレー信号を多重化するが、送信側のクロックと受信側
のクロックの周波数が異なるので、受信側のクロックに
同期したキャリアリレー信号を送信側のクロックにより
サンプリングする際の位相のずれによるタイミングエラ
ーを無くすためである。
FIG. 17 is a configuration diagram of a carrier relay signal transmission system using a conventional SDH transmission system (prior art 1). As shown in FIG. 17, in the carrier relay signal transmission system 2, a carrier relay signal is transmitted from each of the carrier relay systems 3 # 1i (i = 1 to 7) at a transmission rate of 54 kbps. 1.5MCRM
The UX4 samples a carrier relay signal by multipoint sampling, for example, a three-point sampling method, and stuffs seven carrier relay signals into an asynchronous primary group signal of 1.5 Mbps (54 kbps × 7 × 3). -Multiplex. Multi-point sampling is performed by multiplexing a carrier relay signal in synchronization with a clock at a transmission speed of 50 Mbps on the transmission side. This is to eliminate a timing error due to a phase shift when the carrier relay signal is sampled by the clock on the transmission side.

【0005】50M ASM6#1は、1.5MCRM
UX4#1や他システムより送信された1.5Mbps
の非同期1次群信号を、50MbpsのSTM−0フレ
ームに多重化する。STM−0フレームに多重化するの
は、キャリアリレー信号と共に音声情報、画像情報又は
データ情報等の情報も同時にSTM−0フレームのペイ
ロードに収容するためである。SDH伝送システム8#
1は、STM−0フレームを同期フレームのペイロード
に収容して、光ファイバ等の伝送路に伝送する。対向の
SDH伝送システム8#2は、同期フレームのペイロー
ドからSTM−0に分離する。
[0005] The 50M ASM6 # 1 has a 1.5 MCRM
1.5Mbps transmitted from UX4 # 1 or other system
Are multiplexed into a 50 Mbps STM-0 frame. The reason why the information is multiplexed in the STM-0 frame is that information such as voice information, image information, or data information is simultaneously accommodated in the payload of the STM-0 frame together with the carrier relay signal. SDH transmission system 8 #
1 accommodates the STM-0 frame in the payload of the synchronization frame and transmits it to a transmission path such as an optical fiber. The opposite SDH transmission system 8 # 2 separates the synchronization frame from the payload of the synchronization frame into STM-0.

【0006】50M ASM6#2は、STM−0フレ
ームを1.5Mbpsの非同期1次群信号に分離する。
1.5MCRMUX4#2は、非同期1次群信号から5
4kbpsのキャリアリレー信号に分離する。そして、
該当するキャリアリレーシステム3#2i(i=1〜
7)に伝送する。キャリアリレーシステム3#2i(i
=1〜7)は、キャリアリレー信号を受信して、自シス
テムのキャリアリレー信号と比較することによって、送
電系統の異常を検出して送電停止等の所要の処理を行
う。
[0006] The 50M ASM6 # 2 separates the STM-0 frame into a 1.5 Mbps asynchronous primary group signal.
1.5MCRMUX4 # 2 is 5 bits from the asynchronous primary group signal.
The signal is separated into 4 kbps carrier relay signals. And
The corresponding carrier relay system 3 # 2i (i = 1 to
Transmit to 7). Carrier relay system 3 # 2i (i
= 1 to 7) receive the carrier relay signal and compare it with the carrier relay signal of the own system to detect an abnormality in the power transmission system and perform necessary processing such as power transmission stop.

【0007】図18は、従来のSDH伝送システムを用
いたキャリアリレー信号伝送システムの構成図である
(従来技術2)。図18に示すように、各キャリアリレ
ーシステム3#1i(i=1〜3)から54kbpsの
伝送レートでキャリアリレー信号が送信される。多点サ
ンプリグ同期部22#i(i=1〜3)は、多点サンプ
リング、例えば、3点サンプリング方式により、キャリ
アリレー信号をサンプリングして、192kbpsのフ
レームに収容する。多点サンプリングするのは、送信側
のクロックに同期して、キャリアリレー信号を多重化す
るが、送信側のクロックと受信側のクロックが独立して
いるので、受信側のクロックに同期したキャリアリレー
信号を送信側のクロックによりサンプリングする際の位
相のずれによるタイミングエラーを無くすためである。
多重化部24は、192のkbpsの多点サンプリング
されたキャリアリレー信号を、576kbps(192
k×3)に多重化して、SDH伝送システムにおけるセ
クションオーバヘッド中のデータ・コミュニケーション
・チャンネル(SDH DCC)として、SDH伝送シ
ステムに送信する。
FIG. 18 is a configuration diagram of a carrier relay signal transmission system using a conventional SDH transmission system (prior art 2). As shown in FIG. 18, a carrier relay signal is transmitted at a transmission rate of 54 kbps from each carrier relay system 3 # 1i (i = 1 to 3). The multipoint sampling synchronizer 22 # i (i = 1 to 3) samples a carrier relay signal by multipoint sampling, for example, a three-point sampling method, and stores the sampled signal in a 192 kbps frame. Multipoint sampling multiplexes the carrier relay signal in synchronization with the clock on the transmitting side, but since the clock on the transmitting side and the clock on the receiving side are independent, the carrier relay signal synchronized with the clock on the receiving side This is to eliminate a timing error due to a phase shift when the signal is sampled by the clock on the transmission side.
The multiplexing unit 24 converts the 192 kbps multipoint sampled carrier relay signal into 576 kbps (192
k × 3), and transmits to the SDH transmission system as a data communication channel (SDH DCC) during section overhead in the SDH transmission system.

【0008】SDH伝送システムは、SDH DCCを
同期フレームのセクションオーバヘッドのD4〜D12
(DCC)に収容して、ペイロードと共に対向のSDH
伝送システムに伝送する。対向のSDH伝送システム
は、同期フレームを受信して、576kbpsのSDH
DCCを伝送する。多重化部は、SDH DCCを受
信して、54kbpsのキャリアリレー信号に分離し
て、キャリアリレーシステムに伝送する。キャリアリレ
ーシステムは、キャリアリレー信号を受信して、自シス
テムのキャリアリレー信号と比較することによって、送
電系統の異常を検出して送電停止等の所要の処理を行
う。
[0008] The SDH transmission system uses the SDH DCC as the section overhead D4 to D12 of the synchronization frame.
(DCC) and the opposite SDH with the payload
Transmit to the transmission system. The opposite SDH transmission system receives the synchronization frame and transmits the 576 kbps SDH.
Transmit DCC. The multiplexing unit receives the SDH DCC, separates it into a carrier relay signal of 54 kbps, and transmits it to the carrier relay system. The carrier relay system receives the carrier relay signal and compares it with the carrier relay signal of its own system, thereby detecting an abnormality in the power transmission system and performing necessary processing such as stopping power transmission.

【0009】[0009]

【発明が解決しようとする課題】しかしながら従来のキ
ャリアリレーシステムでは、以下の問題点があった。
However, the conventional carrier relay system has the following problems.

【0010】従来技術1では、SDH伝送システムのペ
イロードを用いるため、SDH伝送システムに収容する
までに、1.5Mbpsに多重化、50Mbpsに多重
化と、複数の装置で構成する必要がある。このため、S
DH伝送システムに収容するまでに遅延時間の増加、信
頼性の低下が発生し、キャリアリレーシステムで要求さ
れる遅延時間の少ない、信頼度の高いシステムを構築す
ることが難しい場合があった。
In the prior art 1, since the payload of the SDH transmission system is used, it is necessary to multiplex to 1.5 Mbps and multiplex to 50 Mbps and to include a plurality of devices before it is accommodated in the SDH transmission system. Therefore, S
An increase in delay time and a decrease in reliability occur before being accommodated in the DH transmission system, and it may be difficult to construct a highly reliable system with a small delay time required in a carrier relay system.

【0011】従来技術2では、SDHセクションオーバ
ヘッドのD4〜D12を使用した場合の伝送レートは、
576kbpsであるため、3点サンプリング方式での
SDH同期化・収容した場合は、54kbpsのキュリ
アリレー信号が3チャンネルしか収容できない。しか
し、通常キャリアリレー回線は、一伝送路に対して、1
システムで最低2チャンネル(1L,2L伝送用)が必
要であり、中継回線や多端子回線、多送電系統・多回路
(+3L,4L等)には対応困難なため実用的でないと
いう問題点があった。
In the prior art 2, the transmission rate when the SDH section overhead D4 to D12 is used is:
Since it is 576 kbps, when SDH synchronization / accommodation by the three-point sampling method is used, only three channels of a 54 kbps Curie relay signal can be accommodated. However, a carrier relay line usually has one transmission line.
The system requires at least two channels (for 1L and 2L transmission) and is not practical because it is difficult to cope with relay lines, multiple terminal lines, multiple power transmission systems and multiple circuits (+ 3L, 4L, etc.). Was.

【0012】本発明は、以上を鑑みてなされたものであ
り、上りと下りで遅延変動の無いこと、遅延時間が許容
値内であること及び且つキャリアリレー信号のチャンネ
ルを多く収容することのできるキャリアリレー信号伝送
システムを提供することを目的とする。
SUMMARY OF THE INVENTION The present invention has been made in view of the above, and has no delay fluctuation between upstream and downstream, has a delay time within an allowable value, and can accommodate a large number of channels of a carrier relay signal. An object of the present invention is to provide a carrier relay signal transmission system.

【0013】[0013]

【課題を解決するための手段】図1は本発明の原理図で
ある。図1に示すように、複数の受信メモリ30#i
(i=1〜n)、複数の第1書込手段31#i(i=1
〜n)、第1クロック生成手段32、第2クロック生成
手段34、複数のスタッフパルス生成手段36#i(i
=1〜n)、複数の第1読出手段38#i(i=1〜
n)、フレームパルス生成手段40、フレームヘッダ生
成手段42及び多重化手段44を具備する。キャリアリ
レー信号が伝送装置に入力される。複数の第1書込手段
31#i(i=1〜n)は、キャリアリレー信号に同期
した第1クロックに従って、受信メモリ30#i(i=
1〜n)にキャリアリレー信号を書き込む。
FIG. 1 is a diagram illustrating the principle of the present invention. As shown in FIG. 1, a plurality of reception memories 30 # i
(I = 1 to n), a plurality of first writing units 31 # i (i = 1
To n), a first clock generation unit 32, a second clock generation unit 34, and a plurality of stuff pulse generation units 36 # i (i
= 1 to n), a plurality of first reading means 38 # i (i = 1 to
n), a frame pulse generating means 40, a frame header generating means 42 and a multiplexing means 44. A carrier relay signal is input to the transmission device. The plurality of first writing units 31 # i (i = 1 to n) receive the reception memories 30 # i (i = i = n) in accordance with the first clock synchronized with the carrier relay signal.
1 to n) are written with carrier relay signals.

【0014】第1クロック生成手段32は、フレームヘ
ッダと複数のキャリアリレー信号を収容する複数チャン
ネルのタイムスロットから構成されるフレームの伝送速
度にに等しい第2クロックを生成する。第2クロック生
成手段34は、第2クロックに基づいて、第1クロック
の周波数よりも大きく且つ各チャンネルの伝送速度に等
しい周波数の第3クロックを生成する。複数のスタッフ
パルス生成手段36#i(i=1〜n)は、第3クロッ
クに基づいて、第1クロックと第3クロックとの周波数
差に等しい周期のスタッフパルスを生成する。
The first clock generating means 32 generates a second clock equal to the transmission rate of a frame composed of a time slot of a plurality of channels accommodating a frame header and a plurality of carrier relay signals. The second clock generating means 34 generates a third clock having a frequency higher than the frequency of the first clock and equal to the transmission speed of each channel based on the second clock. The plurality of stuff pulse generation means 36 # i (i = 1 to n) generate stuff pulses having a cycle equal to the frequency difference between the first clock and the third clock based on the third clock.

【0015】複数の第1読出手段38#i(i=1〜
n)は、第3クロックに基づいて、複数の受信メモリ3
0#i(i=1〜n)から複数のキャリアリレー信号を
読み出す。フレームパルス生成手段40は、第2クロッ
クに基づいて、フレームの先頭を示すフレームパルスを
生成する。フレームヘッダ生成手段42は、フレームパ
ルス及び第2クロックに基づいて、フレームヘッダにフ
レームの先頭を示すパルス及びチャンネルに収容される
スタッフパルスの有無を示すスタッフ指定パルスを挿入
する。多重化手段44は、第3クロックに基づいて複数
の受信メモリ30#i(i=1〜n)から読み出された
複数のキャリアリレー信号及びスタッフパルスを受信す
る。
A plurality of first reading means 38 # i (i = 1 to 1)
n) represents a plurality of reception memories 3 based on the third clock.
A plurality of carrier relay signals are read from 0 # i (i = 1 to n). The frame pulse generating means 40 generates a frame pulse indicating the head of the frame based on the second clock. Based on the frame pulse and the second clock, the frame header generating means 42 inserts a pulse indicating the head of the frame and a stuff designation pulse indicating the presence or absence of a stuff pulse accommodated in the channel into the frame header. The multiplexing unit 44 receives the plurality of carrier relay signals and the stuff pulses read from the plurality of reception memories 30 # i (i = 1 to n) based on the third clock.

【0016】このとき、キャリアリレー信号を受信メモ
リ30#i(i=1〜n)に第1クロックに同期して書
き込んでから第3クロックに同期して読み出すこと、第
3クロックに同期してキャアリリレー信号及びスタッフ
パルスを受信すること並びに第3クロックが同期する第
2クロック及びフレームパルスに基づいて複数のチャン
ネルにキャリアリレー信号又はスタッフパルスを収容す
ることから、キャリアリレー信号及びスタッフパルスの
位相ずれが無い。このため、キャアリリレー信号を多点
サンプリングの必要が無く、多くのキャリアリレー信号
をフレームに収容することができる。更に、受信メモリ
30#i(i=1〜n)へのキャリアリレー信号の書込
み及び受信メモリ30#i(i=1〜n)からの読み出
しの遅延が殆どないこと、キャリアリレー信号をチャン
ネルに収容にすることに遅延が殆どないことから、キャ
リアリレー信号の伝送遅延が小さくなる。
At this time, the carrier relay signal is written into the reception memory 30 # i (i = 1 to n) in synchronization with the first clock and then read out in synchronization with the third clock. Receiving the carrier relay signal and the stuff pulse, and accommodating the carrier relay signal or the stuff pulse in a plurality of channels based on the second clock and the frame pulse to which the third clock is synchronized, so that the phase shift of the carrier relay signal and the stuff pulse There is no. Therefore, there is no need to perform multipoint sampling of the carrier relay signal, and many carrier relay signals can be accommodated in the frame. Furthermore, there is almost no delay in writing the carrier relay signal to the reception memory 30 # i (i = 1 to n) and reading from the reception memory 30 # i (i = 1 to n). Since there is almost no delay in accommodating, the transmission delay of the carrier relay signal is reduced.

【0017】[0017]

【発明の実施の形態】図2は本発明の実施形態によるキ
ャリアリレー信号伝送システムの構成図である。図2に
示すように、キャリアリレー信号伝送システムは、サー
キットブレーカ50#ij(i=1,2,j=1〜
9)、キャリアリレーシステム52#ij(i=1,
2,j=1〜9)、DCC多重化・分離部54#i(i
=1,2)及びSDH伝送システム56#i(i=1,
2)を具備する。サーキットブレーカ50#1i(i=
1,2)は、変電所に設けられ、送電線電流等を測定し
て、キャリアリレーシステム52#ijに出力するこ
と、キャリアリレーシステム52#ijが送電線系の異
常を検出すると、送電停止等の所要の処理を行う。
FIG. 2 is a configuration diagram of a carrier relay signal transmission system according to an embodiment of the present invention. As shown in FIG. 2, the carrier relay signal transmission system includes a circuit breaker 50 # ij (i = 1, 2, j = 1 to 1).
9), carrier relay system 52 # ij (i = 1,
2, j = 1 to 9), DCC multiplexing / demultiplexing unit 54 # i (i
= 1, 2) and SDH transmission system 56 # i (i = 1, 2)
2) is provided. Circuit breaker 50 # 1i (i =
1 and 2) are provided in a substation, measure transmission line current and output to the carrier relay system 52 # ij, and stop transmission when the carrier relay system 52 # ij detects an abnormality in the transmission line system. And other necessary processing.

【0018】キャリアリレーシステム52#ijは、サ
ーキットブレーカ50#1iより送電線電流値等を受信
すると、一定のビットレート及び所定のインタフェース
で、例えば、54kbps及びバイポーラ信号形式で、
キャリアリレー信号を送信する。ここで、キャリアリレ
ー伝送システムには、最大で9個のキャリアリレーシス
テム52#ij(j=1〜9)を収容することが可能で
あるが、これは、キャリアリレー信号が54kbpsの
伝送速度であること、キャリアリレー信号をSDH同期
フレームのセクションオーバヘッド中の576kpsの
D4〜D12のDCCに収容すること、DCC中にキャ
リアリレー信号以外の制御情報を収容することのためで
ある。制御情報とは、DCCを構成するフレームの同期
制御、キャリアリレー信号の伝送速度とDCCに収容す
るキャリアリレー信号の伝送速度との差を調節するため
に挿入されるスタッフビット挿入位置の制御(スタッフ
指定パルス)等の情報である。
When the carrier relay system 52 # ij receives the transmission line current value and the like from the circuit breaker 50 # 1i, the carrier relay system 52 # ij has a constant bit rate and a predetermined interface, for example, 54 kbps and a bipolar signal format.
Transmit a carrier relay signal. Here, the carrier relay transmission system can accommodate a maximum of nine carrier relay systems 52 # ij (j = 1 to 9), and the carrier relay signals are transmitted at a transmission rate of 54 kbps. This is because the carrier relay signal is contained in the DCC of D4 to D12 of 576 kps in the section overhead of the SDH synchronization frame, and control information other than the carrier relay signal is contained in the DCC. The control information includes synchronization control of frames constituting the DCC, control of a stuff bit insertion position inserted to adjust the difference between the transmission speed of the carrier relay signal and the transmission speed of the carrier relay signal accommodated in the DCC (stuffing position). Information such as a designated pulse).

【0019】DCC多重化・分離部54#iは、以下の
機能を有する。
The DCC multiplexing / demultiplexing section 54 # i has the following functions.

【0020】(1) キャリアリレーシステム52#ij
(j=1〜9)から送信されたキャリアリレー信号から
クロックを抽出する。クロックに従って、キャリアリレ
ー信号を受信メモリに書き込む。
(1) Carrier relay system 52 # ij
The clock is extracted from the carrier relay signal transmitted from (j = 1 to 9). The carrier relay signal is written into the reception memory according to the clock.

【0021】(2) 送信基準クロックに同期して、キャ
リアリレーシステム52#ijからのキャリアリレー信
号の伝送速度よりも早い送信タイミングクロックに従っ
て、受信メモリからキャリアリレー信号を読み出す。送
信タイミングクロックの周波数は、DCC中に収容され
るキャリアリレー信号の伝送速度に一致する。DCC中
に収容されるキャリアリレー信号の伝送速度は、DCC
の伝送速度(576kbps)、DCC中に収容される
制御情報のビット数、及びキャアリレー信号を収容する
チャンネル数(9チャンネル)等により決定される。
(2) In synchronization with the transmission reference clock, the carrier relay signal is read from the reception memory according to a transmission timing clock faster than the transmission speed of the carrier relay signal from the carrier relay system 52 # ij. The frequency of the transmission timing clock matches the transmission speed of the carrier relay signal contained in the DCC. The transmission speed of the carrier relay signal accommodated in the DCC is
Of the control information contained in the DCC, the number of channels accommodating the carry relay signal (9 channels), and the like.

【0022】(3) 各キャリアリレーシステム52#i
jより送信されたキャリアリレー信号の伝送速度と送信
タイミングクロックの周波数との差分に周波数に相当す
るビットレートでスタッフパルスを生成する。
(3) Each carrier relay system 52 # i
A stuff pulse is generated at a bit rate corresponding to the difference between the transmission speed of the carrier relay signal transmitted from j and the frequency of the transmission timing clock.

【0023】(4) 送信基準クロックに従って、DCC
フレームのフレームヘッダに制御情報を挿入する。
(4) DCC according to the transmission reference clock
Insert control information into the frame header of the frame.

【0024】(5) DCCフレームの各チャンネルにキ
ャリアリレー信号又はスタッフパルスを多重化する。
(5) A carrier relay signal or a stuff pulse is multiplexed on each channel of the DCC frame.

【0025】(6) DCCフレームをスクランブルす
る。
(6) Scramble the DCC frame.

【0026】(7) 伝送路のインタフェース、例えば、
光インタフェースに従って、DCCフレームをSDH伝
送システム56#iに送信する。
(7) Transmission line interface, for example,
The DCC frame is transmitted to the SDH transmission system 56 # i according to the optical interface.

【0027】(8) SDH伝送システム56#iよりD
CCフレームを受信して、デスクランブルする。
(8) D from SDH transmission system 56 # i
The CC frame is received and descrambled.

【0028】(9) DCCフレームの各チャンネルに収
容されているキャリアリレー信号又はスタッフパルスを
分離する。
(9) The carrier relay signal or the stuff pulse contained in each channel of the DCC frame is separated.

【0029】(10) 受信したDCCフレームをデスタッ
フして、キャリアレー信号が収容されたチャンネルの伝
送速度で送信メモリにキャリアリレー信号を書き込む。
(10) The received DCC frame is destuffed, and a carrier relay signal is written into the transmission memory at the transmission speed of the channel in which the carrier signal is accommodated.

【0030】(11) キャリアリレー信号の伝送速度に等
しいクロックで送信メモリから読み出して、キャリアリ
レー信号を各キャリアリレーシステム52#ijに送信
する。
(11) The carrier relay signal is read out from the transmission memory with a clock equal to the transmission speed of the carrier relay signal, and the carrier relay signal is transmitted to each carrier relay system 52 # ij.

【0031】図3は、図2中のDCC多重化・分離部5
4#iの構成図である。図3に示すように、DCC多重
化・分離部54#iは、スタッフ同期部70#ij(j
=1〜9)、ビット同期回路72#i、送信基準クロッ
ク生成部74#i、送信タイミングクロック生成部76
#i、MUX部78#i、フレームパルス生成部80#
i、スクランブラ82#i、IF部84#i、IF部9
0#i、受信タイミングクロック生成部92#i、フレ
ーム同期回路94#i、デスクランブラ96#i、DM
UX部98#i、デスタッフ同期部100#ij(j=
1〜9)及びVCO100#iを有する。
FIG. 3 shows the DCC multiplexing / demultiplexing unit 5 in FIG.
FIG. 4 is a configuration diagram of 4 # i. As shown in FIG. 3, the DCC multiplexing / demultiplexing unit 54 # i includes a stuff synchronization unit 70 # ij (j
= 1 to 9), bit synchronization circuit 72 # i, transmission reference clock generation unit 74 # i, transmission timing clock generation unit 76
#I, MUX unit 78 # i, frame pulse generation unit 80 #
i, scrambler 82 # i, IF section 84 # i, IF section 9
0 # i, reception timing clock generator 92 # i, frame synchronization circuit 94 # i, descrambler 96 # i, DM
UX unit 98 # i, destuff synchronization unit 100 # ij (j =
1 to 9) and VCO 100 # i.

【0032】スタッフ同期部70#ijは、以下の機能
を有する。
The stuff synchronizer 70 # ij has the following functions.

【0033】(1) 各キャリアリレーシステム52#i
jより送信されたキャリアリレー信号CRTijを受信
して、受信クロックを抽出する。
(1) Each carrier relay system 52 # i
j, and receives the carrier relay signal CRTij transmitted from j to extract a reception clock.

【0034】(2) 上記受信クロックに従って、受信メ
モリにキャリアリレー信号CRTijを書き込む。
(2) The carrier relay signal CRTij is written into the reception memory according to the reception clock.

【0035】(3) 送信タイミングクロック生成部76
#iより出力された送信タイミングクロックCLK3i
に従って、受信メモリからキャリアリレー信号を読み出
す。
(3) Transmission timing clock generator 76
The transmission timing clock CLK3i output from #i
, The carrier relay signal is read from the reception memory.

【0036】(4) 送信タイミングクロックCLK3i
と受信クロックのクロック周波数の差に従って、スタッ
フパルスSTFijを生成する。
(4) Transmission timing clock CLK3i
And a stuff pulse STFij is generated according to the difference between the clock frequency of the received clock and the received clock.

【0037】図4は、図3中のスタッフ同期部70#i
jの構成図である。スタッフ同期部70#ijは、B−
U変換部110#ij、クロック抽出部112#ij、
書込部114#ij、受信メモリ116#ij、読出部
118#ij及びスタッフ制御部120#ijを有す
る。B−U変換部110#ijは、54kbpsのバイ
ポーラ形式のキャリアリレー信号CRTijからユニポ
ーラ形式のキャリアリレー信号CRWijに変換する。
クロック抽出部112#ijは、キャリアリレー信号C
RWijから54kbpsのクロックCLK6ijを抽
出する。
FIG. 4 shows a stuff synchronizer 70 # i in FIG.
FIG. 7 is a configuration diagram of j. The staff synchronizer 70 # ij receives the B-
U conversion section 110 # ij, clock extraction section 112 # ij,
It has a writing unit 114 # ij, a receiving memory 116 # ij, a reading unit 118 # ij, and a stuff control unit 120 # ij. The BU conversion unit 110 # ij converts a 54 kbps bipolar carrier relay signal CRTij into a unipolar carrier relay signal CRWij.
Clock extraction section 112 # ij performs carrier relay signal C
A 54 kbps clock CLK6ij is extracted from RWij.

【0038】書込部114#ijは、クロックCLK3
ijに同期して、キャリアリレー信号を受信メモリ11
6#ijに書き込む。受信メモリ116#ijは、キャ
リアリレー信号CRWijの書き込み/読み出しをする
ためのデュアルポートメモリである。デュアルポートメ
モリとしたのは、書き込みと読み出しを同時に行うため
である。読出部118#ijは、送信タイミングクロッ
クCLK3iに同期して、受信メモリ116#ijから
キャリアリレー信号CRRijを読み出す。スタッフ制
御部120#ijは、送信タイミングクロックCLK3
iとクロックCLK6ijのクロック周波数の差に従っ
て、例えば、受信メモリ116#ijが空になったと
き、スタッフパルスSTFijを生成する。
Writing section 114 # ij receives clock CLK3
ij, the carrier relay signal is stored in the reception memory 11
Write to 6 # ij. The reception memory 116 # ij is a dual-port memory for writing / reading the carrier relay signal CRWij. The dual port memory is used to perform writing and reading at the same time. Reading section 118 # ij reads carrier relay signal CRRij from reception memory 116 # ij in synchronization with transmission timing clock CLK3i. The stuff control unit 120 # ij transmits the transmission timing clock CLK3
According to the difference between i and the clock frequency of the clock CLK6ij, for example, when the reception memory 116 # ij becomes empty, a stuff pulse STFij is generated.

【0039】ビット同期回路72#iは、SDH DC
C部58#iより送信された、576kbpsのクロッ
クTCLKにビット同期して、576kbpsの同期ク
ロックCLK1iを生成する。送信基準クロック生成部
74#iは、ビット同期回路72#iにより生成された
クロックCLK1iに同期して、576kbpsの送信
基準クロックCLK2iを生成する。送信タイミングク
ロック生成部76#iは、送信基準クロックCLK2i
を分周して、54kbpsよりも大きく且つ64kbp
s(576kpbs/9)よりも小さいクロック周波数
の送信タイミングクロックCLK3iを生成する。送信
タイミングクロックCLK3iは、DCCフレームにキ
ャリアリレー信号が収容されるチャンネルの伝送速度に
等しい周波数であるが、この伝送速度は後述するフレー
ム構成により変更可能であるので、例えば、分周が容易
であること等の観点により決定可能である。例えば、送
信基準クロックCLK2iを1/10分周して、57.
6kbpsとする。
The bit synchronization circuit 72 # i is connected to the SDH DC
It generates a 576 kbps synchronous clock CLK1i in bit synchronization with the 576 kbps clock TCLK transmitted from the C unit 58 # i. The transmission reference clock generation unit 74 # i generates a transmission reference clock CLK2i of 576 kbps in synchronization with the clock CLK1i generated by the bit synchronization circuit 72 # i. The transmission timing clock generator 76 # i transmits the transmission reference clock CLK2i
Is divided to be greater than 54 kbps and 64 kbp
The transmission timing clock CLK3i having a clock frequency smaller than s (576 kpbs / 9) is generated. The transmission timing clock CLK3i has a frequency equal to the transmission speed of the channel in which the carrier relay signal is accommodated in the DCC frame. Since the transmission speed can be changed by a frame configuration described later, for example, frequency division is easy. It can be determined from the viewpoint of things. For example, the transmission reference clock CLK2i is frequency-divided by 1/10, and
6 kbps.

【0040】MUX部78#iは、以下の機能を有す
る。
The MUX unit 78 # i has the following functions.

【0041】(1) 送信タイミングクロックCLK3i
に従って、キャリアリレー信号CR2ij(j=1〜
9)又はスタッフパルスSTFij(j=1〜9)を、
例えば、9個のシフトレジスタに保持する。
(1) Transmission timing clock CLK3i
, The carrier relay signal CR2ij (j = 1 to
9) or a stuff pulse STFij (j = 1 to 9)
For example, the data is held in nine shift registers.

【0042】(2) 図5は、DCCのフレーム構成を示
す図である。図5に示すように、DCCフレームは、G
ユニット、Gフレーム、マルチフレームの階層構造であ
る。Gユニットは、例えば、9ビットで構成される。9
ビットのGユニットには、キャリアリレー信号CRTi
j(j=1〜9)又はスタッフパルスが収容される。以
下、各ビットをキャリアリレーチャンネルと呼ぶ。
(2) FIG. 5 is a diagram showing a DCC frame configuration. As shown in FIG. 5, the DCC frame is G
It has a hierarchical structure of units, G frames, and multiframes. The G unit is composed of, for example, 9 bits. 9
The bit G unit includes a carrier relay signal CRTi
j (j = 1 to 9) or a stuff pulse is accommodated. Hereinafter, each bit is referred to as a carrier relay channel.

【0043】Gフレームは、Gフレームヘッダ(G)及
びn個のGユニットから構成される。Gフレームヘッダ
は、フレーム同期及びマルチフレーム同期を取ること、
並びにスタッフパルスを制御するために設けられる。例
えば、Gフレームへッダを1ビットで構成する。Gフレ
ームのGフレームヘッダに設定される値(Gパルス)に
より構成される連続するGパルスのビットパターンによ
り、フレーム同期パルス、マルチフレーム同期パルス及
びスタッフ指定パルスが表される。
The G frame is composed of a G frame header (G) and n G units. The G frame header is used for frame synchronization and multi-frame synchronization.
As well as for controlling stuff pulses. For example, the G frame header is composed of one bit. A frame synchronization pulse, a multi-frame synchronization pulse, and a stuff designation pulse are represented by a bit pattern of a continuous G pulse configured by a value (G pulse) set in a G frame header of the G frame.

【0044】例えば、’01’がフレーム同期パル
ス、’011’がマルチフレーム同期パルス、’11
1’がスタッフ指定パルス(スタッフ挿入時)、’00
0’がスタッフ指定パルス(スタッフ非挿入時)を表
す。各キャリアリレー信号が収容されるチャンネルに収
容できるスタッフパルスの挿入位置(以下、スタッフチ
ャンネル)は、予め特定されている。スタッフチャンネ
ルが割り当てられるGフレームの位置は、9個のキャリ
アリレー信号について共通であっても良いし、各キャリ
アリレー信号毎に異っていても良い。例えば、図5に示
すように、キャリアリレー信号#1,#2,…,#9に
ついては、Ga,Gb,…,Gzユニットのように、異
なるユニットにスタッフチャンネルを割り当てても良
い。マルチフレームの該当するスタッフ指定パルスのビ
ットパターンにより、スタッフパルスの有無が判別され
る。Gフレームを構成するGユニットの個数nは、キャ
リアリレー信号の伝送速度(54kbps)、フレーム
の伝送速度(576kbps)及びキャアリレー信号の
チャンネル数(9個)に従って決定される。
For example, “01” is a frame synchronization pulse, “011” is a multi-frame synchronization pulse, and “11”.
1 'is a stuff designated pulse (when stuff is inserted),' 00 '
0 'indicates a stuff designation pulse (when no stuff is inserted). The insertion position of the stuff pulse (hereinafter, stuff channel) that can be accommodated in the channel in which each carrier relay signal is accommodated is specified in advance. The position of the G frame to which the stuff channel is allocated may be common for the nine carrier relay signals, or may be different for each carrier relay signal. For example, as shown in FIG. 5, for the carrier relay signals # 1, # 2,..., # 9, stuff channels may be allocated to different units such as Ga, Gb,. The presence / absence of a stuff pulse is determined based on the bit pattern of the corresponding stuff designation pulse in the multiframe. The number n of the G units constituting the G frame is determined according to the transmission speed of the carrier relay signal (54 kbps), the transmission speed of the frame (576 kbps), and the number of channels of the carry relay signal (9).

【0045】マルチフレームは、m個のGフレームによ
り構成される。マルチフレーム構成とするのは、Gフレ
ーム号のGパルスの使い方を決めることにより、Gパル
スを効率的に使用するためである。Gフレームの個数m
は、1マルチフレーム中に9個のスタッフチャンネルを
割り当てることができること、スタッフチャンネルの伝
送速度が(キャリアリレーチャンネルの伝送速度−キャ
リアリレー信号の伝送速度(54kbps))よりも大
きな値であること等の観点により決定される。マルチフ
レーム同期、フレーム同期、スタッフ指定パルスを収容
するGパルスの位置は、マルチフレーム内で予め固定さ
れている。
A multi-frame is composed of m G frames. The multi-frame configuration is used in order to use the G pulse efficiently by deciding how to use the G pulse of the G frame. Number of G frames m
Is that 9 stuff channels can be allocated in one multiframe, the transmission speed of the stuff channel is a value larger than (the transmission speed of the carrier relay channel−the transmission speed of the carrier relay signal (54 kbps)), and the like. Is determined from the viewpoint of The positions of the multi-frame synchronization, the frame synchronization, and the G pulse containing the stuff designation pulse are fixed in advance in the multi-frame.

【0046】MUX部78#iは、図3に示すGフレー
ムを以下のようにして生成する。
MUX unit 78 # i generates the G frame shown in FIG. 3 as follows.

【0047】(1) 受信メモリ116#ijより読み出
されたキャリアリレー信号CRRij及びスタッフパル
スSTFijを送信タイミングクロックCLK3iに同
期して、受信する。
(1) The carrier relay signal CRRij and the stuff pulse STFij read from the reception memory 116 # ij are received in synchronization with the transmission timing clock CLK3i.

【0048】(2) GフレームパルスGPi及び送信基
準クロックCLK2iに従って、Gフレームパルスをカ
ウントして、マルチフレーム同期、フレーム同期のビッ
トパターンに該当するパルスをGフレームヘッダに挿入
する。
(2) The G frame pulse is counted according to the G frame pulse GPi and the transmission reference clock CLK2i, and a pulse corresponding to the multi-frame synchronization and frame synchronization bit pattern is inserted into the G frame header.

【0049】(3) スタッフパルスSFTijが出力さ
れた場合 (i)GフレームパルスGP1i及び送信基準クロックC
LK2iに同期して、当該スタッフパルスSTFijに
該当するスタッフチャンネルまでの間、該当するキャリ
アリレー信号を該当キャリアリレーチャンネルに収容す
る。スタッフパルスSTFijは、受信メモリ116#
ijが空になったときに、出力される場合には、スタッ
フパルスが出力されてからスタッフチャンネルに収容さ
れるまでの時間Tにキャリアリレー信号を収容する必要
があるが、キャリアレー信号を収容するために、キャリ
アリレー信号が受信メモリ116#ijから読み出され
てから一定ビット時間、例えば、1ビット、遅延する。
1ビットの遅延時間で良いのは、遅延するビット数は、
(時間T内にスタッフパルスSTFijを出力したスタ
ッフ制御部120#ijからスタッフパルスSTFij
の個数+1)で良いが、時間T内にスタッフパルスST
Fijが出力されることがないからである。
(3) When stuff pulse SFTij is output (i) G frame pulse GP1i and transmission reference clock C
In synchronization with LK2i, the corresponding carrier relay signal is accommodated in the corresponding carrier relay channel until the stuff channel corresponding to the stuff pulse STFij. The stuff pulse STFij is stored in the reception memory 116 #
When ij becomes empty, if it is output, it is necessary to accommodate the carrier relay signal at the time T from when the stuff pulse is output until it is accommodated in the stuff channel. For this purpose, a predetermined bit time, for example, one bit, is delayed after the carrier relay signal is read from the reception memory 116 # ij.
One bit delay time is good, the number of bits to be delayed is
(The stuff pulse STFij is output from the stuff control unit 120 # ij that outputs the stuff pulse STFij within the time T.
+1), but the stuff pulse ST
This is because Fij is not output.

【0050】(ii)当該スタッフパルスに該当するスタッ
フチャンネルにスタッフパルスを収容する。
(Ii) The stuff pulse is accommodated in the stuff channel corresponding to the stuff pulse.

【0051】(iii)当該スタッフパルスに該当するスタ
ッフ指定パルスにスタッフパルス有りを設定する。
(Iii) A stuff pulse is set as the stuff designated pulse corresponding to the stuff pulse.

【0052】(4)スタッフパルスが出力されていない場
合 (i)GフレームパルスGP1i及び送信基準クロックC
LK2iに同期して、当該キャリアリレー信号に該当す
るスタッフ指定パルスにスタッフパルス無しを設定す
る。
(4) No stuff pulse is output (i) G frame pulse GP1i and transmission reference clock C
In synchronization with LK2i, no stuff pulse is set to the stuff designation pulse corresponding to the carrier relay signal.

【0053】(ii)当該キャリアリレー信号を該当キャリ
アリレーチャンネルに収容する。
(Ii) The carrier relay signal is accommodated in the corresponding carrier relay channel.

【0054】フレームパルス生成部80#iは、送信基
準クロックCLK1iに従って、Gフレーム周期でGフ
レームパルスGP1iを生成する。スクランブラ82#
iは、GフレームパルスGP1iに従って、MUX部7
8#iより出力されるGフレームをスクランブルする。
IF部84#iは、送信基準クロックCLK2iに従っ
て、スクランブルされたGフレームを伝送路のインタフ
ェースに変換して、伝送路に送信する。
The frame pulse generator 80 # i generates a G frame pulse GP1i at a G frame cycle according to the transmission reference clock CLK1i. Scrambler 82 #
i is the MUX unit 7 according to the G frame pulse GP1i.
8 # i, scramble the G frame output from #i.
The IF unit 84 # i converts the scrambled G frame into a transmission path interface according to the transmission reference clock CLK2i and transmits the G frame to the transmission path.

【0055】IF部90#iは、伝送路よりSDH D
CCフレームを受信して、装置内のインタフェースに変
換する。受信タイミングクロック生成部92#iは、ビ
ット同期回路72#iより出力されたクロックCLK1
iより、キャリアリレーチャンネルの伝送速度に等しい
クロック周波数の受信基準クロックCLK4iを生成す
る。フレーム同期回路94#iは、クロックCLK1i
に同期して、Gフレームの同期を取る。Gフレームパル
スGP2iをDMUX部98#iに出力する。スタッフ
指定パルスをデスタッフ同期部100#ijに出力す
る。デスクランブラ96#iは、GフレームパルスGP
2iに同期して、デスクランブルする。DMUX部98
#iは、Gフレームパルス及びクロックCLK1iに同
期してフレームを受信する。受信基準クロックCLK3
iに同期して、Gユニットに挿入されたキャリアリレー
信号/スタッフパルスを分離して、該当するデスタッフ
同期部100#ijに出力する。
The IF unit 90 # i receives the SDH D
The CC frame is received and converted into an interface in the device. The reception timing clock generation unit 92 # i outputs the clock CLK1 output from the bit synchronization circuit 72 # i.
From i, a reception reference clock CLK4i having a clock frequency equal to the transmission speed of the carrier relay channel is generated. The frame synchronization circuit 94 # i receives the clock CLK1i
To synchronize the G frame. The G frame pulse GP2i is output to the DMUX unit 98 # i. A stuff designation pulse is output to destuff synchronizer 100 # ij. The descrambler 96 # i receives the G frame pulse GP
Synchronize with 2i and descramble. DMUX unit 98
#I receives a frame in synchronization with the G frame pulse and the clock CLK1i. Receive reference clock CLK3
In synchronization with i, a carrier relay signal / stuff pulse inserted in the G unit is separated and output to the corresponding destuff synchronization unit 100 # ij.

【0056】デスタッフ同期部100#ijは、以下の
機能を有する。
The destuff synchronizer 100 # ij has the following functions.

【0057】(1) DMUX部98#iより出力された
キャリアリレー信号をメモリに書き込む。
(1) The carrier relay signal output from the DMUX unit 98 # i is written in the memory.

【0058】(2) スタッフ指定パルスよりスタッフパ
ルスを検出して、スタッフパルスをメモリに書き込まな
いよう制御する。
(2) The stuff pulse is detected from the stuff designation pulse, and control is performed so that the stuff pulse is not written into the memory.

【0059】(3) VCO100#iから出力されるク
ロックCLK4iに従って、メモリからキャリアリレー
信号を読み出す。
(3) The carrier relay signal is read from the memory according to the clock CLK4i output from the VCO 100 # i.

【0060】(4) キャリアリレー信号をユニポーラ形
式からバイポーラ形式に変換する。
(4) Convert the carrier relay signal from a unipolar format to a bipolar format.

【0061】図6は図中のデスタッフ同期部100#i
jの構成図である。図6に示すように、デスタッフ同期
部100#ijは、デスタッフ制御部130#i、書込
部132#i、読出部136#i、送信メモリ134#
ij及びU−B変換部138#ijを有する。デスタッ
フ制御部130#iは、スタッフ指定パルスから、スタ
ッフパルスを検出する。スタッフパルスがDMUX部9
8#iより出力されたとき、送信メモリ134#ijに
スタッフパルスの書き込みを行わないよう指示する。書
込部132#iは、受信基準クロックCLK4i及びデ
スタッフ制御部130#iより出力される指示信号に従
って、キャリアリレー信号を送信メモリ134#ijに
書き込む。
FIG. 6 shows a destuff synchronizer 100 # i in the figure.
FIG. 7 is a configuration diagram of j. As shown in FIG. 6, the destuff synchronization unit 100 # ij includes a destuff control unit 130 # i, a writing unit 132 # i, a reading unit 136 # i, and a transmission memory 134 #.
ij and a UB converter 138 # ij. The destuff controller 130 # i detects a stuff pulse from the stuff designation pulse. The stuff pulse is DMUX part 9
When output from 8 # i, it instructs transmission memory 134 # ij not to write a stuff pulse. Writing section 132 # i writes a carrier relay signal to transmission memory 134 # ij according to reception reference clock CLK4i and an instruction signal output from destuff control section 130 # i.

【0062】送信メモリ134#ijは、キャリアリレ
ー信号の書き込み/読み出しのデュアルポートメモリで
ある。読出部136#ijは、VCO100#iから出
力されるクロックCLK5iに従って、送信メモリ13
4#ijからキャリアリレー信号を読み出す。U−B変
換部138#ijは、送信メモリ134#ijから読み
出されたキャリアリレー信号をユニポーラ信号形式から
バイポーラ信号形式に変換する。
The transmission memory 134 # ij is a dual port memory for writing / reading a carrier relay signal. The reading unit 136 # ij transmits the transmission memory 13 according to the clock CLK5i output from the VCO 100 # i.
Read the carrier relay signal from 4 # ij. The UB converter 138 # ij converts the carrier relay signal read from the transmission memory 134 # ij from a unipolar signal format to a bipolar signal format.

【0063】以下、図2のキャリアリレー伝送システム
の動作説明をする。本例では、キャリアリレーシステム
52#1j(j=1〜9)からキャリアリレーシステム
52#2j(j=1〜9)へ送信する場合を説明する。
The operation of the carrier relay transmission system shown in FIG. 2 will be described below. In this example, a case will be described in which transmission is performed from the carrier relay system 52 # 1j (j = 1 to 9) to the carrier relay system 52 # 2j (j = 1 to 9).

【0064】(1) キャリアリレー信号の送信 各キャリアリレーシステム52#1j(j=1〜9)
は、サーキットブレーカ50#1jより送電線電流値等
を受信すると、バイポーラ信号形式のキャリアリレー信
号を、54kbpsの伝送速度で送信する。
(1) Transmission of Carrier Relay Signal Each carrier relay system 52 # 1j (j = 1 to 9)
Receives a transmission line current value and the like from the circuit breaker 50 # 1j, and transmits a carrier relay signal in a bipolar signal format at a transmission speed of 54 kbps.

【0065】(2) キャリアリレー信号の多重化 図7は、キャリアリレー信号の送信に係わるタイムチャ
ートである。
(2) Multiplexing of Carrier Relay Signal FIG. 7 is a time chart related to transmission of a carrier relay signal.

【0066】(2−1) キャリアリレー信号の書込み 図8は、キャリアリレー信号の受信のフローチャートで
ある。B−U変換部110#ijは、図8中のステップ
S2において、キャリアリレー信号を受信する。ステッ
プS4において、キャリアリレー信号をバイポーラ信号
形式からユニポーラ信号形式に変換する。クロック抽出
部112#ijは、ステップS6において、図7に示す
ように、キャリアリレー信号からクロックCLK6ij
を抽出する。書込部114#1jは、ステップS8にお
いて、クロックCLK6ijに従って、受信メモリ11
6#1jにキャリアリレー信号を書き込む。
(2-1) Writing of Carrier Relay Signal FIG. 8 is a flowchart of receiving a carrier relay signal. BU conversion section 110 # ij receives the carrier relay signal in step S2 in FIG. In step S4, the carrier relay signal is converted from the bipolar signal format to the unipolar signal format. In step S6, the clock extraction unit 112 # ij converts the clock CLK6ij from the carrier relay signal as shown in FIG.
Is extracted. The writing unit 114 # 1j, in step S8, according to the clock CLK6ij,
6 Write a carrier relay signal into # 1j.

【0067】(2−2) 送信基準クロック、送信タイ
ミングクロック生成及びGフレームパルス生成 ビット同期回路72#1は、SDH DCC部58#1
より送信された、576kbpsのクロックTCLKに
同期して、576kbpsの同期クロックCLK1iを
生成する。送信基準クロック生成部74#1は、ビット
同期回路72#1により生成されたクロックCLK11
に同期して、図7に示すように、576kbpsの送信
基準クロックCLK21を生成する。送信タイミングク
ロック生成部76#1は、送信基準クロックCLK21
を分周して、送信タイミングクロックCLK31を生成
する。フレームパルス生成部80#1は、送信基準クロ
ックCLK21をカウントして、一定周期毎にフレーム
パルスGP11を生成する。
(2-2) Transmission Reference Clock, Transmission Timing Clock Generation, and G Frame Pulse Generation The bit synchronization circuit 72 # 1 is provided with an SDH DCC unit 58 # 1.
In synchronization with the transmitted 576 kbps clock TCLK, a 576 kbps synchronous clock CLK1i is generated. The transmission reference clock generation unit 74 # 1 generates the clock CLK11 generated by the bit synchronization circuit 72 # 1.
, A transmission reference clock CLK21 of 576 kbps is generated as shown in FIG. The transmission timing clock generator 76 # 1 receives the transmission reference clock CLK21
Is divided to generate a transmission timing clock CLK31. The frame pulse generator 80 # 1 counts the transmission reference clock CLK21 and generates a frame pulse GP11 at regular intervals.

【0068】(2−3) キャリアリレー信号の読み出
し 図9は、キャリアリレー信号の読み出しのフローチャー
トである。読出部118#1jは、図9中のステップS
20において、送信タイミングクロックCLK31を受
信する。ステップS22において、図7に示すように、
送信タイミングクロックCLK31に同期して、送信受
信メモリ116#1jからキャリアリレー信号CRR1
jを読み出す。このとき、キャリアリレー信号が受信メ
モリ116#1jに書き込まれた直後に読み出されるの
で、遅延時間は殆ど無い。
(2-3) Reading Carrier Relay Signal FIG. 9 is a flowchart of reading a carrier relay signal. The reading unit 118 # 1j performs the processing in step S in FIG.
At 20, a transmission timing clock CLK31 is received. In step S22, as shown in FIG.
The carrier relay signal CRR1 is transmitted from the transmission / reception memory 116 # 1j in synchronization with the transmission timing clock CLK31.
Read j. At this time, since the carrier relay signal is read immediately after being written into the reception memory 116 # 1j, there is almost no delay time.

【0069】(2−4) スタッフパルスの生成 図10は、スタッフパルス生成のフローチャートであ
る。スタッフ制御部120#1j(j=1〜9)は、図
10中のステップS30において、送信タイミングクロ
ックCLK31を受信する。ステップS32において、
送信タイミングクロックCLK31に同期して、受信メ
モリ116#1j中にキャリアリレー信号が空であるか
否かを判別する。受信メモリ116#1jが空であれ
ば、ステップS34に進む。受信メモリ116#1jに
蓄積されたキャリアリレー信号が空でなければ、ステッ
プS30に戻る。ステップS34において、送信タイミ
ングクロックCLK31に同期して、図7に示すよう
に、スタッフパルスSTF1jを生成する。
(2-4) Generation of Stuff Pulse FIG. 10 is a flowchart of stuff pulse generation. The stuff control unit 120 # 1j (j = 1 to 9) receives the transmission timing clock CLK31 in step S30 in FIG. In step S32,
In synchronization with the transmission timing clock CLK31, it is determined whether or not the carrier relay signal is empty in the reception memory 116 # 1j. If the reception memory 116 # 1j is empty, the process proceeds to step S34. If the carrier relay signal stored in the reception memory 116 # 1j is not empty, the process returns to step S30. In step S34, a stuff pulse STF1j is generated in synchronization with the transmission timing clock CLK31, as shown in FIG.

【0070】(2−5) フレームの生成 図11は、キャリアリレー信号の多重化のフローチャー
トである。MUX部78#iは、図11中のステップS
40において、送信タイミングクロックCLK31を受
信する。ステップS42において、送信タイミングクロ
ックCLK31に同期して、キャリアリレー信号CRR
1j/スタッフパルスSTF1jを受信する。ステップ
S44において、GフレームパルスGP11を受信す
る。ステップS46において、GフレームパルスGP1
1をカウントする。ステップS48において、Gフレー
ムパルスGP11のカタンタ値により、マルチフレーム
同期パルス/フレーム同期パルスを作成するか否かを判
別する。マルチフレーム同期パルス/フレーム同期パル
スを作成する場合は、ステップS50に進む。マルチフ
レーム同期パルス/フレーム同期パルスを作成しない場
合は、ステップS52に進む。
(2-5) Generation of Frame FIG. 11 is a flowchart of multiplexing of a carrier relay signal. The MUX unit 78 # i performs step S
At 40, a transmission timing clock CLK31 is received. In step S42, the carrier relay signal CRR is synchronized with the transmission timing clock CLK31.
1j / stuff pulse STF1j is received. In step S44, the G frame pulse GP11 is received. In step S46, the G frame pulse GP1
Count one. In step S48, it is determined whether or not to generate a multi-frame synchronization pulse / frame synchronization pulse based on the counter value of the G frame pulse GP11. If a multi-frame sync pulse / frame sync pulse is to be created, the process proceeds to step S50. When the multi-frame synchronization pulse / frame synchronization pulse is not created, the process proceeds to step S52.

【0071】ステップS50において、マルチフレーム
同期パルス/フレーム同期パルスをGフレームヘッダに
設定する。ステップS60において、スタッフ指定パル
ス(スタッフパルス無し)を挿入する。ステップS62
において、キュリアリレー信号を該当チャンネルに収容
する。このとき、キャリアリレー信号が受信メモリ11
6#1jから読み出されてからチャンネルに収容される
までの遅延時間は殆どない。ステップS52において、
スタッフパルスを受信したか否かを判別する。スタッフ
パルスを受信したならば、ステップS58に進む。スタ
ッフパルスを受信していなければ、ステップS54に進
む。
In step S50, a multi-frame synchronization pulse / frame synchronization pulse is set in the G frame header. In step S60, a stuff designation pulse (no stuff pulse) is inserted. Step S62
, The Curie relay signal is accommodated in the corresponding channel. At this time, the carrier relay signal is transmitted to the reception memory 11
There is almost no delay time from reading from 6 # 1j to being accommodated in the channel. In step S52,
It is determined whether a stuff pulse has been received. If a stuff pulse has been received, the process proceeds to step S58. If the stuff pulse has not been received, the process proceeds to step S54.

【0072】ステップS54において、スタッフチャン
ネルが割り当てられるまでは、キャリアリレーチャンネ
ルに該当キャリアリレー信号を収容して、スタッフ指定
パルス(スタッフ有り)を挿入する。ステップS56に
おいて、スタッフパルスに該当するスタッフチャンネル
にスタッフパルスを収容して、ステップS40に戻る。
ステップS60において、スタッフ指定パルス(スタッ
フ無し)を挿入する。ステップS62において、キャリ
アリレー信号を該当キャリアチャンネルに収容して、ス
テップS40に戻る。
In step S54, until the stuff channel is assigned, the carrier relay signal is accommodated in the carrier relay channel, and a stuff designation pulse (with stuff) is inserted. In step S56, the stuff pulse is stored in the stuff channel corresponding to the stuff pulse, and the process returns to step S40.
In step S60, a stuff designation pulse (no stuff) is inserted. In step S62, the carrier relay signal is accommodated in the corresponding carrier channel, and the process returns to step S40.

【0073】(2−6) フレームの送信 スクランブラ82#1は、Gフレームを受信して、Gフ
レームパルスGP11に従って、スクランブルを行う。
IF部84#1は、送信基準クロックCLK21に同期
して、伝送路のインタフェースにGフレームを変換し
て、576kbpsのSDH DCCとして、伝送路に
送信する。
(2-6) Transmission of Frame The scrambler 82 # 1 receives the G frame and performs scrambling according to the G frame pulse GP11.
The IF unit 84 # 1 converts the G frame to a transmission path interface in synchronization with the transmission reference clock CLK21, and transmits the G frame to the transmission path as a 576 kbps SDH DCC.

【0074】(3) SDH伝送システム56#1は、
DCC多重化・分離部54#1により送信されたSDH
DCCを受信すると、セクションオーバヘッドのDC
Cバイトに収容する。そして、ペイロードと共にSDH
伝送システム56#2に送信する。SDH伝送システム
56#2は、SDH伝送システム56#1よりSDHフ
レームを受信すると、SDH DCCを分離する。送信
クロックTCLKと共にDCC多重化・分離部54#2
に送信する。
(3) The SDH transmission system 56 # 1
SDH transmitted by DCC multiplexing / demultiplexing section 54 # 1
When DCC is received, the section overhead DC
Stored in C bytes. And SDH with payload
The data is transmitted to the transmission system 56 # 2. When receiving the SDH frame from the SDH transmission system 56 # 1, the SDH transmission system 56 # 2 separates the SDH DCC. DCC multiplexing / demultiplexing unit 54 # 2 together with transmission clock TCLK
Send to

【0075】(4) キャリアリレー信号の分離 (4−1) フレームの受信 ビット同期回路72#2は、SDH DCC部58#2
より送信された、576kbpsのクロックTCLKと
ビット同期を取って、576kbpsのクロックCLK
12を生成する。IF部90#2は、クロックCLK1
2に同期して、伝送路のインタフェースから装置インタ
フェースに変換する。
(4) Separation of Carrier Relay Signal (4-1) Reception of Frame The bit synchronizing circuit 72 # 2 has the SDH DCC unit 58 # 2
Bit synchronization with the 576 kbps clock TCLK transmitted from the
12 is generated. The IF unit 90 # 2 receives the clock CLK1
In synchronization with 2, the interface is converted from the transmission line interface to the device interface.

【0076】(4−2) フレーム同期 図12は、フレーム同期のフローチャートである。フレ
ーム同期回路94#2は、図12中のステップS70に
おいて、クロックCLK12を受信する。ステップS7
2において、受信されたSDH DCCのマルチフレー
ムの各ビットとマルチフレーム同期パルスと照合するこ
とにより、マルチフレーム同期を取る。そして、マルチ
フレームの先頭を示すGフレームパルスGP22を作成
する。ステップS74において、マルチフレームの各ビ
ットとフレーム同期パルスと照合することにより、フレ
ーム同期を取る。そして、各Gフレームの先頭を示すフ
レームパルスを作成する。ステップS76において、マ
ルチフレームパルス及びGフレームパルスに従って、G
フレームをカウントして、カウント値に該当するスタッ
フ指定パルスをデスタッフ同期部100#2jに出力す
る。
(4-2) Frame Synchronization FIG. 12 is a flowchart of frame synchronization. The frame synchronization circuit 94 # 2 receives the clock CLK12 in step S70 in FIG. Step S7
In 2, the multi-frame synchronization is obtained by checking each bit of the received SDH DCC multi-frame with the multi-frame synchronization pulse. Then, a G-frame pulse GP22 indicating the head of the multi-frame is created. In step S74, frame synchronization is achieved by checking each bit of the multi-frame with the frame synchronization pulse. Then, a frame pulse indicating the head of each G frame is created. In step S76, according to the multi-frame pulse and the G-frame pulse, G
The frame is counted, and a stuff designation pulse corresponding to the count value is output to destuff synchronizer 100 # 2j.

【0077】(4−3) DMUX 図13は、キャリアリレー信号の分離のフローチャート
である。DMUX部98#2は、図13中のステップS
90において、GフレームパルスGP22を受信する。
ステップS92において、クロックCLK12を受信す
る。ステップS94において、GフレームパルスGP2
2に従って、クロックCLK12をカウントして、Gユ
ニットが入力されたか否かを判定する。Gユニットが入
力されなければ、ステップS92に戻る。Gユニットが
入力されたならば、ステップS94に進む。ステップS
94において、Gユニット中のキャリアチャンネルに収
容されたキャリアリレー信号/スタッフパルスを分離す
る。受信タイミングクロックCLK42に同期して、分
離したキャリアリレー信号/スタッフパルスを該当する
デスタッフ同期部100#2jに出力して、ステップS
92に戻る。
(4-3) DMUX FIG. 13 is a flowchart for separating a carrier relay signal. The DMUX unit 98 # 2 performs step S in FIG.
At 90, a G frame pulse GP22 is received.
In step S92, the clock CLK12 is received. In step S94, the G frame pulse GP2
According to 2, the clock CLK12 is counted to determine whether or not the G unit has been input. If the G unit has not been input, the process returns to step S92. If the G unit has been input, the process proceeds to step S94. Step S
At 94, a carrier relay signal / stuff pulse contained in a carrier channel in the G unit is separated. In synchronization with the reception timing clock CLK42, the separated carrier relay signal / stuff pulse is output to the corresponding destuff synchronization section 100 # 2j, and step S
Return to 92.

【0078】(4−4) デスタッフ 図14は、デスタッフ制御のフローチャートである。各
デスタッフ同期部100#2jは、図14中のステップ
S100において、スタッフ指定パルスを受信する。ス
テップS100において、スタッフ指定パルスのビット
パターンによりスタッフパルスが有るか否かを判定す
る。スタッフパルスが有れば、ステップS102に進
み、スタッフパルスが無ければ、ステップS100に戻
る。ステップS102において、書込み禁止を書込部1
32#2jに指示する。
(4-4) Destuffing FIG. 14 is a flowchart of destuffing control. Each destuff synchronizer 100 # 2j receives the stuff designation pulse in step S100 in FIG. In step S100, it is determined whether there is a stuff pulse based on the bit pattern of the stuff designation pulse. If there is a stuff pulse, the process proceeds to step S102. If there is no stuff pulse, the process returns to step S100. In step S102, the write prohibition is set to the write unit 1
32 # 2j.

【0079】図15は、キャリアリレー信号の書込みの
フローチャートである。書込部132#2jは、図15
中のステップS110において、受信タイミングクロッ
クCLK42を受信する。ステップS112において、
書き込み禁止が指示されているか否かを判別する。書き
込み禁止が指示されていれば、ステップS110に戻
る。書き込み禁止が指示されていなければ、ステップS
114に進む。ステップS114において、受信タイミ
ングクロックCLK42に従って、キャリアリレー信号
を送信メモリ134#2jに書き込む。
FIG. 15 is a flowchart for writing a carrier relay signal. The writing unit 132 # 2j is configured as shown in FIG.
In step S110, the reception timing clock CLK42 is received. In step S112,
It is determined whether write prohibition is instructed. If write-protection has been instructed, the process returns to step S110. If the write prohibition is not instructed, step S
Proceed to 114. In step S114, the carrier relay signal is written into the transmission memory 134 # 2j according to the reception timing clock CLK42.

【0080】(4−5) キャリアリレー信号の送信 図16は、キャリアリレー信号の送信のフローチャート
である。VCO100#2は、54kbpsのクロック
CLK52を生成する。読出部136#2jは、図16
中のステップS120において、VCO100#2から
クロックCLK52を受信する。ステップS122にお
いて、クロックCLK52に同期して、送信メモリ13
4#2jからキャリアリレー信号を読み出す。U−B変
換部138#2jは、ステップS124において、キャ
リアリレー信号を、ユニポーラ形式からバイポーラ形式
に変換して、キャリアリレーシステム52#2jに送信
する。
(4-5) Transmission of Carrier Relay Signal FIG. 16 is a flowchart of transmission of a carrier relay signal. The VCO 100 # 2 generates a clock CLK52 of 54 kbps. The reading unit 136 # 2j is configured as shown in FIG.
In step S120, the clock CLK52 is received from the VCO 100 # 2. In step S122, the transmission memory 13 is synchronized with the clock CLK52.
4 Read the carrier relay signal from # 2j. In step S124, the UB conversion unit 138 # 2j converts the carrier relay signal from the unipolar format to the bipolar format and transmits the signal to the carrier relay system 52 # 2j.

【0081】(5) 各キャリアリレーシステム52#
2jは、キャリアリレー信号を受信して、自システムの
キャリアリレー信号と比較することによって、送電系統
の異常を検出して送電停止等の所要の処理を行う。
(5) Each carrier relay system 52 #
2j receives the carrier relay signal, compares it with the carrier relay signal of its own system, detects an abnormality in the power transmission system, and performs necessary processing such as power transmission stop.

【0082】[0082]

【発明の効果】以上説明した本発明によれば、遅延時間
変動の無いキャリアリレー信号の伝送ができること、上
り下りの遅延時間差の無いキャリアリレー信号の伝送が
できること、遅延時間の小さいキャリアリレー信号の伝
送ができること、キャリアリレー信号伝送システムで要
求される信頼度の高いシステムを構築することができる
こと、同一伝送速度で、多点サンプリクング方式に比べ
て多重化効率の向上を実現できことの効果がある。
According to the present invention described above, it is possible to transmit a carrier relay signal with no delay time fluctuation, to transmit a carrier relay signal without a delay time difference between upstream and downstream, and to transmit a carrier relay signal with a small delay time. The effect is that transmission is possible, that a highly reliable system required for a carrier relay signal transmission system can be constructed, and that multiplexing efficiency can be improved as compared with the multipoint sampling method at the same transmission speed. .

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の原理図である。FIG. 1 is a principle diagram of the present invention.

【図2】本発明の実施形態によるキャリアリレー信号伝
送システムの構成図である。
FIG. 2 is a configuration diagram of a carrier relay signal transmission system according to an embodiment of the present invention.

【図3】図2中のDCC多重化・分離部の構成図であ
る。
FIG. 3 is a configuration diagram of a DCC multiplexing / demultiplexing unit in FIG. 2;

【図4】図3中のスタッフ同期部の構成図である。FIG. 4 is a configuration diagram of a stuff synchronizer in FIG. 3;

【図5】フレーム構成を示す図である。FIG. 5 is a diagram showing a frame configuration.

【図6】図3中のデスタッフ同期部の構成図である。FIG. 6 is a configuration diagram of a destuff synchronization unit in FIG. 3;

【図7】図3中のスタッフ同期部のタイムチャートであ
る。
FIG. 7 is a time chart of a staff synchronization unit in FIG. 3;

【図8】キャリアリレー信号の受信のフローチャートで
ある。
FIG. 8 is a flowchart of receiving a carrier relay signal.

【図9】キャリアリレー信号の読み出しのフローチャー
トである。
FIG. 9 is a flowchart of reading a carrier relay signal.

【図10】スタッフパルス生成のフローチャートであ
る。
FIG. 10 is a flowchart of stuff pulse generation.

【図11】キャリアリレー信号の多重化のフローチャー
トである。
FIG. 11 is a flowchart of multiplexing of a carrier relay signal.

【図12】フレーム同期のフローチャートである。FIG. 12 is a flowchart of frame synchronization.

【図13】キャリアリレー信号の分離のフローチャート
である。
FIG. 13 is a flowchart of separation of a carrier relay signal.

【図14】デスタッフ制御のフローチャートである。FIG. 14 is a flowchart of destuff control.

【図15】キャリアリレー信号の書き込みのフローチャ
ートである。
FIG. 15 is a flowchart of writing a carrier relay signal.

【図16】キャリアリレー信号の送信のフローチャート
である。
FIG. 16 is a flowchart of transmission of a carrier relay signal.

【図17】従来のキァリアリレー信号伝送システムの構
成図である。
FIG. 17 is a configuration diagram of a conventional carrier relay signal transmission system.

【図18】従来のキャリアリレー信号伝送システムの構
成図である。
FIG. 18 is a configuration diagram of a conventional carrier relay signal transmission system.

【符号の説明】[Explanation of symbols]

30#i(i=1〜n) 受信メモリ 31#i(i=1〜n) 第1書込手段 32 第1クロック生成手段 34 第2クロック生成手段 36#i(i=1〜n) スタッフパルス生成手段 38#i(i=1〜n) 第1読出手段 40 フレームパルス生成手段 42 フレームヘッダ生成手段 44 多重化手段 30 # i (i = 1 to n) Reception memory 31 # i (i = 1 to n) First writing unit 32 First clock generation unit 34 Second clock generation unit 36 # i (i = 1 to n) Staff Pulse generating means 38 # i (i = 1 to n) First reading means 40 Frame pulse generating means 42 Frame header generating means 44 Multiplexing means

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5G047 AA01 BB01 CA06 5K028 KK01 KK12 LL11 MM05 NN02 RR03 SS02 SS12 SS24  ──────────────────────────────────────────────────続 き Continued on the front page F term (reference) 5G047 AA01 BB01 CA06 5K028 KK01 KK12 LL11 MM05 NN02 RR03 SS02 SS12 SS24

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 複数のキャリアリレー信号を伝送するキ
ャリアリレー信号伝送装置において、 複数の受信メモリと、 複数の伝送路から送信された前記複数のキャリアリレー
信号に同期した第1クロックに基づいて、複数の前記キ
ャリアリレー信号を前記複数の受信メモリに書込む複数
の第1書込手段と、 フレームヘッダと前記複数のキャリアリレー信号を収容
する複数チャンネルから構成されるフレームの伝送速度
に等しい第2クロックを生成する第1クロック生成手段
と、 前記第2クロックに基づいて、前記第1クロックの周波
数よりも大きく且つ前記チャンネルの伝送速度に等しい
周波数の第3クロックを生成する第2クロック生成手段
と、 前記第3クロックに基づいて、前記第1クロックと前記
第3クロックとの周波数差に等しい周期のスタッフパル
スを生成する複数のスタッフパルス生成手段と、 前記第3クロックに基づいて、前記複数の受信メモリか
ら前記複数のキャリアリレー信号を読み出す複数の第1
読出手段と、 前記第2クロックに基づいて、前記フレームの先頭を示
す第1フレームパルスを生成するフレームパルス生成手
段と、 前記第1フレームパルス及び前記第2クロックに基づい
て、前記フレームヘッダに前記フレームの先頭を示すパ
ルス及び前記各チャンネルに収容されるスタッフパルス
を制御するスタッフ指定パルスを挿入するフレームヘッ
ダ生成手段と、 前記第3クロックに基づいて前記複数の受信メモリから
読み出された複数のキャリアリレー信号及び前記スタッ
フパルスを受信して、前記第2クロック及び前記第1フ
レームパルスに基づいて前記複数のチャンネルに該当す
る前記キャリアリレー信号又は前記スタッフパルスを収
容する多重化手段と、 を具備したことを特徴とするキャリアリレー信号伝送装
置。
1. A carrier relay signal transmitting apparatus for transmitting a plurality of carrier relay signals, comprising: a plurality of receiving memories; and a first clock synchronized with the plurality of carrier relay signals transmitted from a plurality of transmission paths. A plurality of first writing means for writing the plurality of carrier relay signals into the plurality of reception memories; and a second equal to a transmission rate of a frame composed of a frame header and a plurality of channels accommodating the plurality of carrier relay signals. First clock generation means for generating a clock; and second clock generation means for generating a third clock having a frequency higher than the frequency of the first clock and equal to the transmission speed of the channel based on the second clock. A frequency equal to a frequency difference between the first clock and the third clock based on the third clock; Of a plurality of stuff pulse generating means for generating a stuff pulse, based on the third clock, the first from the plurality of receive memory a plurality of reading out the plurality of carrier relay signal
Reading means; frame pulse generating means for generating a first frame pulse indicating the head of the frame based on the second clock; and reading the frame header based on the first frame pulse and the second clock. Frame header generating means for inserting a pulse indicating a head of a frame and a stuff designation pulse for controlling a stuff pulse accommodated in each of the channels; and a plurality of read-out memories from the plurality of reception memories based on the third clock Multiplexing means for receiving a carrier relay signal and the stuff pulse, and accommodating the carrier relay signal or the stuff pulse corresponding to the plurality of channels based on the second clock and the first frame pulse. A carrier relay signal transmission device characterized in that:
【請求項2】 伝送路から送信されたフレームに同期し
た第4クロックに基づいて前記伝送路より受信したフレ
ームの同期を取って、フレームの所定位置を示す第2フ
レームパルスを生成するフレーム同期手段と、前記第2
フレームパルスに基づいてフレームヘッダに収容された
スタッフ指定パルスを検出するスタッフ指定パルス検出
手段と、前記第4クロックに基づいて前記各チャンネル
の伝送速度に等しい第5クロックを生成する第3クロッ
ク生成手段と、前記4クロック及び前記第2フレームパ
ルスに基づいて前記フレームの複数のチャンネルに収容
されている複数のキャリアリレー信号又はスタッフパル
スを分離する分離手段と、前記スタッフ検出手段による
スタッフ指定パルスの検出結果に基づいてスタッフパル
スを検出する複数のデスタッフ制御手段と、複数の送信
メモリと、前記第5クロック及び前記複数のデスタッフ
制御手段によるスタッフパルスの検出結果に基づいて前
記分離手段より出力されるキャリアリレー信号又はスタ
ッフパルスの中からキャリアリレー信号のみを前記複数
の送信メモリに書き込む複数の第2書込手段と、第6ク
ロックを生成するクロック生成手段と、前記第6クロッ
クに基づいて前記複数の送信メモリから前記キャリアリ
レー信号を読み出す複数の第1読出手段と、を更に具備
したことを特徴とする請求項1記載のキャリアリレー信
号伝送装置。
2. A frame synchronizing means for synchronizing a frame received from a transmission line based on a fourth clock synchronized with a frame transmitted from the transmission line and generating a second frame pulse indicating a predetermined position of the frame. And the second
Stuff designation pulse detection means for detecting a stuff designation pulse contained in a frame header based on a frame pulse; and third clock generation means for generating a fifth clock equal to the transmission rate of each channel based on the fourth clock. Separation means for separating a plurality of carrier relay signals or stuff pulses contained in a plurality of channels of the frame based on the four clocks and the second frame pulse, and detection of a stuff designation pulse by the stuff detection means A plurality of destuff control means for detecting a stuff pulse based on the result, a plurality of transmission memories, and a signal outputted from the separation means based on a stuff pulse detection result by the fifth clock and the plurality of destuff control means. In a carrier relay signal or stuff pulse A plurality of second writing means for writing only a carrier relay signal into the plurality of transmission memories, a clock generation means for generating a sixth clock, and the carrier relay signal from the plurality of transmission memories based on the sixth clock. 2. The carrier relay signal transmission device according to claim 1, further comprising: a plurality of first reading means for reading.
【請求項3】 前記フレームは、SDH伝送システムに
おけるセクションオーバヘッド中のデータ・コミュニケ
ーション・チャンネルに収容されることを特徴とする請
求項1記載のキャリアリレー信号伝送装置。
3. The carrier relay signal transmission device according to claim 1, wherein the frame is accommodated in a data communication channel during section overhead in an SDH transmission system.
JP2000304395A 2000-10-04 2000-10-04 Carrier relay signal transmitting system Withdrawn JP2002111619A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000304395A JP2002111619A (en) 2000-10-04 2000-10-04 Carrier relay signal transmitting system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000304395A JP2002111619A (en) 2000-10-04 2000-10-04 Carrier relay signal transmitting system

Publications (1)

Publication Number Publication Date
JP2002111619A true JP2002111619A (en) 2002-04-12

Family

ID=18785446

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000304395A Withdrawn JP2002111619A (en) 2000-10-04 2000-10-04 Carrier relay signal transmitting system

Country Status (1)

Country Link
JP (1) JP2002111619A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006319493A (en) * 2005-05-11 2006-11-24 Fujitsu Ltd Multiplexed transmission system and multiplexed transmission control method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006319493A (en) * 2005-05-11 2006-11-24 Fujitsu Ltd Multiplexed transmission system and multiplexed transmission control method
JP4537889B2 (en) * 2005-05-11 2010-09-08 富士通株式会社 Multiplexed transmission system and multiplexed transmission control method

Similar Documents

Publication Publication Date Title
US5461622A (en) Method and apparatus for using SONET overheat to align multiple inverse multiplexed data streams
EP1363426A1 (en) Multiplexing relay transmission device
JP2564375B2 (en) Drop-and-drop multiplexer
JPH05183530A (en) Synchronization pay load pointer processing system
JP2003101502A (en) Multiplexing transmission system and apparatus
EP0302112A1 (en) Multiplex dividing apparatus in a synchronous multiplexing system
EP0543327B1 (en) A synchronous optical multiplexing system
US5325354A (en) Synchronous terminal station receiving system
US20020067746A1 (en) Apparatus for transmitting multi-frame in multiplex transmission and method of doing the same
JP2002111619A (en) Carrier relay signal transmitting system
US20020026568A1 (en) Serial data mapping apparatus for synchronous digital hierarchy
JP3246423B2 (en) Network synchronization device
JPH06268624A (en) Synchronism acquisition check system
JP3414659B2 (en) Multiplexing method
JP3102976B2 (en) Time slot signal phase aligner
EP1419600B1 (en) Telecommunications network
JP2976732B2 (en) Synchronous optical multiplexer
KR100901774B1 (en) Transmission equipment and transmission method for synchronous network
JP2545538B2 (en) Time division multiplexing transmission method
JP3527115B2 (en) Asynchronous signal superposition device and separation device
JP2754981B2 (en) Loop type data transmission system
KR0154564B1 (en) Multiplexer/demultiplexer for the catv private terminal
KR0129800B1 (en) Low/high speed transmitter
JPH11239121A (en) Digital communications equipment
JPH05145591A (en) Transmission system for high speed data

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20071204