FR2474796A1 - Circuit a retard de valeur fixe, applicable notamment a des multiplicateurs et des descriminateurs de frequences - Google Patents

Circuit a retard de valeur fixe, applicable notamment a des multiplicateurs et des descriminateurs de frequences Download PDF

Info

Publication number
FR2474796A1
FR2474796A1 FR8101514A FR8101514A FR2474796A1 FR 2474796 A1 FR2474796 A1 FR 2474796A1 FR 8101514 A FR8101514 A FR 8101514A FR 8101514 A FR8101514 A FR 8101514A FR 2474796 A1 FR2474796 A1 FR 2474796A1
Authority
FR
France
Prior art keywords
pulse
sequence
pulses
input
fixed value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8101514A
Other languages
English (en)
Other versions
FR2474796B1 (fr
Inventor
Takuji Sekiguchi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Broadcasting Corp
Original Assignee
Nippon Hoso Kyokai NHK
Japan Broadcasting Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Hoso Kyokai NHK, Japan Broadcasting Corp filed Critical Nippon Hoso Kyokai NHK
Publication of FR2474796A1 publication Critical patent/FR2474796A1/fr
Application granted granted Critical
Publication of FR2474796B1 publication Critical patent/FR2474796B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/60Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers
    • G06F7/68Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers using pulse rate multipliers or dividers pulse rate multipliers or dividers per se
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1407Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol
    • G11B20/1419Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol to or from biphase level coding, i.e. to or from codes where a one is coded as a transition from a high to a low level during the middle of a bit cell and a zero is encoded as a transition from a low to a high level during the middle of a bit cell or vice versa, e.g. split phase code, Manchester code conversion to or from biphase space or mark coding, i.e. to or from codes where there is a transition at the beginning of every bit cell and a one has no second transition and a zero has a second transition one half of a bit period later or vice versa, e.g. double frequency code, FM code
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals

Abstract

L'INVENTION CONCERNE UN CIRCUIT A RETARD DE VALEUR FIXE. LE CIRCUIT SELON L'INVENTION COMPREND UN COMPTEUR BINAIRE 3 POUR COMPTER LES IMPULSIONS D'HORLOGE AYANT UN INTERVALLE DE REPETITION DETERMINE, A CHAQUE FOIS QU'UN SIGNAL DE REMISE A ZERO LUI EST APPLIQUE, UN CIRCUIT DE VERROUILLAGE SERVANT A VERROUILLER LES CHIFFRES D'UN NOMBRE BINAIRE REPRESENTANT LES IMPULSIONS D'HORLOGE COMPTEES PAR LEDIT COMPTEUR, EN REPONSE A L'APPLICATION D'UN SIGNAL DE VERROUILLAGE, UN GENERATEUR 6 SERVANT A PRODUIRE LE SIGNAL DE VERROUILLAGE ET LE SIGNAL DE REMISE A ZERO, PLUSIEURS PORTES OU EXCLUSIF 5, 5,......5, DONT DES PREMIERES ENTREES SONT RELIEES AU COMPTEUR BINAIRE ET DES SECONDES ENTREES AU CIRCUIT DE VERROUILLAGE, ET UNE PORTE NI(7) QUI RECOIT LES SIGNAUX RESPECTIFS DE SORTIE DES PORTES OU EXCLUSIF DE FACON A PRODUIRE A SA SORTIE LA SEQUENCE D'IMPULSIONS D'ENTREE QUI A ETE RETARDEE DE LADITE VALEUR FIXE. APPLICATION AUX MULTIPLICATEURS DE FREQUENCE ET AUX DISCRIMINATEURS DE DIFFERENCE DE FREQUENCES.

Description

La présente invention concerne un circuit à retard de valeur fixe,dont
lequel des intervalles entre impulsions
d'une séqucnce d'impulsions d'entrée sont mesurés dans l'or-
dre et o, en réponse au résultat,même si les intervalles mesurés entre impulsions ont varié, on peut obtenir une séquence d'impulsions de sortie, dont chaque impulsion est retardée d'une valeur fixe indépendamment de l'intervalle
avec l'impulsion immédiatement précédente.
Du fait des progrès réalisés dans la conversion numé-
rique des enregistreurs à bande vidéo ( VTR), il est nécessai-
re d'extraire des informations de synchronisation à partir d'un signal d'information numérique se présentant sous une forme telle qu'un code d'édition, par exemple/code de temps SMPTE utilisé classiquement pour l'édition ou la mise en forme de signaux vidéo. Dans le cas de la reproduction ordinaire à l'aide d'un enregistreur VTR à une vitesse de bande fixe,
les impulsions d'horloge contenues dans le signal d'informa-
tion numérique reproduit sont réparties à intervalles égaux de sorte qu'il est possible d'extraire les impulsions d'horloge
à l'aide d'un circuit de reproduction d'horloge classique.
D'autre part, dans le cas de l'édition de signaux vidéo par un enregistreur à bande vidéo VTR, la recherche
d'images par reproduction rapide est la confirmation de décou-
pages par une reproduction à vitesse lente doivent obligatoi-
rement être réalisées en réponse à une demande d'édition ou bien au contenu des images et en outre une reproduction à vitesse variable/te façon continue est indispensable pour l'efficacité et la commodité de l'édition. Dans une telle reproduction à vitesse variable effectuée avec un enregistreur à bande vidéo VTR, des impulsions d'horloge contenues dans les codes d'édition reproduits ne sont pas plus espacées d'intervalles égaux. En outre,lors de la reproduction rapide des signaux provenant d'un enregistreur VTR, la vitesse de bande n'est pas commandée avec une précision aussi grande que dans la reproduction à vitesse ordinaire et en outre le code de temps est enregistré classiquement dans une direction longitudinale d'une bande magnétique par une tête magnétique/,fixe de sorte que les intervalles entre impulsions d'horloge qui sont obtenu s dans la reproduction à vitesse rapide varient en réponse à la variation de la vitesse de bande. En conséquence, les intervalles entre les impulsions d'horloge reproduite donnent lieu à une différence augmentée cent fois entre la reproduction à grande vitesse et la reproduction à basse vitesse, de sorte qu'il est nécessaire de prévoir un circuit de reproduction d'horloge du fait qu'on ne peut obte-, nir une reproduction correcte des signaux d'horloge qu'en extrayant ces signaux de façon stable et fixe, même si les
intervalles entre signaux ont varié excessivement comme indi-
qué ci-dessus.
D'autre part, on connaît un type de signal d'informa-
tion numérique qui convient pour son édition par un enregis-
treur à bande vidéo et dans lequel les intervalles entre les impulsions d'horloge reproduites sont modifiés comme mentionné ci-dessus,par exemple un signal d'information du numérique/type à modulation biphasée, notamment par exemple
du type à espace biphasé, du type à repère biphasé et sem-
blable, dans lequel des bits de données d'information sont répartis individuellement entre des composants d'horloge espacés d'intervalles égaux et o des informations numériques se composant de "1" et de " 0" sont discriminées en réponse à
l'existence de ces bits d'informations intermédiaires.
Un signal d'information numérique de ce type est fréquemment adopté, puisqu'on peut assurer une reproduction
correcte des informations, même si la reproduction de diffé-
rents modes,par exemple des reproductions à grande vitesse à basse vitesse,et en sens inverse'sont effectuées par l'enregistreur à bande vidéô VTR en étant accompagnées
par des flottements excessifs de la synchronisation d'horloge.
Cependant,même si on adopte un signal d'information numérique du type à modulation biphasée, il faut également prévoir le circuit de reproduction d'horloge mentionné ci-dessus pour effectuer une reproduction stable et sûre d'impulsions
d'horloge à vitesse variable.
Pour la reproduction stable et sûre d'impulsions d'horloge à vitesse variable,comme mentionné ci-dessus,il est suffisant de détecter successivement les intervalles entre impulsions
puis de produire une séquence d'impulsions dont chaque impul-
sion est retardée d'une valeurdé-,inleindépendamment de l'in-
tervalle avec l'impulsion détectée immédiatement avant dans l'ordre considéré,comme cela va être expliqué dans la suite. Des impulsions d'horloge sont espacées,par nature, d'intervalles égaux dans la condition ordinaire,même lorsque d'autres bits d'informations sont individuellement interposés entre elles. Au contraire,la variation de lavitesse de bande vidéo d'enreîistreur VTR se produit pendant une période d'une durée bien/!ongue que les intervalles entre impulsions. Il en résulte que chaque impulsion de la séquence d'impulsions d'horloge peut être extraite en agissant sur elle avec un signal de commande qui est engendré entre deux impulsions successives de la séquence,retardées respectivement
d'une valeur fixe par rapport aux intervalles entre impul-
sions immédiatement précédentes, conformément à une prévision
basée sur l'intervalle avecltimpulsion détectée immédiate-
ment avant en vue d'une discrimination des impulsions d'horloge à partir de bits interposés représentant d'autres informations.
Pour la raison indiquée ci-dessus,il est indispensa-
ble de disposer d'un circuit à retard de valeur fixe pour une reproduction stable et fiable d'impulsions d'horloge
qui sont séparées par des intervalles variant excessivement.
Cependant, le circuit à retard classique est formé d'un
multivibrateur monostable ou bien d'un générateur d'impul-
sions retardées présentant une certaine constante de temps
CR. Ainsi,dans le circuit à retard classique,il est impossi-
ble d'établir le retard de valeur fixe mentionné ci-dessus
pour faire varier le temps de retard en réponse à la varia-
tion des intervalles entre impulsions de la séquence ou
lesdits intervalles entre impulsions varient excessivement.
D'autre part, il est vrai que, pour effectuer ledit retardement de valeur fixe mentionné ci-dessus, on
utilise d'une manière classique un circuit logique à ver-
rouillage de phase entre impulsions, qui est désigné dans le domaine connu par le symbole PLL, pour engendrer une
impulsion retardée d'une valeur fixe sur la base d'un inter-
valle moyen entre impulsions;on a également utilisé tradition-
nellement un circuit d'un fonctionnement compliqué pour engendrer l'impulsion retardée de valeur fixe sur la base de l'intervalle avec l'impulsion immédiatement précédente qui a été détectée. Cependant, ces circuits à retard de valeur fixe de types classiques ne peuvent pas suivre des variations excessives des intervalles entre impulsions, comme mentionné ci-dessus,et en outre ils présentent une structure extrêmement complexe de sorte que ces circuits classiques donnent lieu à de nombreux inconvénients importants lorsqu'ils sont
employés en pratique.
L'invention a en conséquence pour objet de fournir un circuit à retard de valeur fixe ayant une configuration simple et permettant d'engendrer de façon stable et fixe une séquence d'impulsions retardées d'une valeur fixe par
rapport à l'intervalle avec l'impulsion immédiatement précé-
dente, considérée dans l'ordre
L'invention a également pour but de fournir un cir-
cuit à retard de valeur fixe qui convient pour former un circuit de reproduction d'horloge servant à extraire des
impulsions d'horloge à partir du signal d'information numéri-
que reproduit, du type à modulation biphasée, par détection de la synchronisation d'horloge à partir dudit signal L'invention a en outre pour but de fournir un circuit à retard de valeur fixe, qui est approprié pour reproduire des impulsions d'horloge à partir de signaux numériques vidéo et audio reproduits à des vitesses variables, par détection
de la synchronisation d'horloge à partir desdits signaux.
L'invention a en outre pour but de fournir un circuit
à retard de valeur fixe,qui convient pour former un multipli-
cateur de fréquence numérique-ayant un coefficient intégral
arbitraire de multiplication.
L'invention a également pour but de fournir un circuit à retard de valeur fixe, qui convient pour former un circuit de discrimination de cifférence de fréquence-utilisable
pour une discrimination de fréquences dans une large gamme.
Suivant une caractéristique de la présente invention, en considérant les nombres binaires successifs allant de "00...00000" jusqu'à "ll...11111", la configuration de "0" et de "1", pour des chiffres successifs de ces nombres binaires dans des ordres inférieurs à un chiffre spécifié présente le même motif de répétition entre les configurations
de "O" et de "1" pour le chiffre spécifié,et en correspondan-
ce un nombre binaire 2n peut être divisé par une valeur de 2m par un décalage décroissant de chiffres successifs
dudit nombre de m positions, n et m étant des nombres en-
tiers positifs liés par la relation n > m; le retardement de valeur fixe d'une séquence d'impulsions présentant des intervalles entre impulsions qui varient à tout moment d'une
valeur fixe par rapport à l'intervalle/f'ifempulsion immédia-
tement précédente est effectué en décalant inférieurement des chiffres du code binaire, qui représente un nombre d'impulsions d'horloge correspondant à la valeur fixe, puis en détectant, à l'aide de plusieurs portes OU exclusif la coincidence entre les chiffres successifs qui ont été décalés inférieurenientet les chiffres successifs originaux suivants du code binairede façon à déterminer un instant o la séquence d'impulsions est retardée de la valeur fixe. D'autres avantages et caractéristiques de l'invention
seront mis en évidence à la suite de la description, donnés
à titre d'exemple non limitatif,en référence aux dessins annexés dans lesquels: Figs.la et lb sont des schémas synoptiques montrant des modes de réalisation d'un circuit à retard de valeur fixe conforme à l'invention et d'un circuit de différentiation et de retardement fixe qui est utilisé dans le circuit selon l'invention; Fig.2 est un diagramme donnant des formes d'ondes de signaux dans différentes parties dudit circuit; Fig.3 est un schéma synoptique représentant un mode de réalisation d'un circuit de reproduction d'horloge se composant de circuits à retard de valeur fixe conformes à la présente invention,
2474796-
Fig.4 est un diagramme donnant des formes d'ondes de signaux dans différentes parties dudit circuit; Fig.5 est un schéma synoptique représentant un mode de réalisation d'un multiplicateur de fréquence se composant de circuits à retard de valeur fixe conformes à la présente invention; Fig.6 est un diagramme donnant des formes d 'ondes de signaux obtenues dans différentes parties du circuit de la figure 5; Fig.7 est un schéma synoptique d'un autre mode de réalisation d'un multiplicateur de fréquence numérique se composant de circuits à retard de valeur fixe conformes à la présente invention; Fig.8 est un diagramme donnant les formes d'ondes de signaux obtenues dans différentes parties du circuit de la figure 7; Fig.9 est un schéma synoptique représentant un mode de réalisation d'un discriminateur de différence de fréquence se composant de circuits à retard de valeur fixe conformes a la présente invention; et Fig.10 est un diagramme donnant des formes d'ondes de signaux obtenues dans différentes parties du circuit de
la figure 9.
En premier lieu,on va expliquer le principe du retard de valeur fixe qui est utilisé conformément à la présente invention pour atteindre les objectifs définis ci-dessus. Un nombre décimal défini par un code binaire, qui est formé par un décalage décroissant d'une position de la configuration de "10". et de "1" se trouvant dans des positions successives de chiffres d'un code binaire d'origine de n/'episrtant un nombre décimal d'origine,correspond. à un
1/2, c'est-à- dire à la moitié du nombre décimal d'origine.
De même,un autre nombre décimal défini par un autre code binaire, qui est formé par un décalage décroissant de deux chiffres de la configuration de "0" et de "1" se trouvant dans
des positions successives de chiffres du code binaire d'ori-
gine, correspond à l/22,c'est-à-dire au quart du nombre décimal d'origine. En termes généraux,lorsque"m " est un nombre entier inférieur au nombre "n" précité, encore un autre nombre décimal défini par un autre code binaire qui est formé par un décalage décroissant de m position de la configuration de "0" et de "l",contiign hiffres succes- sifs du code binaire d'origine,correspond à 1/2,c'est-à-dire à un2-ième du nombre décimal d'origine. Par exemple,un code binaire "0...00110", qui est formé par un décalagedcroissant d'une position de la configuration de "0" et de "l"constituant les chiffres successifs d'un code binaire d'origine "0... 01100" correspondant à un nombre décimal d'origine "12", correspond à un nombre décimal "6", c'est-à-dire la moitié du nombre décimal d'origine "12". De même, un autre code binaire "0...00011", qui est formé par un décalage décroissant de deux positions de la configuration de "0" et de "1" /c ntsitcainfres successifs du code binaire d'origine "0..01100", correspond à un autre nombre décimal "3",
c'est-à-dire le quart du nombre décimal d'origine "12".
Conformément à la présente invention,pour obtenir un temps de retard représenté par 1/2m,c'est-à-dire un 2m-ième du nombre décimal d'origine correspondant à un résultat de comptage d'un nombre d'impulsions d'horloge qui représente un intervalle entre impulsions d'une séquence
d'impulsions d'entrées,par rapport au nombre décimal d'ori-
gine, en utilisant les relations précitées existant entre les codes binaires,des chiffres successifs d'un code binaire d'origine, çorrespondant au nombre décimal d'origine et résultant du comptage des impulsions d'horloge, sont enregistrés/temporairement à l'aide d'un certain nombre de circuits de verrouillage dans l'ordre existant, puis un code binaire retardé est formé par un décalage décroissant de m positionsde la configuration de "0" et de "1" pour des chiffres successifs du code binaire enregistré, de
manière à être comparé avec un code binaire suivant repré-
sentant un résultat suivant de comptage d'impulsions d'horlo-
ge. Le temps de retard nécessaire, correspondant à 1/2m, c'est-à-dire a72ième de l'intervalle entre impulsions de la séquence d'impulsions d'entrée, peut-être 2474796i obtenu en détectant la coïncidence entre chacun des chiffres successifs du code binaire retardé et du code binaire suivant
lors de leur comparaison.
D'une façon plus détaillée, le code binaire qui a subi un décalage décroissant de m chiffre et le code binaire suivant, qui représentent les résultats successifs de comptage de nombres d'impulsions d'horloge correspondant respectivement à des intervalles entre impulsions successives
de la séquence d'impulsions d'entrée, sont appliqués à un-
certain nombre de portes OU exclusif, individuellement pour des chiffres successifs desdits codes et dans l'ordre existant. On obtient à la sortie desdites portes OU exclusif des valeurs "O"lors d'une coïncidence entre les entrées et des valeurs "1" lors d'unediscordance entre les entrées. Ainsi, lorsque des chiffres successifs du code binairequi a subi un décalage décroissant/gPpcsitions et du code binaire suivant coïncident respectivement l'un avec l'autre, on peut obtenir des valeurs "O" à la sortie de toutes les portes'OU exclusif. En conséquence, une sortie d'une porte NI qui reçoit les signaux de sortie desdites portes OU exclusif prend la valeur "1" pour la coïncidence définie ci-dessus,qui est obtenue à l'expiration d'une période de
temps correspondant à 1/2m, c'est-à-direu2mième de l'inter-
valle entre impulsions de la séquence d'impulsions d'entrée, de manière à indiquer le temps de retard imposé de valeur fixe 1/2m Un mode de réalisation d'un circuit à retard de
valeur fixe permettant la mise en pratique du principe de la-
présente invention qui a été défini ci-dessus, a été -
représenté sur la figure la, tandis qu'une configuration détaillée d'une partie du circuit a été représentée sur la figure lb; en outre des formes d'ondes de signaux obtenues dans différentes parties du circuit ont été indiquées sur
la figure 2.
En référence àl'agencement de principe du circuit à retard de valeur fixe conforme à la présente invention, un générateur d'impulsions 6 produit une séquence d'impulsions d'horloge qui présente un intervalle de répétition extrêmement court par comparaison à celui d'une séquence d'impulsions d'entrée à retarder d'une valeur fixe nécessaire, de manière à les utiliser comme des.impulsions d'horloge pour l'opération logique de retardement de valeur fixe Ces impulsions d'horloge sont appliquées à un compteur binaire 3 et des valeurs successives a1, a2......,an d'un code binaire obtenu à la suite du comptage des impulsions d'horloge appliquées au compteur binaire 3 sont appliquées
en parallèle à un circiut de verrouillage composite 4.
îo Parmi ces valeurs successives al, a2,......an, a1 constitue celle qui est de poids le plus faible tandis que an constitue
celle qui est de poids le plus fort.
Sur la figure 2,qui montre des exemples de formes d'ondesde signaux obtenues dans différentes parties du circuit à retard de valeur fixe représenté sur la figure 1(a) dans la situation o le retard de valeur fixe 1/2 a été établi les formes d'ondes (d), (e), (f) et (g) représentent des exemples des valeurs successives al, a a3 et a4 du code binaire par suite du comptage des impulsions d'horloge
dans les conditions définies ci-dessus.
En considérant le sujet d'une façon générale, c'est-à-dire en dehors des exemples précités correspondant à la valeur fixe 1/2, on peut envisager que, dans le mode de réalisation du circuit à retard de valeur fixe représenté sur la figure 1 a, un signal d'information numérique d'entrée du type à modulation déphasée, correspondant à une forme d'onde telle que celle indiquée en (a)sur la figure 2, est appliqué à un générateur d'impulsions différentielles 1 de manière à obtenir une séquence d'impulsions différentielles ayant des formes d'ondes telles que celles indiquées en (b) sur la figure 2 pour chacun des bords avant et des bords arrière de la forme d'onde (a) du signal d'information
numérique d'entrée, dans l'ordre correspondant, afin d'u-
tiliser ces impulsions différentielles, comme signaux de verrouillage/scomme impulsions de remise à zéro,comme cela sera décrit dans la suite. Cependant, dans la situation o un signal numérique d'entrée approprié se composant d'une séquence d'impulsions, qui ont chacune initialement
une forme appropriée pour former lesdits signaux de ver-
rouillage et les impulsions de remise à zéro*t qui correspond à la forme d'onde @b)de la figure 2,il est évident qu'on peut se passer du générateur d'impulsions différentielles 1 mentionné ci-dessus dans le circuit à retard de valeur fixe conforme à la présente invention La séquence précitée d'impulsions différentielles est appliquée au circuit de verrouillage composite 4 sous la forme de signaux de verrouillage, ainsi qu'ô /u8ircuit à retard fixe 2,de façon à retarder chaque impulsion de ladite séquence d'un petit intervalle qui est suffisamment plus court que des intervalles de répétition desdites impulsions d'horloge utilisées pour l'opération logique de retardement de valeur fixe, lesdits intervalles de répétition étant égaux à une largeur d'impulsiona sortant du compteur binaire et correspondant à la valeur de poids le plus faible, qui est indiquée par la forme d'onde (d) sur la figure 2. La séquence retardée d'impulsions différentielles du qui sortent /circuit à retard fixe 2 avec des formes d'ondes correspondant à ce qui a été indiqué en (c) sur la figure 2, est appliquée au compteur binaire 3 sous la forme d'impulsions de remise à zéro. En conséquence, comme le montre un examen des formes d'ondes (b) à (g) sur la figure 2,les valeurs successives ai, a2, a3 et a du code binaire représentant le résultat du comptage du nombre des impulsions d'horloge correspondant à 1' intervalle avec l'impulsion immédiatement précédente de la séquence d'impulsions d'entrée, qui provient du compteur binaire 3, sont enregistrées dans le circuit de verrouillage composite 4 en réponse à l'application du signal de verrouillage défini ci-dessus,puis elles sont.extraites du compteur sous la forme du code binaire enregistré bl, b, b3 et b4, et en outre, immédiatement après, le compteur binaire 3 est remis à zéro en réponse à l'application de l'impulsion de remise à zéro mentionnée ci-dessus, en vue de la répétition du comptage des impulsions d'horloge, comme indiqué par les formes d'ondes (d) à (g) sur la figure 2. A cet instant, le code binaire enregistré défini ci-dessus est maintenu i1
disponible aux bornes de lecture correspondantes.
Comme expliqué ci-dessus,à chaque fois que chaque impulsion de la séquence d'impulsions d'entrée, ou bien de la séquence d'impulsions différentielles,parvient dans le compteur binaire 3,le comptage précité des impulsions d'horloge est répété de manière à retarder la séquence d'impulsions d'entrée d'une valeur fixe et égale à 112 Les valeurs successives a1, a2.......a du code binaire, qui sont obtenues de façon répétée par le comptage d'impulsions d'horloge dans le compteur binaire 3, sont appliquées aux premières entrées respectives d'un certain nombre de portes OU exclusif 5-1, 5-2........ 5-n. D'autre part, les valeurs successives bl, b2.....b ndu code binaire enregistré et du code binaire qui a subi un décalage
décroissant de m positions sortant du circuit de verrouilla-
ge composite 4, sont/appliquées respectivement aux autres entrées c1, c2e.
,cYn desdites portes OU exclusif 5-1, -2.....,5-n. D'une façon plus détaillée, ces valeurs successives bl,b2,.bn du code binaire provenant du circuit de verrouillage composite 4 subissent un décalage décroissant respectif de m positionsde façon à former les valeurs successives, décalées vers le bas de m positions et désignées par bîl+m, b2+m....... bn, puis les valeurs successives ayant..DTD: subi un décalage décroissant blîmb2+m,....bn sont appli-
quées respectivement aux entrées ci, c2..., en-m y parmi lesdites entrées c2,..,cn.Les entrées restantes c,c c c1, '2n-m+l' n-m+2"' n' sont affectées respectivement de niveaux logiques bas L. Il en résulte par exemple que, lorsqu'il est nécessaire que la synchronisation d'horloge de la séquence d'impulsions d'entrée, telle que la séquence d'impulsions différentielles qui est obtenue à partir du signal d'information numérique d'entrée du type à modulation biphasée, soit extraite dudit signal par retardement de la valeur fixe de 1/2, c'est-à-dire la moitié de l'intervalle entre impulsions de la séquence d'impulsions d'entrée, les entrées cl, c2,...cn-1 des portes OU exclusif 5-1, 5-2...... 5-n reçoivent respectivement les valeurs successives b2,b3....... bn tandis que l'entrée restante on est affectée du niveau logique bas L. Comme mentionné ci-dessus,le code binaire enregistré et le code binaire qui a subi un décalage décroissant de m positionsqui proviennent du circuit de verrouillage composite 4,sont appliqués aux entrées ci, c2.......c des portes OU exclusifs 5-1, 5-2......, 5Sn avec des valeurs successives, à chaque fois que le signal de verrouillage ayant la forme
d'onde b de la figure 2 est appliqué au circuit de verrouilla-
ge composite 4,et sontensuite maintenoe dans cette condition jusqu'à un instant C mis en évidence sur la figure 2, et
correspondant à l'application du signal de verrouillage suivant.
En conséquence, aussi souvent que la synchronisation d'horloge de la séquence d'impulsions d'entrée, par exemple les impulsions différentielles obtenues à partir du signal d'information numérique d'entrée, est modifiée, le temps de retard de -valeur fixe,1112mIl du nouvel intervalle entre impulsions résultant,qui est indiqué par le code binaire décalé vers le bas de m-positionest maintenu aux entrées des portes OU exclusif jusqu'à la variation suivante de la synchronisation d'horloge. D'autre part,les valeurs successives instantanées a1, a29..... an provenant du compteur binaire 3 et appliquées directement aux autres entrées des portes OU exclusif 5-1, 5-2,....5-n,sont renouvelées à tout moment, du fait que le compteur binaire 3 est remis à zéro par l'impulsion de remise à zéro correspondant à la forme d'onde (c) et qui suit immédiatement le signal de verrouillage ayant la forme d'onde (b); le comptage répété des impulsions d'horloge représentant 1' intervalle instantané entre impulsions de la séquence d'impulsions d'entrée
est enclenché de façon répétée.
En outre, dans la situation o la séquence d'impul-
sions d'entrée devant être appliquée au circuit à retard de valeur fixe conforme à la présente invention se compose des impulsions différentielles obtenues à partir du signal d'information numérique d'entrée,comme décrit ci-dessus, on fait alors intervenir le générateur d'impulsions différentielles 1 qui est placé Juste en amont du circuit à
retard fixe 2.
Ces deux circuits 1 et 2 peuvent être agencés en pratique comme indiqué par exemple sur la figure lb. Dans le circuit de différentiation et de retardement de valeur fixe qui a été indiqué sur la figure lb, le signal d'information numérique d'entrée correspondant à la forme d'onde a est appliqué à un registre à décalage 14, auquel la séquence précitée d'impulsions d'horloge, présentant un intervalle de répétition approprié et bien plus court que celui du signal d'information numérique d'entrée, est également appliquée par un autre générateur d'impulsionsl5, en vue de produire le décalage du signal d'information
numérique d'entrée dans ledit registre.
Il en résulte que des impulsions décalées successi-
vement QA' QB' QC et d'autres impulsionsprovenant du registre à décalage 14 en réponse à des niveaux successifs "1" ou "0" du signal d'information numérique d'entrée et en correspondance à chaque instant d'arrivée des impulsions d'horloge servant à leur décalage, sont appliquées à deux portes OU exclusif 16 et 17, à savoir successivement deux par deux, de façon à former le signal de verrouillage précité et l'impulsion de remise à zéro précitée; lesdites impulsions peuvent provenir des portes OU exclusif 16 et 17, lorsque deux entrées respectives desdites portes sont différentes l'une de l'autre en réponse à un changement de niveau, c'està-dire pour le bord avant et le bord arrière du signal d'information numérique d'entrée. Il est à noter que le générateur d'impulsions 15 peut être remplacé par une fréquence d'impulsions qui est formée parmultiplication de la séquence d'impulsions d'horloge venant du générateur d'impulsions 6 ou bien par application de
cette séquence inchangée.
Dans les portes OU exclusif 5-1,.5-2,...5-n
qui reçoivent respectivement les valeurs successives instan-
tanées al, a2...... an provenant du compteur binaire 3 et les valeurs successives enregistrées et décalées in.érieurement e msbl+my b 2+mP......
b. dans l'ordre considéré les niveaux logiques bas L peuvent être dérivés des sorties..DTD: desdites portes, seulement lorsque les deux entrées respec-
tives coincident l'une avec l'autre-, tandis que les niveaux logiques hauts H peuvent être dérivés des sorties desdites portes, quand les deux entrées respectives sont différen-
tes l'une de l'autre, comme cela a été précisé ci-dessus.
Ainsi,pour obtenir la séquence d'impulsions de sortie retar-
dée de la valeur fixe 112m en correspondance à l'intervalle avec limpulsion immédiatement précédente de la séquence d'impulsions d'entrée, il est nécessaire que les valeurs
successives enregistrées et décalées inférieurement de m posi-
tionsbl+m, b2+m,.....bn et les valeurs successives instan-
tanées al, a2,.....,an -m qui sont obtenues par comptage des
impulsions d'horloge correspondant à l'intervalle avec 1'-
impulsion suivante coincident respectivement l'une avec l'autre dans lesdites portes OU exclusif 5-1, 5-2,......,5-n, dans l'ordre correspondant,de manière à obtenir le niveau logique bas L, c'est-à-dire la valeur "0 " à la sortie des portes OU exclusif, et en correspondance le niveau logique haut H,c'est-à-dire la valeur 111" à la sortie de la porte NI 7 pour produire une séquence d'impulsion4Iretardées
d'une valeur fixe.
Par exemple,dans la situation o, comme indiqué par les formes d'ondes (b) et (d) à (g) sur la figure 2,
le résultat du comptage des impulsionsd'horloge représen-
tant l'intervalle avec l'impulsion immédiatement précédente .et. dans la séquence d'impulsions d'entreet /qui proviennent
du compteur binaire 3 à l'instant C o le signal de verrouil-
lage est appliqué au circuit de verrouillage composite, se traduit par un code binaire "0...01110" correspondant à un nombre décimal "14"; lorsqu'on doit obtenir une séquence d'impulsions de sortie retardéesd'une valeur fixe de 1/2m pour m = 1,c'est-à-dire 1/2, le code binaire
"0...0111" précité est verrouillé dans le circuit de ver-
rouillage composite 4 et il subit un décalage vers le bas-
d'une position par un décalage décroissant de l'ordre des connexior dudit circuit avec les portes OU exclusif 5 successives, en vue de l'application d'un code binaire décalé vers le bas "0- 00111" correspondant à la moitié du nombre décimal d'origine 14,c'est-à-dire "7", aux entrées Cl, c2......,cn des portes OU exclusif 5-1, 5-2,......, 5-n dans l'ordre correspondant, tandis qu'un autre code binaire représentant le résultat suivant du comptage des impulsions d'horloge et qui provient du compteur binaire 3, remis à zéro immédiatement après le verrouillage du code binaire précédent défini ci-dessus, est appliqué aux autres entrées desdites portes OU exclusif 5-1, 5-2,...., 5-n dans l'ordre correspondant. Il en résulte que les sorties
dl, d2,....., dn desdites portes OU exclusif 5-1, 5-2,....
-n sont modifiées successivement en réponse à la variation du résultat du comptage des impulsions d'horloge qui a commencé à partir d'un code binaire initial " 0''00000" dans le compteur binaire 3, comme indiqué successivement par les formes d'onde (h) à (k) sur la figure 2, puis, à un instant D correspondant à l'expiration de la durée égale à la moitié de l'intervalle avec l'impulsion immédiatement précédente de la séquence d'impulsions d'entrée, le résultat précité du comptage des impulsions d'horloge est céfini
par un autre code binaire " 0...00111", qui coincide par-
faitement avec le code binaire précédemment décalé et verrouillé, de sorte que toutes les valeurs successives dl, d2,....dn qui proviennent desdites portes OU exclusif 5-1, 5-2,.... 5-n prennent la valeur "0", c'est-à-dire le niveau logique bas L, en vue de produire la séquence
d'impulsions retardées de la valeur fixe de 1/2.
D'autre part, dans la situation o le résultat du
comptage d'impulsions d'horloge qui est verrouillé à l'ins-
tant C, est un code binaire "0...01111" correspondant à un nombre décimal "15, la séquence d'impulsions de sortie est retardée de la valeur fixe de 1/2 peut être obtenue sous la forme d'un code binaire résultant " 0... 00111", qui correspond à un autre nombre décimal "7" formé en rejetant une fraction d'une moitié "7,5" du nombre décimal d'origine "15" afin d'obtenir le nombre entier correspondant
en négligeant la virgule décimale.
En conséquence, dans le circuit à retard de valeur
fixe conforme à la présente invention,il est possible d'ob-
tenir toujours d'une manière stable et précise l'impulsion retardée de valeur fixe, qui est retardée à partir de l'instant de verrouillaged'une durée correspondant au -résultat de la multiplication de l'intervalle avec l'impulsion immédiatement précédente dans la séquence d'impulsions et définie d'entrée/par la valeur fixe correspondant au résultat du
comptage des impulsions d'horloge à l'instant de verrouillage.
On va maintenant décrire, en référence aux figures
3 et 4 un exemple d'une configuration d'un circuit de reproduc-
tion d'horloge comprenant au moins deux circuits à retard de valeur fixe conformes à la présente invention et dans lequel
des impulsions d'horloge séparées par des intervalles exces-
sivement variables peuvent être extraites d'un signal de
modulation de fréquence numérique, tel qu'un signal d'informa-
tion numérique, par exemple du type à rep ère biphasé-
correspondant aux normes IEC qui est couramment utilisé pour l'édition de signaux vidéo à l'aide-d'un enregistreur à bande vidéo VTR; différentes formes de signaux obtenues dans diverses parties dudit circuit de reproduction d'horloge
sont indiquées sur la figure 4.
Lors de l'édition de signaux vidéo à l'aide d'un enregistreur VTR, la vitesse de reproduction des signaux vidéo varie considérablementien fonction de différents modes d'utilisation,par exemple le mode de reproduction à vitesse rapide,, le mode de reproduction à vitesse lente, le mode de lecture, etc., de sorte que les intervalles entre 1-es impulsions contenues dans le signal d'information numérique reproduit varient excessivement. Il est par conséquent nécessaire d'effectuer la reproduction d'horloge à partir du signal d'information numérique reproduit en extrayant
d'une manière stable et sûre l'information d'horloge qu'il con-
tient et en prenant en considération la synchronisation d'horlo-
ge suivante qui est prédéfinie par une détection de l'inter-
valle avec l'impulsion immédiatement précédente.Dans le circuit de reproduction d'horloge agencé comme indiqué sur la figure 3, pour produire une impulsion de commande utilisable pour extraire la synchronisation d'impulsion d'horloge suivante, qui peut être prédéfinie par l'intervalle avec l'impulsion immédiatement précédente dans la séquence d'impulsions d'entrée,en le maintenant entre deux impulsions successives retardées respectivement de valeurs fixes, on peut définir les bords avant et arrière de l'impulsion de commande d'une manière stable et correcte en se référant au résultat de la détection de l'intervalle avec l'impulsion immédiatement précédente dans le circuit à retard de valeur fixe conforme
à la présente invention.
Par exemple, dans la situation ou la séquence d'impulsions d'horloge est reproduite à partir d'un signal d'information numérique du type à modulation biphasée, le circuit de reproduction d'horloge représenté sur la
figure 3 est utilisé de la façon suivante.
Des générateurs d'impulsions de synchronisation 8 et Il, qui correspondent au circuit de différentiation et de retardement fixe représentés sur la figure lb, produisent respectivement un signal de verrouillage et une impulsion de remise à zéro, comme décrit en référence à la figure lb, du fait qu'ils ont une structure semblable à la combinaison du générateur d'impulsions différentielles 1 et du circuit à retard fixe 2 représenté sur la figure la. Un circuit de retardement de valeur l/4,désigné par 10, et un circuit
de retardement de valeur 1/2, désigné par 12, sont respec-
tivement d'une construction semblable à la combinaison du compteur binaire 3, du circuit de verrouillage 4, des portes OU exclusif 5 et du circuit NI 6 représentés sur la figure la, de manière à retarder une séquence d'impulsions d'entrée respectivement desvaleurs fixes/i74 et 1/2 en correspondance
aux intervalles avec des impulsions respectives immédiate-
ment précédentes.
Un signal d'information numérique d'entrée du type à modulation biphasée, comme indiqué par la forme
d'onde a' sur la figure 4, est appliqué au générateur d'im-
pulsions de synchronisation 8, de manière à engendrer des signaux de verrouillage et des impulsions de remise à zéro qui sont légèrement retardés pour chaque bord avant et
chaque bord arrière du signal d'information numérique d'en-
trée, comme indiqué par la forme d'onde m de la figure 4.
Ces signaux de verrouillage et ces impulsions de remise à zéro sont appliqués au circuit 10 de retard de valeur 1/4 par l'intermédiaire d'un circuit de répartition 9, de façon à être retardés d'une valeur fixe de 1/4 par rapport à une séquence d'impulsions d'horloge contenue dans le signal d'information numérique d'entrée, comme décrit en référence à la figure la, en utilisant des impulsions d'horloge opérationnelles qui sont appliquées par le générateur 6, de la même façon que sur la figure la et de manière à obtenir, comme résultat,une séquence d'impulsions retardé% d'une valeur de 1/4 comme indiqué par la forme d'onde n sur la figure 4. La séquence d'impulsions retardée d'une valeur de
1/4 est appliquée au générateur d'impulsions de synchronisa-
tion 11, afin d'engendrer des signaux de verrouillage et des impulsions de remise à zéro comme mentionné ci-dessus, sur la base de la séquence d'impulsions retardéesde la valeur 1/4. Ces signaux de verrouillage et impulsions de remise à zéro retardés de la valeur 1/4 sont appliqués au circuit 12
de retardement de valeur 1/2 de manière à retarder la sé-
quence d'impulsions de retard 1/4 de la valeur fixe de 1/2 en utilisant les impulsions d'horloge opérationnelles qui proviennent du générateur d'impulsions 6,comme mentionné ci-dessus. En conséquence, comme le montre la forme d'onde p de la figure, on obtient une séque nce d'impulsionsqui est retardée de la valeur fixe de 3/4 par comparaison à la séquence d'impulsions d'horloge contenue initialement dans
les signaux d'information numérique d'entrée.
Les séquences d'impulsions retardées desvaleurs 1/4 et 3/4 sont appliquées à un générateur d'impulsions de commande 13 de manière à produire une impulsion de commande comportant un bord avant qui coïncide avec la séquence d'impulsions retardée d'une valeur 314, qui peut être considérée comme la séquence d'impulsions avancées de la valeur 1/4, ainsi qu'un bord arrière coincidant avec la séquence d'impulsions retardée de la valeur 1/4, ce qui permet - ainsi d'obtenir une largeur d'impulsion correspondant à la moitié de l'intervalle avec l'impulsion immédiatement précédente de la séquence d'impulsions d'horloge qui est contenue initialement dans le signal d'information numérique d'entrée, comme indiqué par la forme d'onde(q) sur la figure 4. L'impulsion de commande précitée est appliquée au circuit de commande 9 qui est placé sur le côté d'entrée du circuit de reproduction d'horloge. Ainsi,une fois que l'impulsion d'horloge correcte a été contrôlée
par l'impulsion de commande précitée, il est possible d'ex-
traire seulement la séquence d'impulsions d'horloge, cor-
respondant à la forme d'onde (m), qui est initialement contenue dans le signal d'information numérique d'entrée du type à modulation biphasée, comme indiqué par la forme d'onde -a'. Comme le montre une comparaison entre les formes d'onde mn)et(q) chaque impulsion d'horloge d'origine qui est contenue dans la séquence d'impulsions d'entrée (m)intervient juste pour une impulsion de commande (q) ayant une largeur correspondant à la moitié de l'intervalle entre impulsionset est retardée en outre de la moitié de l'intervalle entre impulsions, tandis que l'autre impulsion représentant l'information du type à modulation biphasée intervient entre deux impulsions de commande successives. En conséquence, la séquence des impulsions d'horloge d'origine peut seulement être reproduite en effectuant/l'extraction décrite ci-dessus,comme indiqué par la forme d'onde (1') de la figure 4, tandis que l'autre impulsion d'information peut être extraite de la séquence d'impulsions d'horloge reproduites. Dans la situation o l'impulsion de commande, qui a une largeur égale à la moitié de l'intervalle entre les impulsions intervenant dans les séquences retardées des valeurs 1/4 et 3/4, est utilisée pour l'extraction des impulsions d'horloge d'origine, la variation admissible de l'intervalle entre les impulsions d'horloge intervenant dans le signal d'information numérique d'entrée est de + 25%. Cependant, il est également possible de modifier la variation admissible de l'intervalle d'impulsions d'horloge en changeant la valeur fixe de retardement, en fonction de l'application envisagée. En outre, puisque le retard de valeur fixe est établi par le traitement opérationnel du code binaire dans le circuit à retard de valeur fixe conforme à la présente invention, ce retard de valeur fixe peut
être établi d'une manière stable et sûre à l'aide d'un cir-
cuit d'une structure comparativement simple.tandis que, du fait qu'on ne peut pas établir un retard d'une valeur excessive dépassant 1/2, il est nécessaire de faire intervenir une combinaison d'au*oins deux circuits à retard de valeur fixe conformes à la présente invention pour établir un retard d'une valeur dépassant 1/2, par exemple d'une valeur
de 3/4.
D'autre part, pour permettre de retarder la-varia-
des tion de l'intervalle entre/impulsions d'horloge de la séquence d'une valeur fixe rentrant dans la gamme comprise entre 1/N fois et M fois l'intervalle entre impulsions régulières, c'est-à-dire dans la plage définie par le produit N x M d'u e part
il est nécessaire d u iliser des impulsions d'horloge opéra-
tionnelles ayant une fréquence de répétition correspondant à peu près à 10 fois la fréquence de répétition maximale de la séquence des impulsions d'entrée à retarder de la valeur fixe, et en outre de définir le nombre K de chiffres du
code binaire représentant le résultat du comptage d' impul-
sions d'horloge qui est effectué par le compteur binaire essentiellement par la formule suivante: K >> 1092 (M x N x 10) En outre, pour augmenter la précision de détection de l'intervalle entre impulsions de la séquence d'entrée j il est naturellement nécessaire de sélectionner une fréquence de répétition encore plus élevée des impulsions d'horloge opérationnelles, et également d'augmenter le nombre de chiffres du code binaire résultant qui est formé par le
compteur binaire.
Comme le montre la description faite ci-dessus,
le circuit à retard de valeur fixe selon l'invention est essentiellement indépendant de l'intervalle entre impulsions, c'est-à-dire de la fréquence de répétition des impulsions de la séquence d'entrée, de sorte qu'on ne peut pas utiliser ce système seulement pour la reproduction d'horloge mentionnée ci-dessus mais pour différentes applications. Par exemple, on va décrire en référence aux figures 5 et 6 un multiplicateur de fréquence dans lequel le circuit à retard de valeur fixe conforme à l'invention est utilisé pour effectuer 2N fois la multiplication de la
fréquence de répétition de la séquence des impulsions d'en-
trée, la figure 5 représentant un mode de réalisation du multiplicateur et la figure 6 donnant des formes d'onde
de signaux obtenus dans différentes parties du circuit.
Comme le montre la figure 5, N étages de multiplication par deux, formés respectivement de portes OU 20,22,....24,
qui reçoivent respectivement des séquences d'impulsions d'en-
trée appliquées directement et par l'intermédiaire de circuits à retard de valeur 1/2 respectifs 19,21,.....23, sont
branchés en sérile pour;ul-ipl er 2N fois la fréquen-
ce de répétition de la séquence d'impulsions d'entrée. Avec
cette configuration du circuit, un signal d'information numéeri-
que ayant une forme d'onde a indiquée sur la figure 6,est appliqué à un différentiateur 18 en vue dc produire une séquencQe''impulsions différentielles ayant une fréquence de répétition fin et une forme d'onde (b) indiquée sur la figure 6. La séquence d'impulsions différentielles (b) est appliquée au circuit à retard de valeur 1/2, de façon à obtenir une séquence d'impulsions retardée d'un temps de retard tl /2correspondant à la moitié de l'intervalle d'impulsion d'origine t1 de la séquence d'impulsions d'entrée (b),comme indiqué par la forme d'onde (c) sur la figure 6. Par conséquent, une séquence d'impulsions comportant un intervalle entre impulsions égal à t1/2, comme indiqué par la forme d'onde (d) de la figure 6,peut être obtenueà la
sortie de la porte OU 20 qui reçoit les séquences d'impul-
sions (b) et (c). faite
Comme cela ressort de la description/ci-dessus, à
chaque fois que la séquence d'impulsions d'entrée respective est appliquée à un étage de la combinaison formée par le circuit à retard de valeur 1/2 et la porte OU,la séquence d'impulsions de sortie respective présentant l'intervalle entre impulsions correspondant à la moitié de celui de la séquence d'impulsions d 'entrée respective., c'est-à-dire la fréquence de répétition correspondant au double de celle de la séquence d'impulsions d'entrée respective, peut être obtenue. Il en résulte que, en utilisant N étages branchés en série, il est possible d'obtenir une séquence d'impulsions de sortie ayant un intervalle entre impulsions qui correspond à 1i2' de celui de la séquence d'impulsions d'entrée (b), c' est-à-dire une fréquence de répétition de sortie f qui correspond à 2 fois la fréquence de out répétition d'entrée fin de la séquence d'impulsions d'entrée (b),comme le montrent successivement les formes d'ondes
(e) à (h) sur la figure 6.
* Dans un autre exemple d'application-du circuit à re-
tard de valeur fixe conforme à la présente invention,on obtient un autre type de multiplicateur de fréquence dans
lequel une multiplication d'ordre M de la fréquence de répé-
tition d'entrée est effectuée, ce multiplicateur étant représenté sur la figure 7 tandis-que la figure 8 donne des formes d'ondes de signaux obtenues dans différentes parties
dudit circuit.
Dans ces exemples, N et M sont des nombres entiers positifs qui sont liés par la relation N > M, et en outre K est le plus petit nombre entier positif qui est lié avec N et M par la relation suivante:
K > 2N/M
Dans la configuration de circuit de la figure 7, la séquence d'impulsions d'entrée ayant la forme d'onde a de la figure 8 et correspondant à la fréquence de répétition f. est appliquée à un multiplicateur de 2N fois la fréquen ce, in ce multiplicateur étant désigné par 27 et opérant comme décrit/ci-dessus:en référence aux figures 5 et 6; la sortie du multiplicateur 27 est reliée à une entrée d'un diviseur de fréquence /Vr28,qui est pourvu d'une entrée d'effacement
reçevant la séquence d'impulsions d'entrée a dans une condi-
tion o le nombre entier lé a été sélectionné de façon appro-
priée. La séquence d'impulsions d'entrée, indiquée par la
forme d'onde (a) sur la figure 8, et la fréquence d'impul-
sions divisée par. K, représentée par la forme d'onde (c) de la figure 8 et qui provient du diviseur 28,qui a reçu la séquence d'impulsions multipliée 2N fois, comme indiqué par la forme d'onde (b), en provenance du multiplicateur 27, sont appliquées ensemble à une porte OU 29 de façon à obtenir
à la sortie une séquence d'impulsions présentant un interval-
le entre impulsions qui correspond àuM-ième de l'intervalle de la séquence d'impulsions d'entrées (a),comme indiqué
par la forme d'onde (d) de la figure 8.
Par exemple, dans des conditions o M = 3 et N=5 pour obtenir la séquence d'impulsions de sortie ayant une fréquence de répétition correspondant au triple de la fréquence de répétition de la séquence d'impulsions d'entrée c'est-à-dire un intervalle entre impulsions correspondant au tiers de celui de la séquence d'impulsions d'entrée, comme indiqué par les formes d'ondes (a) à (d), on établit une relation telle que K = 11, en concordance avec l'équation définie ci-dessus, de manière que la fréquence de répétition
de sortie correspondant au triple de la fréquence de répéti-
tion d'entrée puisse être obtenue en utilisant le diviseur de fréquencePayK. En outre, il est à noter qu'en pratique on peut réduire la variation de phase périodique de la séquence d'impulsions multipliées, ce qui permet d'améliorer la précision en choisissant la valeur du nombre entier K en tenant compte de ce que le nombre entier N doit augmenter en correspondance à la relation N > M. En conséquence, il est possible d'obtenir la fréquence de répétition arbitrairement multipliée en tenant compte de la séquence
d'impulsions d'entrées comme mentionné ci-dessus.
Dans un autre exemple d'application du circuit à retard de valeur fixe conforme à la présente invention, on va maintenant décrire un discriminateur de différence de fréquence en référence aux figures 9 et 10, la figure 9 représentant un mode de réalisation dudit discriminateur tandis que la figure 10 représente des formes d'ondes de
signaux obtenus dans différentes parties dudit circuit.
Lorsque,dans le circuit à retard de valeur 112m conforme à la présente invention,la valeur fixe est choisie égale à 1/2 = 1, en donnant à m la valeur 0 dans 1/2My on obtient une séquence d'impulsions qui-est retardée d'un temps égal à l'intervalle avec l'impulsion immédiatement précédente dans la séquence d'impulsions d'entrée Sur cette
base,il est possible de réaliser un discriminateur de diffé-
rence de fréquence en utilisant un comparateur de phase
faisant intervenir la séquence d'impulsions d'entrées d'origi-
ne et la séquence d'impulsions résultante qui est retardée d'un temps égal à l'intervalle entre impulsions,en vue d'effectuer la discrimination- de la variation de la différence
de fréquence de répétition de la séquence d'impulsions d'en-
trées. Dans la configuration de circuit représentée sur la
figure 9,une séquence d'impulsions d'entrées,dont les inter-
valles varient successivement comme indiqué par la forme d'onde (a) de la figure l0,est appliquée à un diviseur de fréquence par N 30 faisant intervenir un nombre entier positif N. La sortie du diviseur de fréquence par N 30 est appliquée à un registre à décalage 31 qui intervient successivement en
réponse à la séquence d'impulsions d'entrée (a) qui est appli-
quée. Il en résulte que des sorties successives du registre à décalage 31 forment N séries de séquences d'intervalles entre impulsions,chaque séquence se composant d'intervalles entre impulsions pris de (N-l) en (N1) dans la séquence
d'impulsions d'entrée.
Par exemple,quand le nombre entier N est égal à trois,les sorties successives forment une première série
d'intervalles entre impulsions prises de deux en deux} c'est-
à-dire tl, t3,et ainsi de suite,une seconde série d'inter-
valles entre impulsions priseségalement de deux en deux, t2, t4 et ainsi de suite,et une troisième série d'intervalles entre impulsions prises de ceux en deux,t3,t5 et ainsi de suite,comme indiqué respectivement par les formes d'ondes (b), (c) et (d) sur la figure 10. Les sorties successives 1 à N du registre à décalage 31, comme indiqué successivement
par les formes d'ondes (b), (c) -
et (d) sont appliquées à un différenciateur 32,de façon à engendrer les impulsions différentielles pour les bords avant et les bords arrière des sorties successives 1 à N,comme
indiqué successivement par les formes d'ondes (e), (f)et (g).
Ces impulsions différentielles sont appliquées aux circuits à retard de valeur fixe 33,34,35,36 mentionnés ci-dessus et présentant la valeur fixe mentionnée ci-dessus et égale à l/2',o m peut prendre la valeur 0, en vue d'obtenir des impulsions différentielles retardées successivement
de temps égaux aux intervalles avec l'impulsion immédiate-
ment précédente,,comme indiqué successivement par les formes d'ondes (h), (i) et (j). Ces impulsions différentielles retardées sont appliquées à une porte OU 37, de manière à former une séquence d'impulsions différentielles retardées composite, mise en évidence par la forme d'onde (k) sur la
figure 10. Cette séquence d'impulsions différentielles retar-
dées composite (k) et la séquence d'impuisions d'entrées(a)
sont appliquées à un comparateur de phase 38, en vue d'obte-
nir un signal de sortie qui est le résultat de la discrimina-
tion de la relation de phase existant entre les séquences d'impulsions (k) et (a),corûme indiqué par la forme d'onde
Q. sur la figure 10.
En outre, comme le montrent les relations entre les formes d'ondes (a) et (e) à ( t), dans la comparaison entre deux intervalles d'impulsionr successivesde la séquence
d'impu].sions d'entrée (a), quand l'intervalle avec l'impul-
sion précédente est plus long que l'intervalle avec l'impulsion suivante, l'impulsion différentielle d'origine précède l'impulsion différentielle retardée et le signal de sortie est alors positif alors que, quand l'intervalle avec l'impulsion précédente est plus court que l'intervalle
avec l'impulsion suivante, l'impulsion différentielle re-
tardée précède l'impulsion différentielle d'origine
et le signal de sortie est par conséquent négatif. Il en ré-
sulte qu'il est possible de commander l'intervalle entre impulsions, c'est-à-dire la fréquence de répétition de la séquence d'impulsions d'entrée/ en réponse au signal de sortie obtenu dans la discrimination de différence de
fréquence décrite ci-dessus.
Conformément à la présente invention,on peut obtenir
la séquence d'impulsions retardées d'une valeur fixe indépen-
damment de la variation des intervalles entre impulsions dans la séquence d'impulsions d'entrée, de sorte qu'on peut établir le retard de valeur fixe d'une manière stable et fiable pour tenir compte de la grande plage de variation des intervalles entre impulsions de la séquence d'entrée. En outre,on peut traiter simplement des variations excessives d'intervalles
entre impulsions en utilisant,en parallèle,plusieurs combi -
naisons comprenant un compteur binaire,un circuit de ver-
rouillageet des portes OU exclusif, pour augmenter le nombre de chiffres du code binaire associé,en correspondance au cir-
cuit à retard de valeur fixe selon l'inventionet en outre
un générateur d'impulsions d'horloge de haute fréquence. Ega-
lement,puisque le traitement opérationnel de codes binaires est seulement utilisé dans le circuit à retard de valeur fixe
conforme à l'invention,il est possible d'obtenir une struc-
ture de circuit simple et de grande fiabilité en assurant sa
conversion numérique.
En plus de la reproduction d'horloge à partir d'un signal d'information numérique à l'aide du circuit à retard fixe conforme à l'invention,il est possible d'effectuer
d'une manière stable et sûre une reproduction d'horloge.
en utilisant un circuit numérique semblable,même lorsque la vitesse de reproduction du signal d'information numérique d'entrée varie excessivement. En outre,on peut tenir compte de la variation excessive de la vitesse de reproduction du
signal d'information numérique d'entrée en adjoignant simple-
ment à l'installation le circuit à retard de valeur fixe
conforme à l'invention.
Ainsi,conformément à la présente invention,on peut
effectuer la reproduction d'impulsions d'horloge d'une ma-
nière efficace et commode à partir du code de synchronisation-
utilisé pour l'édition du signal vidéo par un enregisteur VTR et également à partir du signal d'information numérique qui est reproduit à partir de l'enregistreur en même temps que la variation de la vitesse de bande. En outre,conformément à la présente invention, on peut effectuer aisément la multiplication de fréquence et la discrimination de différence de fréquence pour une séquence d'impulsions présentant des intervalles entre impulsions qui varient très fortement.

Claims (7)

-REVENDICATIONS-
1. Circuit à retard de valeur fixe, dans lequel
une séquence d'impulsions d'entrée comportant des inter-
valles entre impulsions variant dans le temps,est retardéaséquentiellement d'une valeur fixe correspondant à une fraction, définie par le rapport de 1 divisé
par une puissance entière de 2, d'un intervall] 'impul--
sion immédiatement précédente de la séquence, caractérisé
en ce qu'il comprend: -
-un compteur binaire (3) pour compter les impul-
sions d'horloge ayant un intervalle de répétition prédé-
terminé à chaque fois qu'un signal de remise à zéro lui est appliqué, -un circuit de verrouillage (4) pour verrouiller respectivement tous les chiffres-d'un nombre binaire représentant les impulsions d'horloge comptées par ledit
compteur binaire (3) successivement à partir de l'applica-
tion dudit signal de remise à zéro puis pour libérer respectivement tous les chiffres verrouillés du nombre binaire, en réponse à l'application d'un-signal de verrouillage, -un générateur d'impulsions de synchronisation (6) pour produire ledit signal de verrouillage, qui se compose d'une impulsion différentielle correspondant respectivement à chaque impulsion de ladite séquence d'impulsions d'entrée et pour former ledit signal de remise à zéro en retardant ladite impulsion différentielle d'une période plus courte que l'intervalle de répétition desdites impulsions d'horloge -une pluralité de portes OU exclusif (5-1, 5-2... 5-n). aux premières entrées respectives desquelles sont appliquées toutes les valeurs dudit nombre binaire représentant les impulsions d'horloge comptées par ledit compteur binaire (3) et aux secondes entrées respectives desquelles sont appliquées toutes les valeurs dudit nombre
binaire qui sont libérées par ledit circuit de verrouilla-
ge dans l'ordre, après que lesdites valeurs libérées dudit nombre binaire ont subi un décalage décroissant dudit nombre entier, en vue de produire à la sortie des portes OU respectives des signaux lorsque lesdites valeurs qui sont appliquées aux premières entrées respectives et lesdites valeurs décalées qui sont appliquées aux secondes entrées respectives coïncident l'une avec l'autre dans l'ordre, et -une porte NI(7) à laquelle sont appliqués les signaux respectifs de sortie des portes OU exclusif (5-1-5-2....5-n) de manière à obtenir à la sortie ladite séquence d'impulsions d'entrée après son retardement
d'une valeur fixe.
2. Circuit à retard d'une valeur fixe selon la revendication l, caractérisé en ce que ledit générateur d'impulsions de synchronisation (6) comprend -un registre à décalage (14) dans lequel ladite
impulsion différentielle provenant du générateur d'impul-
sions différentielles est décalé-euccessivement en réponse lui
aux impulsions d'horloge qui/sont appliquées auxdits in-
tervalles de répétition, et -deux portes OU exclusif (16,17) auxquelles
deux signaux successifs décalés sont respective-
ment appliqués successivement à partir dudit registre à décalage(14)de manière à produire successivement ledit signal de verrouillage et ledit signal de remise à zéro lorsque les deux signaux décalés successifs différent
l'un de l'autre.
3. Circuit de reproduction d'impulsions d'horloge pour reproduire une séquence d'impulsions d'horloge correspondant à ladite séquence d'impulsions d'entrée caractérisé en ce que ladite impulsion différentielle est successivement déclenchée par une impulsion de déclenchement, qui est formée par combinaison d'une première impulsion de sortie retardée d'une valeur fixe et provenant d'un premier circuit à retard de valeur fixe (2) selon la revendication 1, dans lequel ladite impulsion différentielle est retardée d'une première valeur fixe égale à 1/2m dudit intervalle avec l'impulsion immédiatement précédente, et une seconde impulsion de sortie retardée d'une valeur fixe et provenant d'un second circuit à retard de valeur fixe ( 12)
selon la revendication 1, dans lequel ladite impulsion dif-
férentielle est retardée d'une seconde valeur fixe de
(1-1/2) dudit intervallve8?'impulsion immédiatement précé-
dente, m et n étant des nombres entiers.
4. Circuit de reproduction d'impulsions d'horloge selon la revendication 3, caractérisé en ce que m et n
ont des valeurs égales.
5. Circuit pour multiplier 2N fois une fréquence, caractérisé en ce que la fréquence de répétition de la séquence d'impulsions est multipliée par 2, et en ce qu'il comprend une combinaison en séries de N étages pour multiplier deux fois une fréquence, un étage comprenant: -un circuit à retard de valeur 1/2 (19,21,23)
selon la revendication 1 pour retarder une séquence d'impul-
sions d'entrées respective de la valeur 1/2, -une porte OU (20, 22,24) reçevant ladite séquence d'impulsions d'entrée respective ainsi qu'une séquence d'impulsions retardées provenant dudit circuit à retard de valeur 1/2 (19,21,23) de façon à produire à sa sortie une séquence d'impulsions de sortie respective ayant une
fréquence de répétition correspondant au double de la fréquen-
ce de répétition de ladite séquence d'impulsions d'entrée respective.
6. Circuit pour multiplier M fois une fréquence dans lequel la fréquence de répétition de la séquence
d'impulsions est multipliée par un nombre entier M, carac-
térisé en ce qu'il comprend: -un circuit pour multiplier 2N fois une fréquence (27)selon la revendication 5,qui reçoit la séquence d'impulsions d'entrée avec la condition N >M, -un circuit pour diviser la fréquence par K (28), qui est remis à zéro par ladite séquence d'impulsions d'entrée et qui reçoit une séquence d'impulsions ayant une fréquence de répétition correspondant à un K-ième de la fréquence de répétition de ladite séquence d'impulsions d'entrée, ladite séquence d'impulsions provenant dudit circuit pour multiplier 2 fois une fréquence, à la condition que le plus petit nombre entier positif - satisfasse à la relation K 2N/M et -une porte OU (29)qui reçoit ladite fréquence d'impulsions d'entrée et une autre séquence d'impulsions provenant dudit circuit de division de fréquence par K(28) de façon à obtenir à sa sortie une séquence d'impulsions de sortie ayant une fréquence de répétition correspondant à M
fois la fréquence de répétition de ladite séquence d'impul-
sions d'entrée.
7. Discriminateur de différence de fréquence,dans lequel deux intervalles d'impulsions successifs de ladite séquence d'impulsions d'entrée sont comparés l'un avec l'autre,
de manière à discriminer la variation de fréquence de l'im-
pulsion suivante de ladite séquence d'entrée,caractérisé en ce qu'il comprend: -des moyens pour produire une séquence d'intervalles d'impulsions (30,31,32)pour former N séries de séquences successives d'intervalles d'impulsions de ladite séquence d'entrée,qui se composent successivement des intervalles pris de (N-1) en (N-1) entre des impulsions de la séquence d'entrée, -N circuitSà retard de valeur fixe (33,34,35,36) selon la revendication 1 pour retarder le bord avant et le bord arrière des intervalles d'impulsions desdites N séries de séquences successives respectivement de temps de retard de valeur fixe qui sont respectivement égaux aux intervalles avec l'impulsion précédente,
-une porte OU(37) pour former une séquence d'impul-
sions à bords retardés composite,qui se compose d'une combi-
naison d'impulsions à bords retardés provenant respectivement des N circuits à retard de valeur fixe (33,34,35,36), -un comparateur de phase (38) pour effectuer une comparaison de phase entre ladite séquence d'impulsions à bords retardés composite et ladite séquence d'impulsions d'entrée de façon à discriminer la phase de l'impulsion suivante
dans ladite séquence d'impulsions d'entrée.
FR8101514A 1980-01-29 1981-01-27 Circuit a retard de valeur fixe, applicable notamment a des multiplicateurs et des descriminateurs de frequences Granted FR2474796A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP834980A JPS56106421A (en) 1980-01-29 1980-01-29 Constant ratio delay circuit

Publications (2)

Publication Number Publication Date
FR2474796A1 true FR2474796A1 (fr) 1981-07-31
FR2474796B1 FR2474796B1 (fr) 1985-01-04

Family

ID=11690739

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8101514A Granted FR2474796A1 (fr) 1980-01-29 1981-01-27 Circuit a retard de valeur fixe, applicable notamment a des multiplicateurs et des descriminateurs de frequences

Country Status (5)

Country Link
US (1) US4400666A (fr)
JP (1) JPS56106421A (fr)
DE (2) DE3102782C2 (fr)
FR (1) FR2474796A1 (fr)
GB (1) GB2068156B (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5034226A (en) * 1987-02-20 1991-07-23 Beck Julius H Cosmetic product

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59225640A (ja) * 1983-06-06 1984-12-18 Nitsuko Ltd クロツク位相同期方式
US4672639A (en) * 1984-05-24 1987-06-09 Kabushiki Kaisha Toshiba Sampling clock pulse generator
US4825109A (en) * 1986-06-13 1989-04-25 American Home Products Corporation Digital delay circuit
US4814879A (en) * 1987-08-07 1989-03-21 Rca Licensing Corporation Signal phase alignment circuitry
JP2611034B2 (ja) * 1990-07-10 1997-05-21 三菱電機株式会社 遅延回路
DE4238374B4 (de) * 1992-11-13 2005-11-10 Robert Bosch Gmbh Verfahren zur Erzeugung eines Signals mit einer steuerbaren stabilen Frequenz
JP2590741Y2 (ja) * 1993-10-18 1999-02-17 株式会社アドバンテスト 半導体試験装置用タイミング発生器
US5744992A (en) * 1995-12-20 1998-04-28 Vlsi Technology, Inc. Digital phase shifter
WO2008135305A1 (fr) * 2007-05-08 2008-11-13 International Business Machines Corporation Procédé et appareil servant à une compensation du délai programmable et extensible pour des signaux de synchronisation en temps réel dans un système multiprocesseur avec une commande de fréquence individuelle

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3137818A (en) * 1961-12-27 1964-06-16 Ibm Signal generator with external start pulse phase control
FR1531117A (fr) * 1966-07-15 1968-06-28 Int Standard Electric Corp Déphaseur électronique bidirectionnel
FR2028341A1 (fr) * 1969-01-15 1970-10-09 Ibm
US3949313A (en) * 1973-11-27 1976-04-06 Tokyo Magnetic Printing Company Ltd. Demodulation system for digital information
DE2519722A1 (de) * 1975-05-02 1976-11-11 Licentia Gmbh Anordnung zum erzeugen eines vorimpulses zu jedem hauptimpuls einer impulsfolge

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL234515A (fr) * 1957-12-24
DE1219983B (de) * 1963-04-24 1966-06-30 Licentia Gmbh Schaltungsanordnung zur einstellbaren Verzoegerung eines Signals unter Verwendung eines Vorwaerts-Binaer-Zaehlers
US3697879A (en) * 1971-08-31 1972-10-10 Eltee Pulsitron On-off pulse time control
JPS4896914U (fr) * 1972-02-18 1973-11-17
DE2212911A1 (de) 1972-03-17 1973-09-27 Sauter August Gmbh Verfahren zur frequenzvervielfachung
JPS50129209A (fr) * 1974-04-01 1975-10-13
US4016495A (en) * 1974-06-03 1977-04-05 The Wurlitzer Company Electronic musical instrument using plural programmable divider circuits
US4011517A (en) * 1975-01-22 1977-03-08 Stromberg-Carlson Corporation Timer apparatus for incrementing timing code at variable clock rates
DE2520089A1 (de) * 1975-05-06 1976-11-18 Philips Patentverwaltung Schaltungsanordnung zur erzeugung aequidistanter von einem mechanischen taktgeber abgeleiteter elektrischer impulse
US4068179A (en) * 1976-05-17 1978-01-10 Design And Manufacturing Corporation Electronic cycle-select switching system
US4127823A (en) * 1977-02-23 1978-11-28 Frost R Jack Programmable controller
DE2928371C2 (de) * 1979-07-13 1982-07-01 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zur Synchronisation von Zeitperioden zur Behandlung von Meßsignalen

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3137818A (en) * 1961-12-27 1964-06-16 Ibm Signal generator with external start pulse phase control
FR1531117A (fr) * 1966-07-15 1968-06-28 Int Standard Electric Corp Déphaseur électronique bidirectionnel
FR2028341A1 (fr) * 1969-01-15 1970-10-09 Ibm
US3949313A (en) * 1973-11-27 1976-04-06 Tokyo Magnetic Printing Company Ltd. Demodulation system for digital information
DE2519722A1 (de) * 1975-05-02 1976-11-11 Licentia Gmbh Anordnung zum erzeugen eines vorimpulses zu jedem hauptimpuls einer impulsfolge

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 10, no. 7, décembre 1967, pages 913,914, New York (USA); *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5034226A (en) * 1987-02-20 1991-07-23 Beck Julius H Cosmetic product

Also Published As

Publication number Publication date
GB2068156A (en) 1981-08-05
US4400666A (en) 1983-08-23
GB2068156B (en) 1984-05-16
DE3102782C2 (de) 1983-10-27
DE3102782A1 (de) 1982-01-28
JPH036694B2 (fr) 1991-01-30
FR2474796B1 (fr) 1985-01-04
DE3152878C2 (de) 1985-07-04
JPS56106421A (en) 1981-08-24

Similar Documents

Publication Publication Date Title
FR2498032A1 (fr) Synchroniseur de bits pour signaux numeriques
Cessna et al. Phase noise and transient times for a binary quantized digital phase-locked loop in white Gaussian noise
EP0171789B1 (fr) Dispositifs de synchronisation de trame
FR2474796A1 (fr) Circuit a retard de valeur fixe, applicable notamment a des multiplicateurs et des descriminateurs de frequences
FR2484737A1 (fr) Circuit de mise en forme d'un signal numerique
US4313206A (en) Clock derivation circuit for double frequency encoded serial digital data
FR2540695A1 (fr) Detecteur numerique a vraisemblance maximale pour un systeme a reponse partielle en classe iv
EP0161177B1 (fr) Procédé et dispositif de récupération de mot de verrouillage de trame à bits répartis dans un signal numérique
FR2509890A1 (fr) Appareil de lecture de donnees pour la transmission de donnees
NL8301573A (nl) Inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie.
FR2499281A1 (fr) Procede et dispositif d'evaluation d'un systeme d'enregistrement
FR2583883A1 (fr) Dispositif et procede pour produire un facteur de merite de rapport signal a bruit pour des donnees en codage numerique
FR2615677A1 (fr) Circuit de boucle de verrouillage de phase numerique
EP0355919B1 (fr) Dispositif de sychronisation sur des paquets de données numériques et lecteur le comprenant
CH662668A5 (fr) Procede et appareil pour convertir des donnees digitales.
CH659555A5 (fr) Procede et dispositif de codage d'une information digitale codee sous forme binaire.
FR2635905A1 (fr) Procede et circuit de transmission de signaux de commande d'enregistrement
EP0211757B1 (fr) Procédé de modulation en bande de base d'un signal de données, appareil de modulation et appareil de démodulation correspondants
US20060109896A1 (en) Characterizing eye diagrams
JPH06326698A (ja) ディジタル信号を同期化する方法及び装置
JP2553680B2 (ja) デジタル信号処理回路
CN100520942C (zh) 二维光学记录的通道同步的方法和装置
FR2587498A1 (fr) Detecteur de phase et, ou bien, frequence numerique sur un large intervalle
KR0132483B1 (ko) 디지탈 자기기록재생시스템의 데이타 추출회로
FR2542535A1 (fr) Procede de transmission synchrone de donnees et systeme pour sa mise en oeuvre

Legal Events

Date Code Title Description
ST Notification of lapse