DE4421369C1 - Power amplifier control circuit - Google Patents

Power amplifier control circuit

Info

Publication number
DE4421369C1
DE4421369C1 DE19944421369 DE4421369A DE4421369C1 DE 4421369 C1 DE4421369 C1 DE 4421369C1 DE 19944421369 DE19944421369 DE 19944421369 DE 4421369 A DE4421369 A DE 4421369A DE 4421369 C1 DE4421369 C1 DE 4421369C1
Authority
DE
Germany
Prior art keywords
signal
logic
delay circuit
switch
power amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19944421369
Other languages
German (de)
Inventor
Franz Dipl Ing Ohms
Martin Dipl Ing Geiler
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
ANT Nachrichtentechnik GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ANT Nachrichtentechnik GmbH filed Critical ANT Nachrichtentechnik GmbH
Priority to DE19944421369 priority Critical patent/DE4421369C1/en
Application granted granted Critical
Publication of DE4421369C1 publication Critical patent/DE4421369C1/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/54Amplifiers using transit-time effect in tubes or semiconductor devices
    • H03F3/58Amplifiers using transit-time effect in tubes or semiconductor devices using travelling-wave tubes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/52Circuit arrangements for protecting such amplifiers
    • H03F1/54Circuit arrangements for protecting such amplifiers with tubes only
    • H03F1/544Protection of filaments

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

The control circuit receives a multi-function signal (MF), separated into an operating signal (HV-ON) and a protection signal (HE) for the power amplifier (V) by a logic circuit (I1,I2,FF,G1,G2) and delay circuits (VE,VZ). The operating signal and the protection signal are provided in dependence on the timing of a switch-in signal (TC-ON). Pref. a monoflop is used as a preset delay circuit (VE) with a controlled delay circuit (VZ) provided by a counter chain, the delay time shortened by selective bypass of part of the counter chain.

Description

Die Erfindung betrifft eine Steuerschaltung für einen Leistungsverstärker, insbesondere einen Wanderfeldröhrenverstärker.The invention relates to a control circuit for a Power amplifier, especially one Traveling wave tube amplifier.

Aus der DE 30 36 613 A1 ist eine Überwachungsschaltung für eine Wanderfeldröhre bekannt. Dort ist das Hochspannungsnetzgerät für die Leistungsröhre mit einer Überwachungsschaltung ausgerüstet, die beim Überschreiten von Strom- oder Spannungsgrenzwerten zu einer Schnellabschaltung der Stromversorgung führt.DE 30 36 613 A1 describes a monitoring circuit for a traveling wave tube known. There it is High voltage power supply for the power tube with one Monitoring circuit equipped when exceeded from current or voltage limits to one Rapid shutdown of the power supply leads.

Aus der DE 31 31 429 C2 ist es bekannt, bei einer Transistor-Leistungsschaltung bei Einschalten der Versorgungsspannung ein Zeitglied zu starten, wobei während des vorgegebenen Zeitintervalls des Zeitgliedes der Bezugswert für eine Strombegrenzung variiert wird.From DE 31 31 429 C2 it is known for a Transistor power circuit when the Supply voltage to start a timer, while during the predetermined time interval of the timer of Reference value for a current limitation is varied.

Aus der EP 306 585 B1 ist es an sich bekannt, aus einem Multifunktionssignal ein Schutzsignal zu generieren.It is known per se from EP 306 585 B1, from a Multi-function signal to generate a protection signal.

Aufgabe vorliegender Erfindung ist es, eine Steuerschaltung für einen Leistungsverstärker so auszubilden, daß dieser über ein Multifunktionssignal sicher betrieben werden kann und keine unerwünschten Betriebszustände auftreten. Diese Aufgabe wird durch die Merkmale des Patentanspruchs 1 gelöst. Die weiteren Patentansprüche zeigen vorteilhafte Ausbildungen auf. The object of the present invention is a control circuit to train for a power amplifier so that this can be operated safely via a multifunction signal and no undesirable operating conditions occur. These Object is achieved by the features of patent claim 1 solved. The other claims show advantageous Training on.  

Die Erfindung ermöglicht es, daß zwei Steuersignale, die zu einem Multifunktionssignal zusammengefaßt sind, über eine Logikschaltung wieder aufbereitet und voneinander getrennt werden können. So kann insbesondere ein Betriebssignal für die Vorheizzeit eines Wanderfeldröhrenverstärkers und ein Schutzsignal, z. B. für die Helix der Wanderfeldröhre, bei Überstrom aufbereitet werden. Die Steuerschaltung gemäß der Erfindung gestattet einen sicheren Betrieb des Leistungsverstärkers insbesondere für Satellitenanwendungen in Verbindung mit einem Einschaltsignal (Telecommand-Signal) für den Leistungsverstärker. In Abhängigkeit des Vorzustandes kann eine verkürzte Vorheizzeit eingestellt werden bei voll wirksamer "Helix-Protection".The invention enables two control signals to be added a multifunction signal are summarized, via a Logic circuit reprocessed and separated from each other can be. In particular, an operating signal for the preheating time of a traveling wave tube amplifier and a Protection signal, e.g. B. for the helix of the traveling wave tube, at Overcurrent can be processed. The control circuit according to the Invention allows safe operation of the Power amplifier especially for satellite applications in connection with a switch-on signal (telecommand signal) for the power amplifier. Depending on the Pre-state, a shortened preheating time can be set become with fully effective "Helix Protection".

Anhand der Zeichnung wird ein mögliches Ausführungsbeispiel der Erfindung nun näher erläutert.Based on the drawing, a possible embodiment the invention is now explained in more detail.

Das Multifunktionssignal MF, welches die beiden logischen Pegel 0 und 1 annehmen kann, wird der Steuerschaltung über den Eingang E1 zugeführt. Dieser Eingang E1 ist über den Inverter I1 mit dem UND-Gatter G1 verbunden. Der Eingang E2, über den ein Einschaltsignal, z. B. ein Telecommand-Impuls TC-ON, zuführbar ist, ist ebenfalls mit dem UND-Gatter G1 über eine voreingestellte Verzögerungsschaltung VE, z. B. in Form eines Monoflop mit einer Haltezeit von z. B. 1 sec, verbunden. Der Eingang E2 ist außerdem mit dem Eingang einer steuerbaren Verzögerungsschaltung VZ, hier in Form einer Zählerkette, verbunden. Aus dem Einschaltsignal TC-ON wird über die Zählerkette ein Betriebssignal HV-ON für einen angeschlossenen Leistungsverstärker V, z. B. einen Wanderfeldröhrenverstärker, erzeugt. Mit der Vorderflanke eines TC-ON Impulses wird die Zählerkette zurückgesetzt und mit der Rückflanke des TC-ON Impulses freigegeben. Im Normalfall beträgt die Verzögerungszeit der Zählerekette z. B. 209 sec; d. h. nach Ablauf dieser Zeit erscheint am Ausgang der Zählerkette ein Pegelwechsel von 0 auf 1, was der Generierung des Betriebssignals HV-ON entspricht. Der Ausgang des UND-Gatters G1 ist an den Eingang eines D-Flip-Flops FF angeschlossen. Der Q-Ausgang des Flip-Flops führt über einen Inverter I2, der gegebenenfalls entfallen kann, bei einer Realisierung in äquivalenter Logik, zu einem UND-Gatter G2. Dieses UND-Gatter G3 erhält außerdem das Ausgangssignal des Inverters I1. Wenn der Ausgang des UND-Gatters G2, der mit dem Steuereingang der Zählerkette verbunden ist, den logischen Pegel 1 führt, wird ein Teil der Zählerkette überbrückt und die Verzögerungszeit der Zählerkette VZ auf z. B. 5 sec verkürzt. Der -Ausgang des Flip-Flop FF führt zum Ausgang A1, der zur Abgabe eines Schutzsignals HE dient. Der logische Zustand 1 entspricht dem Zustand des Schutzsignals HE "enable". Der logische Zustand 0 hingegen entspricht dem Zustand Schutzsignal HE "disable". Der -Ausgang des Flip-Flop FF führt gegebenenfalls zu einem UND-Gatter G3, welches ein Signal von beispielsweise einem Helixüberströmeingang E3 mit dem Signal am -Ausgang verknüpft. Eine positive Flanke am Ausgang des Gatters G3 entspricht dem Betriebssignal HV-OFF (Abschalten der Stromversorgung der Wanderfeldröhre).The multifunction signal MF, which is the two logical Can assume levels 0 and 1, the control circuit via the input E1 supplied. This input E1 is via the Inverter I1 connected to the AND gate G1. The entrance E2, via which a switch-on signal, for. B. a telecommand pulse TC-ON, which can be fed, is also with the AND gate G1 via a preset delay circuit VE, e.g. B. in the form of a monoflop with a holding time of z. B. 1 sec, connected. The input E2 is also with the Input of a controllable delay circuit VZ, here in Form of a counter chain, connected. From the switch-on signal TC-ON becomes an operating signal for HV-ON via the counter chain a connected power amplifier V, e.g. B. one Traveling wave tube amplifier, generated. With the leading edge of a TC-ON pulse, the counter chain is reset and  released with the trailing edge of the TC-ON pulse. in the The delay time of the counter chain is normally z. B. 209 sec; d. H. after this time appears at the exit the counter chain a level change from 0 to 1, which the Generation of the operating signal HV-ON corresponds. Of the The output of the AND gate G1 is at the input of a D flip-flop FF connected. The Q output of the flip-flop leads via an inverter I2, which can be omitted if necessary, when implemented in equivalent logic, to an AND gate G2. This AND gate G3 also receives that Output signal of the inverter I1. If the exit of the AND gate G2, which with the control input of the counter chain connected, leads to logic level 1, becomes a part bridges the counter chain and the delay time of the Meter chain VZ on z. B. shortened 5 sec. The exit of the Flip-flop FF leads to output A1, which is used to deliver a Protection signal HE is used. The logical state corresponds to 1 the state of the protection signal HE "enable". The logical one State 0, on the other hand, corresponds to the state protection signal HE "disable". The -output of the flip-flop FF leads possibly to an AND gate G3, which has a signal of, for example, a helical overflow input E3 with the Signal connected to the output. A positive edge on The output of gate G3 corresponds to the operating signal HV-OFF (Switch off the power supply of the traveling wave tube).

Nimmt das Multifunktionssignal den logischen Pegel 1 an, während das Einschaltsignal TC-ON ebenfalls den logischen Pegel 1 annimmt, ist am Ausgang des Gatters G2 der logische Pegel 0 und die Zählerkette wird nicht teilweise überbrückt ("timer override"). Außerdem ist das Schutzsignal HE "enabled" (Helix protection). Nimmt das Multifunktionssignal den logischen Pegel 0 an, während TC-ON erscheint, ist nach der Verzögerungszeit der Verzögerungsschaltung VE, z. B. 1 sec, die "timer override" Funktion möglich und die "Helix protection" "enabled". Verstreichen demzufolge nach einem Einschaltimpuls TC-ON beispielsweise 2 sec, führt der Eingang E2 das logische Potential 0 und es kann für die Wanderfeldröhre eine verkürzte Vorheizzeit mit dem Ausgangssignal HV-ON eingestellt werden, während die "Helix protection" voll wirksam ist.If the multifunction signal assumes logic level 1, while the switch-on signal TC-ON also has logic level 1 assumes, the logic level is 0 and the counter chain is not partially bridged ("timer override "). In addition, the protection signal HE is" enabled " (Helix protection). The multifunction signal takes the logic level 0 on while TC-ON appears is after  the delay time of the Delay circuit VE, z. B. 1 sec, the "timer override "function possible and" helix protection " "enabled". Accordingly, elapse after one Switch-on pulse TC-ON, for example, 2 sec Input E2 has the logical potential 0 and it can be used for the Wanderfeldt tube a shorter preheating time with the Output signal HV-ON can be set while the "Helix protection "is fully effective.

Natürlich können anstelle der UND-Gatter und/oder der Inverter andere logische Gatter eingesetzt werden, die in ihrer Zusammensetzung die gleichen logischen Funktionen ausführen.Of course, instead of the AND gate and / or the Inverters other logic gates that are used in their composition the same logical functions To run.

Claims (5)

1. Steuerschaltung für einen Leistungsverstärker (V), insbesondere einen Wanderfeldröhrenverstärker, mit folgenden Merkmalen:
- einer Verknüpfungslogik (I1, I2, FF, G1, G2, G3) zur Aufbereitung eines logischen Multifunktionssignals (MF) derart, daß aus dem Multifunktionssignal (MF) und einem Einschaltsignal (TC-ON) ein Schutzsignal (HE) für den Leistungsverstärker (V) sowie ein Betriebssignal (HV-ON) in Abhängigkeit des zeitlichen Auftretens des Einschaltsignals (TC-ON) generierbar ist, wobei die Verknüpfungslogik (I1, I2, FF, G1, G₂, G3) mit einer steuerbaren Verzögerungsschaltung (VZ) und einer voreingestellten Verzögerungsschaltung (VE) derart beschaltet ist, daß folgende Steuerung des Leistungsverstärkers (V) aufgrund des der Verknüpfungslogik zugeführten Multifunktionssignals (MF) ausführbar ist:
- nimmt das Multifunktionssignal (MF) einen ersten Logikpegel (1) an, während dem der Verknüpfungslogik das durch die voreingestellte Verzögerungsschaltung verzögerte Einschaltsignal (TC-ON) zugeführt ist, wird aus dem Einschaltsignal (TC-ON) über die durch die steuerbare Verzögerungsschaltung (VZ) vorgegebene Verzögerung ein verzögertes Betriebssignal (HV-ON) für den Leistungsverstärker (V) generiert,
- nimmt das Multifunktionssignal (MF) einen zweiten Logikpegel (0) an, während dem der Verknüpfungslogik das durch die voreingestellte Verzögerungsschaltung verzögerte Einschaltsignal (TC-ON) zugeführt ist, wird die vorgegebene Verzögerung der steuerbaren Verzögerungsschaltung (VZ) verkürzt, so daß das Betriebssignal (HV-ON) für den Leistungsverstärker (V) früher erscheint und es wird das Schutzsignal (HE) für den Leistungsverstärker (V) aktiviert.
1. Control circuit for a power amplifier (V), in particular a traveling wave tube amplifier, with the following features:
- A logic logic (I1, I2, FF, G1, G2, G3) for processing a logical multifunction signal (MF) such that a protection signal (HE) for the power amplifier (HE) from the multifunction signal (MF) and a switch-on signal (TC-ON) V) and an operating signal (HV-ON) depending on the time of occurrence of the switch-on signal (TC-ON) can be generated, the logic logic (I1, I2, FF, G1, G₂, G3) with a controllable delay circuit (VZ) and one preset delay circuit (VE) is connected in such a way that the following control of the power amplifier (V) can be carried out on the basis of the multifunction signal (MF) supplied to the logic logic:
- The multifunction signal (MF) assumes a first logic level (1), during which the switching logic is supplied with the switch-on signal (TC-ON) delayed by the preset delay circuit, is switched from the switch-on signal (TC-ON) via the controllable delay circuit ( VZ) predetermined delay generates a delayed operating signal (HV-ON) for the power amplifier (V),
- The multifunction signal (MF) assumes a second logic level (0), during which the logic logic is supplied with the switch-on signal delayed by the preset delay circuit (TC-ON), the predetermined delay of the controllable delay circuit (VZ) is shortened, so that the operating signal (HV-ON) for the power amplifier (V) appears earlier and the protection signal (HE) for the power amplifier (V) is activated.
2. Steuerschaltung nach Anspruch 1, dadurch gekennzeichnet, daß die voreingestellte Verzögerungsschaltung (VE) ein Monoflop ist.2. Control circuit according to claim 1, characterized in that that the preset delay circuit (VE) Is monoflop. 3. Steuerschaltung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die steuerbare Verzögerungsschaltung (VZ) aus einer Zählerkette besteht, deren Verzögerung durch Überbrücken eines Teiles der Zählerkette verkürzbar ist.3. Control circuit according to claim 1 or 2, characterized characterized in that the controllable delay circuit (VZ) consists of a counter chain, the delay by Bridging a part of the meter chain can be shortened. 4. Steuerschaltung nach Anspruch 3, dadurch gekennzeichnet, daß die Zählerkette über eine Flanke des Einschaltsignals (TC-ON) rücksetzbar ist.4. Control circuit according to claim 3, characterized in that that the counter chain via an edge of the switch-on signal (TC-ON) can be reset. 5. Steuerschaltung nach einem der Ansprüche 1 bis 4, gekennzeichnet durch folgende Ausbildung:
- ein erstes UND-Gatter (G1) ist einerseits über einen ersten Inverter (I1) mit dem Eingang (E1) für das Multifunktionssignal (MF) und andererseits über die voreingestellte Verzögerungsschaltung (VE) mit dem Eingang (E2) für das Einschaltsignal (TC-ON) verbunden,- ein Flip-Flop (FF) ist eingangsseitig an den Ausgang des ersten UND-Gatters (G1) angeschlossen, mit seinem ersten Ausgang () zum Ausgang (A1) für das Schutzsignal (HE) geführt und mit seinem zweiten Ausgang (Q) über einen zweiten Inverter (I2) mit einem zweiten UND-Gatter (G2) verbunden,
- das zweite UND-Gatter (G2) ist außerdem an den Ausgang des ersten Inverters (I1) angeschlossen,
- der Ausgang des zweiten UND-Gatters (G2) ist mit dem Steuereingang der steuerbaren Verzögerungsschaltung (VZ) verbunden,
- die steuerbare Verzögerungsschaltung (VZ) ist eingangsseitig mit dem Eingang (E2) für das Einschaltsignal (TC-ON) verbunden.
5. Control circuit according to one of claims 1 to 4, characterized by the following training:
- A first AND gate (G1) is on the one hand via a first inverter (I1) with the input (E1) for the multifunction signal (MF) and on the other hand via the preset delay circuit (VE) with the input (E2) for the switch-on signal (TC -ON) connected, - a flip-flop (FF) is connected on the input side to the output of the first AND gate (G1), its first output () leads to the output (A1) for the protection signal (HE) and its second Output (Q) connected to a second AND gate (G2) via a second inverter (I2),
the second AND gate (G2) is also connected to the output of the first inverter (I1),
- The output of the second AND gate (G2) is connected to the control input of the controllable delay circuit (VZ),
- The controllable delay circuit (VZ) is connected on the input side to the input (E2) for the switch-on signal (TC-ON).
DE19944421369 1994-06-18 1994-06-18 Power amplifier control circuit Expired - Fee Related DE4421369C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19944421369 DE4421369C1 (en) 1994-06-18 1994-06-18 Power amplifier control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19944421369 DE4421369C1 (en) 1994-06-18 1994-06-18 Power amplifier control circuit

Publications (1)

Publication Number Publication Date
DE4421369C1 true DE4421369C1 (en) 1996-01-11

Family

ID=6520930

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19944421369 Expired - Fee Related DE4421369C1 (en) 1994-06-18 1994-06-18 Power amplifier control circuit

Country Status (1)

Country Link
DE (1) DE4421369C1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3036613A1 (en) * 1980-09-29 1982-04-22 Siemens AG, 1000 Berlin und 8000 München Pulse monitoring circuit for travelling wave tube - samples each pulse edge to disconnect tube to prevent multiple impact damage
DE3411900A1 (en) * 1982-11-09 1985-10-10 Telefonaktiebolaget L M Ericsson, Stockholm Monitoring device for integrated driver amplifiers
DE3131429C2 (en) * 1981-08-07 1986-03-20 ANT Nachrichtentechnik GmbH, 7150 Backnang Transistor power circuit
EP0306585B1 (en) * 1987-09-10 1992-07-22 International Business Machines Corporation Data transmission system with a digital alarm facility

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3036613A1 (en) * 1980-09-29 1982-04-22 Siemens AG, 1000 Berlin und 8000 München Pulse monitoring circuit for travelling wave tube - samples each pulse edge to disconnect tube to prevent multiple impact damage
DE3131429C2 (en) * 1981-08-07 1986-03-20 ANT Nachrichtentechnik GmbH, 7150 Backnang Transistor power circuit
DE3411900A1 (en) * 1982-11-09 1985-10-10 Telefonaktiebolaget L M Ericsson, Stockholm Monitoring device for integrated driver amplifiers
EP0306585B1 (en) * 1987-09-10 1992-07-22 International Business Machines Corporation Data transmission system with a digital alarm facility

Similar Documents

Publication Publication Date Title
DE3327260C2 (en) Schmitt trigger
EP0140188B1 (en) C-mos inverter
EP0508171B1 (en) Switching mode power output stage for inductive loads
DE3803259C2 (en)
DE3926178A1 (en) WAKE-UP CIRCUIT FOR A MICROPROCESSOR
DE102004050464B4 (en) output circuit
DE4421369C1 (en) Power amplifier control circuit
DE3147731C2 (en) Digital current control circuit
DE19920625A1 (en) Protection circuit for a switch and switching power supply
DE4020187C2 (en)
DE19702303A1 (en) Circuit arrangement for generating an output signal
DE3048249A1 (en) CIRCUIT ARRANGEMENT FOR SHORT CIRCUIT AND OVERLOAD PROTECTION OF A POWER CIRCUIT
DE19736356C2 (en) Short circuit protection circuit
DE3604716C2 (en)
DE3321450C2 (en) Timer-controlled system with several audio components
DE19750958C2 (en) Circuit arrangement for the manual or automatic control of at least one release path
DE4200680A1 (en) DRIVER CIRCUIT
DE3636154A1 (en) IMPROVED DELAY CIRCUIT FOR INVERTER
DE3600826A1 (en) Comparator of the chopper type
EP0822661A2 (en) Drive circuit for a field effect controlled power semiconductor device
DE4415940B4 (en) Device and method for safety control with analog power output
DE3517556A1 (en) Static invertor
DE4100790A1 (en) Monitoring power transistor made conductive by rectangular signal - setting memory element into state indicating defect according to voltage level during time window
DE2242415C2 (en) Circuit arrangement for protecting an inverter
EP0067464B1 (en) Dynamic synchronous binary counter with identical structure of the stages

Legal Events

Date Code Title Description
8100 Publication of the examined application without publication of unexamined application
D1 Grant (no unexamined application published) patent law 81
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: ROBERT BOSCH GMBH, 70469 STUTTGART, DE

8339 Ceased/non-payment of the annual fee