DE2858826C2 - Receiver tuner permitting channel searching - Google Patents

Receiver tuner permitting channel searching

Info

Publication number
DE2858826C2
DE2858826C2 DE2858826A DE2858826A DE2858826C2 DE 2858826 C2 DE2858826 C2 DE 2858826C2 DE 2858826 A DE2858826 A DE 2858826A DE 2858826 A DE2858826 A DE 2858826A DE 2858826 C2 DE2858826 C2 DE 2858826C2
Authority
DE
Germany
Prior art keywords
devices
register
circuit arrangement
arrangement according
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE2858826A
Other languages
German (de)
Inventor
Pietro Belisomi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sisvel SpA
Original Assignee
Sisvel SpA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from IT69950/77A external-priority patent/IT1091632B/en
Application filed by Sisvel SpA filed Critical Sisvel SpA
Application granted granted Critical
Publication of DE2858826C2 publication Critical patent/DE2858826C2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J5/00Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner
    • H03J5/02Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner with variable tuning element having a number of predetermined settings and adjustable to a desired one of these settings
    • H03J5/0245Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form
    • H03J5/0272Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0041Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers
    • H03J1/005Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor for frequency synthesis with counters or frequency dividers in a loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J5/00Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner
    • H03J5/02Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner with variable tuning element having a number of predetermined settings and adjustable to a desired one of these settings
    • H03J5/0245Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form
    • H03J5/0272Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer
    • H03J5/0281Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being used to preset a counter or a frequency divider in a phase locked loop, e.g. frequency synthesizer the digital values being held in an auxiliary non erasable memory
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/04Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
    • H03J7/06Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using counters or frequency dividers
    • H03J7/065Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using counters or frequency dividers the counter or frequency divider being used in a phase locked loop

Abstract

The TV tuner has an oscillator whose frequency is controlled by a binary number N applied to a control loop from a processing circuit to which coded data are applied. The control loop has frequency dividers delivering a first signal which is a function of the number N. The first signal is compared with a reference signal for delivering a third signal used for tuning.Digital data allocated to the channels is stored. Devices automatically or by hand scan the store step-by-step. Signal generators are used to derive the number N from the stored data. The processing circuit generates a first series of N numbers depending on a first coded input signal, the numbers corresponding to all receivable according to a given standard channels. It is switched forward by one step on reception of a second coded input signal

Description

Die Erfindung bezieht sich auf eine Schaltungsanordnung gemäß dem Oberbegriff des Patentanspruchs 1. Eine derartige Schaltungsanordnung ist aus der US- Zeitschrift "Electronics", 1977, September, Seiten 46 bis 48 und 50 bekannt.The invention relates to a circuit arrangement according to the preamble of claim 1. Such a circuit arrangement is from the US Magazine "Electronics", 1977, September, pages 46 to 48 and 50 known.

Bei einem bekannten Fernsehsignalempfänger mit PLL-Abstimmsystem (US-Z "Electronics" a.a.O.) ist eine Feinabstimmung (fine tuning) vorgesehen, um die normgemäßen Empfangsfrequenzen im Sinne einer Verstimmung von Hand ändern zu können. Eine solche Feinabstimmung ist beispielsweise erforderlich bei Empfang über eine Gemeinschaftsantennenanlage. Die Lastimpedanz solcher Anlagen ist abhängig von der Anzahl der momentan eingeschalteten Fernseh­ signalempfänger und ändert sich daher ständig, was entsprechende Änderungen der Empfangsfrequenzen zur Folge hat. Ferner werden bei Gemeinschafts­ antennenanlagen die Frequenzbänder in einen anderen Frequenzbereich umge­ setzt, wofür oftmals, insbesondere bei älteren Anlagen, kein frequenzstabiler Quarzoszillator verwendet wird. Infolge der Temperabhängigkeit der einge­ setzten Oszillatoren kommt es ebenfalls zu Variationen der Empfangsfrequenzen. Ein weiterer Grund für die Notwendigkeit einer Feinabstimmung liegt in tages­ zeitlich bedingten Änderungen der Wellenausbreitung.In a known television signal receiver with a PLL tuning system (US-Z "Electronics" a.a.O.) a fine tuning is provided to the Standard receive frequencies in the sense of a detuning by hand to be able to change. Such fine tuning is required, for example, at Reception via a community antenna system. The load impedance of such Systems depends on the number of TVs currently switched on signal receiver and therefore changes constantly, what corresponding changes which results in reception frequencies. Furthermore, at community antenna systems the frequency bands in a different frequency range sets, for which often, especially in older systems, no frequency stable Quartz oscillator is used. Due to the temper dependence of the set oscillators, there are also variations in the receive frequencies. Another reason for the need for fine-tuning is daily temporal changes in wave propagation.

Es hat sich indessen gezeigt, daß der Teletext-Empfang sehr kritisch auf Verstimmungen der normgemäßen Empfangsfrequenzen reagiert, und zwar selbst dann, wenn Bild und Ton akzeptabel sind. Der Grund hierfür liegt darin, daß die digitalen Teletext-Signale nur einen Parity-Fehlerschutz haben, der schon bei einer relativ geringen Degradation überlastet ist, mit der Folge, daß der digitale Empfang schlagartig abbricht. Demgegenüber verschlechtern sich die analogen Bild- und Tonsignale kontinuierlich, ohne daß der Empfang abrupt abbricht. Ein weiterer Nachteil der Feinabstimmung zeigt sich während eines automatischen "Feinrastersuchlaufs", wie er beispielsweise aus der Zeitschrift "Funk-Technik", 1977, Nr. 16, F & E, Seiten 270, 272, 281, 282 und 284 bekannt ist. Um Sender, deren Frequenz nicht der CCIR-Norm entspricht, empfangen zu können, wird bei diesem automatischen Suchlauf die Rasterfrequenz schrittweise nach beiden Seiten bis an die Kanalgrenze verschoben. Wird dabei kein Sender gefunden, springt nach vorherigem Suchlaufbefehl das Abstimmsystem auf die nächste Kanalfrequenz. Bei zuvor durchgeführter Feinabstimmung können nicht­ normgemäße Empfangsfrequenzen in eine Frequenzlage verschoben werden, auf welcher der Suchlauf anhält. Bei einer Änderung der Feinabstimmung ist der Empfang eines auf diese Weise eingestellten Senders verschlechtert oder gestört. Schließlich gibt es Fernsehsignalempfänger, welche eine erfolgte Feinabstimmung speichern und bei erneuter Kanalwahl automatisch wieder vornehmen. Um dem Benutzer eine Möglichkeit zur raschen Rücksetzung seines Empfängers in den normgemäßen Zustand zu ermöglichen, gibt es an vielen Fernsteuerungen eine sogenannte "Oma"-Taste. Allerdings werden bei Betätigen der "Oma"-Taste nicht nur die Verstimmungen beseitigt, sondern auch alle anderen Betriebsparameter, wie Helligkeit, Farbsättigung und Lautstärke, auf die werksseitig eingestellten Werte zurückgestellt. Das Betätigen der "Oma"-Taste setzt jedoch voraus, daß der Benutzer weiß, daß eine Verstimmung durch Feinabstimmung stattgefunden hat. Bei mehreren Benutzern eines Fernsehsignalempfängers, z. B. in einer Familie, ist diese Kenntnis oftmals nicht vorhanden, so daß sich diejenigen Benutzer über einen plötzlichen schlechten Empfang wundern, die von der vorgenommenen Feinabstimmung keine Kenntnis haben.However, it has been shown that teletext reception is very critical Detuning of the standard reception frequencies reacts, and even when the picture and sound are acceptable. The reason for this is that the digital teletext signals only have parity error protection, which is already a relatively small degradation is overloaded, with the result that the digital The reception suddenly stops. In contrast, the analogue deteriorate Image and sound signals continuously without the reception abruptly interrupting. On Another disadvantage of fine-tuning shows up during an automatic  "Fine grid search", such as that from the magazine "Funk-Technik", 1977, No. 16, R & D, pages 270, 272, 281, 282 and 284. Around To be able to receive stations whose frequency does not comply with the CCIR standard, the raster frequency is gradually increased in this automatic search on both sides up to the channel boundary. If there is no transmitter found, the voting system jumps to the after a search command next channel frequency. If you previously fine-tuned, you cannot standard receiving frequencies are shifted to a frequency position which the search stops. If there is a change in fine tuning, the Reception of a station tuned in this way deteriorates or is disturbed. Finally, there are television signal receivers that have been fine-tuned save and carry out again automatically when the channel is selected again. To that User a way to quickly reset his recipient in the Many remote controls have one to enable the standard state so-called "grandma" button. However, pressing the "Grandma" button does not only removes the upset, but also all other operating parameters, such as brightness, color saturation and volume, to the factory settings Deferred values. However, pressing the "Grandma" key requires that the user knows that detuning has occurred through fine tuning Has. With multiple users of a television signal receiver, e.g. B. in one Family, this knowledge is often not available, so that they are Users are surprised by a sudden bad reception caused by the carried out fine tuning have no knowledge.

Aus der Zeitschrift "Electronic World", April 1968, S. 34-36, 64-67 und Dezember 1967, S. 16 ist eine Abstimmhilfe für Fernsehsignalempfänger bekannt, bei welcher zwei vertikale Balken auf dem Bildschirm dargestellt werden, von denen der eine Balken feststehend ist und der andere Balken durch Änderung der Abstimmung über den Bildschirm verschiebbar ist. Nach erfolgter Wahl eines Fernsehkanals zeigt die Ablage des verschiebbaren Balkens von dem feststehenden Balken die relative Größe einer Fehlabstimmung an. From the magazine "Electronic World", April 1968, pp. 34-36, 64-67 and December 1967, p. 16 is a tuning aid for television signal receivers known, where two vertical bars are shown on the screen of which one bar is fixed and the other bar is through Change the vote on the screen is slidable. After done Choosing a TV channel shows the filing of the sliding bar from the fixed bars indicate the relative size of a mismatch.  

Durch manuelles Nachstimmen lassen sich beide Balken zur Deckung bringen, womit eine optimale Abstimmung erreicht ist. Bei der angezeigten Fehlabstimmung handelt es sich indessen um eine unerwünschte Abweichung von der gewählten Kanalfrequenz infolge der damaligen Ungenauigkeiten der Oszillatoren in den Fernsehtunern. Seit der Einführung von frequenzgenauen Quarzoszillatoren sind derartige Fehlabstimmungsanzeigen überflüssig geworden. Dem Benutzer signalisiert die bekannte Anzeige lediglich, die bei der Kanalwahl aufgetretene Fehlabstimmung zu beseitigen, indem so lange die Abstimmung verändert wird, bis beide Balken deckungsgleich sind. Eine feste, gewollte Fehlabstimmung läßt sich bei den damaligen Fernsehsignalempfängern ohnehin nicht einstellen. Selbst wenn man die technisch überholte Fehlabstimmungs­ anzeige bei modernen Fernsehsignalempfängern mit Quarzoszillatoren einsetzen würde, wäre diese Maßnahme wenig sinnvoll, da sich aus der angezeigten Ablage des verschiebbaren Balkens von dem feststehenden Balken keine numerische und damit reproduzierbare Angabe über die absolute Größe der Fehlabstimmung entnehmen läßt.By manual re-tuning, both bars can be made to coincide, with which an optimal coordination is achieved. At the displayed Mismatch, however, is an undesirable deviation from the selected channel frequency due to the inaccuracies of the time Oscillators in the TV tuners. Since the introduction of frequency-accurate Quartz oscillators have become obsolete. The known signal only signals to the user when the channel is selected Eliminate mismatch that has occurred by keeping the vote as long is changed until both bars are congruent. A firm, wanted Mismatch can be seen with the television signal receivers at the time anyway do not adjust. Even if you have the technically outdated mis-vote Use the display in modern television signal receivers with quartz oscillators would, this measure would make little sense, since the displayed filing of the sliding bar from the fixed bar no numerical and reproducible information about the absolute size of the misalignment can be removed.

Die Aufgabe der Erfindung besteht demgegenüber darin, jeden Benutzer des Fernsehsignalempfängers über das exakte Ausmaß einer vorgenommenen Feinabstimmung zu informieren, um insbesondere bei automatischem Sendersuchlauf eine zuverlässige Einstellung nicht-normgemäßer Frequenzen zu gewährleisten.In contrast, the object of the invention is to provide every user of the TV signal receiver on the exact extent of a made To inform fine-tuning, especially with automatic Station search a reliable setting of non-standard frequencies guarantee.

Diese Aufgabe wird erfindungsgemäß durch die kennzeichnenden Merkmale des Patentanspruchs 1 gelöst.This object is achieved by the characterizing features of Claim 1 solved.

Vorteilhafte Ausgestaltungen und Weiterbildungen der erfindungsgemäßen Schaltungsanordnung ergeben sich aus den Unteransprüchen.Advantageous refinements and developments of the invention Circuit arrangement result from the subclaims.

Die Erfindung beruht auf der Überlegung, durch den Mikroprozessor der Abstimmschaltung eine quantifizierbare Angabe über die Größe der manuell vorgenommenen Feinabstimmung auf einer Anzeigeeinrichtung sichtbar zu machen. Insbesondere vor einem Suchlaufbefehl für einen automatischen Sendersuchlauf, bei dem alle Empfangsfrequenzen in Frequenzschritten abgesucht werden, die einem Bruchteil des Abstandes zweier Nachbarkanäle entsprechen, kann der Benutzer aufgrund der Anzeige die Feinabstimmung entsprechend korrigieren.The invention is based on the consideration by the microprocessor Tuning circuit a quantifiable indication of the size of the manual fine tuning made visible on a display device do. Especially before a search command for an automatic Channel search, in which all reception frequencies are searched in frequency steps that correspond to a fraction of the distance between two adjacent channels,  the user can fine-tune accordingly based on the display correct.

Die Erfindung wird im folgenden an Hand eines in den Zeichnungen dargestellten Ausführungsbeispiels näher erläutert. Es zeigt:The invention is illustrated below with reference to one in the drawings Embodiment explained in more detail. It shows:

Fig. 1 ein Blockschaltbild der erfindungsgemäßen Schaltungs­ anordnung zur Abstimmung eines Fernsehsignal­ empfängers; Fig. 1 is a block diagram of the circuit arrangement according to the invention for tuning a television signal receiver;

Fig. 2 ein Blockschaltbild von Einzelheiten der Schaltungs­ anordnung gemäß Fig. 1 und Fig. 2 is a block diagram of details of the circuit arrangement of FIG. 1 and

Fig. 3 bis 10 Flußdiagramme der wesentlichen Funktionen der Schaltungsanordnung gemäß Fig. 1 und 2. Fig. 3 to 10 are flowcharts of the essential functions of the circuit arrangement of FIG. 1 and 2.

Im einzelnen zeigt Fig. 1 der Zeichnung eine Empfängerantenne 1 , die mit einem unter Verwendung von Kapazitätsdioden aufgebauten Tuner 2 verbunden ist, an dessen Aus­ gang ein auf eine Zwischenfrequenz IF umgesetztes Ausgangssignal zur Verfügung steht.In particular, FIG. 1 shows the drawing, a receiver antenna 1 is connected to an constructed using varactor diodes tuner 2, at the transition from a converted to an intermediate frequency IF output signal is available.

Der Tuner 2 ist in bekannter Weise aufgebaut und besteht im wesentlichen aus einer selektiven Verstärkerstufe, einer Mischstufe und einer internen Oszillatorschaltung. Einer der Ausgänge der internen Oszillatorschaltung ist mit einer ersten Frequenzteilerschaltung verbunden, die durch eine feste Zahl N1 teilt und nachstehend als erster Teiler 3 bezeich­ net wird. Der erste Teiler besitzt einen Ausgang, der mit dem Signaleingang eines zweiten Teilers 4 als Frequenz-Zähleinrichtung verbunden ist, welcher in Abhängigkeit von 12-bit- Befehlen durch eine veränderliche Zahl N teilt, wobei diese Zahl N jede Zahl zwischen 1 und 2¹² sein kann. Der Ausgang des zweiten Teilers 4 ist mit dem ersten Eingang einer Phasen-Frequenz-Komparatorschaltung 5 verbunden, deren zweitem Eingang über einen dritten Teiler 7 ein Bezugssignal zugeführt wird, welches von einem Quarzgenerator 6 erzeugt wird. Der Ausgang der Komparatorschaltung 5 ist über eine Verstärker- und Filter­ schaltung 8 mit dem Steuereingang für die Kapazitätsdiodenspannung des Tuners 2 verbunden.The tuner 2 is constructed in a known manner and consists essentially of a selective amplifier stage, a mixer stage and an internal oscillator circuit. One of the outputs of the internal oscillator circuit is connected to a first frequency divider circuit which divides by a fixed number N1 and is referred to below as the first divider 3 . The first divider has an output which is connected to the signal input of a second divider 4 as a frequency counter, which divides by a variable number N as a function of 12-bit instructions, this number N being any number between 1 and 2 12 . The output of the second divider 4 is connected to the first input of a phase-frequency comparator circuit 5 , the second input of which is supplied via a third divider 7 with a reference signal which is generated by a quartz generator 6 . The output of the comparator circuit 5 is connected via an amplifier and filter circuit 8 to the control input for the capacitance diode voltage of the tuner 2 .

Eine Steuereinheit 10 ist mit einer Anzahl von Eingängen einer Verarbeitungseinheit 11 verbunden. Eine Gruppe von Ein/Ausgabe-Anschlüssen der Verarbeitungseinheit 11 ist mit einer Speicherschaltung 12 verbunden, während eine erste Gruppe von Ausgabeanschlüs­ sen der Verarbeitungseinheit 11 mit einem Anzeigesystem 9 und eine zweite Gruppe von zwölf Ausgangsanschlüssen mit den Programmiereingängen des zweiten Teilers 4 verbunden ist. Zwei weitere Ausgabeanschlüsse U + B sind mit entsprechenden Steuer­ eingängen des Tuners 2 verbunden.A control unit 10 is connected to a number of inputs of a processing unit 11 . A group of input / output terminals of the processing unit 11 is connected to a memory circuit 12, during a first group of Ausgabeanschlüs sen the processing unit 11 is connected to a display system 9, a second group and of twelve output terminals to the programming inputs of the second divider. 4 Two further output connections U + B are connected to corresponding control inputs of tuner 2 .

Die Funktion der Schaltung gemäß Fig. 1 soll nachstehend anhand der Fig. 2 näher erläutert werden, wo die Schaltungen 9, 10, 11 und 12 detaillierter dargestellt sind.The function of the circuit according to FIG. 1 will be explained in more detail below with reference to FIG. 2, where the circuits 9 , 10 , 11 and 12 are shown in more detail.

Wie Fig. 2 zeigt, ist die Steuereinheit 10 ein Tastenfeld mit zehn Zifferntasten (0 bis 9), mit sechs Hilfstasten I, D, M, R₁, R₂ und R₃ sowie mit weiteren zusätzlichen Steuertasten von denen zwei mit "+" bzw. "-" bezeichnet sind. Darüberhinaus sind weitere Tasten vorhanden, die in der Zeichnung nicht ge­ zeigt sind, beispielsweise ein Ein/Aus-Schalter, eine Still- Taste zur zeitweiligen Unterbrechung der akustischen Wiedergabe, eine Datenanzeigetaste usw.As shown in Fig. 2, the control unit 10 is a keypad with ten numeric keys (0 to 9), with six auxiliary keys I, D, M, R₁, R₂ and R₃ as well as with additional control keys, two of which with "+" or " - "are designated. In addition, there are other buttons that are not shown in the drawing, for example an on / off switch, a silent button for temporarily interrupting the acoustic playback, a data display button, etc.

Das Anzeigesystem 9 umfaßt vier alphanumerische Leuchtdioden­ anzeigen, während die Verarbeitungseinheit 11 zwei 8-bit-Aus­ gangskreise PA und PB aufweist. Die acht Ausgänge des ersten Ausgangskreises und vier Ausgänge des zweiten Ausgangskreises bilden gemeinsam das Programmiersignal für den zweiten Teiler 4, während über zwei weitere Ausgänge des zweiten Ausgangskreises PB dem Tuner 2 die Bandwechselsignale U und B zugeführt werden.The display system 9 comprises four alphanumeric LEDs, while the processing unit 11 has two 8-bit output circuits PA and PB. The eight outputs of the first output circuit and four outputs of the second output circuit together form the programming signal for the second divider 4 , while the band change signals U and B are fed to the tuner 2 via two further outputs of the second output circuit PB.

Die Speicherschaltung 12 ist für die Speicherung von 8-bit- Worten bzw. -bytes bestimmt und besteht aus drei Blöcken RAM1, RAM2 und ROM.The memory circuit 12 is intended for the storage of 8-bit words or bytes and consists of three blocks RAM1, RAM2 and ROM.

Der erste Block RAM1 ist ein Lese-Schreib-Speicher mit dauer­ hafter Informationsspeicherung, welcher Register K0 bis K9, S0 bis S9, RA und RB aufweist. Der zweite Block RAM2 ist ein Lese-Schreib-Speicher mit den Registern MO, K, S, C, F, RX, INT und T.The first block RAM1 is a read-write memory with permanent information storage, which registers K0 to K9,  S0 to S9, RA and RB has. The second block RAM2 is on Read-write memory with the registers MO, K, S, C, F, RX, INT and T.

Der dritte Block ROM ist ein reiner Lesespeicher, welcher als Programmspeicher dient und in codierter Form die Folge der grundlegenden logischen Funktionen enthält, die von der Ver­ arbeitungseinheit 11 auszuführen sind.The third block ROM is a read-only memory, which serves as a program memory and contains, in coded form, the sequence of the basic logic functions to be carried out by the processing unit 11 .

Die Schaltung arbeitet wie folgt:
Die Schaltkreise 3, 4, 5 und 8 bilden zusammen mit dem die Kapazitätsdioden enthaltenden, internen, spannungsgesteuerten Oszillator des Tuners 2 eine phasenstarre Schleife, die durch das Bezugssignal gesteuert wird, welches von dem Quarzgenerator 6 erzeugt wird und welches in bekannter Weise von dem dritten Teiler 7 heruntergeteilt wird.
The circuit works as follows:
The circuits 3 , 4 , 5 and 8 together with the internal voltage-controlled oscillator of the tuner 2 containing the capacitance diodes form a phase-locked loop which is controlled by the reference signal which is generated by the quartz generator 6 and which, in a known manner, by the third Divider 7 is divided down.

Die Funktion des ersten Teilers 3 besteht dabei darin, die betreffenden Frequenzen auf leichter zu verarbeitende Fre­ quenzen herunterzuteilen, während der programmierbare zweite Teiler 4 eine Beeinflussung der Frequenzrückkopplung bei unter­ schiedlichen Frequenzen des internen Oszillators ermöglicht, indem er eine Frequenzsyntheseschaltung schafft.The function of the first divider 3 is to divide the relevant frequencies down to easier-to-process frequencies, while the programmable second divider 4 enables the frequency feedback to be influenced at different frequencies of the internal oscillator by creating a frequency synthesis circuit.

Im einzelnen liefert die Komparatorschaltung 5, wenn für den zweiten Teiler 4 ein Divisor N ausgewählt wird, über die Ver­ stärker- und Filterschaltung 8 an den Tuner 2 eine Spannung, durch die folgende Bedingung herbeigeführt wird:Specifically, the comparator circuit 5 , when a divisor N is selected for the second divider 4 , supplies a voltage to the tuner 2 via the amplifier and filter circuit 8 , which brings about the following condition:

oderor

f₂ = P × N (2)f₂ = P × N (2)

wobei f₂ = Frequenz des internen Tuneroszillators; F6 = Frequenz des Quarzgenerators 6; N₂, N₁ und N = Divisoren bzw. Teiler­ verhältnisse der Teiler 3, 6 bzw. 4; und wobeiwhere f₂ = frequency of the internal tuner oscillator; F6 = frequency of the quartz generator 6 ; N₂, N₁ and N = divisors or divider ratios of the divider 3 , 6 or 4 ; and where

nämlich die Änderung der Frequenz des internen Oszillators bei Änderung der Zahl N.namely changing the frequency of the internal Oscillator when changing the number N.

Der Empfänger muß auf Sendestationen abstimmbar sein, die nach vorgegebenen Sendenormen arbeiten, beispielsweise nach der Norm CCIR/B-G, gemäß welcher die Kanäle entsprechend der Europäischen Rundfunkkonferenz von Stockholm (1961) liegen, wobei der Frequenzabstand zwischen benachbarten Sendern bei den VHF-Bändern I und II bei 7 MHz liegt und bei den UHF-Bändern IV und V bei 8 MHz und wobei die Videosignal-Bandbreite 5 MHz beträgt.The receiver must be tunable to transmitting stations work according to specified transmission standards, for example according to the CCIR / B-G standard, according to which the channels correspond to the European Broadcasting Conference of Stockholm (1961) where the frequency spacing between adjacent transmitters the VHF bands I and II is 7 MHz and the UHF bands IV and V at 8 MHz and where the video signal bandwidth is 5 MHz is.

Die Sender, für die die vorstehend angegebenen Bedingungen gelten, liegen im Bereich der Fernsehkanäle 2 bis 69 (Video­ trägerfrequenzen von 48, 25 MHz bzw. 855,25 MHz) mit einer Zwischenfrequenz IF von 38,9 MHz. Der interne Oszillator des Tuners muß daher Frequenzen zwischen 87,15 und 894,15 MHz erzeugen können.The stations for which the conditions specified above apply, are in the range of television channels 2 to 69 (video carrier frequencies of 48, 25 MHz and 855.25 MHz) with a Intermediate frequency IF of 38.9 MHz. The internal oscillator of the Tuners must therefore have frequencies between 87.15 and 894.15 MHz can generate.

Die Schrittbreite P für die interne Oszillatorfrequenz wurde mit 0,25 MHz gewählt, so daß die Gleichung (2) für die beiden oben genannten Kanäle folgende Ergebnisse liefert:The step width P for the internal oscillator frequency was chosen with 0.25 MHz, so that equation (2) for the two the above channels gives the following results:

Durch Veränderung der Zahl N zwischen den vorstehend errechne­ ten Grenzen kann die Abstimmung jedes Fernsehkanals im VHF- oder UHF-Band mit einem maximalen Fehler von 125 kHz erfolgen.Calculate by changing the number N between the above The tuning of every television channel in the VHF or UHF band with a maximum error of 125 kHz.

Da die Verwendung dieses Frequenzbereichs unvollkommen ist, besitzt der Tuner 2 zwei Bandumschaltungseingänge zur Zu­ führung von Bandwechselsignalen U (UHF/VHF) und B (BIII/BI), wodurch gewährleistet ist, daß nur die benötigten Bänder er­ faßt werden.Since the use of this frequency range is imperfect, the tuner 2 has two band switching inputs for supplying band change signals U (UHF / VHF) and B (BIII / BI), which ensures that only the required bands are detected.

Der erste Teiler 3 ist ein Hochgeschwindigkeitsteiler des ECL-Typs, der durch 64 teilt (Typ SP8750). Der zweite Teiler 4 ist ein programmierbarer Teiler vom TTL-Typ, der mit Frequen­ zen bis hinauf zu etwa 15 MHz arbeiten kann (3×SN746S191). Die Schaltungen 5, 6 und 7 bestehen aus einer integrierten Schaltung des Typs SP8760 mit einem 250-kHz-Quarz und einem Divisor N₂ = 64, so daß die Komparatorschaltung 5 bei einer Frequenz von 3906,25 Hz arbeitet, was einem Viertel der Zeilenfrequenz entspricht.The first divider 3 is a high speed divider of the ECL type which divides by 64 (type SP8750). The second divider 4 is a programmable divider of the TTL type, which can work with frequencies up to approximately 15 MHz (3 × SN746S191). The circuits 5, 6 and 7 consist of an integrated circuit of the type SP8760 with a 250-kHz quartz and a divisor N₂ = 64, so that the comparator circuit 5 operates at a frequency of 3906.25 Hz, which corresponds to a quarter of the line frequency .

Die Verstärker- und Filterschaltung 8 dient dazu, den Ausgangs­ pegel der Komparatorschaltung 5 (max. 5 V) auf den vom Tuner 2 benötigten Pegel (max. 30 V) anzuheben und für eine optimale Filterung und für optimale Bedingungen hinsichtlich der Nach­ führgeschwindigkeit in der phasenstarren Schleife zu sorgen. The amplifier and filter circuit 8 serves to raise the output level of the comparator circuit 5 (max. 5 V) to the level required by the tuner 2 (max. 30 V) and for optimum filtering and for optimal conditions with regard to the speed of the guide phase locked loop.

Der Zweck der Schaltungen 11 und 12 besteht darin, den Divisor N und die Bandwechselsignale U, B für die Abstimmung auf be­ stimmte Fernseh-Sendestationen zu erzeugen, und zwar auf der Basis der Daten, die angeben, auf welche Signale die Abstimmung erfolgen soll und die entweder von einer Bedienungsperson am Tastenfeld der Steuereinheit 10 eingegeben oder aus der Speicherschaltung 12 abgerufen werden.The purpose of the circuits 11 and 12 is to generate the divisor N and the band change signals U, B for tuning to certain television broadcasting stations based on the data indicating which signals should be tuned to and which are either entered by an operator on the keypad of control unit 10 or retrieved from memory circuit 12 .

Wie Fig. 2 zeigt, enthält der Speicherblock RAM2 Register K, S, C und F. Für die Abstimmung auf eine vorgegebene Station werden die folgenden Daten, wie nachstehend noch beschrieben wird, in die Register eingespeichert: Kanalnummer in Register K, Abstimmkorrektur in Register S, konstante Korrektur in Register C und Multiplikationsfaktor in Register F, wobei der Multi­ plikationsfaktor von der Schrittbreite zwischen zwei benach­ barten Kanälen abhängig ist.As FIG. 2 shows, the memory block RAM2 contains registers K, S, C and F. For the tuning to a predetermined station, the following data, as will be described below, are stored in the registers: channel number in register K, tuning correction in register S, constant correction in register C and multiplication factor in register F, the multiplication factor being dependent on the step width between two adjacent channels.

Die Zahl N ergibt sich nunmehr aus folgender Gleichung:The number N now results from the following equation:

N = (K × F + C) × 4 + S (5)N = (K × F + C) × 4 + S (5)

wobei K, F, C und S in dieser Gleichung die Inhalte der be­ treffenden Register bzw. die Kanalnummer K, die Abstimmkorrek­ tur S, die konstante Korrektur C und der Multiplikationsfaktor F sind. Bei der Berechnung gemäß Gleichung (3) wird also von den Daten in den Registern des zweiten Blockes RAM2 ausgegangen, wobei die Rechenoperationen als Folge von Elementaroperationen (Additionen und Verschiebungen) ausgeführt werden, und zwar unter Verwendung der Rechenschaltungen (ALU) der Verarbeitungs­ einheit (CPU) gemäß den programmierten Befehlen im Block ROM.where K, F, C and S in this equation are the contents of the be relevant register or channel number K, the tuning corrections tur S, the constant correction C and the multiplication factor F are. In the calculation according to equation (3), the data in the registers of the second block RAM2, the arithmetic operations as a result of elementary operations  (Additions and shifts) are performed using the computing circuits (ALU) of processing unit (CPU) according to the programmed commands in block ROM.

Die konstante Korrektur (C) und der Multiplikationsfaktor (F) sind nur von dem ausgewählten Band abhängig. Ferner ist K die Kanalnummer gemäß der erwähnten Normung, während S einen konstanten Anfangswert Sc aufweist, welcher für Feinabstimmungs­ korrekturen (im Gegensatz zur Nennwertabstimmung) verändert werden kann, nämlich zum Herbeiführen von im Vergleich zur Videobrandbreite kleinen Änderungen der Frequenz des internen Oszillators. Im einzelnen gilt folgende Tabelle:The constant correction (C) and the multiplication factor (F) only depend on the selected band. Furthermore, K is the channel number according to the mentioned standardization, while S has a constant initial value S c , which can be changed for fine tuning corrections (in contrast to nominal value tuning), namely to bring about small changes in the frequency of the internal oscillator compared to the video bandwidth. The following table applies:

Tabelle 1 Table 1

Wenn man den Kanal 69 als Beispiel herausgreift, dann führen die Werte der Tabelle 1 in Verbindung mit der Gleichung (3) zu folgendem Ergebnis:If you take channel 69 as an example, then guide the values of table 1 in connection with equation (3) to the following result:

N = (69 × 8 + 338) × 4 + 16 = 3576 (6)N = (69 × 8 + 338) × 4 + 16 = 3576 (6)

was einer Frequenz von 894 MHz für den internen Oszillator (Gleichung (2)) entspricht oder der optimalen Abstimmung auf den Kanal 69 mit einer geringen Verschiebung in Richtung auf den Videoträger.which is a frequency of 894 MHz for the internal oscillator (Equation (2)) corresponds or the optimal match to the Channel 69 with a slight shift towards the Video carrier.

Durch einfache Änderung der Kanalnummer (K) im Register K er­ hält man ausschließlich alle die Frequenzen, welche den Fern­ sehkanälen entsprechen, d. h. einen 8-MHz-Abstand im UHF-Band und einen 7-MHz-Abstand im VHF-Band. Dies ergibt sich aus den obigen Gleichungen.By simply changing the channel number (K) in the register K er you only keep all the frequencies that are far away correspond to visual channels, d. H. an 8 MHz spacing in the UHF band and a 7 MHz spacing in the VHF band. This follows from the equations above.

Ausgehend von der ausgewählten Kanalnummer werden automatisch von den diesbezüglich möglichen Daten, die in dem Speicherblock ROM gespeichert sind, vorgegebene zusätzliche Daten F und C ausgewählt, sowie die Bandumschaltungssignale U und B, und zwar gemäß Tabelle 1. Based on the selected channel number will be automatically of the data that can be stored in the memory block ROM are stored, predetermined additional data F and C selected, as well as the band switching signals U and B, and according to Table 1.  

Die Abstimmkorrektur S kann andererseits zwischen einem Mini­ malwert von 0 und einem Maximalwert von 31 verändert werden, und zwar entsprechend einer Verstimmung von grob ± 4 MHz im Vergleich zum Nennwert. Auf diese Weise werden kleinere Ab­ stimmkorrekturen ermöglicht, die in einigen Fällen zur Kom­ pensation von Verzerrungen auf den Übertragungskanälen er­ forderlich sind sowie zur Abstimmung auf Sender, die nicht mit einer Standardfrequenz senden. Die Berechnung gemäß Gleichung (3) erfolgt in rein binärer Form, wobei für Teilergebnisse RX außerdem eine Anzahl von Hilfsregistern verwendet wird. Der aufgrund der Berechnung erhaltene Wert für N wird zusammen mit den Ergebnissen für die Signale U und B (insgesamt 14 bit) auf die Anschlüsse der Ausgangskreise gegeben, wobei die acht bit niedrigerer Wertigkeit des Wertes N an den Ausgangskreis PA übertragen werden, während die vier höherwertigen bit des Wertes N sowie die binären Signale U und B an die Ausgänge des zweiten Ausgangskreises PB angelegt werden. Die Kanal­ nummer K, die in dem betreffenden Register K enthalten ist, wird von dem Anzeigesystem 9 zweistellig angezeigt. Der Inhalt des Kanalregisters K und des Abstimmregisters S wird außerdem in zwei Zellen RA und RB des Blockes RAM2 abgespeichert, damit beim erneuten Einschalten des Fernsehgeräts eine automatische Abstimmung auf den zuletzt eingeschalteten Kanal erfolgen kann.The tuning correction S, on the other hand, can be changed between a minimum value of 0 and a maximum value of 31, in accordance with a detuning of roughly ± 4 MHz compared to the nominal value. In this way, minor tuning corrections are made possible, which in some cases are necessary to compensate for distortions on the transmission channels and for tuning to transmitters that do not transmit at a standard frequency. The calculation according to equation (3) takes place in a purely binary form, a number of auxiliary registers also being used for partial results RX. The value for N obtained on the basis of the calculation is given together with the results for the signals U and B (14 bits in total) to the connections of the output circuits, the eight bits of lower value of the value N being transmitted to the output circuit PA while the four higher order bit of value N and the binary signals U and B are applied to the outputs of the second output circuit PB. The channel number K, which is contained in the relevant register K, is displayed by the display system 9 in two digits. The content of the channel register K and the tuning register S is also stored in two cells RA and RB of the block RAM2, so that when the television is switched on again it can be automatically tuned to the channel last switched on.

Mittels geeigneter Steuertasten der Steuereinheit 10 ist es möglich, die Abstimmung auf einen Sender auf fünf verschiedene Arten durchzuführen. Außerdem können die Abstimmkorrekturen und weitere Daten für zehn bevorzugte Stationen gespeichert werden.Using suitable control buttons on the control unit 10 , it is possible to tune to a transmitter in five different ways. In addition, the tuning corrections and other data can be saved for ten preferred stations.

Normalerweise führt die Verarbeitungseinheit 11 ein Haupt­ tastenfeld-Lese-Programm aus (eine Folge von Befehlen, die in dem Block ROM gespeichert ist), um das Vorliegen von Ein­ gangsdaten und deren Art zu bestimmen.Typically, processing unit 11 executes a main keypad reader program (a sequence of instructions stored in block ROM) to determine the presence and type of input data.

Wenn eine der zusätzlichen Steuertasten I, D, R₁, R₂ oder R₃ gedrückt wird, dann werden die entsprechenden codierten Ein­ gangsdaten in dem Register MO gespeichert, welches die Be­ triebsart identifiziert. Bei jeder dieser Betriebsarten werden die an der Steuereinheit 10 über die Zifferntasten eingegebenen Daten entsprechend einem vorgegebenen Unterprogramm verarbeitet. Das durch Betätigen der Steuertaste I aufgerufene Unterpro­ gramm besteht darin, daß Daten aus Registern Ki und Si in das Kanalregister K bzw. das Abstimmregister S übertragen werden Der Befehl wird ausgeführt, nachdem eine der Zifferntasten 0 bis 9 gedrückt wurde, indem die Berechnungen gemäß Gleichung (3) ausgeführt werden und indem unter Beachtung der Abstimm­ korrektur Si die Abstimmung auf den Sender erfolgt, welcher der Kanalnummer Ki entspricht.If one of the additional control buttons I, D, R₁, R₂ or R₃ is pressed, then the corresponding coded input data are stored in the register MO, which identifies the operating mode. In each of these operating modes, the data entered on the control unit 10 via the numeric keys are processed in accordance with a predetermined subroutine. The subroutine called by pressing the control key I is that data from registers K i and S i are transferred to the channel register K and the tuning register S, respectively. The command is executed after one of the numeric keys 0 to 9 has been pressed by the calculations are carried out in accordance with equation (3) and by taking into account the tuning correction S i, the tuning to the transmitter which corresponds to the channel number K i takes place.

Das Anzeigesystem zeigt außer den zwei Ziffern, welche die Kanalnummer bilden, auch die Nummern der gedrückten Taste und ein Symbol (I) an, welches der jeweiligen Betriebsart ent­ spricht.The display system shows in addition to the two digits, which the Form channel number, also the numbers of the pressed button and a symbol (I), which corresponds to the respective operating mode speaks.

Die vorstehend erläuterte Betriebsart, bei der eine Abtastung des Inhalts der Speicherzellen erfolgt, wird als indirekte Ab­ stimmung bezeichnet und entspricht der Auswahl eines von zehn bevorzugten Kanälen, deren Daten im Block 1 RAM1 gespeichert sind, wie nachstehend noch deutlich werden wird.The above-described operating mode, in which the contents of the memory cells are scanned, is referred to as indirect tuning and corresponds to the selection of one of ten preferred channels, the data of which are stored in block 1 RAM1, as will become clear below.

Die Steuertaste D ermöglicht eine direkte Einspeicherung eines Programms von Daten über das Tastenfeld in das Register K, wobei in dieses Register die codierten Eingangsdaten direkt übertragen werden.The control key D enables a direct storage of a Program data via the keypad into the register K, the coded input data directly into this register be transmitted.

Der (durch eine Steuertaste gegebene) Befehl wird immer dann ausgeführt, wenn anschließend eine Zifferntaste gedrückt wird. Die Abstimmung auf einen ausgewählten Kanal erfolgt erst, wenn die Zahlen für die Zehnerstelle und die Einerstelle der Kanal­ nummer in dieser Reihenfolge eingegeben wurden (gegebenenfalls müssen auch die Nullen eingegeben werden), indem die üblichen Berechnungen mit den Inhalten der Register K, S, C und F durch­ geführt werden. Wie bei der zuerst erläuterten Betriebsart, wird außer der Kanalnummer wieder ein Symbol (D) angezeigt, welches in diesem Fall der Betriebsart "Direkte Abstimmung entspricht.The command (given by a control key) is always then executed when a number key is subsequently pressed. The tuning to a selected channel takes place only when the numbers for the tens digit and the ones digit for the channel number entered in this order (if necessary the zeros must also be entered) by the usual Calculations with the contents of registers K, S, C and F by  be performed. As with the operating mode explained first, a symbol (D) is displayed again in addition to the channel number, which in this case is the "Direct tuning corresponds.

Bei der direkten Abstimmung wird eine unmittelbare Abstimmung auf eine Station ermöglicht, indem man die entsprechend der eingangs erwähnten Norm festgelegte Kanalnummer des betreffen­ den Fernsehkanals über das Tastenfeld eingibt.With direct voting, there is an immediate vote to a station by following the The channel number of the relevant standard mentioned at the beginning enter the TV channel using the keypad.

Bei den beiden vorstehend beschriebenen Betriebsarten (indi­ rekte und direkte Abstimmung) kann eine Korrektur der Ab­ stimmung nach + oder - durch wiederholte Betätigung der +-Taste bzw. --Taste herbeigeführt werden.In the two operating modes described above (indi correct and direct vote) can correct the Ab tuning to + or - by repeatedly pressing the + button or button can be brought about.

Wenn eine Betätigung der +- oder --Taste festgestellt wird, dann bewirkt dies über ein Unterprogramm jeweils eine Erhöhung bzw. Verringerung des Inhalts des Registers S für die Feinab­ stimmung, woraufhin dann wieder das übliche Rechenprogramm ausgeführt wird.If an operation of the + or - button is detected, then this causes an increase in each case via a subroutine or reducing the content of the register S for the fine mood, whereupon the usual computer program again is performed.

Die Korrektur der Abstimmung erfolgt also in aufeinanderfol­ genden Schritten von 250 kHz, und zwar bis zu einer maximalen Verstimmung von ± 4 MHz. Eine Abstimmkorrektur beeinflußt normalerweise die gerade herrschende Betriebsart nicht (Re­ gister MO), so daß später die Abstimmung auf neue Stationen unter Beibehaltung der gleichen Betriebsart erfolgen kann.The correction of the vote is done in succession steps of 250 kHz, up to a maximum Detuning of ± 4 MHz. A tuning correction affects normally the current operating mode is not (Re gister MO), so that later the vote on new stations can be done while maintaining the same operating mode.

Unabhängig von der Frage, ob Abstimmkorrekturen durchgeführt werden oder nicht, kann eine Speicherung der Daten bei den beiden Betriebsarten "direkte Abstimmung" und "indirekte Ab­ stimmung erfolgen.Regardless of the question of whether tuning corrections have been made or not, the data can be saved at the  two modes of operation "direct voting" and "indirect Ab mood.

Durch Drücken der Steuertaste M werden die Daten aus den Re­ gistern K und S in die Register Ki bzw. Si übertragen. Dieser Befehl wird nach dem Drücken einer der Zifferntasten (i=0 bis 9) ausgeführt. Die Betriebsart wird hierdurch nicht beeinflußt und es folgt keine Änderung der Ausgangsdaten (N, U, B) oder der an das Anzeigesystem übertragenen Daten.Pressing the control key M transfers the data from the registers K and S to the registers K i and S i . This command is executed after pressing one of the number keys (i = 0 to 9). The operating mode is not affected by this and there is no change in the output data (N, U, B) or the data transmitted to the display system.

Auf die beschriebene Weise ist es möglich, die Daten von zehn bevorzugten Stationen zu speichern, welche später in der Be­ triebsart "indirekte Abstimmung" leicht aufgerufen werden können.In the way described it is possible to get the data from ten save preferred stations, which are later in the Be drive mode "indirect voting" can be easily called can.

Wenn die Steuertaste R₁ gedrückt wird, dann erzeugt sie ein codiertes Eingangssignal, durch welches veranlaßt wird, daß die Daten in den Ki- und Si-Registern paarweise automatisch und nacheinander in die entsprechenden Register K bzw. S über­ tragen werden, woraufhin dann die üblichen Rechenprogramme ausgeführt werden.If the control key R₁ is pressed, then it generates a coded input signal, which causes the data in the K i and S i registers to be transferred in pairs automatically and in succession to the corresponding registers K and S, whereupon the usual computer programs are executed.

Die Funktion der erfindungsgemäßen Schaltung ist in diesem Fall sehr ähnlich wie bei der Betriebsart "indirekte Abstimmung". Das Drücken der Zifferntasten wird jedoch dadurch ersetzt, daß der Inhalt eines der RX-Register automatisch um 0 bis 9 er­ höht wird. Die Abtastgeschwindigkeit wird dabei von einem Zeitgeberregister T bestimmt, welches so programmiert ist, daß sich eine Verzögerung von etwa 2 Sekunden ergibt.The function of the circuit according to the invention is in this Case very similar to the "indirect voting" mode. Pressing the number keys is replaced by the fact that the content of one of the RX registers is automatically increased by 0 to 9 is increased. The scanning speed is one Timer register T determines which is programmed that there is a delay of about 2 seconds.

Die vorstehend erläuterte Betriebsart wird als "indirekter Suchlauf" bezeichnet.The operating mode explained above is called "more indirect  Search ".

Ein zusätzliches Merkmal besteht in diesem Fall darin, daß spezielle Daten in ein Schaltregister INT eingegeben werden, so daß der automatische Suchlauf beim Drücken der +- oder --Taste automatisch unterbrochen wird. Außerdem werden die +-Taste und die --Taste betätigt, um den Inhalt des Registers RX zu erhöhen bzw. zu erniedrigen, welches bereits für den automatischen Suchlauf verwendet wurde. Die Funktionen der Steuertasten I, D, M, R₂ und R₃ bleiben dagegen unverändert und unterbrechen den Suchlauf durch Änderung der Betriebsart und Wiederherstellung des Inhalts des Schaltregisters INT.An additional feature in this case is that special data are entered in a switching register INT, so that the automatic search when you press the + - or - button is automatically interrupted. In addition, the + Key and the - key operated to the contents of the register RX to increase or decrease, which is already for the automatic search was used. The functions of Control buttons I, D, M, R₂ and R₃ remain unchanged and interrupt the search by changing the operating mode and restoration of the contents of the switching register INT.

Bei der Betriebsart "indirekter Suchlauf" ist es folglich möglich, eine Abtastung der bevorzugten Stationen durchzu­ führen, deren Daten gespeichert sind und den Suchlauf zu unter­ brechen, wenn die gewünschte Übertragung erscheint, wobei nach Wunsch die Möglichkeit besteht, den Suchlauf von Hand in Auf­ wärtsrichtung oder in Abwärtsrichtung durchzuführen. Durch das Drücken der Steuertaste R₂ wird ein codiertes Eingangs­ signal erzeugt, welches den Inhalt des Registers K automatisch erhöht, woraufhin das übliche Rechenprogramm erfolgt.It is therefore in the "indirect search" mode possible to scan the preferred stations guide whose data is stored and the search to break when the desired transmission appears, after If desired, there is the option of manually searching in on upward or downward direction. By pressing the control key R₂ becomes a coded input signal that automatically generates the content of register K increased, whereupon the usual computer program takes place.

Die Funktion der Schaltung ist ähnlich wie bei der direkten Abstimmung - die betrachtete Betriebsart wird als "direkter Suchlauf" bezeichnet - wobei jedoch im betrachteten Fall eine erste Folge von Zahlen N automatisch erzeugt wird, die den Kanälen entsprechen, auf die entsprechend der Normung eine Abstimmung erfolgen kann, wobei der Suchlauf von dem gerade eingestellten Kanal ausgeht und sich nur über die tatsächlich besetzten Bänder erstreckt (2 bis 4, 5 bis 12, 21 bis 69 etc.).The function of the circuit is similar to that of the direct one Voting - the operating mode under consideration is called "more direct Search run "- but in the case under consideration one first sequence of numbers N is generated automatically, which the Correspond to channels to which, according to standardization Voting can take place, the search of which is just set channel goes out and only on the actually  occupied bands extends (2 to 4, 5 to 12, 21 to 69 etc.).

Wie beim indirekten Suchlauf ist es möglich, den automatischen direkten Suchlauf zu unterbrechen und eine Fortschaltung von Hand herbeizuführen (geeigneter Code an das Register INT). In diesem Fall beträgt die ausgewählte Suchgeschwindigkeit etwa 1 Sekunde pro Kanal und wird durch das Register T vorge­ geben.As with indirect search, it is possible to use automatic to interrupt the direct search and advance from To bring about by hand (suitable code to register INT). In this case the search speed selected is about 1 second per channel and is pre-selected by the T register give.

Was die letzte noch zu erläuternde Taste anbelangt, nämlich die Steuertaste R₃, so erzeugt diese ein codiertes Eingangs­ signal, welches eine Erhöhung des Inhalts des Registers S für die Feinverstimmung auf den Maximalwert von 31 zur Folge hat. Für jede Erhöhung des Inhalts des Registers S wird ein Rechen­ programm durchgeführt, bis schließlich, wenn dieser Maximal­ wert erreicht ist, der Inhalt des Registers K erhöht (2 bis 12, 21 bis 69) und der Inhalt des Registers S auf den Anfangs­ wert zurückgesetzt wird.As for the last key to be explained, namely the control key R₃, so this generates a coded input signal indicating an increase in the content of the register S for results in fine tuning to the maximum value of 31. For each increase in the content of the register S, a rake is made program carried out until finally when this maximum value is reached, the content of register K increases (2 to 12, 21 to 69) and the content of register S at the beginning value is reset.

Auf diese Weise wird eine zweite Folge aller Nummern N erzeugt und ein kompletter Suchlauf bezüglich aller empfangbaren Frequenzbänder mit einer Schrittweite von 250 kHz und mit einer Geschwindigkeit von 4 Sekunden pro Kanal (Programmierung des Registers T) durchgeführt.In this way a second sequence of all numbers N is generated and a complete search for all receivable Frequency bands with a step size of 250 kHz and with a speed of 4 seconds per channel (programming of the register T).

Auch in diesem Fall kann, wie in den zuvor betrachteten Fällen, der automatische Suchlauf unterbrochen und der Suchlauf von Hand fortgesetzt werden (Tasten + und -), wobei diese Tasten im betrachteten Fall die gleiche Wirkung haben wie eine Ab­ stimmkorrektur. In this case too, as in the previous cases, the automatic search is interrupted and the search of Hand resume (+ and - buttons) using these buttons in the case considered have the same effect as an Ab voice correction.  

Die vorstehend beschriebene Betriebsart wird als "kontinuier­ licher Suchlauf" oder als "Suchlauf nach nicht der Norm ent­ sprechenden Sendern" bezeichnet.The mode of operation described above is called "continuous liche search "or as" search according to the norm speaking transmitters ".

Nach jeder Art von Suchlauf ist bei der erfindungsgemäßen Schaltung eine Speicherung der entsprechenden Daten in der zuvor beschriebenen Weise möglich.After each type of search is in the invention Circuit a storage of the corresponding data in the previously described possible.

Nachstehend sollen nunmehr die verschiedenen Betriebsarten der erfindungsgemessen Schaltung in Verbindung mit einer möglichen Anwendung derselben bei Verwendung eines Mikropro­ zessors und unter Bezugnahme auf Flußdiagramme, welche die Grundfunktionen angeben, näher erläutert werden.The various operating modes are now described below the circuit according to the invention in connection with a possible application of the same when using a micropro cessors and with reference to flowcharts showing the Specify basic functions, are explained in more detail.

Im einzelnen erläutert Fig. 3 eine Möglichkeit für die Aus­ führung der einleitenden logischen Funktionen beim Einschalten der Schaltung zum Prüfen der Auswahl und Durchführung der vorstehend erläuterten Betriebsarten.In particular, Fig. 3 explains a possibility for the implementation of the introductory logic functions when switching on the circuit for checking the selection and implementation of the above-described modes.

Im einzelnen wird beim Einschalten zunächst ein Signal "EIN" zu einem Block 100 übertragen, der die Ein- oder Ausgangs­ funktion der programmierbaren Ein/Ausgabeanschlüsse der Ver­ arbeitungseinheit 11 bestimmt, die beispielsweise in einer Mikroprozessoreinheit untergebracht ist.Specifically, when switching on, a signal "ON" is first transmitted to a block 100 which determines the input or output function of the programmable input / output connections of the processing unit 11 , which is accommodated in a microprocessor unit, for example.

Mit anderen Worten werden also mit Hilfe des Blockes 100 die­ jenigen Verbindungen errichtet, die in Fig. 1 von der Ver­ arbeitungseinheit 11 zu den Schaltungen 2, 4 und 9 laufen und bei denen es sich somit um Ausgangsanschlüsse handelt, während die Verbindungen zwischen der Verarbeitungseinheit 11 und der Steuereinheit 10 bezüglich der Verarbeitungseinheit Eingangs­ anschlüsse darstellen.In other words, with the help of block 100, those connections are established which run in FIG. 1 from the processing unit 11 to the circuits 2 , 4 and 9 and which are thus output connections, while the connections between the processing unit 11 and the control unit 10 represent input connections with respect to the processing unit.

Eine weitere Funktion des Blockes 100 besteht darin, für den Schaltkreis 107 einen direkten Ausgangsanschluß zu dem Block 108 vorzugeben, wenn die Schaltung zu arbeiten beginnt.Another function of block 100 is to provide circuit 107 with a direct output connection to block 108 when the circuit begins to operate.

Vom Ausgang des Blockes 100 werden dann die Blöcke 102 bis 103 aktiviert, welche beim Einschalten des Empfängers eine auto­ matische Abstimmung desselben auf den zuletzt eingestellten, d. h. vor dem Abschalten eingeschalteten Kanal, ermöglichen, und zwar unter Aufrechterhaltung der zuvor ausgewählten Ab­ stimmbedingungen.From the output of block 100 , blocks 102 to 103 are then activated, which, when the receiver is switched on, enable automatic tuning of the same to the channel last set, ie, switched on before switching off, while maintaining the previously selected tuning conditions.

Im einzelnen entspricht der Block 101 der Löschung der internen Register, welche für die nachfolgenden Berechnungen benötigt werden. Gemäß Block 102 werden aus den eine dauerhafte Speicherung ermöglichenden Zellen RA und RB die Kanalnummer K und die Abstimmkorrektur S für die vor dem Abschalten des Empfängers zuletzt eingeschaltete Station abgerufen und in die Register K bzw. S übertragen. Schließlich werden gemäß Block 103, der der Durchführung der logischen und arithmetischen Operationen dient, ausgehend von den Daten für K und S, die Signale B und U empfangen, woraufhin unter Anwendung der Gleichung (3) N errechnet wird und an die Ausgangsanschlüsse der Ausgangskreise PA, PB gelegt wird, während die Nummer K der Anzeigeeinheit 9 zugeführt wird, was alles gemäß einem Programm geschieht, welches weiter unten noch näher erläutert werden wird.In particular, block 101 corresponds to the deletion of the internal registers which are required for the subsequent calculations. According to block 102 , the channel number K and the tuning correction S for the station last switched on before the receiver was switched off are retrieved from the cells RA and RB which enable permanent storage and transferred to the registers K and S, respectively. Finally, according to block 103 , which is used to carry out the logical and arithmetic operations, starting from the data for K and S, the signals B and U are received, whereupon N is calculated using equation (3) and to the output connections of the output circuits PA , PB is placed while the number K is fed to the display unit 9 , which all happens according to a program which will be explained in more detail below.

Das Ausgangsprogramm des Rechen- und Ausgangsblockes 103 star­ tet gemäß Block 104 einen programmierbaren Zeitgeber, der seinerseits ein Eingangssignal RT1 für den Block 105 liefert. Gemäß diesem wird das Tastenfeld der Steuereinheit 100 über­ wacht und die gegebenenfalls gedrückte Taste identifiziert, woraufhin ein entsprechender Code erzeugt wird, der in dem Register RX gespeichert und außerdem angezeigt wird.The output program of the arithmetic and output block 103 starts a programmable timer according to block 104 , which in turn supplies an input signal RT1 for block 105 . According to this, the keypad of the control unit 100 is monitored and the key which may be pressed is identified, whereupon a corresponding code is generated which is stored in the register RX and is also displayed.

Das Ausgangssignal des Blockes 105 wird einem zweiten Schalt­ block 106 zugeführt, der zwei Ausgänge aufweist, von denen einer mit dem Eingang des Blockes 105 für das Eingangssignal RT1 verbunden ist, während der andere mit dem Eingang des ersten Schaltblockes 107 verbunden ist.The output signal of block 105 is fed to a second switching block 106 , which has two outputs, one of which is connected to the input of block 105 for the input signal RT1, while the other is connected to the input of the first switching block 107 .

Ein Prüfeingang des Blockes 106 ist mit dem zweiten Eingang des Blockes 104 verbunden, so daß der Schalter für den Block 107 erst gesetzt wird, wenn der Block 104 ein Signal "Ende des Zählvorganges" liefert, d. h. nach einem vorgegebenen Zeitinter­ vall von beispielsweise 0,25 Sekunden. Demgemäß fährt der Block 105 fort, das Tastenfeld zu "lesen" und wartet auf Ein­ gangssignale, während der Block 107 und die ihm folgenden Blöcke alle Viertelsekunden nur einmal aktiviert werden. In diesem Fall liefert der Block 107, der zuvor durch den Block 100 gesetzt wurde, ein Signal an den Block 108, welcher prüft, ob die zuletzt betätigte Taste eine der Zifferntasten war.A test input of block 106 is connected to the second input of block 104 , so that the switch for block 107 is only set when block 104 delivers a signal "end of counting process", ie after a predetermined time interval of, for example, 0, 25 seconds. Accordingly, block 105 continues to "read" the keypad and waits for input signals, while block 107 and the blocks following it are activated only once every quarter of a second. In this case, block 107 , which was previously set by block 100 , supplies a signal to block 108 which checks whether the last key pressed was one of the number keys.

Die Signale vom Ja-Ausgang des Prüfblockes 108 werden dem Setzeingang des Blockes 111 zugeführt, während die Signale vom Nein-Ausgang des Blockes 108 einen Speicherungsblock 109 aktivieren, der die Daten aus dem Register MO abruft und sie in das Register RX1 überträgt und der außerdem den der zuletzt gedrückten Taste zugeordneten Code in das Register MO ein­ speichert. The signals from the yes output of the test block 108 are fed to the set input of the block 111 , while the signals from the no output of the block 108 activate a storage block 109 which fetches the data from the register MO and transfers it to the register RX1 and also saves the code assigned to the last key pressed into the MO register.

Die Ausgangssignale des Blockes 109 aktivieren den Block 110, der dem Block 108 ähnlich ist und der prüft, ob es sich bei der zuletzt gedrückten Taste um die +-Taste oder die --Taste handelt.The output signals of block 109 activate block 110 , which is similar to block 108 and which checks whether the last key pressed is the + key or the - key.

Bei einem Ausgangssignal am Ja-Ausgang des Blockes 110 wird an die später noch zu beschreibenden Blöcke ein Signal FINET übertragen, während Ausgangssignale vom Nein-Ausgang zum Setzeingang des Blockes 111 übertragen werden.If there is an output signal at the yes output of block 110 , a signal FINET is transmitted to the blocks to be described later, while output signals are transmitted from the no output to the set input of block 111 .

Die Blöcke 111 bis 113 bilden eine Kette zur Überprüfung, ob das Register MO einen Code enthält, der der Betriebsart "direk­ te Abstimmung" oder "indirekte Abstimmung" oder "Datenauf­ zeichnung" entspricht.The blocks 111 to 113 form a chain for checking whether the register MO contains a code which corresponds to the "direct voting" or "indirect voting" or "data recording" mode.

Über die Ja-Ausgänge dieser Blöcke werden Signale DIRET, INDIR bzw. MEMOR an später noch zu beschreibende Blöcke abgegeben, während über die Nein-Ausgänge der Blöcke 111 und 112 jeweils der folgende Block aktiviert wird und über den Nein-Ausgang des Blockes 113 ein Signal RICER erzeugt wird.Signals DIRET, INDIR or MEMOR are emitted to blocks to be described later via the yes outputs of these blocks, while the following block is activated via the no outputs of blocks 111 and 112 and an input via the no output of block 113 RICER signal is generated.

Gemäß dem in Fig. 3 gezeigten Diagramm besteht die Funktion der betrachteten Blöcke im wesentlichen darin, beim Einschal­ ten des Empfängers Anfangsbedingungen für das System herzu­ stellen, indem eine Abstimmung auf die zuletzt eingeschaltete Station erfolgt, während das Tastenfeld ausgelesen und geprüft wird, welche Betriebsart ausgewählt wurde, was mit einer vor­ gegebenen Frequenz erfolgt, um Abstimmvorgänge einzuleiten.According to the diagram shown in Fig. 3, the function of the blocks in question essentially consists in establishing initial conditions for the system when the receiver is switched on, by tuning to the station last switched on, while the keypad is read out and a check is carried out to determine which operating mode was selected what is done with a given frequency to initiate tuning.

Fig. 4 zeigt schematisch eine der Möglichkeiten, die Betriebs­ arten zu verwirklichen, welche vorstehend als "direkt" bzw. "indirekt" bezeichnet wurden. Fig. 4 shows schematically one of the ways to implement the types of operation, which were referred to above as "direct" or "indirect".

Im einzelnen wird das gemäß Fig. 3 erzeugte Signal DIRET dem Block 120 zugeführt, welcher dadurch gesetzt wird. Gemäß Block 120 werden nunmehr die Anfangsdaten, im vorliegenden Fall die Nummer 16, in das Register S (Fig. 2) eingegeben, während gemäß Block 121 die den beiden zuletzt gedrückten Ziffern­ tasten entsprechende Zahl im BCD-Code, d. h. als binärcodierte Dezimalzahl in das Register K eingegeben wird. Außerdem wird im Anschluß an die Blöcke 120 und 121 auch der Block 122 angesteuert, welcher einen dem Buchstaben d entsprechenden Code an die Anzeigeeinheit liefert, welche nunmehr anzeigt, daß eine der direkten Betriebsarten vorliegt.3 in detail, the signal produced diret FIG. Fed to the block 120, which is set thereby. According to block 120 , the initial data, in this case the number 16, are now entered into the register S ( FIG. 2), while according to block 121 the number corresponding to the last two digits pressed in the BCD code, ie as a binary-coded decimal number in the Register K is entered. In addition, following blocks 120 and 121 , block 122 is also activated, which delivers a code corresponding to the letter d to the display unit, which now indicates that one of the direct operating modes is present.

Das Signal INDIR aktiviert dagegen in entsprechender Weise nacheinander die Blöcke 124 bis 126. Diese speichern den Code der zuletzt eingetasteten Zahl in dem Register RX2 und senden ihn außerdem an die Anzeigeeinheit (Block 124). Außerdem übertragen sie die Daten aus den Registern KN und SN, die durch den Inhalt des Registers RX2 identifiziert sind, in die Register K und S (Block 125). Schließlich sorgen die genannten Blöcke dafür, daß der dem Buchstaben I entsprechende Code, der das Vorliegen einer indirekten Betriebsweise anzeigt, zu der Anzeigeeinheit übertragen wird (Block 126).The INDIR signal, on the other hand, activates blocks 124 through 126 in a corresponding manner. These store the code of the last keyed number in the register RX2 and also send it to the display unit (block 124 ). They also transfer the data from registers K N and S N , identified by the content of register RX2, to registers K and S (block 125 ). Finally, the blocks mentioned ensure that the code corresponding to the letter I, which indicates the presence of an indirect mode of operation, is transmitted to the display unit (block 126 ).

Der Ausgang des Blockes 122 und der Ausgang des Blockes 126 sind beide mit dem Eingang des Rechen- und Ausgangsblockes 123 verbunden, der die gleiche Funktion hat wie der Block 103 und ein Ausgangssignal RT1 an den Block 105 liefert. The output of block 122 and the output of block 126 are both connected to the input of arithmetic and output block 123 , which has the same function as block 103 and supplies an output signal RT1 to block 105 .

Fig. 5 dient der Erläuterung einer der Möglichkeiten für die Speicherung der Daten eines Kanals, auf den eine Abstimmung vorgenommen wurde. FIG. 5 serves to explain one of the possibilities for storing the data of a channel on which a tuning was carried out.

Im einzelnen setzt das gemäß Fig. 3 erzeugte Signal MEMOR nacheinander den Block 130, gemäß welchem der der letzten gedrückten Taste entsprechende Code in das Register RX2 ein­ gespeichert wird, sowie den Block 131, welcher prüft, ob es sich bei dieser Taste um die dem Speichervorgang zugeordnete Taste M handelt.In particular, the MEMOR signal generated in accordance with FIG. 3 sets the block 130 , according to which the code corresponding to the last key pressed is stored in the register RX2, and the block 131 , which checks whether this key is the one Key assigned to the storage process.

Ein Signal vom Nein-Ausgang des Blockes 131 setzt den Block 132, der daraufhin den Inhalt der Register K, S und RX11 in die Register KN, SN bzw. MO einspeichert. Ein Signal am Ja- Ausgang des Blockes 131 setzt dagegen den Block 133, welcher überprüft, ob der Inhalt des Registers RX1 dem Code der M-Taste entspricht. Ein Signal vom Nein-Ausgang des Blockes 133 setzt einen Block 134, durch den der Inhalt des Registers RX1 in das Register RX11 umgespeichert wird. Der Ja-Ausgang des Blockes 133 sowie die Ausgänge der Blöcke 132 und 134 sind zusammen­ gefaßt und dienen der Erzeugung des Signals RT1 für den Block 105.A signal from the no output of block 131 sets block 132 , which then stores the contents of registers K, S and RX11 in registers K N , S N and MO, respectively. A signal at the yes output of block 131 , on the other hand, sets block 133 , which checks whether the content of register RX1 corresponds to the code of the M key. A signal from the no output of block 133 sets a block 134 through which the content of register RX1 is re-stored in register RX11. The yes output of block 133 and the outputs of blocks 132 and 134 are combined and are used to generate the signal RT1 for block 105 .

Mit anderen Worten wird also beim Umschalten von einer Betriebs­ art auf die Betriebsart "Datenspeicherung" (131 = Ja, 133 = nein) von den in Fig. 5 gezeigten Blöcken die Information über die vorherige Betriebsart in dem Register RX11 gespeichert Wenn eine Zifferntaste gedrückt wird (131 = nein), werden die Daten für den Kanal, auf den in diesem Zeitpunkt abgestimmt ist, (Kanalnummer K, Abstimmkorrektur S) in das Registerpaar KN und SN eingespeichert, welches durch die Ziffer der gedrück­ ten Taste identifiziert ist, während gleichzeitig für ein Zurückschalten auf die zuvor eingeschaltete Betriebsart (RX11 → MO) gesorgt wird.In other words, when switching from an operating mode to the "data storage" mode (131 = yes, 133 = no), the information about the previous operating mode from the blocks shown in FIG. 5 is stored in the register RX11 when a numeric key is pressed (131 = no), the data for the channel that is currently being tuned to (channel number K, tuning correction S) are stored in the register pair K N and S N , which is identified by the number of the key pressed, while a switch back to the previously activated operating mode (RX11 → MO) is provided at the same time.

Fig. 6 dient der Erläuterung einer der Möglichkeiten für einen Sendersuchlauf, und zwar speziell für die Auswahl einer der beiden Betriebsarten "Suchlauf", wobei die Blöcke für die Durchführung des Suchlaufs, der vorstehend als "indirekter Suchlauf" bezeichnet wurde, mehr ins einzelne gehend erläutert werden. Fig. 6 is used to explain one of the possibilities for a station search, specifically for the selection of one of the two operating modes "search", the blocks for carrying out the search, which was referred to above as "indirect search", going into more detail are explained.

Im einzelnen wird das gemäß Fig. 3 erzeugte Signal RICER dem Block 140 zugeführt, der daraufhin dem Inhalt des Verzögerungs­ registers RX3 einen Anfangswert von 1 zuordnet und dem Block 141 ein Setzsignal zuführt. Dieser bildet zusammen mit den Blöcken 142 und 143 eine Kette zum Identifizieren der zuletzt gedrückten Taste. 3 in detail, the signal produced RICER FIG. Fed to the block 140, which thereupon registers RX3 assigns to the content of the delay an initial value of 1 and the block 141 supplies a set signal. Together with blocks 142 and 143, this forms a chain for identifying the last key pressed.

An den Ja-Ausgängen der Blöcke 141,142 und 143 werden in Abhängigkeit von der Betätigung einer der Steuertasten R₁, R₂ bzw. R₃ Signale RICER1, RICER2 bzw. RICER3 erzeugt. Die Signale von den Nein-Ausgängen der Blöcke 141 und 142 aktivieren je­ weils den folgenden Block, während ein Signal vom Nein-Ausgang des Blockes 143 wieder das RT1-Signal für den Block 105 bildet. Das RICER1-Signal aktiviert den Block 144, welcher zusammen mit den Blöcken 145, 146 und 147 eine weitere Kette für die Identifizierung der zuletzt gedrückten Taste bildet.At the yes outputs of blocks 141, 142 and 143 , signals RICER1, RICER2 and RICER3 are generated depending on the actuation of one of the control keys R₁, R₂ and R₃. The signals from the no outputs of blocks 141 and 142 each activate the following block, while a signal from the no output of block 143 again forms the RT1 signal for block 105 . The RICER1 signal activates block 144 , which together with blocks 145 , 146 and 147 forms a further chain for the identification of the last pressed key.

Mit Hilfe der Blöcke 144 bis 147 wird geprüft, ob die betref­ fende Taste die Taste R₁, eine Zifferntaste oder die Plus-Taste bzw. die Minus-Taste war. Signale an den Nein-Ausgängen der Blöcke 144 bis 146 aktivieren jeweils den folgenden Block.With the help of blocks 144 to 147 it is checked whether the key concerned was the R 1 key, a numeric key or the plus key or the minus key. Signals at the no outputs of blocks 144 to 146 each activate the following block.

Ein Signal vom Ja-Ausgang des Blockes 144 setzt den Block 148, welcher seinerseits den Schaltblock 107 für die Ausgabe des Signals RICER1 setzt und den Inhalt des Verzögerungsregisters RX3 um 1 verringert.A signal from the yes output of block 144 sets block 148 , which in turn sets switch block 107 for the output of signal RICER1 and reduces the content of delay register RX3 by one.

Das Ausgangssignal des Blockes 148 setzt ferner den Block 149, welcher prüft, ob der Inhalt des Registers RX3 nunmehr 0 ist. Wenn diese Prüfung zu einem Signal am Nein-Ausgang des Blockes 149 führt, dann wird dem Block 105 das Signal RT1 zugeführt. Ein Signal am Ja-Ausgang wird einem Block 150 zugeführt, wel­ cher bewirkt, daß der Inhalt des Registers RX2 - eine Dezimal­ zahl - um 1 erhöht wird. Der Block 150 liefert außerdem ein Setzsignal an die Blockkette mit den Blöcken 151 bis 153, wobei:
der Block 151 den Inhalt derjenigen Register KN und SN, die durch den Inhalt des Registers RX2 identifiziert sind, in die Register K bzw. S überträgt;
der Block 152 dem Inhalt des Verzögerungsregisters einen Anfangswert von 16 zuordnet und den Code für den Buchstaben r (Suchlauf) sowie den Inhalt des Registers RX2 an die Anzeige­ einheit überträgt;
der Block 153, der mit dem Block 123 identisch ist, die Be­ rechnungen ausführt und dem Block 105 das Signal RT1 zuführt.
The output signal of block 148 also sets block 149 , which checks whether the content of register RX3 is now 0. If this check results in a signal at the no output of block 149 , then the signal RT1 is fed to block 105 . A signal at the yes output is fed to a block 150 , which causes the content of register RX2 - a decimal number - to be increased by 1. Block 150 also provides a set signal to the block chain with blocks 151 through 153 , where:
block 151 transfers the contents of those registers K N and S N identified by the content of register RX2 into registers K and S, respectively;
block 152 assigns an initial value of 16 to the content of the delay register and transmits the code for the letter r (search) and the content of the register RX2 to the display unit;
block 153 , which is identical to block 123 , carries out the calculations and supplies signal 105 to block 105 .

Ein Signal am Nein-Ausgang des Blockes 149 und am Ja-Ausgang des Blockes 145 führen ebenfalls zur Erzeugung des Signals RT1.A signal at the no output of block 149 and at the yes output of block 145 also lead to the generation of the signal RT1.

Die Signale vom Ja-Ausgang des Blockes 146 werden dem Eingang des Blockes 150 zugeführt. Die Signale vom Ja-Ausgang des Blockes 147 werden dem Block 154 zugeführt, der die in dem Register RX2 gespeicherte Dezimalzahl jeweils um 1 verringert und außerdem Signale an den Eingang des Blockes 151 liefert. Schließlich setzen die Signale vom Nein-Ausgang des Blockes 147 den Block 157, der den Schalterblock 107 setzt, dessen einer Ausgang mit dem Block 108 verbunden ist und der außerdem das Signal RT1 an den Block 105 sendet.The signals from the yes output of block 146 are fed to the input of block 150 . The signals from the yes output of block 147 are fed to block 154 , which decreases the decimal number stored in register RX2 by 1 and also supplies signals to the input of block 151 . Finally, the signals from the no output of block 147 set block 157 , which sets switch block 107 , one output of which is connected to block 108 , and which also sends signal RT1 to block 105 .

Die Arbeitsweise der in Fig. 6 gezeigten Blöcke kann zusammen­ fassend folgendermaßen dargestellt werden:
Die Blöcke 141 bis 143 dienen der Identifizierung der Art von Suchlauf. Wenn die Steuertaste R₁ für den indirekten Such­ lauf betätigt wurde, dann leitet der Block 144 einen automa­ tischen Suchlauf (Antwortsignal Ja) ein, indem die Blöcke 148 bis 150 eine automatische Fortschaltung des Inhalts des Regi­ sters RX2 bewirken, und zwar jeweils nach einem Verzögerungs­ intervall, welches durch das Zeitregister RX3 vorgegeben ist, so daß nacheinander alle Stationen abgetastet werden, deren Daten zuvor in den Speichern gespeichert wurden.
The mode of operation of the blocks shown in FIG. 6 can be summarized as follows:
Blocks 141 to 143 are used to identify the type of search. If the control key R 1 was actuated for the indirect search run, then block 144 initiates an automatic search run (answer signal Yes) by blocks 148 through 150 causing the content of register RX2 to be advanced automatically, each time after a delay interval, which is specified by the time register RX3, so that all the stations whose data were previously stored in the memories are scanned one after the other.

Wenn eine Zifferntaste gedrückt wird, dann wird der automati­ sche Suchlauf unterbrochen (Block 144 = nein, Block 155 = Ja) und die Suche alle 0,25 Sekunden (Schalterblock 107 liefert Signal RICER1) fortgesetzt. Wenn eine der Tasten + oder - gedrückt wird, wird ein Suchzyklus von Hand durchgeführt, während dann, wenn eine der Betriebsartenauswahltasten gedrückt wird, eine Rückschaltung auf vorgegebene Betriebsartenbedingungen (Rück­ stellung des Blockes 157) erfolgt.If a number key is pressed, the automatic search is interrupted (block 144 = no, block 155 = yes) and the search is continued every 0.25 seconds (switch block 107 supplies signal RICER1). If one of the keys + or - is pressed, a search cycle is carried out manually, while if one of the operating mode selection keys is pressed, a switch back to predetermined operating mode conditions (resetting of block 157 ) takes place.

Fig. 7 dient der Erläuterung einer Möglichkeit der Abstimmung auf Sendestationen unter Benutzung einer der vorstehend als "direkt" bezeichneten Betriebsarten. FIG. 7 serves to explain a possibility of tuning to transmitting stations using one of the operating modes described above as "direct".

Die Anordnung der Blöcke ist der Anordnung der Blöcke für das Signal RICER1 sehr ähnlich, so daß nur die Unterschiede ins einzelne gehend beschrieben werden.The arrangement of the blocks is the arrangement of the blocks for the Signal RICER1 very similar, so that only the differences in the individual are described in detail.

Das Signal RICER2 aktiviert eine Kette, welche aus Blöcken 164 bis 167 bestrebt, wobei diese Blöcke auf die gleiche Weise wie die Blöcke 144 bis 147 ermitteln, welche Art von Taste zuletzt gedrückt wurde.The RICER2 signal activates a chain that strives for blocks 164 through 167 , which blocks determine in the same manner as blocks 144 through 147 which type of key was last pressed.

Ein Signal vom Ja-Ausgang des Blockes 164 (Steuertaste R₂ ge­ drückt) setzt den Block 168, welcher seinerseits den Schalter­ block 107 derart setzt, daß an dessen einem Ausgang das Signal RICER2 erzeugt wird, welcher weiterhin einen Anfangs­ wert von 16 für den Inhalt des Registers S vorgibt, welcher weiterhin den Inhalt des Verzögerungsregisters RX3 verringert und welcher schließlich den Block 169 setzt, der überprüft, ob der Inhalt dieses Registers 0 ist. Ein Signal vom Ja-Ausgang des Blockes 169 aktiviert nacheinander den Block 170, der ähnlich wie der Block 123 die üblichen Berechnungen ausführt, den Block 171, der eine Erhöhung des Dezimalwerts im Register K von 2 auf 12 bewirkt und dann von 21 auf 65 usw., und schließ­ lich den Block 172, der dem Verzögerungsregister den für diese Art von Suchlauf typischen Wert von 8 zuordnet und außerdem dem Block 105 das Signal RT1 zuführt, welches außerdem von dem Nein-Ausgang des Blockes 169 und dem Ja-Ausgang des Blockes 165 (Zifferntaste) zugeführt wird.A signal from the yes output of block 164 (control key R₂ ge pressed) sets the block 168 , which in turn sets the switch block 107 in such a way that the signal RICER2 is generated at its one output, which also has an initial value of 16 for the content of the register S specifies which further reduces the content of the delay register RX3 and which finally sets the block 169 which checks whether the content of this register is 0. A signal from the yes output of block 169 successively activates block 170 , which, like block 123, performs the usual calculations, block 171 , which causes the decimal value in register K to be increased from 2 to 12 and then from 21 to 65, and so on ., and finally block 172 , which assigns the delay register the value 8 typical of this type of search and also feeds the signal RT1 to block 105 , which also has the no output of block 169 and the yes output of the block 165 (numeric key) is fed.

Ein Signal vom Ja-Ausgang des Blockes 166 (+-Taste) aktiviert den Block 170 und die nachfolgenden Blöcke, während ein Signal vom Nein-Ausgang des Blockes 166 den Block 167 aktiviert. Ein Signal vom Ja-Ausgang des Blockes 167 aktiviert den Block 173, während ein Signal vom Nein-Ausgang des Blockes 167 den Block 175 aktiviert, der den mit dem Block 108 verbundenen Ausgang des Schalterblockes 107 setzt und das Signal RT1 erzeugt.A signal from block 166's yes output (+ key) activates block 170 and subsequent blocks, while a signal from block 166's no output activates block 167 . A signal from the yes output of block 167 activates block 173 , while a signal from the no output of block 167 activates block 175 , which sets the output of switch block 107 connected to block 108 and generates signal RT1.

Der Block 174 dient der Erhöhung des Dezimalwerts im Register K in den Bereichen von 65 bis 21 und von 12 bis 2 und wird durch den Block 173 aktiviert, der dem Block 123 identisch ist und der das Signal RT1 erzeugt.Block 174 serves to increase the decimal value in register K in the ranges from 65 to 21 and from 12 to 2 and is activated by block 173 , which is identical to block 123 and which generates the signal RT1.

Die Arbeitsweise der Blöcke gemäß Fig. 7 ist derjenigen der Blöcke gemäß Fig. 6 hinsichtlich der logischen Entscheidungen und der Folge von Operationen sehr ähnlich. Der Suchlauf wird automatisch eingeleitet und unterbrochen, wenn irgendeine andere Taste als die Taste R2 gedrückt wird. Weiterhin werden die Blöcke dann, wenn die gedrückte Taste keine Betriebsarten­ wähltaste ist, für ein Vorrücken von Hand in beiden Richtungen vorbereitet, und zwar in diesem Fall für das Vorrücken von einem empfangbaren Standardkanal zum nächsten.The operation of the blocks according to FIG. 7 is very similar to that of the blocks according to FIG. 6 with regard to the logical decisions and the sequence of operations. The search is automatically initiated and interrupted if any key other than the R2 key is pressed. Furthermore, when the pressed key is not a mode select key, the blocks are prepared for manual advancement in both directions, in this case for advancement from one receivable standard channel to the next.

Fig. 8 dient der Erläuterung einer der Möglichkeiten für eine Abstimmung auf Stationen unter Anwendung eines Suchverfahrens, welches vorstehend als "kontinuierlich" bezeichnet wurde. Auch gemäß Fig. 8 sind die Blöcke wieder sehr ähnlich angeordnet wie in den Fig. 6 und 7, so daß eine genauere Beschreibung wieder auf die Unterschiede beschränkt werden soll. FIG. 8 serves to explain one of the possibilities for a tuning on stations using a search method, which was referred to above as "continuous". Also shown in FIG. 8, the blocks are again very similar arranged as shown in Figs. 6 and 7, so that a more detailed description is to be limited again to the differences.

Die Kette aus den Blöcken 184 bis 187 zur Ermittlung der Art der zuletzt gedrückten Taste wird durch das Signal RICER3 aktiviert.The chain of blocks 184 to 187 for determining the type of the key last pressed is activated by the signal RICER3.

Ein Ausgangssignal vom Ja-Ausgang des Blockes 184 (Taste R₃ gedrückt) wird dem Block 188 zugeführt, der den Ausgang des Schalterblockes 107 setzt, an dem das Signal RICER3 erscheint und der dem Eingang des Blockes 189 ein Signal zuführt. Dieses verringert den Inhalt des Registers S um eine Einheit, und zwar für die Kanäle des UHF-Bandes von 0 bis 31 und für die Kanäle des VHF-Bandes von 0 bis 27.An output signal from the yes output of block 184 (key R₃ pressed) is fed to block 188 , which sets the output of switch block 107 , at which the signal RICER3 appears and which supplies a signal to the input of block 189 . This reduces the content of the register S by one unit, namely for the channels of the UHF band from 0 to 31 and for the channels of the VHF band from 0 to 27.

Vom Ausgang des Blockes 189 wird der Block 190 gesetzt, welcher überprüft, ob der Inhalt des Registers S Null ist. Ein Signal vom Ja-Ausgang des Blockes 190 aktiviert den Block 191, der eine Erhöhung der Dezimalzahl im Register K bewirkt (in genau der gleichen Weise wie der Block 171 in Fig. 7). Der Ausgang des Blockes 191 ist mit dem Eingang des Blockes 192 verbunden, der die Anzeigeeinheit darüber informiert, daß von der Stan­ dardkanalfrequenz (S-16) abgegangen wurde, und der den Rechen- und Ausgangsblock 193 aktiviert. Der Block 193 ist mit dem Block 123 identisch und liefert das Signal RT₁, welches außer­ dem vom Ja-Ausgang des Blockes 185 (Zifferntaste) geliefert wird.From the output of block 189 , block 190 is set, which checks whether the content of register S is zero. A signal from the yes output of block 190 activates block 191 , which causes the decimal number in register K to increase (in exactly the same way as block 171 in FIG. 7). The output of block 191 is connected to the input of block 192 which informs the display unit that the standard channel frequency (S-16) has been departed from and which activates the arithmetic and output block 193 . Block 193 is identical to block 123 and supplies the signal RT 1, which is supplied in addition to that from the yes output of block 185 (numeric key).

Der Ja-Ausgang des Blockes 186 (+-Taste) sendet ein Signal an den Eingang des Blockes 189. Ein Signal vom Ja-Ausgang des Blockes 187 (--Taste) aktiviert nacheinander den Block 194, der den Inhalt des Registers S für die UHF-Kanäle von 31 auf 0 reduziert und für die VHF-Kanäle von 27 bis auf 0, und den Block 195, welcher überprüft, ob der Inhalt des Registers S bereits Null ist.The yes output of block 186 (+ key) sends a signal to the input of block 189 . A signal from the yes output of block 187 (--key) successively activates block 194 , which reduces the content of register S from 31 to 0 for the UHF channels and from 27 to 0 for the VHF channels, and that Block 195 , which checks whether the content of register S is already zero.

Die Signale vom Ja-Ausgang des Blockes 195 werden dem Block 196 zugeführt, der ein Verringerung des Dezimalwerts im Register K von 65 bis 21 und von 12 bis 2 bewirkt und ein Signal an den Eingang des Blockes 192 anlegt, dem außerdem die Signale von den Nein-Ausgängen der Blöcke 190 und 195 zugeführt werden. Schließlich setzt ein Signal vom Nein-Aus­ gang des Blockes 187 den Block 197, welcher seinerseits den mit dem Block 108 verbundenen Ausgang des Schalterblockes 107 setzt und außerdem das Signal RT1 liefert.The signals from the yes output of block 195 are fed to block 196 which causes the decimal value in register K to decrease from 65 to 21 and from 12 to 2 and applies a signal to the input of block 192 which also receives the signals from No outputs of blocks 190 and 195 are supplied. Finally, a signal from the no output of block 187 sets block 197 , which in turn sets the output of switch block 107 connected to block 108 and also supplies the signal RT1.

Auch in diesem Fall ist die Arbeitsweise der einzelnen Blöcke hinsichtlich der logischen Entscheidungen und der Operations­ folge derjenigen gemäß Fig. 6 und 7 sehr ähnlich. Das Drücken der Taste R₃ leitet einen automatischen Suchlauf (Block 188 usw.) ein, der durch Drücken einer der übrigen Tasten unterbrochen wird, durch die entweder eine andere Betriebsart eingeleitet wird (Ausgangssignal vom Block 197) oder ein manueller Such­ lauf in beiden Richtungen (Ausgangssignal am Ja-Ausgang der Blöcke 186 und 187).In this case too, the operation of the individual blocks with regard to the logical decisions and the sequence of operations is very similar to that according to FIGS. 6 and 7. Pressing the R₃ key initiates an automatic search (block 188 etc.), which is interrupted by pressing one of the other keys, which either initiates a different operating mode (output signal from block 197 ) or a manual search in both directions ( Output signal at the yes output of blocks 186 and 187 ).

Die Blöcke 189 und 194 führen, was für diese Art von Suchlauf typisch ist, hinsichtlich der Sendekanäle einen Suchlauf in Schritten von 250 kHz aus, an dessen Ende die Blöcke 191 und 196, die typisch für die Blöcke für den direkten Suchlauf sind, aktiviert werden, um sämtliche Standardkanäle abzusuchen.Blocks 189 and 194 , which is typical of this type of search, perform a scan in steps of 250 kHz with respect to the transmission channels, at the end of which blocks 191 and 196 , which are typical of the blocks for direct search, are activated to scan all standard channels.

In diesem Fall entspricht ein Suchlauf von Hand mit einer Schrittbreite von 250 kHz einer Feinabstimmkorrektur bezüglich einer Station, jedoch ohne eine Begrenzung der Abweichung. Bei dieser Art von Suchlauf ist es folglich möglich, selbst eine Station aufzufinden, die nicht mit einer Standardfrequenz senden und von Hand eine Abstimmung auf diese Stationen durch­ zuführen, wobei es dann natürlich auch möglich ist, die ent­ sprechenden Daten, wenn dies erwünscht ist, zu speichern, und zwar gemäß dem bereits beschriebenen Verfahren.In this case, a manual search corresponds to one 250 kHz step width for fine tuning correction a station, but without a limitation of the deviation. With this type of search it is therefore possible to do it yourself find a station that is not at a standard frequency send and manually vote on these stations feed, it is then of course also possible to ent storing speaking data, if desired, and according to the procedure already described.

Fig. 9 dient der Erläuterung einer der Möglichkeiten für die Durchführung einer Abstimmkorrektur für eine Station, auf die der Empfänger im Verlauf einer der vorstehend bereits erläu­ terten Betriebsarten abgestimmt wurde. Fig. 9 is used to explain one of the possibilities for performing a tuning correction for a station to which the receiver was tuned in the course of one of the operating modes already explained above.

Das Signal FINET wird an den Block 200 gesandt, welcher prüft, ob die gedrückte Taste die +-Taste ist. Ein Signal vom Ja- Ausgang des Blockes 200 aktiviert den Block 201, der den In­ halt des Registers S bis zu einem Maximalwert von 31 erhöht, während ein Signal vom Nein-Ausgang des Blockes 200 (--Taste gedrückt) einen entsprechenden Block 202 aktiviert, der den Inhalt des Registers S bis auf einen Minimalwert von Null verringert.The FINET signal is sent to block 200 , which checks whether the pressed key is the + key. A signal from the yes output of block 200 activates block 201 , which increases the content of register S up to a maximum value of 31, while a signal from the no output of block 200 (- key pressed) activates a corresponding block 202 which reduces the content of the register S to a minimum value of zero.

Die Ausgangssignale der beiden Blöcke 201 und 202 werden dem Block 203 zugeführt, der die Anzeigeeinheit mit den Daten einer Fehlabstimmung (S-16) bezogen auf die Nennfrequenz eines Standardkanals versorgt. Außerdem sendet der Block 203 ein Signal an den Rechen- und Ausgangsblock 204, der mit dem Block 123 identisch ist und liefert schließlich das Signal RT1.The output signals of the two blocks 201 and 202 are fed to block 203 , which supplies the display unit with the data of a misalignment (S-16) related to the nominal frequency of a standard channel. Block 203 also sends a signal to arithmetic and output block 204 , which is identical to block 123 , and finally delivers signal RT1.

Die in Fig. 9 gezeigten Blöcke arbeiten wie folgt:
Ein Wiederholtes Drücken der +- oder --Taste führt zu einer Verstimmung in Schritten von 250 kHz in der einen oder anderen Richtung, wobei die Anzahl der Schritte angezeigt wird. Es ist dabei möglich, durch Drücken der entsprechenden Steuertaste eine Umschaltung auf die eine oder andere Betriebsart vor zu­ nehmen, um beispielsweise die bei einer optimalen Abstimmung vorhandenen Daten abzuspeichern.
The blocks shown in Figure 9 operate as follows:
Pressing the + or - button repeatedly results in a detuning in steps of 250 kHz in one direction or the other, with the number of steps being displayed. It is possible to switch to one or the other operating mode by pressing the corresponding control button, for example to save the data available with an optimal coordination.

Fig. 10 zeigt ein Diagramm zur Verdeutlichung einer der Mög­ lichkeiten zur Verwirklichung der Funktionen des Rechen- und Ausgangsblockes, der in den vorstehend erläuterten Figuren mit dem Bezugszeichen 103, 123, 153, 170, 173, 193 und 204 bezeichnet wurde. Fig. 10 shows a diagram to illustrate one of the possibilities for realizing the functions of the computing and output block, which was designated in the above-explained figures with the reference numerals 103 , 123 , 153 , 170 , 173 , 193 and 204 .

Gemäß Fig. 10 wird in Abhängigkeit von einem Setzsignal, welches von einem vorgeschalteten Block empfangen wird, von allen Blöcken zunächst der Block 210 aktiviert, der in dem Register RA die Daten speichert, die in dem Register K ent­ halten sind, und zwar entsprechend der Standard-Fernsehkanal­ nummer für den Sendekanal, auf den die Abstimmung erfolgen soll, wobei die Daten aus dem Register K außerdem der Anzeige­ einheit zugeführt werden, während die in dem Register S ge­ speicherten Daten in das Register RB umgespeichert werden.10, depending on a set signal which is received from an upstream block, block 210 is first activated from all blocks, which stores in register RA the data contained in register K, in accordance with FIG Standard television channel number for the broadcast channel on which the vote is to take place, the data from the register K also being supplied to the display unit, while the data stored in the register S are stored in the register RB.

Der Block 210 liefert weiterhin ein Signal an den Block 211, mit dessen Hilfe die in dem Register K enthaltenen Daten, die in dem BCD-Code codiert sind, in rein binärcodierte Daten um­ gewandelt werden, um die Verarbeitung zu vereinfachen. Der Block 211 setzt den Block 212. Dieser wählt entsprechend der in dem Register K enthaltenen Zahl den Wert für eine der Konstanten F, C, U bzw. B gemäß Tabelle 1 aus und speichert die Konstanten F und C in entsprechende Register, um an­ schließend den Rechen-Verarbeitungs-Block 213 zu aktivieren, der die Zahl N gemäß der Gleichung (3) errechnet. Der Block 213 liefert seinerseits ein Signal an den Block 214, mit dessen Hilfe die Zahl N und die Konstanten U und B zu den beiden Ausgangskreisen PA und PB übertragen werden. Außerdem liefert der Block 214 ein Setzsignal für die nachgeschalteten Blöcke, wie dies aus den zuvor beschriebenen Figuren deutlich wird.Block 210 also supplies a signal to block 211 , with the aid of which the data contained in register K, which are encoded in the BCD code, are converted into purely binary-coded data in order to simplify processing. Block 211 sets block 212 . This selects the value for one of the constants F, C, U and B according to Table 1 in accordance with the number contained in the register K and stores the constants F and C in corresponding registers in order to then close the arithmetic processing block 213 activate, which calculates the number N according to equation (3). Block 213 in turn supplies a signal to block 214 , with the aid of which the number N and the constants U and B are transmitted to the two output circuits PA and PB. Block 214 also provides a set signal for the downstream blocks, as is clear from the figures described above.

Wie aus der vorstehenden Erläuterung deutlich wird, werden dem Tuner 2 jedesmal wenn die in Fig. 10 gezeigten Blöcke aktiviert werden, Bandumschaltsignale U bzw. B zugeführt, und zwar in Abhängigkeit davon, ob der ausgewählte Kanal zum Band I, zum Band III oder zum UHF-Band gehört. Außerdem wird dem zweiten Teiler 4 ein dem Teilerfaktor N entsprechender Code zugeführt. Weiterhin wird die Kanalzahl für denjenigen Kanal, auf den die Abstimmung gemäß den zuvor genannten Daten er­ folgt, von der Anzeigeeinheit 9 angezeigt, während die der Kanalzahl K und die der Abstimmkorrektur S zugeordneten Daten in den Registern RA und RB des Dauerspeichers gespeichert werden. Diese Daten sind für die Blöcke gemäß Fig. 10 aus­ reichend, um die Abstimmbedingung vollständig zu identifizieren. As is clear from the above explanation, each time the blocks shown in Fig. 10 are activated, the tuner 2 is supplied with band switching signals U and B, depending on whether the selected channel to band I, band III or UHF band heard. In addition, a code corresponding to the divider factor N is fed to the second divider 4 . Furthermore, the number of channels for that channel on which the vote according to the aforementioned data follows, is displayed by the display unit 9 , while the number of channels K and the data associated with the tuning correction S are stored in the registers RA and RB of the permanent memory. This data is sufficient for the blocks of FIG. 10 to fully identify the tuning condition.

Wenn der Fernsehempfänger nach einer Abschaltung oder einer Stromunterbrechung eingeschaltet wird, ist es wie im Zusammen­ hang mit Fig. 3 beschrieben, möglich, automatisch wieder die zuletzt eingestellten Abstimmbedingungen einzustellen. In diesem Zusammenhang wurde darauf hingewiesen, daß die Folge der Grundoperationen, die von der Verarbeitungseinheit 11 auszuführen ist, d. h. das Programm in codierter Form in dem ROM-Speicherteil der Speicherschaltung 12 gespeichert ist.If the television receiver is switched on after a switch-off or a power interruption, it is possible, as described in connection with FIG. 3, to automatically set the tuning conditions last set again. In this connection, it was pointed out that the sequence of basic operations to be carried out by the processing unit 11 , ie the program, is stored in coded form in the ROM memory part of the memory circuit 12 .

Zur Verbesserung des Verständnisses der vorliegenden Erfindung soll nunmehr diese Speicherschaltung näher beschrieben werden, welche in Verbindung mit einem Mikroprozessor eingesetzt wird, der aus einer zentralen Verarbeitungseinheit des Typs MCS6502 und aus zwei daran angeschlossenen Einheiten des Typs MCS6530/002 und MCS6530/003 aufgebaut ist.To improve understanding of the present invention this memory circuit will now be described in more detail, which is used in connection with a microprocessor, from a central processing unit of the type MCS6502 and two connected MCS6530 / 002 units and MCS6530 / 003 is constructed.

Die betrachtete Speicherschaltung besteht im wesentlichen aus einer Verknüpfungsmatrix mit einem 1000×8-Format, aus Eingangs- und Adressendecodierschaltungen und aus Ausgangs-Pufferschal­ tungen.The memory circuit under consideration essentially consists of a link matrix with a 1000 × 8 format, from input and address decoding circuits and from output buffer scarf exercises.

Jede einzelne Verbindung kann entweder offen oder geschlossen sein und stellt somit eine permanente Grunddateneinheit (bit) in Form einer 1 oder 0 dar. Jede Gruppe von acht Verbindungen, die adressenmäßig durch eine von tausend Adressen-Eingangs- Kombinationen ansteuerbar ist, stellt ferner einen Grundbefehl bzw. ein Wort (byte) mit acht bit dar. Durch Anlegen aller zulässigen Adressen-Eingangs-Kombinationen an die Eingangsan­ schlüsse können alle Daten, die in dem ROM-Speicherteil ge­ speichert sind, an dessen Ausgängen in Form jeweils eines 8-bit-Befehls erhalten werden.Each individual connection can either be open or closed and thus represents a permanent basic data unit (bit) in the form of a 1 or 0. Each group of eight compounds, which are addressed by one of a thousand address input Combinations can be controlled, also provides a basic command or a word (byte) with eight bits. By creating all permissible address-input combinations to the input can conclude all data in the ROM memory section  are stored, at the outputs in the form of one 8-bit command can be obtained.

Die Verbindungsmatrix kann entweder im Zuge eines Maskierver­ fahrens bei der Herstellung der integrierten Schaltung (ROM) hergestellt werden oder mit Hilfe eines Verbindungs-Einschreib- Verfahrens (PROM = programmierbarer Lesespeicher). Für das be­ trachtete Ausführungsbeispiel der vorliegenden Erfindung sind die einzelnen Verbindungen in Tabellen 2 bis 10 listenmäßig zusammengefaßt, welche für einen Empfänger gelten, der allein für den Empfang von Sendekanälen im UHF-Bereich bestimmt ist. In Tabellen 2 bis 10 zeigen jeweils die linken Spalten die Adressen im Hexadezimalcode, während die rechten Spalten den Zustand der Verbindungen der zugeordneten Speicherzellen an­ zeigen. Dabei entspricht eine 1 einer offenen Verbindung, die zu einer entsprechenden logischen "1" am Ausgang führt, während eine 0 einer geschlossenen Verbindung entspricht.The connection matrix can either be in the course of a masking ver driving in the manufacture of integrated circuits (ROM) be produced or with the help of a connection registered Procedure (PROM = programmable read-only memory). For the be sought embodiment of the present invention the individual compounds in Tables 2 to 10 listed summarized, which apply to a recipient who alone is intended for the reception of transmission channels in the UHF range. In tables 2 to 10 the left columns show the Addresses in hexadecimal code, while the right columns denote the State of the connections of the assigned memory cells demonstrate. A 1 corresponds to an open connection, which leads to a corresponding logic "1" at the output, while a 0 corresponds to a closed connection.

Da jede Speicherzelle aus acht Verbindungen besteht, kann ihr Inhalt durch eine Folge von acht Binärzahlen dargestellt werden. Zur Vereinfachung wurde jedoch in den Tabellen 2 bis 10 je­ weils der Hexadezimalcode angegeben, beispielsweise der Code EA für die Basis 16, was dem Binärcode 11101100 für die Basis 2 entspricht und anzeigt, daß bei der betreffenden Speicher­ zelle die Verbindungen 1, 2, 3, 5 und 6 offen sind, während die übrigen Verbindungen geschlossen sind. Since each memory cell consists of eight connections, its content can be represented by a sequence of eight binary numbers. For simplification, however, the hexadecimal code was given in tables 2 to 10, for example the code EA for the base 16, which corresponds to the binary code 11101100 for the base 2 and indicates that the connections 1, 2, 3 in the memory cell concerned , 5 and 6 are open while the other connections are closed.

Tabelle 2 Table 2

Tabelle 3 Table 3

Tabelle 4 Table 4

Tabelle 5 Table 5

Tabelle 6 Table 6

Tabelle 7 Table 7

Tabelle 8 Table 8

Tabelle 9 Table 9

Tabelle 10 Table 10

Die vorangehenden Tabellen 2 bis 10 enthalten in codierter Form ein mögliches Grundprogramm für die anhand der Block­ diagramme erläuterten Funktionen unter Verwendung des beschrie­ benen Mikroprozessorsystems, wobei folgende Zuordnung gilt:The preceding tables 2 to 10 contain in coded Form a possible basic program based on the block Functions explained in diagrams using the described microprocessor system, whereby the following assignment applies:

Tabelle  2 Diagramm gemäß Fig. 3 (Einschalten und Wahl der Betriebsart)
Tabelle  3 Diagramm gemäß Fig. 6 (Suchlaufauswahl und indirekter Suchlauf)
Tabelle  4 Diagramm gemäß Fig. 7 (direkter Suchlauf)
Tabelle  5 Diagramm gemäß Fig. 8 (kontinuierlicher Suchlauf)
Tabelle  6 Diagramm gemäß Fig. 5 (Datenspeicherung)
Tabelle  7 Diagramm gemäß Fig. 4 (direkte und indirekte Abstimmung)
Tabelle  8 Diagramm gemäß Fig. 9 (Feinabstimmung)
Tabelle  9 Diagramm gemäß Fig. 3 bis 9 (allgemeine Bedienungsfunktionen)
Tabelle 10 Diagramm gemäß Fig. 10 (Berechnung und Er­ zeugung der Ausgangssignale).
Table 2 diagram according to FIG. 3 (switching on and selection of the operating mode)
Table 3 diagram according to FIG. 6 (search selection and indirect search)
Table 4 diagram according to FIG. 7 (direct search)
Table 5 diagram according to FIG. 8 (continuous search)
Table 6 diagram according to FIG. 5 (data storage)
Table 7 diagram according to FIG. 4 (direct and indirect coordination)
Table 8 diagram according to FIG. 9 (fine-tuning)
Table 9 diagram according to FIGS. 3 to 9 (general operating functions)
Table 10 diagram according to FIG. 10 (calculation and generation of the output signals).

Die vorstehenden Tabellen enthalten also mit anderen Worten alle Befehle, die ein Mikroprozessorsystem benötigt, um all die vorstehend beschriebenen Funktionen auszuführen, die für die Abstimmung auf einen Fernsehsender im UHF-Band erforderlich sind, und zwar mit Ausnahme des Auslesens des Steuertasten­ feldes und der Ansteuerung der Anzeigeeinheit, da diese Funk­ tionen von den Bausteinen des Typs MCS6530 ausgeführt werden.In other words, the tables above contain all the commands a microprocessor system needs to do all perform the functions described above for voting on a television station in the UHF band is required are, with the exception of reading the control buttons field and the control of the display unit, since this radio functions of the MCS6530 blocks.

Besonders zu beachten ist, daß in Übereinstimmung mit Fig. 2 die Speicherblöcke RAM1, RAM2 und ROM getrennt sind und mit den Adressen 0000, 0020 bzw. 0400 aufgerufen werden, um die verschiedenen benötigten Schaltkreise zu setzen bzw. freizu­ geben. Beim betrachteten Ausführungsbeispiel ist der Speicher­ block RAM1 ein MNOS-Speicher, der für eine dauerhafte Spei­ cherung der Daten geeignet ist. Unter gewissen Umständen kann es aber auch vorteilhaft sein, einen CMOS-Speicher mit niedrigem Leistungsbedarf in Verbindung mit einer Puffer­ batterie einzusetzen. In diesem Fall werden bei einem Netzaus­ fall bzw. Spannungsausfall die für die einzelnen Kanäle ge­ speicherten Daten ebenfalls vor einer Löschung bewahrt.It should be particularly noted that, in accordance with FIG. 2, the memory blocks RAM1, RAM2 and ROM are separated and called with the addresses 0000, 0020 and 0400 in order to set or release the various circuits required. In the exemplary embodiment under consideration, the memory block RAM1 is an MNOS memory which is suitable for permanent storage of the data. In certain circumstances, however, it can also be advantageous to use a CMOS memory with low power requirements in conjunction with a buffer battery. In this case, the data stored for the individual channels are also prevented from being deleted in the event of a power failure or a power failure.

Weiterhin ist erwähnenswert, daß dieser Speicher auch die Register RA und RB enthält, was bedeutet, daß beim Einschalten des Empfängers automatisch eine Abstimmung auf die zuletzt empfangene Station erfolgen kann.It is also worth mentioning that this memory also the Register contains RA and RB, which means that when turned on the recipient automatically votes on the last one received station can take place.

Es versteht sich, daß vorstehend nur ein bevorzugtes Aus­ führungsbeispiel der Erfindung erläutert wurde und daß dem Fachmann, ausgehend von diesem Ausführungsbeispiel, zahlreiche Möglichkeiten für Änderungen und/oder Ergänzungen zu Gebote stehen, ohne daß er dabei den Grundgedanken der Erfindung verlassen müßte. Beispielsweise wurde vorstehend von einem speziellen 8-bit-Mikroprozessorsystem mit separater Zentral­ einheit und separatem Lesespeicher ausgegangen. Es können jedoch auch andere Typen von Mikroprozessoren mit Vorteil eingesetzt werden, beispielsweise Mikroprozessoren mit mehreren internen RAM-Registern (normalerweise 64) oder Mikroprozesso­ ren vom sogenannten Monochip-Typ, welche außer dem Lesespeicher (ROM) auch einen internen Speicher mit wahlfreiem Zugriff (RAM) und einen internen Taktgenerator umfassen. Ferner können 16-bit-Mikroprozessoren verwendet werden.It is understood that above only a preferred end management example of the invention was explained and that Expert, based on this embodiment, numerous Opportunities for changes and / or additions to bids stand without the basic idea of the invention would have to leave. For example, a special 8-bit microprocessor system with separate central unit and separate read-only memory. It can however other types of microprocessors are also advantageous are used, for example microprocessors with several internal RAM registers (usually 64) or microprocessor Ren of the so-called monochip type, which in addition to the read memory (ROM) also internal random access memory (RAM) and an internal clock generator. Can also  16-bit microprocessors can be used.

Ausgehend von dem Grundkonzept gemäß der Erfindung können auch ohne weiteres zusätzliche Funktionen verwirklicht werden, bei­ spielsweise eine digitale Zeitanzeige und ein zeitlich pro­ grammiertes Einschalten von Sendekanälen, deren Daten gespei­ chert sind, wobei zu diesem Zweck entsprechende zusätzliche Tasten vorzusehen sind.Based on the basic concept according to the invention can also additional functions can be easily implemented at for example a digital time display and a time pro Programmed switching on of transmission channels whose data is saved chert are, for this purpose corresponding additional Buttons must be provided.

In Ausgestaltung der Erfindung kann es ferner vorteilhaft sein, den Empfänger mit einer Fernsteuerung zu versehen, wobei in diesem Fall ein Steuertastenfeld, das dem beschriebenen ähnlich ist, am tragbaren Sendeteil der Fernsteuerung vorzusehen wäre. Zur Vermeidung zweier getrennter Steuertastenfelder könnte ferner am Empfängergehäuse eine Aussparung mit elektrischen Kontakten vorgesehen sein, in die der Sendeteil der Fern­ steuerung dann eingeschoben werden könnte, wenn eine Bedienung unmittelbar am Gerät erwünscht ist.In an embodiment of the invention, it can also be advantageous to provide the receiver with a remote control, wherein in this case a control keypad similar to that described is to be provided on the portable transmitter part of the remote control. Could avoid two separate control keypads also on the receiver housing a recess with electrical Contacts can be provided in which the transmitting part of the remote control could then be inserted when an operation is desired directly on the device.

Bei Fernsehempfängern gemäß der Erfindung kann es ferner nützlich sein, wenn man den Empfänger nach gewissen Fertigungs­ schritten, die für die Lebenserwartung und die Zuverlässigkeit wichtig sind, vorzugsweise indirekt bezüglich des automatischen Suchlaufs überprüft, nachdem die Daten für die ansteuerbaren Sendekanäle abgespeichert sind, wobei der Empfänger im norma­ len Empfangszustand gehalten wird und mit einem Videosignal jedoch unter Verwendung unterschiedlicher Testbilder synchro­ nisiert wird, um sogenannte Einbrenn-Effekte (print-effects) an der Bildröhre zu vermeiden. In television receivers according to the invention, it can also be useful when looking at the receiver after certain manufacturing steps taken for life expectancy and reliability are important, preferably indirectly with regard to the automatic Search run checks after the data for the controllable Transmission channels are stored, with the receiver in the norma len reception state is maintained and with a video signal however, using different test patterns synchro is standardized to so-called burn-in effects (print effects) to avoid the picture tube.  

Die erfindungsgemäßen Einrichtungen können ferner als auto­ matische Prüfinstrumente zum Prüfen, Einstellen und Messen bei der Fertigung eines Empfängers eingesetzt werden.The devices according to the invention can also be used as auto Matic test instruments for testing, setting and measuring be used in the manufacture of a receiver.

Claims (38)

1. Schaltungsanordnung zur Abstimmung eines Fernsehsignalempfängers mit Hilfe einer phasenstarren Rückkopplung (PLL-System), mit
  • - einem Oszillator (2) variabler Frequenz, dessen Frequenz elektrisch steuer­ bar ist;
  • - einem frequenzstabilen Bezugsozillator (6) fester Frequenz;
  • - einer Phasen-Frequenz-Vergleichsschaltung (5) zur Erzeugung eines elek­ trischen Fehlersignals, das proportional zu einer Frequenzdifferenz ist und dem Oszillator (2) variabler Frequenz zugeführt wird, um dessen Frequenz zu steuern;
  • - einer Frequenz-Zähleinrichtung (4), die mit einer veränderlichen Zahl N programmierbar und mit der Vergleichsschaltung (5) verbunden ist;
  • - einem Schreib-Lese-Speicher (12, RAM1), als Speichereinrichtung, die Daten über längere Zeit zu speichern vermag;
  • - einer Eingabeeinrichtung (10) mit Tasten zum Erzeugen elektrischer Steuer­ befehle;
  • - Mitteln zur manuellen Feinabstimmung im Sinne einer Veränderung von normgemäßen Empfangsfrequenzen, welchen entsprechende Fernsehkanäle zugeordnet sind;
  • - einer Einrichtung (9) zum Anzeigen der Kanalnummer des momentan selektierten Fernsehkanals und
  • - einem Mikroprozessor (11), der die elektrischen Steuerbefehle von der Eingabeeinrichtung (10) empfängt und die zugeordnete Kanalnummer an die Frequenz-Zähleinrichtung (4) leitet sowie auf der Anzeigeeinrichtung (9) sichtbar macht,
1. Circuit arrangement for tuning a television signal receiver using a phase-locked feedback (PLL system) with
  • - An oscillator ( 2 ) variable frequency, the frequency of which is electrically controllable;
  • - A frequency stable reference oscillator ( 6 ) fixed frequency;
  • - A phase-frequency comparison circuit ( 5 ) for generating an elec trical error signal which is proportional to a frequency difference and the oscillator ( 2 ) is supplied with a variable frequency to control its frequency;
  • - A frequency counter ( 4 ) which is programmable with a variable number N and is connected to the comparison circuit ( 5 );
  • - a read-write memory ( 12 , RAM1), as a storage device which is able to store data over a long period of time;
  • - An input device ( 10 ) with buttons for generating electrical control commands;
  • - Means for manual fine-tuning in the sense of changing standard reception frequencies to which corresponding television channels are assigned;
  • - A device ( 9 ) for displaying the channel number of the currently selected television channel and
  • a microprocessor ( 11 ) which receives the electrical control commands from the input device ( 10 ) and forwards the assigned channel number to the frequency counter device ( 4 ) and makes them visible on the display device ( 9 ),
dadurch gekennzeichnet, daß der Mikroprozessor (11) auf der Anzeigeein­ richtung (9) ferner eine numerische Angabe über die Größe einer gewünschten Abweichung gegenüber einer festgelegten, standardisierten Sendefrequenz zusätzlich zu der Kanalnummer sichtbar macht, wobei sich die gewünschte Abweichung entweder bei einer manuell vorgenommenen, willentlichen Verstimmung oder bei einem automatischen Feinsuchlauf ergibt, in welchem der Mikroprozessor (11) alle Empfangsfrequenzen in Frequenzschritten ab­ sucht, die einem Bruchteil des Abstandes zweier Nachbarkanäle entsprechen. characterized in that the microprocessor ( 11 ) on the display device ( 9 ) also makes a numerical indication of the size of a desired deviation vis-à-vis a defined, standardized transmission frequency visible in addition to the channel number, the desired deviation either in a manually carried out deliberate detuning or in an automatic fine search results in which the microprocessor ( 11 ) searches all reception frequencies in frequency steps that correspond to a fraction of the distance between two adjacent channels. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß der Mikroprozessor in Abhängigkeit von einem ersten Steuerbefehl eine erste Folge von Zahlen erzeugt, um ein ganzes Band von Fernsehkanälen in Schritten abzusuchen, die kleiner sind als der genormte Nachbarkanalabstand und daß der Mikroprozessor in Abhängigkeit von einem zweiten Steuerbefehl um einen Suchlaufschritt fortschaltbar ist.2. Circuit arrangement according to claim 1, characterized in that the microprocessor in dependence on one first control command generates a first sequence of numbers to form an entire band of TV channels in steps smaller than the standard Adjacent channel spacing and that the microprocessor is dependent on one second control command can be advanced by one search step. 3. Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß der Mikroprozessor in Abhängigkeit von einem dritten Steuerbefehl die zweite Folge von Zahlen erzeugt, und daß der Mikro­ prozessor durch einen vierten Steuerbefehl derart ansteuerbar ist, daß er die Erzeugung der zweiten Folge von N Zahlen in Abhängigkeit von dem dritten Steuerbefehl automatisch unterbricht. 3. Circuit arrangement according to claim 2, characterized in that the microprocessor in dependence on one third control command generates the second sequence of numbers and that the micro processor can be controlled by a fourth control command such that it Generation of the second sequence of N numbers depending on the third Control command automatically interrupts.   4. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß der Mikroprozessor durch einen vierten Steu­ erbefehl zur Erzeugung der zweiten Folge von Zahlen setzbar ist.4. Circuit arrangement according to claim 3, characterized in that the microprocessor by a fourth control command to generate the second sequence of numbers can be set. 5. Schaltungsanordnung nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß die Speichereinrichtung als Dauerspeicherein­ richtung ausgebildet ist.5. Circuit arrangement according to one of claims 1 to 4, characterized in that the storage device is a permanent storage direction is formed. 6. Schaltungsanordnung nach Anspruch 5, dadurch gekennzeichnet, daß der Mikroprozessor bei Einschalten des Emp­ fängers aus der Speichereinrichtung die Daten, welche dem vor dem Ab­ schalten zuletzt eingeschalteten Fernsehkanal zugeordnet sind, aus der Spei­ chereinrichtung ausliest und die Zahl N für die Abstimmung auf diesen zuletzt eingestellten Fernsehkanal erzeugt.6. Circuit arrangement according to claim 5, characterized in that the microprocessor when the Emp catches from the storage device the data that the before the Ab switch last switched on television channel are assigned from the Spei and reads out the number N for the last vote set television channel. 7. Schaltungsanordnung nach einem der Ansprüche 1 bis 6, dadurch gekennzeichnet, daß der Mikroprozessor die Zahl N in Abhängigkeit von den Daten, die dem einzustellenden Fernsehkanal zugeordnet sind, sowie in Abhängigkeit von zusätzlichen vorgegebenen Daten berechnet.7. Circuit arrangement according to one of claims 1 to 6, characterized in that the microprocessor has the number N in dependence of the data assigned to the television channel to be set, and calculated depending on additional specified data. 8. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, daß die Zahl N durch den Mikroprozessor gemäß folgender Gleichung berechnet wird: N = (K·F + C)·4+Swobei:
N die zu errechnende Zahl, K die Anzahl der normgemäß empfangbaren Fernsehkanäle, F die Anzahl der Schritte zwischen zwei genormten Nach­ barkanälen, C eine von der vorgegebenen Fernsehkanalnorm abhängige Konstante, S eine variable Zahl, die Änderungen der Zahl N zum Zwecke von Abstimmänderungen ermöglicht, welche wesentlich kleiner sind als die Band­ breite der genormten Frequenzkanäle bedeuten.
8. Circuit arrangement according to claim 7, characterized in that the number N is calculated by the microprocessor according to the following equation: N = (K · F + C) · 4 + Sw wherein:
N the number to be calculated, K the number of television channels that can be received in accordance with the standard, F the number of steps between two standardized after-channel channels, C a constant that depends on the specified television channel standard, S a variable number that enables changes in the number N for the purpose of tuning changes, which are significantly smaller than the bandwidth of the standardized frequency channels.
9. Schaltungsanordnung nach Anspruch 8, dadurch gekennzeichnet, daß die Daten, die den abzustimmenden Fernseh­ kanälen zugeordnet sind und die in digitaler Form in der Speichereinrichtung speicherbar sind, die Größen K und S sind. 9. Circuit arrangement according to claim 8, characterized in that the data that the television to be tuned are assigned to channels and in digital form in the storage device can be saved, the sizes are K and S.   10. Schaltungsanordnung nach einem der Ansprüche 1 bis 9, dadurch gekennzeichnet, daß der schrittweise automatisch durchführbare Suchlaufvorgang durch einen fünften Steuerbefehl unterbrechbar ist, mit dessen Hilfe gleichzeitig von Hand eine schrittweise Fortsetzung des Such­ laufvorganges durchführbar ist.10. Circuit arrangement according to one of claims 1 to 9, characterized in that the step by step can be carried out automatically Search process can be interrupted by a fifth control command whose help at the same time a gradual continuation of the search by hand running process is feasible. 11. Schaltungsanordnung nach einem der Ansprüche 1 bis 10, dadurch gekennzeichnet, daß mit Hilfe des Mikroprozessors in Abhängigkeit von einem sechsten Steuerbefehl der in Abhängigkeit von einem anderen kodierten Eingangssignal erhaltene Wert für die Zahl N um einen Betrag veränderbar ist, der für eine Abstimmänderung ausreichend ist, die wesentlich kleiner ist als die Bandbreite der genormten Fernsehkanäle.11. Circuit arrangement according to one of claims 1 to 10, characterized in that with the help of the microprocessor depending from a sixth control command depending on another encoded input signal received value for the number N by an amount is changeable, which is sufficient for a change of vote, which is essential is smaller than the bandwidth of the standard television channels. 12. Schaltungsanordnung nach einem der Ansprüche 1 bis 11, dadurch gekennzeichnet, daß die Eingabeeinrichtung ein Tastenfeld aufweist, welches mindestens zehn Zifferntasten, Hilfstasten für die Auswahl der Betriebsart und für die Aktivierung von Schaltkreisen der Schaltungsanord­ nung sowie den Zugriff zur Empfängersteuerung ermöglichende Tasten auf­ weist.12. Circuit arrangement according to one of claims 1 to 11, characterized in that the input device has a keypad, which has at least ten number keys, auxiliary keys for selecting the Operating mode and for the activation of circuits the circuit arrangement buttons and buttons that allow access to the receiver control points. 13. Schaltungsanordnung nach einem der Ansprüche 1 bis 12, dadurch gekennzeichnet, daß die Anzeigeeinrichtung ferner zum Anzeigen der Betriebsart des Empfängers vorgesehen ist.13. Circuit arrangement according to one of claims 1 to 12, characterized in that the display means further for displaying the Operating mode of the receiver is provided. 14. Schaltungsanordnung nach einem der Ansprüche 1 bis 13, dadurch gekennzeichnet, daß als Eingabeeinrichtung eine Fernsteuerung vorgesehen ist, welche unmittelbar an den Empfänger anschließbar ist.14. Circuit arrangement according to one of claims 1 to 13, characterized in that a remote control as the input device is provided, which can be connected directly to the receiver. 15. Schaltungsanordnung nach einem der Ansprüche 1 bis 14, dadurch gekennzeichnet, daß der Mikroprozessor Einrichtungen zum Emp­ fangen, Identifizieren und Speichern mindestens eines der Steuerbefehle und zum Aktivieren oder Setzen entsprechender Einrichtungen aufweist.15. Circuit arrangement according to one of claims 1 to 14, characterized in that the microprocessor means for Emp catch, identify and save at least one of the control commands and for activating or setting appropriate devices. 16. Schaltungsanordnung nach Anspruch 15, dadurch gekennzeichnet, daß der Mikroprozessor logische Funktionsbausteine aufweist:
  • a) einen ersten Funktionsbaustein (100) zum Bestimmen von Eingängen und Ausgängen in Abhängigkeit von einem EIN-Signal sowie zum Auswählen eines ersten Ausgangs eines ersten Schaltkreises (107);
  • b) einen zweiten Funktionsbaustein (101) zum Setzen der Speichereinrich­ tung auf Null;
  • c) einen dritten Funktionsbaustein zum Abrufen derjenigen Daten aus der Speichereinrichtung, die den vor Abschaltung des Empfängers zuletzt eingestellten Fernsehkanal betreffen;
  • d) einen vierten Funktionsbaustein (103) zum arithmetischen Berechnen der Zahl N und zwar auf der Basis der Daten, die den Fernsehkanal betreffen, auf den die Abstimmung erfolgen soll, sowie auf der Basis zusätzlicher vorgegebener Daten, mit deren Hilfe Kanalband-Datensignale erzeugbar sind.
16. Circuit arrangement according to claim 15, characterized in that the microprocessor has logical function blocks:
  • a) a first function block ( 100 ) for determining inputs and outputs depending on an ON signal and for selecting a first output of a first circuit ( 107 );
  • b) a second function block ( 101 ) for setting the storage device to zero;
  • c) a third function block for retrieving from the memory device those data relating to the television channel last set before the receiver was switched off;
  • d) a fourth function block ( 103 ) for arithmetically calculating the number N, namely on the basis of the data relating to the television channel to which the tuning is to take place, and on the basis of additional predetermined data, with the aid of which channel band data signals can be generated .
17. Schaltungsanordnung nach Anspruch 15 oder 16, dadurch gekennzeichnet, daß der Mikroprozessor ferner folgende logische Funktionsbausteine aufweist:
  • a) einen fünften Funktionsbaustein (105) zum Empfangen und Speichern von Steuerbefehlen;
  • b) einen sechsten Funktionsbaustein (104) zum Steuern eines zweiten Schaltkreises (106), der zur Übertragung oder Sperrung der Steuerbefehle von dem fünften Funktionsbaustein (105) zu den übrigen Schaltkreisen des Empfängers vorgesehen ist.
17. Circuit arrangement according to claim 15 or 16, characterized in that the microprocessor further comprises the following logic function blocks:
  • a) a fifth function block ( 105 ) for receiving and storing control commands;
  • b) a sixth function block ( 104 ) for controlling a second circuit ( 106 ), which is provided for the transmission or blocking of the control commands from the fifth function block ( 105 ) to the other circuits of the receiver.
18. Schaltungsanordnung nach Anspruch 17, dadurch gekennzeichnet, daß der erste Schaltkreis (107) die Steuerbefehle von dem fünften Funktionsbaustein (105) empfängt und eine Anzahl von Ausgängen aufweist, die auf der Grundlage von mindestens zwei Steuerbe­ fehlen auswählbar sind.18. Circuit arrangement according to claim 17, characterized in that the first circuit ( 107 ) receives the control commands from the fifth function block ( 105 ) and has a number of outputs which can be selected on the basis of at least two control components. 19. Schaltungsanordnung nach einem der Ansprüche 15 bis 18, dadurch gekennzeichnet, daß der Mikroprozessor ferner folgende logische Funktionsbausteine aufweist:
  • a) einen siebten Funktionsbaustein (108, 110) zum Feststellen, ob die Steuerbefehle den Zifferntasten oder den Hilfstasten zugeordnet sind, wobei ggf. von dem siebten Funktionsbaustein ein Koinzidenzsignal er­ zeugt wird, oder ob die Steuerbefehle den Zugriffstasten zugeordnet sind;
  • b) einen achten Funktionsbaustein (109) zum Speichern der Betriebsart in Abhängigkeit der von den Hilfstasten und den Zugriffstasten empfange­ nen Steuerbefehle;
  • c) einen neunten Funktionsbaustein (111, 112, 113) zum Durchführen einer Analyse in Abhängigkeit von dem Koinzidenzsignal bei einer Betriebsart, bei der der Speicherinhalt ausgewechselt wird, sowie zum Aktivieren eines entsprechenden Schaltkreises der Schaltungsanordnung.
19. Circuit arrangement according to one of claims 15 to 18, characterized in that the microprocessor further comprises the following logic function blocks:
  • a) a seventh function block ( 108 , 110 ) for determining whether the control commands are assigned to the numeric keys or the auxiliary keys, a coincidence signal possibly being generated by the seventh function block or whether the control commands are assigned to the access keys;
  • b) an eighth function block ( 109 ) for storing the operating mode as a function of the control commands received by the auxiliary keys and the access keys;
  • c) a ninth function block ( 111 , 112 , 113 ) for performing an analysis as a function of the coincidence signal in an operating mode in which the memory content is replaced, and for activating a corresponding circuit of the circuit arrangement.
20. Schaltungsanordnung nach Anspruch 19, dadurch gekennzeichnet, daß der neunte Funktionsbaustein (111, 112, 113) folgende Merkmale aufweist:
  • a) einen zehnten Funktionsbaustein (111) zum Feststellen, ob die ausge­ wählte Betriebsart die Abstimmung des Empfängers in Abhängigkeit von den Steuerbefehlen direkt beeinflußt;
  • b) einen elften Funktionsbaustein (112) zum Überprüfen, ob die ausgewähl­ te Direktabstimmungs-Betriebsart der Abtastung der Speicherzellen der Speichereinrichtungen entspricht;
  • c) einen zwölften Funktionsbaustein (113) zum Überprüfen, ob die ausge­ wählte Betriebsart der Einspeicherung derjenigen Daten in die Speicher­ einrichtungen entspricht, die einem Fernsehkanal zugeordnet sind, auf die die Abstimmung bereits erfolgt ist, und mit deren Hilfe Schaltkreise aktivierbar sind, durch die ein automatischer oder manueller Sendersuch­ lauf durchführbar ist.
20. Circuit arrangement according to claim 19, characterized in that the ninth function block ( 111 , 112 , 113 ) has the following features:
  • a) a tenth function block ( 111 ) for determining whether the selected operating mode directly affects the tuning of the receiver depending on the control commands;
  • b) an eleventh function block ( 112 ) for checking whether the selected direct voting mode corresponds to the scanning of the memory cells of the memory devices;
  • c) a twelfth function block ( 113 ) for checking whether the selected operating mode corresponds to the storage of the data in the storage devices which are assigned to a television channel to which the tuning has already taken place and with the aid of which circuits can be activated by which an automatic or manual station search can be carried out.
21. Schaltungsanordnung nach einem der Ansprüche 8 bis 20, dadurch gekennzeichnet, daß integrierte Speichereinrichtungen des Mikro­ prozessors ein Abstimmregister aufweisen, in das die Größe S eingespeichert ist, daß sie ein erstes Datenregister aufweisen, in das die konstante Größe C eingespeichert ist, daß sie ein zweites Datenregister aufweisen, in das die Größe F eingespeichert ist, daß sie ein Kanalregister aufweisen, in das die Kanalnummer K eingespeichert ist und daß sie ein Betriebsartenregister auf­ weisen, in das ein Steuerbefehl eingespeichert ist, der den betätigten Hilfs­ tasten zugeordnet ist.21. Circuit arrangement according to one of claims 8 to 20, characterized in that integrated storage devices of the micro processor have a tuning register in which the size S is stored is that they have a first data register into which the constant size C is stored that they have a second data register in which the  Size F is stored in that they have a channel register in which the Channel number K is stored and that it has an operating mode register have, in which a control command is stored, the operated auxiliary assigned to buttons. 22. Schaltungsanordnung nach Anspruch 21, dadurch gekennzeichnet, daß der Mikroprozessor einen dreizehnten Funktions­ baustein (121) aufweist, mit dessen Hilfe in Abhängigkeit eines von dem zehnten Funktionsbaustein (111) empfangenen Signals in dem Abstimm­ register ein bestimmter Anfangswert vorgegeben wird, mit dessen Hilfe die den betätigten Zifferntasten entsprechenden Steuerbefehle in das Kanalregi­ ster eingespeichert werden und mit dessen Hilfe Rechen- und Logikeinrich­ tungen zur Durchführung der arithmetischen Berechnung aktiviert werden.22. Circuit arrangement according to claim 21, characterized in that the microprocessor has a thirteenth function block ( 121 ), with the aid of which, depending on a signal received by the tenth function block ( 111 ), a certain initial value is specified in the tuning register, with the aid of which the control commands corresponding to the actuated number keys are stored in the channel register and with the aid of which computing and logic devices for activating the arithmetic calculation are activated. 23. Schaltungsanordnung nach Anspruch 21, dadurch gekennzeichnet, daß die Verarbeitungseinheit vierzehnte Einrichtun­ gen (124, 125) aufweist, mit deren Hilfe in Abhängigkeit von den betätigten Zifferntasten und in Abhängigkeit von den elften Einrichtungen empfangenen Signalen mindestens ein Teil des Inhalts der dauerhaften Speichereinrichtung in das Abstimmregister und das Kanalregister umspeicherbar ist und mit deren Hilfe Rechen- und Logikeinrichtungen zur Ausführung der arithmetischen Berechnung aktivierbar sind.23. Circuit arrangement according to claim 21, characterized in that the processing unit has fourteenth devices ( 124 , 125 ), with the aid of which, depending on the actuated number keys and depending on the eleventh devices received signals, at least part of the content of the permanent storage device in the tuning register and the channel register can be stored and with the aid of which computing and logic devices can be activated to carry out the arithmetic calculation. 24. Schaltungsanordnung nach Anspruch 21, dadurch gekennzeichnet, daß die Verarbeitungseinheit fünfzehnte Einrich­ tungen (130, 132) aufweist, mit deren Hilfe in Abhängigkeit von den zwölften Einrichtungen (113) und von den betätigten Zifferntasten entsprechenden kodierten Eingangssignalen der Inhalt des Abstimmregisters und des Kanalregi­ sters zumindest in einen Teil der dauerhaften Speichereinrichtungen einspei­ cherbar ist, um die Abstimmbedingungen für einen ausgewählten Sendekanal zu speichern.24. A circuit arrangement according to claim 21, characterized in that the processing unit has fifteenth devices ( 130 , 132 ), with the aid of which, depending on the twelfth devices ( 113 ) and the coded input signals corresponding to the actuated number keys, the content of the tuning register and the channel register sters at least in a part of the permanent storage devices storable in order to store the tuning conditions for a selected transmission channel. 25. Schaltungsanordnung nach Anspruch 24, dadurch gekennzeichnet, daß die Verarbeitungseinheit sechzehnte Einrich­ tungen (131 bis 134) aufweist, mit deren Hilfe nach der Einspeicherung der Daten eines ausgewählten Sendekanals in dem Betriebsartenregister das der vorangegangenen Betriebsart entsprechende kodierte Eingangssignal erneut einspeicherbar ist. 25. Circuit arrangement according to claim 24, characterized in that the processing unit has sixteenth devices ( 131 to 134 ), with the aid of which the coded input signal corresponding to the previous operating mode can be re-stored after the data of a selected transmission channel have been stored in the operating mode register. 26. Schaltungsanordnung nach Anspruch 21, dadurch gekennzeichnet, daß die Verarbeitungseinheit siebzehnte Einrich­ tungen (200 bis 204) aufweist, mit deren Hilfe in Abhängigkeit von einem Signal von den siebten der Überprüfung dienenden Einrichtungen, und von einem fünften kodierten Eingangssignal der Inhalt des Abstimmregisters in einem ausreichenden Umfang veränderbar ist, um eine Änderung der Ab­ stimmung herbeizuführen, die wesentlich kleiner ist als die Bandbreite der Sendekanäle, und die Rechen- und Logikeinrichtungen zur Durchführung der arithmetischen Berechnung zu aktivieren.26. Circuit arrangement according to claim 21, characterized in that the processing unit has seventeenth devices ( 200 to 204 ), with the aid of which, depending on a signal from the seventh devices used for checking, and from a fifth coded input signal, the content of the tuning register is changeable to a sufficient extent to bring about a change in the tuning that is substantially smaller than the bandwidth of the transmission channels, and to activate the computing and logic devices for performing the arithmetic calculation. 27. Schaltungsanordnung nach einem der Ansprüche 21 bis 26, dadurch gekennzeichnet, daß die Verarbeitungseinheit achtzehnte Einrich­ tungen (141 bis 143) aufweist, mit deren Hilfe überprüfbar ist, ob die kodier­ ten Eingangssignale der Betätigung von Hilfstasten zur Betriebsartenauswahl für einen indirekten Suchlauf, und zwar durch Abtastung der Zellen der Spei­ chereinrichtungen, für einen direkten Suchlauf, und zwar durch Erzeugung der ersten Folge von N Zahlen entsprechend der Gesamtzahl der gemäß der vorgegebenen Norm empfangbaren Sendekanäle, oder für einen kontinuierli­ chen Suchlauf entsprechen, und zwar durch Erzeugung der zweiten Folge von N Zahlen für die Abtastung des ganzen Bandes empfangbarer Sendekanäle.27. Circuit arrangement according to one of claims 21 to 26, characterized in that the processing unit eighteenth Einrich lines ( 141 to 143 ), with the help of which it is possible to check whether the coded input signals actuation of auxiliary keys for operating mode selection for an indirect search, and by scanning the cells of the storage devices for a direct search, by generating the first sequence of N numbers corresponding to the total number of broadcast channels receivable according to the specified standard, or for a continuous search, by generating the second sequence of N numbers for scanning the entire band of receivable transmission channels. 28. Schaltungsanordnung nach Anspruch 27, dadurch gekennzeichnet, daß die Verarbeitungseinheit neunzehnte Einrichtun­ gen (144 bis 147) aufweist, die durch die achtzehnten Einrichtungen (141 bis 143) aktivierbar sind und mit deren Hilfe überprüfbar ist, ob die kodierten Eingangssignale der Betriebsart "indirekter Suchlauf", der Betätigung von Zifferntasten oder der Betätigung von Zugriffstasten entsprechen, und mit deren Hilfe eine erste Folge von Übereinstimmungssignalen erzeugbar ist.28. Circuit arrangement according to claim 27, characterized in that the processing unit has nineteenth devices ( 144 to 147 ) which can be activated by the eighteenth devices ( 141 to 143 ) and with the aid of which it is possible to check whether the coded input signals of the "indirect" operating mode Search ", the operation of numeric keys or the operation of access keys correspond, and with the help of which a first sequence of match signals can be generated. 29. Schaltungsanordnung nach Anspruch 28, dadurch gekennzeichnet, daß die Verarbeitungseinheit wie folgt aufgebaut ist:
  • a) es sind zwanzigste Einrichtungen (148, 149) vorgesehen, mit deren Hilfe in Abhängigkeit von einem ersten Übereinstimmungssignal von den neun­ zehnten Einrichtungen ein zweiter Ausgang unter den Ausgängen der ersten Schaltereinrichtung (107) auswählbar ist, mit deren Hilfe der Inhalt eines Verzögerungsregisters um eine Einheit verringerbar ist und mit deren Hilfe überprüfbar ist, ob der Inhalt des Verzögerungsregisters von Null abweicht, und mit deren Hilfe für den Fall, daß der Inhalt des Ver­ zögerungsregisters Null ist, ein erstes Freigabesignal erzeugbar ist;
  • b) es sind einundzwanzigste Einrichtungen (150) vorgesehen, mit deren Hilfe in Abhängigkeit von dem ersten Freigabesignal oder einem zweiten Übereinstimmungssignal von den neunzehnten Einrichtungen der Inhalt eines Punktregisters um eine Einheit erhöhbar ist;
  • c) es sind zweiundzwanzigste Einrichtungen (154) vorgesehen, mit deren Hilfe in Abhängigkeit von einem dritten Übereinstimmungssignal den neunzehnten Einrichtungen der Inhalt des Punktregisters um eine Einheit verringerbar ist.
29. Circuit arrangement according to claim 28, characterized in that the processing unit is constructed as follows:
  • a) there are twentieth devices ( 148 , 149 ) provided, with the aid of which, depending on a first match signal from the nine tenth devices, a second output can be selected from the outputs of the first switch device ( 107 ), with the aid of which the content of a delay register can be changed a unit can be reduced and with the aid of which it can be checked whether the content of the delay register deviates from zero, and with the aid of which if the content of the delay register is zero, a first enable signal can be generated;
  • b) twenty-first devices ( 150 ) are provided, with the aid of which the content of a point register can be increased by one unit as a function of the first enable signal or a second match signal from the nineteenth devices;
  • c) twenty-second devices ( 154 ) are provided, with the aid of which the content of the point register can be reduced by one unit as a function of a third agreement signal.
30. Schaltungsanordnung nach Anspruch 29, dadurch gekennzeichnet, daß die Verarbeitungseinheit dreiundzwanzigste Einrichtungen (151 bis 153) aufweist, die durch die einundzwanzigsten Einrichtungen (150) oder die zweiundzwanzigsten Einrichtungen (154) akti­ vierbar sind und die in zwei durch den Inhalt des Punktregisters identifizierten Zellen der Speichereinrichtungen enthaltenen Daten in das Abstimmregister bzw. das Kanalregister zu übertragen, wobei diese beiden Register dem Verzögerungsregister einen vorgegebenen Anfangswert zuordnen und die Rechen- und Logikeinrichtungen aktivieren.30. Circuit arrangement according to claim 29, characterized in that the processing unit comprises twenty-third devices ( 151 to 153 ) which can be activated by the twenty-first devices ( 150 ) or the twenty-second devices ( 154 ) and which in two are identified by the content of the point register To transfer cells contained in the memory devices into the tuning register or the channel register, these two registers assigning a predetermined initial value to the delay register and activating the computing and logic devices. 31. Schaltungsanordnung nach einem der Ansprüche 14 bis 30, dadurch gekennzeichnet, daß die Verarbeitungseinheit vierundzwanzigste Einrichtungen (164 bis 167) aufweist, die durch die neunzehnten Einrichtun­ gen aktivierbar sind und mit deren Hilfe überprüfbar ist, ob die kodierten Eingangssignale der Betriebsart "direkter Suchlauf", der Betätigung von Zifferntasten und der Betätigung von Zugriffstasten entsprechen, und mit deren Hilfe ferner eine zweite Folge von Übereinstimmungssignalen erzeugbar ist.31. Circuit arrangement according to one of claims 14 to 30, characterized in that the processing unit has twenty-fourth devices ( 164 to 167 ) which can be activated by the nineteenth device and with the help of which it is possible to check whether the coded input signals of the "direct search" mode ", correspond to the actuation of numeric keys and the actuation of access keys, and with the help of which a second sequence of match signals can also be generated. 32. Schaltungsanordnung nach Anspruch 31, dadurch gekennzeichnet, daß die Verarbeitungseinheit fünfundzwanzigste Einrichtungen (168, 169) aufweist, mit deren Hilfe in Abhängigkeit von einem vierten Übereinstimmungssignal von den vierundzwangzigsten Einrichtungen ein dritter Ausgang unter den Ausgängen der ersten Schaltereinrichtungen (107) auswählbar, der Inhalt des Verzögerungsregister um eine Einheit ver­ ringerbar, dem Abstimmregister ein vorgegebener Anfangswert zuordenbar und überprüfbar ist, ob der Inhalt des Verzögerungsregisters von Null ab­ weicht, wobei für den Fall, daß der Inhalt des Verzögerungsregisters Null ist, durch die fünfundzwanzigsten Einrichtungen (168, 169) ein zweites Freigabesi­ gnal erzeugbar ist.32. Circuit arrangement according to claim 31, characterized in that the processing unit has twenty-fifth devices ( 168 , 169 ), by means of which a third output can be selected from the outputs of the first switch devices ( 107 ) depending on a fourth match signal from the twenty-fourth devices The content of the delay register can be reduced by one unit, the tuning register can be assigned a predetermined initial value and it can be checked whether the content of the delay register deviates from zero, and in the event that the content of the delay register is zero, by the twenty-fifth devices ( 168 , 169 ) a second release signal can be generated. 33. Schaltungsanordnung nach Anspruch 32, dadurch gekennzeichnet, daß die Verarbeitungseinheit wie folgt aufgebaut ist:
  • a) es sind sechsundzwanzigste Einrichtungen (170 bis 172) vorgesehen, mit deren Hilfe in Abhängigkeit von dem zweiten Freigabesignal oder von einem fünften Übereinstimmungssignal von den vierundzwanzigsten Einrichtungen die Rechen- und Logikeinrichtungen aktivierbar sind, mit deren Hilfe der Inhalt des Kanalregisters um eine Einheit erhöhbar ist und mit deren Hilfe dem Verzögerungsregister ein Anfangswert zugeord­ net werden kann;
  • b) es sind siebenundzwanzigste Einrichtungen (173, 174) vorgesehen, mit deren Hilfe in Abhängigkeit von einem Übereinstimmungssignal von den vierundzwangzigsten Einrichtungen die Rechen- und Logikeinrichtungen aktivierbar und der Inhalt des Kanalregisters um eine Einheit erhöhbar sind.
33. Circuit arrangement according to claim 32, characterized in that the processing unit is constructed as follows:
  • a) there are twenty-sixth devices ( 170 to 172 ) provided, with the aid of which, depending on the second enable signal or on a fifth match signal from the twenty-fourth devices, the computing and logic devices can be activated, with the aid of which the content of the channel register can be increased by one unit and with the help of which an initial value can be assigned to the delay register;
  • b) there are twenty-seventh devices ( 173 , 174 ) provided, with the aid of which, depending on a match signal from the twenty-fourth devices, the computing and logic devices can be activated and the content of the channel register can be increased by one unit.
34. Schaltungsanordnung nach einem der Ansprüche 14 bis 33, dadurch gekennzeichnet, daß die Verarbeitungseinheit achtundzwanzigste Einrichtungen (184 bis 187) aufweist, die durch die achtzehnten Einrichtun­ gen aktivierbar sind und mit deren Hilfe überprüfbar ist, ob die kodierten Eingangssignale der Betriebsart "kontinuierlicher Suchlauf", der Betätigung von Zifferntasten oder der Betätigung von Zugriffstasten entsprechen, und mit deren Hilfe ferner ein dritter Satz von Übereinstimmungssignalen erzeugbar ist.34. Circuit arrangement according to one of claims 14 to 33, characterized in that the processing unit has twenty-eighth devices ( 184 to 187 ) which can be activated by the eighteenth device and with the help of which it is possible to check whether the coded input signals of the "continuous search mode"", correspond to the actuation of numeric keys or the actuation of access keys, and with the aid of which a third set of match signals can also be generated. 35. Schaltungsanordnung nach Anspruch 34, dadurch gekennzeichnet, daß die Verarbeitungseinheit neunundzwanzigste Einrichtungen (194 bis 196) aufweist, mit deren Hilfe in Abhängigkeit von einem siebten Übereinstimmungssignal von den achtundzwanzigsten Ein­ richtungen der Inhalt des Abstimmregisters um eine Einheit verringerbar ist, mit deren Hilfe überprüfbar ist, ob der Inhalt des Abstimmregisters von Null abweicht, und mit deren Hilfe für den Fall, daß der Inhalt des Abstimmregi­ sters Null ist, der Inhalt des Kanalregisters um eine Einheit verringerbar und ein achtes Überinstimmungssignal erzeugbar ist, durch das die Rechen- und Logikeinrichtungen aktivierbar sind.35. Circuit arrangement according to claim 34, characterized in that the processing unit has twenty-ninth devices ( 194 to 196 ), with the aid of which, depending on a seventh match signal from the twenty-eighth devices, the content of the tuning register can be reduced by one unit, with the aid of which it can be checked is whether the content of the tuning register deviates from zero, and by means of which, in the event that the content of the tuning register is zero, the content of the channel register can be reduced by one unit and an eighth over-signal can be generated by which the computing and logic devices can be activated. 36. Schaltungsanordnung nach Anspruch 35, dadurch gekennzeichnet, daß die Verarbeitungseinheit dreißigste Einrichtun­ gen (188 bis 191) aufweist, mit deren Hilfe in Abhängigkeit von einem neun­ ten Übereinstimmungssignal von den achtundzwanzigsten Einrichtungen ein vierter Ausgang unter den Ausgängen der ersten Schaltereinrichtungen aus­ wählbar ist, mit deren Hilfe der Inhalt des Abstimmregisters um eine Einheit erhöhbar ist, und mit deren Hilfe der Inhalt des Abstimmre­ gisters daraufhin überprüfbar ist, ob er von Null abweicht, und mit deren Hilfe für den Fall, daß der Inhalt des Abstimmregisters Null ist, der Inhalt des Kanalregisters um eine Einheit erhöhbar und ein zehntes Übereinstimmungs­ signal erzeugbar ist, durch das die Rechen- und Logikeinrichtungen aktivier­ bar sind.36. Circuit arrangement according to claim 35, characterized in that the processing unit has thirtieth devices ( 188 to 191 ), with the aid of which a fourth output can be selected from the outputs of the first switch devices as a function of a ninth agreement signal from the twenty-eighth devices. with the help of which the content of the voting register can be increased by one unit, and with the help of which the content of the voting register can be checked to determine whether it deviates from zero, and with the aid of which, in the event that the content of the voting register is zero, the content of the channel register can be increased by one unit and a tenth match signal can be generated by which the computing and logic devices can be activated. 37. Schaltungsanordnung nach einem der Ansprüche 28 bis 36, dadurch gekennzeichnet, daß die Verarbeitungseinheit (31). Einrichtungen (175, 157, 197) aufweist, mit deren Hilfe ein erster Ausgang von den Ausgängen der ersten Schaltereinrichtung (107) auswählbar und den fünften Einrichtun­ gen (105) ein Startsignal zuführbar ist.37. Circuit arrangement according to one of claims 28 to 36, characterized in that the processing unit ( 31 ). Devices ( 175 , 157 , 197 ), with the aid of which a first output can be selected from the outputs of the first switch device ( 107 ) and a start signal can be fed to the fifth device ( 105 ).
DE2858826A 1977-12-30 1978-12-23 Receiver tuner permitting channel searching Expired - Lifetime DE2858826C2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IT69950/77A IT1091632B (en) 1977-12-30 1977-12-30 CIRCUITARY ARRANGEMENT TO TUNE A SIGNAL AMONG A MULTIPLE OF RADIOELECTRIC SIGNALS
DE19782856042 DE2856042A1 (en) 1977-12-30 1978-12-23 CIRCUIT ARRANGEMENT FOR ADJUSTMENT OF A RECEIVER FOR RADIO SIGNALS

Publications (1)

Publication Number Publication Date
DE2858826C2 true DE2858826C2 (en) 1996-09-12

Family

ID=25777062

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2858826A Expired - Lifetime DE2858826C2 (en) 1977-12-30 1978-12-23 Receiver tuner permitting channel searching

Country Status (1)

Country Link
DE (1) DE2858826C2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2651030A1 (en) * 1975-11-11 1977-05-12 Indesit VOTING FOR A RECEIVING DEVICE
DE2648882A1 (en) * 1976-10-28 1978-05-03 Licentia Gmbh ELECTRONIC CHANNEL SELECTION SYSTEM, ESPECIALLY FOR TELEVISIONS

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2651030A1 (en) * 1975-11-11 1977-05-12 Indesit VOTING FOR A RECEIVING DEVICE
DE2648882A1 (en) * 1976-10-28 1978-05-03 Licentia Gmbh ELECTRONIC CHANNEL SELECTION SYSTEM, ESPECIALLY FOR TELEVISIONS

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
"Ein Abstimmsystem für Fernsehgeräte" in DE-Z.: Funk-Technik, 1976, Nr. 1/2, S. 4 u. 5 *
"Ein digitales Abstimmsystem mit Frequenzsynthese"in DE-Z.: Funk-Technik, 1977, Nr. 16, F & E 270, 272, 281, 282, 284 *
"Microcomputer tunes and holds frequencies", in US-Z.: Electronics, 1977, Sept., S. 46-48, 50 *
"Picture-Tube as Fine-Tuning Indicator", in US-Z.: Electronics World, Dec.1967, S.16 *
BELT, F.H. "Tuning in on Color", US-Z.: Electro- nics World, April 1968 S.34-36,64-67 *

Similar Documents

Publication Publication Date Title
DE2920023C2 (en) Method for generating displays of analog operating parameters of a television receiver
DE2437974C3 (en) Channel search and channel selection arrangement
DE2735148A1 (en) CONTROL ARRANGEMENT WORKING WITH FREQUENCY SYNTHESIS
DE2855352A1 (en) CHANNEL SELECTOR FOR USE WITH SIGNAL RECEIVERS AND SIGNAL RECORDER
DE2837670A1 (en) DISPLAY DEVICE TO EASIER SETTING OF A TUNING SYSTEM
DE2222523C3 (en) Automatic tuning, in particular for television receivers
DE2313524A1 (en) TUNING CONTROL SYSTEM FOR RADIO RECEIVER
DE2920016A1 (en) TUNING DEVICE FOR TELEVISIONS
DE2924832A1 (en) CIRCUIT ARRANGEMENT FOR RECEIVER DEVICES WITH CHANNEL SELECTION
DE3122057A1 (en) TUNER CONTROL DEVICE
DE2903486A1 (en) MULTI-BAND RADIO RECEIVER SYSTEM
DE2556951B2 (en) Tuning device for radio receivers
DE3247082A1 (en) PLL TYPE VOTING CIRCUIT ARRANGEMENT
DE2648882A1 (en) ELECTRONIC CHANNEL SELECTION SYSTEM, ESPECIALLY FOR TELEVISIONS
DE2623783A1 (en) OVERLAY RECEIVER FOR MULTIPLE FREQUENCY BANDS WITH DIGITAL CONTROLLED NORMAL FREQUENCY GENERATOR
DE2631039C2 (en) Television receiver with a channel selection circuit
DE2333851A1 (en) METHOD AND ARRANGEMENTS FOR THE INDEPENDENT RE-ADJUSTMENT OF THE OSCILLATOR FREQUENCY, SET WITH A TUNING ARRANGEMENT, OF AN OVERLAY RECEIVER OF A PICTURE AND / OR SOUND REPLAY ARRANGEMENT
DE2828367C2 (en) Arrangement for tuning a receiver to a predetermined number of preferred tuning positions
DE3240055C2 (en)
DE3013700C2 (en) Control device for an oscillator frequency for a PLL system oscillator
DE3411241A1 (en) SIMULTANEOUS SHIFTING FOR TUNER USING A PROM MEMORY
DE2533072C3 (en) Tuning circuit for high frequency receivers
DE2858826C2 (en) Receiver tuner permitting channel searching
EP0049321B1 (en) Automatic programme-search device for a pal-secam television receiver
DE2856042A1 (en) CIRCUIT ARRANGEMENT FOR ADJUSTMENT OF A RECEIVER FOR RADIO SIGNALS

Legal Events

Date Code Title Description
Q172 Divided out of (supplement):

Ref country code: DE

Ref document number: 2856042

8110 Request for examination paragraph 44
8181 Inventor (new situation)

Free format text: BELISOMI, PIETRO, PINTEROLO, TURIN/TORINO, IT

8128 New person/name/address of the agent

Representative=s name: KONLE, T., DIPL.-ING., PAT.-ANW., 8000 MUENCHEN

AC Divided out of

Ref country code: DE

Ref document number: 2856042

Format of ref document f/p: P

D2 Grant after examination
8364 No opposition during term of opposition