DE2023693A1 - - Google Patents

Info

Publication number
DE2023693A1
DE2023693A1 DE19702023693 DE2023693A DE2023693A1 DE 2023693 A1 DE2023693 A1 DE 2023693A1 DE 19702023693 DE19702023693 DE 19702023693 DE 2023693 A DE2023693 A DE 2023693A DE 2023693 A1 DE2023693 A1 DE 2023693A1
Authority
DE
Germany
Prior art keywords
counter
line
memory
character
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19702023693
Other languages
German (de)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Publication of DE2023693A1 publication Critical patent/DE2023693A1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/34Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators for rolling or scrolling
    • G09G5/343Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators for rolling or scrolling for systems having a character code-mapped display memory

Description

Patentanwälte Dipl.-Ing. R Weickmann, *Patent attorneys Dipl.-Ing. R Weickmann, *

Dipl.-Ing. H. Weickmann, Dipl.-Phys. Dr. K. Fincke Dipl.-Ing. R A.Weιckmann, Dipl.-Chem. B. HuberDipl.-Ing. H. Weickmann, Dipl.-Phys. Dr. K. Fincke Dipl.-Ing. R A.Weιckmann, Dipl.-Chem. B. Huber

8 MÜNCHEN 86, DEN8 MUNICH 86, DEN

POSTFACH 860 820PO Box 860 820

MÖHLSTRASSE 22, RUFNUMMER 48 3921/22MÖHLSTRASSE 22, CALL NUMBER 48 3921/22

A.B. Dick CompanyAWAY. Dick Company

5700 lest Touhy Ave., Chicago, Illinois, V.St.A.5700 reads Touhy Ave., Chicago, Illinois, V.St.A.

DatenanzeigesystemData display system

Die Erfindung bezieht sich auf ein Anzeigesystem zur ständigen Anzeige von Daten. Die Erfindung stellt eine Verbesserung eines an anderer Stelle beschriebenen Anzeigesystems dar (US-Anmeldung, Serial No. 704 067).The invention relates to a display system for constant display of data. The invention provides an improvement on a display system described elsewhere (U.S. application, Serial No. 704 067).

Im Zusammenhang mit der Anzeige von Daten besteht häufig der Wunsch, eine Zeile von Informationen in Datenzeilen einzufügen, die auf dem Anzeigeschirm einer Kathodenstrahlröhre angezeigt werden. Dies erfordert Einrichtungen zur Verschiebung der gesamten Anzeige oder eines Teiles der Anzeige, und zwar nech oben oder nach unten. Die Verschiebung erfolgt dabei schrittweise um eine Anzeigezeile. Mit der Verschiebung der Anzeige nach oben wird die Zeile an der Oberseite der verschobenen Anzeige gelöscht, während an der Unterseite der verschobenen Anzeige Platz für die Einfügung einer Zeile vorhanden ist. Mit einer Abwärtsverschiebung wird eine Zeile an der Unterseite der betreffenden Anzeige gelöscht, während anIn connection with the display of data, there is often a desire to insert a line of information into lines of data, displayed on the display screen of a cathode ray tube. This requires facilities for shifting the entire display or part of the display, and although nech up or down. The shift takes place step by one display line. As the display moves up, the line at the top of the moved ad deleted while at the bottom of the shifted display space is available for inserting a line. With a downward shift, a line appears the bottom of the ad in question is deleted while on

00 980/167
BAD
00 980/167
BATH

~2~ . 2Ü23693~ 2 ~. 2Ü23693

der Oberseite der betreffenden Anzeige Platz für die Einfügung einer Zeile zur Verfügung steht.there is space for a line to be inserted at the top of the ad in question.

Der Erfindung liegt nun die Aufgabe zu Grunde, eine Anordnung zur Aufwärts- oder AbwärtsSchiebung einer Anzeige zu schaffen. Dabei sollen in einem Speicher eines zu schaffenden Anzeigesystems gespeicherte Daten mit ihrem Auftreten eine Aufwärts- oder Abwärtsbewegung auf dem Anzeigeschirm einer Anzeigeröhre auszuführen vermögen. Bei der neu zu schaffenden Anordnung soll die jeweilige Information auf dem Anzeigeschirm einer Anzeigeröhre eines An'zeigesystems nach oben oder nach unten verschoben werden können, welches bei den kommerziellen Fernsehfrequenzen arbeitet. Schließlich sollen Einrichtungen vorgesehen werden können, die die gesamte Anzeige oder einen Teil einer Anzeige um jeweils eine Anzeigezeile schrittweise zu verschieben erlauben, so daß eine Zeile geöffnet und eine neue Information in diese Zeile eingefügt werden kann.The invention is now based on the object of an arrangement for shifting a display up or down to accomplish. In this case, data stored in a memory of a display system to be created should be a Able to move up or down on the display screen of a display tube. With the new one to be created Arrangement is intended to move the respective information upwards on the display screen of a display tube of a display system or shifted down, which operates at the commercial television frequencies. After all, supposed to Facilities can be provided that extend the entire display or part of a display by one display line at a time Allow to move step by step so that a line is opened and new information is inserted into this line can be.

Gelöst wird die vorstehend aufgezeigte Aufgabe mit Hilfe eines Anzeigesystems für eine ständige Anzeige von Daten, unter Verwendung eines Speichers, der Daten in Form von Zeichen in bestimmten Zeichenzeilen speichert, wobei diese Daten zur Anzeige auf dem Anzeigeschirm einer Anzeigeröhre in den Zeilenstellen des Speicher entsprechenden Stellen aus dem Spei* eher auslesbar sind. Dieses Anzeigesystem ist erfindungsgemäß dadurch gekennzeichnet,, daß Einrichtungen zur zeilenweisen Änderung der Anzeigestellen der Daten vorgesehen sind, daß diese Einrichtungen eine bestimmte, die letzte Zeilenstelle, an der die jeweilige Änderung zu beenden ist, angebende Adresse bereitstellen, daß Einrichtungen vorgesehen sind, durch die aufeinanderfolgend Datenseichen mit Hilfe entsprechender Zeichen aus einer Zeile des Speichers auslesbar und in eine andere Zeile des Speichers wiederein- "The above-mentioned object is achieved with the aid of a display system for permanent display of data, under Use of a memory that stores data in the form of characters in certain lines of characters, these data being used for Display on the display screen of a display tube in the line positions of the memory corresponding positions from the memory * are more readable. According to the invention, this display system is characterized in that devices for line-by-line Change of the display places of the data are provided that these facilities a certain, the last line position, at which the respective change is to be ended, provide the address indicating that facilities are provided are, through the successive data characters using corresponding characters can be read from a line of the memory and in another row of the memory again- "

009847/ 1676 BAD Ä; 009847/1676 BAD Ä ;

— \) —- \) -

schreibbar sind, daß Detektoreinrichtungen vorgesehen sind, die eine. Koinzidenz zwischen der genannten bestimmten Adresse und der Adresse der jeweils erreichten Zeile feststellen und die bei Koinzidenz der Adressen ein Koinzidenz-Signal abgeben, auf das hin "O"-Zeichen in die letzte Zeile des Speichers eingeschrieben werden, aus welcher Daten ausgelesen worden sind, und daß Einrichtungen vorgesehen sind, die mit Auftreten des Koinzidenz-Signals und mit Beendigung des Einschreibens von "O"-Zeichen in die letzte Zeile eine Beendigung der Änderung und anschließend eine Anzeige der um eine Zeile verschobenen Daten bewirken.are writable that detector devices are provided, the one. Coincidence between the said particular Address and the address of the line reached determine and if the addresses coincide a coincidence signal on the "O" sign in the last line of the memory from which data has been read out, and that devices are provided, when the coincidence signal occurs and when the writing of "O" characters in the last line has ended End the change and then cause a display of the data shifted by one line.

Der bei dem erfindungsgemäßen Anzeigesystem vorgesehene Speicher besitzt eine solche Kapazität, daß er je Anzeigestelle auf dem Anzeigeschirm der Anzeigeröhre ein Kodewort zu speichern vermag, das einem alphanumerischen Zeichen entspricht. Die Adressen der Speicherstellen des Speichers entsprechen dabei den Adressen der Anzeigenteilen auf dem Anzeigeschirm der Kathodenstrahlröhre. Diese Adressen werden durch ain;-?n Zpich::--Zähler bestimmt, der die Anzahl der auf der Anzeigeröhre dargestellten Zeichenzeilen zählt.The memory provided in the display system according to the invention has such a capacity that it is able to store a code word for each display position on the display screen of the display tube which corresponds to an alphanumeric character. The addresses of the storage locations of the memory correspond to the addresses of the display parts on the display screen of the cathode ray tube. These addresses are identified by a in ; -? n Zpich :: - Defines the counter that counts the number of lines of characters shown on the display tube.

Für die Ausführung einer Aufwärts- oder Hochschiebung sind Einrichtungen vorgesehen, die die Zeichen aus einer Datenzeile des Speichers auf einmal auslesen und mit einer Adresse einer darüber liegenden Zeile in den Speieher wieder einschreiben. Ferner sind Einrichtungen vorgesehen, die bei Ausführung einer Abwärtsverschiebung von einer gegebenen Adresse auf die der letzten Zeile der Röhre benachbarte Zeile übergehen, sodann aus einer Zeile des Speichers Zeichen auslesen und schließlich diese Zeichen an einer Stelle des Speichers wiedereinschreiben, die eine Zeile unter der genannten Zeile liegt. Diese Vorgänge laufen solange ab, bis die gegebene ' Zeilenadresse erreicht ist.For performing an upward or upward move are Devices are provided which read the characters from a data line of the memory at once and with an address rewrite a line above in the Speieher. Means are also provided which, when a downshift is performed from a given address to the Skip the line adjacent to the last line of the tube, then read out characters from a line of the memory and Finally, rewrite these characters in a location in memory that is one line below the said line lies. These processes continue until the given ' Line address is reached.

009847/1678 BAD009847/1678 BATH

Durch das erfindungsgemäße Anzeigesystem ist es somit möglich, Daten auf dem Anzeigeschirm eines Fernseh-Monitors anzuzeigen. Ferner ist durch die Erfindung insbesondere eine Anordnung geschaffen, die solchen Daten ermöglicht, beim Auftreten sich vertikal nach oben oder nach unten über den Anzeigeschirm der betreffenden Röhre zu bewegen.The display system according to the invention thus makes it possible to display data on the display screen of a television monitor to display. Furthermore, the invention in particular creates an arrangement which enables such data to move vertically upwards or downwards across the display screen of the relevant tube when it occurs.

An Hand von Zeichnungen wird die Erfindung nachstehend näher erläutert.The invention is explained in more detail below with reference to drawings.

Fig. 1 zeigt in einem Blockdiagramm den generellen Aufbau eines Anzeigesystems gemäß der Erfindung.1 shows in a block diagram the general structure of a display system according to the invention.

Fig. 2 zeigt in einem detaillierten Blockdiagramm eine Anzeigesteuereinrichtung gemäß der Erfindung. Fig. 3 zeigt in einem Blockdiagramm eine Anzeige-Zeichensteuerschaltung. Fig. 2 shows in a detailed block diagram a display controller according to the invention. Fig. 3 is a block diagram showing a display character control circuit.

Fig. S zeigt ein aus ausgewählten Punkten einer Punktmatrix gemäß der Erfindung zusammengesetztes Zeichen. Fig. f zeigt in einem Blockdiagramm Anzeige-Zeilen- und Zeichen-Zähler.5 shows a character composed of selected points of a dot matrix according to the invention. Figure f is a block diagram showing display line and character counters.

Fig. 6 zeigt in einem Blockdiagramm einen Zeiger-Generator sowie Zeilen- und Zeichen-Zähl er«,6 shows a pointer generator in a block diagram as well as line and character counters «,

Fig. 7 zeigt in einem Blockdiagramm einen Speicheradressengonerator. Fig. 7 shows in a block diagram a memory address generator.

Fig. 8, 9A, 9B und 10 zeigen in Blockdiagrammen Verknüpfungsschaltungen, die für eine Aufwärts- und Abwärts-Steuerung gemäß der Erfindung erforderlich sind» Fig. 11 veranschaulicht in einem Zeitdiagramm die Aufwärts-Verschiebefunktion. 8, 9A, 9B and 10 are block diagrams showing logic circuits used for up and down control according to the invention are required »Fig. 11 illustrates in a timing diagram the upshift function.

Fig. 12 veranschaulicht in einem Zeitdiagramm die Abwärts-Verschiebefunktion. Figure 12 is a timing diagram illustrating the shift down function.

In Fig. 1 ist eine allgemeine Anordnung des Anzeigesystems dargestellt, welches einen normalen Fernseh-Monitor 10 (von dom erforderlichenfalls mehrere vorgesehen sein können)In Fig. 1 is a general arrangement of the display system shown, which a normal television monitor 10 (more than one can be provided by dom if necessary)

00 98 Λ 7/1671 BAD ORIGINAL00 98 Λ 7/1671 BATH ORIGINAL

enthält. Dieser Fernseh-Monitor 10 zeigt normal lesbare Daten an. Digitale Daten können in das System von irgendeiner Datenquelle her eingegeben werden. Als Beispiel für eine solche Datenquelle sind ein Streifenleser oder Bandleser 12 und/oder eine Schreibmaschinentastatur 14 dargestellt. Die betreffenden Daten werden in eine Anzeigesteuereinrichtung 16 eingeführt, deren Funktion darin besteht, die Daten in einer solchen Weise zu speichern, daß sie in geeigneter Weise zur Anzeige auf dem Fernsen-Monitor ausgelesen werden können oder daß sie irgendeiner anderen Auswerteeinrichtung zugeführt werden können, wie einem Tastenlocher, einer Druckeinrichtung, etc.. Die Anzeigesteuereinrichtung enthält ferner einen neuen Zeichengenerator, der mit Auftreten der den Daten entsprechenden Kodewörtern Bildsignale erzeugt, die als lesbare Daten auf dem Fernseh-Monitor 10 angezeigt werden. contains. This television monitor 10 shows normally readable Data. Digital data can be entered into the system from any data source. As an example for such a data source is a strip reader or tape reader 12 and / or a typewriter keyboard 14 is shown. The relevant data are entered into a display control device 16, the function of which is to store the data in such a way that it can be used appropriately Way to be read out on the television monitor can or any other evaluation device can be supplied, such as a key punch, a printing device, etc .. The display control device also contains a new character generator which, when the code words corresponding to the data occur, generates image signals which are displayed as readable data on the television monitor 10.

Das in Fig. 2 dargestellte Blockdiagramm läßt Einzelheiten der Anzeigesteuereinrichtung erkennen. Ein Streifenleser oder eine Schreibmaschinentastatur 14 sind bekannte und kommerziell erhältliche Hardware-Elemente. Zum Zwecke der Erfindung und zur Ausführung eines normalen Betriebs erzeugt der Streifenleser ein acht Binärzeichen umfassendes Ausgangssignal, und zwar zusammen mit einem Taktimpuls. Ein solches Ausgangssignal wird jeweils dann erzeugt, wenn ein Zeichen gelesen wird. Sieben der acht Binärzeichen oder Bits entsprechen einem alphanumerischen Zeichen. Das achte Bit ist ein Paritätsbit. Die Tastatur 14, die zu einer Faksimile-Schreibeinrichtung gehören kann, gibt ebenfalls an ihrem Ausgang ein sieben Bit umfassendes Zeichensignal ab, und zwar zusammen mit einem achten Bit, das für Paritätszwecke dient. Dieses Aus gang's sign al wird -zusammen mit einem Taktimpuls abgegeben. In jedem Falle werden die betreffenden Signale parallel auf acht Datenleitungen abgegeben; der Taktimpuls wird über eine neunte Leitung abgegeben. DieThe block diagram shown in Fig. 2 leaves details recognize the display controller. A strip reader or typewriter keyboard 14 are known and used commercially available hardware elements. Generated for the purpose of the invention and to carry out normal operation the strip reader sends an output signal comprising eight binary characters, together with a clock pulse. Such an output signal is generated when a character is read. Seven of the eight binary characters or bits correspond to one alphanumeric character. The eighth bit is a parity bit. The keyboard 14, which may belong to a facsimile writing device, is also on its Output a seven-bit character signal, together with an eighth bit, which is used for parity purposes serves. This output's signal is -together with a clock pulse submitted. In any case, the relevant signals are output in parallel on eight data lines; the The clock pulse is emitted via a ninth line. the

009847/1676009847/1676

2Ü236932Ü23693

. betreffenden Signale werden entsprechend vorgesehenen Trennschaltungen 60 zugeführt.. relevant signals are provided in accordance with provided isolating circuits 60 supplied.

Für den Grundbetrieb der Anzeigesteuereinrichtung dienende synchronisiersignale können von einer externen Synchronisiersignalquelle 16 her erhalten werden. Dieses externe Synchronisiersignal kann entweder von einem Pernsehempfänger-Synchronisiergenerator oder durch.ein Bildsignalgemisch geliefert werden, das von einer Bildbandeinrichtung erhältlich ist. Derartige Signale können dann in der Weise verarbeitet w werden, daß Horizontal-Synchronisiersignale und Vertikal-Synchronisiersignale erhalten werden. Wird mit einem Bildsignalgemisch gearbeitet, so wird dieses unmittelbar einem ODER-Gatter 18 zugeführt, dessen Ausgang an eine Amplitudensiebschaltung 22 angeschlossen ist. Diese Funktionen sind im Zusammenhang mit der Trennung der Horizontal-Synehronisiersignale von den Vertikal-Synchronisiersignalen bekannt. Wird ein Bildsignalgemisch von der externen Bildsignalquelle geliefert, so wird das betreffende Bildsignalgemisch einer Bildaustastschaltung 20 zugeführt, die an sich bekannte Schaltungen enthält, um einen Austastimpuls dem Bildsignalgemisch während des Bildzwischenraums zuzuführen. Damit Il bleibt ein Synchronisiersignalgemisch übrig. Dieses Synchronisiersignalgemisch wird dem ODER-Gatter 18 und danach der Amplitudensiebschaltung zugeführt, in der eine Auftrennung in Horizontal- und Vertikal-Synchronisiersignale erfolgt.Synchronizing signals used for the basic operation of the display controller can be obtained from an external synchronizing signal source 16. This external synchronization signal can be supplied either by a television receiver synchronization generator or by a composite picture signal which is available from a picture tape device. Such signals can w are then processed in such a manner that horizontal synchronizing signals and vertical synchronizing signals are obtained. If a composite image signal is used, this is fed directly to an OR gate 18, the output of which is connected to an amplitude filter circuit 22. These functions are known in connection with the separation of the horizontal synchronization signals from the vertical synchronization signals. If a composite picture signal is supplied from the external picture signal source, the composite picture signal in question is fed to a picture blanking circuit 20 which contains circuits known per se in order to feed a blanking pulse to the composite picture signal during the picture gap. So that Il remains a synchronizing signal mixture. This mixed synchronizing signal is fed to the OR gate 18 and then to the amplitude filter circuit, in which a separation into horizontal and vertical synchronizing signals takes place.

Das am Ausgang des ODER-Gatters 18 auftretende Synchronisiersipinalgemisch wird vom Ausgang der Anzeigesteuereinrichtung dem Fernseh-Monitor zugeführt, der zur Wiedergabe der Bildsignale dient. Die Vertikal-Synchronisiersignale bzw. -impulse oder Vertikal-Steuerimpulse, die am Ausgang der Amplitudensiebschaltung 22 auftreten, werden zur Rückstellung eines Anzeige-Zeichen-Zählers 24· und einesAnzeige-Zeilen-The synchronizing dipinal mixture occurring at the output of the OR gate 18 is fed from the output of the display control device to the television monitor, which is used to display the Image signals is used. The vertical synchronization signals resp. -impulses or vertical control impulses which are sent at the output of the Amplitude filter circuit 22 occur, are used to reset a display character counter 24 · and a display line

0098 4 7/1676 BAD ORi&JNÄL 0098 4 7/1676 BAD ORi & JNÄL

" 7 ~ ζ L^ 3 G-9-3" 7 ~ ζ L ^ 3 G-9-3

Zählers 26 herangezogen. Auf diese Weise ist sichergestellt, daß in jedem anzuzeigenden Feld in richtiger Weise begonnen wird. Der Anzeige-Zeichen-Zähler wird jeweils dann in seiner Zählerstellung um eins weitergeschaltet, wenn ein Zeichen in einer Zeichenzeile angezeigt ist. Der Anzeige-Zeilen-Zähler 26 wird in seiner Sählerstellung jeweils dann um eins weiterreschaltet, wenn eine Zeile von Zeichen angezeigt ist. Damit steht die Adresse des jeweils letzten angezeigten Zeichens am Ausgang dieser Zähler zur Verfügung. Die eigentliche Bildanzeige beginnt dabei erst nach den ersten 24 Horizontal-Synchronisierimpulsen, die auf den Vertikal-Synchronisierimpuls folgen; die betreffende Anzeige wird solange fortgesetzt, bis sechzehn Bildzeichenreihen angezeigt sind.Counter 26 is used. This ensures that that started correctly in each field to be displayed will. The display character counter is then in each case in its Counter incremented by one when a character is displayed in a character line. The display line counter 26 is then switched on by one in its counter position, when a line of characters is displayed. This shows the address of the last displayed character available at the output of this counter. The actual image display starts only after the first 24 horizontal synchronization pulses, following the vertical sync pulse; the relevant display is continued as long as until sixteen icon strings are displayed.

In jeder Zeile sind 32 Zeichen vorhanden. Der erste Horizontal-Synchronisierimpuls löst den Betrieb einer Anzeige-Zählersteuerschaltung 32 aus. Die Zähler-Steuerschaltung kann eine "etastete Taktschaltung 28 in Betrieb setzen, wenn die Frequenz bleich der Bildelement- oder Bildpunktfrequenz von 8 MHz ist. Der Beginn des Betriebs der getasteten Taktschaltung wird im Anschluß an den Horizontal-Steuerimpuls um etwa 12 MikroSekunden verzögert, und zwar bis zu dem Zeitpunkt, zu dem die erste Zeichenposition in einer Zeile von Zeichen erreicht ist. Die Taktschaltung wird dann eingeschaltet; sie setzt ihren Betrieb solange fort, bis die Darstellung des letzten Zeichens in einer Zeile beendet ist. Jede Zeichenposition oder -lage ist durch eine Punktmatrix festgelegt, in der nur jene Punkte dargestellt werden, die ein gewünschtes Zeichen bilden. Jedes Zeichen umfaßt neun Punktpositionen in "Zeilenrichtung für die eigentliche Zeichendarstellung zuzüglich drei Punktpositionen als Sicherheitsbandpositionen. Die Gesamtzahl der je Zeile erzeugten Taktimpulse beträgt somit zwölfmal 32 (32 Zeichen pro Zeile) oder 384 Impulse. -There are 32 characters in each line. The first horizontal synchronization pulse triggers a display counter control circuit 32 to operate. The counter control circuit may be a "Put the keyed clock circuit 28 into operation when the frequency pale is the picture element or pixel frequency of 8 MHz. The start of operation of the gated clock circuit is in the Connection to the horizontal control pulse by about 12 microseconds delayed until the first character position in a line of characters is reached. the Clock circuit is then switched on; it continues its operation until the display of the last character in a line has ended. Every character position is determined by a dot matrix in which only those dots are shown that form a desired character. Each Character includes nine point positions in "line direction for the actual character display plus three point positions as safety tape positions. The total number of clock pulses generated per line is twelve times 32 (32 characters per line) or 384 pulses. -

009847/1678
BAD
009847/1678
BATH

Die Anzeige-Zählersteuerschaltung nimmt ferner die Vertikal-Synchronisierimpulse auf, die für Rückstellzwecke verwendet werden. Das getastete Taktausgangssignal wird dabei dazu benutzt, einen x-Matrix-Zähler 3^ anzusteuern, der bis zwölf zu zählen imstande ist. Neun Zä.hlerstellungen dieses Zählers entsprechen den neun horizontalen Positionen in einer Zeichen-Punkt-Matrix, und zwar von links beginnend und nach rechts laufend. Die übrigen drei Zählerstellungen dienen für die Erzielung des Sicherheitsbandes oder für einen Zeichenzwischenraum. Der x-Matrix-Zähl er 34 führt daher je Zeichen einen vollständigen Zählzyklus aus. Die Ausgangssignale des Zählers von den Stufen XI bis XII werden abgeleitet. Jeweils dann, wenn der x-Matrix-Zähler einen Zählzyklus von 12 Zählerstellungen beendet, tritt ein Überlauf auf. Der Überlauf wird dem Anzeige-Zeichen-Zähler 24 zugeführt, der damit um eins weiterzählt. Der Anzeige-Zeichen-Zähler besitzt eine Gesamtzählkapazität von 32. Dies entspricht der Anzahl der in jeder Reihe dargestellten Zeichen. Jeweils dann, wenn bei dem Anzeige-Zeichen-Zähler ein Überlauf auftritt, wird ein Überlauf-Impuls an die Anzeige-Zeichensteuerschaltung 32 zurück abgegeben. Diese Anzeige-Zählersteuerschaltung 32 zieht diesen Überlaufimpuls dazu heran, die getastete Taktschaltung 28 abzuschalten. Die getastete Taktschaltung wartet dann auf das Auftreten des nächsten Horizontal-Synchronisierimpulses, bevor wieder mit dem Betrieb begonnen wird. Der Überlaufimpuls der Anzeige-Zählersteuerschaltung bewirkt ferner eine Weiterzählung eines y-Matrix-Zählers 36 um eins, wenn der-nächste Horizontal-Synchronisierimpuls auftritt.The display counter control circuit also takes the vertical sync pulses that are used for reset purposes. The gated clock output signal is used to to control an x-matrix counter 3 ^ that goes up to twelve is able to count. Nine counts of this counter correspond to the nine horizontal positions in a character-dot matrix, starting from the left and moving to the right. The other three counter positions are used for the Achievement of the safety tape or for a space between characters. The x-matrix counter 34 therefore keeps track of characters a complete counting cycle. The output signals of the counter from stages XI to XII are derived. Respectively when the x-matrix counter has a counting cycle of 12 counter positions terminated, an overflow occurs. The overflow is fed to the display character counter 24, which increases it by one counts on. The display character counter has a total counting capacity of 32. This corresponds to the number of in each Series of characters shown. Whenever the display character counter overflows, an overflow pulse is generated returned to the display character control circuit 32. This display counter control circuit 32 uses this overflow pulse to switch off the gated clock circuit 28. The gated clock circuit then waits for the next horizontal sync pulse to occur before operation is started again. The overflow pulse of the display counter control circuit also causes a further counting a y matrix counter 36 by one when the-next Horizontal synchronization pulse occurs.

Der y-Matrix-Zähler besitzt eine Gesamtzählkapazität von 14. Elf Zählerstellungen der insgesamt 14 möglichen Zählerstellungen dienen zur Zählung der Vertikal-Punktstellen in der Punktmatrix eines Zeichens. Drei der möglichen Zählerstellungen dienen für einen Sicherheitsbandabstand zwischen Zeichenzeilen. Von denThe y-matrix counter has a total counting capacity of 14. Eleven counter positions of the total of 14 possible counter positions are used to count the vertical dot positions in the dot matrix of a character. Three of the possible counter settings are used for a safety band gap between character lines. Of the

0 0 9 8 k 7 / 1 6 7 8. - BAD0 0 9 8 k 7/1 6 7 8. - BAD

mit Π bis Y14 bezeichneten Ausgängen werden Zählergebnisse abgeleitet. Das von dem y-Matrix-Zähler 36 abgegebene Überlauf-Ausgangssignal wird dem Anzeige-Zeilen-Zähler 26 zugeführt, der daraufhin jeweils um eins weiterzählt. Der Anzeige-Zeilen-Zähler besitzt eine Gesamtzählka-pazität von 16, und zwar entsprechend den 16 Zeichenzeilen, die gemäß der Erfindung in einem Teilbild darzustellen sind.Outputs marked with Π to Y14 are derived from counting results. The overflow output signal given by the y matrix counter 36 is fed to the display line counter 26, which then increments each time. The display line counter has a total counting capacity of 16, corresponding to the 16 lines of characters which, according to the invention, are shown in are to be shown in a partial image.

Ein Zeichengenerator 38 nimmt die Zählerausgangssignale·des x-Matrix-Zählers und des y-Matrix-Zählers auf. Auf die Aufnahme dieser Zählerausgangssignale erzeugt der Zeichengenerator Bildsignale, die jeweils einem alphanumerischen Zeichen entsprechen, welches das betreffende System anzuzeigen imstande ist. Bei einer realisierten und erfolgreich betriebenen Ausführungsform der Erfindung sind durch den Zeichengenerator 64 alphanumerische Zeichen erzeugt worden. Das Ausgangssignal des Zeichengenerators wird einem Bildwähler 30 zugeführt. Die Funktion dieses Bildwählers 30 besteht darin, auf das Auftreten eines von dem Kernspeicher 40 des Systems abgeleiteten A character generator 38 takes the counter output signals · des x matrix counter and the y matrix counter. On the recording From these counter output signals, the character generator generates image signals, each of which is an alphanumeric character which the system in question is able to display. In a realized and successfully operated embodiment According to the invention, 64 alphanumeric characters have been generated by the character generator. The output signal of the character generator is fed to an image selector 30. the The function of this image selector 30 is to respond to the occurrence of one derived from the core memory 40 of the system

umfassenden
7 Bit/alphanumerischen Kodewortes ein spezielles Zeichen von sämtlichen (dem Bildwähler) zugeführten Zeichen auszuwählen. Bei diesem Zeichen handelt es sich um dasjenige Zeichen, das durch das alphanumerische Kodewort dargestellt ist. Der Kernspeicher 40 gibt dabei jeweils einem Zeichen entsprechende Kodesignale an ein Ausgaberegister 42 ab, das diese Signale einem Daten-Dekoder 44 zuführt. Dieser Dekoder 44 dekodiert die Signale nacheinander und veranlaßt den Bildwähler, die geeigneten Bildzeichensignale auszuwählen. Darüber hinaus ■ kann der Bildwähler 30 durch eine "Blitz"-Steuerschaltung 46 moduliert werden. Die "Blitz"-Steuerschaltung enthält eine Oszillatorschaltung, die durch ein'en "Blitz"-Kode in Betrieb gesetzt werden kann, der in dem Speicher gespeichert ist und bei dem es sich um ein "nicht sichtbares" Zeichen handelt. Die "Blitz"-Steuerschaltunf5 46 verbleibt dabei solange im einge-
comprehensive
7 bit / alphanumeric code word to select a special character from all characters supplied (to the image selector). This character is the character represented by the alphanumeric code word. The core memory 40 outputs code signals corresponding to a character to an output register 42, which feeds these signals to a data decoder 44. This decoder 44 decodes the signals one by one and causes the picture selector to select the appropriate picture character signals. In addition, the image selector 30 can be modulated by a "flash" control circuit 46. The "flash" control circuit includes an oscillator circuit which can be activated by a "flash" code which is stored in memory and which is an "invisible" character. The "flash" control circuit 46 remains in the activated

0098477187600984771876

"schalteten Zustand, bis der nächstfolgende Horizontal-Steuerimpuls auftritt oder bis ein Abstandskodewort auftritt, das das folgende Wort von dem gerade vorliegenden Wort beabstandet. Durch die "Blitz"-Steuerschaltung 46 werden sämtliche Zeichen eines Wortes danach in der Weise angezeigt, daß sie .blinken oder flackern und damit die Aufmerksamkeit auf sich ziehen."switched state until the next horizontal control pulse occurs or until a spacing codeword occurs which separates the following word from the current word. By the "flash" control circuit 46, all characters of a word afterwards in such a way that they blink or flicker and thus attract attention.

Nachdem jedes Zeichen dargestellt oder angezeigt ist, wird ein Entlastungs- oder Entladungszyklus des Kernspeichers 40 durchgeführt. Während dieses Zyklus werden dem nächsten Zeichen einer Reihe entsprechende alphanumerische Signale in das Ausgaberegister 42 eingeführt. Die Adresse, mit deren Hilfe das Zeichen in dem Kernspeicher gelesen wird^ wird durch die Zählerstände des Anzeige-Zeichen-Zählers und des Anzeige-Zeilen-Zählers geliefert. Durch jede der 512 Zählerstellungen dieser Zähler wird somit eine bestimmte Kernspeicheradresse geliefert. Der Anzeige-Zeichen-Zähler 64· und-der Anzeige-Zeilen-Zähler sind mit ihren Ausgängen an einen Speicheradressengenerator angeschlossen, der die Adresseninformation für den Kernspeicher· 40 erzeugt.After each character is shown or displayed, will a discharge or discharge cycle of the core memory 40 carried out. During this cycle, alphanumeric signals corresponding to the next character in a row are entered into the output register 42 introduced. The address with the help of which the character in the core memory is read ^ is determined by the counter readings the display character counter and the display line counter delivered. Through each of the 512 counter positions of this A specific core memory address is thus supplied to the counter. The display character counter 64 and the display line counter are connected with their outputs to a memory address generator, which provides the address information for the core memory 40 generated.

Die am Ausgang des Bildwählers 30 auftretenden Zeichen-Bildsignale werden einer Mischschaltung 50 und einer Ausgangsklemrae 52 zugeführt. Die Mischschaltung setzt die Zeichen-Bildsignale mit einem Zeiger-Signal zusammen, das von einem Zeigergenerator 54 her geliefert worden ist. Das Zeiger-Bildsignal besitzt dabei etwa die halbe Helligkeit der Zeichensignale. Das Zeiger-Bildsignal zeigt auf dem auf dem Anzeigeschirm des Fernseh-Monitors dargestellten Bild die entsprechende Zeichensignaladresse in dem Speicher an, in den die nächsten digitalen Eingangs-Zeichensignale eingeg-eben werden, wenn das System sich im Schreibbetrieb befindet. Das Ausgangssignal der Mischschaltung wird einer Ausgangsklemmo zugeführt. Ferner steht das vom Ausgang des ODER-Gotters 18The character image signals appearing at the output of the image selector 30 become a mixer 50 and an output terminal 52 supplied. The mixer circuit sets the character-image signals together with a pointer signal which has been supplied by a pointer generator 54. The pointer image signal has about half the brightness of the character signals. The pointer image signal points to the on the display screen of the television monitor the corresponding character signal address in the memory to the the next digital input character signals are entered when the system is in write mode. That The output of the mixer circuit becomes an output terminal fed. Furthermore, it says about the exit of the OR god 18

009847/167S
BAD
009847 / 167S
BATH

abgegebene Synchronisiersignalgemisch an einer Klemme 56 zur Verfügung. Diese drei Signale, nämlich das Synchronisiersignalgemisch, das Zeichen-Bildsignal mit dem Zeiger-Sipiial und das Zeichen-Bildsignal ohne das Zeiger-Signal stehen somit an drei Ausgangsklemmen zur Verfugung, um einem Pernseh-Monitor zur Anzeige zugeführt zu werden.output synchronizing signal composite at a terminal 56 to disposal. These three signals, namely the composite synchronization signal, the character image signal with the pointer sipiial and the character image signal without the pointer signal are thus available at three output terminals to one TV monitor to be fed for display.

Der Streifenleser 12 und die Tastatur 14 sind mit ihren Aussängen an die Trennschaltung 60 angeschlossen. Die Trennschaltung dient dazu, die Eingangs-Datenleitungen von den beiden Eingabeeinrichtungen zu überprüfer, und zwar auf die Aufnahme des jeweils zugehörigen Daten-Taktimpulses, der auf den Taktleitungen auftritt. Handelt es sich bei den Daten um darzustellende alphanumerische Daten, so triggert das Eingan^s-Taktsignal einen einzigen Ladezyklus des Kernspeichers. Diese Funktion wird durch die Dateneingabe-Steuerschaltung 62 , bewirkt. Während der Ladezyklusoperation wird das Eingangszeichen in den Kernspeicher geladen, und zwar mit einer Adresse, die durch die Zählerausgangssignale des Zeiger-Zeichen- ■ Zählers 64- und des Zeiger-Zeilen-Zählers 66 bestimmt ist. Der Zeigerrenerator 5^- ermittelt die Koinzidenz zwischen den Zählerständen der Zeiger-Zähler und der Anzeige—Zähler; er bewirkt, daß die Ladeoperation dann auftritt, wenn die Zähler-, stände dieser Zähler gleich sind. Wie zuvor ausgeführt, tritt dies bei einer Adresse in dem Speicher auf, welche der Position entspricht, die sichtbar durch den Zeiger auf dem Ausranr.s-Monitor bezeichnet ist. Demgemäß erfolgt die Ladung des Kernspeichers an einer Stelle, die der Stelle des Zeigers entspricht. Aus Vorstehendem dürfte somit ersichtlich sein, daß der Speicher eine Speicherung, für 512 alphanumerische Zeichen mit acht Bit pro Zeichen vornehmen sollte.The strip reader 12 and the keyboard 14 are with their Outputs connected to the isolating circuit 60. The isolating circuit is used to separate the input data lines from the to check both input devices, namely on the Recording of the respective associated data clock pulse, which on occurs on the clock lines. If the data is alphanumeric data to be displayed, the input clock signal triggers a single core load cycle. This function is performed by the data entry control circuit 62, causes. During the load cycle operation, the input character will be is loaded into core memory with an address identified by the pointer character counter outputs Counter 64 and the pointer line counter 66 is determined. The pointer generator 5 ^ - determines the coincidence between the Counter readings of the pointer counters and the display counters; it causes the load operation to occur when the counter, readings of this counter are the same. As previously stated, this occurs at an address in memory which is the position that is visible by the pointer on the Ausranr.s monitor is designated. Accordingly, the core memory is charged at a location corresponding to the location of the pointer. From the above it should be apparent that the memory has a memory for 512 alphanumeric characters should make with eight bits per character.

Auf das Auftreten der einlaufenden oteuerkodewörter werden endern SJr1TInIo von der Trennschaltung erhalten. DieseWhen the incoming telegram code words occur, SJr 1 TInIo are received from the isolating circuit. These

0098A7/1 676
BAD
0098A7 / 1 676
BATH

speziellen Steuerkodewörter führen Jedoch nicht zu einem Speicherladezyklus, sondern sie erzeugen vielmehr Signale auf entsprechenden Ausgangsleitungen der Trennschaltung. Diese Leitungen führen Signale für die Ausführung entsprechender Funktionen, wie Zeiger ein-aus, Zeiger nach rechts, Zeiger nach links, Zeiger in eine neue Zeile, Zeiger zumck, Zeiger nach oben, Zeiger nach unten, etc.. Die hiermit zusammenhängenden Vorgänge werden weiter unten noch näher ersichtlich werden. However, special control code words do not lead to a memory load cycle, but rather they generate signals on the corresponding output lines of the isolating circuit. These lines carry signals for the execution of the corresponding Functions like pointer on-off, pointer to the right, pointer to the left, pointer to a new line, pointer back, pointer up, pointer down, etc .. The related processes will be shown in more detail below.

Während des Schreibbetriebs, währenddessen das jeweilige Zeichen in den Kernspeicher geladen wird, bewirkt ein einzelner Impuls, daß der Zeiger-Zeichen-Zähler um eins weiterzählt. Wenn bei dem Zeiger-Zeichen-Zähler ein Überlauf auftritt, bewirkt das von diesem Zähler abgegebene Ausgangssignal ein BOrtsehalten des Zeiger-Zeilen-Zählers. Die Eingabe-Ladeoperationen bewirken somit, daß der Zeiger Zeichen um Zeichen und Zeile um Zeile fortbewegt wird, und zwar in entsprechender Weise wie bei der Ausführung einer Schreiboperation auf einer Schreibmaschine,During the writing operation, meanwhile the respective Characters are loaded into the core memory, a single pulse causes the pointer-character counter to increment by one. When the pointer-character counter overflows, cause the output signal given by this counter hold a BOrt of the pointer-line counter. The input loads thus cause the pointer to shift character by character and line Line is moved forward in the same way as when performing a write operation on a typewriter,

Das Ausgaberegister 4-2 kann, sofern erwünscht, auch dazu herangezogen werden, in dem Speicher befindliche Daten zu einer externen Auswerteeinrichtung 19 zu übertragen, bei der-es sich um ein Band- oder Lochstreifengerät oder um einen Sender oder um einen externen Drucker handeln kann. Eine durch die Zeiger-Zähler gesteuerte Schaltung 69 für das Ende einer Zeile oder das Ende einer Nachricht kann in Verbindung mit der externen Datenübertragung herangezogen werden, um das Auftreten derartiger Zustände an die externe.Einrichtung zu signalisieren.The output register 4-2 can also be used for this purpose, if desired are to transmit data located in the memory to an external evaluation device 19 in which-es be a tape or punch tape machine or a transmitter or an external printer. A circuit 69 controlled by the pointer counter for the end of a line or the end of a message can be used in conjunction with external data transmission to prevent the occurrence such states to the external device signal.

0098 A 7/1678
BAD
0098 A 7/1678
BATH

Anzeige-Zählersteuerschaltung 32Display counter control circuit 32

In Fig. 3 ist in einem Blockschaltdiagramm die Anzeige-Zählersteuerschaltung dargestellt. Diese Schaltung bzw. Schaltungsanordnung wirkt in der Weise, daß zu dem jeweils geeigneten Zeitpunkt der Betrieb des getasteten Taktoszillators ausgelöst wird, so daß die folgenden Matrix- und Anzeige-Zähler zum richtigen Zeitpunkt und in richtiger zeitlicher Folge zu arbeiten beginnen können. Bei einer Fernsehanzeige müssen sowohl ein oberer Rand als auch ein linker Seitenrand vorgesehen sein. Deshalb liefert die Anzeige-Zählersteuerschaltung notwendigerweise diese Verzögerungen. Der erste Vertikal-Synchronisierimpuls, der vom Ausgang der nachstehend auch nur kurz als Amplitudensieb bezeichneten Amplitudensiebschaltung 22 abgegeben wird, wird einem Flip-Flop 102 zugeführt, das daraufhin p*esetzt wird. Dies hat zur Folge, daß an dem Q-Ausgang dieses Flip-Flops/Binem hohen Signalwert entsprechendes 1-Zeichen auftritt. Dadurch wird ein UND-Gatter 104 übertragungsfähig gemacht, und zwar für Horizontal-Synchronisierimpulse, die von dem Amplitudensieb her aufgenommen werden. Diese Synchronisierimpuiae werden zur Ansteuerung eines 24 Zählerstellungen besitzenden Zählers 106 verwendet. Dieser Zähler liefert eine Verzögerung für den oberen Rand. Die 24ste Zählerstellung des Zählers wird dazu herangezogen, das Flip-Flop 102 zurückzusetzen und ein Flip-Flop 108 zu setzen. Der nächste Vertikal-Snychronisierimpuls macht das Flip-Flop 102 wieder übertragungsfähig, und gleichzeitig wird der in 24 Zählerstellungen einstellbare Zähler zurückgesetzt. Damit kann eine Zählung erneut beginnen·Referring to Fig. 3, there is a block diagram of the display counter control circuit shown. This circuit or circuit arrangement acts in such a way that to the respectively appropriate Time the operation of the keyed clock oscillator is triggered, so that the following matrix and display counters to the correct Be able to start work at the right time and in the correct chronological order. For a television advertisement, both a top edge as well as a left side edge can be provided. Therefore, the display counter control circuit necessarily delivers these delays. The first vertical synchronizing pulse, which is also only briefly referred to below as the output Amplitude filter designated amplitude filter circuit 22 is supplied to a flip-flop 102, which thereupon is set. This has the consequence that at the Q output this Flip-flops / 1 character corresponding to a high signal value occurs. As a result, an AND gate 104 is made capable of transmission, specifically for horizontal synchronizing pulses which are taken up by the amplitude sieve. This Synchronisierimpuiae are used to control a counter 106 with 24 counter positions. This counter provides a Delay for the top margin. The 24th counter position of the counter is used to reset the flip-flop 102 and to set a flip-flop 108. The next vertical synchronization pulse makes the flip-flop 102 transferable again, and at the same time it becomes adjustable in 24 counter positions Counter reset. This allows a count to start again

Des an de» Q-Auagang des Flip-Flops 108 auftretende Signal macht ein UND-Gatter 110 für Horizontal-Synchronisierimpulse 'übe rtragun gefähig. Das Auegangssignal des UND-Gatters 110 wird einer VerzÖgerungsschaltung 112 zugeführt. Die Verzögerungsschaltung bewirkt eine Verzögerung, deren Dauer durch die GrößeThe signal occurring at the »Q output of the flip-flop 108 makes an AND gate 110 for horizontal sync pulses 'Able to carry. The output of AND gate 110 becomes a delay circuit 112 is supplied. The delay circuit causes a delay, the duration of which depends on the size

009847/1676009847/1676

des erwünschten linken Randes auf der Anzeigeröhre bestimmt ist. Das Ausgangssignal der Verzögerungsschaltung 112 setzt ein Flip-Flop 114. Bas am Q-Ausgang des Flip-Flops 114 auftretende Signal, das ein "1"-Zeichen oder -Signal ist, wenn der Setz-Eingang dieses Flip-Flops entsprech^nd'ängesteuert ist, wird dem getasteten Taktoszillataa^ztigeführt. Dadurch beginnt dieser Oszillator Taktimpulse zu erzeugen..of the desired left margin on the display tube is determined. The output signal of the delay circuit 112 is set a flip-flop 114. Bas signal appearing at the Q output of flip-flop 114, which is a "1" character or signal if the set input of this flip-flop is controlled accordingly is, the keyed clock oscillator is fed. This begins this oscillator will generate clock pulses.

Das Flip-Flop 114 wird durch ein am Ausgang B16 auftretendes Signal zurückgesetzt. Dieses Signal v/ird von dem Anzeige-Zeichenzähler aufgenommen, der .die Anzahl der in einer Zeile dargestellten Zeichen zählt. Nachdem das letzte Zeichen dargestellt bzw. angezeigt ist, wird das Flip-Flop 114 zurückgesetzt. Dadurch wird zu Beginn der nächsten Zeile, die durch das Auftreten eines weiteren Horizontal-Synchronisierimpulses angezeigt ist, eine Verzögerung an dem linken Rand der Anzeigeröhre bewirkt. Das Flip-Flop 108 wird durch ein W8~-Signal zurückgesetzt, das von dem Anzeige-Zeilen-Zähler geliefert wird. Dieses Signal tritt auf, nachdem das letzte Zeichen in der letzten Zeile dargestellt bzw. angezeigt worden ist. Demgemäß kann das Flip-Flop 108 solange nicht gesetzt werden, bis der Zähler 106 durchgezählt und seine Zählersteilung 24 erreicht hat, um die Verzögerung für den oberen Rand zu liefern.The flip-flop 114 is triggered by an occurring at the output B16 Signal reset. This signal is picked up by the display character counter, which shows the number of represented character counts. After the last character is shown or displayed, the flip-flop 114 is reset. This is at the beginning of the next line, which is caused by the occurrence of another horizontal synchronizing pulse is displayed causes a delay on the left edge of the display tube. The flip-flop 108 is reset by a W8 ~ signal, supplied by the display line counter. This signal occurs after the last character in the last line has been shown or displayed. Accordingly the flip-flop 108 cannot be set until the counter 106 counts through and reaches its counter division 24 has to deliver the delay for the top margin.

X- und Y-Matrix-Zähler (34 - 36) Fig.4X and Y matrix counters (34 - 36) Fig. 4

In Fig. 4 sind in einem Blockschaltbild der x-Punktmatrix-Zähler und der y-Punktmatrix-Zähler dargestellt. Für die Bildung eines Zeichens stehen dabei in einer Punktmatrix neun Punkte in horizontaler Richtung und elf Punkte in vertikaler Richtung zur Verfügung. Dabei sind fünf PunktZwischenräume zwischen Zeichen in einer Zeile gelassen} dies dient als Sicherheitsband.4 shows the x-dot matrix counters in a block diagram and the y-dot matrix counter. For education of a character there are nine points in the horizontal direction and eleven points in the vertical direction in a dot matrix to disposal. There are five point spaces between Characters left on one line} this serves as a safety tape.

Drei Punktabstande oder -zwischenräume sind zwischen den Zeichenzeilen vorgesehen. Diese Punktabatände dienen ebenfalls alsThere are three point spacings or spaces between the lines of characters intended. These point spacings also serve as

00 9 84 7/167600 9 84 7/1676

BADBATH

Sicherheitsband. Der für die horizontale Punktverschiebung vorgesehene Zähler besitzt eine Zählkapazität von 14-,und der ~ fx'.v die vertikale Punktverschiebung dienende Zähler besitzt eine Zählkapazität von 14-.Security tape. The counter provided for the horizontal point shift has a counting capacity of 14-, and the counter used for vertical point shifting has a counting capacity of 14-.

Gemäß Fig. 4- ist ein Horizont al-Zähl er 116 vorgesehen, der aus sebhs Flip-Flops 116Ä bis 116F besteht. Jedes dieser Flip-Flops ist ein an sich bekannte "JK"-Flip-Flop, wie es an sich bekannt und kommerziell erhältlich ist.According to Fig. 4- a horizon al-counter 116 is provided which consists of sebhs flip-flops 116A to 116F. Each of these Flip-flops is a per se known "JK" flip-flop, like it is known per se and is commercially available.

Jedes Flip-Flop besitzt einen J-, einen K- und einen C-Eingang und einen Q- und Q-Ausgang. Wenn dem C-Eingang eines Flip-Flops ein Taktimpuls zugeführt wird, tritt an den Aus- ~änren dieses Flip-Flops der Zustand an den Eingängen J und K auf. Tritt am J-Eingang ein 1-Signal und am K-Eingang ein ■0-Signal auf, wenn am Eingang G ein Taktimpuls auftritt, so treten am Q-Ausgang ein 1-Signal und am Q-Ausgang ein O-Signal auf. Die Eingangssignale J und Q werden den entsprechenden Flip-Flops von den Ausgängen Q und Q der betreffenden Flip-Flops über NAND-Gatter zugeführt. Ein NAND-Gatter verhält sich in entsprechender Weise wie ein UND-Gatter mit nachgeschaltetem Inverter. Tritt an den beiden Eingängen des NAND-Gatters geweils ein 1-Signal auf, so tritt am Ausgang dieses NAND-Gatters ein 0—Signal auf; treten an den Eingängen des NAND-Gatters O-Sir;nale auf, so tritt am Ausgang dieses NAND-Gatters ein 1-Signal auf. Führt einer der Eingänge des NAND-Gatters ein 1-3ignal und der andere Eingang ein O-Signal, so tritt am Ausgang des KAI'!D-Gatters ein 1-Signal auf.Each flip-flop has a J, a K and a C input and a Q and Q output. If the C input is a If a clock pulse is supplied to flip-flops, the state at inputs J and K occurs at the outputs of this flip-flop on. If a 1-signal occurs at the J input and at the K input ■ 0 signal on when a clock pulse occurs at input G, see above there is a 1 signal at the Q output and a 0 signal at the Q output on. The input signals J and Q are the corresponding flip-flops from the outputs Q and Q of the respective flip-flops fed via NAND gate. A NAND gate behaves in the same way as an AND gate with a downstream one Inverter. If a 1-signal occurs at both inputs of the NAND gate, then occurs at the output of this NAND gate a 0 signal on; occur at the inputs of the NAND gate O-sir; nale, so occurs at the exit of this NAND gate a 1 signal. Performs one of the inputs of the NAND gate a 1-3 signal and the other input a 0 signal, so occurs on Output of the KAI '! D gate has a 1 signal.

Bei dem Zähler 116 sind die Q- und Q-Ausgänge der entsprechenden Flip-Flops 116A bis 116G an die J- und K-Eingänge der jeweils unmittelbar folgenden Flip-Flops über NAND-Gatter 117A und 117A1 bis 11?E und 117E1 angeschlossen. Die NAND-Gatter 118A und 118A' sind an die entsprechenden J- und K-Einp;änge desIn the counter 116, the Q and Q outputs of the corresponding flip-flops 116A to 116G are connected to the J and K inputs of the respectively immediately following flip-flops via NAND gates 117A and 117A 1 to 11? E and 117E 1 connected. NAND gates 118A and 118A 'are connected to the corresponding J and K inputs of the

009847/16-76 BAD009847 / 16-76 BAD

Flip-Hops 116A angeschlossen«, Das NAND-Gatter/118A ist mit einem Eingang an den Q-Ausgang des Flip-Flops 116F angeschlossen; dieser Ausgang ist mit H6 bezeichnet. Das NAND-Gatter.118A ist mit seinen Eingängen an die Q-Ausgänge der Flip-Flops 116E und 116F angeschlossen. Diese Q-Ausgänge sind mit H5 und H6 bezeichnet. Flip-Hops 116A connected «, the NAND gate / 118A is with one input connected to the Q output of flip-flop 116F; this output is labeled H6. The NAND Gate 118A has its inputs connected to the Q outputs of the flip-flops 116E and 116F. These Q outputs are labeled H5 and H6.

Es sei bemerkt, daß in dem Fall, daß lediglich der eine Eingang eines NAND-Gatters geschaltet ist, der andere Eingang ^ dieses NAND-Gatters an eine Vorspannungsquelle 120 angeschlossen ist. In diesem Fall wirkt-dann das mit einem Eingang ausgenutzte NAND-Gatter als Inverter, der das jeweilige Eingangssignal invertiert.It should be noted that in the event that only one input of a NAND gate is switched, the other input ^ this NAND gate connected to a bias voltage source 120 is. In this case, the NAND gate used with one input then acts as an inverter that feeds the respective input signal inverted.

Die entsprechenden Ausgänge Q und Q der Flip-Flops 116A bis 116F sind mit H1 bis H6 und HI bis H6 bezeichnet. An diese Ausgänge sind zwölf NAND-Gatter 121 bis 135 angeschlossen. Diese NAND-Gatter liefern Anzeigen für die 14 Zählerstellungen in negierter Form. Die entsprechenden Ausgänge sind dabei mit ΧΪ" bis 1X14- bezeichnet. Mit Auftreten eines Signals an den Eingängen H1 und H2~ des NAND-Gatters 121 tritt somit ein Ausgangssignal an dem mit XT bezeichneten Ausgang auf. Dies entspricht der P ersten Ausgangs-Zählerstellung des Zählers. Die an den Ausgängen H6 und 17 auftretenden Signale gelangen an die Eingänge des NAND-Gatters 126 und bewirken die Abgabe eines Ausgangssignals am Ausgang X6. Auf den Leitungen H5 und H6 gleichzeitig auftretende Signale bewirken, daß das NAND-Gatter 132 vom Ausgang XI2 ein Ausgangssignal oder ein der Zählerstellung 12 entsprechendes negiertes Ausgangssignal abgibt.The corresponding outputs Q and Q of the flip-flops 116A to 116F are labeled H1 to H6 and HI to H6. To these exits twelve NAND gates 121 to 135 are connected. These NAND gates provide displays for the 14 counter positions in negated form. The corresponding outputs are marked with ΧΪ " to 1X14- designated. When a signal occurs at the inputs H1 and H2 ~ of the NAND gate 121 thus occurs an output signal at the output marked XT. This corresponds to the P first initial counter position of the counter. The ones at the exits H6 and 17 occurring signals reach the inputs of the NAND gate 126 and cause an output signal to be output at output X6. Simultaneously on lines H5 and H6 occurring signals cause the NAND gate 132 from output XI2 an output signal or one of the counter setting 12 emits the corresponding negated output signal.

Der Zähler 116 arbeitet nun für jedes der Flip-Flops in der Weise, daß er nacheinander einen Zustand oder eine Zählerstellung einnimmt, bei der am Q-Ausganp; des betreffenden Flip-Flops ein 1-Signal auftritt^und dasSdanach das jeweilige Flip-The counter 116 now works for each of the flip-flops in such a way that it successively displays a status or a counter position occupies, at the at the Q-Ausganp; of the relevant flip-flop a 1-signal occurs ^ and then the respective flip

009847/ 1 676009847/1 676

S1Iop in den Zustand zurückgeführt wird, in dem sein Q-Ausgang ein 1-Signal führt. Der Zähler arbeitet zyklisch, und er wiederholt diese Operation mit aufeinanderfolgender Zuführung von Taktimpulsen, die der getastete Taktoszillator. abgibt. Dieser Oszillator enthält eine Schaltung, die bei Vorhandensein eines Freigabe-Eingangssignals von dem Flip-Flop (Fig. 3) aufeinanderfolgend Taktimpulse an den Zähler 116 abgibt .S 1 Iop is returned to the state in which its Q output carries a 1 signal. The counter operates cyclically, and it repeats this operation with successive application of clock pulses which the sampled clock oscillator. gives away. This oscillator contains a circuit which outputs clock pulses to the counter 116 in succession when an enable input signal is present from the flip-flop (FIG. 3).

Um zu verdeutlichen, wie der Zähler arbeitet, sei angenommen, daß zunächst sämtliche Flip-Flop-Stufen sich im 0-Zustand befinden. An dem Q-Ausgang des Flip-Flops 116F tritt dabei- ein 1-Signal auf. Mit Auftreten des ersten Taktimpulses von dem getasteten Taktoszillator 134- her wird das Flip-Flop 116A in seinen 1-Zustand gesteuert, in welchem an seinem Q-Ausgang ein 1-Signal auftritt, da nämlich an seinem J-Eingang nunmehr ein 1-Signal und an seinem K-Eingang ein O-Signal liegt. Mit Auftreten des nächsten Taktimpulses gelangt das Flip-Flop 116B in den 1-Zustand. Dies setzt sich mit aufeinanderfolgenden Taktimpulsen solange fort, bis das Flip-Flop 116F in seinen 1-Zustand gelangt. Da an dem K-Eingang des Flip-Flops 116A ein 1-Signal auftritt, wenn die an das NAND-Gatter 118A angeschlossenen Ausgänge H6 und H5 1-Signale führen, wird das Flip-Flop 116A in seinen O-Zustand gesteuert, wobei an seinem ^-Ausgang ein 1-Signal auftritt. Dieser O-Zustand des Zählers 116A wird mit Auftreten öedes Taktimpulses auf sämtliche Zähler-Flip-Flops übergeleitet. Es dürfte nunmehr verständlich sein, in welcher Weise die den NAND-Gattern 121 bis 132 zugeführten Eingangssignale wirken, um die bezeichneten Zählerausgangssignale zu erzeugen.To make it clear how the counter works, assume that initially all flip-flop stages are in the 0 state. A 1 signal occurs at the Q output of flip-flop 116F. With the appearance of the first clock pulse from the keyed Clock oscillator 134- here the flip-flop 116A in its 1-state is controlled, in which a 1-signal occurs at its Q-output, namely now at its J-input a 1-signal and an 0-signal at its K-input. With When the next clock pulse occurs, the flip-flop 116B goes into the 1 state. This continues with successive Clock pulses continue until flip-flop 116F is in its 1 state reached. Since at the K input of the flip-flop 116A a 1 signal occurs when the connected to NAND gate 118A Outputs H6 and H5 carry 1 signals, that will Flip-flop 116A is driven to its O state, with on a 1-signal occurs at its ^ -output. This O-state of the counter 116A will open as each clock pulse occurs all counter flip-flops transferred. It should now be understandable in what way the NAND gates 121 to 132 supplied input signals act to the designated Generate counter output signals.

Der Zähler 140 ist im Aufbau mit dem Zähler 116 identisch. Demgemäß vermag er 14· Zählerausgangssignale zu erzeugen. Der Zähler 140 zählt auf Impulse hin weiter, die er vom AusgangThe counter 140 is identical in structure to the counter 116. Accordingly, it is capable of generating 14 x counter output signals. The counter 140 continues to count on pulses that it receives from the output

0 0884.7/1676
BAD
0 0884.7 / 1676
BATH

des Gatters 110 in Fig. 3 erhält. Bei diesen Impulsen handelt es sich im wesentlichen um Horizontal-Synchronisierimpulse. Die NAND-Gatter 14-1 bis 150 sind an die Ausgänge der Flip-Flops angeschlossen, und zwar zum Zwecke der Steuerung der entsprechenden Zählerstellungen 1 bis 14; diese liegen hier in "Hicht"-Form vor. Die Ausgänge Q und Q der entsprechenden Flip-Flops des Zählers 140 sind mit V1 bis V7 und VT bis ΪΓ7 bezeichnet. Der Zähler 140, der die vertikalen Punktpositionen zählt, besitzt eine Zählkapazität von 14. Da es üblich ist, die Grundlinie eines Zeichens als erste Position zu bezeichnen und die Oberseite eines Zeichens als letzte Position^wird, unter der Annahme, daß jede Stelle oder Position einer Zeile durch eine Zahl gegeben ist, die Unterseite eines Zeichens als in der Y1-Stelle und die Oberseite als in der Y11-Stelle liegend betrachtet. Damit zeigt die Erfindung ein Zeichen in Fernsehrasterform an, wobei die Oberseite des jeweiligen Zeichens zuerst und die Unterseite zuletzt auftritt, Die Ausgangszählerstellung des Y-Matrix-Zählers entspricht einer Rückwärts zählung. Dies bedeutet, daß die erste Zählerstellung des Zählers nach Y11 bezeichnet ist und daß die elfte Zählerstellung des Zählers mit Y7F bezeichnet ist. Signale an den Ausgängen VT und V7 werden dann erzeugt, wenn sämtliche Stufen des Zählers sich in ihrem Null-Zustand befinden. Diese Signale werden zur Bildung der Zählerstellung Y14 zusammengefaßt. Der Grund für diese Anordnung wird weiter unten aus der Erläuterung der Fig. 5 noch näher ersichtlich werden.of gate 110 in Fig. 3 is obtained. These pulses are essentially horizontal synchronizing pulses. The NAND gates 14-1 to 150 are connected to the outputs of the flip-flops for the purpose of controlling the corresponding counter positions 1 to 14; these are here in "Hicht" form. The outputs Q and Q of the corresponding flip-flops of the counter 140 are labeled V1 to V7 and VT to ΪΓ7. The counter 140, which counts the vertical dot positions, has a counting capacity of 14. Since it is customary to designate the baseline of a character as the first position and the top of a character becomes the last position, assuming that each digit or position of a line is given by a number, the bottom of a character is considered to be in the Y1 location and the top to be in the Y11 location. The invention thus displays a character in television grid form, the top side of the respective character appearing first and the bottom side last. The initial counter position of the Y matrix counter corresponds to a countdown. This means that the first counter position of the counter is designated by Y11 and that the eleventh counter position of the counter is designated by Y 7 F. Signals at the outputs VT and V7 are generated when all stages of the counter are in their zero state. These signals are combined to form the counter position Y14. The reason for this arrangement will become even more apparent below from the explanation of FIG. 5.

Fig. 4 zeigt ferner, wie Impulssignale 3£T bis ÜC14 und YT bis Y11 und Y14 bzw. wie an in dieser Weise bezeichneten Ausgängen Impulssignale erzeugt werden. Neben diesen Signalen sind noch weitere Verknüpfungssignale für den Betrieb der ' erfindungsgemäßen Anordnung bzw. des erfindungsgemäßen Systems erforderlich. So wird in Fig. 4 ein NAND-Gatter 152 dazu ver-Fig. 4 also shows how pulse signals 3 £ T to ÜC14 and YT to Y11 and Y14 or how pulse signals are generated at outputs designated in this way. Besides these signals are still further logic signals for the operation of the 'arrangement according to the invention or the system according to the invention necessary. In FIG. 4, a NAND gate 152 is used for this purpose.

009847/1676
BAD ORIQiNAl.
009847/1676
BAD ORIQiNAl.

wendet, die an den mit X1O, X11, X12, X13 und X14 bezeichneten Ausgängen auftretenden Signale zusammen mit dem/Q-Ausgang eines Flip-Flops 154 auftretenden Signal zusammenzufassen. Der Q-Ausgang des Flip-Flops 154- ist dann freigegeben, wenn dem Takteingang dieses Flip-Flops ein Y14-Signal zugeführt wird. Das Flip-Flop verbleibt jedoch im gesetzten Zustand, bis ein ΫΪΊ?-Signal (Y5 und Y6) auftritt. Dieses Signal wird dann erzeugt, wenn der Zähler ein V5-Signal und ein V6-Signal an ein NAND- Satter 156 abgibt. Auf diese Weise wird das Flip-FIod 154- am Ende eines Zählzyklus des Zählers 140 gesetzt und mit Auftreten des .zwölften Ausgangs-Zählimpulses des Flip-Flops 140 zurückgesetzt. Das Ausgangssignal des NAND-Gatters 152 wird durch das NAND-Gatter 158 invertiert. Auf diese Weise wird ein mit PP1 bezeichnetes Signal erzeugt. Das X12-Signal der "Nicht"-12-Zählerstellung des Zählers 116 wird durch ein NAND-Gatter 160 invertiert, wodurch das Zählerausgangssignal X12 erhalten wird.uses to combine the signals appearing at the outputs labeled X10, X11 , X12, X13 and X14 together with the signal appearing at the / Q output of a flip-flop 154. The Q output of flip-flop 154- is enabled when a Y14 signal is fed to the clock input of this flip-flop. However, the flip-flop remains in the set state until a ΫΪΊ? Signal (Y5 and Y6) occurs. This signal is generated when the counter outputs a V5 signal and a V6 signal to a NAND gate 156. In this way, the flip-flop 154- is set at the end of a counting cycle of the counter 140 and is reset when the twelfth output counting pulse of the flip-flop 140 occurs. The output of NAND gate 152 is inverted by NAND gate 158. In this way a signal labeled PP1 is generated. The X12 signal of the "not" -12 count of the counter 116 is inverted by a NAND gate 160, whereby the counter output signal X12 is obtained.

Beispiel eines Punktmatrix-Zeichens Fig. 5 ·Example of a dot matrix character Fig. 5

In Fig. 5 ist das Aussehen eines Zeichens, bei dem es sich um den Buchstaben "A" handelt, veranschaulicht, der aus ausgewählten Punkten einer Punktmatrix in erfindungsgemäßer Weise zusammengesetzt ist. Dabei sind den für die Darstellung eines Zeichens möglichen Punktstellen geeignete Bezeichnungen zugeordnet. Auf dem Anzeigeschirm der Anzeigeröhre können in einer Zeile bis zu 32 derartige Zeichen dargestellt werden. In vertikaler Richtung können bis zu 16 Zeilen geschrieben werden. Diese Werte sind lediglich zur Yeranschaulichung eines Ausführungsbeispiels der Erfindung gegeben, das realisiert worden ist. Es sei jedoch bemerkt, daß die Erfindung hierauf nicht beschränkt ist.In Fig. 5, the appearance of a character which is the letter "A" is illustrated which is selected from Points of a dot matrix is composed in the manner according to the invention. There are those for the representation of a Appropriate designations assigned to possible point positions. On the display screen of the display tube, in a Line up to 32 such characters can be displayed. In vertical Direction can be written up to 16 lines. These values are only to illustrate an exemplary embodiment given the invention that has been realized is. It should be noted, however, that the invention is not limited to this is.

009847/1676009847/1676

Anzeige-Zeilen-Zähler und Anzeige-Zeichen-Zähler Fig. 6Display Line Counter and Display Character Counter Fig. 6

Bei dem Anzeige-Zeilen-Zähler 26 und bei dem Anzeige-Zeichen-Zähler 24 handelt es sich jeweils um einen gewöhnlichen Binärzähler mit einer Zählkapazität von 16 bzw. 32. Jeweils dann, wenn ein ΧΪΟ-Signal von dem X-Matrix-Zähler 34 erzeugt wird, zählt der Anzeige-Zeichen-Zähler um eins weiter. Jeweils dann, wenn ein Yi4-Signal von dem I-Matrix-Zähler 36 abgegeben wird, zählt der Anzeige-Zeilen-Zähler um eins weiter. Die Ausgänge und die an diesen Ausgängen entsprechend auftretenden Signale des Anzeige-Zeichen-Zählers sind mit B1, B1, B2, B2 ... B16, Βΐ"6~ bezeichnet. Die Ausgänge bzw. die an diesen auftretenden Ausgangssignale des Anzeige-Zeilen-Zählers sind mit VM , W1, W2, ¥2" ... W8, WS bezeichnet. Der Zeichen-Zähler stellt denjenigen Zähler dar, der die Anzahl der Zeichen in einer Zeile überwacht, in der 32 Zeichen erlaubt sind. Zurückkommend auf Fig. 3 sei bemerkt, daß der B16-Ausgang des Zeichens-Zählers derjenige Ausgang ist, über den der getastete Taktoszillator abgeschaltet wird. Dies erfolgt dann, wenn das letzte Zeichen in einer Zeile angezeigt ist. Der letzt, mit W8 bezeichneter Ausgang des Anzeige-Zeilen-Zählers ist derjenige Ausgang, über den das Flip-Flop 108 in Fig. 3 abgeschaltet wird. Dies erfolgt jeweils "am Ende der letzten dargestellten bzw. angezeigten Zeile.The display line counter 26 and the display character counter 24 are each an ordinary binary counter with a counting capacity of 16 and 32 respectively is generated, the display character counter counts up by one. Whenever a Yi4 signal is output from the I-matrix counter 36, the display line counter counts up by one. The outputs and the corresponding signals of the display character counter occurring at these outputs are designated B1, B1, B2, B2 ... B16, Βΐ "6 ~. The outputs or the output signals occurring at these of the display line counter Counters are labeled VM, W1, W2, ¥ 2 "... W8, WS. The character counter is the counter that monitors the number of characters in a line in which 32 characters are allowed. Returning to FIG. 3, it should be noted that the B16 output of the character counter is the output via which the gated clock oscillator is switched off. This occurs when the last character in a line is displayed. The last output of the display line counter, labeled W8, is the output via which the flip-flop 108 in FIG. 3 is switched off. This is done "at the end of the last line shown or displayed.

Zeigergenerator 54 und Zähler 64, 66 Fig. 7Pointer generator 54 and counters 64, 66 FIG. 7

Der Zeiger-X-Zähler 64, wie er in Fig. 7 dargestellt ist, ist ein reversibler Zähler, bei dem es sich um einen reversiblen Zähler bekannter Art handeln kann. Die 32 Ausgänge dieses Zählers sind mit A1, 5T bis A169 Mü bezeichnet. Dieser Zähler zählt jeweils dann weiter, wenn er ©in Signal von einer jeweils verwendeten externen Dateneingabeeinrichtung aufnimmt«, Dabei wird ein Signal zum Fortschalten des Zählers mit jedem Zeichen zugeführt, wenn die·Anzeigesteuerschaltung sich in ihremPointer X counter 64, as shown in FIG. 7, is a reversible counter which may be a reversible counter of a known type. The 32 outputs of this counter are labeled A1, 5T to A16 9 Mü. This counter continues to count whenever it receives a signal from an external data input device used in each case

0 0 9 8 4 7/16760 0 9 8 4 7/1676

"Schreib"-Betrieb befindet. Ein derartiges Signal wird von der Schreibmaschine dem mit "Zeiger nach rechts" bezeichneten Eingang des Zählers zugeführt. Der Zahler kann so ausgebildet sein, daß er in Rückwärtsrichtung zählt, wenn er ein Eingangssignal an seiner mit "Zeiger nach links" bezeichneten Klemme von der Schreibmaschinentastatur her aufnimmt. Das z.B. als Hintergrundanzeige mit der halben Helligkeit eines Zeichens auftretende Zeiger-Signal tritt zu dem geeigneten Zeitpunkt an einer Stelle längs einer Zeile auf, die durch das Zählerausgangssignal oder durch die Adresse bestimmt ist, welche durch das Zählerausgangssignal des Zählers 64 festgelegt ist."Write" operation is located. Such a signal will fed from the typewriter to the input of the counter labeled "pointer to the right". The payer can be designed so that it counts in reverse direction when he has an input signal at his labeled "pointer to the left" Terminal from the typewriter keyboard picks up. The pointer signal, which appears, for example, as a background display with half the brightness of a character, is added to the appropriate point in time at a point along a line determined by the counter output signal or by the address which is determined by the counter output of the counter 64.

Ein Zeiger-Y-Zähler, der von entsprechendem Aufbau sein kann wie der Zeiger-X-Zähler und der in entsprechender Weise arbeiten kann wie dieser Zähler, besitzt eine Zählkapazität von 16, und außerdem ist er ebenfalls verversible. Dieser Zähler schaltet mit Auftreten von Signalen von der Tastatur fort, die seiner mit "Zeiger nach unten" bezeichneten Klemme zugeführt werden. Der betreffende Zähler führt eine Rückwärtszählung aud, wenn er Impulse an seiner mit "Zeiger nach oben" bezeichneten Klemme aufnimmt. Dieser Zähler stellt durch seine Ausgangszählerstellung die Zeilenadresse derjenigen Zeile dar, in der das Zeiger-Signal anzuzeigen oder darzustellen ist. Die Ausgang© dieses Zählers sind mit Z1, ZT bis Z8, Z8~ bezeichnet. Das an dem Z8-Ausgang auftretende Signal entspricht der sechzehnten oder höchsten Zählerstellung des Zählers.A pointer Y counter, which can be of a corresponding structure how the pointer X counter and the work in a corresponding manner can like this counter, has a counting capacity of 16, and it is also reversible. This counter advances upon the occurrence of signals from the keyboard which is fed to its terminal labeled "pointer down" will. The counter in question counts down when it receives pulses with "pointer up" designated terminal receives. Due to its initial counter position, this counter represents the line address of the line in which the pointer signal is to be displayed or represented. the Output © of this counter are labeled Z1, ZT to Z8, Z8 ~. The signal appearing at the Z8 output corresponds to the sixteenth or highest count of the counter.

Der Zeiger wird nun nur dann angezeigt, wenn eine Übereinstimmung zwischen der durch die Zeiger-Zähler und die Anzeige-Zähler bezeichneten Adresse vorhanden ist. Zur Ausführung dieser Operation vergleicht eine Vergleicherschaltung 162 die Außgangsadressen der Zähler 64 und 24, wie dies aus Pig, 6 hervorgeht. Wird Übereinstimmung zwischen diesen AdressenThe pointer is now only displayed if there is a match between the one indicated by the pointer counter and the display counter designated address is available. To perform this operation, a comparator circuit 162 compares the Output addresses of the counters 64 and 24, as shown in Pig, 6 emerges. Will match between these addresses

009847/1676009847/1676

erzielt, so gibt die Vergleicherschaltung 162 ein Ausgangssignal an ein NAND-Gatter 164 ab. Ein weiterer Eingang dieses NAND-Gatters dient zur Aufnahme des PP1-Signals, welches von der in !ig. 4 dargestellten Verknüpfungseinrichtung geliefert wird. Dieses PP1-Signal tritt in Anbetracht des Vorhandenseins des Inverters 158 (in Fig. 4) vom Zeitpunkt des Auftretens entsprechender Signale an den Ausgängen XT/ bis X9/ auf. Zum Zeitpunkt des Auftretens von Signalen an den Ausgängen X1O bis X12 tritt das PP1-Signal nicht auf, wodurch auch kein Ausgangssignal von NAND-Gatter 164 abgegeben wird. Mit Auftreten eines Vergleichersignals und eines PP1-Signals wird ein JK-Flip-Flop 166 derart angesteuert, daß an dessen Q-Ausgang ein 1-Signal auftritt. Dieses Flip-Flop wird mit Auftreten eines Signals an dem Ausgang X1O zurückgesetzt.is achieved, the comparator circuit 162 outputs an output signal to a NAND gate 164. Another entrance to this The NAND gate is used to receive the PP1 signal, which is sent by the in! Ig. 4 provided linking device shown will. This PP1 signal occurs in consideration of the presence of inverter 158 (in FIG. 4) from the time of occurrence corresponding signals at the outputs XT / to X9 /. To the Time of the occurrence of signals at the outputs X1O The PP1 signal does not appear up to X12, which means that no Output of NAND gate 164 is provided. With the appearance of a comparator signal and a PP1 signal, a JK flip-flop 166 controlled in such a way that at its Q output a 1-signal occurs. This flip-flop will occur with of a signal at output X1O.

Das Auftreten des Zeigers in einer bestimmten Zeile wird durch das Ausgangssignal eines Vergleichers 170 bestimmt. Dieser Vergleicher vergleicht die durch die Ausgangs-Zählerstellungen des Zeiger-Zählers 66 und des Anzeige-Zeilen-Zählers 26 gelieferten Adressen. Das Ausgangssignal des jp-Vergleichers 170 wird dem NAND-Gatter 168 zugeführt. Die Schreibmaschinentastatur 14 weist eine Taste auf, mit deren Betätigung eine Schaltung in Betrieb gesetzt werden kann, welche eine Spannung an einen dritten Eingang des NAND-Gatters 168 zu liefern imstande ist. Dieser dritte Eingang ist mit. "Zeiger ein-aus" " bezeichnet. Ist diese Spannung nicht vorhanden, so tritt auch kein Zeiger auf. Auf diese Schaltung wird weiter unten noch näher eingegangen werden.The occurrence of the pointer in a particular line is determined by the output of a comparator 170. This comparator compares the counter values generated by the output counter the pointer counter 66 and the display line counter 26 addresses supplied. The output of the jp comparator 170 is fed to NAND gate 168. The typewriter keyboard 14 has a key, with the actuation of a Circuit can be put into operation which is able to supply a voltage to a third input of the NAND gate 168 is. This third entrance is with. "Pointer on-off" " designated. If this voltage is not present, no pointer appears. This circuit is discussed further below will be discussed in more detail.

Das NAND-Gatter 168 wirkt also in der Weise, daß es ein Zeiger-Ausgangssignal dann abgibt, wenn eine Übereinstimmung zwischen den Adressen an den Ausgängen der Zeiger-x- und ' Zeiger-y-Zähler und der Anzeige-Zeichen-Zähler und Anzeige-Zeilen-Zähler vorhanden ist. Da die ÄBaeige-Zähler kontinuier-The NAND gate 168 thus acts in such a way that it is a Pointer output signal emits when there is a match between the addresses at the outputs of the pointer-x- and Pointer-y-counter and the display-character counter and display-line counter is available. Since the ÄBaeige counters continuously

009847/1676009847/1676

lieh durch ihre Zählerstellungen geschaltet werden, tritt eine derartige Übereinstimmung der Zählerstände der Zeigerund Zeichen-Zähler nur an einer Stelle auf der gesamten Schirmbildfläche der Anzeigeröhre auf. Demgemäß wird der Zeiger nur an einer Zeichenstelle angezeigt.borrowed by their counter settings occurs such a correspondence of the counter readings of the pointer and character counters only in one place on the whole Screen of the display tube. Accordingly, the pointer is displayed in only one character position.

Die in. Verbindung mit dieser Ausführungsform der Erfindung verwendete Speichereinrichtung sollte imstande sein, zum Zwecke der Abgabe von Daten an die Schirmbildfläche einer Anzeigeröhre soviele Zeichen zu speichern, wie auf dem Anzeigeschirm der Röhre dargestellt werden. Bei dem vorliegenden Beispiel handelt es sich dabei um 32 χ 16 oder 512 Zeichen, oder genauer gesagt um die Kodebits für die Darstellung von 512 Zeichen. Damit ist eine Speicherkapazität von insgesamt zumindest 8 χ 512 oder 4096 Bits erforderlich« Dabei sollte in dem Speicher eine Zeichenstelle vorhanden sein, die der Stelle auf dem Anzeigeschirm der Anzeigeröhre entspricht, an der das Zeichen darzustellen ist. Der Speicher muß zum Zwecke einer aufeinanderfolgenden Abgabe der Zeichen für die Anzeige aufeinanwlerfolgend adressiert werden. Die aufeinanderfolgende Adressierung des Speichers ist Aufgabe der Anzeige-Zähler.In connection with this embodiment of the invention The storage device used should be capable of displaying data on the screen of a Display tube to store as many characters as are shown on the display screen of the tube. With this one For example, it is 32 χ 16 or 512 characters, or more precisely the code bits for the Representation of 512 characters. So there is a storage capacity of a total of at least 8 χ 512 or 4096 bits required « There should be a character position in the memory corresponding to the position on the display screen of the display tube corresponds to where the character is to be displayed. The memory must be used for successive dispensing the characters for the display are addressed consecutively will. The sequential addressing of the memory is the task of the display counter.

Die Adresse eines Speicherplatzes des Speichers, in den Daten einzugeben oder aus dem Daten auszulesen sind, (Datenausgabe Nicht-Anzeige), ist durch die Adresse des Zeigers bezeichnet. Diese Adresse kann dadurch geändert werden, daß den Zeiger-Zählern Signale zugeführt werden, welche die Zeile und die Stelle in der Zeile festlegen, die zur Darstellung des Zeigers erwünscht ist. Damit ist die Speicherstelle des Speichers bezeichnet, in die Daten eingeführt werden. Die Weiterzählung der Zeiger-Zähler kann dadurch erfolgen, daß die Schreibmaschinentastatur in üblicher Weise zum Zwecke des Einschreibens von Zeichen in den Speicher betätigt wird. EsThe address of a storage location in the memory into which data is to be entered or from which data is to be read (data output Non-display), is by the address of the pointer designated. This address can be changed by applying signals to the pointer counters representing the line and specify the location in the line that is desired to represent the pointer. This is the location of the Designates memory into which data is introduced. The counting of the pointer counter can be done in that the typewriter keyboard is operated in the usual way for the purpose of writing characters into the memory. It

00 9847/167600 9847/1676

2U236932U23693

können ferner Vorkehrungen getroffen werden, um ein Weiterzahlen der Zeiger-Zähler zu bewirken, wenn die Zeicheneingabe von einem Streifenleser oder von irgendeiner anderen, Datenquelle her erfolgt.Provision can also be made to prevent further payments the pointer counter to effect when the character is entered from a strip reader or from any other, Data source takes place.

Speicheradressengenerator 67Memory address generator 67

Piff. 8Whistle. 8th

In Fig. 8 ist schematisch ein Speicheradressengenerator dargestellt. Bei einer tatsächlich aufgebauten und in Betrieb rrenommenen Ausführungsform der Erfindung wurde hierfür ein Magnetkernspeicher verwendet. Es sei jedoch bemerkt, daß die Erfindung hierauf nicht beschränkt ist.A memory address generator is shown schematically in FIG. In an actually constructed and operated embodiment of the invention, a Magnetic core memory used. It should be noted, however, that the invention is not limited to this.

Der Speicheradressengenerator bewirkt eine adressierte Ansteuerung des Speicher, und zwar zum Zwecke des Auslesens der in diesem Speicher gespeicherten Daten, die in Bildsignale umgewandelt und dann angezeigt werden. Der Adressengenerator liefert ferner die Adresse derjenigen Stellen, in welche die einlaufenden Daten oder ausgelesenen Daten gespeichert werden. Der Anzeige-Zeichen-Zähler und der Anzeige-Zeilen-Zähler geben die Adresseninformation als Befehl von dem speicher ab, und zwar an diejenige Speicherstelle, von der eine Anzeige-Auslesun«·· vorzunehmen ist. Der Zeiger-X-Zähler und der Zeiger-Y-Zähler geben die Adresseninformation an- den Speicher ab, um diejenige Speicherstelle zu bezeichnen, in die Daten einzuführen sind.The memory address generator causes addressed control of the memory for the purpose of reading out the data stored in this memory which is converted into image signals converted and then displayed. The address generator also supplies the address of those locations in which the incoming data or read out data are saved. The display character counter and the display line counter give the address information as a command from the memory to the memory location from which a display readout «·· is to be made. The Pointer X Counter and the Pointer Y Counter send the address information to the memory to designate the memory location in the data are to be introduced.

Wie aus Fig. 6 hervorgeht, enthält der Spoieheradressengenerator lediglich'eine Anzahl von Gattern, die an die Ausgänge der entsprechenden Anzeige- und Zeiger-Zähler angeschlossen sind. Die an die Anzeige-Zähler angeschlossene Gruppe von Gattern wird während des Anzeige-Auslesens iibertragungsfähif?:As can be seen from Fig. 6, the spoiler address generator includes only a number of gates connected to the outputs the corresponding display and pointer counters are connected. The group of connected to the display counters Tagging becomes transferable during readout of the display:

0 0 9 8 4 7 / 1 6 7 60 0 9 8 4 7/1 6 7 6

SAO ORIGINAtSAO ORIGINAt

_ pc __ pc _

gesteuert, wobei die dem Speicher zugeführte Adresse durch die Anzeige-Zähler bezeichnet ist. Im Unterschied dazu werden die an die Zeiger-Zähler angeschlossenen Gatter übertragungsfähig gemacht, wenn hierfür die Ausführung einer Schreib- oder Leseoperation erwünscht ist. Die Ausgänge der den Anzeige-Zeichen-Zähler 24 bildenden Flip-Flops sind an die NAND-Gatter 171 bis 175 angeschlossen. Es sei daran erinnert, daß der Zähler 24 ein Binärzähler ist und daß er ein AusGangssignal in einem Binärkode abgibt, der jeweils eine von 32 Zählerstellungen bezeichnet. Die Eingänge dieser NAiTD-Gatter sind mit B1, B2, B4, B8 und B16 bezeichnet; diese Eingänge entsprechen den Ausgängen des Zählers 24 in Fig. 6· In entsprechender Weise werden die an den Ausgängen W1, W2, W4 und W8 des Zeilen-Zählers 26 auftretenden Signale den NAND-Gattern 176, 177, 178 und 179 zugeführt. Die fünf Ausgangssignale des Zeiger-Zeichen-Zählers 64 werden den entsprechenden NAND-Gattern 180, 181, 182, 183 und 184 zugeführt. Die Ausgangssignale des Zeiger-Zeilen-Zählers 66 werden den entsprechenden NAND-Gattern 195, 186, 187 und 188 zugeführt. Das NAND-Gatter 189 nimmt das Ausgangssignal der NAND-Gatter 171 und 180 auf. Das NAND-Gatter 190 nimmt das Ausgangssignal der NAND-Gatter 172 und 181 auf. Das NAND-Gatter 191 nimmt das Ausgangssignal der NAND-Gatter 173 und 182 auf. Das NAND-Gatter 192 dient zur Aufnahme der Ausgangssignale der NAND-Gatter 174 und 183. Das NAND-Gatter 193 nimmt die Ausgangssignale der NAND-Gatter 175 und 184 auf. Das NAND-Gatter 194.ist mit seinen Eingängen an die Ausgänge der NAND-Gatter 176 und 185 angeschlossen. Das NAND-Gatter 195 nimmt die Ausgangssignale der NAND-Gatter 177 und 186 auf. Das NAND-Gatter 196 nimmt die Ausgangssignale der NAND-Gatter und 187 auf,und das NAND-Gatter 197 nimmt schließlich die Ausfrangssignale der NAND-Gatter 179 und 188 auf.controlled, the address supplied to the memory being indicated by the display counters. In contrast to be the gates connected to the pointer counters are transferable made when the execution of a write or read operation is desired. The exits of the flip-flops constituting the display character counter 24 are connected to the NAND gates 171 to 175. It is on it reminds that the counter 24 is a binary counter and that it outputs an output signal in a binary code, each denotes one of 32 counter positions. The inputs of this NAiTD gates are labeled B1, B2, B4, B8 and B16; these Inputs correspond to the outputs of the counter 24 in Fig. 6. In a corresponding manner, the outputs W1, W2, W4 and W8 of the line counter 26 signals appearing to the NAND gates 176, 177, 178 and 179 supplied. The five outputs of the pointer-character counter 64 become the corresponding ones NAND gates 180, 181, 182, 183 and 184 are supplied. The outputs of the pointer-line counter 66 are the respective NAND gates 195, 186, 187 and 188 are supplied. The NAND gate 189 receives the output of the NAND gates 171 and 180. The NAND gate 190 takes the output the NAND gates 172 and 181. The NAND gate 191 receives the output of the NAND gates 173 and 182. That NAND gate 192 is used to receive the output signals of the NAND gates 174 and 183. NAND gate 193 takes the output signals the NAND gates 175 and 184. The inputs of the NAND gate 194 are connected to the outputs of the NAND gates 176 and 185 connected. The 195 NAND gate takes the outputs of NAND gates 177 and 186. The NAND gate 196 takes the outputs of the NAND gates and 187, and NAND gate 197 eventually takes the Output signals from NAND gates 179 and 188.

Ein Inverter 199 nimmt ein Signal von einer Lese-Schreib-Signalquelle 200 auf, wie sie in Fig. 9A und 9B dargestellt ist.An inverter 199 takes a signal from a read-write signal source 200 as shown in FIGS. 9A and 9B.

009847/1676009847/1676

Diese Signalquelle wird durch die Schreibmaschinentastatur oder durch eine andere Dateneingäbequelle gesteuert, wenn die Anlage im Schreibbetrieb arbeitet. Ansonsten und normalerweise wird von der Lese-Schreib-Signalquelle ein Signal niedriger Amplitude aufgenommen. Demgemäß gibt der Inverter 199 von seinem Ausgang ein Signal hoher Amplitude ab, wenn die Anlage im Lesebetrieb arbeitet,, und ein Signal niedriger Amplitude, wenn die Anlage im Schreibbetrieb arbeitet. Das Ausfcangssignal des Inverters 199 wird einem Inverter 201 und sämtlichen NAND-Gattern 171 bis 179 zugeführt. Das Ausgangssignal des Inverters 201 wird sämtlichen NAND-Gattern 180 bis 188 zugeführt.This signal source is controlled by the typewriter keyboard or other data entry source, if the system works in write mode. Otherwise, and normally, the read-write signal source will provide a signal low amplitude recorded. Accordingly, the inverter 199 outputs a high amplitude signal from its output when the system is operating in read mode, and a low-amplitude signal when the system is operating in write mode. That The output signal of the inverter 199 is fed to an inverter 201 and all of the NAND gates 171 to 179. The output signal of the inverter 201 is supplied to all of the NAND gates 180-188.

Während des Lesebetriebs tritt am Ausgang des Inverters ein Signal hoher Amplitude oder ein 1-Signal auf, wodurch sämtliche NAND-Gatter 171 bis 179 in den übertragungsfähigen Zustand gesteuert werden. Das am Eingang des Inverters 201 auftretende 1-Signal führt zur Abgabe eines O-Ausgangssignals, wodurch die. NAND-Gatter 180 bis 188 in den nichtübertragungsfähigen Zustand gelangen. Damit stellen die Ausgangssignale der NAND-Gatter 189 bis 197 die Ausgangssignale der NAND-Gatter 171 bis 179 oder die Adressendaten der Anzeige-Zähler dar: Beim Lese- oder Schreib-Betrieb wird ein 1-Signal dem Eingang des Inverters 199 zugeführt. Dieses Signal wird invertiert, wodurch die NAND-Gatter 171 bis 179 im nicht über-, tragungsfähigen Zustand gehalten werden. Der Inverter 201 gibt jedoch ein 1-Signal oder Hauptsteuer-Eingangssignal an die NAND-Gatter 180 bis 188 ab. Dadurch geben die NAND-Gatter bis 197 eine Adresse an den Speicher ab, welche durch die Zählerausgangssignale der beiden Zeiger-Zähler gebildet sind.During the read operation, a high-amplitude signal or a 1-signal occurs at the output of the inverter, as a result of which all NAND gates 171 to 179 are controlled in the transmittable state. That at the input of the inverter 201 Occurring 1-signal leads to the delivery of an O-output signal, whereby the. NAND gates 180 to 188 go into the non-communicable state. This represents the output signals the NAND gates 189 to 197, the outputs of the NAND gates 171 to 179 or the address data of the display counters represents: In read or write mode, a 1 signal is fed to the input of inverter 199. This signal is inverted whereby the NAND gates 171 to 179 are not over-, sustainable condition must be maintained. The inverter 201 gives however, a 1 signal or main control input to NAND gates 180-188. This gives the NAND gates to 197 from an address to the memory, which are formed by the counter output signals of the two pointer counters.

Der gemäß der Erfindung zu verwendende Speicher kann irgendein digitaler Speicher sein. Ein bevorzugter Speicher ist der bekannte Magnetkernspeicher. Die Operationen der AdressierungThe memory to be used according to the invention can be any digital memory. A preferred memory is the known magnetic core memory. The operations of addressing

009847/1676009847/1676

- 2.7 - 2Ü236-93- 2.7 - 2Ü236-93

eines solchen Speichers, der Eingabe von Daten zur Speicherung und der Adressierung des Speichers zum Schreiben und Auslesen gespeicherter Daten sind bekannt und brauchen daher hier nicht weiter erläutert zu werden.such a memory, the input of data for Storage and addressing of the memory for writing and reading out of stored data are known and need therefore not to be further explained here.

Zusammenfassungsummary

Soweit beschrieben geben der Anzeige-Seichen-Zähler 24- und der Anzeige-Seilen-Zähler 26 eine Adresse ab, die als Adresse o.ines Zeichens in dem Speicher und zur Bezeichnung der Stelle verwendet wird, aiit der das betreffende Zeichen auf dem Anzeigeschirm der Kathodenstrahlröhre dargestellt oder angezeigt wird. Das aus dem Kernspeicher ausgelesene Zeichen wird in ein Anzeigererister eingegeben, in welchem es zum Zwecke der Dev.odierung festgehalten wird. Sodann wird das betreffende Zeichen bzw. das dieses Zeichen bildende Signal einem Bildwähler zugeführt, der ein Bildsignal aus Bildsignalen auswählt, die von einem Zeichengenerator erzeugt werden. Dabei wird dasjenige Bildsignal ausgewählt, das dem aus dem Speicher ausgelesenen Zeichen entspricht. Das Ausgangssignal des Bildwählers wird einer Mischschaltung zugeführt, wenn es ferner erwünscht ist, den Zeiger auf dem Anzeigeschirm der Kathodenstrahlröhre anzuzeigen bzw. darzustellen. Ansonsten kann das Ausgangssignal des Bildwählers direkt dem Anzeigeschirm der Kathodenstrahlröhre zugeführt werden.Piss the display counter 24 and the display ropes counter 26 give described so far as an address from which o.ines as an address mark is used in the memory and for designating the location of the sign in question aii t on the display screen the cathode ray tube is shown or displayed. The character read out from the core memory is entered into a display register in which it is recorded for the purpose of dev. Coding. The relevant character or the signal forming this character is then fed to an image selector which selects an image signal from image signals which are generated by a character generator. That image signal is selected which corresponds to the character read out from the memory. The output of the picture selector is fed to a mixer circuit when it is further desired to display the pointer on the display screen of the cathode ray tube. Otherwise, the output of the picture selector can be fed directly to the display screen of the cathode ray tube.

Dan vorhandene Zeitproblem ist durch die Art und Weise gelöst, in der die Anzeige- und Matrix-Zähler gesteuert werden. Der Auzeif-e-Zeichen-Zähler wird in seiner Zählerstellung mit jedem anzuzyigendeu Zeichen ,jeweils weitergeschaltet. Der X-Matrix-Zähler wird auf ,jedes anzuzeigende Zeichen hin zwölfmal weiter geschaltet bzw. er führt 'zwölf Zählungen aus. Der Anzeige-Zeilen-Zähler wird in seiner Zälrl einteilung auf jede Zeile · von angezeigten Zeichen weiter reschaltet. Der Y-Matrix-ZählerThe existing time problem is solved by the way in which the display and matrix counters are controlled. Of the Auzeif-e-character counter is in its counter position with each characters to be displayed, each stepped forward. The X matrix counter is switched to each character to be displayed twelve times or it performs twelve counts. The display line counter is divided into each line in its Zälrl · of displayed characters. The Y matrix counter

OQ9847/ 1 G76 BAD ORIGINALOQ9847 / 1 G76 BATH ORIGINAL

wird in seiner Zählerstellung vierzehnmal weiter geschaltet, und zwar entsprechend den vierzehn Bildzeilen ge Zeile der anzuzeigenden Zeichen. Verknüpfungsgatter wählen von den X- und Y-Matrix-Zählern die Adressen innerhalb einer Punktmatrix aus, die unter Anzeige eines Zeichens zu beleuchten sind. Das angezeigte Zeichen ist dabei dasjenige Zeichen, das durch die durch die Zählerausgangssignale des Anzeige-Zeichen-Zählers und des Anzeige-Zeilen-Zählers charakterisierte Adresse ausgewählt ist.is switched on in its counter position fourteen times, in accordance with the fourteen picture lines of the line characters to be displayed. Linkage gates select the addresses within a dot matrix from the X and Y matrix counters that are to be illuminated while displaying a character. The displayed character is the character that is characterized by the counter output signals of the display character counter and the display line counter Address is selected.

Zusammenfassung der Aufwärtsverschiebe- und Abwärtsvers chi ebeoperationSummary of upward shift and downward verse chi ebe operation

Im folgenden wird zunächst eine kurze Erläuterung der Aufwärtsverschiebeoperation gegeben. Der Zeiger wird mit Hilfe der Tastatursteuerung an eine Stelle geführt, an der es erwünscht ist, eine Aufwärtsverschiebeoperation zu beginnen. Danach wird die Aufwärtsverschiebe-Taste in der Tastatur gedruckt. Die Adresse für das Auslesen aus dem Speicher steht dann nicht langer unter Steuerung des Zeichen-Zählers und des Zeilen-Zählers. Vielmehr steht die betreffende Adresse dann vollständig unter dem Einfluß des Zeiger-Zeichen-Zählers und des Zeiger-Zeilen-Zählers. Die vorgesehene Verknüpfungsschaltung bewirkt das Auslesen des Zeichens aus dem Speicher und bewegt den Zeiger von der einen Stelle, die durch das aus dem Speicher auszulesende Zeichen bezeichnet ist, zu einer Stelle in der unmittelbar über der betreffenden Stelle liegenden Zeile, d.h. über der Stelle, an der das sonst angezeigte Zeichen aus dem Speicher ausgelesen worden ist. Das Zeichen wird dann an dieser Stelle in den Speicher wieder eingeschrieben« Der Zeiger-Zeichen- Zähl er wird dann um einen Schritt weitergeschaltet. Dies führt dazu, daß der Zeiger sich um eine Zeichenposition nach rechts bewegt. Der Zeiger-Zeilen-Zähler wird dann schrittweise um eins weiter geschaltet. Dies führt dazu, daß die Zeiger-Zeilen-Position um eine Zeile absinkt» Der Speicher wirdThe following is a brief explanation of the shift up operation given. With the help of the keyboard controls, the pointer is moved to a position where it is required is to start a shift up operation. Then the up shift key is printed on the keyboard. The address for reading from the memory is then no longer under the control of the character counter and the Line counter. Rather, the address in question is then complete under the influence of the pointer-character counter and the pointer-line counter. The provided logic circuit causes the character to be read out of the memory and moves the pointer from the one position indicated by the from the memory character to be read is designated, to a position in the line immediately above the relevant position, i.e. above the point at which the otherwise displayed character has been read out of the memory. The sign is then attached to this Position rewritten in memory «The pointer-character counter is then incremented. This causes the pointer to move one character position to the right. The pointer-line counter is then incremented switched by one. This causes the pointer line position to drop by one line. The memory becomes

009847/1876009847/1876

dann durch die Zeiger-Zähler erneut adressiert, und der gerade beschriebene Zyklus wiederholt sich. Wenn der Zeiger das Ende einer Zeile erreicht, wird er an den Anfang der nächsten Zeile hin geführt. Dies entspricht der Adresse der nächsten Zeile von aus dem Speicher auszulesenden Zeichen.then addressed again by the pointer counter, and the The cycle just described is repeated. When the pointer reaches the end of a line, it moves to the beginning of the next line. This corresponds to the address of the next line of characters to be read from memory.

Die Aufwärtsverschiebeoperation setzt sich solange fort, bis das Ende der Zeile 16 ausgelesen und in die Zeile 15 wieder eingeschrieben ist. Zu diesem Zeitpunkt wird die in Zeile 16 gespeicherte Information,- die gerade in die Zeile eingeschrieben worden ist, aus dieser Zeile 16 gelöscht. Der Zeiger wird sodann an den Anfang der Zeile 16 hin geführt, um die Eingabe neuer Information von der Tastatur her abzuwarten.The shift up operation continues until the end of line 16 is read out and into line 15 is re-enrolled. At this point in time, the information stored in line 16 - the information currently in line is deleted from this line 16. The pointer is then moved to the beginning of line 16 to to wait for new information to be entered from the keyboard.

Beim Abwärtsschiebebetrieb wird eine Achse, bei der die Abwärt svers chi ebung beendet werden sollte, gespeichert. Mit Zuführung des Abwärtsschiebesignals wird der Zeiger schrittweise nach unten geführt, bis er die der Adressenposition entsprechende Zeile 15 erreicht. Sodann beginnt das Auslesen der Zeichen, und zwar in einer Weise, die dem Aufwärtsverschieben bei der Zeichenauslesung entspricht. Die in der Zeile 15 gespeicherten Daten werden in die Zeile 16 eingeschrieben. Die in der Zeile 14 gespeicherten Daten werden in die Zeile 15 eingeschrieben, etc.. Dieser Betrieb setzt sich solange fort, bis der Zeiger die gespeicherte Adresse erreicht, wobei der Betrieb beendet wird, nachdem eine Zeile gelöscht ist.In the downward shift mode, an axis with the downward e-mail should be terminated. As the shift down signal is supplied, the pointer becomes stepwise down until it reaches line 15 corresponding to the address position. Reading then begins of the characters in a manner corresponding to the upward shift in character readout. The one in the Data stored in line 15 are written into line 16. The data stored in line 14 are written into line 15, etc. This operation continues continues until the pointer reaches the stored address, the operation terminating after one line is deleted.

AufwärtsveröchiebungUpward shift

Im folgenden seien die Fig. 9A, 9B,' 10 und 11 und das Zeitdiagramm gemäß Fig. 12 näher betrachtet. In Fig. 9A, 9B, und 11 sind in Blockschaltbildern die Verknüpfungsschaltungen dargestellt, die für den Aufwärtsschiebebetrieb verwendet werden.The following are FIGS. 9A, 9B, 10 and 11 and the timing diagram 12 viewed in more detail. 9A, 9B, and 11 are block diagrams showing the logic circuits which are used for the upward slide operation.

0 0 9 8 A 7 / 1 6 7 6 ■0 0 9 8 A 7/1 6 7 6 ■

Die für die Aufwärtsverschiebung vorgesehene Taste 202, die sich in der Schreibmaschinen-Eingabetastatur oder in irgendeiner anderen Eingabeeinrichtung befindet, wird betätigt, wenn es erwünscht ist, die AufwärtsSchiebeoperation auszuführen. Mit Betätigen der betreffenden Taste wird ein positiver Impuls einem Inverter 204 zugeführt, dessen Ausgangssignal einem Flip-Flop 206 zugeführt wird. Das Flip-Flop wird auf seine Ansteuerung hin gesetzt, woraufhin an seinem Setz-Ausgang ein US-Signal und an seinem Rüekstell-Ausgang ein ÜS~-Signal auftritt. Das US-Signal des Flip-Flops 206 wird einem ODER-Gatter 208 zugeführt» Das Ausgangssignal des ODER-Gatt er s 208 wird unmittelbar dem Ruckstelleingang eines Flip-Flops 210 und über einen Inverter 212 de® Setzeingang des Flip-Flops 210 zugeführt., Dieses Flip-Flop ist ein JK-Flip-Flop; es benötigt einen Taktimpuls, um den Zustand einzunehmen, der an die an seinen Eingängen liegenden Signale festgelegt wird- Der Taktimpuls für dieses Flip-Flop wird durch die Vertikal-Synchronisiersignale des Systems Geliefert. Mit Auftreten eines US-Signals und mit Auftreten des nächsten Vertikal-Synchronisierimpulses wird das Flip-Flop in seinen Rückstell-Zustand oder in seinen Zustand gesteuert, in welchem an einem sein-er Ausgänge, wie an dem SB-Ausgang ein 1-Signal und an dem anderen Ausgang SH ein Q-Signal auftritt. Das an dem SH-Ausgang auftretende Signal wird einem UND-Gatter 214 zugeführt. Biases UND-Gatter benötigt an seinem zweiten Eingang ein DS- oder Abwärtssehiebe-Signal. Dieses Signal ist zu diesem Zeitpunkt nicht vorhanden, weshalb auch von dem UND-Gatter 214 kein Ausgangssignal abgegeben wird.The button 202 provided for the upward shift, which is located in the typewriter input keyboard or in any other input device is actuated, if desired, the shift up operation to execute. When the relevant key is pressed, a positive pulse is fed to an inverter 204, its output signal a flip-flop 206 is supplied. The flip-flop is set on its activation, whereupon on its Set output a US signal and at its reset output an ÜS ~ signal occurs. The US signal from flip-flop 206 is fed to an OR gate 208 »The output signal of the OR gate he s 208 is immediately the reset input of a flip-flop 210 and supplied via an inverter 212 to the set input of the flip-flop 210. This flip-flop is a JK flip-flop; it takes a clock pulse to get the state to take, which is set to the signals at its inputs - the clock pulse for this flip-flop is supplied by the vertical synchronization signals of the system. When a US signal occurs and when the next vertical synchronization pulse occurs, the flip-flop in its reset state or in its state in which one of its outputs, such as the SB output a 1 signal and a Q signal occurs at the other output SH. The signal appearing at the SH output is fed to an AND gate 214. Biases AND gate needed on its second input has a DS or downward slash signal. This signal is not present at this point in time, which is why no output signal is output from AND gate 214 either will.

Das an dem SH-Ausgang auftretende Signal wird einem ODER-Gatter 216 zugeführt. Einem weiteren Eingang dieses QDER-Gattors werden Signale von der Tastatur-Schreib/Eese-Signalquello 200 zugeführt. Bei diesen Signalen handelt as sich umThe signal appearing at the SH output is fed to an OR gate 216. Another input of this QDER gate are signals from the keyboard write / read signal source 200 supplied. These signals are

009847/1676009847/1676

die Lese/Schreib-Speicheradressensteuersignale, die beim normalen Betrieb des Systems erzeugt werden und die den Speicher veranlassen, eine Anzeige unter Zugrundelegung der' Adresse vorzunehmen, die durch die Zeichen-Zähler geliefert wird, und an der Stelle, die durch die von dem Zeiger-Zähler gelieferte Adresse bezeichnet ist, eine Auslesung oder Einschreibung vorzunehmen. Das Ausgangssignal des ODER-Gatters wird dem Inverter 199 in Fig. 8 zugeführt. Auf diese Weise wird der Speicher sowohl bei Lese- als auch bei Schreiboperationen durch die Adresse der Zeiger-Zeilen- und Zeichen-Zähler adressiert."the read / write memory address control signals used in normal operation of the system and which cause the memory to display a display based on the ' Make the address supplied by the character counter will, and at the point indicated by the by the pointer counter delivered address is designated to carry out a reading or registration. The output of the OR gate is supplied to inverter 199 in FIG. In this way becomes the memory for both read and write operations addressed by the address of the pointer-line and character counters. "

Der getastete Multivibrator 218 wird bei Auftreten von drei Signalen aufgetastet. Diese Signale sind das am Rucksteilausgang des iflip-Flops 220 auftretende Signal und ein SH-Signal oder ein US- oder DS-Signal. Da das Flip-Flop 220 sich in · seinem Rückstellzustand befindet und da die Signale SH und US vorhanden sind, beginnt der Multivibrator zu schwingen, wodurch an seinem Ausgang abwechselnd WR-und WR-Impulse auftreten. Der WR-Impuls Wird einem Impulsformer 220 zugeführt, durch den der betreffende Impuls Rechteckform erhält. Sodann wird der betreffende Impuls einem ODER-Gatter 222 zugeführt. Das Ausgangssignal des ODER-Gatters ist ein Lesetaktsignal, das dem Speicher zugeführt wird, um an der Stelle ein Zeichen auszulesen, die durch die Adresse bezeichnet ist, welche durch die Speicheradressen-Gatter angezeigt wird. Die Adresse würde in diesem Fall durch den Zeiger-X-Zähler und den Zeiger-Y-Zähler angezeigt werden. Wenn die Anzeigeeinrichtung sich weder im Aufwärtssehiebebetrieb noch im Abwärtsschiebebetrieb befindet, wird das normalerweise erzeugte Lesetaktsignal einem UND-Gatter 224 zugeführt, dessen anderem Eingang ein US+DS-Signal zugeführt wird. Das Ausgangssignal des UND-Gatters 224-wird einem ODER-Gatter 222 zugeführt, wenn die Anlage im normalen Adressierungsbetrieb des Speichers arbeitet. DasThe gated multivibrator 218 will upon occurrence of three Signals. These signals are those at the back part output of the iflip-flop 220 and an SH signal or a US or DS signal. Since the flip-flop 220 is in its reset state and there the signals SH and US are present, the multivibrator begins to oscillate, as a result of which WR and WR pulses appear alternately at its output. The WR pulse is fed to a pulse shaper 220 by that the pulse in question has a rectangular shape. The pulse in question is then fed to an OR gate 222. That The output signal of the OR gate is a read clock signal which is fed to the memory in order to display a character at the point which is identified by the address, which is indicated by the memory address tag is displayed. The address would in this case be given by the pointer X counter and the pointer Y counter are displayed. If the indicator is neither in the upshift mode nor in the downward shift mode, the normally generated reading clock signal becomes a AND gate 224 is supplied, the other input of which is a US + DS signal is fed. The output of AND gate 224- becomes an OR gate 222 is supplied when the system is operating in the normal addressing mode of the memory. That

009647/1678009647/1678

2Ü236932Ü23693

WR-Ausgangssignal des Multivibrators 218 wird einem Impulsformer 226 zugeführt, dessen Ausgangssignal danach einem ODER-Gatter 228 zugeführt wird. Das Ausgangssignal des ODER-Gatters 228 ist das Schreibtaktsignal für den Speicher, um das Wiedereinschreiben eines Zeichens, das gerade ausgelesen worden ist, in den Speicher zu veranlassen.The WR output of the multivibrator 218 is fed to a pulse shaper 226, the output signal of which is then fed to an OR gate 228. The output of the OR gate 228 is the write clock signal for the memory in order to rewrite a character that has just been read out has been to cause in memory.

Für die Ausführung des normalen Schreibbetriebs ist ein UND-Gatter 230 mit seinem Ausgang an das ODER-Gatter 228 angeschlossen. Die beiden erforderlichen Eingangssignale für dieses UND-Gatter sind das US+DS-Sirmal und das normale Schreibtaktsignal.An AND gate 230 is provided with its output to the OR gate 228 for performing the normal write operation connected. The two required input signals for this AND gate are the US + DS Sirmal and the normal Write clock signal.

Zusammenfassend läßt sich bezüglich der soweit erzielten Operationen feststellen, daß auf die Betätigung der Aufwärtsverschiebe-Taste hin nach Auftreten des nächsten Vertikal-Synchronisiersignals die Speicher-Lese/Schreib-Adressierunpsoperation nunmehr einzig und allein von der durch die Zeiger-Zeilen- und Zeichen-Zähler angezeigten Adresse abhängt. Im Unterschied dazu werden Lese- und Schreibtaktsignale für die Ausführung eines Auslesens und Einschreibens aus bzw. in dem Speicher auf diese Adresse hin erzeugt.In summary, with regard to the achieved Operations determine that upon actuation of the shift up key after the occurrence of the next vertical synchronizing signal, the memory read / write addressing operation now depends solely on the address indicated by the pointer, line and character counters. in the The difference is read and write clock signals for the execution of reading and writing from or in the Memory generated on this address.

In Fig. 10 ist ein Zeilen-Adressenregister 232 dargestellt. Mit Auftreten des US-Signals werden 1-Signale unmittelbar in dieses Register als Zeiger-Zeilen-Adresse der letzten Anzeigezeile oder der sechzehnten Zeile eingegeben.A row address register 232 is shown in FIG. When the US signal occurs, 1 signals immediately become in entered this register as the pointer line address of the last display line or the sixteenth line.

Im folgenden sei Fig. 11 näher betrachtet, und swar zu Beginn einer jeden Speicheroperation (die entweder das Auslesen eines Zeichens oder das Einschreiben des betreffenden Zeichens umfaßt). Dabei wird, wie Fig. 12 erkennen läßt, ein mit SU bezeichneter Doppelimpuls von einer SU-Inipulsquelle erzeugt und den beiden NAND-Gattern 234 und 236 zugeführt» Dem anderenIn the following, FIG. 11 is considered in more detail, and at the beginning of each storage operation (which either involves reading out of a mark or the registered letter of the mark concerned). As shown in FIG. 12, a designated SU is used Double pulse generated by a SU pulse source and fed to the two NAND gates 234 and 236 »The other

009847/1676009847/1676

Eingang des NAND-Gatters 234 wird ein US+DS-Signal zugeführt. Dem zweiten Eingang des.NAND-Gatters 236 wird ein US+DS-Signal zugeführt. Beim Normalbetrieb des Anzeigesystems kann der Doppelimpuls SU über das UND-Gatter 234 zu einem ODER -Gatter 238 hin gelangen. Das Ausgangssignal dieses ODER-Gatters wird der Klemme "Zeiger nach rechts" des Zeiger-X-Zählers 64 zugeführt, wie er in Fig. 7 dargestellt ist. Das Ausgangssignal des ODER-Gatters 238 wird ferner einem UHD-Gatter 240 zugeführt, dessen anderem Eingang das WR-Signal zugeführt wird. Dies entspricht dem Schreibtaktsignal. Demgemäß wird von dem UND-Gatter 240 kein Ausgangssiprnal abgegeben; eine Ausnahme hiervon bildet der lall, daß die Anzeigeeinrichtung entweder im Aufwärtsschiebe- oder Abwärtsschiebebetrieb arbeitet.A US + DS signal is applied to the input of the NAND gate 234. The second input of the NAND gate 236 becomes a US + DS signal supplied. During normal operation of the display system, the double pulse SU via the AND gate 234 to a OR gate 238 get there. The output of this OR gate is applied to the "pointer to the right" terminal of the pointer X counter 64, as shown in FIG is. The output of OR gate 238 also becomes a UHD gate 240 is supplied, the other input of which is the WR signal is fed. This corresponds to the write clock signal. Accordingly no output signal is given by the AND gate 240; an exception to this is the lall that the display device is either in the upward shift or downward shift mode is working.

Beim Aufwärts- oder Abwärtsschiebebetrieb wird bei Vorhandensein des Ü7R~-Signals ein Aus gangs signal vom UND-Gatter 240 erhalten. Dieses Signal wird durch ein Verzögerungsnetzwerk oder eine Verzögerungsschaltung 242 geringfügig verzögert und dann einem Rückflanken-Detektor 244 zugeführt. Das Ausgangssignal des Rückflsnken-Detektors ist ein nachstehend als CS-Signal bezeichnetes Koinzidenz-Taictsignal.When moving up or down, if there is of the Ü7R ~ signal an output signal from AND gate 240 obtain. This signal is slightly delayed by a delay network or circuit 242 and then fed to a trailing edge detector 244. The output of the back flow detector is shown below as CS signal designated coincidence tag signal.

Das Ausp-angssignal des NAND-Gatbers 236, das lediglich dann auftritt, wenn das Anzeigesystem entweder im Aufwärtsschiebe- oder Abwärtsschiebebetrieb arbeitet, ist durch einen Doppelimpuls, entsprechend dem SU-Doppelimpuls gebildet. Dieser Doppelimpuls wird einer Impulsverlängerungsschaltunp; 246 zugeführt, die durch eine monostabile Kippstufe gebildet ist. Diese Schaltung arbeitet in der Weise, daß sie den Doppelimpuls in einen Einzelimpulo umsetzt. Das Ausgam^ssignal dieser Impulsverlängeruri^sschalfcunp; ist durch einen einzigen breiten Impuls gebildet, der mit SU bozeichnet ist. Die Rückflanke dieses Ausgangeimpulses wird dem NOR-Gatter 238 zugeführt, und derThe output signal of the NAND gate 236, which only then occurs when the display system is either in the slide-up or downward shift operation is formed by a double pulse, corresponding to the SU double pulse. This Double pulse becomes a pulse lengthening circuit; 246 fed, which is formed by a monostable multivibrator. This circuit works in such a way that it generates the double pulse converts it into a single pulse. The output signal of this pulse lengthening circuit is formed by a single broad impulse, which is marked with SU bo. The trailing edge of this Output pulse is fed to NOR gate 238, and the

009847/1676 BAD QRlQlNAl 009847/1676 BAD QRlQlNAl

eigentliche breite Impuls wird der monostabilen Kippstufe 24-8 zugeführt. Die monostabile Kippstufe 248 wird bei Vorhandensein eines tTß-Signals gesperrt. Dieses Signal wird dem Inverter 250 zugeführt, dessen Ausgangssignal zur Sperrung der monostabilen Kippstufe dient. Demgemäß besteht bei Fehlen eines WR-Signals das Ausgangssignal des NOR-Gatters 238 wieder aus zwei schmalen SUK-Impulsen. Bei Vorhandensein eines WR-Signals besteht das Ausgangssignal aus einem einzigen SU -Signal. Die zeitliche Lage dieser Signale sowie ihr Verlauf kann aus Fig. 12 ersehen werden. Da ein Zeichen in der nächsten Zeichenzeit angezeigt wird, und zwar nach Ablauf der Zeichenzeit während der aus dem Speicher eine Auslesung erfolgt ist, wird die Speicheradresse gewöhnlich um einen Zählerwert verringert, bevor eine Auslese- oder Schreiboperation erfolgt. Die beiden SU-Impulse bewirken danach eine Zurückführung des Zählerstands der Adressenzähler zu der richtigen Adresse für die Zeigeranzeige.The actual broad pulse is fed to the monostable multivibrator 24-8. The monostable multivibrator 248 is blocked in the presence of a tTß signal. This signal is fed to the inverter 250, whose output signal is used to block the monostable multivibrator. Accordingly, in the absence of a WR signal, the output signal of the NOR gate 238 again consists of two narrow SU K pulses. If a WR signal is present, the output signal consists of a single SU signal. The temporal position of these signals and their course can be seen from FIG. Since a character is displayed in the next character time, namely after the character time has elapsed during which a readout from the memory has taken place, the memory address is usually decremented by a counter value before a readout or write operation takes place. The two SU pulses then cause the counter reading of the address counter to be returned to the correct address for the pointer display.

Mit Auftreten der SUÄ-Impulsfolge nach Ausführung einer Leseoperation wird ler Zeiger-Zeichen-Zähler jeweils nur um eine 2iähl erst ellung weitergeschaltet. Auf diese Weise wird die eine Rückwärtszählung ausgeglichen, die auf den Lesobetrieb dos Speichers hin auftritt. Die Zeichen-Zeiger-Adresse bleibt nach dem Lesezyklus unverändert; Die beiden SU -Impulse, die nach der Schreiboperation zugeführt werden, lassen den X-Zähler um zwei 2iählerwerte weiter zählen. Damit bleibt die Adresse des nächsten zu lesenden Zeichens zurück.With occurrence of the SU Ä pulse sequence after executing a read operation ler pointer mark counter is respectively incremented only RECOVERY only a 2iähl. In this way, the one down counting that occurs when the memory is being read is compensated for. The character pointer address remains unchanged after the read cycle; The two SU pulses that are supplied after the write operation cause the X counter to continue counting by two counter values. This leaves the address of the next character to be read.

Um den Zeiger-Zeilen-Zähler oder Y-Zähler weiter zu schalten, wird die in Fig. 11 gezeigte Schaltung verwendet. Ein NAND-Gatter 252 nimmt als erforderliches Eingangssignal die SU-Sir;nale, die US-Signale und das WR-Signal auf. Mit Auftreten dieser Signale wird ein Ausgan^ssignal einem ODER-Gatter 254-zugeführt. Der Ausgang des ODER-Gatter· 2.54 ist, wie angedeutet,To switch the pointer-line counter or Y-counter further, the circuit shown in Fig. 11 is used. A NAND gate 252 takes the SU-Sir; nale, the US signals and the WR signal. When these signals occur, an output signal is fed to an OR gate 254. The output of the OR gate 2.54 is, as indicated,

009847/167009847/167

an die Klemme "Zeiger nach unten" des Y-Zählers angeschlossen, wie dies aus Fig. 7 hervorgeht. Das ODER-!· Gatter 254- liefert ein Ausn;ant:ssifcnal auch in dem lall, da^ im riormalbetrieb ein "Zeiger-nach-unten"-Signal von der Tastatur her.geliefert-wird. Ein weiteres Eingangssignal für das QDER-Gatter 254-, welches den Seiler-Zeilen-Zähler veranlassen kann, seinen Zählerstand zu erhöhen, kann von einem weiteren NAND-Gatter 258 her erhalten werden. Das Ausrangssignal dieses IMAND-Gatters wird dem ODER-Gatter 254 zugeführt. Das EABD- Gatter 258 gibt bei Auftreten eines * WH-Signals, eines 'DS-Signals oder eine HG-Signals ein Ausgangssignal ab. Die Ableitung des HG-Signals wird nachstehend noch näher ersichtlich werden. Es dürfte jedoch genügen, darauf hinzuweisen, daß dieses Signal von den Horizontal-Synchronisiersignalen gewonnen wird. Die Gewinnung des DS-Signals und des DS-Signals wird ebenfalls nachstehend im Zusammenhanf: mit dem Abwärtsschiebebetrieb erläutert werden.connected to the "pointer down" terminal of the Y counter, as can be seen from FIG. The OR-! Gate 254- supplies an Ausn; ant: ssifcnal also in the lall, da ^ in riormalbetrieb a "pointer-down" signal from the keyboard. Another input signal for the QDER gate 254, which is the Seiler line counter can cause its count to increase can be obtained from a further NAND gate 258. The exit signal of this IMAND gate becomes the OR gate 254 supplied. The EABD gate 258 outputs when an * WH signal, a 'DS signal or an HG signal from an output signal. The derivative of the HG signal is shown below can be seen in more detail. Suffice it to say, however, that this signal is derived from the horizontal synchronizing signals is won. The extraction of the DS signal and the DS signal is also described below in Related: to be explained with the downward shift operation.

Zur Verschiebung der Anzeige des Zeichens um eine Zeile nach oben wird ein "Zeiger-nach-oben"-Signal erzeugt. Dieses Signal wird von einem HAND-Gatter 260 abgegeben,.welches an • seinen Eingängen ein SU-Signal, ein US-Signal und ein WR-Signal erfordert. Das Ausf^annssig-nal dieses HAND-Gatters wird einem ODSR-Gatter 262 zugeführt. Das Ausgangssignal des ODER-Gatters 262 wird der "Zeiger-nach-oben"-Klemme des Y-Zählers gemäß Fig. 7 zugeführt.To move the display of the character one line after a "pointer-up" signal is generated at the top. This Signal is given by a HAND gate 260, which on • a SU signal, a US signal and a WR signal at its inputs requires. The output of this HAND gate becomes a ODSR gate 262 supplied. The output of the OR gate 262 is applied to the "pointer-up" terminal of the Y counter shown in FIG.

Am Ende einer Aufwärtsverschiebefolge, die dann auftritt, wenn der Zeiger in der durch die Adresse bezeichneten Zeile eins ist, ist es erforderlich;,den Zeiger in die erste Zeichenposition der Zeile 16 zurückzustellen, nachdem die Information gelöscht ist. Diese Funktion wird durch das aufgenommene i3ignal bewirkt, wenn das Flip-Flop 206 zurückgesetzt ist. Dadurch wird das Üiüf-Signal einem Inverter 264 zugeführt,At the end of an upshift sequence that occurs when the pointer is in the line identified by the address one is it is required; to put the pointer in the first Reset the character position of line 16 after the information has been deleted. This feature is recorded by the i3ignal causes when flip-flop 206 is reset. As a result, the Üiüf signal is fed to an inverter 264,

009847/1616009847/1616

dessen Ausgangssignal dem ODER-Gatter 262 zugeführt wird. Dadurch wird der Zeiger an den Beginn einer Zeile zurückgeführt, die am Ende der Aufwärtsschiebefolge g'elöscht worden ist.the output of which is fed to the OR gate 262. This returns the pointer to the beginning of a line that is deleted at the end of the upward shift sequence has been.

Das Eingangssignal des ODER-Gatters 262 von dem NAND-Gatter 266 her wird während der Abwärtsschiebe- oder Abwartsverschiebefolge verwendet. Dieses Ausgangssignal wird bei Vorhandensein eines Sti-Signals, eine DS-Signals und eines WH-Signals erhalten.The input to OR gate 262 from the NAND gate 266 comes up during the shift down or shift down sequence used. This output signal is given the presence of a Sti signal, a DS signal and of a WH signal.

Aus Vorstehendem ergibt sich somit zusammenfassend, daß mit Zuführung eines Aufwärtsschiebe-Signals die Verknüpfungsschaltung auf das Auftreten des nächsten Vertikal-Synchronisierimpulses wartet. In einem Zeilen-Adressenregister ist die Adresse der auf der Anzeigeröhre zuletzt angezeigten Zeile enthalten. Danach wird ein Zeichen aus dem Speicher gelesen. Der Zählerstand des Zeiger-Zeilen-Zählers wird um einen Zählerwert herabgesetzt, wodurch der Zeiger um eine Zeile nach oben verschoben angezeigt wird. Dies tritt auf, da zum Zeitpunkt, der Leseoperation das WR-Signal einen hohen Wert besitzt, d.h. ein 1-Signal ist. Dies bewirkt, wie aus Fig. 11 ersichtlich ist, daß ein Ausgangssignal von dem ODER-Gatter 262 abgegeben wird. Dieses Ausrangssignal bewirkt seinerseits, daß der Zählerstand des Zeiger-Zeilen-Zählers um eins verringert wird.From the foregoing it can be summarized that with the supply of an upward shift signal, the logic circuit waits for the occurrence of the next vertical synchronization pulse. In a line address register is the Contains the address of the line last displayed on the display tube. Then a character is read from the memory. Of the The count of the pointer-line counter is reduced by one counter value, which causes the pointer to go up one line is shown moved. This occurs because at the time of the read operation the WR signal is high; is a 1 signal. This causes, as can be seen from FIG. 11 is that an output from the OR gate 262 is given. This exit signal in turn causes the Count of the pointer-line counter is decreased by one.

Ein WR-Signal wird erzeugt, durch das Auftreten des Schreibtaktsignals veranlaßt wird. Hierauf folgt die Abgabe eines /oählsignals (eine Erhöhung des Zählerstands des Zählers) an den Y-Zähler des Zeigers, woraufhin unmittelbar folgt, daß der Zeiger um ein ^Zeichen nach rechts verschoben wird. Der nächste Lesezyklus tritt an der durch die Adresse bezeichneten Stelle auf.A WR signal is generated by the occurrence of the write clock signal is initiated. This is followed by the output of a / oählsignals (an increase in the count of the counter) to the Y counter of the pointer, which immediately follows that the pointer is shifted one ^ character to the right. The next read cycle occurs at the point indicated by the address.

009847/187 6
BAD OßlGINÄt
009847/187 6
BAD OßlGINÄt

Es sei bemerkt, daß aus einer Zeile ausgelesene Zeichen mit einer Adresse in den Speicher wieder eingeschrieben wird, welche diejenige Zeile bezeichnet, die unmittelbar oberhalb derjenigen Zeile liegt, aus der das Zeichen ausgelesen worden ist.It should be noted that characters read out from a line is rewritten into the memory with an address which designates the line that immediately is above the line from which the character was read.

Die Adresse des Zeilen-Adressenregisters 232 wird mit der Adresse des Y-Zeiger-Zählers verglichen. Hierzu dient ein Koinzidenz-Detektor 270, der den Vergleich beim Auftreten eines CS-Impulses vornimmt. Wenn die betreffenden Adressen miteinander übereinstimmen, was dann auftritt, wenn während des Abwärtsschiebebetriebs der Zeiger-Zeilen-Zähler in seinem Zählerstand entsprechend dem Anfang der Grundlinie zurückgeführt worden ist, gibt der Koinzidenz-Detektor ein Koinzidenz-Signal ab. Ein Inverter 272 gibt in bekannter Weise ein Koinzi-denz-Signal ab. Das Koinzidenz-Signal und das CS-Signal werden einem NAND-Gatter 274 zugeführt. Das Koinzidenz-Signal und das CS-Signal werden einem weiteren NAND-Gatter 277 zugeführt. Es sei bemerkt, daß das CS-Signal nur vor einem Schreibtaktimpuls bzw. -signal auftritt. Das UND-Gatter 274 gibt sein Ausgangs signal an den Setzeingang eines ITlip-IPlops ab. Da die Zeiger-Adresse die Zeile 16 betrifft, und zwar unmittelbar vor Auftreten des Lesesignals, werden das CS-Signal und das Koinzidenz-Signal erhalten, währenddessen die gesamte Zeile 1 in die Zeile 16 geschrieben wird. Gleichzeitig wird das UND-Gatter 280 durch das am Setz-Ausganer des Flip-Flop3 276 auftretende Signal übertragungsfähig gemacht. Dadurch werden Signalen (MCÄ) entsprechende O-Signale in das Eingaberegister des Speichers eingeführt. Diese Signale werden an die Stelle der Zeichen gesetzt, die sonst in den Speicher zurückgeschrieben würden.'Demgemäß ist die Zeile oder die letzte Zeilenstelle des Speichers leer.The address of the line address register 232 is compared with the address of the Y pointer counter. A coincidence detector 270 is used for this purpose and carries out the comparison when a CS pulse occurs. If the addresses in question coincide with one another, which then occurs when the pointer line counter has been returned in its count corresponding to the start of the baseline during the downward shift operation, the coincidence detector emits a coincidence signal. An inverter 272 outputs a coincidence signal in a known manner. The coincidence signal and the CS signal are fed to a NAND gate 274. The coincidence signal and the CS signal are fed to a further NAND gate 277. It should be noted that the CS signal occurs only before a write clock pulse or signal. The AND gate 274 gives its output signal to the set input of an ITlip-IPlop. Since the pointer address relates to line 16, to be precise immediately before the occurrence of the read signal, the CS signal and the coincidence signal are obtained, during which the entire line 1 is written into line 16. At the same time, the AND gate 280 is made transferable by the signal appearing at the set output of the flip-flop3 276. As a result, O signals corresponding to signals (MC Ä ) are introduced into the input register of the memory. These signals are placed in the place of the characters that would otherwise be written back to the memory. Accordingly, the line or the last line position of the memory is empty.

0098Α7/1Β7Θ0098Α7 / 1Β7Θ

BAD Öi|!$NALBAD Öi |! $ NAL

Nachdem in der Zeile 16 die Vorgänge beendet sind, d.h. der Inhalt gelöscht ist, enthält der Zeiger-Zeilen-Zähler die Adresse der Zeile 1, und zwar unmittelbar vor einem Schreibtaktimpuls oder -signal. Zu diesem Zeitpunkt wird das Koinzidenz-Signal erzeugt, was bei Auftreten des CS-Signals zur Zurückstellung des Flip-Flops 276 führt. Dies wiederum führt zu einer Beendigung des Betriebs des getasteten Multivibrators 218, der die Lese/Schreib-Taktimpulse erzeugt. Zu diesem Zeitpunkt hört der Aufwärtsschiebezyklus auf, und das Flip-Flop 210 wird durch den nächsten Vertikal-Synchronisierimpuls zurückgestellt.After the processes have ended in line 16, i.e. the content has been deleted, the pointer-line counter contains the Address of line 1, immediately before a write clock pulse or signal. At this point it will Coincidence signal generated what happens when the CS signal occurs leads to the resetting of the flip-flop 276. this in turn results in the termination of the operation of the gated multivibrator 218 generating the read / write clock pulses. to at this point the upward shifting cycle stops, and that Flip-flop 210 is activated by the next vertical sync pulse deferred.

Von dem Punkt, an dem die Aufwärtsverschiebung beginnt, ist die gesamte im Speicher verbleibende Information um eine Zeile nach oben verschoben worden. Die Grundlinie steht nunmehr für die Einführung von Daten zur Verfugung. Ein Leistungs-Rückstellsignal 281 wird dadurch erzeugt, daß eine Speiseeinrichtung eingeschaltet wird. Dies hat zur "^olge, daß das System die Abgabe eines PR-Impulses an sämtliche Flip-Flops veranlaßt.From the point that the upward shift begins, all of the information remaining in memory is one line moved up. The baseline is now available for introducing data. A power reset signal 281 is generated in that a feed device is switched on. This is because the system causes a PR pulse to be sent to all flip-flops.

AbwärtsverSchiebeoperationMove down operation

Damit eine Abwärtsverschiebeoperation auftritt, ist die Abwärt sschiebe-Taste 280 in der Schreibmaschinentastatur zu betätigen. Mit Betätigen dieser Taste 280 wird ein Impuls an einen Inverter 282 abgegeben, dessen Ausgan^ssignal das Flip-Flop 278 veranlaßt, seinen Rückstellzustand einzunehmen. Dadurch wird vom Rückstellausgang des Flip-Flops ein DS-Signal und vom Setzausgang dieses Flip-Flops ein D~S-Signal abgegeben. Das DS-Signai wird über das ODER-Gatter 208 dem Flip-Flop zugeführt. Wie zuvor nimmt das Flip-Flop 210 mit Auftreten des Vertikal-Synchronisierimpulses seinen Rückstellzustand ein. Dabei treten ein SH-Ausgangssignal und ein STl-Ausgangssiß;nal auf. Die Zeigersteuerung der Adressierung zum Einschreiben undFor a shift down operation to occur, the downward sshift key 280 in the typewriter keyboard. When this key 280 is actuated, a pulse is sent to an inverter 282, the output signal of which is the flip-flop 278 causes it to assume its reset state. Through this a DS signal is generated from the reset output of the flip-flop and output a D ~ S signal from the set output of this flip-flop. The DS signal is sent via the OR gate 208 to the flip-flop fed. As before, the flip-flop 210 assumes its reset state when the vertical synchronizing pulse occurs. An SH output signal and an ST1 output signal occur on. The pointer control of the addressing for writing and

009847/1676009847/1676

BADBATH

•Ausschreiben wird durch das Auspankssignal des ODER-Gatters 216 bewirkt.• Writing out is done by the Auspank signal of the OR gate 216 causes.

Das UHD-Gatter 214 reibt in Anbetracht des Vorhandenseins der Signale DS und SH ein Ausgangssignal an eine erste Verzöge rungs schaltung 282 ab. Das Ausgangssignal dieser ersten Verzögerun.; sschaltunf- wird einer zweiten Verzögerungsschaltung 284 zugeführt. Der Grund für die Verwendung dieser beiden Verzöf.erungsschaltungeii besteht darin sicherzustellen, daß die Zeilenadressen von dem Ausgang des Zeiger-X-Zählers und des Zeiger-Y-Zählers stabilisiert sind. Das Ausgangssignal der Verzögerungsschaltung 284 wird dazu herangezogen, ein Flip-Ji1IoT) 286 zu setzen und das Zeilen-Adressenregister 232 die Adresse einzuleiten, die sich zu diesem Zeitpunkt in dem Zeiger-Y-Zähler befindet. Das am Setzausgang des Flip-Flops 220 auftretende Signal wird einem UND-Gatter 286 zugeführt. Dem anderen Eingang dieses UND-Gatters werden Horizontal-Synchronisierimpulse zugeführt, die über einen Inverter 288 zugeführt werden. Das Ausgangssignal des UND-Gatters 286 umfaßt die HG-Impulse, die mit der Horizontal-Synchronisierfrequenz auftreten.The UHD gate 214 rubs an output signal to a first delay circuit 282 in view of the presence of the signals DS and SH. The output of this first delay .; sschaltunf- is fed to a second delay circuit 284. The reason for using these two delay circuits is to ensure that the row addresses from the output of the pointer X counter and the pointer Y counter are stabilized. The output of the delay circuit 284 is used to set a flip-Ji ( IoT) 286 and to initiate the line address register 232 the address which is at this point in time in the pointer Y-counter. The signal appearing at the set output of flip-flop 220 is fed to an AND gate 286. The other input of this AND gate is supplied with horizontal synchronization pulses which are supplied via an inverter 288. The output of AND gate 286 comprises the HG pulses occurring at the horizontal sync frequency.

Die HG-Impulse werden dem ODER-GGatter 254 gemäß Fig. 11 zugeführt. Das ODER-Gatter 254 gibt diese Impulse an die Klemme "Zeiger nach unten" des Y-Zählers ab. 'The HG pulses are applied to OR gate 254 as shown in FIG. The OR gate 254 applies these pulses to the terminal "Pointer down" of the Y counter. '

Die Folge dieser Vorgänge ist, daß der Zeiger sukzessive jeweils um eine Zeile nach unten bewegt wird, bis er schließlich die Zeilte 15 erreicht. Das Ausgangssignal des Zeiger-Zeilen-Zählers wird einem für die Zeile 15 vorgesehenen Detektor zugeführt, der einfach eine Gruppe von Gattern enthält, die dann übertragungsfähig werden, wenn der Zeilen-Zähler die Zählerstellung 15 einnimmt. Das Ausgangssignal dieser Gatter wird dem Flip-Flop 220 zugeführt, um dieses zurückzustellen.The consequence of these processes is that the pointer successively each time is moved down one line until it is finally line 15 reached. The output of the pointer-line counter is fed to a detector provided for row 15 which simply contains a group of gates which then become transferable when the line counter takes the counter position 15. The output of these gates is fed to flip-flop 220 to reset it.

00 98A7/167 600 98A7 / 167 6

Damit hört die Abgabe der HG-Impulsfolge auf, und der getastete Multivibrator 218 wird veranlaßt, mit der Erzeugung der WR- und WR-Impulse zu beginnen.This stops the delivery of the HG pulse train and the keyed one Multivibrator 218 is caused to begin generating the WR and WR pulses.

Das erste aus dem Speicher auszulesende Seichen ist das erste Zeichen der 15ten Anzeigezeile. Dieses Zeichen wird in die erste Zeichenposition der 16ten Anζeigezeile geschrieben. Die zeitliche Folge für die Abwärtsverschiebung entspricht dabei" der zeitlichen Folge für die Aufwärtsverschiebung. Eine Ausnahme hiervon bildet ,jedoch der Umstand, daß die die Zeigeraufwärtsführung betreffende Operation auf einen Lesetaktimpuls folgt, während die die Zeiger Abwärtsbewegung betreffende Operation auf einen Schreibtaktimpuls folgt. Diese /rfUsammenhänge ergeben sich aus dem ir. i?if;. Λ3 emerge citpllter Zeitdiagramm. Die Folge dieser Vorgänge ist, daß das Ende einer Anzeigezeile unmittelbar nach Auftreten eines "Zeigernach-oben"-8ignals anzunehmen ist. Die Abwärtsschiebefolge läuft auf dem Anzeigeschirm von links nach rechts ab und von der Unterseite zur Oberseite, wenn der Zeiger-Zeilen-Zähler in Aufwärtsrichtung schrittweise weiterzählt.The first character to be read out of the memory is the first character of the 15th display line. This character is written in the first character position of the 16th display line. The time sequence for the downward shift corresponds to "the time sequence for the upward shift. An exception to this, however, is the fact that the operation relating to the pointer upward movement follows a read clock pulse, while the operation relating to the pointer downward movement follows a write clock pulse. rfUsammenhänge result from the ir. i? if ;. Λ3 emerge citpllter time diagram. As a result of these operations, that the end of a display line is assumed -8ignals immediately after occurrence of a "top Zeigernach-". the downward shift sequence is running on the display screen from left to the right and from the bottom to the top when the pointer-line counter counts up in steps.

Die Verknüpfungsschaltungen, die in Verbindung mit der Aufwärtsschiebeoperation erläutert worden sind, bewirken die Abgabe der Signale SU, SUX, CS, WR und WR und die Abgabe der Zeiger-Zählersignale. Mit Hilfe dieser Signale wird die Anzeige in der beschriebenen Weise verschoben. Wenn der Zeiger-Zeilen- Zähler zu der Zeile hin fortgeschaltet ist, an der der Koinzidenz-Detektor 270 eine Koinzidenz zwischen der Zeilenadresse, die zu Beginn des Betriebs in das Register eingegeben worden ist, und der vorliegenden Zeilenadresse feststellt, so wird ein Koinzidenz-Signal abgegeben« Die Koinzidenz wird nunmehr unmittelbar vor dem Schreibtaktimpuls zwischen der Zeilenadresse dee Zeiger-Zählers und der Zeilenadresse festgestellt, die au Beginn des Betriebs vorhanden war,The logic circuits which have been explained in connection with the shift up operation cause the output of the signals SU, SU X , CS, WR and WR and the output of the pointer counter signals. With the help of these signals, the display is shifted in the manner described. When the pointer-line counter is incremented to the line at which the coincidence detector 270 detects a coincidence between the line address entered into the register at the start of operation and the current line address, a coincidence Signal issued «The coincidence is now determined immediately before the write clock pulse between the line address of the pointer counter and the line address that was present at the start of operation,

009847/1878
BAD ORIGINAt
009847/1878
BAD ORIGINAt

Zu diesem Zeitpunkt wird das Flip-Flop 276 gesetzt, und zwar wie in dem Fall dder Aufwärtsverschiebung. Sodann werden die MCÄ-O-Signale in das Eingaberegister eingegeben, und zwar für die Zeile, von der der Zeiger weggeführt worden ist. Wenn die nächste zu schreibende Zeile zu einem Nicht-Koinzidenzzustand führt, wird schließlich das Flip-Flop 274· zurückgestellt. Dies führt wiederum dazu, daß das Flip-Flop 278 gesetzt und das Flip-Flop 210 auf den nächsten Vertikal-Synchronisierimpuls zurückgestellt wird. Damit ist der Abwärt s schieb ezyklus nunmehr beendet. Die Folge einer Abwärtsschiebe-Zyklus-Operation von dem Punkt aus, von dem der Zeiger weggeführt worden ist, ist somit, daß sämtliche Daten in dem Speicher um eine Zeile nach unten verschoben werden. Dadurch bleibt die Zeile, an der die Abwärtsschiebeoperation beendet worden ist, für die Eingabe von Daten leer.At this time, the flip-flop 276 is set as in the case of the shift up. The MC Ä -O signals are then entered into the input register for the line from which the pointer has been moved. If the next line to be written results in a non-coincidence condition, then flip-flop 274 is finally reset. This in turn causes flip-flop 278 to be set and flip-flop 210 to be reset to the next vertical sync pulse. The downward shift cycle is now ended. Thus, the consequence of a shift down cycle operation from where the pointer was moved is to shift all of the data in memory down one line. This leaves the line at which the shift down operation was completed blank for data entry.

Im Vorstehenden ist ein neues und brauchbares System beschrieben worden, das einem-Anzeigesystem ermöglicht, eine Anzeige von Daten vorzunehmen, die um eine Zeile von der Stelle ihres normalen Auftretens nach unten oder nach oben verschoben sind. Dadurch steht entsprechender Raum für die Einführung von Daten in die Oberseite oder Unterseite der jeweiligen Anzeige oder in irgendeine Zeile zwischen Oberseite und Unterseite der jeweiligen Anzeige nach Beendigung der jeweiligen Aufwärts- oder Abwärtsschiebeoperation zur Verfugung.The foregoing has described a new and useful system that enables a display system to have a Display data that is one line down or up from its normal occurrence are shifted. This provides adequate space for data to be introduced into the top or bottom of the respective advertisement or in any line between the top and bottom of the respective advertisement after completion the respective move up or down operation for Disposal.

009847/167,8009847 / 167.8

BAD ORlQjNAUBAD ORlQjNAU

Claims (13)

Pat entansprüche Pat en tansprüche Λ* Anzeigesystem für eine ständige Anzeige von Daten, unter Verwendung eines Speichers, der Daten .in Form von Zeichen in bestimmten Zeichenzeilen speichert, wobei diese Daten zur Anzeige auf dem Anzeigeschirm einer Anzeigeröhre in den Zeilenstellen des Speichers entsprechenden Stellen aus dem Speicher auslesbar sind, dadurch gekennzeichnet, daß Einrichtungen (24,26,64,66) zur zeilenweisen Änderung der Anzeigestellen der Daten vorgesehen sind, daß diese Einrichtungen eine bestimmte, die letzte Zeilenstelle, an der die jeweilige Änderung zu beenden ist, angebend© Adresse bereitstellen, daß Einrichtungen (60) vorgesehen sind, durch die aufeinanderfolgend Datenzeichen mit Hilfe entsprechender Zeichen aus einer Zeile des Speichers (40) auslesbar und in eine andere Zeile des Speichers (40) wiedereinschreibbar sind, daß Detektoreinrichtungen (69j2?0 in Fig. 10) vorgesehen sind, die eine Koinzidenz zwischen der genannten bestimmten Adresse und der Adresse der jeweils erreichten Zeil© feststellen und die bei Koinzidenz der Adressen ein Koinzidenz-Signal-abgeben, auf das hin "0TI-Zeichen in die letzte Zeile des Speichers (40) eingeschrieben werden, aus welcher Daten ausgelesen worden sind, und daß Einrichtungen vorgesehen sind, diow mit Auftreten des Koinzidenz-Signals und~mit Beendigung des Einschreibens von "©"-Zeichen in die letzte Zeile eine Beendigung der Änderung und anschließend eine Anzeige der um eine Zeil© verschobenen Daten bewirken. Λ * display system for a permanent display of data, using a memory that stores data in the form of characters in certain character lines, these data being readable from the memory for display on the display screen of a display tube in the positions corresponding to the line positions of the memory, characterized in that devices (24,26,64,66) for line-by-line change of the display positions of the data are provided, that these devices provide a specific address indicating the last line position at which the respective change is to be ended, that devices (60) are provided, by means of which data characters can be read out consecutively with the aid of corresponding characters from one line of the memory (40) and rewritten into another line of the memory (40), that detector devices (69j2? 0 in Fig. 10) are provided, which established a coincidence between the specified address and the address of the respective line reached cases, which have been in coincidence of the addresses, a coincidence signal Actions are written in response to which "0 TI characters in the last line of the memory (40) read out from which data, and in that means are provided dio w Occurrence of the coincidence signal and ~ with the completion of the writing of "©" characters in the last line cause the change to be terminated and then a display of the data shifted by one line ©. 2. Anzeigesystem nach Ansprach 1, dadurch gekennzeichnet, . daß die Einrichtungen (60) zum aufeinanderfolgenden Auslesen und Wiedereimsehreiben von Daten aus dem bzw, in den Speicher (40) ©inen ersten Zähler (66) aur Bereitstellung der Adresse des Zeichens in der jeweiligen Zeile2. Display system according to spoke 1, characterized in that . that the devices (60) for successive Reading out and rewriting data from or in the memory (40) © in a first counter (66) for readiness the address of the character in the respective line 009847/1678 "009847/1678 " enthalten, daß Einrichtungen (222,228) zur Erzeugungg von einander abwechselnd auftretenden Lese—TaktSignalen und Sehreib-Taktsignalen vorgesehen sind, daß eine Speichersteuerschaltungg vorgesehen ist, durch die auf ein iese-Taktsignal und auf die durch den ersten und zweiten Zähler (66,61J-) bereitgestellten Adressen hin ein Zeichen aus dem Speicher (40) auslesbar und durch die auf ein Schrexfo-iSalrtsignal und auf die durch den ersten und den zweiten Zähler (66,64) bereitgestellten Adressen hin, das aus dem Speicher (40) ausgelesene Zeichen wieder in diesen einschreibbar ist, daß eine erste Ädressenändderun^seinrichtung auf das Lese-Taktsignal hin die Zählerstellung des ersten Zählers (66) ändert, bevor das folgende Schreib-Taktsignal auftritt, und daß eine zweite Adressenänderungseinrichtung auf das Sclireib-Taktsignal hin die Zählerstellung des ersten Zählers (64) ändert, bevor das nächstfolgende Lese-Taktsignal auftritt.contain that means (222,228) for generating alternately occurring read clock signals and visual write clock signals are provided, that a memory control circuit is provided through which a clock signal and the first and second counter (66,6 1 J-) provided addresses a character can be read out from the memory (40) and by the on a Schrexfo-iSalrtsignal and on the addresses provided by the first and the second counter (66,64) the read out from the memory (40) Characters can be rewritten in these that a first address changing device changes the counter position of the first counter (66) in response to the read clock signal before the following write clock signal occurs, and that a second address change device changes the counter position in response to the read clock signal of the first counter (64) changes before the next subsequent read clock signal occurs. 3. Anzeigesystem nach Anspruch 2, dadurch gekennzeichnet, daß die erste Adressenänderungseinrichtung den Zählerstand der ersten ZäJhlereinrichtung (66) zu vergrößern und die zweite Adressenänderungseinrichtung den Zählerstand des zweiten Zählers (64) zu verringern gestattet.3. Display system according to claim 2, characterized in that that the first address changing device increases the counter reading of the first counter device (66) and the second address changing means allows the count of the second counter (64) to be decreased. 4. Anzeigesystem nach Anspruch 2, dadurch gekennzeichnet, daß die erste Adressenänderungseinrichtung den Zählerstand des ersten Zählers (66) herabzusetzen und die4. Display system according to claim 2, characterized in that that the first address changing device to reduce the count of the first counter (66) and the ' zweite Adressenänderungseinrichtung den Zählerstand des zweiten Zählers (64) su erhöhen gestattet.'second address changing device the counter reading of the second counter (64) is allowed to increase. 5. Anzeigesystem nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß gedes Datenzeichen durch eine Adresse festgelegt ist * die längs einer Zeile ein© horizontale5. Display system according to one of claims 1 to 4, characterized characterized that gedes data character by an address is specified * the one © horizontal along a line 009847/1878009847/1878 Position Xa bezeichnet, wobei "a" eine die. Position längs der Zeile angebende Zahl ist, und die eine vertikale Position Ib bezeichnet, wobei "b" eine die vertikale Position der Zeile angebende Zahl ist, daß eine Zeiger-Adresseneinrichtung (66,64) zur Abgabe von Adressen zur Ausführung von Einschreibvorgängen in den Speicher (40) und eine Anzeige-Adresseneinrichtung (26,24) zur Abgabe voii Adressen zum Auslesen von Zeichen aus dem Speicher (40) vorgesehen sind und daß eine durch die Zeiger-Adresseneinrichtung (66,64) und durch die Anzeige-Adresseneinrichtung (26,24) ansteuerbare Speicheradressiereinrichtung vorgesehen ist.Position Xa denotes, "a" denoting the. position along the line is a number indicating a vertical position Ib, where "b" is the The number indicating the vertical position of the line is that a pointer address means (66,64) for the delivery of Addresses for executing write operations in the memory (40) and a display address device (26,24) for the delivery of addresses for reading out characters from the Memories (40) are provided and that one by the pointer address means (66,64) and by the display address means (26,24) controllable memory addressing device is provided. 6. Anzeigesystem nach Anspruch 5, dadurch gekennzeichnet, daß zur Ausführung von Lese- und Schreibvorgängen allein das Ausgangssignal der Zeiger-Adresseneinrichtung (66,64) an die Speicheradressiereinrichtung abgebbar ist.6. Display system according to claim 5, characterized in that for carrying out read and write operations only the output signal of the pointer address device (66,64) can be sent to the memory addressing device. 7. Anzeigesystem nach Anspruch 5 oder 6, dadurch gekennzeichnet, daß zur Änderung der Zeifeer-Adressiereinrichtung abwechselnd Lese- bzw. Schreibbefehle abgebbar sind, und zwar zum aufeinanderfolgenden Auslesen aus der Speicherstelle Xa, Ib in Xa, Ib-I, zum Einschreiben in die Speicherstelle Xa+1, Ib, zum Auslesen aus der Speicherstelle Xa+1, Ib-1, zum Einschreiben in die Speicherstelle Xa+2, Ib..., bis schließlich die Adresse Xa+n, Ib-n erreicht ist, wobei Xa+n die X-Adresse des letzten Zeichens in dem Speicher (40) und Ib-n die !-Adresse des letzten Zeichens in dem Speicher (40)' bedeuten.7. Display system according to claim 5 or 6, characterized in that that to change the pointer addressing device alternately read and write commands can be issued, specifically for successive reading from the Storage location Xa, Ib in Xa, Ib-I, for writing in the memory location Xa + 1, Ib, for reading from the Storage location Xa + 1, Ib-1, for writing into the Storage location Xa + 2, Ib ..., until finally the address Xa + n, Ib-n is reached, where Xa + n is the X address of the last character in the memory (40) and Ib-n the! address of the last character in the memory (40) ' mean. 8. Anzeigesystem nach Anspruch 5 oder 6, dadurch gekennzeichnet, daß zur Änderung der Zeiger-Aaressiereinrichtung abwechselnd Lese- bzw. Schreibbefehle abgebbar sind,8. Display system according to claim 5 or 6, characterized in that for changing the pointer Aaressieinrichtung alternately read and write commands can be issued, . 009847/ 1 878. 009847/1 878 und zwar zum aufeinanderfolgenden Auslesen aus der Speicherstelle Xa, Yb in die Speicherstelle Xa, Yb+1, zum Einschreiben in Xa+1,.Yb, zum Auslesen aus Xa+1, Yb-1, zum Einschreiben in Xa+2, Yb, bis die Adresse Xa+n, Yb+n erreicht ist, wobei Xa+n, Yb+n die X- bzw. Y-Adresse des Zeichens in dem Speicher (40) bedeuten, bei dem die Änderung zu beenden erwünscht ist.namely for successive reading from the memory location Xa, Yb into the memory location Xa, Yb + 1, for writing in Xa + 1, .Yb, for reading out from Xa + 1, Yb-1, for writing in Xa + 2, Yb, until the address Xa + n, Yb + n is reached, where Xa + n, Yb + n are the X- resp. Y address of the character in the memory (40) in which the change is to be ended. 9. Anzeigesystem nach einem der Ansprüche 1 bis 8, dadurch gekennzeichnet, daß zur Verschiebung der Dat'en jeweils um eine Zeile auf der Anzeigeeinrichtung (57) nach unten Einrichtungen vorgesehen sind, die die Daten aus dem Speicher (40) mit der Adresse der in der jeweils letzten gewünschten Zeile benachbarten Zeile aus dem Speicher auslesen und in die unmittelbar folgende darunter liegende Zeile wiedereinschreiben.9. Display system according to one of claims 1 to 8, characterized in that for shifting the data in each case by one line on the display device (57) below facilities are provided which the data from the memory (40) with the address of the in each case Read out the line adjacent to the last desired line from the memory and transfer it to the immediately following line Rewrite the line below. 10. Anzeigesystem nach einem der Ansprüche 1 bis 8, dadurch gekennzeichnet, daß zur Verschiebung der Daten jeweils um eine Zeile auf der Anzeigeeinrichtung (57) nach oben Einrichtungen vorgesehen sind , die die Daten mit der Adresse der jeweils gewünschten Zeile aus dem Speicher (40) auslesen und in die unmittelbar folgende darüber liegende Zaile in den Speicher (40) wieder einschreiben.10. Display system according to one of claims 1 to 8, characterized in that for shifting the data in each case by one line on the display device (57) facilities are provided above, which the data with the address of the desired line from the Read out memory (40) and in the immediately following overlying Zaile in memory (40) again enroll. 11. Anzeigesystem nach Anspruch 9, dadurch gekennzeichnet, daß der Speicher (40) durch einen Zeilen-Zähler (26 bzw. 66) und einen Zeichen-Zähler (24 bzw. 64) adressiert ansteuerbar ist, daß Einrichtungen zur zeilenweisen Abwärtsverschiebung der Datenanzeige -und des Speicherinhalts vorgesehen sind, daß Einrichtungen vorgesehen sind, die die Zählerstellung des Zeilen-Zählers (26j66) soweit erhöhen, bis die Adresse der der letzten Zeile in dem11. Display system according to claim 9, characterized in that that the memory (40) is addressed by a line counter (26 or 66) and a character counter (24 or 64) It is controllable that devices for line-by-line downward shifting of the data display and the memory content are provided that devices are provided that the counter position of the line counter (26j66) so far increase until the address of the last line in the 009847/1876009847/1876 Speicher (40) benachbarten Zeile erreicht ist, daß ein Auslesen eines Zeichens aus dem Speicher (4-0) von einer durch den Zeilen-Zähler und den Zeichen-Zähler bestimmten Stelle vornehmbar ist, daß Einrichtungen zur Erhöhung der Zählerstellung des Zeilen-Zählers (26;66) jeweils um eine Zähleinheit vorgesehen sind, daß Einrichtungen zum Wiedereinschreiben des jeweils ausgelesenenen Zeichens in den Speicher (40) mit der neuen durch den Zeilen-Zähler und den Zeichen-Zähler festgelegten Adresse vorgesehen sind und daß Einrichtungen zur Verminderung des Zählerstandes des Zeilen-Zählers £(26;66) um eine Zähleinheit und zur Erhöhung des Zählerstandes des Zeichen-Zählers (24|64) um eine Zähleinheit vorgesehen sind.Memory (40) adjacent line is reached that a reading of a character from the memory (4-0) of a point determined by the line counter and the character counter can be made that devices for Increase of the counter position of the line counter (26; 66) each to a counting unit are provided that facilities for rewriting the character read out in the memory (40) with the new one addresses specified by the line counter and the character counter are provided and that facilities to reduce the count of the line counter £ (26; 66) by a counting unit and to increase the count of the character counter (24 | 64) are provided by one counting unit. 12. Anzeigesystem nach Anspruch 10, dadurch gekennzeichnet, daß Einrichtungen zur seilenweisen Aufwärtsverschxebung der Datenanzeige und ddes Speicherinhalts vorgesehen sind und ein Zeichen aus dem Speicher (40) jeweils mit den durch den Zeilen-Zähler (26;66) und den Zeichen-Zähler (24|64) bestimmten Adressen auslesen, daß Einrichtungen zum Herabsetzen des Zählerstandes des Zeilen-Zählers (26;66) jeweils um eine Zähleinheit vorgesehen sind, daß Einrichtungen zum Wiedereinschreiben des jeweils angezeigten Zeichens in den Speicher (40) mit der neuen durch den Zeilen- und Zeichen-Zähler gegebenen Adresse vorgesehen sind,, und daß Einrichtungen zur Erhöhungg des Zählerstandes des Zeilen-Zählers und des Zeichen-Zählers um eine Zähleinhoit vorgesehen sind.12. A display system according to claim 10, characterized in that means for upward displacement by cables the data display and the memory contents are and a character from the memory (40) each with that by the line counter (26; 66) and the character counter (24 | 64) read out certain addresses that devices for decreasing the count of the Line counters (26; 66) are each provided by a counting unit that means for rewriting of the respectively displayed character in the memory (40) with the new one by the line and character counter given address are provided, and that facilities to increase the count of the line counter and of the character counter are provided by one counting unit. 13. Anzeigesystem nach einem der Ansprüche 1 bis 12, dadurch gekennzeichnet, daß die Aufwärts- oder Abwärtsyerschiebun^, jeweils mit Verschwixiden d©s Koinzidenz-Signals beendbar ist.13. Display system according to one of claims 1 to 12, characterized characterized in that the upward or downward shift each with blurring of the coincidence signal is terminable. 009847/167 8-009847/167 8- L e e r s e i t eL e r s e i t e
DE19702023693 1969-05-14 1970-05-14 Pending DE2023693A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US82465369A 1969-05-14 1969-05-14

Publications (1)

Publication Number Publication Date
DE2023693A1 true DE2023693A1 (en) 1970-11-19

Family

ID=25241972

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19702023693 Pending DE2023693A1 (en) 1969-05-14 1970-05-14

Country Status (7)

Country Link
US (1) US3593310A (en)
JP (1) JPS5111899B1 (en)
BE (1) BE750305A (en)
DE (1) DE2023693A1 (en)
FR (1) FR2049100B1 (en)
GB (1) GB1311209A (en)
NL (1) NL7006979A (en)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE32130E (en) * 1970-05-14 1986-04-29 Harris Corporation Apparatus for editing and correcting displayed text
US3740743A (en) * 1971-03-29 1973-06-19 Columbia Broadcasting Sys Inc Character generating apparatus for television titling
US3683360A (en) * 1971-07-01 1972-08-08 Tokyo Shibaura Electric Co Control devices for display apparatus
US3688299A (en) * 1971-07-01 1972-08-29 Tokyo Shibaura Electric Co Control device for display apparatus
US3786429A (en) * 1971-07-12 1974-01-15 Lexitron Corp Electronic text display system which simulates a typewriter
US3766528A (en) * 1972-02-28 1973-10-16 Matsushita Electric Ind Co Ltd Pattern generating device
US3787833A (en) * 1973-05-04 1974-01-22 Gte Information Syst Inc Upshift control for video display
US3903510A (en) * 1973-11-09 1975-09-02 Teletype Corp Scrolling circuit for a visual display apparatus
USRE30785E (en) * 1975-02-27 1981-10-27 Zentec Corporation Microcomputer terminal system
US3973244A (en) * 1975-02-27 1976-08-03 Zentec Corporation Microcomputer terminal system
US4054948A (en) * 1975-10-14 1977-10-18 Realty & Industrial Corporation Proportional spacing and electronic typographic apparatus
USRE31200F1 (en) * 1976-01-19 1990-05-29 Raster scan display apparatus for dynamically viewing image elements stored in a random access memory array
US4145754A (en) * 1976-06-11 1979-03-20 James Utzerath Line segment video display apparatus
JPS5358517U (en) * 1976-10-20 1978-05-18
JPS5390820A (en) * 1977-01-21 1978-08-10 Toshiba Corp Roll-up system for display unit
FR2382049A1 (en) * 1977-02-23 1978-09-22 Thomson Csf COMPUTER TERMINAL PROCESSOR USING A TELEVISION RECEIVER
US4189727A (en) * 1978-01-12 1980-02-19 Lexitron Corporation Display advance system for a word processor
US4259725A (en) * 1979-03-01 1981-03-31 General Electric Company Cursor generator for use in computerized tomography and other image display systems
JPS5517594A (en) * 1979-03-22 1980-02-07 Tokyo Shibaura Electric Co Individual discriminating card
US4228432A (en) * 1979-08-28 1980-10-14 The United States Of America As Represented By The Secretary Of The Navy Raster scan generator for plan view display
US4577288A (en) * 1981-06-16 1986-03-18 International Business Machines Corporation Data communications system with receiving terminal for varying the portions of received data being displayed
GB2133257B (en) * 1982-12-22 1987-07-29 Ricoh Kk T v game system
US4736330A (en) * 1984-09-04 1988-04-05 Capowski Joseph J Computer graphics display processor for generating dynamic refreshed vector images
EP2727114B1 (en) 2011-06-28 2020-04-22 Hewlett-Packard Enterprise Development LP Shiftable memory
WO2013062561A1 (en) * 2011-10-27 2013-05-02 Hewlett-Packard Development Company, L.P. Shiftable memory supporting atomic operation
WO2013115779A1 (en) 2012-01-30 2013-08-08 Hewlett-Packard Development Company, L.P. Word shift static random access memory (ws-sram)
WO2013130109A1 (en) 2012-03-02 2013-09-06 Hewlett-Packard Development Company L.P. Shiftable memory defragmentation

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3346853A (en) * 1964-03-02 1967-10-10 Bunker Ramo Control/display apparatus
US3364473A (en) * 1964-10-05 1968-01-16 Bunker Ramo Data display system
US3426344A (en) * 1966-03-23 1969-02-04 Rca Corp Character generator for simultaneous display of separate character patterns on a plurality of display devices
US3422420A (en) * 1966-03-23 1969-01-14 Rca Corp Display systems

Also Published As

Publication number Publication date
JPS5111899B1 (en) 1976-04-14
NL7006979A (en) 1970-11-17
US3593310A (en) 1971-07-13
BE750305A (en) 1970-10-16
GB1311209A (en) 1973-03-28
FR2049100B1 (en) 1973-05-25
FR2049100A1 (en) 1971-03-26

Similar Documents

Publication Publication Date Title
DE2023693A1 (en)
DE2654050C3 (en) Clock signal control system of a microcomputer system
DE2148906C2 (en) Circuit arrangement for the transmission of data between a computer and a large number of terminals
DE2500571C2 (en) Method for the repeated transmission, reception, selective storage and display of information that works in television mode
DE1524225B2 (en) METHOD OF OPERATING AN EDITING AND PLAYBACK DEVICE
DE2807788C2 (en) Digital processor for a data station
DE2607842C2 (en)
DE2435822A1 (en) SIGNAL GENERATOR DEVICE
DE2438202A1 (en) DEVICE FOR GENERATING VIDEO SYMBOLS
DE2028344A1 (en) Data display system
DE2334867A1 (en) INTERFACE ADAPTATION CIRCUIT FOR CONTROLLING A DATA FLOW
DE2735213B2 (en) Device for controlling the image display in a color television set
DE1952926B2 (en) Method for synchronizing two data processing units working in parallel
DE1774682C3 (en) Device for visible data reproduction
DE2223332B2 (en) Device for the visible display of data on a playback device
DE2920230C2 (en) Digital vector generator for graphic display devices
DE3340919A1 (en) DATA PROCESSOR
DE2510542A1 (en) MULTI-SCREEN DIGITAL IMAGE PLAYER
DE1900147B2 (en) DISPLAY ARRANGEMENT FOR DISPLAYING CHARACTERS REFERRED TO BY DATA ON THE DISPLAY SCREEN OF A DISPLAY TUBE
DE2724094B2 (en) Cathode ray display device
DE1524507A1 (en) Device for displaying characters
DE2848918C2 (en) Arrangement for displaying the calculation results of a computer on the screen of a television receiver
DE4009823C2 (en)
DE2854348A1 (en) CIRCUIT ARRANGEMENT FOR A CATHODE BEAM TUBE FOR DETERMINING THE POSITION OF A DATA DISPLAY
DE2006672C3 (en) Data display device