CN1169322C - 在高清晰度电视中检测数据段同步信号的方法和电路 - Google Patents
在高清晰度电视中检测数据段同步信号的方法和电路 Download PDFInfo
- Publication number
- CN1169322C CN1169322C CNB021188130A CN02118813A CN1169322C CN 1169322 C CN1169322 C CN 1169322C CN B021188130 A CNB021188130 A CN B021188130A CN 02118813 A CN02118813 A CN 02118813A CN 1169322 C CN1169322 C CN 1169322C
- Authority
- CN
- China
- Prior art keywords
- symbol
- value
- output
- circuit
- sync signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/044—Speed or phase control by synchronisation signals using special codes as synchronising signal using a single bit, e.g. start stop bit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/426—Internal components of the client ; Characteristics thereof
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multimedia (AREA)
- Television Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
一种在高清晰度电视系统中检测数据段同步信号的方法,包括步骤:(a)从所接收到的数据中获得对应于预定位置的相关值;(b)将步骤(a)中所获得的相关值延迟N然后累计所延迟的值,其中,N是一段的符号数832的因数;(c)检测对应于步骤(b)输出的、累计最大值的位置的第一值;(d)按照步骤(c)所检测到的第一值,从该段符号中选择相应的位置相关值;(e)将在步骤(d)中所选择的相应的位置相关值延迟832/N,然后累计所延迟的值;(f)检测从步骤(e)输出的、累计最大值的位置;以及(g)按照步骤(f)所检测到的位置产生段同步信号。当从位置相关符号中检测到最大值的位置时,利用多个延迟,使实现一段延迟所需的电路规模减少到原来的50%。
Description
技术领域
本申请是申请日为1997年6月13日、申请号为97112983.5、题为“在高清晰度电视中检测数据段同步信号的方法和电路”的专利申请的分案申请。
背景技术
本发明涉及高清晰度电视(HDTV)中检测数据段同步信号的电路,具体地涉及在高清晰度电视中检测数据段同步信号的方法和电路,它使得在ASTC中实现HDTV时所需的门(gate)数最小。
通常,在HDTV系统中,在电视台(TV broadcasting station)以水平行为单元发射信号之前,加入了同步信号,接收所发射信号的接收机从该信号中检测该同步信号,用水平行信号来同步该信号,然后处理同步的信号。水平行传输数据的格式取决于HDTV系统。图1和2显示了美国大联盟(GA)HDTV的数据段的结构。一个数据帧由626行段(line segments)构成,一段包括832个符号,它由828个符号数据和四符号数据段同步信号组成,如图2A所示。一个数据段对应于一个NTSC制水平行。数据段同步信号由指示每个数据段开始的四个符号组成。数据段同步信号以如此方式构成特定的模式,即四个符号具有+5,-5,-5,+5的信号电平,而其它数据段信号具有随机信号电平。
因此,在接收GA系统传输信号的电路中,在每个数据段的开始四符号期间检测数据段同步信号,以解决定时恢复和所接收的数据段信号的同步问题。因此,数据段同步信号的检测影响着GA-VSB系统的性能。在韩国专利申请号1995-15218,30746和96-21886中公开了从接收的数据中产生数据段同步信号的装置和方法。
下面结合图3来解释产生数据段同步信号的另一常规方法。分离器303从滤波器(未显示)输出的8比特中分离出MSB(最高有效位),以将它用作为参考信号。四符号相关器(correlator)305接收该MSB以产生数据之间位置相关的符号。由于四符号相关器只使用MSB,如上所述,只有在符号为(+),(-),(-)或(+)时输出4,在其它情况则输出-4,-2,0和2。在加法器307中,四符号相关器305的输出与一段延迟器309的输出相加即与先前段中相同位置的输出相加,相加的结果被累计。
加法器307的输出被送到最大值检测器311。最大值检测器311观察累计的相关符号的823个符号(一段)的输出,判断最大值出现的位置,作为段同步位置。然后将该信息加到同步信号发生器313。同步信号发生器313在段同步位置产生同步脉冲。
如图3所示,在产生段同步信号的常规装置中,因为四符号相关器305的输出为四比特,就需要加法器和823符号延迟器来累积该四比特输出。因此,该装置的比特分辨率至少是8比特。当在ASIC(专用集成电路)中实现该装置时,就需要832符号延迟,因此该装置就需要8比特×832×7个门。因此常规的装置为完成其功能需要的门太多。
发明内容
本发明的目的是提供一种减少HDTV的比特分辨率而不影响其功能的方法和电路,它在相关器的输出处使用一个硬件限制器,因此减少该装置所需要的门数。
本发明的另一个目的是提供一检测数据段同步信号的方法和电路,在最大值位置来自位置相关符号时,它利用多个延迟,来减少用于检测数据段同步信号的门数。
为实现本发明的目的,提供一种在高清晰度电视系统中检测数据段同步信号的方法,包括步骤:(a)从所接收到的数据中获得对应于预定位置的相关值;(b)将步骤(a)中所获得的相关值延迟N然后累计所延迟的值,其中,N是一段的符号数的因数;(c)检测对应于步骤(b)输出的、累计最大值的位置的第一值;(d)按照步骤(c)所检测到的第一值,从该段符号中选择相应的位置相关值;(e)将在步骤(d)中所选择的相应的位置相关值延迟(一段的符号数)/N,然后累计所延迟的值;(f)检测从步骤(e)输出的、累计最大值的位置;以及(g)按照步骤(f)所检测到的位置产生段同步信号。
为实现本发明的目的,还提供一种检测高清晰度电视系统中数据段同步信号的电路,该电路包括:符号相关器,用于从接收的数据中分离最高有效位;第一符号延迟器,用于将符号相关器的输出延迟一段的符号数的因数N;第一加法器,用于将第一符号延迟器延迟的值与符号相关器的输出相加,并累计所延迟的值;第一最大值位置检测器,用于从第一加法器的累计输出值中检测最大值的位置;第二符号延迟器,用于按照由第一最大值位置检测器检测的值将符号相关器的输出延迟(一段的符号数)/N;第二加法器,用于将由第二符号延迟器延迟的值与符号相关器的输出相加,并累计所延迟的值;第二最大值位置检测器,用于从第二加法器的累计输出值中检测最大值的位置;和同步信号发生器,用于按照第二最大值位置检测器的输出来产生段同步信号。
在上述技术方案中,一个硬件限制器(hard limiter)加到四符号相关器的输出端,以产生数据段同步信号,因此减少门数。另外,由四符号相关值延迟N个符号的延迟值由符号延迟器累计,该延迟器具有832的因数2,4,8,13,16,26,32,52,64,104,208和416中的一个,来自累计值的最大值的位置、由四符号相关值延迟的值按照检测的值,由具有416,208,104,64,52,32,26,16,13,8,4和2中之一的(832/N)符号延迟器累积。然后,从累计的值检测到最大值的位置,以产生段同步信号。
附图说明
下面将结合附图对本发明的最佳实施例进行描述。
图1显示了美国的GA-VSB HDTV系统的数据格式;
图2显示了数据段同步信号的格式;
图3是常规HDTV系统中数据段同步信号检测电路的方框图;
图4是按照本发明的实施例的GA-VSB HDTV系统的数据段同步信号检测电路的方框图;
图5是图4的硬件限制器的电路图;和
图6是按照本发明另一个实施例的GA-VSB HDTV系统的数据段同步信号检测电路的方框图;
具体实施方式
图4是按照本发明的实施例的GA-VSB HDTV系统的数据段同步信号检测电路的方框图。如图4所示,本发明的数据段同步信号检测电路以如此方式/构成,即在四符号相关器305和加法器307之间加入硬件限制器400,以对4bit输入获得三电平值的2比特输出。
图5详细显示了图4的硬件限制器400的电路。硬件限制器由以下构成:用于从四符号相关器305输出的四比特中分离MSB的分离器501;用于将MSB与电平“0”比较并判断它们是否相等(A=B)的第一比较器505;用于将四符号相关器305的四比特输出与电平“3”比较并判断该四比特输出是否大于电平“3”(A≥B)的第二比较器507;用于合成第一和第二比较器505和507的输出的合成器503;和用于按照合成器503的输出选择电平-1(00),0(10)和1(11)中一个的多路复用器509。
下面将结合图4,图5和图6来解释本发明的最佳实施例。分离器303从滤波器(未显示)输出的八比特中分离出MSB。该MSB在四符号相关器305中校正。该相关技术与常规的相同,因此省略其解释。在四符号相关器305中校正的四比特加到硬件限制器400,如下表1所示。硬件限制器400从四符号相关器305接收该四比特,并利用包括在图5中的分离器501来分离其MSB。
表1
输入 | 输出 |
-4,-2 | -1 |
0,2 | 0 |
4 | 1 |
该MSB被加到第一比较器505,而四符号相关器305的输出被加到第二比较器507。第一比较器将MSB与电平“0”比较。这儿,当MSB小于电平“0”时,第一比较器505的输入为“1”,其输出为“0”。第二比较器507将四符号相关器305的四比特输出与电平“3”比较。当输入小于电平“0”时,第二比较器507的输出为“0”。因此,合成器503的输出变成00,多路复用器509选择输出“-1”。当从四比特符号相关器305的输入具有“0”至“3”之间的值时,第一第二比较器505和507的输出分别为“1”和“0”,对应于输入“10”,多路复用器509输出“0”。当输入值大于“3”时,多路复用器509的输入变成“11”,因此,它选择地输出“1”。
图6是按照本发明另一个实施例的GA-VSB HDTV系统的数据段同步信号检测电路的方框图。参考图6,第一和第二加法器607和605被连接到四符号相关器305的输出端。第一加法器607将从四比特符号相关器305输出的相关值与被N符号延迟器601即第一符号延迟器以段为单元延迟的所有符号值相加,并累计它们。第一加法器607的输出被加到第一最大值检测器603。第一最大值检测器603检测由第一加法器607累计的符号值的最大值的位置。第一最大值检测器603的输出被加到(832/N)符号延迟器617即第二符号延迟器。
第二加法器605将四比特符号相关器305的相关值与(832/N)符号延迟器617的输出值相加,并利用来自第一最大值检测器603的最大值位置检测控制信号,只累计对应于检测到相关值的最大值的位置的值。即第一最大值检测器603在每个长度产生的一个段中来检测最大值的位置。对应于最大值位置的检测值作为(832/N)符号延迟器617的控制信号提供。当启动控制信号时,(832/N)符号延迟器617在该启动周期期间选择这些值。这些选择的值在第二加法器605中累计,然后加到第二最大值检测器609。当第二最大值检测器609从第二加法器605累计的值中选择最大值并将它加到同步信号发生器313时,在最大值位置处产生同步信号。
对于N符号延迟器601和(832/N)符号延迟器617的第一和第二符号延迟,N可以是13,16,32和64中的一个,它是832的因数。例如,当N符号延迟器601是13符号延迟时,(832/N)符号延迟器617是64符号延迟。因此,在N=64的情况下,13(=832/N)个符号位置相关值1,65,129,193,257...769是在832符号之后被输入到64移位寄存器的第一寄存器。类似地,具有64符号间隔的13个符号相关值可以在其余63个寄存器中的每个中累计。
对于本发明的上述电路,当N值被指定为832的一个因数(2,4,8,13,16,26,32,52,64,104,208,416)时,所需寄存器的数量(K)可由下式表示:K=N+(832/N),而不象常规电路需要832个寄存器来处理832个符号。即当N为2,K=2+(832/2)=418,而当N为416时,K=416+(832/416)。因此,寄存器的数量可减少到50%,也就减少了ASIC电路中所需的门数。
如上所述,在本发明的数据段同步信号检测电路中,利用硬件限制器,对于四比特输入可获得两比特输出,它被加到由加法器和一段延迟器组成的累计器。从实验的结果得知,当SNR=0dB时,可以肯定,当在段同步位置的累计校正结果高于8时,能产生正确的段同步信号。即,对于累计结果,大致6比特足以。因此,在ASIC电路中所需的门数变成大约6比特×832×7比特=34,944。即,从常规电路所需的门数中大约可减少12,000个门。
另外,该装置的比特分辨率也被减少,简化了其它操作的复杂性。本发明的数据段同步信号检测电路划分并处理段的延迟。即首先累计所有的段,在一个段符号中检测每个符号的最大值的位置,对应于该位置的符号值再次被累计,从二次累计值检测最大值的位置,由此产生同步信号。因此,对于一个段的位置相关符号不需要累计和处理整个符号值。当在ASIC中实现时,可显著地减少检测数据段同步信号电路的门数。
因此,应该理解本发明并不限制于作为实施本发明的最好模式的具体实施例中,也不限制于本说明书的具体说明中,本发明的范围由本发明的权利要求限定。
Claims (6)
1.一种在高清晰度电视系统中检测数据段同步信号的方法,包括步骤:
(a)从所接收到的数据中获得对应于预定位置的相关值;
(b)将步骤(a)中所获得的相关值延迟N然后累计所延迟的值,其中,N是一段的符号数832的因数;
(c)检测对应于步骤(b)输出的、累计最大值的位置的第一值;
(d)按照步骤(c)所检测到的第一值,从该段符号中选择相应的位置相关值;
(e)将在步骤(d)中所选择的相应的位置相关值延迟832/N,然后累计所延迟的值;
(f)检测从步骤(e)输出的、累计最大值的位置;以及
(g)按照步骤(f)所检测到的位置产生段同步信号。
2.按照权利要求1的方法,其中,N为832的因数2,4,8,13,16,26,32,52,64,104,208,416中的一个。
3.按照权利要求1的方法,其中,832/N为832的因数416,208,104,64,52,32,26,16,13,8,4和2中的一个。
4.一种检测高清晰度电视系统中数据段同步信号的电路,该电路包括:
符号相关器,用于从接收的数据中分离最高有效位;
第一符号延迟器,用于将符号相关器的输出延迟一段的符号数832的因数N;
第一加法器,用于将第一符号延迟器延迟的值与符号相关器的输出相加,并累计所延迟的值;
第一最大值位置检测器,用于从第一加法器的累计输出值中检测最大值的位置;
第二符号延迟器,用于按照由第一最大值位置检测器检测的值将符号相关器的输出延迟832/N;
第二加法器,用于将由第二符号延迟器延迟的值与符号相关器的输出相加,并累计所延迟的值;
第二最大值位置检测器,用于从第二加法器的累计输出值中检测最大值的位置;和
同步信号发生器,用于按照第二最大值位置检测器的输出来产生段同步信号。
5.按照权利要求4的电路,其中,第一符号延迟器的N为832的因数2,4,8,13,16,26,32,52,64,104,208和416中的一个。
6.按照权利要求4的电路,其中,第二符号延迟器的832/N为832的因数416,208,104,64,52,32,26,16,13,8,4和2中的一个。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960021886A KR0167899B1 (ko) | 1996-06-17 | 1996-06-17 | 고품위 텔레비젼 시스템의 데이타 세그멘트 동기 검출회로 |
KR21886/96 | 1996-06-17 | ||
KR21886/1996 | 1996-06-17 | ||
KR1019970021547A KR100234594B1 (ko) | 1997-05-29 | 1997-05-29 | 고품위텔레비젼시스템의 데이타 세그멘트 동기 검출방법 및 회로 |
KR21547/1997 | 1997-05-29 | ||
KR21547/97 | 1997-05-29 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN97112983A Division CN1106762C (zh) | 1996-06-17 | 1997-06-13 | 数据段同步信号检测电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1390049A CN1390049A (zh) | 2003-01-08 |
CN1169322C true CN1169322C (zh) | 2004-09-29 |
Family
ID=26631921
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB021188130A Expired - Fee Related CN1169322C (zh) | 1996-06-17 | 1997-06-13 | 在高清晰度电视中检测数据段同步信号的方法和电路 |
CN97112983A Expired - Fee Related CN1106762C (zh) | 1996-06-17 | 1997-06-13 | 数据段同步信号检测电路 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN97112983A Expired - Fee Related CN1106762C (zh) | 1996-06-17 | 1997-06-13 | 数据段同步信号检测电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6014416A (zh) |
CN (2) | CN1169322C (zh) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9724048D0 (en) * | 1997-11-14 | 1998-01-14 | Univ Edinburgh | Communications terminal and operating method |
KR100252987B1 (ko) * | 1998-03-12 | 2000-04-15 | 구자홍 | 디지탈 텔레비젼 수신기 |
US6144413A (en) * | 1998-06-25 | 2000-11-07 | Analog Devices, Inc. | Synchronization signal detection and phase estimation apparatus and method |
US6614442B1 (en) * | 2000-06-26 | 2003-09-02 | S3 Graphics Co., Ltd. | Macroblock tiling format for motion compensation |
US7471298B1 (en) | 2000-06-26 | 2008-12-30 | S3 Graphics Co., Ltd. | Fetching pixel data with reduced memory bandwidth requirement |
CA2363927C (en) * | 2000-11-28 | 2004-07-06 | Research In Motion Limited | Synchronization signal detector and method |
KR20050003817A (ko) * | 2003-07-04 | 2005-01-12 | 삼성전자주식회사 | 동기신호 검출장치 및 방법 |
KR20050008431A (ko) * | 2003-07-15 | 2005-01-21 | 삼성전자주식회사 | 수신 성능이 향상된 디지털 방송 송/수신 시스템 및 그의신호처리방법 |
KR101092557B1 (ko) * | 2005-03-11 | 2011-12-13 | 삼성전자주식회사 | 동기신호 검출장치 및 이를 이용한 vsb 수신기 그리고그 방법 |
US20060230428A1 (en) * | 2005-04-11 | 2006-10-12 | Rob Craig | Multi-player video game system |
US8270439B2 (en) * | 2005-07-08 | 2012-09-18 | Activevideo Networks, Inc. | Video game system using pre-encoded digital audio mixing |
US9061206B2 (en) * | 2005-07-08 | 2015-06-23 | Activevideo Networks, Inc. | Video game system using pre-generated motion vectors |
US8284842B2 (en) * | 2005-07-08 | 2012-10-09 | Activevideo Networks, Inc. | Video game system using pre-encoded macro-blocks and a reference grid |
US8118676B2 (en) * | 2005-07-08 | 2012-02-21 | Activevideo Networks, Inc. | Video game system using pre-encoded macro-blocks |
US8074248B2 (en) | 2005-07-26 | 2011-12-06 | Activevideo Networks, Inc. | System and method for providing video content associated with a source image to a television in a communication network |
EP2105019A2 (en) * | 2006-09-29 | 2009-09-30 | Avinity Systems B.V. | Method for streaming parallel user sessions, system and computer software |
US9355681B2 (en) | 2007-01-12 | 2016-05-31 | Activevideo Networks, Inc. | MPEG objects and systems and methods for using MPEG objects |
US9826197B2 (en) | 2007-01-12 | 2017-11-21 | Activevideo Networks, Inc. | Providing television broadcasts over a managed network and interactive content over an unmanaged network to a client device |
US8194862B2 (en) * | 2009-07-31 | 2012-06-05 | Activevideo Networks, Inc. | Video game system with mixing of independent pre-encoded digital audio bitstreams |
AU2011315950B2 (en) | 2010-10-14 | 2015-09-03 | Activevideo Networks, Inc. | Streaming digital video between video devices using a cable television system |
EP2695388B1 (en) | 2011-04-07 | 2017-06-07 | ActiveVideo Networks, Inc. | Reduction of latency in video distribution networks using adaptive bit rates |
US10409445B2 (en) | 2012-01-09 | 2019-09-10 | Activevideo Networks, Inc. | Rendering of an interactive lean-backward user interface on a television |
US9800945B2 (en) | 2012-04-03 | 2017-10-24 | Activevideo Networks, Inc. | Class-based intelligent multiplexing over unmanaged networks |
US9123084B2 (en) | 2012-04-12 | 2015-09-01 | Activevideo Networks, Inc. | Graphical application integration with MPEG objects |
US10275128B2 (en) | 2013-03-15 | 2019-04-30 | Activevideo Networks, Inc. | Multiple-mode system and method for providing user selectable video content |
US9326047B2 (en) | 2013-06-06 | 2016-04-26 | Activevideo Networks, Inc. | Overlay rendering of user interface onto source video |
US9294785B2 (en) | 2013-06-06 | 2016-03-22 | Activevideo Networks, Inc. | System and method for exploiting scene graph information in construction of an encoded video sequence |
US9219922B2 (en) | 2013-06-06 | 2015-12-22 | Activevideo Networks, Inc. | System and method for exploiting scene graph information in construction of an encoded video sequence |
US9788029B2 (en) | 2014-04-25 | 2017-10-10 | Activevideo Networks, Inc. | Intelligent multiplexing using class-based, multi-dimensioned decision logic for managed networks |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960013655B1 (ko) * | 1994-04-12 | 1996-10-10 | 엘지전자 주식회사 | 고선명 텔레비젼 수상기의 데이터 세그먼트 동기신호검출기 |
KR0170730B1 (ko) * | 1996-01-12 | 1999-03-20 | 김광호 | 필드 동기신호 검출회로 및 그 방법 |
-
1997
- 1997-06-13 CN CNB021188130A patent/CN1169322C/zh not_active Expired - Fee Related
- 1997-06-13 CN CN97112983A patent/CN1106762C/zh not_active Expired - Fee Related
- 1997-06-17 US US08/877,238 patent/US6014416A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
CN1170313A (zh) | 1998-01-14 |
CN1390049A (zh) | 2003-01-08 |
CN1106762C (zh) | 2003-04-23 |
US6014416A (en) | 2000-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1169322C (zh) | 在高清晰度电视中检测数据段同步信号的方法和电路 | |
US8810659B2 (en) | Delay and lip sync tracker | |
CN1081417C (zh) | 数据段同步检测电路和方法 | |
DE69727993T2 (de) | Vorrichtung und Verfahren zur Detektion von Halbbildsynchronsignalen bei HDTV | |
US6330033B1 (en) | Pulse detector for ascertaining the processing delay of a signal | |
US7139029B2 (en) | Methods and apparatus for correction for 2-3 field patterns | |
CN1140114C (zh) | 判定接收信号的电路和方法 | |
US5548339A (en) | Data segment sync signal detector for HDTV | |
WO2000035189A1 (fr) | Procede et dispositif d'emission/reception pour systeme a interface serie numerique | |
CN1258288C (zh) | 运动检测设备以及方法 | |
CN101616291B (zh) | 图像处理设备和方法及其程序 | |
US7283174B2 (en) | Video signal processing apparatus, video signal processing method and video source determining method | |
CN1461556A (zh) | 方便运动估计 | |
US5267036A (en) | Video coder/decoder with shift prevision for correctly decoded signal blocks | |
US5418573A (en) | Apparatus and method for producing periodic synchronization references forming a synchronization signal | |
US6757331B2 (en) | Information insertion/detection system | |
US6151374A (en) | Synchronizing signal detecting apparatus | |
CN1086067A (zh) | 辅助视频信息解码器中数据限制器的偏压控制装置 | |
CN1319309A (zh) | 对包括电视型或电影型图像的帧序列进行编码的方法和装置 | |
US5381186A (en) | Video signal decoder muting circuit and method of muting | |
KR100300947B1 (ko) | 디지털텔레비젼수신장치의세그먼트동기신호검출장치 | |
KR100263707B1 (ko) | 디지털 텔레비전의 수평 동기 신호 검출 장치 | |
KR19980059948A (ko) | 디지탈 티브이의 동기 복원장치 | |
JP2982320B2 (ja) | 同期信号抽出回路 | |
KR100329149B1 (ko) | 디지털 텔레비젼수신기의 필드동기신호 검출회로 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20040929 Termination date: 20120613 |