CN116414181A - 宽频带捷变源及信号模拟器 - Google Patents

宽频带捷变源及信号模拟器 Download PDF

Info

Publication number
CN116414181A
CN116414181A CN202111658096.7A CN202111658096A CN116414181A CN 116414181 A CN116414181 A CN 116414181A CN 202111658096 A CN202111658096 A CN 202111658096A CN 116414181 A CN116414181 A CN 116414181A
Authority
CN
China
Prior art keywords
voltage
frequency
phase
output
dds
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111658096.7A
Other languages
English (en)
Inventor
刘瑜现
闫道广
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Zhenxing Metrology and Test Institute
Original Assignee
Beijing Zhenxing Metrology and Test Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Zhenxing Metrology and Test Institute filed Critical Beijing Zhenxing Metrology and Test Institute
Priority to CN202111658096.7A priority Critical patent/CN116414181A/zh
Publication of CN116414181A publication Critical patent/CN116414181A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • G06F1/022Waveform generators, i.e. devices for generating periodical functions of time, e.g. direct digital synthesizers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明提供一种宽频带捷变源及信号模拟器,所述宽频带捷变源用于输出频率为10GHz~15GHz的信号,该宽频带捷变源包括控制系统、直接数字频率合成器DDS、锁相环路和电压预置单元,其中,所述控制系统分别与DDS和电压预置单元连接,所述锁相环路包括依次相连接的鉴频鉴相器、有源环路滤波器、电压加法器、压控振荡器VCO和8分频器,所述8分频器的输出端还与鉴频鉴相器连接,所述DDS的输出端与所述鉴频鉴相器连接,所述电压阈值单元的输出端与电压加法器连接。该频率源输出频率在10GHz~15GHz,在频带内的捷变时间可达到10微秒内。

Description

宽频带捷变源及信号模拟器
技术领域
本发明属于微波技术领域,涉及一种宽频带捷变源及信号模拟器,尤其涉及一种宽频带快速频率锁定的锁相源模块及信号模拟器。
背景技术
频率合成器是产生一个或者多个稳定频率的信号源。频率合成技术于20世纪30年代提出,它作为现代无线通信系统、雷达系统、电子对抗、精密测量仪器等领域的核心器件,发挥着十分重要的作用。频率合成技术在国外发展较早。目前,国外的频率合成技术发展的比较成熟,在频率合成器的产品种类和技术指标上比国内技术好得多,相比之下,我国对频率合成技术的研究比较晚,技术较为落后,并且受加工工艺影响,器件指标、稳定性、体积等都有待提高。
频率合成器分为直接式频率合成器和间接式频率合成器两种。目前产生宽带捷变频信号的方式有三种,即直接模拟频率合成方式、直接数字频率合成方式和基于锁相环的间接频率合成方式。这三种频率合成器根据其各自的优点与不足,进行选择应用,以适应技术指标。
频率合成技术广泛应用于通信系统中,是现代通信和信息处理系统的重要组成部分。频率合成器作为通信系统的本地振荡器,其性能指标对整个系统的性能起着至关重要的作用。在移动通信的应用中,系统的响应时间非常重要,数据传输的速度是系统的重要指标,因为在变频过程中,系统处于等待过程,在等待过程中,系统无法传输数据,只有当系统的频率锁定后才能进行数据的收发,变频过程系统依然工作,增加了系统的功耗。频率锁定时间的减小,一方面减小系统的功耗,另一方面减小系统的响应时间,使更多的时间进行数据处理。在跳频扩频通信系统中,锁定时间短,有利于提高通信质量,降低误码率。超宽带、快速锁定、低相位噪声、低杂散、小型化、全集成的频率合成器设计始终是现代无线通信系统的一个挑战。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一。
为此,本发明提供了一种宽频带捷变源及信号模拟器。
本发明的技术解决方案如下:
根据一方面,提供一种宽频带捷变源,所述宽频带捷变源用于输出频率为10GHz~15GHz的信号,该宽频带捷变源包括控制系统、直接数字频率合成器DDS、锁相环路和电压预置单元,其中,所述控制系统分别与DDS和电压预置单元连接,所述锁相环路包括依次相连接的鉴频鉴相器、有源环路滤波器、电压加法器、压控振荡器VCO和8分频器,所述8分频器的输出端还与鉴频鉴相器连接,所述DDS的输出端与所述鉴频鉴相器连接,所述电压阈值单元的输出端与电压加法器连接,
其中,所述控制系统根据所选的输出频率输出相应的预置电压数据至电压预置单元,电压预置单元产生相应的预置电压并输出至电压加法器,同时所述DDS根据控制系统发出的指令输出频率为62.5MHz~93.75MHz的参考信号至鉴频鉴相器,鉴频鉴相器对DDS输入的参考信号和压控振荡器经8分频器的输出信号进行相位比较,鉴频鉴相器鉴相后产生的鉴相脉冲经有源环路滤波器产生参考电压并输出至电压加法器,电压加法器将所述预置电压和参考电压叠加后输出至VCO以使VCO输出频率为所需频率。
进一步地,所述宽频带捷变源还可包括功分器,所述VCO还通过所述功分器与所述8分频器连接,所述功分器用于将所述VCO的输出信号分成两路。
进一步地,所述宽频带捷变源还包括放大器,所述放大器还与所述功分器连接。
进一步地,所述电压预置单元为D/A控制器。
进一步地,所述电压加法器通过下式将预置电压与参考电压进行叠加:
Figure BDA0003446563790000031
其中,Rf、R1、R2、R3均为调节电阻,V1为由FPGA提供的预置电压;V2为锁相环路输出的参考电压。
进一步地,所述DDS的输出功率大于-5dBm。
根据另一方面,提供一种信号模拟器,该信号模拟器包括上述的宽频带捷变源。
上述技术方案通过DDS与锁相环相结合的方式,得到了一种输出频率范围宽,频率跳变快,相位噪声低的宽频带捷变源,其主要方法DDS激励PLL,具体实现方法是直接数字频率合成器DDS产生参考信号,固定相频比,利用DDS参考信号的跳频实现整个捷变源的跳频,由于DDS的快速跳频,捷变源的跳频时间主要取决于锁相环的锁定时间,重点解决锁相环路的频率锁定时间。本发明中,采用快速鉴频鉴相器,鉴相频率比较高的,因此,可以提高PLL的带宽,从而减少锁定时间,同时,在频率改变时,利用电压预置技术将频率直接拉入锁相环的快速捕获频带,减少整个捷变源的锁定时间,该频率源在10GHz~15GHz的捷变时间可达到10微秒内。
附图说明
所包括的附图用来提供对本发明实施例的进一步的理解,其构成了说明书的一部分,用于例示本发明的实施例,并与文字描述一起来阐释本发明的原理。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种宽频带捷变源的构成示意图;
图2为本发明提供的PLL及电压预置原理示意图。
具体实施方式
下面将结合附图对本发明技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本发明的技术方案,因此只作为示例,而不能以此来限制本发明的保护范围。
需要注意的是,除非另有说明,本申请使用的技术术语或者科学术语应当为本发明所属领域技术人员所理解的通常意义。
在本申请的描述中,需要理解的是,术语“水平”、“垂直”、“上”、“下”、“正面”、“背面”、“X轴”、“Y轴”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。在本发明的描述中,“多个”的含义是两个以上,除非另有明确具体的限定;
在本申请中,除非另有明确的规定和限定,术语“相连”、“连接”、“直插”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
如图1-2所示,在本发明的一个实施例中,提供一种宽频带捷变源,所述宽频带捷变源用于输出频率为10GHz~15GHz的信号,该宽频带捷变源包括控制系统、直接数字频率合成器DDS、锁相环路和电压预置单元,其中,所述控制系统分别与DDS和电压预置单元连接,所述锁相环路包括依次相连接的鉴频鉴相器、有源环路滤波器、电压加法器、压控振荡器VCO和8分频器,所述8分频器的输出端还与鉴频鉴相器连接,所述DDS的输出端与所述鉴频鉴相器连接,所述电压阈值单元的输出端与电压加法器连接,其中,所述控制系统根据所选的输出频率输出相应的预置电压数据至电压预置单元,电压预置单元产生相应的预置电压并输出至电压加法器,同时所述DDS根据控制系统发出的指令输出频率为62.5MHz~93.75MHz的参考信号至鉴频鉴相器,鉴频鉴相器对DDS输入的参考信号和压控振荡器经8分频器的输出信号进行相位比较,鉴频鉴相器鉴相后产生的鉴相脉冲经有源环路滤波器产生参考电压并输出至电压加法器,电压加法器将所述预置电压和参考电压叠加后输出至VCO以使VCO输出频率为所需频率。
也即,输入信号由DDS提供,并且由反馈支路将VCO输出信号经过处理后反馈给鉴相器,鉴相器对两路信号鉴相后输出电压信号,经过环路的低通滤波器后,再通过加法器输入给VCO,调节VCO的输出频率。
本发明实施例中,所述电压预置单元可以为D/A控制器。
可见,上述技术方案通过DDS与锁相环相结合的方式,得到了一种输出频率范围宽,频率跳变快,相位噪声低的宽频带捷变源,其主要方法DDS激励PLL,具体实现方法是直接数字频率合成器DDS产生参考信号,固定相频比,利用DDS参考信号的跳频实现整个捷变源的跳频,由于DDS的快速跳频,捷变源的跳频时间主要取决于锁相环的锁定时间,重点解决锁相环路的频率锁定时间。本发明中,采用快速鉴频鉴相器,鉴相频率比较高的,因此,可以提高PLL的带宽,从而减少锁定时间,同时,在频率改变时,利用电压预置技术将频率直接拉入锁相环的快速捕获频带,减少整个捷变源的锁定时间,该频率源在10GHz~15GHz的捷变时间可达到10微秒内。
如图1所示,该宽频带捷变源由100MHz晶振作为参考频率,分别提供给控制系统和DDS,由于VCO的输出频率为10GHz~15GHz,经过八分频后,输出频率为1.25MHz~1.875MHz,再经过鉴频鉴相器内部集成的分频器进行20分频,最终以62.5MHz~93.75MHz的频率进行鉴相比较,即DDS的输入到鉴相器的频率为62.5MHz~93.75MHz,经过环路滤波器后输出控制电压提供给VCO,当频率进行跳变时,由控制系统控制D/A变换器给出预置电压输出,同时改变DDS的输出频率,D/A控制器输出的预置电压通过加法器与锁相环路中环路滤波器的输出电压也即参考电压相加后输出给VCO,实现VCO输出频率的跳变,VCO输出频率经过8分频反馈回路与DDS的输出频率进行鉴相比较,实现目标频率的再次锁定。
其中,DDS模块实现的功能是提供PLL模块的参考信号,通过改变DDS的信号频率的输出,实现整个频率源的频率跳变。
本发明实施例中,DDS选用的是AD公司的DDS芯片AD9914,AD9914具有12位的D/A转换器、频率调谐分辨率可以达到190pHz、最高输出频率可以达到1.4GHz。
较佳地,所述DDS的输出功率大于-5dBm。
所述八分频器也即八分频模块是在锁相环路反馈分频方案中将PLL模块输出的信号,即压控振荡器的输出信号经八分频处理后,再反馈给PLL模块的鉴频鉴相器,进行频率相位的鉴别。
本发明实施例选用的是ADI公司的ADF5002芯片来实现八分频功能,能够避免器件本身带来的相噪恶化,该芯片的可输入信号的频率范围为4GHz~18GHz,输入信号的功率范围为-10dBm~+10dBm,输出信号的功率范围为-7dBm~-2dBm,并且具有很低的单边带噪声,约为-153dBc/Hz。滤波器选用的是Mini公司的LFCN-3000,频率范围是DC~3GHz,插入损耗在3GHz时损耗最大,最大值为0.7。
本发明实施例中,所述鉴频鉴相器同时具有鉴别频率和相位的能力。当环路输出频率偏移的时候,鉴频鉴相器可以进行鉴频,改变环路的频率,实现频率的捕获功能,当环路的处于锁定状态时,环路起到鉴相的作用。鉴频鉴相器由数字电路和电荷泵组成,数字逻辑电路是一个相位比较器,数字逻辑电路对相位进行比较,输出高低电平,电荷泵在该数字逻辑电路的控制下,对环路滤波器进行充电和放电,改变对压控振荡器的控制电压。
本发明采用的是有源滤波电路,因为压控振荡器在输出频率为10GHz~15GHz时要求的控制电压为0.6V~7.1V,压控振荡器所需控制电压比较高,而锁相环鉴相器的电荷泵电压为+5V,如果通过无源环路滤波电路的积分作用后,输出的最大电压约为+5V,小于压控振荡器的需求电压,不能驱动压控振荡器正常工作,因此需要有源环路滤波器增加鉴频鉴相器的调谐电压,使压控振荡器输出频率在所需的范围内。本发明中选用的放大器是ADI公司的AD797,其具有良好的噪声特性。环路滤波器是锁相环很重要的组成部件,决定着环路输出信号的相位噪声和杂散。为了使环路输出具有良好的相位噪声,需要选择合适的环路带宽,这是因为,环路滤波对带内噪声呈低通特性,而对压控振荡器的噪声是高通的。环路滤波器选用三阶低通滤波器,确定其环路带宽,确定合适的电阻电容值,使频率锁定的速度和相位噪声指标达到最优。
本发明压控振荡器选用的是Hittite公司的压控振荡器芯片,该芯片是一款内部集成谐振器、负阻器件和变容二极管的低噪宽带MMIC压控振荡器,功耗极低。芯片工作频率为10GHz~20GHz,调谐电压范围为0V~+22V。
本发明实施例中,由于在锁相环路中加入了电压预置,为了使外加的控制电压和环路本身的鉴相产生的控制电压一起对压控振荡器进行控制,需要在锁相环的低通滤波器和压控振荡器之间加入一个加法器。该加法电路采用正相放大接法,电压输出与两个电压输入的关系如式
Figure BDA0003446563790000081
在实际操作中可根据情况配置合适的系数。
该加法器选用TI公司的放大器THS3091,THS3091是高电压、低失真电流反馈型运算放大器,具有高的转换速度和高的增益带宽,其转换速率高达7300V/μs。
此外,所述宽频带捷变源还可包括功分器,所述VCO还通过所述功分器与所述8分频器连接,所述功分器用于将所述VCO的输出信号分成两路。
所述宽频带捷变源还可包括放大器,所述放大器还与所述功分器连接。
根据另一实施例,提供一种信号模拟器,该信号模拟器包括上述的宽频带捷变源。
举例来说,所述模拟器可以为雷达信号模拟器。
综上,本发明实现了具有高分辨率和杂散较少的高速宽带频率合成,该方法的基本方案是利用DDS的频率输出作为PLL的参考频率,通过控制单元控制DDS的输出频率从而控制PLL的输出频率,这样的方案很好的解决了DDS本身输出频率低,杂散大的缺点,同时克服了PLL的固有矛盾,也就是跳频速度与频率分辨率的矛盾,从而使系统达到很高的频率分辨率。同时,对实现快速锁定的原理和方法进行了分析,设计了一种快速捷变频的方案,即采用电压预置的辅助捕获方式,减小跳频的起始频差,可以极大地提高锁相跳频速度。本发明提出的一种宽频带捷变源,频率源输出频率在10GHz~15GHz,在频带内的捷变时间可达到10微秒内,具有输出频率范围宽,频率跳变快,相位噪声低等优势。
如上针对一种实施例描述和/或示出的特征可以以相同或类似的方式在一个或更多个其它实施例中使用,和/或与其它实施例中的特征相结合或替代其它实施例中的特征使用。
应该强调,术语“包括/包含”在本文使用时指特征、整件、步骤或组件的存在,但并不排除一个或更多个其它特征、整件、步骤、组件或其组合的存在或附加。
本发明以上的方法可以由硬件实现,也可以由硬件结合软件实现。本发明涉及这样的计算机可读程序,当该程序被逻辑部件所执行时,能够使该逻辑部件实现上文所述的装置或构成部件,或使该逻辑部件实现上文所述的各种方法或步骤。本发明还涉及用于存储以上程序的存储介质,如硬盘、磁盘、光盘、DVD、flash存储器等。
这些实施例的许多特征和优点根据该详细描述是清楚的,因此所附权利要求旨在覆盖这些实施例的落入其真实精神和范围内的所有这些特征和优点。此外,由于本领域的技术人员容易想到很多修改和改变,因此不是要将本发明的实施例限于所例示和描述的精确结构和操作,而是可以涵盖落入其范围内的所有合适修改和等同物。
本发明未详细说明部分为本领域技术人员公知技术。

Claims (7)

1.一种宽频带捷变源,其特征在于,所述宽频带捷变源用于输出频率为10GHz~15GHz的信号,该宽频带捷变源包括控制系统、直接数字频率合成器DDS、锁相环路和电压预置单元,其中,所述控制系统分别与DDS和电压预置单元连接,所述锁相环路包括依次相连接的鉴频鉴相器、有源环路滤波器、电压加法器、压控振荡器VCO和8分频器,所述8分频器的输出端还与鉴频鉴相器连接,所述DDS的输出端与所述鉴频鉴相器连接,所述电压阈值单元的输出端与电压加法器连接,
其中,所述控制系统根据所选的输出频率输出相应的预置电压数据至电压预置单元,电压预置单元产生相应的预置电压并输出至电压加法器,同时所述DDS根据控制系统发出的指令输出频率为62.5MHz~93.75MHz的参考信号至鉴频鉴相器,鉴频鉴相器对DDS输入的参考信号和压控振荡器经8分频器的输出信号进行相位比较,鉴频鉴相器鉴相后产生的鉴相脉冲经有源环路滤波器产生参考电压并输出至电压加法器,电压加法器将所述预置电压和参考电压叠加后输出至VCO以使VCO输出频率为所需频率。
2.根据权利要求1所述的一种宽频带捷变源,其特征在于,所述宽频带捷变源还可包括功分器,所述VCO还通过所述功分器与所述8分频器连接,所述功分器用于将所述VCO的输出信号分成两路。
3.根据权利要求2所述的一种宽频带捷变源,其特征在于,所述宽频带捷变源还包括放大器,所述放大器还与所述功分器连接。
4.根据权利要求1-3任一项所述的一种宽频带捷变源,其特征在于,所述电压预置单元为D/A控制器。
5.根据权利要求4所述的一种宽频带捷变源,其特征在于,所述电压加法器通过下式将预置电压与参考电压进行叠加:
Figure FDA0003446563780000021
其中,Rf、R1、R2、R3均为调节电阻,V1为由FPGA提供的预置电压;V2为锁相环路输出的参考电压。
6.根据权利要求1所述的一种宽频带捷变源,其特征在于,所述DDS的输出功率大于-5dBm。
7.一种信号模拟器,其特征在于,所述信号模拟器包括权利要求1-6所述的的宽频带捷变源。
CN202111658096.7A 2021-12-30 2021-12-30 宽频带捷变源及信号模拟器 Pending CN116414181A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111658096.7A CN116414181A (zh) 2021-12-30 2021-12-30 宽频带捷变源及信号模拟器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111658096.7A CN116414181A (zh) 2021-12-30 2021-12-30 宽频带捷变源及信号模拟器

Publications (1)

Publication Number Publication Date
CN116414181A true CN116414181A (zh) 2023-07-11

Family

ID=87056667

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111658096.7A Pending CN116414181A (zh) 2021-12-30 2021-12-30 宽频带捷变源及信号模拟器

Country Status (1)

Country Link
CN (1) CN116414181A (zh)

Similar Documents

Publication Publication Date Title
US8890590B1 (en) Wideband frequency synthesizer and frequency synthesizing method thereof
CN103795410B (zh) 一种基于双锁相环的宽带捷变频频率源
CN105577178B (zh) 一种宽带低相位噪声Sigma-Delta锁相环
CN105978562B (zh) 超低相噪和超高频率分辨率的高频窄带合成源电路及方法
US20130271229A1 (en) Method and apparatus for local oscillator
CN116781070B (zh) 一种高质量频谱的小型化点频源
CN110445491B (zh) 一种基于预设频率及动态环路带宽的锁相环
CN113541678A (zh) 一种双环混频锁相电路、装置及锁相方法
CN112688686A (zh) 一种小型化宽带频率合成装置
CN116470909A (zh) 一种低相位噪声细步进频率合成电路及其合成方法
CN101567689B (zh) 一种基于等效鉴相频率的锁相环
CN117081583B (zh) 一种提高相位噪声的频率源
CN116647232A (zh) 一种提高跳频时间的频率源合成电路
CN208445546U (zh) 一种基于光电振荡器的宽带低相噪频率合成器
CN116414181A (zh) 宽频带捷变源及信号模拟器
CN113162617B (zh) 一种低相噪x波段频率源及其调制方法
CN115720091A (zh) 跳频源电路和电子系统
CN115940938A (zh) 一种低相位噪声快速宽带扫频频率源
CN111835340B (zh) 一种细步进宽带pll驱动pll的双环频率源
CN106788421A (zh) 一种频率合成器
Li et al. Design of X-band low phase noise and low spurious frequency source based on HMC778
CN206595986U (zh) 一种频率合成器模块
CN1956337B (zh) 锁相环频率综合器中寄生参考频率的消除方法及装置
CN213906655U (zh) 一种x波段低杂散低相噪频率合成器
CN112152610B (zh) 一种具有宽带快速跳频功能的锁相环

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination