CN108073489B - 确保计算器的操作的方法 - Google Patents

确保计算器的操作的方法 Download PDF

Info

Publication number
CN108073489B
CN108073489B CN201711122288.XA CN201711122288A CN108073489B CN 108073489 B CN108073489 B CN 108073489B CN 201711122288 A CN201711122288 A CN 201711122288A CN 108073489 B CN108073489 B CN 108073489B
Authority
CN
China
Prior art keywords
address
microcomputer
calculator
cpu
function
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201711122288.XA
Other languages
English (en)
Other versions
CN108073489A (zh
Inventor
横山昌之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Original Assignee
Toyota Motor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp filed Critical Toyota Motor Corp
Publication of CN108073489A publication Critical patent/CN108073489A/zh
Application granted granted Critical
Publication of CN108073489B publication Critical patent/CN108073489B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3055Monitoring arrangements for monitoring the status of the computing system or of the computing system component, e.g. monitoring if the computing system is on, off, available, not available
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2226Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test ALU
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0721Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Debugging And Monitoring (AREA)
  • Microcomputers (AREA)

Abstract

一种确保计算器的操作的方法,包括:由CPU使计算器进行预定的操作验证计算,其中预定的操作验证计算的作为正常操作中的结果值的正确值被设置为预定值;由CPU获取计算的结果值;由CPU使用CPU的相对地址引用功能来引用通过将存储器的起始地址与所获取的结果值相加而获取的地址中存储的地址;以及由CPU执行在引用的地址处存储的函数。

Description

确保计算器的操作的方法
技术领域
本发明涉及确保微型计算机中包括的计算器的操作的方法。
背景技术
具有微型计算机并执行高级别处理的各种设备被广泛使用。例如,在车辆中安装有电子控制单元(ECU)。ECU具有一个或更多个微型计算机并且进行各种车辆控制。为了保持或者提高具有微型计算机的这样的设备的可靠性,提出了由一个微型计算机提供对另一微型计算机的操作的监测的各种技术。
在日本未审查专利申请公开第2009-184423号(JP 2009-184423 A)中公开了一种包括至少两个微型计算机和监测设备、并且由第二微型计算机和监测设备中的每一个来监测第一微型计算机的操作的设备。
在日本未审查专利申请公开第2014-154043号(JP 2014-154043 A)中公开了一种通过监测微型计算机来监测马达控制微型计算机的处理负载、并且检测引起异常(诸如处理负载的增加)的过渡现象的设备。
可以在功能级别和实现级别以各种形式来配置微型计算机,并且存在调用微型计算机的每个组成部分的各种方式。基本地,微型计算机包括:存储器,其存储程序、数据等;控制器,其例如访问存储器、获取和执行指令并且与外部单元通信;以及计算器,其进行四种基本算术计算、逻辑计算、关系计算等。
发明内容
图4是涉及根据相关技术的设备的一个示例的功能框图,该设备通过第二微型计算机和监测设备中的每一个来监测第一微型计算机的操作。第一微型计算机910被连接至第二微型计算机920和监测集成电路(IC)930。第一微型计算机910包括第一CPU 911、第一计算器912以及第一存储器913。第二微型计算机920包括第二CPU 921、第二计算器922以及第二存储器923。当第一CPU 911正常操作时,第一CPU 911向监测IC 930周期性地发送监视脉冲。监测IC 930包括监视定时器。例如,当设备启动时,监测IC 930启动监视定时器。每当监测IC 930接收到监视脉冲时,监测IC 930初始化监视定时器。当第一微型计算机910中出现任何异常并且该异常阻止第一CPU 911发送监视脉冲时,或者当第一CPU 911在第一微型计算机910中检测到异常并且停止发送监视脉冲时,监视定时器不被初始化并且产生超时,而监测IC 930向第一微型计算机910发送复位信号。当第一CPU 911接收到复位信号时,第一CPU 911复位第一微型计算机910。第二微型计算机920监测第一微型计算机910是否正常操作。当第二微型计算机920检测到第一微型计算机910的异常操作时,第二微型计算机920向第一微型计算机910发送复位信号以复位第一微型计算机910。
例如,第一微型计算机910和第二微型计算机920可以被安装在一个ECU中,或者可以被分别安装在两个ECU中。在两种情况中的任一种情况下,由第二微型计算机920监测第一微型计算机910的操作的方法具有许多组成部分,并且该方法执行两个微型计算机之间的通信。因此,配置和处理是复杂的,并且在执行定时上施加了许多约束以便不阻碍用于另一功能操作的处理或通信。因此,不能充分确保第一微型计算机910的操作。此外,不能减少微型计算机的数量,并且不能实现成本降低。
最期望由微型计算机自身来确保该微型计算机的操作。然而,在验证微型计算机中所包括的计算器的情况下,当对计算结果的验证使用作为验证目标的计算器的计算功能时,计算结果是不可靠的,并且不能确保计算器的操作。因此,验证必须使用另一微型计算机的计算器。
本发明提供了由包括计算器的微型计算机来确保该计算器的操作的方法。
本发明的一个方面涉及由包括存储器、计算器以及CPU的微型计算机的CPU执行的确保该计算器的操作的方法。在存储器存储有立即返回至调用方的用于正常操作的函数并存储有在不使用所述计算器的情况下进行用于异常操作的处理的用于异常操作的函数、通过将具有作为起始地址的预定地址的预定大小的区域的所述起始地址与预定值相加而获取的存储器的第一地址存储有所述用于正常操作的函数的地址、并且除所述第一地址之外的存储器的所有地址存储有用于异常操作的函数的地址的状态下,所述方法包括:由CPU使计算器进行预定的操作验证计算,其中所述预定的操作验证计算的作为正常操作中的结果值的正确值被设置为所述预定值;由CPU获取由计算器进行的操作验证计算的所述结果值;由CPU使用CPU的相对地址引用功能来引用通过将存储器的所述起始地址与所获取的结果值相加而获取的地址中存储的地址;以及由CPU执行在所引用的地址处存储的函数。
根据本发明的该方面,在不通过使用另一微型计算机的计算器来比较正确值与本计算器的结果值以确定结果值是否与正确值匹配的情况下,当计算器的结果值与正确值匹配时执行用于正常操作的函数,而当计算器的结果值与正确值不匹配时执行用于异常操作的函数。因为可以由用于异常操作的函数来执行例如复位之类的措施,所以可以在不使用另一微型计算机的情况下确保计算器的正常操作。
在根据本发明的该方面的方法中,用于异常操作的处理可以包括跳转至微型计算机的复位入口地址。
本发明的该方面使微型计算机在异常操作中能够立即被复位。
在根据本发明的该方面的方法中,微型计算机可以在进行用于异常操作的处理之前周期性地输出监视脉冲,并且用于异常操作的处理可以包括停止监视脉冲的输出。
本发明的该方面使异常操作中的微型计算机能够从监测监视脉冲的监测IC接收复位信号,从而复位微型计算机。此外,在复位之前,微型计算机的操作可以继续一段时间。
在根据本发明的该方面的方法中,用于异常操作的处理还可以包括防止中断和进入无限循环。
本发明的该方面使异常操作中的微型计算机能够从监测监视脉冲的监测IC接收复位信号,从而复位微型计算机。此外,可以立即停止微型计算机的操作。
在根据本发明的该方面的方法中,正常操作中的CPU可以被配置成向包括监视定时器的监测IC周期性地发送监视脉冲,并且当监测IC接收到监视脉冲时监测IC可以复位监视定时器。
在根据本发明的该方面的方法中,当CPU停止发送监视脉冲时,监视定时器可以导致超时并且监测IC可以向微型计算机发送复位信号。
本发明的该方面能够提供由包括计算器的微型计算机来确保该计算器的操作的方法。
附图说明
下面将参照附图来描述本发明的示例性实施例的特征、优点以及技术意义和工业意义,附图中,相同的附图标记表示相同的要素,并且其中:
图1是根据本发明的一个实施例的设备的功能框图;
图2是根据本发明的实施例的操作验证处理的流程图;
图3是示出根据本发明的实施例的数组的数据结构的图;
图4是根据相关技术的设备的功能框图;以及
图5是根据比较示例的操作验证处理的流程图。
具体实施方式
本发明提供由微型计算机来确保该微型计算机中所包括的计算器的操作的方法。在本发明中,存储器中的具有从预定起始地址开始的预定大小的区域的第一地址存储有用于正常操作的函数的地址,而该区域的其他地址存储有用于异常操作的函数的地址。CPU使计算器进行作为操作验证处理的操作验证计算。接下来,通过使用CPU的相对地址引用功能来引用通过将起始地址与计算结果的值相加而获取的地址中存储的地址,并且执行在引用的地址处存储的函数。第一地址是通过将起始地址与操作验证计算的正确值相加而获取的地址。当计算器的结果值等于该正确值时,执行用于正常操作的函数。当结果值不等于正确值时,执行用于异常操作的函数。如上所述,当在计算器中出现异常并且该异常生成不等于正确值的计算结果时,执行用于异常操作的函数以启用例如复位之类的措施,而无需通过使用另一微型计算机的计算器来比较计算结果与正确值以确定计算结果是否与正确值匹配。因此,不使用另一微型计算机就可以确保计算器的操作,并且可以确保计算器的正常操作。
在下文中,将通过参照附图来详细描述本发明的一个实施例。
图1是示出根据本实施例的包括微型计算机100和监测IC 130的电子设备的功能块的图。微型计算机100包括中央处理单元(CPU)101、计算器102以及存储有各种类型的数据、程序以及例行程序(函数)的存储器103。CPU 101进行以下处理:例如,读取和写入存储器103的数据、执行程序(指令)、以及与未示出的连接至微型计算机100的外部设备通信。在执行程序时,当需要时CPU 101使计算器102进行计算并且通过使用计算的结果来继续处理。在本说明书中,CPU 101与作为操作验证目标的计算器102将被描述为如上所述的分离的功能块。也就是说,CPU 101指的是微型计算机100的下述部分:该部分用作进行数据的读取和写入、执行程序、通信等的控制器,并且不用作计算器102。当CPU 101正常操作时,CPU101向监测IC 130周期性地发送监视脉冲。监测IC 130包括监视定时器。当监测IC 130接收到监视脉冲时,监测IC 130复位监视定时器。当在微型计算机100中出现任何异常并且该异常阻止CPU 101发送监视脉冲时,或者当CPU 101在微型计算机100中检测到异常并且停止发送监视脉冲时,监视定时器导致超时,并且监测IC 130向微型计算机100发送复位信号。当CPU 101接收到复位信号时,CPU 101复位(初始化或重启)微型计算机100。
存储器103存储有用于操作验证处理的程序和数据。该程序包括下述的用于正常操作的函数和用于异常操作的函数。当由数组Allay[n](n=0,1,2,...,N)来表示存储器103的具有从预定地址开始的预定地址范围的区域时,对于预定值Y(0,1,2,...,N中的任一个),Allay[Y](对应于第一地址)存储有用于正常操作的函数的地址值(函数指针)。除了Allay[Y]之外的Allay[0]至Allay[N]的所有元素存储有用于异常操作的函数(其进行用于异常操作的处理)的地址值(函数指针)。图3示意性地示出存储器103中的数组的结构。Y是下述预定的测试计算f(x)(x是预定的参数)的正确值。
存储器103可以是ROM,并且预先在固定的区域存储程序和数据。存储器103可以是RAM,并且CPU 101可以动态得到RAM中的区域并且从另一存储器等向所述区域中适当地加载程序和数据。当存储器103是RAM时,每次执行操作验证处理时CPU 101例如可以紧接在进行下述的操作验证处理之前得到用于数组的区域并且加载地址值,以便保护地址值的可靠性。
图2示出表示根据本实施例的由微型计算机100的CPU 101执行以便验证计算器102的操作的处理的流程图。将在下文中描述流程图的每一个步骤。
[步骤S11]:CPU 101使计算器102执行预定的测试计算f(x)(x是预定的参数)。根据计算器102的特点来确定计算的类型,例如加、减、乘、除、比特移位以及逻辑计算,使得当计算器102的计算功能存在异常时获取到除正确值之外的计算结果。
[步骤S12]:CPU 101获取计算器102的计算结果的值y。
[步骤S13]:CPU 101引用通过将存储器103的预定地址Allay[0]与计算结果的值y相加而获取的地址。也就是说,CPU 101引用数组的元素Allay[y]的值。通过使用CPU 101的相对地址引用功能来执行相加处理,并且因此可以不使用计算器102来执行相加处理。
[步骤S14]:CPU 101执行以下函数:该函数的地址等于在步骤S13中引用的Allay[y]的值。CPU 101跳转至引用的函数指针。用于异常操作的函数包括一组不使用计算器102的指令,使得即使当在计算器102中存在异常时也可以执行用于异常操作的函数。
当步骤S11中的计算器102的计算结果的值y等于正确值Y时,也就是说,当计算器102正常操作时,在步骤S14中执行用于正常操作的函数。用于正常操作的函数是不进行任何处理的函数(立即返回至调用方的函数)。因此,当前流程立即终止。
当步骤S11中的计算器102的计算结果的值y不等于正确值Y时,也就是说,当计算器102异常操作时,在步骤S14中执行用于异常操作的函数。
如上所述,在步骤S14中,因此通过确定计算结果的值y是否等于正确值Y来执行不同的处理,而无需通过使用计算器102的比较功能来分支。
用于异常操作的函数的处理的示例包括复位微型计算机100的处理。当计算器102的异常操作是由暂时原因引起时,通过复位和重启微型计算机100,计算器102恢复并且正常地操作。即使当计算器102由于永久性故障而异常地操作并且不能恢复且不能正常操作时,也可以通过在重启期间操作其他安全功能来采取诸如停止微型计算机100的操作和进行警报通知的安全措施。可以进行诸如停止微型计算机100的预定功能的处理,而不是复位微型计算机100。
如在本示例中,当监测IC 130基于由微型计算机100输出的监视脉冲来监测微型计算机100时,复位微型计算机100的处理的示例包括停止监视脉冲的输出的处理。在这种情况下,微型计算机100可以在微型计算机100从监测IC 130接收到复位信号之前退出用于异常操作的函数,并且继续各种类型的功能操作。除了停止监视脉冲的输出的处理之外,微型计算机100还可以被防止中断并且进入无限循环。在这种情况下,微型计算机100可以立即停止各种类型的功能操作。功能操作可以被设计成基于安全性而继续或立即停止,而不管由计算器102中的异常引起的影响是否显著等。复位微型计算机100的处理可以是跳转至复位入口地址(例如启动处理的起始地址)的处理。在这种情况下,微型计算机100被立即初始化并且重启。还可以将该处理应用于未布置由监测IC 130等监测监视脉冲的配置的情况。当用于异常操作的函数包括无限循环或跳转至复位入口地址的处理时,通过复位微型计算机100,流程不会以从用于异常操作的函数退出的形式而终止,而会以停止的形式而终止。
不限制进行操作验证处理的定时。例如,操作验证处理可以在每次进行用于向监测IC 130发送监视脉冲的周期性中断处理时进行,或者在进行该周期性中断处理预定次数时进行,或者可以以其他定时来进行。
操作验证处理可以被始终周期性地执行,或者可以在预定功能工作时被执行。在具有多个微型计算机的设备或系统中,所有的微型计算机可以进行操作验证处理,或者具有重要功能的部分微型计算机可以进行操作验证处理。例如,在车载式系统中,具有行驶功能的ECU的微型计算机可以在车辆的行驶期间执行操作验证处理。
在这之前描述的步骤S11至S14的操作验证处理中,通过使用CPU101的相对地址引用功能,CPU 101可以在计算器102的计算结果匹配正确值时执行用于正常操作的处理,并且可以在计算器102的计算结果不匹配正确值时执行用于异常操作的处理。因此,不通过使用另一微型计算机的计算器来将计算器102的计算结果与正确值进行比较。如上所述,因为一个微型计算机100可以以自包含(self-contained)的方式来验证计算器102的操作,所以没有进行两个微型计算机之间的通信。因此,增加了执行定时的自由度,并且可以充分确保微型计算机100的操作。未布置第二微型计算机来验证计算器102,因此可以容易地实现设备或整个系统的成本降低。该处理方法可以被应用于包括微型计算机的各种设备或系统。比较示例
出于与实施例比较的目的,将描述由在图4中示出的设备中的第二微型计算机920进行的对第一微型计算机910中包括的第一计算器912的操作的验证。
在本比较示例中,第二微型计算机920使第二计算器922将第一计算器912的计算结果与正确值进行比较。图5示出了表示由第一CPU 911和第二CPU 921执行的操作验证处理的流程图。将在下文中描述流程图的每一个步骤。
[步骤S91]:第一微型计算机910的第一CPU 911使第一计算器912执行预定的测试计算f(x)(x是预定的参数)。[步骤S92]:第一CPU 911获取第一计算器912的计算结果y,并且向第二微型计算机920发送计算结果y。[步骤S93]:第二微型计算机920的第二CPU 921接收计算结果y。[步骤S94]:第二CPU 921使第二计算器922将计算结果y与正确值Y进行比较,以便确定计算结果y是否等于正确值Y。正确值Y可以是由第二计算器922执行计算f(x)的结果的值,或者可以是提前给出的预定值。[步骤S95]:第二CPU 921获取比较结果。当计算结果y等于正确值Y时,第二CPU 921终止处理。当计算结果y不等于正确值Y时,第二CPU 921转到步骤S96。[步骤S96]:第二CPU 921向第一微型计算机910发送复位信号并且终止处理。
该方法具有许多组成部分,进行两个微型计算机之间的通信,并且使每一个微型计算机进行处理。因此,在执行定时上施加了许多限制,并且不能充分确保第一计算器912的操作。该方法使用第二微型计算机,并且不能实现成本降低。
本发明对于包括微型计算机的各种设备或系统是有用的。

Claims (6)

1.一种由包括存储器、计算器以及中央处理单元CPU的微型计算机的所述CPU执行的确保所述计算器的操作的方法,所述方法的特征在于包括:
在下述状态下执行步骤:所述存储器存储有立即返回至调用方的用于正常操作的函数并存储有用于异常操作的函数,其中所述用于异常操作的函数在不使用所述计算器的情况下进行用于异常操作的处理,所述存储器的第一地址存储有所述用于正常操作的函数的地址,其中所述第一地址是通过将具有预定大小的区域的起始地址与预定值相加而获取的,所述区域以预定地址作为所述起始地址,并且除所述第一地址之外的所述存储器的所有地址存储有所述用于异常操作的函数的地址,所述步骤包括:
由所述CPU使所述计算器进行预定的操作验证计算,其中所述预定的操作验证计算的正确值被设定为所述预定值,所述正确值是正常操作中的结果值;
由所述CPU获取由所述计算器进行的所述操作验证计算的结果值;
由所述CPU使用所述CPU的相对地址引用功能来引用在通过将所述存储器的起始地址与所获取的结果值相加而获取的地址中存储的地址;以及
由所述CPU执行存储在所引用的地址处的函数。
2.根据权利要求1所述的方法,其特征在于:所述用于异常操作的处理包括跳转至所述微型计算机的复位入口地址。
3.根据权利要求1所述的方法,其特征在于:所述微型计算机在进行所述用于异常操作的处理之前周期性地输出监视脉冲,并且所述用于异常操作的处理包括停止所述监视脉冲的输出。
4.根据权利要求3所述的方法,其特征在于:所述用于异常操作的处理还包括防止中断以及进入无限循环。
5.根据权利要求3所述的方法,其特征在于:所述CPU在正常操作中被配置成向包括监视定时器的监测集成电路IC周期性地发送所述监视脉冲,并且当所述监测IC接收到所述监视脉冲时,所述监测IC复位所述监视定时器。
6.根据权利要求5所述的方法,其特征在于:当所述CPU停止发送所述监视脉冲时,所述监视定时器导致超时,并且所述监测IC向所述微型计算机发送复位信号。
CN201711122288.XA 2016-11-15 2017-11-14 确保计算器的操作的方法 Expired - Fee Related CN108073489B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016222340A JP6524989B2 (ja) 2016-11-15 2016-11-15 演算器の動作保証方法
JP2016-222340 2016-11-15

Publications (2)

Publication Number Publication Date
CN108073489A CN108073489A (zh) 2018-05-25
CN108073489B true CN108073489B (zh) 2021-01-15

Family

ID=62026362

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711122288.XA Expired - Fee Related CN108073489B (zh) 2016-11-15 2017-11-14 确保计算器的操作的方法

Country Status (4)

Country Link
US (1) US10514970B2 (zh)
JP (1) JP6524989B2 (zh)
CN (1) CN108073489B (zh)
DE (1) DE102017219195B4 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102022102412A1 (de) * 2022-02-02 2023-08-03 Valeo Schalter Und Sensoren Gmbh Störungsdetektion für einen elektronischen Verarbeitungsschaltkreis mit einer arithmetisch-logischen Einheit

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6745265B1 (en) * 2000-03-21 2004-06-01 Agere Systems Inc. Method and apparatus for generating status flags in a memory device
CN103870247A (zh) * 2012-12-11 2014-06-18 辉达公司 用于保存和恢复线程组操作状态的技术
CN104571855A (zh) * 2014-12-16 2015-04-29 上海天奕达电子科技有限公司 一种控制信息处理方法及终端

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09114730A (ja) * 1995-10-12 1997-05-02 Ricoh Co Ltd メモリ制御装置
JPH11272498A (ja) * 1998-03-25 1999-10-08 Denso Corp 電子制御装置
US6654648B2 (en) * 2000-04-03 2003-11-25 Toyota Jidosha Kabushiki Kaisha Technique of monitoring abnormality in plurality of CPUs or controllers
DE10049440A1 (de) 2000-10-06 2002-04-11 Daimler Chrysler Ag Verfahren zum Betrieb eines von einem Prozessor gesteuerten Systems
JP4473609B2 (ja) * 2003-06-10 2010-06-02 株式会社デンソー 電子システム
JP4483720B2 (ja) 2005-06-23 2010-06-16 株式会社デンソー 電子制御装置
JP4437812B2 (ja) * 2006-12-19 2010-03-24 富士通テン株式会社 電子制御装置
JP4367513B2 (ja) * 2007-03-28 2009-11-18 株式会社デンソー 電子制御装置
JP4525762B2 (ja) 2008-02-04 2010-08-18 株式会社デンソー 車両用電子制御装置
CN101237350B (zh) * 2008-02-27 2010-12-01 中兴通讯股份有限公司 用于多任务环境单板机的全局变量异常改写定位方法
CN100592277C (zh) * 2008-09-17 2010-02-24 浪潮齐鲁软件产业有限公司 一种在寻址空间小于1m的系统内使用w83977芯片的方法
CN101976187B (zh) * 2010-11-16 2012-12-26 广州迪庆电子科技有限公司 反编译过程中的堆栈跟踪方法、装置及反编译器
JP2012248022A (ja) * 2011-05-27 2012-12-13 Toyota Motor Corp 情報処理装置、故障検出装置、故障検出方法
JP5699896B2 (ja) * 2011-10-12 2015-04-15 トヨタ自動車株式会社 情報処理装置、異常判定方法
JP2014154043A (ja) 2013-02-12 2014-08-25 Toyota Motor Corp 電子制御装置、情報処理装置
WO2014175089A1 (ja) * 2013-04-26 2014-10-30 株式会社オートネットワーク技術研究所 フェイルセーフ回路
CN103312627B (zh) * 2013-05-30 2015-06-10 中国人民解放军国防科学技术大学 基于两级存储的正则表达式匹配方法
JP6298648B2 (ja) * 2014-02-17 2018-03-20 矢崎総業株式会社 負荷制御用バックアップ信号発生回路
CN104035765B (zh) * 2014-05-22 2017-03-15 烽火通信科技股份有限公司 一种嵌入式系统上下文的分析方法
CN105224346B (zh) * 2014-05-28 2019-11-29 腾讯科技(深圳)有限公司 目标函数定位方法及装置
JP2016126692A (ja) 2015-01-08 2016-07-11 株式会社デンソー 電子制御装置
CN105094976A (zh) * 2015-10-09 2015-11-25 天津国芯科技有限公司 一种中断控制方法和中断控制器
CN105677550A (zh) * 2015-12-29 2016-06-15 广州华多网络科技有限公司 一种基于Linux系统的性能采集分析的方法、装置及系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6745265B1 (en) * 2000-03-21 2004-06-01 Agere Systems Inc. Method and apparatus for generating status flags in a memory device
CN103870247A (zh) * 2012-12-11 2014-06-18 辉达公司 用于保存和恢复线程组操作状态的技术
CN104571855A (zh) * 2014-12-16 2015-04-29 上海天奕达电子科技有限公司 一种控制信息处理方法及终端

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于NCL逻辑的异步MCU设计;明晓杰;《中国优秀硕士学位论文全文数据库 信息科技辑》;20131215(第S2期);I135-352页 *

Also Published As

Publication number Publication date
JP6524989B2 (ja) 2019-06-05
US10514970B2 (en) 2019-12-24
US20180137000A1 (en) 2018-05-17
DE102017219195B4 (de) 2022-09-01
DE102017219195A1 (de) 2018-05-17
JP2018081427A (ja) 2018-05-24
CN108073489A (zh) 2018-05-25

Similar Documents

Publication Publication Date Title
CN109670319B (zh) 一种服务器flash安全管理方法及其系统
US7890800B2 (en) Method, operating system and computing hardware for running a computer program
US20110246820A1 (en) Microcomputer mutual monitoring system and a microcomputer mutual monitoring method
US20170133106A1 (en) Background memory test apparatus and methods
US20160304040A1 (en) Vehicle control device
CN105868060B (zh) 用于运行驾驶员辅助系统的数据处理单元的方法和数据处理单元
CN110334486B (zh) 应用程序完整性校验方法及设备
CN108885570B (zh) 车辆控制装置
US8762792B2 (en) Event monitor having switch matrix, separate counter, and compare circuitry
US20160041860A1 (en) Microcomputer and microcomputer system
CN108073489B (zh) 确保计算器的操作的方法
US8726099B2 (en) Data processing system
JP4812699B2 (ja) 電源制御装置
US9286244B2 (en) Method and device for monitoring an unauthorized memory access of a computing device, in particular in a motor vehicle
JP2016126692A (ja) 電子制御装置
US20190332506A1 (en) Controller and function testing method
US20180181433A1 (en) Method and Apparatus for Protecting a Program Counter Structure of a Processor System and for Monitoring the Handling of an Interrupt Request
JP6668226B2 (ja) 電子制御装置
CN110832459B (zh) 车辆控制装置
CN107179980B (zh) 用于监视计算系统的方法和相应的计算系统
JP2007283788A (ja) 車両用電子制御装置
US11579995B2 (en) Electronic element, system comprising such an electronic element and method for monitoring and cutting off a processor on occurrence of a failure event
US11321163B2 (en) Device and method for monitoring functional safety in integrated circuits (ICS)
US10528467B2 (en) Information processing device and information processing method
US20240106677A1 (en) Control device and control method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20210115