CA1076704A - Dispositif de decodage d'un message en code dit de miller - Google Patents

Dispositif de decodage d'un message en code dit de miller

Info

Publication number
CA1076704A
CA1076704A CA284,015A CA284015A CA1076704A CA 1076704 A CA1076704 A CA 1076704A CA 284015 A CA284015 A CA 284015A CA 1076704 A CA1076704 A CA 1076704A
Authority
CA
Canada
Prior art keywords
signal
transition
message
pulses
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
CA284,015A
Other languages
English (en)
Inventor
Albert Burgert
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alcatel CIT SA
Original Assignee
Compagnie Industrielle de Telecommunication CIT Alcatel SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Compagnie Industrielle de Telecommunication CIT Alcatel SA filed Critical Compagnie Industrielle de Telecommunication CIT Alcatel SA
Application granted granted Critical
Publication of CA1076704A publication Critical patent/CA1076704A/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4904Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using self-synchronising codes, e.g. split-phase codes

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Dispositif de décodage d'un message résultant du codage, selon le code dit de Miller, d'informations binaires cadencées à une fréquence F, comportant un détecteur de transitions, un premier moyen commandé par le signal de sortie d'une horloge locale à la fréquence F pour ne laisser passer que les impulsions de transition de phases identiques, un second moyen pour élargir à la durée les impulsions que laisse passer ledit premier moyen, une boucle à verrouillage de phase de l'horloge locale comportant un oscillateur commandable en tension et commandée par le signal de sortie dudit second moyen, et une bascule pour échantillonner le signal de sortie du second moyen sous la commande du signal délivré par l'horloge locale.

Description

~7~7~

La presente invention est du domaine des transmissions numeriques. Elle concerne un dispositif pour décoder un message resultant du codaye, selon le code dit de Miller, d'informa-tions binaires cadencees par une horloge à une frequence F, que l'on appellera ci-après horloge d'origine et qui definit pour chaque information binaire, ou bit, un moment binaire de duree F
On sait que le code dit cle Miller, connu egalement sous la denomination anglo-saxone cle "delay modulation", est un code binaire (donc à deux niveaux) dans lequel c'est la position des transitions entre les deux niveaux qui est significative des informations binaires. De facon plus precise, le code dit de Miller peut se definir de la manière suivante:
- chaque bit d'une première valeur, 1 ou 0, est represente par une transition au milieu ~respectivement à la fin) du moment bi-naire correspondant;
- chaque bit d'une seconde valeur, 0 ou 1, est represente par une transition au début (respectivement au milieu) du moment bi-naire correspondant, à moins que ce bit de ladite seconde valeur ne soitprocédé par un bit de ladite première valeur auquel cas il n'y a pas de transition dans ce moment binaire.
Pour pouvoir décoder un message ainsi code, il est né-cessaire de connaitre exactement la fréquence et la phase de l'horloge d'origine. On sait que cette connaissance peut être acquise à partir des transitions du message lui-meme. Alnsi, dans dans le brevet américain No. 3,108,261, on decrit un decodeur pour message en code dit de Miller, dans lequel on utilise, pour reconstituer l'horloge d'origine, une horloge locale a la frequen-ce nominale de l'horloge d'origine et asservie en phase sous la commande des transitions du message. Dans le document precite, l'horloge locale est constituee par un multivibrateur qui delivre un premier signal d'horloge et un second signal d'horloge en op-position de phase avec le premier, et qui presente une première ~767~)4 et une seconde entree de synchronisation pour ces deux signaux respectivement; on applique une impulsion de synchronisation sur la premiere entrée a chaque transition du message qui se produit aux environs de la frontière entre deux périodes du premier signal d'horloge de facon à synchroniser les fronts montants de ce pre-mier signal avec les transitions de ce premier type, et on appli-que une impulsion de synchronisation sur la seconde entree à
chaque transition du message qui se produit aux environs du milieu d'une periode dudit premier signal d'horloge de fac,on a synchro-niser les ~ronts montants du second signal d'horloge, et parsuite les fronts descendants du premier, avec les transitions de ce second type. L'envoi en debut de message d'un preambule par-ticulier compose d'une suite de bits identiques permet de defi-nir la phase de l'horloge d'origine.
Un tel ensemble dans lequel l'horloge locale recoit donc une impulsion de synchronisation à chaque transition detec-tee dans le messa~e, presente l'inconvenient d'être très sensi-ble au bruit ou à la gigue de phase dont peut être affecté le message de même qu'aux evanouissements temporaires du message, conditions ~ue l'on rencontre souvent en pratique, en particulier dans les transmissions radio.
La présente invention permet de reduire l'inconvenient precedent tout en rendant possible la realisation d'un dispositif de decodage particulierement simple.
La presente invention a pour objet un dispositif de decodage d'un message resultant du codage, selon le code dit de Miller, d'inform~tions binaires cadencees a une frequence F, com-. portant un detecteur de transitions pour detecter les transitionsdu message et une horloge locale asservie en phase sous une commande fonction des transitions détectées et délivrant un si-gnal d'horloge Hr a la cadence F et formé de créneaux alterna-tivement d'un premier et d'un second niveau, chacun de durée ~07~i71~
2 F ~ caracterisé en ce qu'il comporte un premier moyen relié
audit detecteur et recevant ledit signal Hr pour delivrer une impulsion I de duree 21F à la suite de chaque transition qui se produit dans le message alors que le signal Hr est à un niveau donne parmi lesdits deux niveaux, et un second moyen pour modu-ler en phase ledit signal Hr par le signal, S, forme par la suite des impulsions I, et en ce que l'horloge locale comporte un os-cillateur commandable en tension, en commande duquel est applique le signal module delivre par ledit second moyen et filtré par un filtre passe-bas, de fa~on que les creneaux dudit niveau donne du signal Hr soient centres sur les transitions du message ayant donne naissance aux impulsions I, les informations binaires d'origine etant restituees à partir d'un echantillonnage du si-gnal S sous la commande des fronts du signal Hr allant dudit niveau donne vers l'autre niveau.
Dans une realisation particulière, ledit détecteur de transitions delivrant une brève impulsion, dite de transition, en reponse à chaque transition du message, ledit premier moyen comporte une porte logique pour selectionner parmi les impulsions de transition celles qui se produisent pendant que le signal Hr est audit niveau donne, et un circuit monostable qui elargit à
la duree 21F les impulsions de transition ainsi selectionnees.
D'autres caracteristiques et avantages de la presente invention apparaîtront au cours de la description qui va être faite ci-après en se referant au dessin ci-annexe dans lequel:
- la fiyure 1 represente une realisation particulière d'un dispositif selon l'invention;
- les figures 2 et 3 illustrent le fonctionnement du dispositif selon la figure 1.
~'exemple concerne par les figures est celui d'un déco-deur pour message en code dit de Miller dans lequel:
- une transition en milieu de moment binaire représente 1{37~7~
un bit l.
- une transition en debut de moment binaire represente un bit 0 non precede d'un bit l.
Dans la figure l, un message P resultant du codage, selon le code ci-dessus, d'informations binaires B cadencées par un signal d'horloge H à une frequence F est applique à un détec-teur de transitions l. Le detecteur 1, de type connu, delivre en reponse à chaque transition du message P une impulsion très brève T, dite impulsion de transition. Les impulsions T sont par exemple nega-tives.
Une horloge locale 2, comportant un oscillateur comman-dable en tension 21 suivi d'un diviseur de frequence par deux 22, est inclue dans une boucle a verrouillage de phase 3 commandee par un signal S élabore à partir des impulsions de transition T
et sur le mode de generation duquel nous allons revenir. L'hor-loge 2, delivre un signal Hr, de facteur de forme l/2, et qui, lorsque la boucle est verrouillée, a la frequence F du signal d'horloge H et presente une avance d'un quart de periode sur ce signal.
En vue de l'elaboration du signal S, le signal d'horlo-ge Hr qui est donc forme de creneaux alternativement haut et bas, chacun de duree 2 F~ est applique sur une première entree d'une porte NI 4 qui reçoit sur une seconde entree les impulsions de transition T. La porte 4 laisse passer, en les inversant, les impulsions de transition qui se produisent pendant les créneaux bas du signal Hr et bloque celles qui se produisent pendant les creneaux hauts de ce signal. Le signal Hr etant en avance d'un quart de periode sur le signal H, la porte 4 inverse donc les impulsions T qui correspondent aux transitions de milieu de mo-ment binaire et bloque celles qui correspondent aux transitions de debut de moment binaire. Les impulsions très brèves, soient Tl, que delivre la porte 4 attaquent un circuit monostable 5 qui a pour rôle d'élargir ces impulsions T' à la duree 2 F. Le cir-cuit 5 delivre ainsi une suite d'impulsions positives, soient I, de duree 2 F et prenant respectivement naissance lors des tran-sitions du message P qui se produisent pendant les creneaux bas du signal Hr, c'est-à-dire donc lors des transitions de milieu de moment binaire du message P. La suite des impulsions I cons-titue le signal S qui commande la boucle 3.
La boucle de verrouillage 3 comporte, outre l'horloge locale 2, une porte OU EXCLUSIF 6 qui recoit sur une premiere entree le signal S et sur une seconde entree le signal Hr pour effectuer une modulation de phase du signal Hr par le signal S.
Le signal module, delivre par la porte 6, soit C, est filtre dans un filtre passe-bas 7 avant d'être applique en commande de l'oscillateur 21. Celui-ci delivre en reponse un signal à la frequence 2.F, qui forme, après division par deux de sa frequence et mise en forme dans le diviseur 22, le signal Hr. On revien-dra plus loin, en se referant à la figure 3, sur le mode de fonctionnement de cette boucle.
Le dispositif de decodage represente comporte encore une bascule 8, de type D, recevant sur son entr~e D le signal S
et sur son entree horloge h le signal Hr. La bascule 8 delivre un signal Br qui, ainsi qu'on va le voir, reproduit les informa-tions binaires B.
Si l'on se reporte a la definition du code, on voit que, dans le message P, une information binaire 1 est représentée par une transition au milieu du moment binaire tandis qu'une infor-mation binaire 0 est representee soit par une abscnce de transi-tion dans le moment binaire soit par une transition au début du moment binaire. Il suffit donc, pour decoder le message P, de detecter s'il comporte ou non une transition aux environs du milieu de chaque moment binaire. D'après la description prece-dente, cette detection s'effectue dans la porte 4 et la presence ~7~7~fl~
d'une telle transition dans un moment binaire se caractérise par la présence dans le signal S d'une impulsion I qui s'etend sur la seconde moitite du moment binaire. Le signal d'horloge Hr etant en avance d'un quart de periode sur le signal d'horloge H
~qui definit les moments binaires), chaque impulsion I s'etend ainsi entre le dernier quart d'une periode du signal Hr et le premier quart de la periode suivante. Par suite, l'echantillon-nage du signal S au debut de chaque periode du signal Hr permet donc bien de restituer les informations binaires B. Cet echantil-lonnage s'effectuant au moyen d'une bascule, les informationssont restituees en code "Non Retour à Zero", en outre, etant donne l'avance d'un quart de periode du signal Hr sur le signal H, elles sont restituees avec un retard de trois quarts de pe-riode.
La figure 2 illustre le fonctionnement du dispositif selon la figure 1. On a represente en a) un exemble particulier de message P à decoder et on a repere au-dessus les differents moments binaires avec les informations binaires B correspondantes.
On a representé en b) les impulsions de transition T que delivre en réponse le détecteur 1 et en c) le signal d'horloge Hr.
En d) et e) apparaissent respectivement les impulsions T' et le signal S. Le message decode Br est represente en f).
On suppose bien entendu qu'on a fait preceder le mes-sage d'un preambule pour permettre à la boucle de se verrouiller.
On a represente le message P sur seize moments binaires et celui-ci comporte une transition en milieu de moment pour les quatre premiers moments representes ainsi que pour le sixième, le huitième, le neuvieme, le douzième et le seiziemc, les infor-mations binaires correspondantes etant des 1. Chacune de ces neuf transitions de milieu de moment donne naissance à une im-pulsion de transition T qui tombe au milieu d'un creneau bas du signal Hr. La porte 4 laisse donc passer, en l'inversant, chacune 1~7~i70~ `

de ces neuf impulsions et le signal S comporte une impulsion I
pendant la seconde moitite de chacun de ces neuf moments.
L'echantillonnage du signal S par les neuf fronts montants du signal Hr situes aux trois quarts de ces neuf moments, respec-tivement, fournit ainsi à chaque fois un etat "1" pour le si-gnal sr.
Pendant les cinquième, septième, dixième et treizième moments binaires representes, le message P ne comporte pas de transition (bit 0 precede d'un bit 1). Il n'apparaît donc au-cune impulsion T et par suite aucune impulsion I dans chacun deces quatre moments; l'echantillonnage du signal S aux trois quarts de chacun d'entre eux fournit donc à chaque ~ois un etat "0" pour le signal Br.
Les onzième, ~uatorzième et seizième moments binaires du message represente illustrent chacun le cas d'une transition en debut de moment (bit 0 non precede d'un bit 1). Les impul-sions T que delivre le detecteur 1 en reponse a ces trois tran-sitions de debut de moment se produisent chacune pendant un cre-neau haut du signal Hr et sont donc bloquees par la porte 4.
Par suite le signal S est exempt d'impulsion I pendant chacun de ces trois moments et la bascule 8 delivre pour chacun de ces moments et decalee de trois quarts de periode, une information binaire 0.
Dans la figure 3, on a reproduit en a) et b) les gra-phiques c) et e) respectivement, de la figure 2 et on a repre-sente en c) le signal C qui commande, apres filtrage dans le filtre passe-bas 7, l'oscillateur 21.
Il est facile de voir d'apres la figure 3 que, lorsque les creneaux du signal Hr (qui sont, dans la realisation parti-culiere que l'on decrit, les creneaux bas) sont centres sur ledebut des impulsions I du signal S, les creneuax tels que r et s du signal C ont même largeur et le signal C a une composante ~7t;7~

continue qui est constante quelque soit le contennu du message.
Cette composante continue constante, appliquee en commande de l'oscillateur 21, permet de maintenir l'equilibre.
Si, par contre, la frequence du signal Hr est un peu trop rapide, le debut des impulsions I se produit plus tard; les creneaux bas du signal C tels que r deviennent plus larges au detriment des creneaux hauts tels que s qui deviennent plus etroits; la tension appliquee en commande de l'oscillateur 21 diminue, ce qui retablit l'equilibre.
De façon analogue on peut voir que, si la frequence Hr est un peu trop faible, cela a pour effet d'augmenter la tension appliquee en commande de l'oscillateur 21, ce qui retablit l'e-quilibre.
On notera ici qu'il existe en theorie deux positions d'équilibre pour la boucle 3, l'une correspondant a un accrochage sur les transitions de milieu de moment binaire du message P, et l'autre à un accrochage sur les transitions de debut de moment binaire de ce message; dans le premier cas le signal Br reproduit effectivement les informations binaires B, dans le second cas par contre le signal Br est errone.
En pratique, cependant, les cas de faux accrochages sont rares car pour des informations binaires s de type aleatoire, ce qui est le cas en general, le message P comporte deux fois plus de transitions en milieu de moment binaire qu'en debut de moment binaire. Si toutefois on veut exclure tout risque de faux ac-crochage il suffit d'envoyer au debut du message un preambule correspondant par exemple à une suite de bits 1 ou bien encore - a une suite de couples 1-0-, et ne comportant donc que dcs transitions en milieu de moment binaire (dans le premier cas, tous les moments binaires, dans le second, tous les deux moments binaires), ce qui forcera la boucle a s'accrocher sur celles-ci.

On a decrit un exemple particulier de realisation d'un ~7670~

dispositif de decodage selon l'invention mais il est bien evident que l'on peut y apporter des modif:ications et/ou remplacer cer-tains moyens par d'autres techniquement equivalents. Notamment, on pourrait inverser les rôles des creneaux haut et bas du signal Hr en selectionnant les impulsions de transition qui se produi-sent sur les creneuax hauts de ce signal et en echantillonnant le siqnal S par lès fronts descendants du signal Hr. En outre, l'invention n'est evidemment pas limitee au type particulier de code dit de Miller que l'on a pris comme exemple pour la descrip-tion en regard des figures; elle s'applique à tout type de codedit de Miller tel que defini dans le preambule.

Claims (3)

Les réalisations de l'invention, au sujet desquelles un droit exclusif de propriété ou de privilège est revendiqué, sont définies comme il suit:
1. Dispositif de décodage d'un message résultant du codage, selon le code dit de Miller, d'informations binaires ca-dencées à une fréquence F, comportant un détecteur de transi-tions pour détecter les transitions du message et une horloge locale munie d'un oscillateur commandable en tension et asservie en phase sous une commande fonction des transitions détectées, ladite horloge locale délivrant un signal d'horloge Hr à la ca-dence F et formé de créneaux alternativement d'un premier et d'un second niveau, chacun de durée caractérisé en ce qu'il comporte un premier moyen relié audit détecteur et recevant le-dit signal Hr pour délivrer une impulsion I de durée à la suite de chaque transition qui se produit dans le message alors que le signal Hr est à un niveau donné parmi lesdits deux ni-veaux, et un second moyen pour moduler en phase ledit signal Hr par le signal, S, formé par la suite des impulsions I, et en ce que l'oscillateur commandable de l'horloge locale est commandé
par le signal modulé délivré par ledit second moyen et filtré
par un filtre passe-bas, de façon que les créneaux dudit niveau donné du signal Hr soient centrés sur les transitions du messa-ge ayant donné naissance aux impulsions I, les informations bi-naires d'origine étant restituées à partir d'un échantillonnage du signal S sous la commande des fronts du signal Hr allant du-dit niveau donné vers l'autre niveau.
2, Dispositif de décodage selon la revendication 1, caractérisé en ce que, ledit détecteur de transitions délivrant une brève impulsion, dite de transition, en réponse à chaque transition du message, ledit premier moyen comporte une porte logique pour sélectionner parmi les impulsions de transition celles qui se produisent pendant que le signal Hr est audit niveau donne, et un circuit monostable qui élargit à la durée les impulsions de transition ainsi sélectionnées.
3. Dispositif de décodage selon l'une des revendica-tions 1 et 2, caractérisé en ce que ledit second moyen comporte un circuit logique OU EXCLUSIF.
CA284,015A 1976-08-04 1977-08-03 Dispositif de decodage d'un message en code dit de miller Expired CA1076704A (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR7623808A FR2361019A1 (fr) 1976-08-04 1976-08-04 Dispositif de decodage d'un message en code dit de miller

Publications (1)

Publication Number Publication Date
CA1076704A true CA1076704A (fr) 1980-04-29

Family

ID=9176552

Family Applications (1)

Application Number Title Priority Date Filing Date
CA284,015A Expired CA1076704A (fr) 1976-08-04 1977-08-03 Dispositif de decodage d'un message en code dit de miller

Country Status (11)

Country Link
US (1) US4112383A (fr)
BE (1) BE857088A (fr)
CA (1) CA1076704A (fr)
DE (1) DE2734421A1 (fr)
DK (1) DK348477A (fr)
FR (1) FR2361019A1 (fr)
GB (1) GB1532755A (fr)
IE (1) IE45458B1 (fr)
IT (1) IT1085603B (fr)
LU (1) LU77907A1 (fr)
NL (1) NL7708618A (fr)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4330863A (en) * 1978-07-07 1982-05-18 Wright Simon C M Demodulator arrangement
IT1109999B (it) * 1978-09-19 1985-12-23 Sits Soc It Telecom Siemens Circuito rivelatore della fase di impulsi di campionamento,di particolare applicazione nella stazione ricevente di un sistema per la trasmissione di dati
SE414104B (sv) * 1978-10-13 1980-07-07 Ellemtel Utvecklings Ab Digital faslast slinga
US4344039A (en) * 1979-03-13 1982-08-10 Sanyo Electric Co., Ltd. Demodulating circuit for self-clocking-information
US4377006A (en) * 1979-07-12 1983-03-15 Zenith Radio Corporation IR Remote control system
US4358740A (en) * 1980-04-08 1982-11-09 Rca Corporation Voltage control oscillator having frequency control circuit with improved memory
US4361895A (en) * 1980-07-28 1982-11-30 Ontel Corporation Manchester decoder
IT1129171B (it) * 1980-09-11 1986-06-04 Cselt Centro Studi Lab Telecom Procedimento e dispositivo per la sincronizzazione del terminale ricevente di un sistema di comunicazione a ping pong
US4412299A (en) * 1981-02-02 1983-10-25 Teltone Corporation Phase jitter detector
US4389622A (en) * 1981-09-28 1983-06-21 Honeywell Inc. System for preventing transient induced errors in phase locked loop
US4965825A (en) 1981-11-03 1990-10-23 The Personalized Mass Media Corporation Signal processing apparatus and methods
US7831204B1 (en) 1981-11-03 2010-11-09 Personalized Media Communications, Llc Signal processing apparatus and methods
USRE47642E1 (en) 1981-11-03 2019-10-08 Personalized Media Communications LLC Signal processing apparatus and methods
US4456884A (en) * 1981-11-16 1984-06-26 Sri International Phase-lock loop and Miller decoder employing the same
US4638359A (en) * 1983-05-19 1987-01-20 Westinghouse Electric Corp. Remote control switching of television sources
US4546486A (en) * 1983-08-29 1985-10-08 General Electric Company Clock recovery arrangement
CA1241120A (fr) * 1985-10-01 1988-08-23 Sami A. Aly Recepteur de signaux bipolaires alternants
US4750193A (en) * 1987-04-20 1988-06-07 International Business Machines Corporation Phase-locked data detector
US5045816A (en) * 1990-03-20 1991-09-03 Scientific-Atlanta, Inc. Binary phase shift key modulator with programmable level control
US5052026A (en) * 1989-02-07 1991-09-24 Harris Corporation Bit synchronizer for short duration burst communications
US5465268A (en) * 1994-01-14 1995-11-07 The Grass Valley Group, Inc. Digital decoding of biphase-mark encoded serial digital signals
US7738448B2 (en) * 2005-12-29 2010-06-15 Telefonaktiebolaget Lm Ericsson (Publ) Method for generating and sending signaling messages
CN109818713B (zh) * 2019-01-24 2021-07-20 浙江大华技术股份有限公司 副载波调制的米勒码解码方法、装置和设备及存储介质

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3537082A (en) * 1968-04-19 1970-10-27 Rca Corp Decoder for self-clocking digital magnetic recording
US3982195A (en) * 1975-05-29 1976-09-21 Teletype Corporation Method and apparatus for decoding diphase signals

Also Published As

Publication number Publication date
DK348477A (da) 1978-02-05
IE45458L (en) 1978-02-04
BE857088A (fr) 1978-01-25
GB1532755A (en) 1978-11-22
IT1085603B (it) 1985-05-28
US4112383A (en) 1978-09-05
FR2361019B1 (fr) 1982-01-22
LU77907A1 (fr) 1978-02-13
DE2734421A1 (de) 1978-02-09
IE45458B1 (en) 1982-08-25
NL7708618A (nl) 1978-02-07
FR2361019A1 (fr) 1978-03-03

Similar Documents

Publication Publication Date Title
CA1076704A (fr) Dispositif de decodage d'un message en code dit de miller
FR2682841A1 (fr) Procede de detection de faux accrochages d'un signal de reference sur un signal initialement module en modulation numerique plurivalente decalee, procede de demodulation numerique coherente l'utilisant.
EP0500473B1 (fr) Comparateur de phase/fréquence pour circuit de récupération de rythme
FR2464603A1 (fr) Recepteur de radiocommunication en modulation par deplacement de frequence
FR2533095A1 (fr) Procede et dispositif de demodulation d'une onde porteuse modulee en phase par une onde sous-porteuse qui est modulee en deplacement de phase par des signaux en bande de base
EP0260632A1 (fr) Dispositif de recalage d'un ou plusieurs trains de données binaires de débits identiques ou sous multiples sur un signal de référence d'horloge synchrone
EP0580234B1 (fr) Convertisseur parallèle-série
EP1049285B1 (fr) Dispositif d'asservissement de fréquence
FR2937203A1 (fr) Dispositif de reconstitution de l'horloge d'un signal nrz et systeme de transmissoin associe.
FR2736488A1 (fr) Detecteur de verrouillage d'un demodulateur psk ou qam
FR2787651A1 (fr) Detecteur numerique de frequence de phase
CA1092241A (fr) Codage par transitions d'informations binaires
EP0015014A1 (fr) Dispositif de resynchronisation rapide d'une horloge
EP0932283A1 (fr) Dispositif de démodulation d'un signal binaire modulé en phase par impulsions codées
FR2615677A1 (fr) Circuit de boucle de verrouillage de phase numerique
EP0333044B1 (fr) Dispositif de synchronisation en modulation de phase a quatre etats decalée
FR2567698A1 (fr) Procede et montage pour detecter la difference de phase/frequence entre deux signaux d'entree numeriques et application
EP0302562A1 (fr) Synthétiseur de fréquences présentant un dispositif indicateur d'accord
FR2696605A1 (fr) Modulateur de signaux binaires par déplacement de fréquence.
EP0031762A2 (fr) Modulateur-démodulateur pour transmission en double modulation d'amplitude à quatre niveaux sur porteuses en quadrature
FR2598869A1 (fr) Detecteur de phase et de frequence, et son utilisation dans une boucle a verrouillage de phase
EP0244316B1 (fr) Dispositif de décodage pour code CMI
EP0237408B1 (fr) Procédé et dispositif de récupération d'horloge asynchrone pour système de transmission numérique
EP0588701A1 (fr) Procédé et dispositifs pour la transmission simultanée de deux signaux binaires hétérochrones par un même support
US20230136596A1 (en) Clock recovery circuit, corresponding device and method

Legal Events

Date Code Title Description
MKEX Expiry