WO2016170444A1 - 半導体装置、又はそのシステム - Google Patents

半導体装置、又はそのシステム Download PDF

Info

Publication number
WO2016170444A1
WO2016170444A1 PCT/IB2016/052034 IB2016052034W WO2016170444A1 WO 2016170444 A1 WO2016170444 A1 WO 2016170444A1 IB 2016052034 W IB2016052034 W IB 2016052034W WO 2016170444 A1 WO2016170444 A1 WO 2016170444A1
Authority
WO
WIPO (PCT)
Prior art keywords
function
control circuit
circuit
digital data
transistor
Prior art date
Application number
PCT/IB2016/052034
Other languages
English (en)
French (fr)
Inventor
横井智和
坂倉真之
Original Assignee
株式会社半導体エネルギー研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社半導体エネルギー研究所 filed Critical 株式会社半導体エネルギー研究所
Priority to JP2017513383A priority Critical patent/JP6714582B2/ja
Priority to US15/567,091 priority patent/US10679017B2/en
Publication of WO2016170444A1 publication Critical patent/WO2016170444A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/30Authentication, i.e. establishing the identity or authorisation of security principals
    • G06F21/31User authentication
    • G06F21/32User authentication using biometric data, e.g. fingerprints, iris scans or voiceprints
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/01Details
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B42BOOKBINDING; ALBUMS; FILES; SPECIAL PRINTED MATTER
    • B42DBOOKS; BOOK COVERS; LOOSE LEAVES; PRINTED MATTER CHARACTERISED BY IDENTIFICATION OR SECURITY FEATURES; PRINTED MATTER OF SPECIAL FORMAT OR STYLE NOT OTHERWISE PROVIDED FOR; DEVICES FOR USE THEREWITH AND NOT OTHERWISE PROVIDED FOR; MOVABLE-STRIP WRITING OR READING APPARATUS
    • B42D25/00Information-bearing cards or sheet-like structures characterised by identification or security features; Manufacture thereof
    • B42D25/20Information-bearing cards or sheet-like structures characterised by identification or security features; Manufacture thereof characterised by a particular use or purpose
    • B42D25/29Securities; Bank notes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B42BOOKBINDING; ALBUMS; FILES; SPECIAL PRINTED MATTER
    • B42DBOOKS; BOOK COVERS; LOOSE LEAVES; PRINTED MATTER CHARACTERISED BY IDENTIFICATION OR SECURITY FEATURES; PRINTED MATTER OF SPECIAL FORMAT OR STYLE NOT OTHERWISE PROVIDED FOR; DEVICES FOR USE THEREWITH AND NOT OTHERWISE PROVIDED FOR; MOVABLE-STRIP WRITING OR READING APPARATUS
    • B42D25/00Information-bearing cards or sheet-like structures characterised by identification or security features; Manufacture thereof
    • B42D25/30Identification or security features, e.g. for preventing forgery
    • B42D25/305Associated digital information
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B42BOOKBINDING; ALBUMS; FILES; SPECIAL PRINTED MATTER
    • B42DBOOKS; BOOK COVERS; LOOSE LEAVES; PRINTED MATTER CHARACTERISED BY IDENTIFICATION OR SECURITY FEATURES; PRINTED MATTER OF SPECIAL FORMAT OR STYLE NOT OTHERWISE PROVIDED FOR; DEVICES FOR USE THEREWITH AND NOT OTHERWISE PROVIDED FOR; MOVABLE-STRIP WRITING OR READING APPARATUS
    • B42D25/00Information-bearing cards or sheet-like structures characterised by identification or security features; Manufacture thereof
    • B42D25/30Identification or security features, e.g. for preventing forgery
    • B42D25/313Fingerprints
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • G06F21/72Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/0701Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips at least one of the integrated circuit chips comprising an arrangement for power management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/0723Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising an arrangement for non-contact communication, e.g. wireless communication circuits on transponder cards, non-contact smart cards or RFIDs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/073Special arrangements for circuits, e.g. for protecting identification code in memory
    • G06K19/07309Means for preventing undesired reading or writing from or onto record carriers
    • G06K19/07345Means for preventing undesired reading or writing from or onto record carriers by activating or deactivating at least a part of the circuit on the record carrier, e.g. ON/OFF switches
    • G06K19/07354Means for preventing undesired reading or writing from or onto record carriers by activating or deactivating at least a part of the circuit on the record carrier, e.g. ON/OFF switches by biometrically sensitive means, e.g. fingerprint sensitive
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V40/00Recognition of biometric, human-related or animal-related patterns in image or video data
    • G06V40/10Human or animal bodies, e.g. vehicle occupants or pedestrians; Body parts, e.g. hands
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V40/00Recognition of biometric, human-related or animal-related patterns in image or video data
    • G06V40/10Human or animal bodies, e.g. vehicle occupants or pedestrians; Body parts, e.g. hands
    • G06V40/12Fingerprints or palmprints
    • G06V40/1365Matching; Classification
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V40/00Recognition of biometric, human-related or animal-related patterns in image or video data
    • G06V40/50Maintenance of biometric data or enrolment thereof
    • G06V40/55Performing matching on a personal external card, e.g. to avoid submitting reference information
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8258Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using a combination of technologies covered by H01L21/8206, H01L21/8213, H01L21/822, H01L21/8252, H01L21/8254 or H01L21/8256
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate

Definitions

  • One embodiment of the present invention relates to a semiconductor device or a system thereof.
  • one embodiment of the present invention is not limited to the above technical field.
  • the technical field of the invention disclosed in this specification and the like relates to an object, a method, or a manufacturing method.
  • one embodiment of the present invention relates to a process, a machine, a manufacture, or a composition (composition of matter). Therefore, the technical field of one embodiment of the present invention disclosed in this specification more specifically includes a semiconductor device, a display device, a liquid crystal display device, a light-emitting device, a power storage device, an imaging device, a memory device, a processor, an electronic device, These driving methods, their manufacturing methods, their inspection methods, or their systems can be mentioned as examples.
  • semiconductor devices such as storage devices and processors have been used in various electronic devices such as personal computers, tablet terminals, and smartphones.
  • the semiconductor devices have been improved in various aspects such as low power consumption and miniaturization. It is being advanced.
  • an oxide semiconductor for a semiconductor layer of a transistor used in a semiconductor device (hereinafter sometimes referred to as an active layer, a channel layer, or a channel formation region).
  • an oxide semiconductor for a semiconductor layer of a transistor used in a semiconductor device (hereinafter sometimes referred to as an active layer, a channel layer, or a channel formation region).
  • an oxide semiconductor for a semiconductor layer of a transistor used in a semiconductor device (hereinafter sometimes referred to as an active layer, a channel layer, or a channel formation region).
  • an oxide containing indium, gallium, and zinc hereinafter may be referred to as In—Ga—Zn oxide
  • a transistor in which an oxide is provided in a channel formation region is applied to a semiconductor device
  • a memory device, a processor, and the like can be given.
  • the transistor has a feature of extremely small off-state current (hereinafter sometimes referred to as leakage current) flowing between the source and the drain, and by storing the transistor in a memory device, memory can be maintained without supplying power (See Patent Document 2). Further, by using the transistor for the processor, high-speed backup and high-speed restoration can be realized, and the power consumption of the processor can be reduced (see Non-Patent Document 1).
  • IC cards that is, electronic devices that incorporate a semiconductor device or IC (Integrated Circuit) in the card
  • Specific examples of cards equipped with ICs include credit cards, electronic money-compatible cards, identification cards such as licenses, facility passage permits, and company employee ID cards.
  • an IC is also incorporated in the passport. Therefore, in this specification, the passport may be described as one form of the card.
  • Unauthorized use means impersonating the other person, for example, when making a fraudulent payment using another person's credit card or electronic money compatible card, or using another person's pass permit.
  • the person enters a residence or facility, or the person impersonates the other person using the passport of the other person and enters the country illegally.
  • the authentication system described above when the authentication system described above is introduced into the card, it is necessary to mount a fingerprint authentication sensor, a storage device, a CPU for operating the authentication system, and the like on the card. That is, the number of semiconductor devices built in the card increases, and the circuit area increases. As the number of semiconductor devices and circuits increases, the power consumption inside the card may increase as a result.
  • a storage device in the IC card as a means for storing the ID.
  • a volatile memory such as SRAM (Static Random Access Memory)
  • ReRAM Resistance Random Access Memory
  • the power consumption during the write operation and the read operation becomes large in the conventional nonvolatile memory
  • a non-contact type IC card a primary battery, a battery, etc. (hereinafter may be collectively referred to as a battery)
  • a battery a contact type IC card, it is necessary to supply power from the outside.
  • the expiration date of the IC card is approximately 3 to 10 years after issuance, the IC card needs to have a storage device that does not cause deterioration of stored information until at least the expiration date of the IC card.
  • the use of the above authentication system is not limited to the form of a card (including a passport).
  • a card including a passport
  • recent mobile phones and smartphones also have an electronic money function, a credit function, and the like, and it is necessary to take measures against such unauthorized use.
  • An object of one embodiment of the present invention is to provide a novel semiconductor device. Another object of one embodiment of the present invention is to provide an electronic device including a novel semiconductor device. Another object of one embodiment of the present invention is to provide a novel storage device, a novel IC card, a novel system, or the like.
  • problems of one embodiment of the present invention are not limited to the problems listed above.
  • the problems listed above do not disturb the existence of other problems.
  • Other issues are issues not mentioned in this section, which are described in the following description. Problems not mentioned in this item can be derived from descriptions of the specification or drawings by those skilled in the art, and can be appropriately extracted from these descriptions.
  • one embodiment of the present invention solves at least one of the above-described description and other problems. Note that according to one embodiment of the present invention, it is not necessary to solve all of the problems described above and at least one of the other problems.
  • One embodiment of the present invention is a semiconductor device including a transmission / reception circuit, a control circuit, an analog-digital conversion circuit, a memory device, and a fingerprint sensor.
  • the transmission / reception circuit includes an antenna
  • the control circuit includes:
  • the memory device includes a second transistor
  • the analog-digital conversion circuit includes a third transistor, and at least one of the first to third transistors is connected to one of the source and the drain.
  • the storage device includes an oxide semiconductor in a channel formation region, and the storage device stores first digital data that is fingerprint data for verification and second digital data that is confidential data, and a transmission / reception circuit Is electrically connected to the control circuit, the control circuit is electrically connected to the fingerprint sensor, the analog-digital conversion circuit, and the storage device, and the fingerprint sensor is The transmission / reception circuit is electrically connected to the digital conversion circuit, and the transmission / reception circuit has a function of generating a first electric signal to be input to the control circuit from an input AC signal generated by the antenna.
  • the control circuit has a command to drive, and after the first electrical signal is decoded, the control circuit sends a second electrical signal containing a read operation command to the storage device and sends a third electrical signal containing the drive command to the fingerprint sensor
  • the storage device has a function of reading the first digital data by receiving the second electric signal and sending the first digital data to the control circuit, and the fingerprint sensor receives the third electric signal to obtain an analog of the fingerprint. It has a function to acquire data and input it to the analog-digital conversion circuit.
  • the analog-digital conversion circuit converts the analog data of the fingerprint into third digital data and sends it to the storage device and the control circuit.
  • the storage device has a function of storing the third digital data
  • the control circuit has a function of comparing the first digital data and the third digital data
  • the control circuit has the first digital data
  • the third digital data have a function of sending a fourth electric signal including a read operation command to the storage device, and the storage device receives the fourth electric signal to read the second digital data.
  • One embodiment of the present invention is a semiconductor device including an input / output terminal, a control circuit, an analog-digital conversion circuit, a memory device, and a fingerprint sensor, the control circuit including a first transistor,
  • the device includes a second transistor, the analog-digital conversion circuit includes a third transistor, and at least one of the first to third transistors includes a holding node in one of a source and a drain, and a channel formation region.
  • the storage device stores first digital data that is fingerprint data for verification and second digital data that is confidential data, and an input / output terminal electrically connected to the control circuit
  • the control circuit is electrically connected to the fingerprint sensor, the analog-digital conversion circuit, and the storage device, and the fingerprint sensor is electrically connected to the analog-digital conversion circuit.
  • the input / output terminal has a function of supplying a first electric signal to be input to the control circuit to the inside of the semiconductor device.
  • the first electric signal has a command for driving the control circuit.
  • the storage device has a function of sending a second electrical signal containing a read operation command to the storage device and sending a third electrical signal containing a drive command to the fingerprint sensor.
  • the fingerprint sensor receives the third electrical signal to acquire the analog data of the fingerprint and input it to the analog-to-digital conversion circuit.
  • the analog-to-digital conversion circuit has a function of converting the analog data of the fingerprint into third digital data and sending it to the storage device and the control circuit.
  • the storage device stores the third digital data.
  • the control circuit has a function of comparing the first digital data and the third digital data, and the control circuit reads a read operation command to the storage device when the first digital data and the third digital data match.
  • the storage device has a function of reading the second digital data by receiving the fourth electrical signal and sending it to the control circuit, and the control circuit has an input / output terminal.
  • a semiconductor device having a function of transmitting the second digital data to the outside via
  • One embodiment of the present invention is the semiconductor device further including an input / output terminal in (1), in which the input / output terminal is electrically connected to the control circuit, and the input / output terminal is externally connected to the semiconductor device.
  • the fifth electric signal has a function of inputting the fifth electric signal to the control circuit, and the fifth electric signal has an instruction to drive the control circuit, and the control circuit instructs the memory device to perform a read operation after decoding the fifth electric signal.
  • the control circuit has a function of transmitting a second electrical signal including a drive signal and a third electrical signal including a drive command to the fingerprint sensor.
  • the control circuit receives the second digital data, and thereby receives the second electrical signal via the input / output terminal.
  • a semiconductor device having a function of transmitting digital data to the outside.
  • One embodiment of the present invention is the semiconductor device further including a display portion, an operation key, and a housing in (3), wherein the display portion is electrically connected to the control circuit, and the operation key is The semiconductor device is electrically connected to a control circuit.
  • One embodiment of the present invention is the semiconductor device according to (4), in which the display portion has a touch sensor function.
  • One embodiment of the present invention is the semiconductor device according to (4) or (5), wherein the housing includes a structure that can be attached to a surface of a living organism or an inanimate surface.
  • One embodiment of the present invention is the semiconductor device according to any one of the above (1) to (6), which includes a capacitor, and the capacitor has a function of holding a voltage of at least one holding node. is there.
  • the storage device includes a first storage area and a second storage area, and the first storage area includes a data write operation and The second storage area is an area where only the data read operation can be performed, and the storage device has a function of storing the third digital data in the first storage area and the first storage area.
  • a semiconductor device having a function of holding digital data and second digital data.
  • One embodiment of the present invention is a system including a semiconductor device, a first external device, and a second external device, and the semiconductor device includes a transmission / reception circuit, a control circuit, and a storage device,
  • the transmission / reception circuit includes a first antenna
  • the first external device includes a second antenna
  • the second external device includes a biosensor
  • the control circuit includes a first transistor
  • the storage device And at least one of the first transistor and the second transistor includes a holding node in one of a source and a drain, and an oxide semiconductor in a channel formation region.
  • the first digital data that is biometric data and the second digital data that is confidential data are stored
  • the transmission / reception circuit is electrically connected to the control circuit
  • the control circuit is electrically connected to the storage device.
  • the transmission / reception circuit is electrically connected to the second external device and has a function of generating a first electric signal input to the control circuit from an input AC signal generated by the first antenna. , Having a command to drive the control circuit, the control circuit sends a second electrical signal including a read operation command to the storage device after decoding the first electrical signal, and drives the transmission / reception circuit to the second external device.
  • the storage device has a function of sending a third electric signal including an instruction, and the storage device has a function of reading the first digital data by receiving the second electric signal and sending the first digital data to the control circuit.
  • the second external device has a third electric
  • the first external device has a function of starting the biosensor and acquiring third digital data that is biometric data and a function of transmitting the third digital data to the first external device.
  • the second antenna has a function of transmitting the third digital data from the first antenna, and the transmission / reception circuit has a function of demodulating the third digital data received by the first antenna and sending the demodulated data to the control circuit.
  • the circuit has a function of sending the third digital data to the storage device and storing the third digital data in the storage device, and the control circuit has a function of comparing the first digital data and the third digital data, and the control The circuit has a function of sending a fourth electrical signal including a read operation command to the storage device when the first digital data and the third digital data match, and the storage device receives the fourth electrical signal.
  • the second digital data is read and sent to the control circuit, the control circuit has the function of sending the second digital data to the transmission / reception circuit, and the transmission / reception circuit modulates the second digital data, A system having a function of transmitting modulated second digital data from an antenna to a second antenna.
  • One embodiment of the present invention is a system including a semiconductor device, a first external device, and a second external device, and the semiconductor device includes an input / output terminal, a control circuit, and a memory device.
  • the first external device has a connection port
  • the second external device has a biosensor
  • the control circuit has a first transistor
  • the storage device has a second transistor
  • at least one of the second transistors includes a holding node in one of a source and a drain and an oxide semiconductor in a channel formation region
  • the storage device includes first digital data which is biometric data for verification, Second digital data, which is confidential data, is stored
  • the input / output terminal is electrically connected to the control circuit
  • the control circuit is electrically connected to the storage device
  • the first external device is the second external data Electrically connected to the equipment and semiconducting
  • the first electric signal has an instruction to drive the control circuit, and the control circuit sends a read operation instruction to the storage device after decoding the first electric signal.
  • the storage device transmits the second electric signal.
  • the first digital data is read and sent to the control circuit
  • the first external device has the function of transmitting the third electrical signal to the second external device
  • the second external device is By receiving the third electrical signal, the biological sensor is activated and the biological data It has a function of acquiring certain third digital data and a function of transmitting the third digital data to the first external device, and the first external device sends the third digital data to the control circuit via the input / output terminal.
  • the control circuit has a function of sending the third digital data to the storage device and storing the third digital data in the storage device.
  • the control circuit compares the first digital data with the third digital data.
  • the control circuit has a function of sending a fourth electric signal including a read operation command to the storage device when the first digital data and the third digital data coincide with each other.
  • the second digital data is read and sent to the control circuit, and the control circuit has the function of sending the second digital data to the first external device via the input / output terminal. It is a system characterized by.
  • One embodiment of the present invention is the system according to (9) or (10), wherein the first external device and the second external device are one device housed in the same housing. is there.
  • One aspect of the present invention is the device according to (9), wherein the first external device and the second external device are one device housed in the same first housing, and the semiconductor device further includes a display portion, A system having an operation key and a second housing.
  • One embodiment of the present invention is the system according to (12), in which the semiconductor device has a touch sensor function in the display portion.
  • One aspect of the present invention is the system according to (12) or (13), wherein the second housing includes a structure that can be attached to a biological surface or an inanimate surface.
  • the biometric data includes a fingerprint, a palm line, a bill, a finger, a palm, or a vein on a wrist, It is a system characterized in that it is data relating to at least one of voiceprint, iris, face shape, and gene.
  • One embodiment of the present invention is the semiconductor device according to any one of (9), (10), (12), and (13), in which the semiconductor device includes a capacitor, and the capacitor includes at least one holding element.
  • the semiconductor device includes a capacitor, and the capacitor includes at least one holding element.
  • One embodiment of the present invention is the storage device according to any one of (9), (10), (12), and (13), including a first storage area and a second storage area.
  • the first storage area is an area where data write and read operations can be performed
  • the second storage area is an area where only data read operations can be performed
  • the storage device stores third digital data in the first storage area.
  • the system has a function of storing, and a function of holding the first digital data and the second digital data in the second storage area.
  • a novel semiconductor device can be provided.
  • an electronic device including a novel semiconductor device can be provided.
  • a novel storage device, a novel IC card, a novel system, or the like can be provided.
  • an IC card or an electronic device on which a semiconductor device for performing an authentication system is mounted can be provided.
  • a semiconductor device that achieves low power consumption, a card including the semiconductor device, and an electronic device including the semiconductor device can be provided.
  • a semiconductor device that can hold data for a long period, an IC card including the semiconductor device, and an electronic device including the semiconductor device can be provided.
  • the effects of one embodiment of the present invention are not limited to the effects listed above.
  • the effects listed above do not preclude the existence of other effects.
  • the other effects are effects not mentioned in this item described in the following description. Effects not mentioned in this item can be derived from the description of the specification or drawings by those skilled in the art, and can be appropriately extracted from these descriptions.
  • one embodiment of the present invention has at least one of the effects listed above and other effects. Accordingly, one embodiment of the present invention may not have the above-described effects depending on circumstances.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device.
  • 2A and 2B illustrate a semiconductor device and an operation example thereof.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device.
  • 2A and 2B are a cross-sectional view illustrating a semiconductor device and an operation example thereof.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device.
  • 10A and 10B are a cross-sectional view illustrating an operation example of a semiconductor device.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device. 2A and 2B illustrate a semiconductor device and an operation example thereof. Sectional drawing at the time of operation
  • movement of FIG. 2A and 2B illustrate a semiconductor device and an operation example thereof.
  • FIG. 11 illustrates an example of a semiconductor device.
  • FIG. 11 is a block diagram illustrating an example of a semiconductor device. 2A and 2B illustrate a semiconductor device and an operation example thereof. 2A and 2B illustrate a semiconductor device and an operation example thereof.
  • FIG. 11 is a block diagram illustrating an example of a flip-flop circuit.
  • the circuit diagram which shows an example of a memory cell. 1 is a block diagram illustrating an example of a storage device.
  • the circuit diagram which shows an example of a memory cell The circuit diagram which shows an example of a memory cell.
  • the block diagram which shows an example of a memory cell The block diagram which shows an example of an analog digital conversion circuit.
  • the block diagram which shows an example of an analog digital conversion circuit The block diagram which shows a part of analog-digital conversion circuit.
  • the block diagram which shows a part of analog-digital conversion circuit and the timing chart which shows the operation
  • 4A and 4B are a top view and cross-sectional views illustrating a structural example of a transistor.
  • 10A and 10B are a cross-sectional view and an energy band diagram illustrating a structural example of a transistor. Sectional drawing which shows the path
  • 4A and 4B are a top view and cross-sectional views illustrating a structural example of a transistor.
  • 4A and 4B are a top view and cross-sectional views illustrating a structural example of a transistor.
  • 4A and 4B are a top view and cross-sectional views illustrating a structural example of a transistor.
  • 4A and 4B are a top view and cross-sectional views illustrating a structural example of a transistor.
  • 4A and 4B are a top view and cross-sectional views illustrating a structural example of a transistor.
  • FIG. 10 is a cross-sectional view illustrating a structural example of a transistor.
  • FIG. 10 is a cross-sectional view illustrating a structural example of a transistor.
  • FIGS. 4A to 4C illustrate a structural analysis by XRD of a CAAC-OS and a single crystal oxide semiconductor, and a diagram illustrating a limited-field electron diffraction pattern of the CAAC-OS.
  • FIGS. Sectional TEM image of CAAC-OS, planar TEM image and image analysis image thereof. The figure which shows the electron diffraction pattern of nc-OS, and the cross-sectional TEM image of nc-OS.
  • FIG. 6 shows changes in crystal parts of an In—Ga—Zn oxide due to electron irradiation.
  • 10A and 10B are a flowchart illustrating an example of manufacturing a semiconductor device and a perspective view illustrating an example of a semiconductor device.
  • an oxide semiconductor may be referred to as an OS (Oxide Semiconductor). Therefore, a transistor including an oxide semiconductor in a channel formation region may be referred to as an OS transistor.
  • a memory using an OS transistor may be referred to as an OS memory.
  • a storage device using the memory may be referred to as an OS storage device.
  • An analog-digital conversion circuit using an OS transistor may be referred to as an OS analog-digital conversion circuit.
  • a CPU using an OS transistor may be referred to as an OS-CPU.
  • FIGS. 1 and 2B are block diagrams illustrating an example of a semiconductor device of the disclosed invention.
  • the semiconductor device 100 is a card that performs authentication by non-contact communication.
  • the semiconductor device 100 includes a transmission / reception circuit 115, a power supply circuit 105, a control circuit 106, an analog / digital conversion circuit 107, a fingerprint sensor 108, and a storage device 109.
  • the transmission / reception circuit 115 includes an antenna 101, a rectifier circuit 102, a detection circuit 103, and a modulation circuit 104.
  • the antenna 101 is electrically connected to the rectifier circuit 102, the detection circuit 103, and the modulation circuit 104.
  • the rectifier circuit 102 is electrically connected to the power supply circuit 105.
  • the control circuit 106 is electrically connected to the detection circuit 103, the modulation circuit 104, the analog / digital conversion circuit 107, the fingerprint sensor 108, and the storage device 109.
  • the antenna 101 is for transmitting and receiving radio signals. Specifically, the antenna 101 receives a wireless signal including external data and a driving command for the semiconductor device 100 and converts the wireless signal into an electrical signal, and converts the electrical signal including the data included in the semiconductor device 100 into a wireless signal. A function of converting and transmitting to the outside.
  • the rectifier circuit 102 rectifies an input AC signal generated by receiving a radio signal by the antenna 101, for example, half-wave double voltage rectification, and smoothes the rectified signal by a capacitive element provided in the subsequent stage. This is a circuit for generating an input potential.
  • a limiter circuit may be provided on the input side or the output side of the rectifier circuit 102.
  • the limiter circuit is a circuit for controlling not to input more than a specific amount of power to a subsequent circuit when the amplitude of the input AC signal is large and the internally generated voltage is large.
  • the power supply circuit 105 is a circuit for generating a stable power supply voltage by the potential input from the rectifier circuit 102. Although not shown in FIG. 2A, the power supply circuit 105 is electrically connected to each circuit in order to supply a power supply voltage to each circuit. Further, a reset signal generation circuit may be provided in the power supply circuit 105.
  • the reset signal generation circuit is a circuit for generating a reset signal of a logic circuit (CPU 200 described later) included in the control circuit 106 by using a stable rise of the power supply voltage.
  • the detection circuit 103 is a circuit for demodulating an input AC signal from the antenna 101 by detecting an envelope and generating a demodulated signal.
  • the modulation circuit 104 is a circuit for performing modulation in accordance with data output from the antenna 101 to the outside.
  • the control circuit 106 is a circuit for decoding information included in the demodulated signal from the detection circuit 103 and sending an operation signal to each circuit.
  • a control circuit 106a is illustrated in FIG.
  • the control circuit 106 a includes a CPU 200, a power management unit 201, a sensor controller 202, a memory controller 203, a modulation circuit controller 204, and a bus 205.
  • the CPU 200, power management unit 201, sensor controller 202, memory controller 203, and modulation circuit controller 204 are electrically connected to the bus 205.
  • the bus 205 is electrically connected to the detection circuit 103 via the connection terminal JT1.
  • the sensor controller 202 is electrically connected to the fingerprint sensor 108 and the analog / digital conversion circuit 107 via the connection terminal JT2.
  • the memory controller 203 is electrically connected to the storage device 109 via the connection terminal JT3.
  • the modulation circuit controller 204 is electrically connected to the modulation circuit 104 via the connection terminal JT4.
  • CPU 200 is a device that performs numerical calculations, information processing, device control, and the like. Specifically, it is a device that decodes an electrical signal sent from the detection circuit 103 and sends an operation signal to each circuit based on the decoded content.
  • the OS transistor is preferably applied to the CPU 200 in order to prevent an increase in power consumption and an increase in leakage current due to miniaturization. Note that a CPU to which an OS transistor is applied will be described in Embodiment 5. The OS transistor will be described in Embodiment 9.
  • the power management unit 201 is a device that performs power management of each circuit in the control circuit 106a.
  • the sensor controller 202 is a device that controls the analog-digital conversion circuit 107 and the fingerprint sensor 108. Specifically, the sensor controller 202 has a function of exchanging signals between the CPU 200 and the analog / digital conversion circuit 107 or the fingerprint sensor 108, and sends an operation signal to the analog / digital conversion circuit 107 and the fingerprint sensor 108. A function of transmitting, receiving fingerprint data from the analog-digital conversion circuit 107 and the fingerprint sensor 108, and transmitting fingerprint data to a specific circuit in the control circuit 106a.
  • the memory controller 203 is a device that controls the storage device 109. Specifically, the memory controller 203 has a function of exchanging signals between the CPU 200 and the storage device 109. When writing to the storage device 109, the memory controller 203 has a function of transmitting a write command signal and write data to the storage device 109. When reading from the storage device 109, the memory controller 203 sends a read command signal to the storage device 109. It has a function of transmitting and receiving data read from the storage device 109 and transmitting the read data to a specific circuit in the control circuit 106a.
  • the modulation circuit controller 204 is a device that controls the modulation circuit 104. Specifically, the modulation circuit controller 204 has a function of exchanging signals between the CPU 200 and the modulation circuit 104. When receiving a signal from the CPU 200 to the modulation circuit 104, the modulation circuit controller 204 has a function of receiving data to be transmitted to the outside of the semiconductor device 100 and transmitting the data to the modulation circuit 104.
  • the fingerprint sensor 108 is a device that reads a touching fingerprint when receiving an operation signal from the control circuit 106a.
  • the analog-digital conversion circuit 107 is a circuit for converting a fingerprint read by the fingerprint sensor 108 into digital data (hereinafter also referred to as data to be verified). Although details will be described in Embodiment Mode 8, power consumption can be reduced by applying a sample hold circuit using an OS transistor to an analog digital circuit.
  • the storage device 109 is a device that stores fingerprint data converted into digital data.
  • it is a device in which confidential information such as fingerprint data (hereinafter sometimes referred to as verification data) of the semiconductor device 100 for authenticating data to be verified and credit card information is stored.
  • the device for storing the data to be verified is preferably a volatile memory such as a DRAM (Dynamic Random Access Memory).
  • the device for storing the data to be verified is preferably an SRAM.
  • the device for storing the verification data, card information, and the like is a ROM (Read Only Memory) such as ReRAM. Therefore, as shown in the block diagram of FIG. 2C, the storage device 109 includes a volatile memory 109a that can be written and read, and a nonvolatile memory 109b that is read-only.
  • the volatile memory 109a and the nonvolatile memory 109b is preferably electrically connected to the connection terminal JT3.
  • a semiconductor device 150 in FIG. 1A has a structure in which the analog-digital conversion circuit 107 in the semiconductor device 100 is replaced with an OS analog-digital conversion circuit 157 and the storage device 109 is replaced with an OS storage device 159.
  • a configuration example of the control circuit 106 is illustrated in a control circuit 106b in FIG.
  • the control circuit 106 b has a configuration in which the CPU 200 in the control circuit 106 a of the semiconductor device 100 is replaced with the OS-CPU 211.
  • FIG. 3A shows the appearance of a semiconductor device having the structure of the block diagram of the semiconductor device 100 of FIG.
  • the semiconductor device 300 shows a credit card as an example.
  • the semiconductor device 300 includes a printing unit 301 and a fingerprint sensor 108.
  • the printing unit 301 is printed with a card number, expiration date, name of the card owner, and the like.
  • FIG. 3B illustrates an operation example of the semiconductor device 300 and an external device that communicates with the semiconductor device 300.
  • a non-contact type card reader 400 that is an external device includes a reading unit 401, a display unit 402, and wiring 403.
  • the display unit 402 displays an amount at the time of settlement, a response indicating whether communication is possible between the semiconductor device 300 and the contactless card reader, an error content, an error code, or the like.
  • the non-contact card reader 400 may be configured without the display unit 402.
  • FIG. 3B shows a state in which the semiconductor device 300 is held with the hand 302 and communication is performed with the contactless card reader 400 while the finger 302a is applied to the fingerprint sensor 108.
  • the contactless card reader 400 When making a payment with a credit card, the contactless card reader 400 is activated by a store clerk's operation. More specifically, the contactless card reader 400 is activated via the wiring 403 to be in a standby state by an operation from a cash register on the store side.
  • the standby state is a state where the wireless signal 308a is transmitted from the reading unit 401.
  • the contactless card reader 400 When the contactless card reader 400 is in a standby state, the consumer holds the semiconductor device 300 over the reading unit 401. At this time, the semiconductor device 300 receives the wireless signal 308a by the antenna 101. The received radio signal 308 a is converted into an AC electrical signal by the antenna 101 and sent to the rectifier circuit 102 and the detector circuit 103.
  • the rectifier circuit 102 rectifies the sent AC electrical signal and generates an input potential for input to the power supply circuit 105.
  • the power supply circuit 105 can supply power to each circuit in the semiconductor device 300 by receiving the input potential.
  • the detection circuit 103 demodulates the transmitted AC electric signal by detecting the envelope to generate a demodulated signal.
  • the demodulated signal is sent to the CPU 200 of the control circuit 106a, and the operation command included in the demodulated signal is decoded.
  • the CPU 200 transmits a command for reading the verification data to the storage device 109 via the memory controller 203.
  • the storage device 109 reads the verification data and transmits it to the CPU 200.
  • the CPU 200 transmits an operation signal to the fingerprint sensor 108 via the sensor controller 202 after acquiring the verification data.
  • the fingerprint sensor 108 acquires fingerprint data by receiving an operation signal. Note that there is no particular limitation on the timing at which the finger 302a is attached to the fingerprint sensor 108; however, the semiconductor device 300 supplies power by the wireless signal 308a; Is preferred. Further, the display unit 402 may have a function of displaying and notifying the timing.
  • the fingerprint sensor 108 acquires the fingerprint of the finger 302 a, and the acquired fingerprint data is converted into digital data by the analog-digital conversion circuit 107. Then, the fingerprint data (data to be verified) converted into digital data is transmitted to the CPU 200 via the sensor controller 202.
  • the CPU 200 temporarily stores the data to be verified in storage device 109 after receiving the data to be verified.
  • the CPU 200 performs a calculation for comparing the verification data read from the storage device 109 with the verification data acquired by the fingerprint sensor 108. If the verification data and the data to be verified do not match, the CPU 200 transmits an operation signal to the fingerprint sensor 108 again, and newly acquires data for verification. Then, the newly acquired data to be verified is overwritten and stored on the data to be verified temporarily stored in the storage device 109, and the CPU 200 performs comparison calculation between the data for verification and the data to be verified again. . These operations are repeated until the matching data matches the data to be checked.
  • the CPU 200 reads out the credit card information such as the credit card number, the expiration date, and the credit card name from the storage device 109, and the information is sent via the modulation circuit controller 204. Is transmitted to the modulation circuit 104.
  • a neural network is an information processing system using a neural network as a model, and is considered to be able to execute pattern recognition and associative memory at high speed. That is, there are cases where fingerprint authentication can be processed at high speed by using a neural network.
  • the modulation circuit 104 modulates an electrical signal including a credit card number, expiration date, credit card name, and the like. Thereafter, the modulated electrical signal is transmitted to the antenna 101.
  • the antenna 101 After receiving the modulated electrical signal, the antenna 101 converts the electrical signal into a wireless signal 308b and transmits it to the contactless card reader 400. After receiving the wireless signal 308b, the non-contact type card reader 400 transmits information such as a credit card number, expiration date, and credit card name to a device such as a cash register via the wiring 403.
  • the present embodiment is not limited to this.
  • the semiconductor device 150 to which the OS transistor is applied can operate similarly. Further, by using the OS transistor, power consumption can be reduced as compared with the semiconductor device 100.
  • this operation example demonstrated the credit card as an example
  • this Embodiment is not limited to this.
  • the above system may be applied to an electronic money compatible card.
  • the authentication system By applying the authentication system to the electronic money compatible card, payment of electronic money by a person other than the principal can be prevented.
  • a non-contact card reader 400 may be provided at an entrance / exit of an area where entry by persons other than those concerned such as a residence, an office, and a commercial facility is prohibited, so that the semiconductor device 300 can perform authentication. By adopting such a configuration, it is possible to prevent an intruder from entering the prohibited entry area using the semiconductor device 300 by a person who is not a related person.
  • FIG. 4A and FIG. 4B are block diagrams illustrating an example of a semiconductor device of the disclosed invention.
  • the semiconductor device 110 is a card that performs authentication by contact-type communication.
  • the semiconductor device 110 includes an input / output terminal 111, a power supply circuit 105, a control circuit 106, an analog / digital conversion circuit 107, a fingerprint sensor 108, and a storage device 109.
  • the input / output terminal 111 is electrically connected to the power supply circuit 105 and the control circuit 106.
  • the control circuit 106 is electrically connected to an analog-digital conversion circuit 107, a fingerprint sensor 108, and a storage device 109.
  • the input / output terminal 111 is used for connection with an external device, and thus the semiconductor device 110 can be input / output by an electric signal.
  • the power supply circuit 105 generates a stable power supply voltage at the potential input from the input / output terminal 111. Although not illustrated in FIG. 4A, the power supply circuit 105 is electrically connected to each circuit in order to supply a power supply voltage to each circuit. Note that in the case where a stable power supply voltage can be supplied to the semiconductor device 110 from the external device side, the power supply circuit 105 does not need to have a function of generating a power supply voltage, and only has a function of supplying a power supply voltage to each circuit. Good. Further, a reset signal generation circuit may be provided in the power supply circuit 105. The reset signal generation circuit is a circuit for generating a reset signal of a logic circuit (CPU 200 described later) included in the control circuit 106 by using a stable rise of the power supply voltage.
  • a reset signal generation circuit is a circuit for generating a reset signal of a logic circuit (CPU 200 described later) included in the control circuit 106 by using a stable rise of the power supply voltage.
  • the control circuit 106 is a circuit for decoding information contained in the electrical signal from the input / output terminal 111 and sending an operation signal to each circuit.
  • a control circuit 106c is illustrated in FIG.
  • the control circuit 106 c includes a CPU 200, a power management unit 201, a sensor controller 202, a memory controller 203, and a bus 205.
  • the CPU 200, power management unit 201, sensor controller 202, and memory controller 203 are electrically connected to the bus 205.
  • the bus 205 is electrically connected to the detection circuit 103 via the connection terminal JT1.
  • the sensor controller 202 is electrically connected to the fingerprint sensor 108 and the analog / digital conversion circuit 107 via the connection terminal JT2.
  • the memory controller 203 is electrically connected to the storage device 109 via the connection terminal JT3.
  • the CPU 200 is a device that performs numerical calculations, information processing, device control, and the like. Specifically, it is a device that decodes an electrical signal sent from the detection circuit 103 and sends an operation signal to each circuit based on the decoded content. Details will be described in Embodiment 5.
  • the CPU 200 preferably has a flip-flop circuit that can be backed up or an SRAM cell that can be backed up in order to save the information held by the CPU 200 for a short period of time.
  • the backupable flip-flop circuit and the SRAM cell more preferably have an OS transistor. Accordingly, a low off-state current can be realized in the transistor, and information can be retained even when power is not supplied for a long time.
  • the power management unit 201 is a device that performs power management of each circuit in the control circuit 106c.
  • the sensor controller 202 is a device that controls the analog-digital conversion circuit 107 and the fingerprint sensor 108. Specifically, the sensor controller 202 has a function of exchanging signals between the CPU 200 and the analog / digital conversion circuit 107 or the fingerprint sensor 108, and transmits an operation signal to the analog / digital conversion circuit 107 and the fingerprint sensor 108. A function of transmitting, receiving fingerprint data from the analog-digital conversion circuit 107 and the fingerprint sensor 108, and transmitting the fingerprint data to a specific circuit in the control circuit 106c.
  • the memory controller 203 is a device that controls the storage device 109. Specifically, the memory controller 203 has a function of exchanging signals between the CPU 200 and the storage device 109. When writing to the storage device 109, the memory controller 203 has a function of transmitting a write command signal and write data to the storage device 109. When reading from the storage device 109, the memory controller 203 sends a read command signal to the storage device 109. It has a function of transmitting and receiving data read from the storage device 109 and transmitting the read data to a specific circuit in the control circuit 106c.
  • the fingerprint sensor 108 is a device that reads a touching fingerprint when receiving an operation signal from the control circuit 106c.
  • the analog-digital conversion circuit 107 is a circuit for converting the fingerprint read by the fingerprint sensor 108 into digital data (data to be verified). Although details will be described in Embodiment Mode 8, power consumption can be reduced by applying a sample hold circuit using an OS transistor to an analog digital circuit.
  • the storage device 109 is a device that stores fingerprint data converted into digital data. Further, it is also a device for storing confidential information such as fingerprint data (hereinafter sometimes referred to as verification data) and credit card information of the owner of the semiconductor device 110 for authenticating data to be verified.
  • verification data confidential information
  • credit card information of the owner of the semiconductor device 110 for authenticating data to be verified.
  • the device for storing the data to be verified is preferably a volatile memory such as a DRAM.
  • the device for storing the data to be verified is preferably an SRAM.
  • the device for storing the verification data is preferably a ROM such as ReRAM. Therefore, the memory device 109 includes a volatile memory 109a that can be written and read and a nonvolatile memory 109b that is read only as shown in the block diagram of FIG. 2C.
  • the memory 109b is preferably electrically connected to the connection terminal JT3.
  • Embodiment 7 a storage device in which an OS transistor is applied to a memory cell.
  • a memory cell to which an OS transistor is applied will be described in Embodiment 7, and a memory device thereof will be described in Embodiment 6.
  • an OS transistor will be described in Embodiment 9.
  • the semiconductor device 160 in FIG. 5A has a structure in which the analog-digital conversion circuit 107 in the semiconductor device 110 is replaced with an OS analog-digital conversion circuit 157 and the storage device 109 is replaced with an OS storage device 159.
  • a configuration example of the control circuit 106 is illustrated in a control circuit 106d in FIG.
  • the control circuit 106 d has a configuration in which the CPU 200 in the control circuit 106 c of the semiconductor device 110 is replaced with the OS-CPU 211.
  • FIG. 6A illustrates the appearance of a semiconductor device having the structure of the block diagram of the semiconductor device 110 in FIG.
  • the semiconductor device 310 shows a credit card as an example.
  • the semiconductor device 310 includes a printing unit 301, a fingerprint sensor 108, and an input / output terminal 111.
  • the printing unit 301 is printed with a card number, an expiration date, the name of the card owner, and the like.
  • FIG. 6B shows an external device that communicates with the semiconductor device 310.
  • a contact-type card reader 410 that is an external device includes an internal terminal 414, a display unit 412, a wiring 413, and a card insertion slot 416.
  • the display unit 412 displays an amount at the time of settlement, a response indicating whether communication is possible between the semiconductor device 310 and the contactless card reader, an error content, an error code, or the like.
  • the contact card reader 410 may be configured without the display unit 412.
  • FIG. 6B shows a state in which the semiconductor device 310 is held with the hand 302 and communication is performed with the contact card reader 410 while the finger 302a is applied to the fingerprint sensor 108.
  • FIG. 6C shows a cross-sectional view of the contact card reader 410 and the semiconductor device 310 shown in FIG. 6C
  • the semiconductor device 310 includes an input / output terminal 111, an internal circuit 112, a fingerprint sensor 108, a wiring 113, and a wiring 114.
  • the internal circuit 112 includes a power supply circuit 105, a control circuit 106, an analog / digital conversion circuit 107, and a storage device 109.
  • the internal circuit 112 includes the power supply circuit 105, the control circuit 106, the OS analog-digital conversion circuit 157, and the OS storage device 159. ing.
  • the contact type card reader 410 has a wiring 411, an internal terminal 414, and a control device 415.
  • the control device 415 is electrically connected to the wiring 411, the wiring 413, and the internal terminal 414.
  • the wiring 411 is electrically connected to the display portion 412.
  • the input / output terminal 111 and the internal terminal 414 come into contact with each other by inserting the semiconductor device 310 into the card insertion slot 416 of the contact type card reader 410.
  • the contact-type card reader 410 and the semiconductor device 310 are electrically connected.
  • power can be supplied from the wiring 413 to the semiconductor device 310 via the contact card reader 410, and the contact card reader 410 and the semiconductor device 310 can communicate with each other.
  • the control device 415 has a function of controlling the operation of the contact card reader 410. Specifically, the control device 415 has a function of receiving a drive signal of the contact card reader 410 sent from the wiring 413, a function of transmitting information to be displayed on the display unit 412 via the wiring 411, and an internal terminal 414. And a function of transmitting a signal or data including an operation command to the semiconductor device 310 via the internal terminal 414 and a function of receiving card information from the semiconductor device 310 via the internal terminal 414.
  • the contact card reader 410 When making a payment with a credit card, the contact card reader 410 is activated by the operation of the store clerk. Specifically, the contact card reader 410 is driven via the wiring 413 by an operation from a cash register on the store side. When the contact type card reader 410 is in a driving state, power is supplied to the semiconductor device 310 via the wiring 413 and the internal terminal 414 by inserting the semiconductor device 310 into the contact type card reader 410. Then, a drive signal is transmitted from the control device 415 to the semiconductor device 310 via the internal terminal 414.
  • the power supplied to the semiconductor device 310 is sent to the power supply circuit 105.
  • the power supply circuit 105 can supply power to each circuit of the semiconductor device 310 by receiving the input potential.
  • the drive signal sent to the semiconductor device 310 is input from the input / output terminal 111 to the control circuit 106. Specifically, the drive signal is sent to the CPU 200 of the control circuit 106c, and the operation command included in the drive signal is decoded. After decoding the operation command, the CPU 200 transmits a signal including a command for reading the verification data (the fingerprint data of the owner of the semiconductor device 310) stored in advance in the storage device 109 via the memory controller 203. Upon receiving the command, the storage device 109 reads the verification data and transmits it to the CPU 200.
  • the verification data the fingerprint data of the owner of the semiconductor device 310
  • the CPU 200 transmits an operation signal to the fingerprint sensor 108 via the sensor controller 202 after acquiring the verification data.
  • the fingerprint sensor 108 acquires fingerprint data (data to be verified) by receiving the operation signal.
  • the timing of attaching the finger 302 a to the fingerprint sensor 108 is not particularly limited. However, since the semiconductor device 310 supplies power through the internal terminal 414, the fingerprint is applied while the semiconductor device 310 is inserted into the contact card reader 410.
  • the sensor 108 is preferably attached with a finger 302a.
  • the fingerprint sensor 108 acquires the fingerprint of the finger 302 a, and the acquired fingerprint data is converted into digital data by the analog-digital conversion circuit 107. Then, the fingerprint data (data to be verified) converted into digital data is transmitted to the CPU 200 via the sensor controller 202.
  • the CPU 200 temporarily stores the data to be verified in storage device 109 after receiving the data to be verified.
  • the CPU 200 performs a calculation for comparing the verification data read from the storage device 109 with the verification data acquired by the fingerprint sensor 108. If the verification data and the data to be verified do not match, the CPU 200 transmits an operation signal to the fingerprint sensor 108 again, and newly acquires data for verification. Then, the newly acquired data to be verified is overwritten and stored on the data to be verified temporarily stored in the storage device 109, and the CPU 200 performs comparison calculation between the data for verification and the data to be verified again. . These operations are repeated until the matching data matches the data to be checked.
  • the CPU 200 transmits a signal including an instruction to read card information such as a card number, expiration date, and card name to the storage device 109.
  • the storage device 109 transmits the card information to the CPU 200 after receiving the command signal.
  • the CPU 200 transmits the card information to the contact type card reader 410 via the input / output terminal 111.
  • the contact type card reader 410 receives the card information from the input / output terminal 111 and then transmits information such as the card number, the expiration date, and the card name to a device such as a cash register via the wiring 413.
  • the semiconductor device 160 to which the OS transistor is applied can operate similarly. Further, by using the OS transistor, power consumption can be reduced as compared with the semiconductor device 110.
  • this operation example demonstrated the credit card as an example
  • this Embodiment is not limited to this.
  • the above system may be applied to an electronic money compatible card.
  • the authentication system By applying the authentication system to the electronic money compatible card, payment of electronic money by a person other than the principal can be prevented.
  • a contact card reader 410 may be provided at an entrance / exit of an area where entry by persons other than those concerned such as a residence, an office, and a commercial facility is prohibited, so that the semiconductor device 310 can perform authentication.
  • FIG. 7A and FIG. 7B are block diagrams illustrating an example of a semiconductor device of the disclosed invention.
  • the semiconductor device 130 is a card capable of both contact type and non-contact type communication.
  • the semiconductor device 130 includes a transmission / reception circuit 115, an input / output terminal 111, a power supply circuit 105, a control circuit 106, an analog / digital conversion circuit 107, a fingerprint sensor 108, and a storage device 109.
  • the transmission / reception circuit 115 includes an antenna 101, a rectifier circuit 102, a detection circuit 103, and a modulation circuit 104.
  • the control circuit 106 e includes a CPU 200, a power management unit 201, a sensor controller 202, a memory controller 203, a modulation circuit controller 204, and a bus 205.
  • the CPU 200, power management unit 201, sensor controller 202, memory controller 203, and modulation circuit controller 204 are electrically connected to the bus 205.
  • the bus 205 is electrically connected to the detection circuit 103 via the connection terminal JT1.
  • the sensor controller 202 is electrically connected to the fingerprint sensor 108 and the analog / digital conversion circuit 107 via the connection terminal JT2.
  • the memory controller 203 is electrically connected to the storage device 109 via the connection terminal JT3.
  • the modulation circuit controller 204 is electrically connected to the modulation circuit 104 via the connection terminal JT4.
  • the bus 205 is electrically connected to the power supply circuit 105 and the input / output terminal 111 via the connection terminal JT5.
  • the semiconductor device 130 has a configuration in which the semiconductor device 100 of the configuration example 1 and the semiconductor device 110 of the configuration example 2 are combined. Therefore, the configuration example 1 and the configuration example 2 are referred to for a description of a circuit included in the semiconductor device 130.
  • This configuration can support both contact and non-contact communication.
  • an OS transistor can be applied to the semiconductor device 130 as shown in FIGS. 1A and 1B.
  • a configuration in which the analog-digital conversion circuit 107 is replaced with the OS analog-digital conversion circuit 157, the storage device 109 is replaced with the OS storage device 159, and the CPU 200 is replaced with the OS-CPU 211 may be applied (not shown). Thereby, low power consumption and miniaturization of the semiconductor device 130 can be realized.
  • ⁇ Operation example 3> As for an operation example of the semiconductor device 130, non-contact type communication will be described in ⁇ Operation Example 1>, and contact type communication will be described in ⁇ Operation Example 2>.
  • ⁇ Configuration example 4> 8A and 8B show a card reader using an authentication method different from those in Embodiments 1 and 2.
  • FIG. 8A and 8B show a card reader using an authentication method different from those in Embodiments 1 and 2.
  • FIG. 8A shows a state where the semiconductor device 310 having the input / output terminal 111 and the fingerprint sensor 108 is inserted into the contact card reader 420.
  • the semiconductor device 310 has the configuration of the block diagram of the semiconductor device 110 in FIG.
  • the contact-type card reader 420 includes a display unit 412, wiring 413, an input button unit 421, and a card insertion slot 416.
  • the display unit 412 displays an amount at the time of settlement, a response indicating whether communication is possible between the semiconductor device 310 and the contact card reader 420, an error content, or an error code.
  • the display unit 412 also displays the input content using the input button unit 421.
  • the secret code number and the like are not displayed, but are displayed with * instead of the number.
  • the contact card reader 420 may be configured without the display unit 412.
  • the wiring 413 is used to electrically connect a device such as a cash register on the store side, and communication between the contact card reader and the device such as the cash register on the store side is performed via the wiring 413. Do.
  • the input button portion 421 includes 0 to 9 input buttons, a determination button, a correction button, a cancel button, and the like (in FIG. 8A, buttons 0 to 9, a button written as C, E and It shows a written button and four plain buttons). Note that the present configuration example is not limited to the buttons described above. For example, when all the buttons described above are not necessary or when the buttons described above are insufficient, only the necessary buttons may be selected and designed.
  • FIG. 8 (B) shows a cross-sectional view of FIG. 8 (A).
  • the semiconductor device 310 includes an input / output terminal 111, an internal circuit 112, a fingerprint sensor 108, a wiring 113, and a wiring 114.
  • the internal circuit 112 includes a power supply circuit 105, a control circuit 106, an analog / digital conversion circuit 107, and a storage device 109.
  • the internal circuit 112 includes the power supply circuit 105, the control circuit 106, the OS analog-digital conversion circuit 157, and the OS storage device 159. ing.
  • the contact type card reader 420 has a control device 415 inside, and the control device 415 has a function of controlling the operation of the contact type card reader 420.
  • the control device 415 is electrically connected to the wiring 411, the wiring 413, the wiring 422, and the internal terminal 414.
  • the display portion 412 is electrically connected to the wiring 411.
  • the input button portion 421 is electrically connected to the wiring 422.
  • the control device 415 has a function of displaying information on the display unit 412 through the wiring 411.
  • the control device 415 has a function of reading the content input by the input button unit 421 via the wiring 422.
  • the input / output terminal 111 and the internal terminal 414 come into contact with each other by inserting the semiconductor device 310 into the card insertion slot 416 of the contact type card reader 420. . That is, the contact card reader 420 and the semiconductor device 310 are electrically connected. As a result, power can be supplied from the wiring 413 to the semiconductor device 310 via the contact card reader 420, and the contact card reader 420 and the semiconductor device 310 can communicate with each other.
  • the contact card reader 420 When payment is made with a credit card, the contact card reader 420 is activated by the operation of a store clerk. Specifically, the contact-type card reader 420 is driven via the wiring 413 by an operation from a cash register on the store side. When the contact type card reader 420 is in a driving state, power is supplied to the semiconductor device 310 via the wiring 413 and the internal terminal 414 by inserting the semiconductor device 310 into the contact type card reader 420. Then, a drive signal is transmitted from the control device 415 to the semiconductor device 310.
  • the power supplied to the semiconductor device 310 is sent to the power supply circuit 105.
  • the power supply circuit 105 can supply power to each circuit of the semiconductor device 310 by receiving the input potential.
  • the drive signal sent to the semiconductor device 310 is input to the control circuit 106. Specifically, the drive signal is sent to the CPU 200 of the control circuit 106c, and the operation command included in the drive signal is decoded. After decoding the operation command, the CPU 200 transmits a command for reading the verification data to the storage device 109 via the memory controller 203. Upon receiving the command, the storage device 109 reads the verification data and transmits it to the CPU 200.
  • the CPU 200 transmits an operation signal to the fingerprint sensor 108 via the sensor controller 202 after acquiring the verification data.
  • the fingerprint sensor 108 acquires fingerprint data (data to be verified) by receiving the operation signal.
  • the timing of attaching the finger 302 a to the fingerprint sensor 108 is not particularly limited. However, since the semiconductor device 310 supplies power through the internal terminal 414, the fingerprint is applied while the semiconductor device 310 is inserted into the contact card reader 420.
  • the sensor 108 is preferably attached with a finger 302a.
  • the fingerprint sensor 108 acquires the fingerprint of the finger 302 a, and the acquired fingerprint data is converted into digital data by the analog-digital conversion circuit 107. Then, the fingerprint data (data to be verified) converted into digital data is transmitted to the CPU 200 via the sensor controller 202.
  • the CPU 200 temporarily stores the data to be verified in storage device 109 after receiving the data to be verified.
  • the CPU 200 performs a calculation for comparing the verification data read from the storage device 109 with the verification data acquired by the fingerprint sensor 108. If the verification data and the data to be verified do not match, the CPU 200 transmits an operation signal to the fingerprint sensor 108 again, and newly acquires data for verification. Then, the newly acquired data to be verified is overwritten and stored on the data to be verified temporarily stored in the storage device 109, and the CPU 200 performs comparison calculation between the data for verification and the data to be verified again. . These operations are repeated until the matching data matches the data to be checked.
  • a password (hereinafter referred to as a password to be verified) is input from the input button unit 421
  • the password to be verified is input to the input / output terminal 111 via the wiring 422, the control device 415, and the internal terminal 414. Including a driving signal.
  • the input electrical signal is sent to the CPU 200.
  • the CPU 200 After receiving the drive signal, the CPU 200 decodes the verification password. After the decryption, the CPU 200 transmits a command for reading the password for verification to the storage device 109 via the memory controller 203. In response to the command, the storage device 109 reads the verification password and transmits it to the CPU 200. After receiving the verification code number, the CPU 200 compares the verification code number with the previously received verification code number.
  • the CPU 200 When the collation data and the collated data match, and when the collation password and the collation password match, the CPU 200 reads the card information such as the card number, the expiration date, and the card name from the storage device 109. The information is transmitted to the input / output terminal 111.
  • the contact type card reader 410 receives the card information from the input / output terminal 111 and then transmits information such as the card number, the expiration date, and the card name to a device such as a cash register via the wiring 413.
  • the verification code input to the input button unit 421 is not limited to the password.
  • a passcode combining alphabets and numbers may be used.
  • the semiconductor device 310 that performs contact-type communication is used as an example, but the semiconductor device 300 that performs non-contact-type communication may be used.
  • an input button unit may be provided on the non-contact card reader, and authentication may be performed by inputting a password while the semiconductor device 300 is held up.
  • the semiconductor device 110 has been described as an example, but the present embodiment is not limited to this.
  • the semiconductor device 160 to which the OS transistor is applied can operate similarly. Further, by using the OS transistor, power consumption can be reduced as compared with the semiconductor device 110.
  • this structural example demonstrated as an example a credit card this Embodiment is not limited to this.
  • the above system may be applied to an electronic money compatible card.
  • the authentication system By applying the authentication system to the electronic money compatible card, payment of electronic money by a person other than the principal can be prevented.
  • a contact card reader 420 may be provided at an entrance / exit of an area where entry by persons other than those concerned such as a residence, office, or commercial facility is prohibited, so that the semiconductor device 310 can perform authentication. By adopting such a configuration, it is possible to prevent an intruder from entering the prohibited entry area using the semiconductor device 310 by a person who is not involved.
  • FIGS. 10A and 10B are block diagrams illustrating an example of a semiconductor device.
  • the semiconductor device 140 is a card capable of contact type communication.
  • the semiconductor device 140 includes an input / output terminal 111, a power supply circuit 105, a control circuit 106, and a storage device 109.
  • the control circuit 106 f includes a CPU 200, a power management unit 201, a memory controller 203, and a bus 205.
  • the CPU 200, power management unit 201, and memory controller 203 are electrically connected to the bus 205.
  • the bus 205 is electrically connected to the detection circuit 103 via the connection terminal JT1.
  • the memory controller 203 is electrically connected to the storage device 109 via the connection terminal JT3.
  • FIG. 12A illustrates the appearance of a semiconductor device having the structure of the block diagram of the semiconductor device 140 in FIG.
  • the semiconductor device 330 shows a credit card as an example.
  • the semiconductor device 330 includes a printing unit 301 and an input / output terminal 111.
  • the printing unit 301 is printed with a card number, an expiration date, the name of the card owner, and the like.
  • FIG. 12B shows an external device that communicates with the semiconductor device 330.
  • a contact-type card reader 410 that is an external device includes an internal terminal 414, a display unit 412, wiring 413, and a card insertion slot 416.
  • the display unit 412 displays an amount at the time of settlement, a response indicating whether communication is possible between the semiconductor device 330 and the contact card reader 410, an error content, an error code, or the like. Note that the contact card reader 410 may be configured without the display unit 412.
  • FIG. 12C shows an external device different from the contact card reader 410.
  • the vein reading device 430 includes a display unit 432, wiring 431, and a vein reading unit 433.
  • the display unit 432 displays an amount at the time of settlement, a response indicating whether communication is possible between the contact card reader 410 and the vein reader 430, an error content, an error code, or the like.
  • the vein reading device 430 may be configured without the display unit 432.
  • FIG. 13 shows a cross-sectional view of the contact type card reader 410 of FIG. 12B and the vein reader 430 of FIG.
  • the semiconductor device 330 includes an input / output terminal 111, an internal circuit 112, and a wiring 113.
  • the internal circuit 112 includes a power supply circuit 105, a control circuit 106, and a storage device 109.
  • the contact type card reader 410 has a wiring 411, an internal terminal 414, and a control device 415.
  • the control device 415 is electrically connected to the wiring 411, the wiring 413, and the internal terminal 414.
  • the wiring 411 is electrically connected to the display portion 412.
  • the contact type card reader 410 and the semiconductor device 330 are electrically connected.
  • power can be supplied from the wiring 413 to the semiconductor device 330 via the contact card reader 410, and the contact card reader 410 and the semiconductor device 330 can communicate with each other.
  • the control device 415 has a function of controlling the operation of the contact type card reader 410. Specifically, the control device 415 has a function of receiving a drive signal of the contact card reader 410 sent from the wiring 413, and has a function of transmitting information to be displayed on the display unit 412 via the wiring 411. It has a function of transmitting a signal or data including an operation command to the semiconductor device 330 through the internal terminal 414 and a function of receiving card information from the semiconductor device 330 through the internal terminal 414.
  • the vein reading device 430 includes a wiring 435, a wiring 434, and a control device 436.
  • the control device 436 is electrically connected to the wiring 435, the wiring 434, and the wiring 431.
  • the wiring 435 is electrically connected to the vein reading unit 433, and the wiring 434 is electrically connected to the display unit 432.
  • the control device 436 has a function of controlling the operation of the vein reading device 430.
  • the vein reading device 430 has a function of receiving a drive signal of the vein reading device 430 sent from the wiring 431, and has a function of transmitting information to be displayed on the display unit 432 via the wiring 434. It has a function of receiving vein data of the vein reading unit 433 via the wiring 435.
  • the contact card reader 410 is activated by the operation of the store clerk. Specifically, the contact card reader 410 is driven via the wiring 413 by an operation from a cash register on the store side. Further, the vein reading device 430 is driven via the wiring 431 at the same timing. The vein reading device 430 is in a standby state until the contact type card reader 410 receives a response.
  • the contact card reader 410 is in a driving state, power is supplied to the semiconductor device 330 through the wiring 413 and the contact card reader 410 by inserting the semiconductor device 330 into the contact card reader 410. The Then, a drive signal is transmitted from the contact card reader 410 to the semiconductor device 330 via the internal terminal 414.
  • the power supplied to the semiconductor device 330 is sent to the power supply circuit 105.
  • the power supply circuit 105 can supply power to each circuit of the semiconductor device 330 by receiving the input potential.
  • the drive signal sent to the semiconductor device 330 is input to the control circuit 106 from the input / output terminal 111. Specifically, the drive signal is sent to the CPU 200 of the control circuit 106f, and the operation command included in the drive signal is decoded. After decoding the operation command, the CPU 200 transmits a command for reading the verification data (the vein data of the owner of the semiconductor device 330) stored in advance in the storage device 109 via the memory controller 203. Upon receiving the command, the storage device 109 reads the verification data and transmits it to the CPU 200.
  • the verification data the vein data of the owner of the semiconductor device 330
  • the CPU200 transmits the signal of the command which reads a vein to the control apparatus 415 via the input / output terminal 111, after acquiring the data for collation. Thereafter, the control device 415 transmits a command signal for reading a vein to the control device 436 via the wiring 413 and the wiring 431.
  • the vein reading device 430 receives this signal and starts reading the vein. Specifically, the control device 436 transmits a read start signal to the vein reading unit 433 via the wiring 435. At this time, by placing the inside of the hand 303 on the vein reading unit 433, the vein reading unit 433 can acquire the vein inside the hand 303 as the data to be verified.
  • the acquired data to be verified is transmitted to the control device 415 via the control device 436, the wiring 431, and the wiring 413.
  • the control device 415 After receiving the data to be verified, the control device 415 transmits the data to be verified to the semiconductor device 330 via the internal terminal 414.
  • the data to be verified sent to the semiconductor device 330 is input from the input / output terminal 111 to the control circuit 106. Specifically, the data to be verified is sent to the CPU 200 of the control circuit 106f, and calculation for comparison with the data for verification is performed. If the verification data and the data to be verified do not match, the contact card reader 410 transmits an operation signal to the vein reader 430 again to newly acquire the data to be verified. After acquiring the data to be verified, the vein reading device 430 transmits the data to be verified to the semiconductor device 330 via the contact type card reader 410, and performs a calculation for comparison with the data for verification again. These operations are repeated until the matching data matches the data to be checked.
  • the CPU 200 transmits a signal including an instruction to read card information such as a card number, expiration date, and card name to the storage device 109.
  • the storage device 109 transmits the card information to the CPU 200 after receiving the command signal.
  • the CPU 200 transmits the card information to the contact type card reader 410 via the input / output terminal 111.
  • the contact type card reader 410 receives the card information from the input / output terminal 111 and then transmits information such as the card number, the expiration date, and the card name to a device such as a cash register via the wiring 413.
  • an external authentication device it is not necessary to provide a fingerprint sensor on the credit card, and identity verification can be performed by biometric authentication other than fingerprints. In other words, it is possible to prevent unauthorized use other than the person using the credit card.
  • the authentication method using contact type communication has been described.
  • an authentication method using noncontact type communication using the noncontact type card reader 400 instead of the contact type card reader 410 may be used.
  • a configuration example of the semiconductor device in that case is shown in a block diagram of FIG.
  • the semiconductor device 170 includes a transmission / reception circuit 115, a power supply circuit 105, a control circuit 106, and a storage device 109.
  • the transmission / reception circuit 115 includes an antenna 101, a rectifier circuit 102, a detection circuit 103, and a modulation circuit 104.
  • the control circuit 106g includes a CPU 200, a power management unit 201, a memory controller 203, a bus 205, and a modulation circuit controller 204.
  • the CPU 200, power management unit 201, memory controller 203, and modulation circuit controller 204 are electrically connected to the bus 205.
  • the bus 205 is electrically connected to the detection circuit 103 via the connection terminal JT1.
  • the memory controller 203 is electrically connected to the storage device 109 via the connection terminal JT3.
  • the modulation circuit controller 204 is electrically connected to the modulation circuit 104 via the connection terminal JT4.
  • a semiconductor device having both a contact type and a non-contact type may be used.
  • a configuration example of the semiconductor device in that case is shown in a block diagram of FIG.
  • the semiconductor device 180 includes a transmission / reception circuit 115, an input / output terminal 111, a power supply circuit 105, a control circuit 106, and a storage device 109.
  • the transmission / reception circuit 115 includes an antenna 101, a rectifier circuit 102, a detection circuit 103, and a modulation circuit 104.
  • the control circuit 106 h includes a CPU 200, a power management unit 201, a memory controller 203, a bus 205, and a modulation circuit controller 204.
  • the CPU 200, power management unit 201, memory controller 203, and modulation circuit controller 204 are electrically connected to the bus 205.
  • the bus 205 is electrically connected to the detection circuit 103 via the connection terminal JT1.
  • the memory controller 203 is electrically connected to the storage device 109 via the connection terminal JT3.
  • the modulation circuit controller 204 is electrically connected to the modulation circuit 104 via the connection terminal JT4.
  • the bus 205 is electrically connected to the input / output terminal 111 and the power supply circuit 105 via the connection terminal JT5.
  • both the contactless card reader 400 and the contact card reader 410 can be supported. Thereby, identity verification can be performed by biometric authentication other than fingerprints in both contact-type and non-contact-type communication methods, and unauthorized use using credit cards by other than the principal can be prevented.
  • FIG. 14A a card insertion port 416 is provided in a biological sensor (in FIG. 14A, a vein reading device is shown as an example), and the contact card reader 410 and the vein reading device 430 are provided.
  • a configuration integrated into one integrated electronic device 440 may be used.
  • FIG. 14B or a non-contact card reader 400 and a biosensor (in FIG. 14B, the vein reading device 430 is shown as an example) are integrated into one electronic device 450. It may be configured. Thereby, direct communication can be performed between the card reader and the ecological sensor.
  • the authentication method is not limited to the palm vein.
  • a device that acquires fingerprints, palm lines, hand shapes, finger or hand veins, voiceprints, irises, face shapes, genes, etc., an authentication method using them can be performed.
  • FIG. 15 illustrates an example of a semiconductor device of the disclosed invention.
  • the semiconductor device 500 is a wristwatch-type wearable computer.
  • the semiconductor device 500 includes a housing 501, a belt 502, a display unit 503, operation keys 504, and a fingerprint sensor 505.
  • FIGS. 16A and 16B illustrate an example of a block diagram of the semiconductor device 500.
  • FIG. 16A illustrates an example of a block diagram of the semiconductor device 500.
  • the semiconductor device 500 has a configuration in which a display unit 503, operation keys 504, and a battery 190 are added to the semiconductor device 130 of the configuration example 3. Therefore, the description of the same parts as those in Configuration Example 3 is omitted, and only the differences are described.
  • the battery 190 is electrically connected to the power supply circuit 105.
  • the display portion 503 is electrically connected to the control circuit 106.
  • the operation key 504 is electrically connected to the control circuit 106.
  • the control circuit 106i has a configuration in which a display controller 206 and an operation key controller 207 are added to the control circuit 106e.
  • the display controller 206 and the operation key controller 207 are electrically connected to the bus 205.
  • the display controller 206 is electrically connected to the display unit 503 via the connection terminal JT6.
  • the operation key controller 207 is electrically connected to the operation key 504 via the connection terminal JT7.
  • the display unit 503 is a display device having a display element or a light emitting device having a light emitting element.
  • a light emitting device using an inorganic or organic EL (Electro Luminescence) element As the display portion 503, a light emitting device using an inorganic or organic EL (Electro Luminescence) element, a display device using an LED (Light Emitted Diode), a display device using a liquid crystal element, or a shutter-type MEMS (Micro Electro Mechanical Systems).
  • the display unit 503 has a function of displaying information by using an operation key 504 or the like. Further, the display unit 503 may have a touch panel and may be operated from the touch panel. Further, the display portion 503 may be formed on a flexible substrate.
  • the operation key 504 is an interface for operating the semiconductor device 500. Further, as described above, the display unit 503 may be provided with a touch panel and operated from the touch panel. In this case, the operation key 504 may not be provided.
  • the fingerprint sensor 505 is a device for authenticating whether or not the semiconductor device 500 is an owner.
  • the authentication method will be described in an operation example 6 described later. Further, if authentication can be performed, the authentication method is not limited to fingerprints. For example, authentication may be performed using a sensor capable of recognizing a vein of a finger or palm, a vein around a wrist, a voice print, an iris, a face shape, or the like instead of the fingerprint sensor 505.
  • the semiconductor device 500 has a credit card function and a function of storing ID information.
  • the storage device 109 stores card information such as a credit card number, expiration date, and credit name, and fingerprints, veins, voiceprints, irises, face shapes, etc. that are handled as data for verification.
  • the battery 190 has a function of charging external power supplied from the input / output terminal 111 via the power supply circuit 105. Further, the power supply circuit 105 has a function of generating a stable power supply voltage from a potential input from the charged battery 190. Although not shown in FIG. 16, the power supply circuit 105 is electrically connected to each circuit in order to supply a power supply voltage to each circuit.
  • the semiconductor device 500 can be used as a mobile phone terminal by providing a microphone and a speaker (not shown).
  • the semiconductor device 500 is used as an information terminal such as a mobile phone terminal, a smartphone, or a tablet
  • the biometric authentication system using the fingerprint sensor 505 or the above-described biosensor is used as an information terminal by a person other than the user. Can be prevented in advance.
  • an OS transistor can be applied to the semiconductor device 500 as shown in FIGS. 1A and 1B.
  • a configuration in which the analog-digital conversion circuit 107 is replaced with the OS analog-digital conversion circuit 157, the storage device 109 is replaced with the OS storage device 159, and the CPU 200 is replaced with the OS-CPU 211 may be applied (not shown). Thereby, low power consumption or miniaturization of the semiconductor device 500 can be realized.
  • FIG. 17 shows an operation example of the semiconductor device 500 and an external device that communicates with the semiconductor device 500.
  • An electronic device 470 that is an external device includes a reading unit 401, a display unit 402, and wiring 403.
  • the electronic device 470 has the same function as the non-contact card reader 400 described in the first operation example.
  • the display unit 402 displays an amount at the time of settlement, a response indicating whether communication is possible between the semiconductor device 300 and the contactless card reader, an error content, an error code, or the like. Note that the electronic device 470 may be configured without the display unit 402.
  • This operation example can be described by replacing the semiconductor device 300 with the semiconductor device 500, replacing the non-contact card reader 400 with the electronic device 470, and replacing the fingerprint sensor 108 with the fingerprint sensor 505 in the operation example 1. it can. Therefore, in this operation example, the same parts as those in the operation example 1 are omitted, and only different parts will be described.
  • FIG. 17 shows an example in which the semiconductor device 500 is used.
  • a state in which the semiconductor device 500 is worn on the wrist of the hand 303 and the finger 302a of the hand 302 opposite to the hand 303 is placed on the fingerprint sensor 505 is communicating with the electronic device 470.
  • the electronic device 470 When making a payment with the credit card function, the electronic device 470 is activated by the operation of the store clerk. Specifically, the electronic device 470 is activated and put into a standby state via the wiring 403 by an operation from a cash register on the store side.
  • the standby state is a state where the wireless signal 308a is transmitted from the reading unit 401.
  • the consumer holds the semiconductor device 500 over the reading unit 401.
  • the description in the operation example 1 is referred to.
  • the semiconductor device 500 For the function of the rectifier circuit 102, refer to the description in the operation example 1. However, since the semiconductor device 500 is driven by the battery 190, the semiconductor device 500 may have a configuration without the rectifier circuit 102.
  • the description in the operation example 1 is referred to.
  • the CPU 200 transmits an operation signal to the fingerprint sensor 505 via the sensor controller 202 after acquiring the verification data.
  • the fingerprint sensor 505 receives fingerprint data by receiving an operation signal.
  • the timing of attaching the finger 302a to the fingerprint sensor 505 is not particularly limited, but the display unit 402 and the display unit 503 may have a function of displaying and notifying the timing.
  • the fingerprint sensor 505 acquires the fingerprint of the finger 302 a, and the acquired fingerprint data is converted into digital data by the analog-digital conversion circuit 107.
  • the fingerprint data (data to be verified) converted into digital data is transmitted to the CPU 200 via the sensor controller 202.
  • the CPU 200 reads information such as a credit card number, expiration date, and credit name from the storage device 109, and modulates the information via the modulation circuit controller 204. 104.
  • the modulation circuit 104 modulates an electrical signal including a credit card number, expiration date, credit name, and the like. Thereafter, the modulated electrical signal is transmitted to the antenna 101.
  • the antenna 101 After receiving the modulated electric signal, the antenna 101 converts the electric signal into a wireless signal 308b and transmits it to the electronic device 470. After receiving the wireless signal 308b, the electronic device 470 transmits information such as a credit card number, an expiration date, and a credit name to a device such as a cash register via the wiring 403.
  • the credit function can be used in forms other than credit cards.
  • unauthorized use other than the person using the credit function can be prevented in advance.
  • this operation example has been described by taking a watch-type wearable device having a fingerprint sensor as an example, this embodiment is not limited to this.
  • a biometric sensor such as a fingerprint sensor may not be included in a watch-type wearable device, and authentication may be performed using an external authentication device as in Configuration Example 5.
  • FIG. 5 A specific example is shown in FIG.
  • the semiconductor device 510 is obtained by removing the fingerprint sensor 505 from the semiconductor device 500.
  • an electronic device 480 is shown as an example of the biosensor.
  • the configuration of the electronic device 480 is the same as that of the vein reading device 430 described in the configuration example 5, and includes a display unit 432, a wiring 431, and a vein reading unit 433. Furthermore, in this specific example, a transmitter / receiver 481 is provided inside the electronic device 480.
  • the transceiver 481 has an antenna and has a function of performing wireless communication with the transmission / reception circuit 115 of the semiconductor device 510 (in FIG. 18, wireless communication is indicated by the wireless signal 308a and the wireless signal 308b). That is, direct communication can be performed between the semiconductor device 510 and the electronic device 480.
  • the vein of the hand 303 read by the vein reading unit 433 can be sent to the semiconductor device 510 between the semiconductor device 510 and the electronic device 480, and the credit card stored in the storage device 109 of the semiconductor device 510 is stored. Information such as the number, expiration date, and credit name can be sent to the electronic device 480.
  • identity verification can be performed by biometric authentication other than fingerprints.
  • the present embodiment has been described using the credit function provided in the semiconductor device as an example, the present embodiment is not limited to this.
  • the above system may be applied to an electronic money compatible card.
  • the authentication system By applying the authentication system to the electronic money compatible card, payment of electronic money by a person other than the principal can be prevented.
  • an electronic device 470 or an electronic device 480 may be provided at an entrance / exit of an area where entry by persons other than those concerned such as a residence, an office, and a commercial facility is prohibited, so that the semiconductor device 500 can perform authentication. By adopting such a configuration, it is possible to prevent an intruder from entering the prohibited entry area using the semiconductor device 500 by a person who is not involved.
  • this Embodiment demonstrated as an example the wristwatch-type wearable device
  • this Embodiment is not limited to this.
  • a mobile phone terminal, a smartphone, or a tablet terminal may be used instead of the above-described wristwatch-type wearable device.
  • a bracelet type or ring type wearable device may be used instead of the above-described wristwatch type wearable device.
  • a combination of a glasses-type wearable device and an iris sensor may be used instead of the above-described wristwatch-type wearable device.
  • a form in which a semiconductor device is incorporated in clothing such as gloves and a wristband may be used instead of the watch-type wearable device.
  • the present invention is not limited to the wristwatch-type wearable device described in the present embodiment, and the device can be attached to a place other than the wrist by selecting the above-described alternative device.
  • the disclosed invention may have the structure which living things other than a human can wear depending on the case.
  • the disclosed invention may include a structure that can be attached to a so-called inanimate object such as a charger or an electronic device that is used when data is exchanged.
  • a semiconductor device 2300 illustrated in FIG. 19 includes a CPU core 2301, a power management unit 2321, and a peripheral circuit 2322.
  • the power management unit 2321 includes a power controller 2302 and a power switch 2303.
  • the peripheral circuit 2322 includes a cache 2304 having a cache memory, a bus interface 2305, and a debug interface 2306.
  • the CPU core 2301 includes a data bus 2323, a control device 2307, a PC 2308 (PC: program counter), a pipeline register 2309, a pipeline register 2310, an ALU 2311, and a register file 2312. Data exchange between the CPU core 2301 and the peripheral circuit 2322 such as the cache 2304 is performed via the data bus 2323.
  • PC PC: program counter
  • each circuit of the semiconductor device 2300 can be miniaturized. That is, a small semiconductor device 2300 can be provided.
  • an OS transistor a semiconductor device 2300 that can reduce power consumption can be provided by utilizing characteristics of extremely low off-state current.
  • the semiconductor device 2300 that can improve the operation speed can be provided. In particular, manufacturing costs can be kept low by using only p-channel Si transistors.
  • the control device 2307 controls the operations of the PC 2308, the pipeline register 2309, the pipeline register 2310, the ALU 2311, the register file 2312, the cache 2304, the bus interface 2305, the debug interface 2306, and the power controller 2302, thereby providing an input.
  • a function of decoding and executing an instruction included in a program such as an executed application.
  • the ALU 2311 has a function of performing various arithmetic processes such as four arithmetic operations and logical operations.
  • the cache 2304 has a function of temporarily storing frequently used data.
  • the PC 2308 is a register having a function of storing an address of an instruction to be executed next.
  • the cache 2304 is provided with a cache controller that controls the operation of the cache memory.
  • Pipeline register 2309 is a register having a function of temporarily storing instruction data.
  • the register file 2312 has a plurality of registers including general-purpose registers, and can store data read from the main memory, data obtained by arithmetic processing of the ALU 2311, and the like.
  • the pipeline register 2310 is a register having a function of temporarily storing data used for the arithmetic processing of the ALU 2311 or data obtained by the arithmetic processing of the ALU 2311.
  • the bus interface 2305 has a function as a data path between the semiconductor device 2300 and various devices outside the semiconductor device 2300.
  • the debug interface 2306 has a function as a signal path for inputting an instruction for controlling debugging to the semiconductor device 2300.
  • the power switch 2303 has a function of controlling supply of power supply voltage to various circuits other than the power controller 2302 included in the semiconductor device 2300.
  • the various circuits belong to several power domains, and the power switches 2303 control whether or not the various circuits belonging to the same power domain are supplied with a power supply voltage.
  • the power controller 2302 has a function of controlling the operation of the power switch 2303.
  • the semiconductor device 2300 having the above-described configuration can perform power gating.
  • the flow of power gating operation will be described with an example.
  • the CPU core 2301 sets the timing at which the supply of power supply voltage is stopped in the register of the power controller 2302.
  • a command to start power gating is sent from the CPU core 2301 to the power controller 2302.
  • various registers and the cache 2304 included in the semiconductor device 2300 start data saving.
  • supply of power supply voltage to various circuits other than the power controller 2302 included in the semiconductor device 2300 is stopped by the power switch 2303.
  • a counter may be provided in the power controller 2302, and the timing at which the supply of the power supply voltage is started may be determined using the counter without depending on the input of the interrupt signal.
  • the various registers and the cache 2304 start data restoration.
  • the execution of the instruction in the control device 2307 is resumed.
  • Such power gating can be performed in the entire processor or in one or a plurality of logic circuits constituting the processor. Further, power supply can be stopped even in a short time. For this reason, power consumption can be reduced with fine granularity spatially or temporally.
  • the flip-flop circuit can save data in the circuit (referred to as a backupable flip-flop circuit).
  • the SRAM cell can save data in the cell (referred to as a backupable SRAM cell).
  • the backupable flip-flop circuit and the SRAM cell preferably include an OS transistor (preferably a transistor including an oxide semiconductor containing In, Ga, and Zn in a channel formation region).
  • an OS transistor preferably a transistor including an oxide semiconductor containing In, Ga, and Zn in a channel formation region.
  • a flip-flop circuit or an SRAM cell that can be backed up can hold information without supplying power for a long time.
  • a backupable flip-flop circuit or an SRAM cell may be able to save and restore data in a short time.
  • a semiconductor device 2200 shown in FIG. 20 is an example of a flip-flop circuit that can be backed up.
  • the semiconductor device 2200 includes a first memory circuit 2201, a second memory circuit 2202, a third memory circuit 2203, and a reading circuit 2204.
  • a potential difference between the potential V1 and the potential V2 is supplied to the semiconductor device 2200 as a power supply voltage.
  • One of the potential V1 and the potential V2 is at a high level, and the other is at a low level.
  • a configuration example of the semiconductor device 2200 will be described by using as an example the case where the potential V1 is low level and the potential V2 is high level.
  • the first memory circuit 2201 has a function of holding data when a signal D including data is input during a period in which the power supply voltage is supplied to the semiconductor device 2200. Then, in a period in which the power supply voltage is supplied to the semiconductor device 2200, the first memory circuit 2201 outputs a signal Q including retained data. On the other hand, the first memory circuit 2201 cannot hold data during a period in which the power supply voltage is not supplied to the semiconductor device 2200. That is, the first memory circuit 2201 can be called a volatile memory circuit.
  • the second memory circuit 2202 has a function of reading out and storing (or saving) data held in the first memory circuit 2201.
  • the third memory circuit 2203 has a function of reading and storing (or saving) data held in the second memory circuit 2202.
  • the reading circuit 2204 has a function of reading data stored in the second memory circuit 2202 or the third memory circuit 2203 and storing (or returning) the data in the first memory circuit 2201.
  • the third memory circuit 2203 has a function of reading and storing (or saving) data held in the second memory circuit 2202 even during a period in which the power supply voltage is not supplied to the semiconductor device 2200. .
  • the second memory circuit 2202 includes a transistor 2212 and a capacitor 2219.
  • the third memory circuit 2203 includes a transistor 2213, a transistor 2215, and a capacitor 2220.
  • the reading circuit 2204 includes a transistor 2210, a transistor 2218, a transistor 2209, and a transistor 2217.
  • the transistor 2212 has a function of charging and discharging the capacitor 2219 with charges corresponding to data held in the first memory circuit 2201.
  • the transistor 2212 preferably charges and discharges the capacitor 2219 at high speed according to data stored in the first memory circuit 2201.
  • the transistor 2212 preferably includes crystalline silicon (preferably polycrystalline silicon, more preferably single crystal silicon) in a channel formation region.
  • the transistor 2213 is selected to be in a conductive state or a non-conductive state in accordance with the charge held in the capacitor 2219.
  • the transistor 2215 has a function of charging and discharging the capacitor 2220 with electric charge corresponding to the potential of the wiring 2244 when the transistor 2213 is in a conductive state.
  • the transistor 2215 preferably has extremely low off-state current.
  • the transistor 2215 is preferably an OS transistor (preferably a transistor including an oxide semiconductor containing In, Ga, and Zn in a channel formation region).
  • One of the source and the drain of the transistor 2212 is connected to the first memory circuit 2201.
  • the other of the source and the drain of the transistor 2212 is connected to one electrode of the capacitor 2219, the gate of the transistor 2213, and the gate of the transistor 2218.
  • the other electrode of the capacitor 2219 is connected to the wiring 2242.
  • One of a source and a drain of the transistor 2213 is connected to the wiring 2244.
  • the other of the source and the drain of the transistor 2213 is connected to one of the source and the drain of the transistor 2215.
  • the other of the source and the drain of the transistor 2215 is connected to one electrode of the capacitor 2220 and the gate of the transistor 2210.
  • the other electrode of the capacitor 2220 is connected to the wiring 2243.
  • One of a source and a drain of the transistor 2210 is connected to the wiring 2241.
  • the other of the source and the drain of the transistor 2210 is connected to one of the source and the drain of the transistor 2218.
  • the other of the source and the drain of the transistor 2218 is connected to one of the source and the drain of the transistor 2209.
  • the other of the source and the drain of the transistor 2209 is connected to one of the source and the drain of the transistor 2217 and the first memory circuit 2201.
  • the other of the source and the drain of the transistor 2217 is connected to the wiring 2240.
  • the gate of the transistor 2209 is connected to the gate of the transistor 2217; however, the gate of the transistor 2209 is not necessarily connected to the gate of the transistor 2217.
  • the transistor exemplified in Embodiment 9 to be described later can be used as the transistor 2215. Accordingly, the off-state current of the transistor 2215 can be reduced, and the semiconductor device 2200 can hold information without supplying power for a long time. Since the transistor 2215 has favorable switching characteristics, the semiconductor device 2200 can perform high-speed backup and high-speed recovery.
  • the memory cell 1201 shown in FIG. 21 is an example of an SRAM cell that can be backed up.
  • the memory cell 1201 includes a transistor M101, a transistor M102, a transistor Mos1, a transistor Mos2, an inverter INV101, an inverter INV102, a capacitor C101, and a capacitor C102.
  • the semiconductor device 100 is connected to the wiring WL, the wiring BL, the wiring BLB, and the wiring BRL. Further, a low power supply voltage (VSS) or the like is supplied to the memory cell 1201 as a power supply voltage.
  • VSS low power supply voltage
  • the input node of the inverter INV101 is electrically connected to the output node of the inverter INV102.
  • the output node of the inverter INV101 and the input node of the inverter INV102 are electrically connected.
  • the inverter INV101 and the inverter INV102 form an inverter loop circuit. It is configured.
  • the gate of the transistor M101 and the gate of the transistor M102 are connected to the wiring WL.
  • the transistor M101 functions as a switch that connects the wiring BL and the input node of the inverter INV101
  • the transistor M102 functions as a switch that connects the wiring BLB and the input node of the inverter INV102.
  • the wiring WL functions as a write / read word line, and a memory cell selection signal (WLE) is input from the word line driver circuit.
  • the wirings BL and BLB function as bit lines that send data signals D and DB.
  • the data signal DB is a signal obtained by inverting the logical value of the data signal D.
  • the data signals D and DB are supplied from the bit line driver circuit.
  • the wirings BL and BLB are wirings for sending data read from the memory cell 1201 to the output circuit.
  • the memory cell 1201 corresponds to a circuit in which a pair of memory circuits is provided in a volatile memory circuit including the inverter INV101, the inverter INV102, the transistor M101, and the transistor M102.
  • the pair of memory circuits includes a memory circuit including a transistor Mos1 and a capacitor C101 (hereinafter referred to as a memory circuit (Mos1, C101)), and a memory circuit including a transistor Mos2 and a capacitor C102 (hereinafter referred to as a memory circuit (Mos2). , C102).).
  • the memory circuits (Mos1, C101) and the memory circuits (Mos2, C102) are circuits for backing up the data of the volatile memory circuit by storing the potential held in the nodes NET1 and NET2, respectively. is there.
  • the transistors Mos1 and Mos2 are turned on to charge or discharge the capacitor elements C101 and C102, and data is written. By holding the data, the data is held without power supply.
  • Data recovery is also performed by turning on the transistors Mos1 and Mos2.
  • the transistors Mos1 and Mos2 With the power supply to the inverters INV101 and INV102 stopped, the transistors Mos1 and Mos2 are turned on, the node FN1 and the node NET1 are connected, the node FN1 and the node NET1 share charges, and the node FN2 and the node NET2 And the node FN2 and the node NET2 share charges.
  • the transistors Mos1 and Mos2 are turned off.
  • the gates of the transistors Mos1 and Mos2 are connected to the wiring BRL.
  • a signal OSG is input to the wiring BRL.
  • a pair of memory circuits (a memory circuit (transistor Mos1 and a capacitor C101) and a memory circuit (transistor Mos2 and a capacitor C102)) are driven by the signal OSG, and backup or recovery is performed.
  • the memory circuit (Mos1, C101) and the memory circuit (Mos2, C102) hold the potentials of the nodes FN1 and FN2 by accumulating charges in the capacitor elements C101 and C102, respectively.
  • the node NET1 and the node FN1 are connected, the potential held in the node NET1 is applied to the node FN1, and by turning on the transistor Mos2, the node NET2 And the node FN2 are connected, and the potential held in the node NET2 is applied to the node FN2.
  • the nodes FN1 and FN2 are in an electrically floating state, electric charges accumulated in the capacitor elements C101 and C102 are held, and the memory circuit is in a data holding state.
  • the transistors Mos1 and Mos2 are preferably OS transistors (preferably transistors including an oxide semiconductor containing In, Ga, and Zn in a channel formation region).
  • OS transistors preferably transistors including an oxide semiconductor containing In, Ga, and Zn in a channel formation region.
  • the leakage current (off-state current) flowing between the source and the drain in the off state is extremely small, so that the voltage variation of the node FN1 can be suppressed. That is, the memory circuit (Mos1, C101) can be operated as a nonvolatile memory circuit or a memory circuit that can hold data for a long time without power supply.
  • the memory circuits Mos2, C102
  • these memory circuits can be used as a backup memory circuit for a volatile memory circuit including the inverter INV101, the inverter INV102, the transistor M101, and the transistor M102.
  • the transistors exemplified in Embodiment 9 described later can be applied to the transistors Mos1 and Mos2. Since the off-state currents of the transistors Mos1 and Mos2 are small, the semiconductor device 100 can hold information without supplying power for a long time. Since the switching characteristics of the transistors Mos1 and Mos2 are good, the memory cell 1201 can perform high-speed backup and high-speed recovery.
  • a flip-flop circuit and an SRAM cell that can be backed up can be realized, and these can be applied to the semiconductor device 2300. Can do. As a result, the power supply can be switched on and off in a short time, and a semiconductor device with lower power consumption can be provided.
  • the manufacturing cost can be reduced.
  • all n-channel transistors used for the flip-flop circuit and the SRAM cell may be replaced with transistors including the oxide semiconductor exemplified in the above embodiment in a channel formation region. Manufacturing costs can be kept low by using only p-channel Si transistors.
  • CPU Graphics Processing Unit
  • PLD Programmable Logic Device
  • DSP Digital Signal Processor
  • MCU Microcontroller and Custom
  • RFIC Radio LSI
  • FIG. 22 shows an example of the configuration of the storage device.
  • the memory device 2600 includes a peripheral circuit 2601 and a memory cell array 2610.
  • the peripheral circuit 2601 includes a row decoder 2621, a word line driver circuit 2622, a bit line driver circuit 2630, an output circuit 2640, and a control logic circuit 2660.
  • the bit line driver circuit 2630 includes a column decoder 2631, a precharge circuit 2632, a sense amplifier 2633, and a write circuit 2634.
  • the memory cell array 2610 includes m memory cells 1200 [i, j] (i is an integer greater than or equal to 1 and less than or equal to m. J is 1 in the row direction and n in the column direction (m and n are integers greater than or equal to 1). (Integers of n or less) are arranged in a matrix (in FIG. 22, only one memory cell 1200 [i, j] is shown).
  • the memory cell 1200 [i, j] is electrically connected to the bit line driver circuit 2630 through the wiring BL [j] and electrically connected to the word line driver circuit 2622 through the wiring WL [i]. ing.
  • the configurations of the memory cell array 2610 and the peripheral circuit 2601 differ depending on the type of memory cell applied to the memory cell 1200 [i, j].
  • the wiring from the bit line driver circuit 2630 includes two wirings BL and BLB
  • the wiring from the word line driver circuit 2622 includes the wiring WL.
  • the wiring BRL the precharge circuit 2632 has a function of precharging the wiring BL and the wiring BLB and a function of equalizing the voltages of the wiring BL and the wiring BLB in the same column.
  • the sense amplifier 2633 has a function of amplifying the data signals (D, DB) read from the wiring BL and the wiring BLB. The amplified data signal is output to the outside of the storage device 2600 through the output circuit 2640 as a digital data signal RDATA.
  • the wiring from the bit line driver circuit 2630 is one of the wirings BL and the word line driver circuit.
  • the wiring from 2622 is one wiring WL.
  • the precharge circuit 2632 has a function of precharging the wiring BL.
  • the sense amplifier 2633 has a function of amplifying the data signal (D) read from the wiring BL.
  • the amplified data signal is output to the outside of the storage device 2600 through the output circuit 2640 as a digital data signal RDATA.
  • the wiring of the memory cell array 2610 illustrated in FIG. 22 is not limited to the wirings BL [i] and WL [j], and the number can be changed as appropriate depending on the configuration of the memory cell 1200 [i, j]. it can.
  • a low power supply voltage (VSS), a high power supply voltage (VDD) for the peripheral circuit 2601, and a high power supply voltage (VIL) for the memory cell array 2610 are supplied from the outside to the memory device 2600.
  • control signals CE, WE, RE
  • an address signal ADDR an address signal
  • a data signal WDATA are input to the storage device 2600 from the outside.
  • the address data signal ADDR is input to the row decoder 2621 and the column decoder 2631, and the data signal WDATA is input to the write circuit 2634.
  • the control logic circuit 2660 processes external input signals (CE, WE, RE) and generates control signals for the row decoder 2621 and the column decoder 2631.
  • CE is a chip enable signal
  • WE is a write enable signal
  • RE is a read enable signal.
  • the signal processed by the control logic circuit 2660 is not limited to this, and another control signal may be input as necessary.
  • each above-mentioned circuit or each signal can be suitably discarded as needed.
  • a p-channel Si transistor and an OS transistor of Embodiment 9 described later are used and applied to the memory device 2600.
  • a small memory device 2600 can be provided.
  • a storage device 2600 that can reduce power consumption can be provided.
  • a storage device 2600 that can improve the operation speed can be provided. In particular, manufacturing costs can be kept low by using only p-channel Si transistors.
  • a memory cell of the memory cell array 2610 a memory cell according to a seventh embodiment described later can be used.
  • FIG. 23A is a circuit diagram illustrating an example of a structure of a memory cell.
  • the memory cell 1203 includes a transistor Mos3 and a capacitor C103.
  • One of the source and the drain of the transistor Mos3 is electrically connected to the wiring BL, the other of the source and the drain of the transistor Mos3 is electrically connected to one electrode of the capacitor C103, and the gate of the transistor Mos3 is connected to the wiring It is electrically connected to WL.
  • a low power supply potential (VSS) is applied to the other electrode of the capacitor C103.
  • the transistor Mos3 functions as a switch that connects the node FN3 and the wiring BL.
  • a signal D is input to and output from the wiring BL as a writing signal and a reading signal.
  • a signal OSG is input to WL as a memory cell selection signal.
  • Data writing and reading are performed by turning on the transistor Mos3 and connecting the node FN3 to the wiring BL.
  • a structure in which a back gate is provided in the memory cell 1203 is illustrated in a memory cell 1207 in FIG. 24A and a memory cell 1208 in FIG.
  • the memory cell 1207 is a circuit in which a back gate BG and a wiring BGL are provided in the transistor Mos3, and a predetermined potential is applied from the wiring BGL to the back gate BG. By applying a potential from the wiring BGL, the threshold voltage of the transistor Mos3 can be changed.
  • the memory cell 1208 is a circuit in which a back gate BG is provided in the transistor Mos3 and is electrically connected to the front gate (or the wiring WL) of the transistor Mos3. With this configuration, since the same potential is applied to the front gate and the back gate BG, the current that flows when the transistor Mos3 is in the on state can be increased.
  • a back gate can be formed for a memory cell 1204, a memory cell 1205, a memory cell 1206, and a memory cell 1201 described later in this embodiment.
  • FIG. 23B is a circuit diagram showing an example of the structure of the memory cell.
  • the memory cell 1204 includes a transistor Mos4, a transistor M104, and a capacitor C104.
  • One of a source and a drain of the transistor Mos4 is electrically connected to the wiring BL, and the other of the source and the drain of the transistor Mos4 is electrically connected to one electrode of the capacitor C104 and the gate of the transistor M104.
  • the gate of Mos4 is electrically connected to the wiring WL.
  • One of a source and a drain of the transistor M104 is electrically connected to the wiring BL, and the other of the source and the drain of the transistor M104 is electrically connected to the wiring SL.
  • the other electrode of the capacitor C104 is electrically connected to the wiring WLC.
  • the transistor Mos4 functions as a switch that connects the node FN4 and the wiring BL.
  • a signal OSG is input to the wiring WL as a memory cell selection signal.
  • the capacitor C104 connects the wiring WLC and the node FN4.
  • the wiring WLC is a wiring for supplying a constant voltage to the terminal of the capacitor C104 during a writing operation and a reading operation.
  • the transistor M104 is a p-channel transistor.
  • Data writing is performed by turning on the transistor Mos4 and connecting the node FN4 to the wiring BL with a constant voltage applied to the wirings WLC and SL.
  • a constant voltage is applied to the wirings BL, WLC, and SL.
  • the value of the current flowing between the source and drain of the transistor M104 varies according to the voltage of the node FN4. Since the wiring BL is charged or discharged by the source-drain current of the transistor M104, the data value held in the memory cell 1204 can be read by detecting the voltage (signal D) of the wiring BL.
  • the transistor M104 can be an n-channel transistor.
  • a voltage to be applied to the wiring (BL, SL, WLC) is determined in accordance with the conductivity type of the transistor M104.
  • FIG. 23C is a circuit diagram illustrating a configuration example of the memory cell.
  • the memory cell 1206 includes a transistor Mos6, a transistor M107, and a transistor M108.
  • One of a source and a drain of the transistor Mos6 is electrically connected to the wiring WBL, the other of the source and the drain of the transistor Mos6 is electrically connected to the gate of the transistor M108, and the gate of the transistor Mos6 is electrically connected to the wiring WWL. Connected.
  • One of a source and a drain of the transistor M107 is electrically connected to the wiring RBL, the other of the source and the drain of the transistor M107 is electrically connected to one of a source and a drain of the transistor M108, and the gate of the transistor M107 is It is electrically connected to the wiring RWL.
  • a low power supply potential (VSS) is applied to the other of the source and the drain of the transistor M108.
  • the transistor Mos6 functions as a switch that connects the node FN6 and the wiring WBL.
  • the transistor M107 functions as a switch that connects the wiring RBL and one of the source and the drain of the transistor M108.
  • a signal D is input to the wiring WBL as a data write signal.
  • a signal OSG is input to the wiring WWL as a memory cell selection signal.
  • Data writing is performed by turning on the transistor Mos6 and connecting the node FN6 to the wiring WBL.
  • the transistor M107 is turned on.
  • the value of the current flowing between the source and drain of the transistor M108 varies according to the voltage of the node FN6. Since the wiring RBL is charged or discharged by the source-drain current of the transistor M108, the data value held in the memory cell 1206 can be read by detecting the voltage (signal DB) of the wiring RBL.
  • FIG. 23D is a circuit diagram illustrating an example of a structure of a memory cell.
  • the memory cell 1205 includes a transistor Mos5, a transistor M105, a transistor M106, and a capacitor C105.
  • One of a source and a drain of the transistor Mos5 is electrically connected to the wiring BL, and the other of the source and the drain of the transistor Mos5 is electrically connected to the gate of the transistor M106 and one electrode of the capacitor C105.
  • the gate of Mos5 is electrically connected to the wiring WL.
  • One of the source and the drain of the transistor M105 is electrically connected to the wiring BL, the other of the source and the drain of the transistor M105 is electrically connected to one of the source and the drain of the transistor M106, and the gate of the transistor M105 is connected to the wiring. It is electrically connected to RWL.
  • the other of the source and the drain of the transistor M106 is electrically connected to the other electrode of the capacitor C105.
  • a low power supply potential (VSS) is applied to the other of the source and the drain of the transistor M106 and the other electrode of the capacitor C105.
  • the transistor Mos5 functions as a switch that connects the node FN5 and the wiring BL.
  • a signal OSG is input to the wiring WL as a memory cell selection signal.
  • Data writing is performed by turning on the transistor Mos5 and connecting the node FN5 to the wiring BL.
  • Data is read by turning on the transistor M105.
  • the value of the current flowing between the source and drain of the transistor M106 varies according to the voltage of the node FN5. Since the wiring BL is charged or discharged by the source-drain current of the transistor M106, the data value held in the memory cell 1205 can be read by detecting the voltage (signal D) of the wiring BL.
  • the transistors M105 and M106 can be p-channel transistors.
  • the voltage applied to the wiring RWL and the voltage applied to the capacitor C105 may be determined in accordance with the conductivity types of the transistors M105 and M106.
  • the transistor Mos3, the transistor Mos4, the transistor Mos5, and the transistor Mos6 are each an OS transistor (preferably an oxide containing In, Ga, and Zn).
  • a transistor including a semiconductor in a channel formation region is preferable.
  • the leakage current (off-state current) flowing between the source and the drain in the off state is extremely small, so that fluctuations in voltages at the nodes FN3, FN4, FN5, and FN6 can be suppressed. That is, the memory cell 1203, the memory cell 1204, the memory cell 1205, and the memory cell 1206 can be operated as a memory circuit that can hold data for a long time without supplying power.
  • a memory device 2600 having a memory circuit that can hold data for a long time and capable of reducing size, low power consumption, high speed, or fluctuations in power supply voltage can be provided.
  • all n-channel transistors used for the memory cell may be replaced with transistors including the oxide semiconductor described in Embodiment 9 in a channel formation region.
  • the p-channel transistor is only a transistor including Si in a channel formation region, manufacturing cost can be reduced.
  • FIG. 25 shows an analog-digital conversion circuit.
  • the analog-digital conversion circuit 800 includes a comparator 802, a successive approximation register 803, a digital-analog conversion circuit 804, a timing controller 805, and an oscillation circuit 806.
  • the analog-digital conversion circuit 800 further includes a sample hold circuit 801 (also referred to as a sample and hold circuit).
  • the sample-and-hold circuit 801 is a circuit having a function capable of receiving an electric potential of analog data (analog electric potential Vin) and holding electric charges according to the analog electric potential Vin by a control signal S1.
  • the control signal S1 is a signal given from the timing controller 805.
  • the sample hold circuit 801 includes a buffer circuit 811, a transistor 812, and a capacitor element 813 as an example.
  • An input terminal of the sample hold circuit 801 is provided on one of a source and a drain of the transistor 812.
  • An output terminal of the sample hold circuit 801 is provided on the other of the source and the drain of the transistor 812. Note that a node on the other of the source and the drain of the transistor 812 is referred to as a node ND for description.
  • the buffer circuit 811 has a function of amplifying and outputting a signal such as analog data input to the sample hold circuit 801.
  • the buffer circuit 811 is provided between the input terminal of the sample hold circuit 801 and one side of the source or drain of the transistor 812.
  • the present invention is not limited to this. It is good also as a structure provided in the other side.
  • the transistor 812 has a function of extremely low current flowing between the source and the drain in the off state.
  • An OS transistor is suitable as the transistor having such a function.
  • the OS transistor will be described in detail in Embodiment 9. Note that in FIG. 25, “OS” is added to the circuit symbol of the OS transistor in order to clearly indicate the OS transistor.
  • One of a source and a drain of the transistor 812 is connected to an input terminal of the sample hold circuit 801.
  • the gate of the transistor 812 is connected to a wiring for supplying the control signal S1.
  • the other of the source and the drain of the transistor 812 is connected to the output terminal of the sample hold circuit 801 or the node ND.
  • the capacitor element 813 has a function of holding charge corresponding to the analog potential Vin by turning off the transistor 812.
  • FIG. 25 illustrates a structure in which the capacitor 813 is provided on the other of the source and the drain of the transistor 812, that is, the node ND side, the capacitor 813 may not be provided, and a gate at the input terminal of the comparator 802 It can be omitted by using capacity.
  • a circuit including a transistor 812 and a capacitor 813 that holds electric charge corresponding to the analog potential Vin is illustrated as a first circuit 10.
  • the comparator 802 has a function of comparing the magnitude relationship between the analog potential Vin held by the sample hold circuit 801 and the analog potential DACout output from the digital-analog conversion circuit 804, and outputting a signal cmpout according to the magnitude relationship.
  • the successive approximation register 803 has a function of holding and outputting digital data of N bits (N is a natural number of 2 or more) in accordance with a change in the analog potential DACout.
  • Digital data of N bits that is, 0th to (N ⁇ 1) th bits (abbreviated as value [N ⁇ 1: 0] in FIG. 25) is output to the outside as Vout, and the digital / analog conversion circuit 804 Is output.
  • the successive approximation register 803 is composed of a logic circuit including a register corresponding to each bit, and can output digital data in accordance with control of the control signal S2.
  • the control signal S2 is a signal given from the timing controller 805.
  • the digital-analog conversion circuit 804 has a function of generating and outputting an analog potential DACout according to digital data.
  • the digital-analog conversion circuit 804 may be a capacitive conversion system (C-DAC) or a resistance conversion system (R-DAC).
  • C-DAC capacitive conversion system
  • R-DAC resistance conversion system
  • a C-DAC is preferable because a digital value can be held by using an OS transistor. Note that the configuration of the C-DAC having an OS transistor will be described with reference to a specific circuit configuration in an embodiment described later.
  • the timing controller 805 has a function of generating and outputting a control signal S1 and a control signal S2 synchronized with the clock signal CLK in accordance with the signal S ADC .
  • the timing controller 805 includes a logic circuit, and can output a control signal S1 and a control signal S2 according to the clock signal CLK and the signal S ADC .
  • the timing controller 805 configured with a logic circuit can be formed integrally with a successive approximation register 803 configured with a logic circuit.
  • the timing controller may be referred to as a control circuit.
  • the oscillation circuit 806 has a function of generating and outputting a clock signal CLK.
  • the oscillation circuit 806 may be a clock signal generated by a crystal oscillator or a clock signal generated by a ring oscillator.
  • the 25 holds the analog potential Vin acquired by the sensor circuit or the like in the sample hold circuit 801 having the transistor 812 with extremely low off-state current.
  • the transistor 812 is turned off, whereby the analog potential Vin is held at the node ND that can hold charges. Accordingly, power supply to the buffer circuit 811 included in the sample hold circuit 801 can be stopped, and power consumption can be reduced.
  • a plurality of sensor circuits for supplying the analog potential Vin to the sample hold circuit 801 may be provided.
  • a sample hold circuit 801A and a sample hold circuit 801B are provided.
  • a selector 822 also referred to as a multiplexer, abbreviated as MPX in FIG. 27 is provided between the sample hold circuit 801A, the sample hold circuit 801B, and the comparator 802.
  • the selector 822 has a function of selecting one of the analog potentials of the sample hold circuit 801A and the sample hold circuit 801B according to the selection signal SEL and outputting the selected analog potential to the comparator 802. Since the sample hold circuit 801A and the sample hold circuit 801B have the same functions as the sample hold circuit 801 described with reference to FIG. 25, the sample hold circuit 801A and the sample hold circuit 801B hold the analog potentials Vin_A and Vin_B obtained by the sensor circuit 821A and sensor circuit 821B. The power supply to can be stopped. Therefore, the power consumption can be reduced.
  • the analog potential obtained by the sensor circuit may be constant or constantly fluctuate.
  • the sampling may be performed via a correlated double sampling (CDS: Correlated Double Sampling) circuit.
  • CDS Correlated Double Sampling
  • the correlated double sampling circuit is used for noise removal by obtaining a relative difference between two timings.
  • FIG. 28A shows an example of a correlated double sampling circuit.
  • the correlated double sampling circuit includes sample and hold circuits 831A to 831C.
  • As the sample hold circuits 831A to 831C a circuit equivalent to the sample hold circuit 801 shown in FIG. 25 can be used.
  • a control signal ⁇ 1 is applied to the transistors of the sample hold circuit 831A, and a control signal ⁇ 2 is applied to the transistors of the sample hold circuit 831B and the sample hold circuit 831C.
  • FIG. 28B shows a timing chart as an example of the operation of the correlated double sampling circuit shown in FIG.
  • the potential V Sensor is a fluctuating potential obtained by the sensor circuit 821
  • the potential Vin is an analog potential that has passed through a correlated double sampling circuit.
  • the potential Vin can be obtained as an analog potential that is constant at the voltage ⁇ V by sampling at a constant period and taking the difference.
  • FIG. 29A illustrates an example of a circuit configuration of the digital-analog conversion circuit 804. Note that FIG. 29A illustrates a 10-bit C-DAC. In FIG. 29A, a sample hold circuit 801 and a comparator 802 are shown together for the sake of explanation.
  • a digital-analog conversion circuit 804 illustrated in FIG. 29A includes a capacitor 893, selectors 894, 895, and 896, and a transistor 897.
  • the capacitor 893 has a capacitance value corresponding to the number of bits.
  • An example of the capacitance value is attached to the capacitor 893 in FIG. Selectors 894 and 895 are provided corresponding to the capacitor 893.
  • FIG. 29B illustrates an example of a circuit configuration of the selectors 894, 895, and 896 illustrated in FIG.
  • a control signal S2 is given to the terminals SEL of the selectors 895 and 896.
  • the potential selected by the selector 896 is applied to the terminals A of the selectors 894 and 895.
  • the reference potential Vref is applied to the terminal A of the selector 896.
  • a ground potential is applied to the terminal B of the selectors 894, 895, and 896.
  • FIG. 29C shows an example of a more specific circuit configuration of the selector shown in FIG.
  • the selector illustrated in FIG. 29C includes an inverter circuit 898, an n-channel transistor 835, a transistor 836, a p-channel transistor 837, and a transistor 838.
  • FIG. 30 shows an example of an analog-digital conversion circuit different from FIG.
  • a sample-and-hold circuit 801 includes a sample-and-hold circuit 801, a successive approximation register 803, a digital-analog conversion circuit 804, a timing controller 805, and an oscillation circuit 806.
  • the configuration of the analog-digital conversion circuit 900 illustrated in FIG. 30 is different from the analog-digital conversion circuit 800 in FIG. 25 in that the digital-analog conversion circuit 804 includes a transistor 911 and a capacitor 912 for holding digital data. It is in.
  • the timing controller 805 supplies a control signal S3 value [N-1: 0] for controlling on or off to the gate of the transistor 911 corresponding to each bit.
  • S3 value [N-1: 0]
  • the transistor 911 and the capacitor 912 hold digital data by holding the charge corresponding to the potential of the digital data in the node ND DAC by turning off the transistor 911.
  • the transistor 911 is a transistor having a function of extremely low current flowing between the source and the drain in the off state, like the transistor 812, and is preferably an OS transistor. Note that a circuit including a transistor 911 and a capacitor 912 that holds charges corresponding to the potential of digital data is illustrated as a second circuit 20.
  • FIGS. 31A and 31B each illustrate an example of a circuit diagram in which a transistor 911 and a capacitor 912 are added to the selector 894.
  • 31A and 31B illustrate an example in which the control signal S3 value [N-1: 0] of the 0th bit is supplied to the gate of the transistor 911 as the control signal S3 value [N-1: 0] . .
  • the power consumption can be reduced by stopping the supply of power to the sample hold circuit 801, the comparator 802, the successive approximation register 803, and the digital-analog conversion circuit 804. Specifically, as shown in FIG. 31, the power to the buffer circuit 811 can be stopped by holding the analog potential Vin in the sample hold circuit 801. Further, the supply of power to the register in the successive approximation register 803 can be stopped every time the digital data in the digital-analog conversion circuit 804 is determined by each bit. Further, power supply to the comparator 802 and the digital-analog converter circuit 804 can be stopped.
  • the potential of analog data or digital data can be held even after the supply of power is stopped using an OS transistor, so that the supply of power to each circuit is stopped and consumed. Electric power can be reduced.
  • power consumption can be reduced until the next analog potential Vin is input.
  • the semiconductor device of this embodiment functioning as an analog-to-digital conversion circuit, as described in the first embodiment, uses a sample-and-hold circuit having a transistor with an extremely low off-current as the analog potential Vin acquired by a sensor or the like. 801 is held. In addition, the determined digital data is held in the digital-analog conversion circuit. In one embodiment of the present invention, power supply to each circuit included in a semiconductor device can be stopped to reduce power consumption.
  • the semiconductor device of this embodiment can reduce power consumption without suppressing the frequency of the driving voltage or the clock signal, the performance of the analog-digital conversion circuit such as the resolution and the sampling rate is not deteriorated. can do.
  • the semiconductor device of this embodiment can hold analog data without using a flash memory or the like, power consumption can be reduced without providing a dedicated high voltage generation circuit or a peripheral circuit. .
  • the transistor according to one embodiment of the present invention preferably includes the nc-OS or the CAAS-OS described in Embodiment 11.
  • FIG. 32A to 32C are a top view and a cross-sectional view of the transistor 1400a.
  • FIG. 32A is a top view.
  • 32B is a cross-sectional view corresponding to the dashed-dotted line A1-A2 illustrated in FIG. 32A
  • FIG. 32C is a cross-section corresponding to the dashed-dotted line A3-A4 illustrated in FIG. FIG.
  • the dashed-dotted line A1-A2 may be referred to as a channel length direction of the transistor 1400a and the dashed-dotted line A3-A4 may be referred to as a channel width direction of the transistor 1400a.
  • the transistor 1400a includes a substrate 1450, an insulating film 1401 over the substrate 1450, a conductive film 1414 over the insulating film 1401, an insulating film 1402 formed so as to cover the conductive film 1414, and an insulating film 1403 over the insulating film 1402.
  • metal oxide 1431 In contact with the metal oxide 1431, the metal oxide 1432, the conductive films 1421 to 1424, and the insulating film 1405, Metal oxide 1433, insulating film 1406 over metal oxide 1433, conductive film 1411 over insulating film 1406, conductive film 1412 over conductive film 1411, conductive film 1413 over conductive film 1412, and conductive film An insulating film 1407 formed to cover 1413 and an insulating film 1408 over the insulating film 1407 are included. Note that the metal oxide 1431, the metal oxide 1432, and the metal oxide 1433 are collectively referred to as a metal oxide 1430.
  • the metal oxide 1432 is a semiconductor and functions as a channel of the transistor 1400a.
  • the metal oxide 1431 and the metal oxide 1432 include a region 1441 and a region 1442.
  • the region 1441 is formed in the vicinity of a region where the conductive film 1421 is in contact with the metal oxide 1431 and the metal oxide 1432
  • the region 1442 is a region where the conductive film 1423 is in contact with the metal oxide 1431 and the metal oxide 1432. Formed in the vicinity of.
  • the region 1441 and the region 1442 function as a low resistance region.
  • the metal oxide 1431 and the metal oxide 1432 include the region 1441, the contact resistance with the conductive film 1421 can be reduced.
  • the metal oxide 1431 and the metal oxide 1432 each include the region 1442, so that the contact resistance with the conductive film 1423 can be reduced.
  • the conductive films 1421 and 1422 function as one of a source electrode and a drain electrode of the transistor 1400a.
  • the conductive films 1423 and 1424 function as the other of the source electrode and the drain electrode of the transistor 1400a.
  • the conductive film 1422 has a function of transmitting less oxygen than the conductive film 1421. Accordingly, it is possible to prevent a decrease in conductivity of the conductive film 1421 due to oxidation.
  • the conductive film 1424 has a function of transmitting less oxygen than the conductive film 1423. Accordingly, it is possible to prevent a decrease in conductivity of the conductive film 1423 due to oxidation.
  • the conductive films 1411 to 1413 function as a first gate electrode of the transistor 1400a.
  • the conductive film 1411 and the conductive film 1413 have a function of transmitting less oxygen than the conductive film 1412. Accordingly, it is possible to prevent a decrease in conductivity of the conductive film 1412 due to oxidation.
  • the insulating film 1406 functions as a first gate insulating film of the transistor 1400a.
  • the conductive film 1414 functions as the second gate electrode of the transistor 1400a.
  • the conductive film 1411 to the conductive film 1413 and the conductive film 1414 may be given the same potential or different potentials. Further, the conductive film 1414 may be omitted depending on circumstances.
  • the insulating films 1401 to 1404 have a function as a base insulating film of the transistor 1400a.
  • the insulating films 1402 to 1404 also function as the second gate insulating film of the transistor 1400a.
  • the insulating films 1405 to 1408 function as a protective insulating film or an interlayer insulating film of the transistor 1400a.
  • the side surface of the metal oxide 1432 is surrounded by the conductive film 1411.
  • the metal oxide 1432 can be electrically surrounded by the electric field of the conductive film 1411.
  • a structure of a transistor that electrically surrounds a semiconductor by an electric field of a gate electrode is referred to as a surrounded channel (s-channel) structure. Therefore, a channel is formed in the entire metal oxide 1432 (bulk). In the s-channel structure, a large current can flow between the source and the drain of the transistor, and the on-state current of the transistor can be increased.
  • the s-channel structure can be said to be a structure suitable for a semiconductor device that requires a miniaturized transistor such as an LSI (Large Scale Integration) because a high on-current can be obtained. Since a transistor can be miniaturized, a semiconductor device including the transistor can be a highly integrated semiconductor device with high integration.
  • LSI Large Scale Integration
  • a region functioning as a gate electrode is formed in a self-aligned manner so as to fill an opening formed in the insulating film 1405 or the like.
  • the conductive film 1411 and the conductive film 1422 have regions that overlap with each other with the insulating film interposed therebetween.
  • the conductive film 1411 and the conductive film 1423 have regions that overlap with each other with an insulating film interposed therebetween. These regions function as parasitic capacitance generated between the gate electrode and the source electrode or the drain electrode, and can reduce the operation speed of the transistor 1400a.
  • the transistor 1400a can reduce the above-described parasitic capacitance.
  • the insulating film 1405 is preferably made of a material with a low relative dielectric constant.
  • FIG. 33A is an enlarged view of the central portion of the transistor 1400a.
  • Width L G denotes the line width of the gate electrode.
  • Width L SD represents the length between the source electrode and the drain electrode.
  • the width L SD is often determined by the minimum processing dimension. As shown in FIG. 33 (A), the width L G, smaller than the width L SD. That is, in the transistor 1400a, the line width of the gate electrode can be made smaller than the minimum processing dimension. Specifically, the width L G, 5nm or 60nm or less, preferably it is possible to 5nm or 30nm or less.
  • FIG. 33 (A) it represents the sum of the thicknesses of the conductive film 1421 and the conductive film 1422, or the sum of the thickness of the conductive film 1423 and the conductive film 1424 and the height H SD.
  • the thickness of the insulating film 1406, is set to lower than or equal to the height H SD, electric field from the gate electrode is preferably allows to be applied to the entire channel formation region.
  • the thickness of the insulating film 1406 is 30 nm or less, preferably 10 nm or less.
  • the parasitic capacitance formed between the conductive films 1422 and 1411 and the parasitic capacitance formed between the conductive films 1424 and 1411 are inversely proportional to the thickness of the insulating film 1405.
  • the thickness of the insulating film 1405 be 3 times or more, preferably 5 times or more the thickness of the insulating film 1406, so that the parasitic capacitance becomes negligibly small.
  • the transistor 1400a can be operated at a high frequency.
  • Metal oxide layer First, metal oxides applicable to the metal oxides 1431 to 1433 are described.
  • the transistor 1400a preferably has a low current (off-state current) flowing between the source and the drain in the non-conduction state.
  • a transistor with low off-state current a transistor including an oxide semiconductor in a channel formation region can be given.
  • the metal oxide 1432 is an oxide semiconductor containing indium (In), for example.
  • the carrier mobility electron mobility
  • the metal oxide 1432 preferably contains the element M.
  • the element M is preferably aluminum (Al), gallium (Ga), yttrium (Y), tin (Sn), or the like.
  • the element M may be a combination of a plurality of the aforementioned elements.
  • the element M is an element having a high binding energy with oxygen, for example. For example, it is an element whose binding energy with oxygen is higher than that of indium.
  • the element M is an element having a function of increasing the energy gap of the metal oxide, for example.
  • the metal oxide 1432 preferably contains zinc (Zn). If the metal oxide contains zinc, it may be easily crystallized.
  • the metal oxide 1432 is not limited to an oxide semiconductor containing indium.
  • the metal oxide 1432 may be an oxide semiconductor containing zinc, an oxide semiconductor containing zinc, an oxide semiconductor containing tin, or the like that does not contain indium, such as zinc tin oxide and gallium tin oxide. Absent.
  • the metal oxide 1432 for example, an oxide semiconductor having a large energy gap is used.
  • the energy gap of the metal oxide 1432 is, for example, not less than 2.5 eV and not more than 4.2 eV, preferably not less than 2.8 eV and not more than 3.8 eV, more preferably not less than 3 eV and not more than 3.5 eV.
  • the metal oxide 1432 is preferably a CAAC-OS film described later.
  • the metal oxide 1431 and the metal oxide 1433 are metal oxides including one or more elements other than oxygen constituting the metal oxide 1432, or two or more elements. Since the metal oxide 1431 and the metal oxide 1433 are composed of one or more elements or two or more elements other than oxygen constituting the metal oxide 1432, the interface between the metal oxide 1431 and the metal oxide 1432, and the metal oxidation Interface states are unlikely to be formed at the interface between the object 1432 and the metal oxide 1433.
  • the metal oxide 1431 is an In—M—Zn oxide
  • the In is preferably less than 50 atomic%
  • the M is higher than 50 atomic%, and more preferably, In is 25 atomic%.
  • % And M is higher than 75 atomic%.
  • a sputtering target that satisfies the above composition is preferably used.
  • In: M: Zn 1: 3: 2
  • the metal oxide 1432 is an In-M-Zn oxide
  • In is preferably higher than 25 atomic%
  • M is less than 75 atomic%, and more preferably In is 34 atomic%.
  • % And M is less than 66 atomic%.
  • a sputtering target that satisfies the above composition is preferably used.
  • the metal oxide 1433 is an In—M—Zn oxide
  • the In is preferably less than 50 atomic%
  • the M is higher than 50 atomic%, and more preferably, In is 25 atomic%. %, M is higher than 75 atomic%.
  • In: M: Zn 1: 3: 2
  • the metal oxide 1433 may be a metal oxide of the same type as the metal oxide 1431.
  • the metal oxide 1431 or the metal oxide 1433 may not contain indium.
  • the metal oxide 1431 or the metal oxide 1433 may be gallium oxide.
  • FIG. 33B shows the energy band structure of the portion indicated by the chain line Y1-Y2 in FIG.
  • FIG. 33B illustrates a channel formation region of the transistor 1400a and an energy band structure in the vicinity thereof.
  • Ec1404, Ec1431, Ec1432, Ec1433, and Ec1406 indicate the energy at the lower end of the conduction band of the insulating film 1404, the metal oxide 1431, the metal oxide 1432, the metal oxide 1433, and the insulating film 1406, respectively. ing.
  • the difference between the vacuum level and the energy at the bottom of the conduction band is defined as the energy gap based on the difference between the vacuum level and the energy at the top of the valence band (also referred to as ionization potential). Subtracted value.
  • the energy gap can be measured using a spectroscopic ellipsometer.
  • the energy difference between the vacuum level and the upper end of the valence band can be measured using an ultraviolet photoelectron spectroscopy (UPS) apparatus.
  • UPS ultraviolet photoelectron spectroscopy
  • Ec1406 and Ec1404 are closer to the vacuum level than Ec1431, Ec1432, and Ec1433 (smaller electron affinity).
  • the metal oxide 1432 a metal oxide having a higher electron affinity than the metal oxide 1431 and the metal oxide 1433 is used.
  • the electron affinity of the metal oxide 1431 and the metal oxide 1433 is 0.07 eV to 1.3 eV, preferably 0.1 eV to 0.7 eV, and more preferably 0.15 eV to 0.
  • a metal oxide larger than 4 eV is used.
  • the metal oxide 1433 preferably includes indium gallium oxide.
  • the gallium atom ratio [Ga / (In + Ga)] is, for example, 70% or more, preferably 80% or more, and more preferably 90% or more.
  • the stack of the metal oxide 1431, the metal oxide 1432, and the metal oxide 1433 has a band structure in which energy continuously changes (also referred to as continuous bonding) in the vicinity of each interface.
  • the interface state between the metal oxide 1431 and the metal oxide 1432 or the interface between the metal oxide 1432 and the metal oxide 1433 has a low interface state density, so that electrons move in the metal oxide 1432. It is less disturbed and the on-state current of the transistor can be increased.
  • the movement of electrons in the transistor is hindered when the physical unevenness of the channel formation region is large.
  • the root mean square (RMS: Root) of the upper surface or the lower surface of the metal oxide 1432 (formation surface, here, the upper surface of the metal oxide 1431) in the range of 1 ⁇ m ⁇ 1 ⁇ m.
  • the roughness may be less than 1 nm, preferably less than 0.6 nm, more preferably less than 0.5 nm, and more preferably less than 0.4 nm.
  • the average surface roughness (also referred to as Ra) in the range of 1 ⁇ m ⁇ 1 ⁇ m is less than 1 nm, preferably less than 0.6 nm, more preferably less than 0.5 nm, and more preferably less than 0.4 nm.
  • the maximum height difference (also referred to as PV) in the range of 1 ⁇ m ⁇ 1 ⁇ m is less than 10 nm, preferably less than 9 nm, more preferably less than 8 nm, and more preferably less than 7 nm.
  • the RMS roughness, Ra, and PV can be measured using a scanning probe microscope system SPA-500 manufactured by SII Nano Technology.
  • the metal oxide 1432 has oxygen vacancies (also referred to as V 2 O )
  • donor levels may be formed by entry of hydrogen into sites of oxygen vacancies.
  • the following may be referred to a state that has entered the hydrogen to oxygen vacancies in the site as V O H. Since V O H scatters electrons, it causes a reduction in the on-state current of the transistor. Note that oxygen deficient sites are more stable when oxygen enters than when hydrogen enters. Therefore, the on-state current of the transistor can be increased by reducing oxygen vacancies in the metal oxide 1432 in some cases.
  • the hydrogen concentration measured by secondary ion mass spectrometry (SIMS) at a certain depth of the metal oxide 1432 or a certain region of the metal oxide 1432 is 1 ⁇ 10 16 atoms. / Cm 3 or more, 2 ⁇ 10 20 atoms / cm 3 or less, preferably 1 ⁇ 10 16 atoms / cm 3 or more, preferably 5 ⁇ 10 19 atoms / cm 3 or less, more preferably 1 ⁇ 10 16 atoms / cm 3 or more, 1 ⁇ 10 19 atoms / cm 3 or less, more preferably 1 ⁇ 10 16 atoms / cm 3 or more and 5 ⁇ 10 18 atoms / cm 3 or less.
  • SIMS secondary ion mass spectrometry
  • the metal oxide 1431 is preferably a layer having oxygen permeability (a layer through which oxygen passes or permeates).
  • the transistor has an s-channel structure
  • a channel is formed in the entire metal oxide 1432. Accordingly, the thicker the metal oxide 1432, the larger the channel region. That is, as the metal oxide 1432 is thicker, the on-state current of the transistor can be increased.
  • the metal oxide 1433 is preferably as thin as possible.
  • the metal oxide 1433 may have a region of less than 10 nm, preferably 5 nm or less, and more preferably 3 nm or less.
  • the metal oxide 1433 has a function of blocking entry of elements other than oxygen (such as hydrogen and silicon) included in the adjacent insulator into the metal oxide 1432 where a channel is formed. Therefore, the metal oxide 1433 preferably has a certain thickness.
  • the metal oxide 1433 may have a region with a thickness of 0.3 nm or more, preferably 1 nm or more, and more preferably 2 nm or more.
  • the metal oxide 1433 preferably has a property of blocking oxygen in order to suppress outward diffusion of oxygen released from the insulating film 1404 and the like.
  • the metal oxide 1431 is thick and the metal oxide 1433 is thin.
  • the metal oxide 1431 may have a region with a thickness of 10 nm or more, preferably 20 nm or more, more preferably 40 nm or more, more preferably 60 nm or more, for example.
  • the metal oxide 1431 may have a region with a thickness of 200 nm or less, preferably 120 nm or less, more preferably 80 nm or less, for example.
  • cm 3 or more, 5 ⁇ 10 18 atoms / cm less than 3, more preferably 1 ⁇ 10 16 atoms / cm 3 or more has a region which becomes 2 ⁇ 10 18 atoms / cm 3 less than the silicon concentration.
  • SIMS is 1 ⁇ 10 16 atoms / cm 3 or more, preferably 1 ⁇ 10 19 atoms / cm 3 , preferably 1 ⁇ 10 16 atoms / cm 3.
  • the region has a silicon concentration of less than 5 ⁇ 10 18 atoms / cm 3 , more preferably 1 ⁇ 10 16 atoms / cm 3 or more and less than 2 ⁇ 10 18 atoms / cm 3 .
  • the metal oxide 1431 and the metal oxide 1433 are 1 ⁇ 10 16 atoms / cm 3 or more and 2 ⁇ 10 20 atoms / cm 3 or less, preferably 1 ⁇ 10 16 atoms / cm 3 or more, preferably 5 ⁇ 10 19 in SIMS. atoms / cm 3 or less, more preferably 1 ⁇ 10 16 atoms / cm 3 or more, 1 ⁇ 10 19 atoms / cm 3 or less, more preferably 1 ⁇ 10 16 atoms / cm 3 or more, 5 ⁇ 10 18 atoms / cm 3
  • the region has the following hydrogen concentration.
  • the metal oxide 1431 and the metal oxide 1433 are 1 ⁇ 10 16 atoms / cm 3 or more and less than 5 ⁇ 10 19 atoms / cm 3 in SIMS, preferably 1 ⁇ 10 16 atoms / cm 3 or more, 5 ⁇ 10 18. atoms / cm 3 or less, more preferably 1 ⁇ 10 16 atoms / cm 3 or more, more preferably 1 ⁇ 10 18 atoms / cm 3 or less, and even more preferably 1 ⁇ 10 16 atoms / cm 3 or more, 5 ⁇ 10 17 atoms / cm 3. It has the area
  • the metal oxide 1431 to the metal oxide 1433 are formed by sputtering, CVD (Chemical Vapor Deposition), MBE (Molecular Beam Epitaxy) or PLD (Pulsed Laser Deposition), ALD (Atomic Layer), etc. You can use it.
  • the first heat treatment may be performed at 250 ° C to 650 ° C, preferably 450 ° C to 600 ° C, more preferably 520 ° C to 570 ° C.
  • the first heat treatment is performed in an inert gas atmosphere or an atmosphere containing an oxidizing gas of 10 ppm or more, 1% or more, or 10% or more.
  • the first heat treatment may be performed in a reduced pressure state.
  • the first heat treatment may be performed in an atmosphere containing an oxidizing gas of 10 ppm or more, 1% or more, or 10% or more in order to supplement the desorbed oxygen after the heat treatment in an inert gas atmosphere. Good.
  • crystallinity of the metal oxide 1431 and the metal oxide 1432 can be increased, and impurities such as hydrogen and water can be removed.
  • the above three-layer structure is an example.
  • a two-layer structure without the metal oxide 1431 or the metal oxide 1433 may be used.
  • a four-layer structure including any one of the semiconductors exemplified as the metal oxide 1431, the metal oxide 1432, and the metal oxide 1433 above or below the metal oxide 1431 or above or below the metal oxide 1433 It does not matter.
  • the metal oxide 1431, the metal oxide 1432, and the metal oxide may be provided at any two or more positions above the metal oxide 1431, below the metal oxide 1431, above the metal oxide 1433, and below the metal oxide 1433.
  • An n-layer structure (n is an integer of 5 or more) including any one of the semiconductors exemplified as 1433 may be used.
  • an insulator substrate, a semiconductor substrate, or a conductor substrate may be used.
  • the insulator substrate include a glass substrate, a quartz substrate, a sapphire substrate, a stabilized zirconia substrate (such as a yttria stabilized zirconia substrate), and a resin substrate.
  • the semiconductor substrate include a single semiconductor substrate such as silicon or germanium, or a compound semiconductor substrate made of silicon carbide, silicon germanium, gallium arsenide, indium phosphide, zinc oxide, or gallium oxide.
  • there is a semiconductor substrate having an insulator region inside the semiconductor substrate for example, an SOI (Silicon On Insulator) substrate.
  • the conductor substrate examples include a graphite substrate, a metal substrate, an alloy substrate, and a conductive resin substrate.
  • a substrate including a metal nitride examples include a substrate including a metal oxide, and the like.
  • a substrate in which a conductor or a semiconductor is provided on an insulator substrate examples include a substrate in which a conductor or an insulator is provided on a semiconductor substrate, a substrate in which a semiconductor or an insulator is provided on a conductor substrate, and the like.
  • a substrate in which an element is provided may be used.
  • the element provided on the substrate include a capacitor element, a resistor element, a switch element, a light emitting element, and a memory element.
  • a flexible substrate may be used as the substrate 1450.
  • a method for providing a transistor over a flexible substrate there is a method in which after a transistor is formed over a non-flexible substrate, the transistor is peeled off and transferred to a substrate 1450 which is a flexible substrate.
  • a separation layer is preferably provided between the non-flexible substrate and the transistor.
  • a sheet, a film, a foil, or the like in which fibers are knitted may be used as the substrate 1450.
  • the substrate 1450 may have elasticity. Further, the substrate 1450 may have a property of returning to its original shape when bending or pulling is stopped. Or you may have a property which does not return to an original shape.
  • the thickness of the substrate 1450 is, for example, 5 ⁇ m or more and 700 ⁇ m or less, preferably 10 ⁇ m or more and 500 ⁇ m or less, more preferably 15 ⁇ m or more and 300 ⁇ m or less.
  • the substrate 1450 is thinned, the weight of the semiconductor device can be reduced.
  • the substrate 1450 may have elasticity even when glass or the like is used, or may have a property of returning to its original shape when bending or pulling is stopped. Therefore, an impact applied to the semiconductor device over the substrate 1450 due to a drop or the like can be reduced. That is, a durable semiconductor device can be provided.
  • the substrate 1450 which is a flexible substrate for example, a metal, an alloy, a resin, glass, or fiber thereof can be used.
  • the substrate 1450 which is a flexible substrate is preferable because the deformation due to the environment is suppressed as the linear expansion coefficient is lower.
  • a material whose linear expansion coefficient is 1 ⁇ 10 ⁇ 3 / K or less, 5 ⁇ 10 ⁇ 5 / K or less, or 1 ⁇ 10 ⁇ 5 / K or less is used.
  • the resin include polyester, polyolefin, polyamide (such as nylon and aramid), polyimide, polycarbonate, acrylic, and polytetrafluoroethylene (PTFE).
  • aramid has a low coefficient of linear expansion, it is suitable as the substrate 1450 that is a flexible substrate.
  • the insulating film 1401 has a function of electrically separating the substrate 1450 and the conductive film 1414.
  • the insulating film 1401 or the insulating film 1402 is formed of an insulating film having a single layer structure or a stacked structure.
  • Examples of the material constituting the insulating film include aluminum oxide, magnesium oxide, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, and oxide. There are hafnium and tantalum oxide.
  • the insulating film 1402 may be formed using silicon oxide with good step coverage formed by reacting TEOS (Tetra-Ethyl-Ortho-Silicate) or silane with oxygen, nitrous oxide, or the like.
  • TEOS Tetra-Ethyl-Ortho-Silicate
  • silane with oxygen, nitrous oxide, or the like.
  • a planarization process using a CMP method or the like may be performed in order to improve the flatness of the upper surface.
  • the insulating film 1404 preferably contains an oxide.
  • an oxide material from which part of oxygen is released by heating is preferably included. It is preferable to use an oxide containing oxygen in excess of that in the stoichiometric composition. Part of oxygen is released by heating from the oxide film containing oxygen in excess of the stoichiometric composition. Oxygen released from the insulating film 1404 is supplied to the metal oxide 1430, so that oxygen vacancies in the metal oxide 1430 can be reduced. As a result, variation in electrical characteristics of the transistor can be suppressed and reliability can be improved.
  • An oxide film containing more oxygen than that in the stoichiometric composition has an oxygen desorption amount of 1.0 ⁇ 10 6 in terms of oxygen atoms in, for example, TDS (Thermal Desorption Spectroscopy) analysis.
  • the oxide film has a density of 18 atoms / cm 3 or more, preferably 3.0 ⁇ 10 20 atoms / cm 3 or more.
  • the surface temperature of the film at the time of the TDS analysis is preferably in the range of 100 ° C. to 700 ° C., or 100 ° C. to 500 ° C.
  • the insulating film 1404 preferably contains an oxide that can supply oxygen to the metal oxide 1430.
  • an oxide that can supply oxygen to the metal oxide 1430 For example, a material containing silicon oxide or silicon oxynitride is preferably used.
  • a metal oxide such as aluminum oxide, aluminum oxynitride, gallium oxide, gallium oxynitride, yttrium oxide, yttrium oxynitride, hafnium oxide, or hafnium oxynitride may be used.
  • the insulating film 1404 may be formed in an oxygen atmosphere.
  • a region containing excess oxygen may be formed by introducing oxygen into the insulating film 1404 after film formation, or both means may be combined.
  • oxygen including at least one of oxygen radicals, oxygen atoms, and oxygen ions
  • oxygen ions is introduced into the insulating film 1404 after film formation to form a region containing excess oxygen.
  • a method for introducing oxygen an ion implantation method, an ion doping method, a plasma immersion ion implantation method, plasma treatment, or the like can be used.
  • a gas containing oxygen can be used.
  • the gas containing oxygen for example, oxygen, nitrous oxide, nitrogen dioxide, carbon dioxide, carbon monoxide, or the like can be used.
  • a gas containing oxygen may contain a rare gas.
  • hydrogen or the like may be included.
  • a mixed gas of carbon dioxide, hydrogen, and argon may be used.
  • a planarization process using a CMP method or the like may be performed in order to improve the flatness of the upper surface.
  • the insulating film 1403 has a passivation function of preventing oxygen contained in the insulating film 1404 from being combined with a metal contained in the conductive film 1414 and reducing oxygen contained in the insulating film 1404.
  • the insulating film 1403 has a function of blocking oxygen, hydrogen, water, alkali metal, alkaline earth metal, and the like. By providing the insulating film 1403, diffusion of oxygen from the metal oxide 1430 to the outside and entry of hydrogen, water, and the like into the metal oxide 1430 from the outside can be prevented.
  • a nitride insulating film can be used as the insulating film 1403, for example.
  • the nitride insulating film include silicon nitride, silicon nitride oxide, aluminum nitride, and aluminum nitride oxide.
  • an oxide insulating film having a blocking effect of oxygen, hydrogen, water, or the like may be provided instead of the nitride insulating film.
  • the oxide insulating film include aluminum oxide, aluminum oxynitride, gallium oxide, gallium oxynitride, yttrium oxide, yttrium oxynitride, hafnium oxide, and hafnium oxynitride.
  • the transistor 1400a can control the threshold voltage by injecting electrons into the charge trapping layer.
  • the charge trap layer is preferably provided over the insulating film 1402 or the insulating film 1403.
  • the insulating film 1403 can function as a charge trapping layer.
  • the conductive films 1411 to 1414 include copper (Cu), tungsten (W), molybdenum (Mo), gold (Au), aluminum (Al), manganese (Mn), titanium (Ti), tantalum (Ta), Nickel (Ni), chromium (Cr), lead (Pb), tin (Sn), iron (Fe), cobalt (Co), ruthenium (Ru), platinum (Pt), iridium (Ir), strontium (Sr) It is preferable to use a single layer or a laminate of a conductive film containing a simple substance, an alloy, or a compound containing these as a main component made of a low resistance material.
  • a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity.
  • low resistance conductive materials such as aluminum and copper.
  • a Cu—Mn alloy because manganese oxide is formed at the interface with the oxygen-containing insulator, and the manganese oxide has a function of suppressing Cu diffusion.
  • ⁇ source electrode, drain electrode As the conductive films 1421 to 1424, copper (Cu), tungsten (W), molybdenum (Mo), gold (Au), aluminum (Al), manganese (Mn), titanium (Ti), tantalum (Ta), nickel Low (Ni), chromium (Cr), lead (Pb), tin (Sn), iron (Fe), cobalt (Co), ruthenium (Ru), platinum (Pt), iridium (Ir), strontium (Sr) It is preferable to form a single layer or a laminate of a conductive film containing a simple substance made of a resistive material, an alloy, or a compound containing these as a main component.
  • a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity.
  • low resistance conductive materials such as aluminum and copper.
  • a Cu—Mn alloy because manganese oxide is formed at the interface with the oxygen-containing insulator, and the manganese oxide has a function of suppressing Cu diffusion.
  • a conductive oxide containing a noble metal such as iridium oxide, ruthenium oxide, or strontium ruthenite is preferably used. These conductive oxides hardly take oxygen from the oxide semiconductor even when in contact with the oxide semiconductor, and do not easily form oxygen vacancies in the oxide semiconductor.
  • the regions 1441 and 1442 are formed, for example, when the conductive films 1421 and 1423 extract oxygen from the metal oxide 1431 and the metal oxide 1432. The extraction of oxygen is more likely to occur as the temperature is higher. Since there are several heating steps in the manufacturing process of the transistor, oxygen vacancies are formed in the regions 1441 and 1442. In addition, hydrogen enters the oxygen-deficient site by heating, so that the concentration of carriers contained in the regions 1441 and 1442 increases. As a result, the resistance of the region 1441 and the region 1442 is reduced.
  • the insulating film 1406 preferably includes an insulator having a high relative dielectric constant.
  • the insulating film 1406 includes gallium oxide, hafnium oxide, an oxide including aluminum and hafnium, an oxynitride including aluminum and hafnium, an oxide including silicon and hafnium, or an oxynitride including silicon and hafnium. It is preferable.
  • the insulating film 1406 preferably has a stacked structure of silicon oxide or silicon oxynitride and an insulator with a high relative dielectric constant. Since silicon oxide and silicon oxynitride are thermally stable, a stacked structure having high thermal stability and high relative dielectric constant can be obtained by combining with an insulator having high relative dielectric constant. For example, when aluminum oxide, gallium oxide, or hafnium oxide is provided on the metal oxide 1433 side, entry of silicon contained in silicon oxide or silicon oxynitride into the metal oxide 1432 can be suppressed.
  • a trap center may be formed at the interface between aluminum oxide, gallium oxide, or hafnium oxide and silicon oxide or silicon oxynitride. is there. In some cases, the trap center can change the threshold voltage of the transistor in the positive direction by capturing electrons.
  • the insulating film 1405 preferably includes an insulator having a low relative dielectric constant.
  • the insulating film 1405 preferably includes silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, resin, or the like.
  • the insulating film 1405 preferably has a stacked structure of silicon oxide or silicon oxynitride and a resin. Since silicon oxide and silicon oxynitride are thermally stable, a stacked structure having a low thermal stability and a low relative dielectric constant can be obtained by combining with silicon.
  • the resin include polyester, polyolefin, polyamide (such as nylon and aramid), polyimide, polycarbonate, and acrylic.
  • the insulating film 1407 has a function of blocking oxygen, hydrogen, water, alkali metal, alkaline earth metal, and the like. By providing the insulating film 1407, diffusion of oxygen from the metal oxide 1430 to the outside and entry of hydrogen, water, and the like into the metal oxide 1430 from the outside can be prevented.
  • a nitride insulating film can be used as the insulating film 1407.
  • the nitride insulating film include silicon nitride, silicon nitride oxide, aluminum nitride, and aluminum nitride oxide.
  • an oxide insulating film having a blocking effect of oxygen, hydrogen, water, or the like may be provided instead of the nitride insulating film.
  • the oxide insulating film include aluminum oxide, aluminum oxynitride, gallium oxide, gallium oxynitride, yttrium oxide, yttrium oxynitride, hafnium oxide, and hafnium oxynitride.
  • the aluminum oxide film is preferable for application to the insulating film 1407 because it has a high blocking effect of preventing both hydrogen, moisture and other impurities, and oxygen from permeating the film.
  • the insulating film 1407 is formed using plasma containing oxygen, such as a sputtering method or a CVD method, so that oxygen can be added to side surfaces and surfaces of the insulating film 1405 and the insulating film 1406.
  • oxygen added to the insulating films 1405 and 1406 diffuses in the insulating film and reaches the metal oxide 1430, so that oxygen vacancies in the metal oxide 1430 can be reduced. Become.
  • FIG. 10 is a schematic diagram illustrating a state where an oxide 1430 is reached.
  • FIG. 34A shows an arrow of how oxygen diffuses in the cross-sectional view of FIG.
  • FIG. 34B illustrates a state where oxygen diffuses in the cross-sectional view of FIG.
  • oxygen added to the side surface of the insulating film 1406 diffuses inside the insulating film 1406 and reaches the metal oxide 1430.
  • a region 1461, a region 1462, and a region 1463 containing excess oxygen are formed in the vicinity of the interface between the insulating film 1407 and the insulating film 1405.
  • Oxygen contained in the regions 1461 to 1463 reaches the metal oxide 1430 through the insulating films 1405 and 1404.
  • the insulating film 1405 includes silicon oxide
  • the insulating film 1407 includes aluminum oxide
  • a mixed layer of silicon, aluminum, and oxygen may be formed in the regions 1461 to 1463 in some cases.
  • the insulating film 1407 has a function of blocking oxygen and prevents oxygen from diffusing upward from the insulating film 1407.
  • the insulating film 1403 has a function of blocking oxygen and prevents oxygen from diffusing downward from the insulating film 1403.
  • the second heat treatment may be performed at a temperature at which oxygen added to the insulating film 1405 and the insulating film 1406 diffuses to the metal oxide 1430.
  • the description about the first heat treatment may be referred to.
  • the second heat treatment is preferably performed at a temperature lower than that of the first heat treatment.
  • the temperature difference between the first heat treatment and the second heat treatment is 20 ° C. or higher and 150 ° C. or lower, preferably 40 ° C. or higher and 100 ° C. or lower. Accordingly, extra oxygen can be prevented from being released from the insulating film 1404.
  • the second heat treatment may not be performed when the equivalent heat treatment can be performed by heating at the time of forming each layer.
  • the metal oxide 1430 can be supplied with oxygen from above and below by the formation of the insulating film 1407 and the second heat treatment.
  • oxygen may be added to the insulating film 1405 and the insulating film 1406 by forming a film containing indium oxide, such as an In-M-Zn oxide, as the insulating film 1407.
  • indium oxide such as an In-M-Zn oxide
  • the insulating film 1408 includes aluminum oxide, aluminum nitride oxide, magnesium oxide, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, and hafnium oxide.
  • An insulator containing one or more selected from tantalum oxide and the like can be used.
  • the insulating film 1408 can be formed using a resin such as a polyimide resin, a polyamide resin, an acrylic resin, a siloxane resin, an epoxy resin, or a phenol resin.
  • the insulating film 1408 may be a stack of the above materials.
  • FIG. 35A to 35C are a top view and a cross-sectional view of the transistor 1400b.
  • FIG. 35A is a top view.
  • 35B is a cross-sectional view corresponding to the dashed-dotted line A1-A2 illustrated in FIG. 35A
  • FIG. 35C is a cross-section corresponding to the dashed-dotted line A3-A4 illustrated in FIG. FIG.
  • the dashed-dotted line A1-A2 may be referred to as a channel length direction of the transistor 1400b
  • the dashed-dotted line A3-A4 may be referred to as a channel width direction of the transistor 1400b.
  • the conductive films 1421 and 1423 may be thin in portions overlapping with the gate electrodes (the conductive films 1411 to 1413). An example in that case is shown in FIG.
  • FIG. 36A to 36C are a top view and a cross-sectional view of the transistor 1400c.
  • FIG. 36A is a top view.
  • 36B is a cross-sectional view corresponding to the dashed-dotted line A1-A2 illustrated in FIG. 36A
  • FIG. 36C is a cross-section corresponding to the dashed-dotted line A3-A4 illustrated in FIG. FIG.
  • the dashed-dotted line A1-A2 may be referred to as a channel length direction of the transistor 1400c
  • the dashed-dotted line A3-A4 may be referred to as a channel width direction of the transistor 1400c.
  • a portion of the conductive film 1421 which overlaps with the gate electrode is thinned, and the conductive film 1422 is covered thereover.
  • a portion of the conductive film 1423 which overlaps with the gate electrode is thinned, and the conductive film 1424 is covered thereover.
  • the distance between the gate electrode and the source electrode or the distance between the gate electrode and the drain electrode can be increased.
  • the parasitic capacitance formed between the gate electrode and the source and drain electrodes can be reduced. As a result, a transistor capable of high speed operation can be obtained.
  • the widths of the metal oxides 1431 and 1432 may be increased in the A3-A4 direction. An example in that case is shown in FIG.
  • FIG. 37A to 37C are a top view and a cross-sectional view of the transistor 1400d.
  • FIG. 37A is a top view.
  • 37B is a cross-sectional view corresponding to the dashed-dotted line A1-A2 illustrated in FIG. 37A
  • FIG. 37C is a cross-section corresponding to the dashed-dotted line A3-A4 illustrated in FIG. FIG.
  • the dashed-dotted line A1-A2 may be referred to as a channel length direction of the transistor 1400d
  • the dashed-dotted line A3-A4 may be referred to as a channel width direction of the transistor 1400d.
  • the transistor 1400d can increase the on-state current with the structure illustrated in FIG.
  • ⁇ Structure Example 5 of Transistor> In the transistor 1400c illustrated in FIG. 36, a plurality of regions (hereinafter referred to as fins) including the metal oxide 1431 and the metal oxide 1432 may be provided in the A3-A4 direction. An example in that case is shown in FIG.
  • FIG. 38A to 38C are a top view and a cross-sectional view of the transistor 1400e.
  • FIG. 38A is a top view.
  • 38B is a cross-sectional view corresponding to the dashed-dotted line A1-A2 illustrated in FIG. 38A
  • FIG. 38C is a cross-section corresponding to the dashed-dotted line A3-A4 illustrated in FIG. FIG.
  • the dashed-dotted line A1-A2 may be referred to as a channel length direction of the transistor 1400e
  • the dashed-dotted line A3-A4 may be referred to as a channel width direction of the transistor 1400e.
  • the transistor 1400e includes a first fin including a metal oxide 1431a and a metal oxide 1432a, a second fin including a metal oxide 1431b and a metal oxide 1432b, a first fin including a metal oxide 1431c and a metal oxide 1432c. 3 fins.
  • the gate electrode surrounds the metal oxide 1432a to the metal oxide 1432c in which the channel is formed, so that a gate electric field can be applied to the entire channel, and a transistor with high on-state current can be obtained. It becomes possible.
  • FIGS. 39A and 39B are a top view and a cross-sectional view of the transistor 1680, respectively.
  • FIG. 39A is a top view, and a cross section in the direction of dashed-dotted line AB in FIG. 39A corresponds to FIG. Note that in FIGS. 39A and 39B, some elements are illustrated in an enlarged, reduced, or omitted manner for clarity.
  • the direction of the alternate long and short dash line AB may be referred to as a channel length direction.
  • a transistor 1680 illustrated in FIG. 39B includes a conductive film 1689 functioning as a first gate, a conductive film 1688 functioning as a second gate, a semiconductor 1682, a conductive film 1683 functioning as a source and a drain, and a conductive film.
  • a film 1684, an insulating film 1681, an insulating film 1685, an insulating film 1686, and an insulating film 1687 are included.
  • the conductive film 1689 is provided on the insulating surface.
  • the conductive film 1689 and the semiconductor 1682 overlap with each other with the insulating film 1681 interposed therebetween.
  • the conductive film 1688 and the semiconductor 1682 overlap with each other with the insulating film 1685, the insulating film 1686, and the insulating film 1687 interposed therebetween.
  • the conductive films 1683 and 1684 are connected to the semiconductor 1682.
  • the conductive film 1689 and the conductive film 1688 may be supplied with different potentials, or may be supplied with the same potential at the same time.
  • the transistor 1680 can stabilize the threshold voltage. Note that the conductive film 1688 may be omitted in some cases.
  • the description of the metal oxide 1432 illustrated in FIG. 32 may be referred to. Further, the semiconductor 1682 may be a single layer or a stacked layer of a plurality of semiconductor layers.
  • FIG. 39B illustrates the case where the insulating films 1685 to 1687 which are sequentially stacked are provided over the semiconductor 1682, the conductive film 1683, and the conductive film 1684;
  • the insulating film provided over the film 1683 and the conductive film 1684 may be a single layer or a stack of a plurality of insulating films.
  • the insulating film 1686 includes oxygen having a stoichiometric composition or higher and has a function of supplying part of the oxygen to the semiconductor 1682 by heating. It is desirable. However, in the case where the insulating film 1686 is directly provided over the semiconductor 1682 and the semiconductor 1682 is damaged when the insulating film 1686 is formed, the insulating film 1685 is formed between the semiconductor 1682 and the insulating film 1686 as illustrated in FIG. It is good to provide in between.
  • the insulating film 1685 is desirably an insulating film that has less damage to the semiconductor 1682 during formation than the insulating film 1686 and has a function of transmitting oxygen. Note that a structure in which the insulating film 1685 is not provided may be employed as long as the insulating film 1686 can be formed directly over the semiconductor 1682 while suppressing damage to the semiconductor 1682.
  • the insulating film 1685 and the insulating film 1686 are preferably formed using a material containing silicon oxide or silicon oxynitride.
  • a metal oxide such as aluminum oxide, aluminum oxynitride, gallium oxide, gallium oxynitride, yttrium oxide, yttrium oxynitride, hafnium oxide, or hafnium oxynitride can be used.
  • the insulating film 1687 has a blocking effect that prevents diffusion of oxygen, hydrogen, and water.
  • the insulating film 1687 desirably has a blocking effect for preventing diffusion of hydrogen and water.
  • the insulating film shows a higher blocking effect as it is denser and denser, and as it is chemically stable with fewer dangling bonds.
  • Examples of the insulating film that exhibits a blocking effect to prevent diffusion of oxygen, hydrogen, and water include aluminum oxide, aluminum oxynitride, gallium oxide, gallium oxynitride, yttrium oxide, yttrium oxynitride, hafnium oxide, and hafnium oxynitride.
  • silicon nitride, silicon nitride oxide, or the like can be used as the insulating film exhibiting a blocking effect for preventing diffusion of hydrogen and water.
  • the insulating film 1687 has a blocking effect for preventing diffusion of water, hydrogen, and the like, it is possible to prevent the resin in the panel and impurities such as water and hydrogen existing outside the panel from entering the semiconductor 1682.
  • an oxide semiconductor is used for the semiconductor 1682, part of water or hydrogen that has penetrated into the oxide semiconductor becomes an electron donor (donor); thus, the insulating film 1687 having the blocking effect is used, whereby the threshold value of the transistor 1680 is obtained. The voltage can be prevented from shifting due to the generation of donors.
  • the insulating film 1687 has a blocking effect for preventing diffusion of oxygen, so that oxygen from the oxide semiconductor can be prevented from diffusing to the outside.
  • oxygen vacancies serving as donors in the oxide semiconductor are reduced, so that the threshold voltage of the transistor 1680 can be prevented from being shifted due to generation of donors.
  • FIGS. 40A and 40B illustrate an example in which the memory cell 1200 [i, j] is formed in one chip.
  • FIG. 40A illustrates a cross-sectional view in the channel length direction of the transistors included in the memory cell 1200 [i, j].
  • FIG. 40A is a cross-sectional view in the channel width direction of the transistors included in the memory cell 1200 [i, j].
  • the memory cell 1200 [i, j] illustrated in FIGS. 40A and 40B includes layers L1, L2, L3, L4, L5, L6, L7, L8, L9, L10, L11, in order from the bottom. L12.
  • the layer L1 includes a substrate 1700, a transistor Tr0 formed over the substrate 1700, an element isolation layer 1701, and a plurality of conductors such as a conductor 1710 and a conductor 1711.
  • the layer L2 includes a plurality of wirings such as a wiring 1730 and a wiring 1731.
  • the layer L3 includes a plurality of conductors such as a conductor 1712 and a conductor 1713, and a plurality of wirings (not shown).
  • the layer L4 includes a plurality of conductors such as an insulator 1706, a transistor Tr1, an insulator 1702, an insulator 1703, a conductor 1714, and a conductor 1715.
  • the layer L5 includes a plurality of wirings such as a wiring 1732 and a wiring 1733.
  • the layer L6 includes a plurality of conductors such as a conductor 1716.
  • the layer L7 includes a plurality of conductors such as a transistor Tr2, an insulator 1704, an insulator 1705, and a conductor 1717.
  • the layer L8 includes a plurality of wirings such as a wiring 1734 and a wiring 1735.
  • the layer L9 includes a plurality of conductors such as a conductor 1718 and a plurality of wirings (not shown).
  • the layer L10 includes a plurality of wirings such as a wiring 1736.
  • the layer L11 includes a capacitive element C1 and a plurality of conductors such as a conductor 1719.
  • the capacitor C ⁇ b> 1 includes a first electrode 1751, a second electrode 1752, and an insulator 1753.
  • the layer L12 has a plurality of wirings such as a wiring 1737.
  • the OS transistors described in Embodiment 9 are preferably used as the transistors Tr1 and Tr2.
  • 40A and 40B illustrate an example in which the transistor 1400c illustrated in FIGS. 36A and 36B is applied to the transistor Tr1 and the transistor Tr2.
  • the transistor Tr0 is preferably formed of a semiconductor material different from those of the transistors Tr1 and Tr2.
  • 40A and 40B show an example in which a Si transistor is applied to the transistor Tr0.
  • a single crystal semiconductor substrate made of silicon or silicon carbide, a polycrystalline semiconductor substrate, a compound semiconductor substrate made of silicon germanium, an SOI substrate, or the like can be used.
  • the substrate 1700 for example, a glass substrate, a quartz substrate, a plastic substrate, a metal substrate, a flexible substrate, a bonded film, paper containing a fibrous material, or a base film may be used.
  • a semiconductor element may be formed using a certain substrate, and then the semiconductor element may be transferred to another substrate.
  • 40A and 40B illustrate an example in which a single crystal silicon wafer is used for the substrate 1700 as an example.
  • FIG. 42A shows a cross-sectional view of the transistor Tr0 in the channel length direction
  • FIG. 42B shows a cross-sectional view of the transistor Tr0 in the channel width direction.
  • the transistor Tr0 includes a channel formation region 1793 provided in the well 1792, a low-concentration impurity region 1794, a high-concentration impurity region 1795 (these are also simply referred to as impurity regions), and a conductive layer provided in contact with the impurity region.
  • Region 1796 a gate insulating film 1797 provided over the channel formation region 1793, a gate electrode 1790 provided on the gate insulating film 1797, a sidewall insulating layer 1798 provided on a side surface of the gate electrode 1790, sidewall insulation Layer 1799.
  • a metal silicide or the like may be used for the conductive region 1796.
  • a channel formation region 1793 has a convex shape, and a gate insulating film 1797 and a gate electrode 1790 are provided along a side surface and an upper surface thereof.
  • a transistor having such a shape is referred to as a FIN transistor.
  • a semiconductor layer having a convex shape may be formed by processing an SOI substrate.
  • FIG. 43A is a cross-sectional view of the transistor Tr0 in the channel length direction
  • FIG. 43B is a cross-sectional view of the transistor Tr0 in the channel width direction.
  • symbol shown in FIG. 43 is the same as the code
  • the insulators 1702 to 1706 preferably have a blocking effect on hydrogen, water, and the like. Since water, hydrogen, and the like are one of the factors that generate carriers in the oxide semiconductor, the reliability of the transistors Tr1 and Tr2 can be improved by providing a blocking layer for hydrogen, water, and the like. .
  • the insulator having a blocking effect against hydrogen, water, and the like include aluminum oxide, aluminum oxynitride, gallium oxide, gallium oxynitride, yttrium oxide, yttrium oxynitride, hafnium oxide, hafnium oxynitride, and yttria-stabilized zirconia (YSZ). ) Etc.
  • the wirings 1730 to 1737 and the conductors 1710 to 1719 include copper (Cu), tungsten (W), molybdenum (Mo), gold (Au), aluminum (Al), manganese (Mn), titanium ( Ti, tantalum (Ta), nickel (Ni), chromium (Cr), lead (Pb), tin (Sn), iron (Fe), cobalt (Co), a simple substance or an alloy, or these It is preferable to form a single layer or a stacked layer of a conductive film containing a compound containing as a main component. In particular, it is preferable to use a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity.
  • a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity.
  • the manganese oxide is formed at the interface with the oxygen-containing insulator, and the manganese oxide has a function of suppressing Cu diffusion.
  • the region where the reference and hatching patterns are not given is composed of an insulator.
  • the insulator include aluminum oxide, aluminum nitride oxide, magnesium oxide, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, and hafnium oxide.
  • An insulator containing one or more materials selected from tantalum oxide and the like can be used.
  • an organic resin such as a polyimide resin, a polyamide resin, an acrylic resin, a siloxane resin, an epoxy resin, or a phenol resin can be used.
  • an oxynitride refers to a compound having a higher oxygen content than nitrogen
  • a nitride oxide refers to a compound having a higher nitrogen content than oxygen.
  • the transistors Mos1 to Mos6 are preferably formed in the layer L4 or the layer L7.
  • the transistor M101, the transistor M102, and the transistors M104 to M108 described in Embodiments 5 and 7 the transistor M101, the transistor M102, and the transistors M104 to M108 are formed in the layer L1. preferable.
  • the transistor M101, the transistor M102, and the transistors M104 to M108 described in Embodiments 5 and 7 the transistor M101, the transistor M102, and the transistors M104 to M108 are formed in the layer L4 or the layer L7. It is preferable.
  • the capacitors C101 to C105 described in Embodiments 5 and 7 are preferably formed in the layer L11.
  • the OS transistor may be formed in the layer L4 or the layer L7.
  • the Si transistor may be formed in the layer L1.
  • the memory cell 1200 [i, j] has the configuration shown in FIG. 40, so that the occupied area can be reduced and the memory cell can be highly integrated.
  • FIGS. 40A and 40B the number of transistors (Tr0, Tr1, Tr2) and the number of capacitors (C1) illustrated in FIG.
  • the structures in FIGS. 40A and 40B may be changed as appropriate, such as increasing or decreasing the number of layers L4, L7, and L11, or adding elements in the same layer. .
  • the transistor Tr1 and the transistor Tr2 of the memory cell 1200 [i, j] illustrated in FIG. 40 each have a configuration having a back gate
  • a configuration without a back gate may be used.
  • the back gate is not necessarily provided.
  • FIGS. 41 (A) and 41 (B) show a cross-sectional view in the channel length direction of a transistor constituting the memory cell 1200 [i, j]
  • FIG. 41B shows a memory cell 1200 [i, j]. 2 is a cross-sectional view of a transistor in the channel width direction.
  • FIGS. 41A and 41B are cross sections shown in FIGS. 40A and 40B in that the layers L6 to L8 are omitted and the layer L9 is formed over the layer L5. It is different from the figure. For other details of FIGS. 41A and 41B, the description of FIGS. 40A and 40B is referred to.
  • the transistors Mos1 to Mos6 are preferably formed in the layer L4.
  • the transistor M101, the transistor M102, and the transistors M104 to M108 described in Embodiments 5 and 7 the transistor M101, the transistor M102, and the transistors M104 to M108 are formed in the layer L1. preferable.
  • the transistor M101, the transistor M102, and the transistors M104 to M108 described in Embodiments 5 and 7 the transistor M101, the transistor M102, and the transistors M104 to M108 are formed in the layer L4. preferable.
  • the capacitors C101 to C105 described in Embodiments 5 and 7 are preferably formed in the layer L11.
  • the OS transistor may be formed in the layer L4.
  • the Si transistor may be formed in the layer L1.
  • the memory cell 1200 [i, j] can be simplified in manufacturing process by adopting the structure shown in FIGS. 41A and 41B.
  • FIGS. 41A and 41B the number of transistors (Tr0, Tr1, Tr2) and the number of capacitors (C1) illustrated in FIG.
  • the structures in FIGS. 41A and 41B may be changed as appropriate, such as increasing or decreasing the number of layers L4 and L11, or adding elements in the same layer.
  • the transistor Tr1 of the memory cell 1200 [i, j] illustrated in FIG. 41 has a structure having a back gate
  • the transistor Tr1 may have a structure without a back gate.
  • the back gate is not necessarily provided.
  • An oxide semiconductor is classified into a single crystal oxide semiconductor and a non-single-crystal oxide semiconductor.
  • a non-single-crystal oxide semiconductor a CAAC-OS (c-axis-aligned crystal oxide semiconductor), a polycrystalline oxide semiconductor, an nc-OS (nanocrystalline oxide semiconductor), a pseudo-amorphous oxide semiconductor (a-like oxide semiconductor) : Amorphous-like oxide semiconductor) and amorphous oxide semiconductor.
  • oxide semiconductors are classified into amorphous oxide semiconductors and other crystalline oxide semiconductors.
  • a crystalline oxide semiconductor include a single crystal oxide semiconductor, a CAAC-OS, a polycrystalline oxide semiconductor, and an nc-OS.
  • Amorphous structures are generally isotropic, have no heterogeneous structure, are metastable, have no fixed atomic arrangement, have a flexible bond angle, have short-range order, but long-range order It is said that it does not have.
  • a stable oxide semiconductor cannot be called a complete amorphous oxide semiconductor.
  • an oxide semiconductor that is not isotropic (for example, has a periodic structure in a minute region) cannot be called a complete amorphous oxide semiconductor.
  • an a-like OS is not isotropic but has an unstable structure having a void (also referred to as a void). In terms of being unstable, a-like OS is physically similar to an amorphous oxide semiconductor.
  • CAAC-OS First, the CAAC-OS will be described.
  • CAAC-OS is a kind of oxide semiconductor having a plurality of c-axis aligned crystal parts (also referred to as pellets).
  • CAAC-OS is analyzed by X-ray diffraction (XRD: X-Ray Diffraction)
  • XRD X-ray Diffraction
  • CAAC-OS having an InGaZnO 4 crystal classified into the space group R-3m is subjected to structural analysis by an out-of-plane method
  • a diffraction angle (2 ⁇ ) as illustrated in FIG. Shows a peak near 31 °. Since this peak is attributed to the (009) plane of the InGaZnO 4 crystal, in CAAC-OS, the crystal has a c-axis orientation, and the plane on which the c-axis forms a CAAC-OS film (formation target) It can also be confirmed that it faces a direction substantially perpendicular to the upper surface.
  • a peak may also appear when 2 ⁇ is around 36 °.
  • the peak where 2 ⁇ is around 36 ° is attributed to the crystal structure classified into the space group Fd-3m. Therefore, the CAAC-OS preferably does not show the peak.
  • FIG. 44E shows a diffraction pattern obtained when an electron beam with a probe diameter of 300 nm is incident on the same sample in a direction perpendicular to the sample surface. From FIG. 44E, a ring-shaped diffraction pattern is confirmed. Therefore, even by electron diffraction using an electron beam with a probe diameter of 300 nm, the a-axis and b-axis of the pellet included in the CAAC-OS have no orientation. Note that the first ring in FIG. 44E is considered to originate from the (010) plane and the (100) plane of the InGaZnO 4 crystal. Further, the second ring in FIG. 44E is considered to be due to the (110) plane and the like.
  • a composite analysis image also referred to as a high-resolution TEM image
  • TEM Transmission Electron Microscope
  • a plurality of pellets are confirmed. Can do.
  • the boundary between pellets that is, a crystal grain boundary (also referred to as a grain boundary) may not be clearly confirmed. Therefore, it can be said that the CAAC-OS does not easily lower the electron mobility due to the crystal grain boundary.
  • FIG. 45A shows a high-resolution TEM image of a cross section of the CAAC-OS observed from a direction substantially parallel to the sample surface.
  • a spherical aberration correction function was used for observation of the high-resolution TEM image.
  • a high-resolution TEM image using the spherical aberration correction function is particularly referred to as a Cs-corrected high-resolution TEM image.
  • the Cs-corrected high resolution TEM image can be observed, for example, with an atomic resolution analytical electron microscope JEM-ARM200F manufactured by JEOL Ltd.
  • a pellet which is a region where metal atoms are arranged in layers can be confirmed. It can be seen that the size of one pellet is 1 nm or more and 3 nm or more. Therefore, the pellet can also be referred to as a nanocrystal (nc).
  • the CAAC-OS can also be referred to as an oxide semiconductor including CANC (C-Axis aligned nanocrystals).
  • the pellet reflects the unevenness of the surface or top surface of the CAAC-OS film and is parallel to the surface or top surface of the CAAC-OS.
  • 45B and 45C show Cs-corrected high-resolution TEM images of the plane of the CAAC-OS observed from the direction substantially perpendicular to the sample surface.
  • 45D and 45E are images obtained by performing image processing on FIGS. 45B and 45C, respectively.
  • an image processing method will be described.
  • an FFT image is obtained by performing Fast Fourier Transform (FFT) processing on FIG.
  • FFT Fast Fourier Transform
  • relative to the origin in the FFT image acquired, for masking leaves a range between 5.0 nm -1 from 2.8 nm -1.
  • the FFT-processed mask image is subjected to an inverse fast Fourier transform (IFFT) process to obtain an image-processed image.
  • IFFT inverse fast Fourier transform
  • the image acquired in this way is called an FFT filtered image.
  • the FFT filtered image is an image obtained by extracting periodic components from the Cs-corrected high-resolution TEM image, and shows a lattice
  • FIG. 45D the portion where the lattice arrangement is disturbed is indicated by a broken line.
  • a region surrounded by a broken line is one pellet.
  • the location shown with the broken line is the connection part of a pellet and a pellet. Since the broken line has a hexagonal shape, it can be seen that the pellet has a hexagonal shape.
  • the shape of a pellet is not necessarily a regular hexagonal shape, and is often a non-regular hexagonal shape.
  • FIG. 45 (E) the area between the lattice arrangement and another area with another lattice arrangement is indicated by a dotted line, and the direction of the lattice arrangement is indicated by a broken line.
  • a clear crystal grain boundary cannot be confirmed even in the vicinity of the dotted line.
  • the CAAC-OS has a c-axis orientation and a crystal structure in which a plurality of pellets (nanocrystals) are connected in the ab plane direction and have a strain. Therefore, the CAAC-OS can also be referred to as an oxide semiconductor having CAA crystal (c-axis-aligned ab-plane-anchored crystal).
  • CAAC-OS is an oxide semiconductor with high crystallinity. Since the crystallinity of an oxide semiconductor may be deteriorated by entry of impurities, generation of defects, or the like, the CAAC-OS can be said to be an oxide semiconductor with few impurities and defects (such as oxygen vacancies).
  • the impurity means an element other than the main components of the oxide semiconductor, such as hydrogen, carbon, silicon, or a transition metal element.
  • an element such as silicon which has a stronger bonding force with oxygen than a metal element included in an oxide semiconductor, disturbs the atomic arrangement of the oxide semiconductor by depriving the oxide semiconductor of oxygen, thereby reducing crystallinity. It becomes a factor.
  • heavy metals such as iron and nickel, argon, carbon dioxide, and the like have large atomic radii (or molecular radii), which disturbs the atomic arrangement of the oxide semiconductor and decreases crystallinity.
  • nc-OS is analyzed by XRD.
  • XRD X-ray diffraction
  • FIG. 46B shows a diffraction pattern (nanobeam electron diffraction pattern) obtained when an electron beam with a probe diameter of 1 nm is incident on the same sample. From FIG. 46B, a plurality of spots are observed in the ring-shaped region. Therefore, nc-OS does not confirm order when an electron beam with a probe diameter of 50 nm is incident, but confirms order when an electron beam with a probe diameter of 1 nm is incident.
  • the nc-OS has a highly ordered region, that is, a crystal in a thickness range of less than 10 nm. Note that there are some regions where a regular electron diffraction pattern is not observed because the crystal faces in various directions.
  • FIG. 46D shows a Cs-corrected high-resolution TEM image of a cross section of the nc-OS observed from a direction substantially parallel to the formation surface.
  • the nc-OS has a region in which a crystal part can be confirmed, such as a portion indicated by an auxiliary line, and a region in which a clear crystal part cannot be confirmed in a high-resolution TEM image.
  • a crystal part included in the nc-OS has a size of 1 nm to 10 nm, particularly a size of 1 nm to 3 nm in many cases. Note that an oxide semiconductor in which the size of a crystal part is greater than 10 nm and less than or equal to 100 nm is sometimes referred to as a microcrystalline oxide semiconductor.
  • the nc-OS may not be able to clearly confirm a crystal grain boundary in a high-resolution TEM image.
  • the nanocrystal may have the same origin as the pellet in the CAAC-OS. Therefore, the crystal part of nc-OS is sometimes referred to as a pellet below.
  • nc-OS has periodicity in atomic arrangement in a minute region (for example, a region of 1 nm to 10 nm, particularly a region of 1 nm to 3 nm).
  • the nc-OS has no regularity in crystal orientation between different pellets. Therefore, orientation is not seen in the whole film. Therefore, the nc-OS may not be distinguished from an a-like OS or an amorphous oxide semiconductor depending on an analysis method.
  • nc-OS is an oxide semiconductor having RANC (Random Aligned nanocrystals) or an oxide having NANC (Non-Aligned nanocrystals). It can also be called a semiconductor.
  • Nc-OS is an oxide semiconductor having higher regularity than an amorphous oxide semiconductor. Therefore, the nc-OS has a lower density of defect states than an a-like OS or an amorphous oxide semiconductor. Note that the nc-OS does not have regularity in crystal orientation between different pellets. Therefore, the nc-OS has a higher density of defect states than the CAAC-OS.
  • the a-like OS is an oxide semiconductor having a structure between the nc-OS and an amorphous oxide semiconductor.
  • FIG. 47 shows a high-resolution cross-sectional TEM image of the a-like OS.
  • FIG. 47A is a high-resolution cross-sectional TEM image of the a-like OS at the start of electron irradiation.
  • FIG. 47B is a high-resolution cross-sectional TEM image of the a-like OS after irradiation with electrons (e ⁇ ) of 4.3 ⁇ 10 8 e ⁇ / nm 2 .
  • electrons (e ⁇ ) of 4.3 ⁇ 10 8 e ⁇ / nm 2 .
  • the a-like OS has a striped bright region extending in the vertical direction from the start of electron irradiation.
  • the shape of the bright region changes after electron irradiation.
  • the bright region is assumed to be a void or a low density region.
  • the a-like OS Since it has a void, the a-like OS has an unstable structure.
  • the a-like OS has an unstable structure as compared with the CAAC-OS and the nc-OS, a change in the structure due to electron irradiation is shown.
  • Each sample is an In—Ga—Zn oxide.
  • a high-resolution cross-sectional TEM image of each sample is acquired.
  • Each sample has a crystal part by a high-resolution cross-sectional TEM image.
  • a unit cell of an InGaZnO 4 crystal has a structure in which three In—O layers and six Ga—Zn—O layers have a total of nine layers stacked in the c-axis direction.
  • the spacing between these adjacent layers is about the same as the lattice spacing (also referred to as d value) of the (009) plane, and the value is determined to be 0.29 nm from crystal structure analysis. Therefore, in the following, a portion where the interval between lattice fringes is 0.28 nm or more and 0.30 nm or less is regarded as a crystal part of InGaZnO 4 .
  • the lattice fringes correspond to the ab plane of the InGaZnO 4 crystal.
  • FIG. 48 is an example in which the average size of the crystal parts (22 to 30 locations) of each sample was investigated. Note that the length of the lattice stripes described above is the size of the crystal part. From FIG. 48, it can be seen that in the a-like OS, the crystal part becomes larger in accordance with the cumulative dose of electrons related to acquisition of the TEM image or the like. As shown in FIG. 48, in the crystal part (also referred to as initial nucleus) which was about 1.2 nm in the initial observation by TEM, the cumulative dose of electrons (e ⁇ ) is 4.2 ⁇ 10 8 e ⁇ / nm. In FIG. 2 , it can be seen that the crystal has grown to a size of about 1.9 nm.
  • FIG. 48 shows that the crystal part sizes of the nc-OS and the CAAC-OS are approximately 1.3 nm and 1.8 nm, respectively, regardless of the cumulative electron dose.
  • the Hitachi transmission electron microscope H-9000NAR was used for electron beam irradiation and TEM observation.
  • the electron beam irradiation conditions were an acceleration voltage of 300 kV, a current density of 6.7 ⁇ 10 5 e ⁇ / (nm 2 ⁇ s), and an irradiation region diameter of 230 nm.
  • the crystal part may be grown by electron irradiation.
  • the crystal part is hardly grown by electron irradiation. That is, it can be seen that the a-like OS has an unstable structure compared to the nc-OS and the CAAC-OS.
  • the a-like OS has a lower density than the nc-OS and the CAAC-OS.
  • the density of the a-like OS is 78.6% or more and less than 92.3% of the density of the single crystal having the same composition.
  • the density of the nc-OS and the density of the CAAC-OS are 92.3% or more and less than 100% of the density of the single crystal having the same composition.
  • An oxide semiconductor having a density of less than 78% of the single crystal is difficult to form.
  • the density of single crystal InGaZnO 4 having a rhombohedral structure is 6.357 g / cm 3 .
  • the density of a-like OS is 5.0 g / cm 3 or more and less than 5.9 g / cm 3.
  • the density of the nc-OS and the density of the CAAC-OS are 5.9 g / cm 3 or more and 6.3 g / cm. less than cm 3 .
  • the density corresponding to the single crystal having a desired composition can be estimated by combining single crystals having different compositions at an arbitrary ratio. What is necessary is just to estimate the density corresponding to the single crystal of a desired composition using a weighted average with respect to the ratio which combines the single crystal from which a composition differs. However, the density is preferably estimated by combining as few kinds of single crystals as possible.
  • oxide semiconductors have various structures and various properties.
  • the oxide semiconductor may be a stacked film including two or more of an amorphous oxide semiconductor, an a-like OS, an nc-OS, and a CAAC-OS, for example.
  • oxygen vacancies (Vo) in the oxide semiconductor, impurities in the oxide semiconductor, and the like can be given.
  • the density of defect states increases when hydrogen is bonded to the oxygen vacancies (this state is also referred to as VoH).
  • the density of defect states is increased due to the impurities. Therefore, the carrier density of an oxide semiconductor can be controlled by controlling the density of defect states in the oxide semiconductor.
  • the object is to suppress a negative shift in the threshold voltage of the transistor or to reduce the off-state current of the transistor, it is preferable to reduce the carrier density of the oxide semiconductor.
  • the impurity concentration in the oxide semiconductor may be reduced and the defect state density may be reduced.
  • a low impurity concentration and a low density of defect states are referred to as high purity intrinsic or substantially high purity intrinsic.
  • the carrier density of the high-purity intrinsic oxide semiconductor is less than 8 ⁇ 10 15 cm ⁇ 3 , preferably less than 1 ⁇ 10 11 cm ⁇ 3 , more preferably less than 1 ⁇ 10 10 cm ⁇ 3 , and 1 ⁇ 10 What is necessary is just to be -9 cm ⁇ -3 > or more.
  • the carrier density of an oxide semiconductor for the purpose of improving the on-state current of a transistor or the field effect mobility of a transistor, it is preferable to increase the carrier density of an oxide semiconductor.
  • the impurity concentration of the oxide semiconductor may be slightly increased or the defect state density of the oxide semiconductor may be slightly increased.
  • the band gap of the oxide semiconductor is preferably made smaller.
  • an oxide semiconductor having a slightly high impurity concentration or a slightly high defect state density can be regarded as intrinsic in the range where the on / off ratio of the Id-Vg characteristics of the transistor can be obtained.
  • an oxide semiconductor having a high electron affinity and a reduced band gap and, as a result, an increased density of thermally excited electrons (carriers) can be regarded as substantially intrinsic. Note that in the case where an oxide semiconductor having higher electron affinity is used, the threshold voltage of the transistor becomes lower.
  • the oxide semiconductor whose carrier density is increased is slightly n-type. Therefore, an oxide semiconductor with an increased carrier density may be referred to as “Slightly-n”.
  • the carrier density of the substantially intrinsic oxide semiconductor is preferably 1 ⁇ 10 5 cm ⁇ 3 or more and less than 1 ⁇ 10 18 cm ⁇ 3, more preferably 1 ⁇ 10 7 cm ⁇ 3 or more and 1 ⁇ 10 17 cm ⁇ 3 or less.
  • 1 ⁇ 10 9 cm ⁇ 3 or more and 5 ⁇ 10 16 cm ⁇ 3 or less are more preferable, 1 ⁇ 10 10 cm ⁇ 3 or more and 1 ⁇ 10 16 cm ⁇ 3 or less are more preferable, and 1 ⁇ 10 11 cm ⁇ 3 or more.
  • 1 ⁇ 10 15 cm ⁇ 3 or less is more preferable.
  • the semiconductor device (a transistor, a memory cell, or the like) described in the above embodiment is applied to an electronic component (an RFIC, a memory device, or the like), and an electronic device including the electronic component.
  • an electronic component an RFIC, a memory device, or the like
  • 49A illustrates an example in which the semiconductor device described in the above embodiment is applied to an electronic component.
  • the electronic component is also referred to as a semiconductor package or an IC package.
  • This electronic component has a plurality of standards and names depending on the terminal take-out direction and the shape of the terminal. Therefore, in this embodiment, an example will be described.
  • a semiconductor device including a transistor as shown in the first embodiment and the second embodiment is completed by combining a plurality of detachable parts with a printed circuit board through an assembly process (post process).
  • the post-process can be completed through each process shown in FIG. Specifically, after the element substrate obtained in the previous process is completed (step S1), the back surface of the substrate is ground (step S2). This is because by reducing the thickness of the substrate at this stage, it is possible to reduce the warpage of the substrate in the previous process and to reduce the size of the component.
  • ⁇ Dicing process to separate the substrate into multiple chips by grinding the backside of the substrate. Then, a die bonding process is performed in which the separated chips are individually picked up and mounted on the lead frame and bonded (step S3).
  • a suitable method is appropriately selected according to the product, such as bonding with a resin or bonding with a tape.
  • the die bonding step may be mounted on the interposer and bonded.
  • one surface of the substrate is used as the surface, and the other surface of the substrate (the surface on the side where the elements of the substrate are not formed). ) Is the back side.
  • step S4 wire bonding is performed in which the lead of the lead frame and the electrode on the chip are electrically connected by a thin metal wire (step S4).
  • a silver wire or a gold wire can be used as the metal thin wire.
  • ball bonding or wedge bonding can be used.
  • the wire-bonded chip is sealed with an epoxy resin or the like and subjected to a molding process (step S5).
  • a molding process By performing the molding process, the inside of the electronic component is filled with resin, which can reduce damage to the built-in circuit part and wires due to mechanical external force, and can reduce deterioration of characteristics due to moisture and dust. it can.
  • step S6 lead leads are plated. Then, the lead is cut and molded (step S6). By this plating treatment, rusting of the lead can be prevented, and soldering when mounting on a printed circuit board can be performed more reliably.
  • step S7 a printing process (marking) is performed on the surface of the package (step S7).
  • An electronic component is completed through a final inspection process (step S8) (step S9).
  • the electronic component described above can be configured to include the semiconductor device described in the above embodiment. Therefore, it is possible to realize an electronic component with excellent reliability.
  • FIG. 49B shows a schematic perspective view of the completed electronic component.
  • FIG. 49B shows a schematic perspective view of a QFP (Quad Flat Package) as an example of an electronic component.
  • An electronic component 1900 shown in FIG. 49B shows a lead 1901 and a circuit portion 1903.
  • An electronic component 1900 shown in FIG. 49B is mounted on a printed board 1902, for example.
  • a plurality of such electronic components 1900 are combined and each is electrically connected on the printed circuit board 1902 so that it can be mounted inside the electronic device.
  • the completed circuit board 1904 is provided inside an electronic device or the like.
  • the content described in one embodiment (may be a part of content) is different from the other content described in the embodiment (may be a part of content) and one or more other implementations.
  • Application, combination, replacement, or the like can be performed on at least one of the contents described in the form (may be part of the contents).
  • a drawing (or a part thereof) described in one embodiment may be different from another part of the drawing, another drawing (may be a part) described in the embodiment, or one or more different drawings.
  • more drawings can be formed.
  • the terms “upper” and “lower” do not limit that the positional relationship between the constituent elements is directly above or directly below and in direct contact with each other.
  • the expression “electrode B on the insulating layer A” does not require the electrode B to be formed in direct contact with the insulating layer A, and another configuration between the insulating layer A and the electrode B. Do not exclude things that contain elements.
  • the constituent elements are classified by function and shown as independent blocks.
  • it is difficult to separate the components for each function and there may be a case where a plurality of functions are involved in one circuit or a case where one function is involved over a plurality of circuits. Therefore, the blocks in the block diagram are not limited to the components described in the specification, and can be appropriately rephrased depending on the situation.
  • the size, the layer thickness, or the region is shown in an arbitrary size for convenience of explanation. Therefore, it is not necessarily limited to the scale. Note that the drawings are schematically shown for the sake of clarity, and are not limited to the shapes or values shown in the drawings. For example, variation in signal, voltage, or current due to noise, variation in signal, voltage, or current due to timing shift can be included.
  • top view also referred to as a plan view or a layout view
  • perspective view in order to clarify the drawing.
  • one of a source and a drain is referred to as “one of a source and a drain” (or a first electrode or a first terminal), and the source and the drain The other is referred to as “the other of the source and the drain” (or the second electrode or the second terminal).
  • the source and drain of a transistor vary depending on the structure or operating conditions of the transistor.
  • the names of the source and the drain of the transistor can be appropriately rephrased depending on the situation, such as a source (drain) terminal or a source (drain) electrode.
  • Electrode and “wiring” do not functionally limit these components.
  • an “electrode” may be used as part of a “wiring” and vice versa.
  • the terms “electrode” and “wiring” include a case where a plurality of “electrodes” and “wirings” are integrally formed.
  • the voltage is a potential difference from a reference potential.
  • the reference potential is a ground potential (ground potential)
  • the voltage can be rephrased as a potential.
  • the ground potential does not necessarily mean 0V. Note that the potential is relative, and the potential applied to the wiring or the like may be changed depending on the reference potential.
  • conductive layer may be changed to the term “conductive film”.
  • insulating film may be changed to the term “insulating layer”.
  • the term “conductive layer” or “conductive film” may be changed to the term “conductor” in some cases.
  • the terms “insulating layer” and “insulating film” may be changed to the term “insulator”.
  • wiring can be interchanged with each other depending on circumstances or circumstances.
  • the term “wiring” may be changed to a term such as “power supply line”.
  • the reverse is also true, and there are cases where terms such as “signal line” and “power supply line” can be changed to the term “wiring”.
  • a term such as “power line” may be changed to a term such as “signal line”.
  • a term such as “signal line” may be changed to a term such as “power line”.
  • the semiconductor device may have characteristics as an “insulator”.
  • the boundary between “semiconductor” and “insulator” is ambiguous and may not be strictly discriminated. Therefore, a “semiconductor” in this specification can be called an “insulator” in some cases.
  • an “insulator” in this specification can be called a “semiconductor” in some cases.
  • semiconductor even when “semiconductor” is described, for example, when the conductivity is sufficiently high, it may have a characteristic as a “conductor”. In addition, the boundary between “semiconductor” and “conductor” is ambiguous, and there are cases where it cannot be strictly distinguished. Therefore, a “semiconductor” in this specification can be called a “conductor” in some cases. Similarly, a “conductor” in this specification can be called a “semiconductor” in some cases.
  • the semiconductor impurity means, for example, a component other than the main component constituting the semiconductor layer.
  • an element having a concentration of less than 0.1 atomic% is an impurity.
  • impurities for example, DOS (Density of State) may be formed in a semiconductor, carrier mobility may be reduced, and crystallinity may be reduced.
  • examples of impurities that change the characteristics of the semiconductor include Group 1 elements, Group 2 elements, Group 13 elements, Group 14 elements, Group 15 elements, and components other than main components Examples include transition metals, and in particular, hydrogen (also included in water), lithium, sodium, silicon, boron, phosphorus, carbon, nitrogen, and the like.
  • oxygen vacancies may be formed by mixing impurities such as hydrogen, for example.
  • impurities such as hydrogen, for example.
  • examples of impurities that change the characteristics of the semiconductor include group 1 elements, group 2 elements, group 13 elements, and group 15 elements excluding oxygen and hydrogen.
  • a transistor is an element having at least three terminals including a gate, a drain, and a source.
  • a channel formation region is provided between the drain (drain terminal, drain region or drain electrode) and the source (source terminal, source region or source electrode), and current is passed through the drain, channel formation region, and source. It can be shed. Note that in this specification and the like, a channel formation region refers to a region through which a current mainly flows.
  • the functions of the source and drain may be switched when transistors with different polarities are used or when the direction of current changes during circuit operation. Therefore, in this specification and the like, the terms source and drain can be used interchangeably.
  • a switch refers to a switch that is in a conductive state (on state) or a non-conductive state (off state) and has a function of controlling whether or not to pass current.
  • the switch refers to a switch having a function of selecting and switching a current flow path.
  • an electrical switch or a mechanical switch can be used. That is, the switch is not limited to a specific one as long as it can control the current.
  • Examples of electrical switches include transistors (eg, bipolar transistors, MOS transistors, etc.), diodes (eg, PN diodes, PIN diodes, Schottky diodes, MIM (Metal Insulator Metal) diodes, MIS (Metal Insulator Semiconductor) diodes. , Diode-connected transistors, etc.), or a logic circuit combining these.
  • transistors eg, bipolar transistors, MOS transistors, etc.
  • diodes eg, PN diodes, PIN diodes, Schottky diodes, MIM (Metal Insulator Metal) diodes, MIS (Metal Insulator Semiconductor) diodes. , Diode-connected transistors, etc.
  • diodes eg, PN diodes, PIN diodes, Schottky diodes, MIM (Metal Insulator Metal) diodes, MIS (Metal Insulator Semiconductor) diodes. , Dio
  • the “conducting state” of the transistor means a state in which the source electrode and the drain electrode of the transistor can be regarded as being electrically short-circuited.
  • the “non-conducting state” of a transistor refers to a state where the source electrode and the drain electrode of the transistor can be regarded as being electrically disconnected. Note that when a transistor is operated as a simple switch, the polarity (conductivity type) of the transistor is not particularly limited.
  • a mechanical switch is a switch using MEMS (micro electro mechanical system) technology such as a digital micromirror device (DMD).
  • MEMS micro electro mechanical system
  • DMD digital micromirror device
  • the switch has an electrode that can be moved mechanically, and operates by controlling conduction and non-conduction by moving the electrode.
  • the channel length refers to, for example, a region where a semiconductor (or a portion where a current flows in the semiconductor when the transistor is on) and a gate electrode overlap with each other or a channel in a top view of the transistor The distance between the source (source region or source electrode) and the drain (drain region or drain electrode) in the region to be formed.
  • the channel length does not always take the same value in all regions. That is, the channel length of one transistor may not be fixed to one value. Therefore, in this specification, the channel length is any one of values, the maximum value, the minimum value, or the average value in a region where a channel is formed.
  • the channel width refers to, for example, a region where a semiconductor (or a portion in which a current flows in the semiconductor when the transistor is on) and a gate electrode overlap in the top view, or a region where a channel is formed The length of the portion where the source and drain face each other.
  • the channel width is not necessarily the same in all regions. That is, the channel width of one transistor may not be fixed to one value. Therefore, in this specification, the channel width is any one of values, the maximum value, the minimum value, or the average value in a region where a channel is formed.
  • the channel width in a region where a channel is actually formed (hereinafter referred to as an effective channel width) and the channel width shown in a top view of the transistor (hereinafter, apparent channel width). May be different).
  • the effective channel width is larger than the apparent channel width shown in the top view of the transistor, and the influence may not be negligible.
  • the ratio of the channel region formed on the side surface of the semiconductor may be large. In that case, the effective channel width in which the channel is actually formed is larger than the apparent channel width shown in the top view.
  • an apparent channel width which is a length of a portion where a source and a drain face each other in a region where a semiconductor and a gate electrode overlap with each other is referred to as an “enclosed channel width (SCW : Surrounded Channel Width) ”.
  • SCW Surrounded Channel Width
  • the simple description of channel width may refer to an enclosed channel width or an apparent channel width.
  • the term “channel width” in the case where the term “channel width” is simply used, it may denote an effective channel width. Note that the channel length, channel width, effective channel width, apparent channel width, enclosed channel width, and the like can be determined by obtaining a cross-sectional TEM image and analyzing the image. it can.
  • the calculation may be performed using the enclosed channel width. In that case, the value may be different from that calculated using the effective channel width.
  • connection relation ⁇ About connection
  • X and Y when X and Y are described as being connected, X and Y are electrically connected and X and Y are functionally connected. And the case where X and Y are directly connected. Therefore, it is not limited to a predetermined connection relation, for example, the connection relation shown in the figure or text, and includes things other than the connection relation shown in the figure or text.
  • X and Y used here are objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, etc.).
  • an element for example, a switch, a transistor, a capacitive element, an inductor, a resistance element, a diode, a display, etc.
  • the switch has a function of controlling on / off. That is, the switch is in a conductive state (on state) or a non-conductive state (off state), and has a function of controlling whether or not to pass a current.
  • the switch has a function of selecting and switching a current flow path.
  • a circuit for example, a logic circuit (an inverter, a NAND circuit, a NOR circuit, etc.) that enables a functional connection between X and Y, signal conversion, etc.
  • Circuit (DA conversion circuit, AD conversion circuit, gamma correction circuit, etc.), potential level conversion circuit (power supply circuit (boost circuit, step-down circuit, etc.), level shifter circuit that changes signal potential level, etc.), voltage source, current source, switching Circuit, amplifier circuit (circuit that can increase signal amplitude or current amount, operational amplifier, differential amplifier circuit, source follower circuit, buffer circuit, etc.), signal generation circuit, memory circuit, control circuit, etc.)
  • One or more can be connected between them.
  • a circuit for example, a logic circuit (an inverter, a NAND circuit, a NOR circuit, etc.) that enables a functional connection between X and Y, signal conversion, etc.
  • Circuit (DA conversion circuit, AD conversion circuit, gamma correction circuit, etc.), potential level conversion circuit (power
  • the source (or the first terminal) of the transistor is electrically connected to X through (or not through) Z1, and the drain (or the second terminal or the like) of the transistor is connected to Z2.
  • Y is electrically connected, or the source (or the first terminal, etc.) of the transistor is directly connected to a part of Z1, and another part of Z1 Is directly connected to X, and the drain (or second terminal, etc.) of the transistor is directly connected to a part of Z2, and another part of Z2 is directly connected to Y.
  • X and Y, and the source (or the first terminal or the like) and the drain (or the second terminal or the like) of the transistor are electrically connected to each other.
  • the drain of the transistor (or the second terminal, etc.) and the Y are electrically connected in this order.
  • the source (or the first terminal, etc.) of the transistor is electrically connected to X
  • the drain (or the second terminal, etc.) of the transistor is electrically connected to Y
  • X, the source of the transistor ( Or the first terminal or the like, the drain of the transistor (or the second terminal, or the like) and Y are electrically connected in this order.
  • X is electrically connected to Y through the source (or the first terminal) and the drain (or the second terminal) of the transistor, and X is the source of the transistor (or the first terminal). Terminal, etc.), the drain of the transistor (or the second terminal, etc.), and Y are provided in this connection order.
  • the source (or the first terminal, etc.) and the drain (or the second terminal, etc.) of the transistor are separated. Apart from that, the technical scope can be determined.
  • these expression methods are examples, and are not limited to these expression methods.
  • X, Y, Z1, and Z2 are objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, and the like).
  • the term “electrically connected” in this specification includes in its category such a case where one conductive film has functions of a plurality of components.
  • parallel means a state in which two straight lines are arranged at an angle of ⁇ 10 ° to 10 °. Therefore, the case of -5 ° or more and 5 ° or less is also included.
  • substantially parallel means a state in which two straight lines are arranged at an angle of ⁇ 30 ° to 30 °.
  • Vertical means a state in which two straight lines are arranged at an angle of 80 ° or more and 100 ° or less. Therefore, the case of 85 ° or more and 95 ° or less is also included.
  • substantially vertical means a state in which two straight lines are arranged at an angle of 60 ° or more and 120 ° or less.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Security & Cryptography (AREA)
  • General Engineering & Computer Science (AREA)
  • Ceramic Engineering (AREA)
  • Software Systems (AREA)
  • Human Computer Interaction (AREA)
  • Multimedia (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Business, Economics & Management (AREA)
  • Accounting & Taxation (AREA)
  • Finance (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Artificial Intelligence (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Credit Cards Or The Like (AREA)

Abstract

認証システムと、それを利用した半導体装置を提供する。 半導体装置は、送受信回路と、制御回路と、アナログデジタル変換回路と、記憶装置と、指紋センサと、を有し、制御回路と、アナログデジタル変換回路と、記憶装置と、の少なくともいずれか一は、チャネル形成領域に酸化物半導体を有するトランジスタを有し、制御回路は、送受信回路を介して、半導体装置の外部からの命令信号を受ける機能を有し、記憶装置は、照合用の指紋データと、機密情報と、を有し、制御回路は、指紋センサから取得した被照合用の指紋データと、照合用の指紋データと、を比較する機能を有し、被照合用の指紋データと、照合用の指紋データと、がー致した場合に、制御回路は、送受信回路を介して、機密情報を半導体装置の外部に送信する機能を有する。

Description

半導体装置、又はそのシステム
 本発明の一態様は、半導体装置、又はそのシステムに関する。
 なお本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の技術分野は、物、方法、又は、製造方法に関するものである。又は、本発明の一態様は、プロセス、マシン、マニュファクチャ、又は、組成物(コンポジション・オブ・マター)に関するものである。そのため、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、液晶表示装置、発光装置、蓄電装置、撮像装置、記憶装置、プロセッサ、電子機器、それらの駆動方法、それらの製造方法、それらの検査方法、又はそれらのシステムを一例として挙げることができる。
 近年、パーソナルコンピュータ、タブレット型端末、スマートフォンなどさまざまな電子機器に、記憶装置、プロセッサなどの半導体装置が用いられており、当該半導体装置は、低消費電力化、微細化など様々な面で改良が進められている。
 低消費電力化、微細化などを図る方法として、半導体装置に使われているトランジスタの半導体層(以下、活性層、チャネル層、チャネル形成領域という場合がある)を酸化物半導体にする提案がある。例えば、チャネル層にインジウム、ガリウム、及び亜鉛を含む酸化物(以下、In−Ga−Zn酸化物という場合がある)を用いたトランジスタなどが挙げられる(特許文献1参照。)。
 酸化物をチャネル形成領域に設けたトランジスタを半導体装置に適用した例として、記憶装置、プロセッサなどが挙げられる。該トランジスタは、ソース−ドレイン間に流れるオフ電流(以下、リーク電流という場合がある)が非常に小さい特徴を持ち、記憶装置に該トランジスタを適用することで、電力の供給無しで、記憶を保持することができる(特許文献2参照)。また、プロセッサに該トランジスタを用いることで、高速のバックアップ、及び高速のリストアが実現でき、かつプロセッサの消費電力を低減することができる(非特許文献1参照)。
特表平11−505377号公報 特開2012−256400号公報 特開2012−238126号公報
H.Tamura,K.Kato,T.Ishizu,T.Onuki.W.Uesugi,T.Ohmaru,K.Ohshima,H.Kobayashi,S.Yoneda,A.Isobe,N.Naoaki,S.Honda,Y.Suzuki,Y.Okazaki,T.Atsumi,Y.Shionoiri,Y.Maehashi,G.Goto,M.Fujita,J.Myers,P.Korpinen,J.Koyama,Y.Yamamoto,and S.Yamazaki.:"Embedded and Cortex−M0 Core with Backup Circuits Using a 60−nm Crystalline Oxide Semiconductor for Power Gating",COOL Chips XVII,2014,IEEE.
 半導体装置の小型化が進んできたことで、カードに半導体装置、又はIC(Integrated Circuit)を内蔵した電子機器、いわゆるICカードも増加している。ICの搭載されたカードを具体的にあげると、クレジットカード、電子マネー対応カード、免許証などの身分証明書、施設の通行許可証、企業の社員証などがある。また、カードの形態ではないが、パスポートにもICが組み込まれている。そのため、本明細書では、パスポートもカードの一形態として表記する場合がある。
 ICカードが普及した理由の一つとして、不正利用の防止が挙げられる。ここでいう不正利用とは、例えば、他者のクレジットカード、又は電子マネー対応カードを使用して、不正に決済する場合、又は、他者の通行許可証を使用して、該他者に成りすまして、住居、又は施設などへの侵入する場合、又は、他者のパスポートを使用して、該他者に成りすまして、不法入国する場合などがある。
 上記の例に挙げたような不正利用を防ぐ手段として、ICカードに暗証番号やID(Identification)を記憶させて、本人以外のカードの使用を未然に防ぐ方法がある。特に、指紋、静脈、虹彩、声紋、顔の形などをIDとして取り扱う生体認証の普及が進んでいる。例えば、ICカードに指紋認識装置を組み込んだ出願がされている(特許文献3)。
 上述の通り、カードに上述した認証システムを導入する場合、指紋認証センサ、記憶装置、及び認証システムを動作させるCPUなどをカードに搭載する必要がある。つまり、カードに内蔵する半導体装置の数が多くなり、回路面積が大きくなる。また、半導体装置の数、回路数の増加に伴って、結果的にカード内部の消費電力も高くなる場合がある。
 また、IDを記憶させる手段として、ICカードに記憶装置を設ける必要がある。SRAM(Static Random Access Memory)などの揮発性メモリの場合では、常に電力供給を行わなければ記憶の保持ができないため、ReRAM(Resistance Random Access Memory)などの不揮発性メモリが用いられる。しかし、従来の不揮発性メモリでは書き込み動作時と読み込み動作時における消費電力が大きくなってしまうため、非接触型ICカードの場合、一次電池やバッテリーなど(以後、包括して電池という場合がある)を別途搭載する必要があり、また接触型ICカードの場合、外部から電力供給する必要がある。またICカードの使用期限は、発行後から概ね3年から10年なので、ICカードは、少なくとも該ICカードの使用期限まで記憶情報の劣化が起こらない記憶装置を有する必要がある。
 なお、上述の認証システムの利用については、カード(パスポートを含む)の形態に限定されない。例えば、近年の携帯電話やスマートフォンにも電子マネー機能、クレジット機能などを有しており、これらの不正利用についても対策を行う必要がある。
 本発明の一態様は、新規な半導体装置の提供することを課題の一つとする。又は、本発明の一態様は、新規な半導体装置を有する電子機器を提供することを課題の一とする。又は、本発明の一態様は、新規な記憶装置、新規なICカード、又は新規なシステムなどを提供することを課題の一とする。
 又は、本発明の一態様は、認証システムを行うための半導体装置を搭載したICカード、又は電子機器を提供することを課題の一とする。又は、本発明の一態様は、低消費電力を実現する半導体装置、該半導体装置を有するICカード、又は該半導体装置を有する電子機器を提供することを課題の一とする。又は、本発明の一態様は、長い期間記憶を保持できる半導体装置、該半導体装置を有するICカード、又は該半導体装置を有する電子機器を提供することを課題の一とする。
 なお本発明の一態様の課題は、上記列挙した課題に限定されない。上記列挙した課題は、他の課題の存在を妨げるものではない。なお他の課題は、以下の記載で述べる、本項目で言及していない課題である。本項目で言及していない課題は、当業者であれば明細書又は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる。なお、本発明の一態様は、上記列挙した記載、及び他の課題のうち、少なくとも一つの課題を解決するものである。なお、本発明の一態様は、上記列挙した記載、及び他の課題の少なくとも一つについて、全ての課題を解決する必要はない。
(1)
 本発明の一態様は、送受信回路と、制御回路と、アナログデジタル変換回路と、記憶装置と、指紋センサと、を有する半導体装置であって、送受信回路は、アンテナを有し、制御回路は、第1トランジスタを有し、記憶装置は、第2トランジスタを有し、アナログデジタル変換回路は、第3トランジスタを有し、第1乃至第3トランジスタの少なくともいずれか一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、記憶装置は、照合用の指紋データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、送受信回路は、制御回路と電気的に接続され、制御回路は、指紋センサと、アナログデジタル変換回路と、記憶装置と、電気的に接続され、指紋センサは、アナログデジタル変換回路と電気的に接続され、送受信回路は、アンテナによって生成される入力交流信号から、制御回路に入力する第1電気信号を生成する機能を有し、第1電気信号は、制御回路を駆動する命令を有し、制御回路は、第1電気信号の解読後に、記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ指紋センサに駆動命令を含む第3電気信号を送る機能を有し、記憶装置は、第2電気信号を受けることで、第1デジタルデータを読み出して、制御回路に送る機能を有し、指紋センサは、第3電気信号を受けることで、指紋のアナログデータを取得して、アナログデジタル変換回路に入力する機能を有し、アナログデジタル変換回路は、指紋のアナログデータを第3デジタルデータに変換して、記憶装置及び制御回路に送る機能を有し、記憶装置は、第3デジタルデータを記憶する機能を有し、制御回路は、第1デジタルデータと第3デジタルデータを比較する機能を有し、制御回路は、第1デジタルデータと第3デジタルデータが一致した場合に、記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、記憶装置は、第4電気信号を受けることで、第2デジタルデータを読み出して、制御回路に送る機能を有し、制御回路は、第2デジタルデータを送受信回路に送る機能を有し、送受信回路は、第2デジタルデータを変調し、アンテナから、変調された第2デジタルデータを送信する機能を有することを特徴とする半導体装置である。
(2)
 本発明の一態様は、入出力端子と、制御回路と、アナログデジタル変換回路と、記憶装置と、指紋センサと、を有する半導体装置であって、制御回路は、第1トランジスタを有し、記憶装置は、第2トランジスタを有し、アナログデジタル変換回路は、第3トランジスタを有し、第1乃至第3トランジスタの少なくともいずれか一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、記憶装置は、照合用の指紋データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、入出力端子は、制御回路と電気的に接続され、制御回路は、指紋センサと、アナログデジタル変換回路と、記憶装置と、電気的に接続され、指紋センサは、アナログデジタル変換回路と電気的に接続され、入出力端子は、制御回路に入力する第1電気信号を半導体装置の内部に供給する機能を有し、第1電気信号は、制御回路を駆動する命令を有し、制御回路は、第1電気信号の解読後に、記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ指紋センサに駆動命令を含む第3電気信号を送る機能を有し、記憶装置は、第2電気信号を受けることで、第1デジタルデータを読み出して、制御回路に送る機能を有し、指紋センサは、第3電気信号を受けることで、指紋のアナログデータを取得して、アナログデジタル変換回路に入力する機能を有し、アナログデジタル変換回路は、指紋のアナログデータを第3デジタルデータに変換して、記憶装置及び制御回路に送る機能を有し、記憶装置は、第3デジタルデータを記憶する機能を有し、制御回路は、第1デジタルデータと第3デジタルデータを比較する機能を有し、制御回路は、第1デジタルデータと第3デジタルデータが一致した場合に、記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、記憶装置は、第4電気信号を受けることで、第2デジタルデータを読み出して、制御回路に送る機能を有し、制御回路は、入出力端子を介して、第2デジタルデータを外部に送信する機能を有することを特徴とする半導体装置である。
(3)
 本発明の一態様は、前記(1)において、更に入出力端子を有する半導体装置であって、入出力端子は、制御回路と電気的に接続され、入出力端子は、半導体装置の外部からの第5電気信号を制御回路に入力する機能を有し、第5電気信号は、制御回路を駆動する命令を有し、制御回路は、第5電気信号の解読後に、記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ指紋センサに駆動命令を含む第3電気信号を送る機能を有し、制御回路は、第2デジタルデータを受けることで、入出力端子を介して、第2デジタルデータを外部に送信する機能を有することを特徴とする半導体装置である。
(4)
 本発明の一態様は、前記(3)において、更に表示部と、操作キーと、筐体と、を有する半導体装置であって、表示部は、制御回路と電気的に接続され、操作キーは、制御回路と電気的に接続されることを特徴とする半導体装置である。
(5)
 本発明の一態様は、前記(4)において、表示部にタッチセンサ機能を有することを特徴とする半導体装置である。
(6)
 本発明の一態様は、前記(4)、又は前記(5)において、筐体は、生物の表面、又は無生物の表面に装着可能な構造体を有することを特徴とする半導体装置である。
(7)
 本発明の一態様は、前記(1)乃至(6)いずれかにおいて、容量素子を有し、容量素子は、少なくとも一の保持ノードの電圧を保持する機能を有することを特徴とする半導体装置である。
(8)
 本発明の一態様は、前記(1)乃至(7)いずれかにおいて、記憶装置は、第1記憶領域と、第2記憶領域と、を有し、第1記憶領域は、データの書き込み動作及び読み出し動作が行える領域であり、第2記憶領域は、データの読み出し動作のみ行える領域であり、記憶装置は、第1記憶領域に第3デジタルデータを記憶する機能と、第2記憶領域に第1デジタルデータと、第2デジタルデータと、を保持する機能を有することを特徴とする半導体装置である。
(9)
 本発明の一態様は、半導体装置と、第1外部機器と、第2外部機器と、を有するシステムであって、半導体装置は、送受信回路と、制御回路と、記憶装置と、を有し、送受信回路は、第1アンテナを有し、第1外部機器は、第2アンテナを有し、第2外部機器は、生体センサを有し、制御回路は、第1トランジスタを有し、記憶装置は、第2トランジスタを有し、第1トランジスタ、及び第2トランジスタの少なくとも一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、記憶装置は、照合用の生体データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、送受信回路は、制御回路と電気的に接続され、制御回路は、記憶装置と電気的に接続され、第1外部機器は、第2外部機器と電気的に接続され、送受信回路は、第1アンテナによって生成される入力交流信号から、制御回路に入力する第1電気信号を生成する機能を有し、第1電気信号は、制御回路を駆動する命令を有し、制御回路は、第1電気信号の解読後に、記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ送受信回路に第2外部機器への駆動命令を含む第3電気信号を送る機能を有し、記憶装置は、第2電気信号を受けることで、第1デジタルデータを読み出して、制御回路に送る機能を有し、送受信回路は、第3電気信号を受けることで、第1アンテナから第2アンテナに、変調された第3電気信号を送信する機能を有し、第1外部機器は、第2外部機器に第3電気信号を送信する機能を有し、第2外部機器は、第3電気信号を受けることで、生体センサを起動して、生体データである第3デジタルデータを取得する機能と、第3デジタルデータを第1外部機器に送信する機能を有し、第1外部機器は、第2アンテナから第1アンテナに、第3デジタルデータを送信する機能を有し、送受信回路は、第1アンテナが受信した第3デジタルデータを復調して、制御回路に送る機能を有し、制御回路は、第3デジタルデータを記憶装置に送り、第3デジタルデータを記憶装置に記憶させる機能を有し、制御回路は、第1デジタルデータと第3デジタルデータを比較する機能を有し、制御回路は、第1デジタルデータと第3デジタルデータが一致した場合に、記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、記憶装置は、第4電気信号を受けることで、第2デジタルデータを読み出して、制御回路に送る機能を有し、制御回路は、第2デジタルデータを送受信回路に送る機能を有し、送受信回路は、第2デジタルデータを変調し、第1アンテナから第2アンテナへ、変調された第2デジタルデータを送信する機能を有することを特徴とするシステムである。
(10)
 本発明の一態様は、半導体装置と、第1外部機器と、第2外部機器と、を有するシステムであって、半導体装置は、入出力端子と、制御回路と、記憶装置と、を有し、第1外部機器は、接続口を有し、第2外部機器は、生体センサを有し、制御回路は、第1トランジスタを有し、記憶装置は、第2トランジスタを有し、第1トランジスタ、及び第2トランジスタの少なくとも一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、記憶装置は、照合用の生体データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、入出力端子は、制御回路と電気的に接続され、制御回路は、記憶装置と電気的に接続され、第1外部機器は、第2外部機器と電気的に接続され、半導体装置を接続口に取り付けることで、第1外部機器と、入出力端子と、を電気的に接続する機能を有し、入出力端子は、制御回路に入力する第1電気信号を、第1外部機器から半導体装置の内部に供給する機能を有し、第1電気信号は、制御回路を駆動する命令を有し、制御回路は、第1電気信号の解読後に、記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ入出力端子を介して第1外部機器に第2外部機器への駆動命令を含む第3電気信号を送る機能を有し、記憶装置は、第2電気信号を受けることで、第1デジタルデータを読み出して、制御回路に送る機能を有し、第1外部機器は、第2外部機器に第3電気信号を送信する機能を有し、第2外部機器は、第3電気信号を受けることで、生体センサを起動して、生体データである第3デジタルデータを取得する機能と、第3デジタルデータを第1外部機器に送信する機能を有し、第1外部機器は、入出力端子を介して、第3デジタルデータを制御回路に送る機能を有し、制御回路は、第3デジタルデータを記憶装置に送り、第3デジタルデータを記憶装置に記憶させる機能を有し、制御回路は、第1デジタルデータと第3デジタルデータを比較する機能を有し、制御回路は、第1デジタルデータと第3デジタルデータが一致した場合に、記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、記憶装置は、第4電気信号を受けることで、第2デジタルデータを読み出して、制御回路に送る機能を有し、制御回路は、入出力端子を介して、第2デジタルデータを第1外部機器に送信する機能を有することを特徴とするシステムである。
(11)
 本発明の一態様は、前記(9)、又は前記(10)において、第1外部機器と第2外部機器は、同一の筐体に収納された1つの装置であることを特徴とするシステムである。
(12)
 本発明の一態様は、前記(9)において、第1外部機器と第2外部機器は、同一の第1筐体に収納された1つの装置であり、半導体装置は、更に、表示部と、操作キーと、第2筐体と、を有することを特徴とするシステムである。
(13)
 本発明の一態様は、前記(12)において、半導体装置は、表示部にタッチセンサ機能を有することを特徴とするシステムである。
(14)
 本発明の一態様は、前記(12)、又は前記(13)において、第2筐体は、生物の表面、又は無生物の表面に装着可能な構造体を有することを特徴とするシステムである。
(15)
 本発明の一態様は、前記(9)、前記(10)、前記(12)又は前記(13)のいずれかにおいて、生体データは、指紋、掌線、手形、指又は手のひら又は手首の静脈、声紋、虹彩、顔の形、遺伝子の少なくともいずれか一に関するデータであることを特徴とするシステムである。
(16)
 本発明の一態様は、前記(9)、前記(10)、前記(12)又は前記(13)のいずれかにおいて、前記半導体装置は、容量素子を有し、容量素子は、少なくとも一の保持ノードの電圧を保持する機能を有することを特徴とするシステムである。
(17)
 本発明の一態様は、前記(9)、前記(10)、前記(12)又は前記(13)のいずれかにおいて、記憶装置は、第1記憶領域と、第2記憶領域と、を有し、第1記憶領域は、データの書き込み動作及び読み出し動作が行える領域であり、第2記憶領域は、データの読み出し動作のみ行える領域であり、記憶装置は、第1記憶領域に第3デジタルデータを記憶する機能と、第2記憶領域に第1デジタルデータと、第2デジタルデータと、を保持する機能を有することを特徴とするシステムである。
 本発明の一態様によって、新規な半導体装置の提供することができる。又は、本発明の一態様によって、新規な半導体装置を有する電子機器を提供することができる。又は、本発明の一態様によって、新規な記憶装置、新規なICカード、又は新規なシステムなどを提供することができる。
 又は、本発明の一態様によって、認証システムを行うための半導体装置を搭載したICカード、又は電子機器を提供することができる。又は、本発明の一態様によって、低消費電力を実現する半導体装置、該半導体装置を有するカード、及び該半導体装置を有する電子機器を提供することができる。又は、本発明の一態様によって、長い期間記憶を保持できる半導体装置、該半導体装置を有するICカード、及び該半導体装置を有する電子機器を提供することができる。
 なお本発明の一態様の効果は、上記列挙した効果に限定されない。上記列挙した効果は、他の効果の存在を妨げるものではない。なお他の効果は、以下の記載で述べる、本項目で言及していない効果である。本項目で言及していない効果は、当業者であれば明細書又は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる。なお、本発明の一態様は、上記列挙した効果、及び他の効果のうち、少なくとも一つの効果を有するものである。従って本発明の一態様は、場合によっては、上記列挙した効果を有さない場合もある。
半導体装置の一例を示すブロック図。 半導体装置の一例を示すブロック図。 半導体装置とその動作例を示す図。 半導体装置の一例を示すブロック図。 半導体装置の一例を示すブロック図。 半導体装置とその動作例を示す図と断面図。 半導体装置の一例を示すブロック図。 半導体装置の動作例を示す図と断面図。 半導体装置の一例を示すブロック図。 半導体装置の一例を示すブロック図。 半導体装置の一例を示すブロック図。 半導体装置とその動作例を示す図。 図12の動作時の断面図。 半導体装置とその動作例を示す図。 半導体装置の一例を示す図。 半導体装置の一例を示すブロック図。 半導体装置とその動作例を示す図。 半導体装置とその動作例を示す図。 CPUの一例を示すブロック図。 フリップフロップ回路の一例を示すブロック図。 メモリセルの一例を示す回路図。 記憶装置の一例を示すブロック図。 メモリセルの一例を示す回路図。 メモリセルの一例を示す回路図。 アナログデジタル変換回路の一例を示すブロック図。 アナログデジタル変換回路の一例を示すブロック図。 アナログデジタル変換回路の一部を示すブロック図。 アナログデジタル変換回路の一部を示すブロック図とその動作を示すタイミングチャート。 アナログデジタル変換回路の一部を示すブロック図。 アナログデジタル変換回路の一例を示すブロック図。 アナログデジタル変換回路の一部を示すブロック図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す断面図及びエネルギーバンド図。 酸素が拡散する経路を示す断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 メモリセルの構成例を示す断面図。 メモリセルの構成例を示す断面図。 トランジスタの構成例を示す断面図。 トランジスタの構成例を示す断面図。 CAAC−OS及び単結晶酸化物半導体のXRDによる構造解析を説明する図、ならびにCAAC−OSの制限視野電子回折パターンを示す図。 CAAC−OSの断面TEM像、ならびに平面TEM像及びその画像解析像。 nc−OSの電子回折パターンを示す図、及びnc−OSの断面TEM像。 a−like OSの断面TEM像。 In−Ga−Zn酸化物の電子照射による結晶部の変化を示す図。 半導体装置の作製例を示すフローチャートと半導体装置の一例を示す斜視図。
 本明細書において、酸化物半導体をOS(Oxide Semiconductor)と表記する場合がある。そのため、チャネル形成領域に酸化物半導体を有するトランジスタをOSトランジスタという場合がある。また、OSトランジスタを用いたメモリをOSメモリという場合がある。また、そのメモリを用いた記憶装置をOS記憶装置という場合がある。また、OSトランジスタを用いたアナログデジタル変換回路をOSアナログデジタル変換回路という場合がある。また、OSトランジスタを用いたCPUをOS−CPUという場合がある。
(実施の形態1)
<構成例1>
 図2(A)、及び図2(B)に、開示する発明の半導体装置の一例をブロック図で示す。半導体装置100は、非接触型の通信で認証を行うカードである。
 半導体装置100は、送受信回路115と、電源回路105と、制御回路106と、アナログデジタル変換回路107と、指紋センサ108と、記憶装置109と、を有する。送受信回路115は、アンテナ101と、整流回路102と、検波回路103と、変調回路104と、を有している。
 アンテナ101は、整流回路102と、検波回路103と、変調回路104と電気的に接続されている。整流回路102は、電源回路105と電気的に接続されている。制御回路106は、検波回路103と、変調回路104と、アナログデジタル変換回路107と、指紋センサ108と、記憶装置109と、電気的に接続されている。
 アンテナ101は、無線信号を送受信するためのものである。具体的には、アンテナ101は、外部からのデータや半導体装置100の駆動命令を含む無線信号を受信して電気信号に変換する機能と、半導体装置100が有するデータを含む電気信号を無線信号に変換して外部へ送信する機能と、を有する。
 整流回路102は、アンテナ101で無線信号を受信することにより生成される入力交流信号を整流、例えば、半波2倍圧整流し、後段に設けられた容量素子により、整流された信号を平滑化することで入力電位を生成するための回路である。なお、図2(A)には図示していないが、整流回路102の入力側又は出力側には、リミッタ回路を設けてもよい。リミッタ回路とは、入力交流信号の振幅が大きく、内部生成電圧が大きい場合に、特定以上の電力を後段の回路に入力しないように制御するための回路である。
 電源回路105は、整流回路102からの入力された電位によって、安定した電源電圧を生成するための回路である。なお、図2(A)には図示していないが、電源回路105は、各回路に電源電圧を供給するため、各回路と電気的に接続されている。また、電源回路105の内部にリセット信号生成回路を設けてもよい。リセット信号生成回路は、安定した電源電圧の立ち上がりを利用して、制御回路106の有する論理回路(後述するCPU200)のリセット信号を生成するための回路である。
 検波回路103は、アンテナ101からの入力交流信号を包絡線検出することにより復調し、復調信号を生成するための回路である。
 変調回路104は、アンテナ101から外部へ出力するデータに応じて変調を行うための回路である。
 制御回路106は、検波回路103からの復調信号に含まれている情報を解読して、各回路に動作信号を送るための回路である。なお、制御回路106の構成例として、図2(B)に制御回路106aを示す。制御回路106aは、CPU200と、パワーマネージメントユニット201と、センサコントローラ202と、メモリコントローラ203と、変調回路コントローラ204と、バス205と、を有する。CPU200、パワーマネージメントユニット201、センサコントローラ202、メモリコントローラ203、及び変調回路コントローラ204は、バス205と電気的に接続されている。バス205は、接続端子JT1を介して検波回路103と電気的に接続されている。センサコントローラ202は、接続端子JT2を介して指紋センサ108及びアナログデジタル変換回路107と電気的に接続されている。メモリコントローラ203は、接続端子JT3を介して記憶装置109と電気的に接続されている。変調回路コントローラ204は、接続端子JT4を介して変調回路104と電気的に接続されている。
 CPU200は、数値計算や情報処理、機器制御などを行う装置である。具体的には、検波回路103から送られてきた電気信号を解読し、解読した内容に基づいて、各回路に動作信号を送る装置である。また、CPUは消費電力の増加や、微細化に伴うリーク電流の増加を防ぐため、OSトランジスタをCPU200に適用することが好ましい。なお、OSトランジスタを適用したCPUは実施の形態5で説明する。またOSトランジスタについては、実施の形態9で説明する。
 パワーマネージメントユニット201は、制御回路106a内の各回路の電源管理を行う装置である。
 センサコントローラ202は、アナログデジタル変換回路107及び指紋センサ108を制御する装置である。具体的には、センサコントローラ202は、CPU200と、アナログデジタル変換回路107又は指紋センサ108と、の間の信号のやり取りを行う機能を有し、アナログデジタル変換回路107及び指紋センサ108へ動作信号を送信する機能を有し、アナログデジタル変換回路107及び指紋センサ108から指紋データを受信して、制御回路106a内の特定の回路に指紋データを送信する機能を有する。
 メモリコントローラ203は、記憶装置109を制御する装置である。具体的には、メモリコントローラ203は、CPU200と、記憶装置109と、の間の信号のやり取りを行う機能を有する。記憶装置109へ書き込みを行うとき、メモリコントローラ203は記憶装置109に書き込み命令の信号と書き込むデータを送信する機能を有し、記憶装置109から読み出しを行うとき、記憶装置109に読み出し命令の信号を送信し、記憶装置109から読み出したデータを受信して、制御回路106a内の特定の回路に読み出したデータを送信する機能を有する。
 変調回路コントローラ204は、変調回路104を制御する装置である。具体的には、変調回路コントローラ204は、CPU200と、変調回路104と、の間の信号のやり取りを行う機能を有する。変調回路コントローラ204は、CPU200から変調回路104へ信号を受けたとき、半導体装置100の外部に送信するデータを受信して、変調回路104に該データを送信する機能を有する。
 指紋センサ108は、制御回路106aから動作信号を受けたときに、接触している指紋を読み取る装置である。
 アナログデジタル変換回路107は、指紋センサ108より読み取った指紋をデジタルデータ(以下、被照合用データという場合がある)に変換するための回路である。また、詳しくは、実施の形態8で説明するが、アナログデジタル回路にOSトランジスタを用いたサンプルホールド回路を適用することで、消費電力を削減することができる。
 記憶装置109は、デジタルデータに変換された指紋データを記憶する装置である。また、被照合用データを認証するための半導体装置100の持ち主の指紋データ(以下、照合用データという場合がある)やクレジットカード情報などの機密情報が記憶された装置でもある。
 認証後において被照合用データは不要となるので、被照合用データの記憶する装置は、DRAM(Dynamic Random Access Memory)などの揮発性メモリであることが好ましい。特に、消費電力を低減したい場合、被照合用データの記憶する装置は、SRAMであることが好ましい。
 ところで、照合用データやカード情報などの場合、半導体装置100の持ち主が変わることがないため、照合用データやカード情報などを書き換える必要はない。そのため、照合用データやカード情報などを記憶する装置は、ReRAMなどのROM(Read Only Memory)であることが好ましい。したがって、記憶装置109は、図2(C)のブロック図に示すとおり、書き込み及び読み出し可能な揮発性メモリ109aと、読み出し専用の不揮発性メモリ109bを有し、揮発性メモリ109aと、不揮発性メモリ109bと、は接続端子JT3と電気的に接続されていることが好ましい。
 特に、消費電力を低減、かつ長時間照合用データを保持したい場合、OSトランジスタをメモリセルに適用した記憶装置を用いることがより好ましい。なお、OSトランジスタを適用したメモリセルについては実施の形態7で、また、その記憶装置については実施の形態6で説明する。加えてOSトランジスタについては、実施の形態9で説明する。
 半導体装置100に、OSトランジスタを適用した一例を図1(A)、図1(B)に示す。図1(A)の半導体装置150は、半導体装置100におけるアナログデジタル変換回路107をOSアナログデジタル変換回路157に置き換え、記憶装置109をOS記憶装置159に置き換えた構成となっている。また、制御回路106の構成例として図1(B)の制御回路106bに示す。制御回路106bは、半導体装置100の制御回路106aにおけるCPU200をOS−CPU211に置き換えた構成となっている。
<動作例1>
 次に構成例1で述べた半導体装置100の動作例について、説明する。
 図3(A)は、図2(A)の半導体装置100のブロック図の構成を有する半導体装置の外観を示す。なお、本動作例では、半導体装置300は、クレジットカードを一例として示している。半導体装置300は、印字部301と、指紋センサ108を有する。印字部301は、カード番号、使用期限、カードの持ち主の名前などが印字されている。
 図3(B)は、半導体装置300と、半導体装置300と通信を行う外部機器と、の動作例を示している。外部機器である非接触型カードリーダ400は、読み取り部401と、表示部402と、配線403と、を有している。表示部402は、決済時の金額、半導体装置300と非接触型カードリーダとの間で通信ができたか否かの応答、エラー内容又はエラーコードなどを表示する。なお、非接触型カードリーダ400は、表示部402を有さない構成であってもよい。
 図3(B)は、手302で半導体装置300を持ち、指紋センサ108に指302aを当てながら非接触型カードリーダ400と通信を行っている様子を示している。
 クレジットカードで決済を行うとき、店員の操作によって、非接触型カードリーダ400を起動させる。具体的には、店側のキャッシュレジスタなどからの操作で、配線403を経由して、非接触型カードリーダ400を起動させスタンバイ状態にする。スタンバイ状態とは、読み取り部401から無線信号308aが送信されている状態である。
 非接触型カードリーダ400がスタンバイ状態になったら、消費者は、半導体装置300を読み取り部401にかざす。このとき、半導体装置300は、アンテナ101によって、無線信号308aを受信する。受信した無線信号308aは、アンテナ101によって交流電気信号に変換され、整流回路102、及び検波回路103に送られる。
 整流回路102は、送られてきた交流電気信号を整流し、電源回路105に入力するための入力電位を生成する。電源回路105は、入力電位を受けることで、半導体装置300内の各回路に電力を供給することができる。
 検波回路103は、送られてきた交流電気信号を包絡線検出することにより復調して、復調信号を生成する。復調信号は、制御回路106aのCPU200に送られ、復調信号に含まれている動作命令を解読する。動作命令を解読後、CPU200は、メモリコントローラ203を介して、記憶装置109に照合用データを読み出す命令を送信する。記憶装置109は、該命令を受けることで、照合用データを読み出しCPU200に送信する。
 CPU200は、照合用データを取得後、センサコントローラ202を介して、指紋センサ108に動作信号を送信する。指紋センサ108は、動作信号を受けることで、指紋データの取得を行う。なお、指紋センサ108に指302aを付けるタイミングは特に限定しないが、半導体装置300は無線信号308aによって電力を供給しているので、読み取り部401にかざしている間に指紋センサ108に指302aを付けるのが好ましい。また、表示部402に、該タイミングを表示して知らせる機能を有してもよい。指紋センサ108は、指302aの指紋の取得を行い、取得した指紋データは、アナログデジタル変換回路107によって、デジタルデータに変換される。そして、そしてデジタルデータに変換された指紋データ(被照合用データ)は、センサコントローラ202を介して、CPU200に送信される。
 CPU200は、被照合用データを受け取った後、記憶装置109に一時的に保存する。CPU200は、記憶装置109から読み出した照合用データと、指紋センサ108によって取得した被照合用データと、を比較する計算を行う。照合用データと被照合用データが一致しなかった場合、CPU200は再度、指紋センサ108に動作信号を送信し、新たに被照合用データの取得を行う。そして、新たに取得した被照合用データを、記憶装置109に一時的に保存されていた被照合用データに上書き保存し、CPU200は、再度、照合用データと被照合用データの比較計算を行う。照合用データと、被照合用データと、が一致するまで、これらの動作を繰り返す。
 照合用データと被照合用データが一致した場合、CPU200は、記憶装置109からクレジットカード番号、使用期限、クレジットカード名義などのクレジットカード情報を読み出して、変調回路コントローラ204を介して、それらの情報を変調回路104に送信する。
 なお、比較計算の手法の1つとして、ニューラルネットワークを用いる方法がある。ニューラルネットワークとは、神経回路網をモデルにした情報処理システムであり、パターン認識や連想記憶などを高速に実行できると考えられている。つまり、ニューラルネットワークを用いることで、指紋の認証を高速に処理することができる場合がある。
 変調回路104によって、クレジットカード番号、使用期限、クレジットカード名義などが含まれている電気信号に変調処理が施される。その後、アンテナ101に変調された電気信号が送信される。
 アンテナ101は、変調された電気信号を受け取った後、電気信号を無線信号308bに変換して非接触型カードリーダ400に送信する。非接触型カードリーダ400は、無線信号308bを受信後、配線403を介して、キャッシュレジスタなどの装置にクレジットカード番号、使用期限、クレジットカード名義などの情報を送信する。
 このように、クレジットカードに指紋センサを設けることで、本人以外がクレジットカードを使用する不正利用を防ぐことができる。
 なお、本動作例は、半導体装置100を一例として説明したが、本実施の形態はこれに限定されない。例えば、OSトランジスタを適用した半導体装置150においても、同様に動作することができる。またOSトランジスタを用いることにより、半導体装置100よりも消費電力を低減することができる。
 なお、本動作例は、クレジットカードを一例として説明したが、本実施の形態はこれに限定されない。例えば、電子マネー対応カードに上記のシステムを適用してもよい。電子マネー対応カードに認証システムを適用することで、本人以外の人間による電子マネーの支払いを防ぐことができる。また、例えば、住居、オフィス、商業施設など関係者以外の立ち入りを禁止するエリアの出入り口に非接触型カードリーダ400を設け、半導体装置300で認証できるようにしてもよい。このような構成にすることで、関係者でない人間による半導体装置300を使用した立ち入り禁止エリアへの侵入を防ぐことができる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態2)
<構成例2>
 図4(A)、及び図4(B)に、開示する発明の半導体装置の一例をブロック図で示す。半導体装置110は、接触型の通信で認証を行うカードである。
 半導体装置110は、入出力端子111と、電源回路105と、制御回路106と、アナログデジタル変換回路107と、指紋センサ108と、記憶装置109と、を有する。
 入出力端子111は、電源回路105と、制御回路106と電気的に接続されている。制御回路106は、アナログデジタル変換回路107と、指紋センサ108と、記憶装置109と、電気的に接続されている。
 入出力端子111は、外部機器と接続するためのもので、これにより半導体装置110を電気信号によって入出力させることができる。
 電源回路105は、入出力端子111から入力された電位で、安定した電源電圧を生成する。なお、図4(A)には図示していないが、電源回路105は、各回路に電源電圧を供給するため、各回路と電気的に接続されている。なお、安定した電源電圧を外部機器側から半導体装置110に供給できる場合、電源回路105に電源電圧を生成する機能を有する必要はなく、各回路に電源電圧を供給する機能のみ有していればよい。また、電源回路105の内部にリセット信号生成回路を設けてもよい。リセット信号生成回路は、安定した電源電圧の立ち上がりを利用して、制御回路106の有する論理回路(後述するCPU200)のリセット信号を生成するための回路である。
 制御回路106は、入出力端子111から電気信号に含まれている情報を解読して、各回路に動作信号を送るための回路である。なお、制御回路106の構成例として、図4(B)に制御回路106cを示す。制御回路106cは、CPU200と、パワーマネージメントユニット201と、センサコントローラ202と、メモリコントローラ203と、バス205と、を有する。CPU200、パワーマネージメントユニット201、センサコントローラ202、及びメモリコントローラ203は、バス205と電気的に接続されている。バス205は、接続端子JT1を介して検波回路103と電気的に接続されている。センサコントローラ202は、接続端子JT2を介して指紋センサ108及びアナログデジタル変換回路107と電気的に接続されている。メモリコントローラ203は、接続端子JT3を介して記憶装置109と電気的に接続されている。
 CPU200は、数値計算や情報処理、機器制御などを行う装置である。具体的には、検波回路103から送られてきた電気信号を解読し、解読した内容に基づいて、各回路に動作信号を送る装置である。また、詳しくは実施の形態5にて説明する。CPU200は、CPU200が保持する情報を短期間だけ退避するため、バックアップ可能なフリップフロップ回路を、又はバックアップが可能なSRAMセルを、有する構成が好ましい。特に、バックアップ可能なフリップフロップ回路、及びSRAMセルはOSトランジスタを有することがより好ましい。これにより、トランジスタにおいて低いオフ電流を実現することができ、長期間電源供給が無くても、情報を保持することができる。
 パワーマネージメントユニット201は、制御回路106c内の各回路の電源管理を行う装置である。
 センサコントローラ202は、アナログデジタル変換回路107及び指紋センサ108を制御する装置である。具体的には、センサコントローラ202は、CPU200と、アナログデジタル変換回路107又は指紋センサ108と、の間の信号のやり取りを行う機能を有し、アナログデジタル変換回路107及び指紋センサ108へ動作信号の送信する機能を有し、アナログデジタル変換回路107及び指紋センサ108から指紋データを受信して、制御回路106c内の特定の回路に指紋データを送信する機能を有する。
 メモリコントローラ203は、記憶装置109を制御する装置である。具体的には、メモリコントローラ203は、CPU200と、記憶装置109と、の間の信号のやり取りを行う機能を有する。記憶装置109へ書き込みを行うとき、メモリコントローラ203は記憶装置109に書き込み命令の信号と書き込むデータを送信する機能を有し、記憶装置109から読み出しを行うとき、記憶装置109に読み出し命令の信号を送信し、記憶装置109から読み出したデータを受信して、制御回路106c内の特定の回路に読み出したデータを送信する機能を有する。
 指紋センサ108は、制御回路106cから動作信号を受けたときに、接触している指紋を読み取る装置である。
 アナログデジタル変換回路107は、指紋センサ108より読み取った指紋をデジタルデータ(被照合用データ)に変換するための回路である。また、詳しくは、実施の形態8で説明するが、アナログデジタル回路にOSトランジスタを用いたサンプルホールド回路を適用することで、消費電力を削減することができる。
 記憶装置109は、デジタルデータに変換された指紋データを記憶する装置である。また、被照合用データを認証するための半導体装置110の持ち主の指紋データ(以下、照合用データという場合がある)やクレジットカード情報などの機密情報を記憶する装置でもある。
 認証後において被照合用データは不要となるので、被照合用データの記憶する装置は、DRAMなどの揮発性メモリであることが好ましい。特に、消費電力を低減したい場合、被照合用データの記憶する装置は、SRAMであることが好ましい。
 ところで、照合用データの場合、半導体装置110の持ち主が変わることがないため、照合用データを書き換える必要はない。そのため、照合用データを記憶する装置は、ReRAMなどのROMであることが好ましい。したがって、記憶装置109は、図2(C)のブロック図に示すような、書き込み及び読み出し可能な揮発性メモリ109aと、読み出し専用の不揮発性メモリ109bを有し、揮発性メモリ109aと、不揮発性メモリ109bと、は接続端子JT3と電気的に接続されていることが好ましい。
 特に、消費電力を低減、かつ長時間照合用データを保持したい場合、OSトランジスタをメモリセルに適用した記憶装置を用いることがより好ましい。なお、OSトランジスタを適用したメモリセルについては実施の形態7で、また、その記憶装置については、それぞれ実施の形態6で説明する。加えてOSトランジスタについては、実施の形態9で説明する。
 半導体装置110に、OSトランジスタを適用した一例を図5(A)、図5(B)に示す。図5(A)の半導体装置160は、半導体装置110におけるアナログデジタル変換回路107をOSアナログデジタル変換回路157に置き換え、記憶装置109をOS記憶装置159に置き換えた構成となっている。また、制御回路106の構成例として図5(B)の制御回路106dに示す。制御回路106dは、半導体装置110の制御回路106cにおけるCPU200をOS−CPU211に置き換えた構成となっている。
<動作例2>
 次に構成例2で述べた半導体装置110の動作例について、説明する。
 図6(A)は、図4(A)の半導体装置110のブロック図の構成を有する半導体装置の外観を示す。なお、本動作例では、半導体装置310は、クレジットカードを一例として示している。半導体装置310は、印字部301と、指紋センサ108と、入出力端子111と、を有する。印字部301は、カード番号と、使用期限と、カードの持ち主の名前と、などが印字されている。
 図6(B)は、半導体装置310と通信を行う外部機器を示している。外部機器である接触型カードリーダ410は、内部端子414と、表示部412と、配線413と、カード差込口416と、を有している。表示部412は、決済時の金額、半導体装置310と非接触型カードリーダとの間で通信ができたか否かの応答、エラー内容又はエラーコードなどを表示する。なお、接触型カードリーダ410は、表示部412を有さない構成であってもよい。
 図6(B)は、手302で半導体装置310を持ち、指紋センサ108に指302aを当てながら接触型カードリーダ410と通信を行っている様子を示している。
 図6(C)は、図6(B)の接触型カードリーダ410と半導体装置310との断面図を示している。図6(C)において、半導体装置310は、入出力端子111と、内部回路112と、指紋センサ108と、配線113と、配線114と、を有している。半導体装置310が、半導体装置110の構成となっている場合、内部回路112は、電源回路105と、制御回路106と、アナログデジタル変換回路107と、記憶装置109と、を有している。また、半導体装置310が、半導体装置160の構成となっている場合、内部回路112は、電源回路105と、制御回路106と、OSアナログデジタル変換回路157と、OS記憶装置159と、を有している。
 図6(C)において、接触型カードリーダ410は、配線411と、内部端子414と、制御装置415と、を有している。制御装置415は、配線411と、配線413と、内部端子414と電気的に接続されている。配線411は、表示部412と電気的に接続されている。図6(C)のとおり、半導体装置310を接触型カードリーダ410のカード差込口416に挿入することで、入出力端子111と、内部端子414と、が接触する。これにより、接触型カードリーダ410と半導体装置310との間は、電気的に接続される。これによって、配線413から接触型カードリーダ410を経由して半導体装置310に電力を供給することができ、かつ接触型カードリーダ410と半導体装置310は、相互に通信可能な状態となる。
 制御装置415は、接触型カードリーダ410の動作を制御する機能を有する。具体的には、制御装置415は、配線413から送られる接触型カードリーダ410の駆動信号を受け取る機能と、配線411を介して表示部412に表示させる情報を送信する機能と、内部端子414を介して半導体装置310に動作命令を含む信号又はデータなどを送信する機能と、内部端子414を介して半導体装置310からカード情報を受信する機能と、を有する。
 クレジットカードで決済を行うとき、店員の操作によって、接触型カードリーダ410を起動させる。具体的には、店側のキャッシュレジスタなどからの操作で、配線413を経由して、接触型カードリーダ410を駆動させる。接触型カードリーダ410が駆動状態のとき、半導体装置310を接触型カードリーダ410に挿入することで、配線413と、内部端子414と、を経由して、半導体装置310に電力が供給される。そして、制御装置415から内部端子414を介して半導体装置310に駆動信号が送信される。
 半導体装置310に供給された電力は、電源回路105に送られる。電源回路105は、入力電位を受けることで、半導体装置310の各回路に電力を供給することができる。
 半導体装置310に送られた駆動信号は、入出力端子111から制御回路106に入力される。具体的には、駆動信号は、制御回路106cのCPU200に送られ、駆動信号に含まれている動作命令を解読する。動作命令を解読後、CPU200は、メモリコントローラ203を介して、記憶装置109にあらかじめ記憶されている照合用データ(半導体装置310の持ち主の指紋データ)を読み出す命令を含む信号を送信する。記憶装置109は、該命令を受けることで、照合用データを読み出しCPU200に送信する。
 CPU200は、照合用データを取得後、センサコントローラ202を介して、指紋センサ108に動作信号を送信する。指紋センサ108は、動作信号を受けることで、指紋データ(被照合用データ)の取得を行う。なお、指紋センサ108に指302aを付けるタイミングは特に限定しないが、半導体装置310は内部端子414によって電力を供給しているので、接触型カードリーダ410に半導体装置310が挿入されている間に指紋センサ108に指302aを付けるのが好ましい。指紋センサ108は、指302aの指紋の取得を行い、取得した指紋データは、アナログデジタル変換回路107によって、デジタルデータに変換される。そして、そしてデジタルデータに変換された指紋データ(被照合用データ)は、センサコントローラ202を介して、CPU200に送信される。
 CPU200は、被照合用データを受け取った後、記憶装置109に一時的に保存する。CPU200は、記憶装置109から読み出した照合用データと、指紋センサ108によって取得した被照合用データと、を比較する計算を行う。照合用データと被照合用データが一致しなかった場合、CPU200は再度、指紋センサ108に動作信号を送信し、新たに被照合用データの取得を行う。そして、新たに取得した被照合用データを、記憶装置109に一時的に保存されていた被照合用データに上書き保存し、CPU200は、再度、照合用データと被照合用データの比較計算を行う。照合用データと、被照合用データと、が一致するまで、これらの動作を繰り返す。
 照合用データと被照合用データが一致した場合、CPU200は、記憶装置109にカード番号、使用期限、カード名義などのカード情報を読み出す命令を含む信号を送信する。記憶装置109は、その命令信号を受信後、該カード情報をCPU200に送信する。CPU200は、入出力端子111を介して、接触型カードリーダ410に該カード情報を送信する。
 接触型カードリーダ410は、入出力端子111からカード情報を受信後、配線413を介して、キャッシュレジスタなどの装置にカード番号、使用期限、カード名義などの情報を送信する。
 このように、クレジットカードに指紋センサを設けることで、本人以外がクレジットカードを使用する不正利用を防ぐことができる。
 なお、本動作例は、半導体装置110を一例として説明したが、本実施の形態はこれに限定されない。例えば、OSトランジスタを適用した半導体装置160においても、同様に動作することができる。またOSトランジスタを用いることにより、半導体装置110よりも消費電力を低減することができる。
 なお、本動作例は、クレジットカードを一例として説明したが、本実施の形態はこれに限定されない。例えば、電子マネー対応カードに上記のシステムを適用してもよい。電子マネー対応カードに認証システムを適用することで、本人以外の人間による電子マネーの支払いを防ぐことができる。また、例えば、住居、オフィス、商業施設など関係者以外の立ち入りを禁止するエリアの出入り口に接触型カードリーダ410を設け、半導体装置310で認証できるようにしてもよい。このような構成にすることで、関係者でない人間による半導体装置310を使用した立ち入り禁止エリアへの侵入を防ぐことができる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態3)
 本実施の形態では、実施の形態1、及び実施の形態2とは異なる構成例について、説明する。
<構成例3>
 図7(A)、及び図7(B)に、開示する発明の半導体装置の一例をブロック図で示す。半導体装置130は、接触型及び非接触型の両方の通信が可能なカードである。
 半導体装置130は、送受信回路115と、入出力端子111と、電源回路105と、制御回路106と、アナログデジタル変換回路107と、指紋センサ108と、記憶装置109と、を有する。送受信回路115は、アンテナ101と、整流回路102と、検波回路103と、変調回路104と、を有する。
 制御回路106の構成例として、図7(B)に制御回路106eを示す。制御回路106eは、CPU200と、パワーマネージメントユニット201と、センサコントローラ202と、メモリコントローラ203と、変調回路コントローラ204と、バス205と、を有する。CPU200、パワーマネージメントユニット201、センサコントローラ202、メモリコントローラ203、及び変調回路コントローラ204は、バス205と電気的に接続されている。バス205は、接続端子JT1を介して、検波回路103と電気的に接続されている。センサコントローラ202は、接続端子JT2を介して、指紋センサ108及びアナログデジタル変換回路107と電気的に接続されている。メモリコントローラ203は、接続端子JT3を介して、記憶装置109と電気的に接続されている。変調回路コントローラ204は、接続端子JT4を介して、変調回路104と電気的に接続されている。バス205は、接続端子JT5を介して、電源回路105及び入出力端子111と電気的に接続されている。
 半導体装置130は、構成例1の半導体装置100と、構成例2の半導体装置110と、を合わせた構成となっている。そのため、半導体装置130を構成する回路の説明は、構成例1及び構成例2を参照する。
 このような構成とすることで、接触型と非接触型の通信の両方に対応することができる。
 また、記憶装置109は、構成例1及び構成例2で述べた図2(C)の構成を適用することができる。
 また、半導体装置130は、図1(A)、図1(B)のように、OSトランジスタを適用することができる。その場合、アナログデジタル変換回路107をOSアナログデジタル変換回路157に、記憶装置109をOS記憶装置159に、CPU200をOS−CPU211に置き換えた構成を適用すればよい(図示しない)。これにより、半導体装置130の低消費電力、微細化を実現できる。
<動作例3>
 半導体装置130の動作例については、非接触型の通信は<動作例1>に、接触型の通信は<動作例2>に説明する。
<構成例4>
 図8(A)、図8(B)に、実施の形態1、及び実施の形態2とは異なる認証方法を用いたカードリーダを示す。
 図8(A)は、入出力端子111と、指紋センサ108を有する半導体装置310を接触型カードリーダ420に挿入した様子を示している。なお、半導体装置310は、図4の半導体装置110のブロック図の構成を有している。接触型カードリーダ420は、表示部412と、配線413と、入力ボタン部421と、カード差込口416と、を有する。
 表示部412は、決済時の金額、半導体装置310と接触型カードリーダ420との間で通信ができたか否かの応答、エラー内容又はエラーコードなどを表示する。また、表示部412は、入力ボタン部421を使用して、入力した内容も表示する。ただし、機密性を有する暗証番号などは、内容を表示せず、番号の代わりに*を表示させる。なお、接触型カードリーダ420は、表示部412を有さない構成であってもよい。
 配線413は、店側のキャッシュレジスタなどの装置と電気的に接続するためのもので、配線413を介して、接触型カードリーダと店側のキャッシュレジスタなどの装置との間で通信を相互に行う。
 入力ボタン部421は、0乃至9の入力ボタン、決定ボタン、訂正ボタン、キャンセルボタンなどを有している(図8(A)では、0乃至9のボタン、Cと書かれたボタン、Eと書かれたボタン、4つの無地のボタンを図示している)。なお、本構成例では上述したボタンに限定されない。例えば、上述したボタンが全て必要ではない場合や上述したボタンでは足りない場合は、必要なボタンだけ選択して設計すればよい。
 このように、入力ボタン部421を接触型カードリーダに設けることで、指紋認証に加え、暗証番号による認証も行うことができる。
 図8(B)は、図8(A)の断面図を示している。図8(B)において、半導体装置310は、入出力端子111と、内部回路112と、指紋センサ108と、配線113と、配線114と、を有している。半導体装置310が、半導体装置110の構成となっている場合、内部回路112は、電源回路105と、制御回路106と、アナログデジタル変換回路107と、記憶装置109と、を有している。また、半導体装置310が、半導体装置160の構成となっている場合、内部回路112は、電源回路105と、制御回路106と、OSアナログデジタル変換回路157と、OS記憶装置159と、を有している。
 図8(B)において、接触型カードリーダ420は、内部に制御装置415を有し、制御装置415は、接触型カードリーダ420の動作を制御する機能を有している。
 制御装置415は、配線411と、配線413と、配線422と、内部端子414と電気的に接続されている。表示部412は、配線411と電気的に接続されている。入力ボタン部421は、配線422と電気的に接続されている。制御装置415は、配線411を介して、表示部412に情報を表示する機能を有する。また、制御装置415は、配線422を介して、入力ボタン部421で入力された内容を、読み出す機能を有する。
 図8(A)、及び図8(B)のとおり、半導体装置310を接触型カードリーダ420のカード差込口416に挿入することで、入出力端子111と、内部端子414と、が接触する。つまり、接触型カードリーダ420と半導体装置310との間は、電気的に接続される。これによって、配線413から接触型カードリーダ420を経由して半導体装置310に電力を供給することができ、かつ接触型カードリーダ420と半導体装置310は、相互に通信可能な状態となる。
<動作例4>
 クレジットカードで決済を行うとき、店員の操作によって、接触型カードリーダ420を起動させる。具体的には、店側のキャッシュレジスタなどからの操作で、配線413を経由して、接触型カードリーダ420を駆動させる。接触型カードリーダ420が駆動状態のとき、半導体装置310を接触型カードリーダ420に挿入することで、配線413と、内部端子414と、を経由して、半導体装置310に電力が供給される。そして、制御装置415から半導体装置310に駆動信号が送信される。
 半導体装置310に供給された電力は、電源回路105に送られる。電源回路105は、入力電位を受けることで、半導体装置310の各回路に電力を供給することができる。
 半導体装置310に送られた駆動信号は、制御回路106に入力される。具体的には、駆動信号は、制御回路106cのCPU200に送られ、駆動信号に含まれている動作命令を解読する。動作命令を解読後、CPU200は、メモリコントローラ203を介して、記憶装置109に照合用データを読み出す命令を送信する。記憶装置109は、該命令を受けることで、照合用データを読み出しCPU200に送信する。
 CPU200は、照合用データを取得後、センサコントローラ202を介して、指紋センサ108に動作信号を送信する。指紋センサ108は、動作信号を受けることで、指紋データ(被照合用データ)の取得を行う。なお、指紋センサ108に指302aを付けるタイミングは特に限定しないが、半導体装置310は内部端子414によって電力を供給しているので、接触型カードリーダ420に半導体装置310が挿入されている間に指紋センサ108に指302aを付けるのが好ましい。指紋センサ108は、指302aの指紋の取得を行い、取得した指紋データは、アナログデジタル変換回路107によって、デジタルデータに変換される。そして、そしてデジタルデータに変換された指紋データ(被照合用データ)は、センサコントローラ202を介して、CPU200に送信される。
 CPU200は、被照合用データを受け取った後、記憶装置109に一時的に保存する。CPU200は、記憶装置109から読み出した照合用データと、指紋センサ108によって取得した被照合用データと、を比較する計算を行う。照合用データと被照合用データが一致しなかった場合、CPU200は再度、指紋センサ108に動作信号を送信し、新たに被照合用データの取得を行う。そして、新たに取得した被照合用データを、記憶装置109に一時的に保存されていた被照合用データに上書き保存し、CPU200は、再度、照合用データと被照合用データの比較計算を行う。照合用データと、被照合用データと、が一致するまで、これらの動作を繰り返す。
 この動作を繰り返している間に、暗証番号を入力する期間が与えられる。入力ボタン部421から暗証番号(以後、被照合用暗証番号という)を入力すると、配線422と、制御装置415と、内部端子414と、を介して、入出力端子111に被照合用暗証番号を含む駆動信号が入力される。入力された電気信号はCPU200に送られる。
 CPU200は、駆動信号を受け取った後、被照合用暗証番号を解読する。解読後、CPU200は、メモリコントローラ203を介して、記憶装置109に照合用暗証番号を読み出す命令を送信する。記憶装置109は、該命令を受けることで、照合用暗証番号を読み出し、CPU200に送信する。CPU200は、照合用暗証番号を受け取った後、照合用暗証番号と、先に受け取った被照合用暗証番号と、の比較を行う。
 照合用データと被照合用データが一致し、かつ照合用暗証番号と被照合用暗証番号が一致した場合、CPU200は、記憶装置109からカード番号、使用期限、カード名義などのカード情報を読み出して、それらの情報を入出力端子111に送信する。
 接触型カードリーダ410は、入出力端子111からカード情報を受信後、配線413を介して、キャッシュレジスタなどの装置にカード番号、使用期限、カード名義などの情報を送信する。
 このように、クレジットカードに指紋センサを設けるだけでなく、カードリーダにおいて暗証番号入力用のボタンを設けることで、本人以外がクレジットカードを使用する不正利用をより防ぐことができる。
 なお、本構成例において、入力ボタン部421に入力する照合用のコードは、暗証番号に限定されない。例えば、アルファベットと数字を組み合わせたパスコードを用いてもよい。
 なお、本構成例では、接触型の通信を行う半導体装置310を例として用いたが、非接触型の通信を行う半導体装置300を用いてもよい。この場合、非接触型カードリーダに入力ボタン部を設けて、半導体装置300をかざしている間に、暗証番号を入力して認証を行うようにすればよい。
 なお、本構成例では、半導体装置110を一例として説明したが、本実施の形態はこれに限定されない。例えば、OSトランジスタを適用した半導体装置160においても、同様に動作することができる。またOSトランジスタを用いることにより、半導体装置110よりも消費電力を低減することができる。
 なお、本構成例は、クレジットカードを一例として説明したが、本実施の形態はこれに限定されない。例えば、電子マネー対応カードに上記のシステムを適用してもよい。電子マネー対応カードに認証システムを適用することで、本人以外の人間による電子マネーの支払いを防ぐことができる。また、例えば、住居、オフィス、商業施設など関係者以外の立ち入りを禁止するエリアの出入り口に接触型カードリーダ420を設け、半導体装置310で認証できるようにしてもよい。このような構成にすることで、関係者でない人間による半導体装置310を使用した立ち入り禁止エリアへの侵入を防ぐことができる。
<構成例5>
 本構成例では、指紋以外の認証を用いた一例について説明する。
 図10(A)、及び図10(B)に半導体装置の一例をブロック図で示す。半導体装置140は、接触型の通信が可能なカードである。
 半導体装置140は、入出力端子111と、電源回路105と、制御回路106と、記憶装置109と、を有する。
 制御回路106の構成例として、図10(B)に制御回路106fを示す。制御回路106fは、CPU200と、パワーマネージメントユニット201と、メモリコントローラ203と、バス205と、を有する。CPU200、パワーマネージメントユニット201、及びメモリコントローラ203は、バス205と電気的に接続されている。バス205は、接続端子JT1を介して検波回路103と電気的に接続されている。メモリコントローラ203は、接続端子JT3を介して記憶装置109と電気的に接続されている。
 次に、半導体装置330の外観と周辺機器について説明する。
 図12(A)は、図10(B)の半導体装置140のブロック図の構成を有する半導体装置の外観を示す。なお、本動作例では、半導体装置330は、クレジットカードを一例として示している。半導体装置330は、印字部301と、入出力端子111と、を有する。印字部301はカード番号と、使用期限と、カードの持ち主の名前と、などが印字されている。
 図12(B)は、半導体装置330と通信を行う外部機器を示している。外部機器である接触型カードリーダ410は、内部端子414と、表示部412と、配線413、カード差込口416と、を有している。表示部412は、決済時の金額、半導体装置330と接触型カードリーダ410との間で通信ができたか否かの応答、エラー内容又はエラーコードなどを表示する。なお、接触型カードリーダ410は、表示部412を有さない構成であってもよい。
 図12(C)は、接触型カードリーダ410とは別の外部機器を示している。静脈読み取り装置430は、表示部432と、配線431と、静脈読み取り部433と、を有する。表示部432は、決済時の金額、接触型カードリーダ410と静脈読み取り装置430との間で通信ができたか否かの応答、エラー内容又はエラーコードなどを表示する。なお、静脈読み取り装置430は、表示部432を有さない構成であってもよい。
 図13は、図12(B)の接触型カードリーダ410と、図12(C)の静脈読み取り装置430と、の断面図を示している。図12において、半導体装置330は、入出力端子111と、内部回路112と、配線113と、を有している。内部回路112は、電源回路105と、制御回路106と、記憶装置109と、を有している。
 図13において、接触型カードリーダ410は、配線411と、内部端子414と、制御装置415と、を有している。制御装置415は、配線411と、配線413と、内部端子414と電気的に接続されている。配線411は、表示部412と電気的に接続されている。図13のとおり、半導体装置330を接触型カードリーダ410に挿入することで、入出力端子111と、内部端子414と、が接触する。これにより、接触型カードリーダ410と半導体装置330との間は、電気的に接続される。これによって、配線413から接触型カードリーダ410を経由して半導体装置330に電力を供給することができ、かつ接触型カードリーダ410と半導体装置330は、相互に通信可能な状態となる。
 制御装置415は、接触型カードリーダ410の動作を制御する機能を有している。具体的には、制御装置415は、配線413から送られる接触型カードリーダ410の駆動信号を受け取る機能を有し、配線411を介して表示部412に表示させる情報を送信する機能を有し、内部端子414を介して半導体装置330に動作命令を含む信号又はデータなどを送信する機能を有し、内部端子414を介して半導体装置330からカード情報を受信する機能を有する。
 図13において、静脈読み取り装置430は、配線435と、配線434と、制御装置436とを有している。制御装置436は、配線435と、配線434と、配線431と、電気的に接続されている。配線435は、静脈読み取り部433と電気的に接続され、配線434は、表示部432と電気的に接続されている。
 制御装置436は、静脈読み取り装置430の動作を制御する機能を有する。具体的には、静脈読み取り装置430は、配線431から送られる静脈読み取り装置430の駆動信号を受け取る機能を有し、配線434を介して表示部432に表示させる情報を送信する機能を有し、配線435を介して静脈読み取り部433の静脈データを受信する機能を有する。
<動作例5>
 クレジットカードで決済を行うとき、店員の操作によって、接触型カードリーダ410を起動させる。具体的には、店側のキャッシュレジスタなどからの操作で、配線413を経由して、接触型カードリーダ410を駆動させる。また、同じタイミングで、配線431を経由して、静脈読み取り装置430を駆動させる。なお、静脈読み取り装置430は、接触型カードリーダ410の応答があるまで、スタンバイ状態となる。接触型カードリーダ410が駆動状態のとき、半導体装置330を接触型カードリーダ410に挿入することで、配線413と、接触型カードリーダ410と、を経由して、半導体装置330に電力が供給される。そして、接触型カードリーダ410から内部端子414を介して半導体装置330に駆動信号が送信される。
 半導体装置330に供給された電力は、電源回路105に送られる。電源回路105は、入力電位を受けることで、半導体装置330の各回路に電力を供給することができる。
 半導体装置330に送られた駆動信号は、入出力端子111から制御回路106に入力される。具体的には、駆動信号は、制御回路106fのCPU200に送られ、駆動信号に含まれている動作命令を解読する。動作命令を解読後、CPU200は、メモリコントローラ203を介して、記憶装置109にあらかじめ記憶されている照合用データ(半導体装置330の持ち主の静脈データ)を読み出す命令を送信する。記憶装置109は、該命令を受けることで、照合用データを読み出しCPU200に送信する。
 CPU200は、照合用データを取得後、入出力端子111を介して制御装置415に静脈を読み取る命令の信号を送信する。その後、制御装置415は、配線413と、配線431と、を介して、制御装置436に静脈を読み取る命令の信号を送信する。静脈読み取り装置430は、この信号を受信することで、静脈の読み出しを開始する。具体的には、制御装置436は、配線435を介して、静脈読み取り部433に読み出し開始の信号を送信する。このとき、静脈読み取り部433に手303の内側を当てることで、静脈読み取り部433は、手303の内側の静脈を被照合用データとして取得することができる。取得した被照合用データは、制御装置436と、配線431と、配線413と、を介して、制御装置415に送信される。制御装置415は、被照合用データを受け取った後、内部端子414を介して、半導体装置330に被照合用データを送信する。
 半導体装置330に送られた被照合用データは、入出力端子111から制御回路106に入力される。具体的には、被照合用データは、制御回路106fのCPU200に送られ、照合用データとの比較する計算を行う。照合用データと被照合用データが一致しなかった場合、接触型カードリーダ410は再度静脈読み取り装置430に動作信号を送信し、新たに被照合用データの取得を行う。被照合用データを取得した後、静脈読み取り装置430は、接触型カードリーダ410を介して、半導体装置330に被照合用データを送信して、再度、照合用データとの比較する計算を行う。照合用データと、被照合用データと、が一致するまで、これらの動作を繰り返す。
 照合用データと被照合用データが一致した場合、CPU200は、記憶装置109にカード番号、使用期限、カード名義などのカード情報を読み出す命令を含む信号を送信する。記憶装置109は、その命令信号を受信後、該カード情報をCPU200に送信する。CPU200は、入出力端子111を介して、接触型カードリーダ410に該カード情報を送信する。
 接触型カードリーダ410は、入出力端子111からカード情報を受信後、配線413を介して、キャッシュレジスタなどの装置にカード番号、使用期限、カード名義などの情報を送信する。
 このように、外付けの認証装置を用いることで、クレジットカードに指紋センサを設ける必要が無く、かつ指紋以外の生体認証で本人確認を行うことができる。すなわち、本人以外がクレジットカードを使用する不正利用を防ぐことができる。
 また、本構成例では、接触型の通信による認証方法を説明したが、接触型カードリーダ410の代わりに非接触型カードリーダ400を用いて、非接触型の通信による認証方法であってもよい。その場合の半導体装置の構成例を図9のブロック図に示す。
 半導体装置170は、送受信回路115と、電源回路105と、制御回路106と、記憶装置109と、を有する。送受信回路115は、アンテナ101と、整流回路102と、検波回路103と、変調回路104と、を有する。
 制御回路106の構成例として、図9(B)に制御回路106gを示す。制御回路106gは、CPU200と、パワーマネージメントユニット201と、メモリコントローラ203と、バス205と、変調回路コントローラ204と、を有する。CPU200、パワーマネージメントユニット201、メモリコントローラ203、及び変調回路コントローラ204は、バス205と電気的に接続されている。バス205は、接続端子JT1を介して検波回路103と電気的に接続されている。メモリコントローラ203は、接続端子JT3を介して記憶装置109と電気的に接続されている。変調回路コントローラ204は、接続端子JT4を介して変調回路104と電気的に接続されている。
 上述した半導体装置の構成で、かつ非接触型カードリーダ400と静脈読み取り装置430を電気的に接続することで、非接触型の通信方法でも指紋以外の生体認証で本人確認を行うことができ、本人以外がクレジットカードを使用する不正利用を防ぐことができる。
 また、接触型、非接触型の両方を併せ持つ半導体装置を用いてもよい。その場合の半導体装置の構成例を図11のブロック図に示す。
 半導体装置180は、送受信回路115と、入出力端子111と、電源回路105と、制御回路106と、記憶装置109と、を有する。送受信回路115は、アンテナ101と、整流回路102と、検波回路103と、変調回路104と、を有する。
 制御回路106の構成例として、図11(B)に制御回路106hを示す。制御回路106hは、CPU200と、パワーマネージメントユニット201と、メモリコントローラ203と、バス205と、変調回路コントローラ204と、を有する。CPU200、パワーマネージメントユニット201、メモリコントローラ203、及び変調回路コントローラ204は、バス205と電気的に接続されている。バス205は、接続端子JT1を介して検波回路103と電気的に接続されている。メモリコントローラ203は、接続端子JT3を介して記憶装置109と電気的に接続されている。変調回路コントローラ204は、接続端子JT4を介して変調回路104と電気的に接続されている。バス205は、接続端子JT5を介して、入出力端子111、及び電源回路105と電気的に接続されている。
 上述した半導体装置の構成によって、非接触型カードリーダ400、又は接触型カードリーダ410の両方に対応することができる。これにより、接触型、非接触型の通信方法の両方で指紋以外の生体認証で本人確認を行うことができ、本人以外がクレジットカードを使用する不正利用を防ぐことができる。
 また、上述では、接触型カードリーダと生体センサ、又は非接触型カードリーダと生体センサの2種類の機器を用いた例を示したが、本構成例はこれに限定されない。例えば、図14(A)に示すとおり、生体センサ(図14(A)では、一例として静脈読み取り装置を示す)にカード差込口416を設けて、接触型カードリーダ410と静脈読み取り装置430を一体とした1つの電子機器440にまとめた構成でもよい。また、図14(B)のように、又は非接触型カードリーダ400と生体センサ(図14(B)では、一例として静脈読み取り装置430を示す)を一体とした1つの電子機器450にまとめた構成でもよい。これにより、カードリーダと生態センサとの間で直接通信を行うことができる。
 また、本構成例では、手の平の静脈による認証方法に限定されない。例えば、指紋、掌線、手形、指又は手の静脈、声紋、虹彩、顔の形、遺伝子などを取得する装置を用いることで、それらによる認証方法を行うことができる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態4)
 本実施の形態では、上述のクレジットカードとは別の形態を有する半導体装置について説明する。
<構成例6>
 図15に、開示する発明の半導体装置の一例を示す。半導体装置500は、腕時計型のウェアラブルコンピュータである。
 半導体装置500は、筐体501と、ベルト502と、表示部503と、操作キー504と、指紋センサ505と、を有する。
 図16(A)及び図16(B)に、半導体装置500のブロック図の一例を示す。
 半導体装置500は、構成例3の半導体装置130に、表示部503と、操作キー504と、電池190を加えた構成となっている。そのため、構成例3と重複する部分については説明を省略し、相違点のみ説明する。
 電池190は、電源回路105と電気的に接続されている。表示部503は、制御回路106と電気的に接続されている。操作キー504は、制御回路106と電気的に接続されている。
 制御回路106の構成例として、図16(B)に制御回路106iを示す。制御回路106iは、制御回路106eにディスプレイコントローラ206と操作キーコントローラ207を加えた構成である。ディスプレイコントローラ206と操作キーコントローラ207は、バス205と電気的に接続されている。ディスプレイコントローラ206は、接続端子JT6を介して、表示部503と電気的に接続されている。操作キーコントローラ207は、接続端子JT7を介して、操作キー504と電気的に接続されている。
 表示部503は、表示素子を有する表示装置、又は発光素子を有する発光装置である。表示部503としては、無機又は有機EL(Electro Luminescence)素子を用いた発光装置、LED(Light Emitted Diode)を用いた表示装置、液晶素子を用いた表示装置、シャッター方式のMEMS(Micro Electro Mechanical Systems)表示素子を用いた表示装置、電子インクや電気泳動素子を用いた表示装置などがある。表示部503は、操作キー504を用いるなどで、情報を表示する機能を有する。また、表示部503に、タッチパネルを有して、該タッチパネルから操作を行う構成でもよい。また、表示部503は、可とう性基板に形成されたものでもよい。
 操作キー504は、半導体装置500を操作するためのインターフェースである。また、上述したように、表示部503にタッチパネルを設けて、該タッチパネルから操作を行う構成でもよい。この場合、操作キー504を設けなくてもよい。
 指紋センサ505は、半導体装置500の持ち主かどうかの認証を行うための装置である。認証の方法については、後述の動作例6で説明する。また、認証を行うことができれば、認証方法は指紋に限定しない。例えば、指又は手のひらの静脈、手首まわりの静脈、声紋、虹彩、顔の形などを認識できるセンサを指紋センサ505の代わりに用いて、認証を行ってもよい。
 半導体装置500は、半導体装置130と同様にクレジットカード機能やID情報を記憶する機能を有している。具体的には、記憶装置109に、クレジットカード番号、使用期限、クレジット名義などのカード情報や、照合用のデータとして扱われる指紋、静脈、声紋、虹彩、顔の形などが記憶されている。
 また、記憶装置109は、構成例1及び構成例2で述べた図2(C)の構成を適用することができる。
 電池190は、電源回路105を介して、入出力端子111より供給される外部からの電力を充電する機能を有する。また、電源回路105は、充電された電池190から入力された電位から、安定した電源電圧を生成する機能を有する。なお、図16には図示していないが、電源回路105は、各回路に電源電圧を供給するため、各回路と電気的に接続されている。
 なお、マイクと、スピーカと、を設けることで、携帯電話端末としても使用できる(図示しない)。また、半導体装置500を携帯電話端末、スマートフォン、タブレットなどの情報端末として使用する場合、指紋センサ505や上述した生体センサなどを利用した生体認証システムを用いることで、本人以外による情報端末としての使用を未然に防ぐことができる。
 また、半導体装置500は、図1(A)、図1(B)のように、OSトランジスタを適用することができる。その場合、アナログデジタル変換回路107をOSアナログデジタル変換回路157に、記憶装置109をOS記憶装置159に、CPU200をOS−CPU211に置き換えた構成を適用すればよい(図示しない)。これにより、半導体装置500の低消費電力、又は微細化を実現できる。
<動作例6>
 次に、半導体装置500を用いた動作例について説明する。
 図17は、半導体装置500と、半導体装置500と通信を行う外部機器と、の動作例を示している。外部機器である電子機器470は、読み取り部401と、表示部402と、配線403と、を有している。なお、電子機器470は、動作例1で説明した非接触型カードリーダ400と同様の機能を有する。表示部402は、決済時の金額、半導体装置300と非接触型カードリーダとの間で通信ができたか否かの応答、エラー内容又はエラーコードなどを表示する。なお、電子機器470は、表示部402を有さない構成であってもよい。
 なお、本動作例は、動作例1において、半導体装置300を半導体装置500に置き換え、非接触型カードリーダ400を電子機器470に置き換え、指紋センサ108は指紋センサ505に置き換えて、説明することができる。したがって、本動作例は、動作例1と同様の部分は省略し、異なる部分のみ説明を行う。
 図17は、半導体装置500を使用した例を示している。手303の手首に半導体装置500を身に付け、指紋センサ505に手303と反対側の手302の指302aを当てながら電子機器470と通信を行っている様子を示している。
 クレジットカード機能で決済を行うとき、店員の操作によって、電子機器470を起動させる。具体的には、店側のキャッシュレジスタなどからの操作で、配線403を経由して、電子機器470を起動させスタンバイ状態にする。スタンバイ状態とは、読み取り部401から無線信号308aが送信されている状態である。
 電子機器470がスタンバイ状態になったら、消費者は、半導体装置500を読み取り部401にかざす。このときの半導体装置500と電子機器470との通信、及び半導体装置500の動作については、動作例1の記載を参酌する。
 整流回路102の機能は、動作例1の記載を参酌する。ただし、半導体装置500は、電池190によって駆動を行うので、半導体装置500は、整流回路102を有さない構成であってもよい。
 検波回路103の機能については、動作例1の記載を参酌する。
 CPU200における復調信号の受け取り、及び記憶装置109からの照合用データ(半導体装置500の持ち主の指紋のデータ)の読み出しについては、動作例1の記載を参酌する。
 CPU200は、照合用データを取得後、センサコントローラ202を介して、指紋センサ505に動作信号を送信する。指紋センサ505は、動作信号を受けることで、指紋データの取得を行う。なお、指紋センサ505に指302aを付けるタイミングは特に限定しないが、表示部402や表示部503に、該タイミングを表示して知らせる機能を有してもよい。指紋センサ505は、指302aの指紋の取得を行い、取得した指紋データは、アナログデジタル変換回路107によって、デジタルデータに変換される。そして、デジタルデータに変換された指紋データ(被照合用データ)は、センサコントローラ202を介して、CPU200に送信される。
 照合用データと被照合用データが一致した場合、CPU200は、記憶装置109からクレジットカード番号、使用期限、クレジット名義などの情報を読み出して、変調回路コントローラ204を介して、それらの情報を変調回路104に送信する。
 変調回路104によって、クレジットカード番号、使用期限、クレジット名義などが含まれている電気信号に変調処理が施される。その後、アンテナ101に変調された電気信号が送信される。
 アンテナ101は、変調された電気信号を受け取った後、電気信号を無線信号308bに変換して電子機器470に送信する。電子機器470は、無線信号308bを受信後、配線403を介して、キャッシュレジスタなどの装置にクレジットカード番号、使用期限、クレジット名義などの情報を送信する。
 このように、クレジットカード以外の形態でもクレジット機能を利用することができる。また、同時に指紋センサを設けることで、本人以外がクレジット機能を使用する不正利用を未然に防ぐことができる。
 なお、本動作例は、指紋センサを有する時計型のウェアラブルデバイスを一例として、説明したが、本実施の形態はこれに限定されない。例えば、指紋センサなどの生体センサを時計型のウェアラブルデバイスに有さず、構成例5のように外付けの認証装置を用いて認証を行ってもよい。
 具体例を、図18に示す。半導体装置510は、半導体装置500から指紋センサ505を除いたものである。また、生体センサとして電子機器480を一例として示している。
 電子機器480の構成は、構成例5で説明した静脈読み取り装置430と同様の構成であり、表示部432と、配線431と、静脈読み取り部433と、を有する。さらに、本具体例では、電子機器480の内部に送受信機481を設けている。
 送受信機481はアンテナを有しており、半導体装置510の送受信回路115と無線通信を行う機能を有する(図18では、無線信号308a及び無線信号308bで無線通信を示している)。つまり、半導体装置510と電子機器480との間で直接通信を行うことができる。
 これにより、半導体装置510と電子機器480との間で、静脈読み取り部433で読み取った手303の静脈を半導体装置510に送ることができ、かつ半導体装置510の記憶装置109に記憶されたクレジットカード番号、使用期限、クレジット名義などの情報を電子機器480に送ることができる。このような方法によって、指紋以外の生体認証で本人確認を行うことができる。
 なお、本実施の形態は、半導体装置に設けたクレジット機能を一例として説明したが、本実施の形態はこれに限定されない。例えば、電子マネー対応カードに上記のシステムを適用してもよい。電子マネー対応カードに認証システムを適用することで、本人以外の人間による電子マネーの支払いを防ぐことができる。また、例えば、住居、オフィス、商業施設など関係者以外の立ち入りを禁止するエリアの出入り口に電子機器470、又は電子機器480を設けて、半導体装置500で認証できるようにしてもよい。このような構成にすることで、関係者でない人間による半導体装置500を使用した立ち入り禁止エリアへの侵入を防ぐことができる。
 なお、本実施の形態は、腕時計型のウェアラブルデバイスを一例として説明したが、本実施の形態はこれに限定されない。例えば、携帯電話端末、スマートフォン、タブレット端末、の形態を上述の腕時計型のウェアラブルデバイスの代わりに用いてもよい。また、例えば、腕輪型、指輪型のウェアラブルデバイスを上述の腕時計型ウェアラブルデバイスの代わりに用いてもよい。また、例えば、眼鏡型のウェアラブルデバイスと虹彩センサを組み合わせた形態を上述の腕時計型のウェアラブルデバイスの代わりに用いてもよい。また、手袋、リストバンドなどの衣料品などに半導体装置を組み込んだ形態を時計型のウェアラブルデバイスの代わりに用いてもよい。
 つまり、本実施の形態で説明した腕時計型のウェアラブルデバイスに限定せず、上述した代替のデバイスを選択することによって、手首以外の箇所にデバイスを装着することができる。また、本動作例では人間が装着する例を説明したが、開示する発明は、場合によっては、人間以外の生物が装着できる構造体を有してもよい。さらに、開示する発明は、充電器やデータ授受時に扱う電子機器など、いわゆる無生物に対しても装着可能な構造体を有してもよい。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態5)
 本発明の一態様に係るCPUの構成の一例について、図19を用いながら説明する。
 図19に示す半導体装置2300は、CPUコア2301、パワーマネージメントユニット2321及び周辺回路2322を有する。パワーマネージメントユニット2321は、パワーコントローラ2302、及びパワースイッチ2303を有する。周辺回路2322は、キャッシュメモリを有するキャッシュ2304、バスインターフェース2305、及びデバッグインターフェース2306を有する。
 CPUコア2301は、データバス2323、制御装置2307、PC2308(PC:プログラムカウンタ)、パイプラインレジスタ2309、パイプラインレジスタ2310、ALU2311、及びレジスタファイル2312を有する。CPUコア2301と、キャッシュ2304等の周辺回路2322とのデータのやり取りは、データバス2323を介して行われる。
 pチャネル型Siトランジスタと、後述する実施の形態9に記載のOSトランジスタ(好ましくはIn、Ga、及びZnを含む酸化物半導体をチャネル形成領域に含むトランジスタ)と、を半導体装置2300に適用することで、半導体装置2300の各回路を微細化することができる。すなわち、小型の半導体装置2300を提供できる。また、OSトランジスタを適用することで、極めて低いオフ電流の特性を利用することによって、消費電力を低減することが可能な半導体装置2300を提供できる。また、動作速度を向上することが可能な半導体装置2300を提供できる。特に、Siトランジスタはpチャネル型のみとすることで、製造コストを低く抑えることができる。
 制御装置2307は、PC2308、パイプラインレジスタ2309、パイプラインレジスタ2310、ALU2311、レジスタファイル2312、キャッシュ2304、バスインターフェース2305、デバッグインターフェース2306、及びパワーコントローラ2302の動作を統括的に制御することで、入力されたアプリケーションなどのプログラムに含まれる命令をデコードし、実行する機能を有する。
 ALU2311は、四則演算、論理演算などの各種演算処理を行う機能を有する。
 キャッシュ2304は、使用頻度の高いデータを一時的に記憶しておく機能を有する。PC2308は、次に実行する命令のアドレスを記憶する機能を有するレジスタである。なお、図19では図示していないが、キャッシュ2304には、キャッシュメモリの動作を制御するキャッシュコントローラが設けられている。
 パイプラインレジスタ2309は、命令データを一時的に記憶する機能を有するレジスタである。
 レジスタファイル2312は、汎用レジスタを含む複数のレジスタを有しており、メインメモリから読み出されたデータ、又はALU2311の演算処理によって得られたデータ、などを記憶することができる。
 パイプラインレジスタ2310は、ALU2311の演算処理に利用するデータ、又はALU2311の演算処理によって得られたデータなどを一時的に記憶する機能を有するレジスタである。
 バスインターフェース2305は、半導体装置2300と半導体装置2300の外部にある各種装置との間におけるデータの経路としての機能を有する。デバッグインターフェース2306は、デバッグの制御を行うための命令を半導体装置2300に入力するための信号の経路としての機能を有する。
 パワースイッチ2303は、半導体装置2300が有する、パワーコントローラ2302以外の各種回路への、電源電圧の供給を制御する機能を有する。上記各種回路は、幾つかのパワードメインにそれぞれ属しており、同一のパワードメインに属する各種回路は、パワースイッチ2303によって電源電圧の供給の有無が制御される。また、パワーコントローラ2302はパワースイッチ2303の動作を制御する機能を有する。
 上記構成を有する半導体装置2300は、パワーゲーティングを行うことが可能である。パワーゲーティングの動作の流れについて、一例を挙げて説明する。
 まず、CPUコア2301が、電源電圧の供給を停止するタイミングを、パワーコントローラ2302のレジスタに設定する。次いで、CPUコア2301からパワーコントローラ2302へ、パワーゲーティングを開始する旨の命令を送る。次いで、半導体装置2300内に含まれる各種レジスタとキャッシュ2304が、データの退避を開始する。次いで、半導体装置2300が有するパワーコントローラ2302以外の各種回路への電源電圧の供給が、パワースイッチ2303により停止される。次いで、割込み信号がパワーコントローラ2302に入力されることで、半導体装置2300が有する各種回路への電源電圧の供給が開始される。なお、パワーコントローラ2302にカウンタを設けておき、電源電圧の供給が開始されるタイミングを、割込み信号の入力に依らずに、当該カウンタを用いて決めるようにしてもよい。次いで、各種レジスタとキャッシュ2304が、データの復帰を開始する。次いで、制御装置2307における命令の実行が再開される。
 このようなパワーゲーティングは、プロセッサ全体、もしくはプロセッサを構成する一つ、又は複数の論理回路において行うことができる。また、短い時間でも電源の供給を停止することができる。このため、空間的に、あるいは時間的に細かい粒度で消費電力の削減を行うことができる。
 パワーゲーティングを行う場合、CPUコア2301や周辺回路2322が保持する情報を短期間に退避できることが好ましい。そうすることで、短期間に電源のオンオフが可能となり、省電力の効果が大きくなる。
 CPUコア2301や周辺回路2322が保持する情報を短期間に退避するためには、フリップフロップ回路がその回路内でデータ退避できることが好ましい(バックアップ可能なフリップフロップ回路と呼ぶ。)。また、SRAMセルがセル内でデータ退避できることが好ましい(バックアップ可能なSRAMセルと呼ぶ。)。バックアップ可能なフリップフロップ回路やSRAMセルは、OSトランジスタ(好ましくはIn、Ga、及びZnを含む酸化物半導体をチャネル形成領域に含むトランジスタ)を有することが好ましい。その結果、トランジスタが低いオフ電流を有することで、バックアップ可能なフリップフロップ回路やSRAMセルは長期間電源の供給なしに情報を保持することができる。また、トランジスタが高速なスイッチング速度を有することで、バックアップ可能なフリップフロップ回路やSRAMセルは短期間のデータ退避及び復帰が可能となる場合がある。
 バックアップ可能なフリップフロップ回路やバックアップ可能なSRAMセルの例について、図20及び図21を用いて説明する。
 図20に示す半導体装置2200は、バックアップ可能なフリップフロップ回路の一例である。半導体装置2200は、第1の記憶回路2201と、第2の記憶回路2202と、第3の記憶回路2203と、読み出し回路2204と、を有する。半導体装置2200には、電位V1と電位V2の電位差が、電源電圧として供給される。電位V1と電位V2は一方がハイレベルであり、他方がローレベルである。以下、電位V1がローレベル、電位V2がハイレベルの場合を例に挙げて、半導体装置2200の構成例について説明するものとする。
 第1の記憶回路2201は、半導体装置2200に電源電圧が供給されている期間において、データを含む信号Dが入力されると、当該データを保持する機能を有する。そして、半導体装置2200に電源電圧が供給されている期間において、第1の記憶回路2201からは、保持されているデータを含む信号Qが出力される。一方、第1の記憶回路2201は、半導体装置2200に電源電圧が供給されていない期間においては、データを保持することができない。すなわち、第1の記憶回路2201は、揮発性の記憶回路と呼ぶことができる。
 第2の記憶回路2202は、第1の記憶回路2201に保持されているデータを読み出して記憶する(あるいは退避する)機能を有する。第3の記憶回路2203は、第2の記憶回路2202に保持されているデータを読み出して記憶する(あるいは退避する)機能を有する。読み出し回路2204は、第2の記憶回路2202又は第3の記憶回路2203に保持されたデータを読み出して第1の記憶回路2201に記憶する(あるいは復帰する)機能を有する。
 特に、第3の記憶回路2203は、半導体装置2200に電源電圧が供給されてない期間においても、第2の記憶回路2202に保持されているデータを読み込んで記憶する(あるいは退避する)機能を有する。
 図20に示すように、第2の記憶回路2202はトランジスタ2212と容量素子2219とを有する。第3の記憶回路2203はトランジスタ2213と、トランジスタ2215と、容量素子2220とを有する。読み出し回路2204はトランジスタ2210と、トランジスタ2218と、トランジスタ2209と、トランジスタ2217と、を有する。
 トランジスタ2212は、第1の記憶回路2201に保持されているデータに応じた電荷を、容量素子2219に充放電する機能を有する。トランジスタ2212は、第1の記憶回路2201に保持されているデータに応じた電荷を容量素子2219に対して高速に充放電できることが望ましい。具体的には、トランジスタ2212が、結晶性を有するシリコン(好ましくは多結晶シリコン、更に好ましくは単結晶シリコン)をチャネル形成領域に含むことが望ましい。
 トランジスタ2213は、容量素子2219に保持されている電荷に従って導通状態又は非導通状態が選択される。トランジスタ2215は、トランジスタ2213が導通状態であるときに、配線2244の電位に応じた電荷を容量素子2220に充放電する機能を有する。トランジスタ2215は、オフ電流が著しく小さいことが望ましい。具体的には、トランジスタ2215が、OSトランジスタ(好ましくはIn、Ga、及びZnを含む酸化物半導体をチャネル形成領域に含むトランジスタ)であることが望ましい。
 各素子の接続関係を具体的に説明すると、トランジスタ2212のソース及びドレインの一方は、第1の記憶回路2201に接続されている。トランジスタ2212のソース及びドレインの他方は、容量素子2219の一方の電極、トランジスタ2213のゲート、及びトランジスタ2218のゲートに接続されている。容量素子2219の他方の電極は、配線2242に接続されている。トランジスタ2213のソース及びドレインの一方は、配線2244に接続されている。トランジスタ2213のソース及びドレインの他方は、トランジスタ2215のソース及びドレインの一方に接続されている。トランジスタ2215のソース及びドレインの他方は、容量素子2220の一方の電極、及びトランジスタ2210のゲートに接続されている。容量素子2220の他方の電極は、配線2243に接続されている。トランジスタ2210のソース及びドレインの一方は、配線2241に接続されている。トランジスタ2210のソース及びドレインの他方は、トランジスタ2218のソース及びドレインの一方に接続されている。トランジスタ2218のソース及びドレインの他方は、トランジスタ2209のソース及びドレインの一方に接続されている。トランジスタ2209のソース及びドレインの他方は、トランジスタ2217のソース及びドレインの一方、及び第1の記憶回路2201に接続されている。トランジスタ2217のソース及びドレインの他方は、配線2240に接続されている。また、図20においては、トランジスタ2209のゲートは、トランジスタ2217のゲートと接続されているが、トランジスタ2209のゲートは、必ずしもトランジスタ2217のゲートと接続されていなくてもよい。
 トランジスタ2215に後述する実施の形態9で例示するトランジスタを適用することができる。これにより、トランジスタ2215のオフ電流が小さくすることができ、半導体装置2200は、長期間電源供給なしに情報を保持することができる。トランジスタ2215のスイッチング特性が良好であるために、半導体装置2200は、高速のバックアップと高速のリカバリを行うことができる。
 図21に示すメモリセル1201は、バックアップ可能なSRAMセルの一例である。メモリセル1201は、トランジスタM101と、トランジスタM102と、トランジスタMos1と、トランジスタMos2と、インバータINV101と、インバータINV102と、容量素子C101と、容量素子C102と、を有する。半導体装置100は、配線WLと、配線BLと、配線BLBと、配線BRLと、に接続されている。また、メモリセル1201には、電源電圧として低電源電圧(VSS)等が供給される。
 インバータINV101の入力ノードは、インバータINV102の出力ノードと電気的に接続され、インバータINV101の出力ノードとインバータINV102の入力ノードが電気的に接続されており、インバータINV101とインバータINV102によって、インバータループ回路が構成されている。トランジスタM101のゲートと、トランジスタM102のゲートは、配線WLに接続されている。トランジスタM101は、配線BLとインバータINV101の入力ノード間を接続するスイッチとして機能し、トランジスタM102は、配線BLBとインバータINV102の入力ノード間を接続するスイッチとして機能する。
 配線WLは、書き込み/読み出し用ワード線として機能し、メモリセルの選択用信号(WLE)がワード線ドライバ回路から入力される。配線BL、BLBは、データ信号D、DBを送るビット線として機能する。データ信号DBは、データ信号Dの論理値が反転された信号である。データ信号D、DBは、ビット線ドライバ回路から供給される。また、配線BL、BLBは、メモリセル1201から読み出したデータを出力回路に送る配線でもある。
 メモリセル1201は、インバータINV101、インバータINV102、トランジスタM101、トランジスタM102を有する揮発性の記憶回路に、一対の記憶回路を設けた回路に相当する。なお、一対の記憶回路は、トランジスタMos1及び容量素子C101を有する記憶回路(以下、記憶回路(Mos1、C101)と示す。)、トランジスタMos2及び容量素子C102を有する記憶回路(以下、記憶回路(Mos2、C102)と示す。)で構成される。記憶回路(Mos1、C101)、記憶回路(Mos2、C102)は、それぞれ、ノードNET1、ノードNET2で保持されている電位を記憶することで、揮発性の記憶回路のデータをバックアップするための回路である。これらの記憶回路は、トランジスタMos1、Mos2をオン状態にすることで、容量素子C101、C102を充電又は放電して、データを書き込み、これをオフ状態にすることで、容量素子に蓄積された電荷を保持することで、電源供給なしにデータを保持するものである。
 データのリカバリも、トランジスタMos1、Mos2をオン状態にすることで行われる。インバータINV101、INV102への電源供給を停止した状態で、トランジスタMos1、Mos2をオン状態にして、ノードFN1とノードNET1を接続し、ノードFN1とノードNET1で電荷を共有すると共に、ノードFN2とノードNET2を接続し、ノードFN2とノードNET2で電荷を共有する。その後、インバータINV101、INV102へ電源を供給することで、ノードNET1とノードNET2の電位に応じて、インバータループ回路にデータが復帰される。しかる後、トランジスタMos1、Mos2をオフ状態にする。
 トランジスタMos1、Mos2のゲートは、配線BRLに接続されている。配線BRLには、信号OSGが入力される。信号OSGにより一対の記憶回路(記憶回路(トランジスタMos1、容量素子C101)、記憶回路(トランジスタMos2、容量素子C102))が駆動され、バックアップ、又はリカバリが行われる。
 以下、記憶回路(Mos1、C101)及び記憶回路(Mos2、C102)の構成とその動作について説明する。
 記憶回路(Mos1、C101)、及び記憶回路(Mos2、C102)は、それぞれ容量素子C101、C102に電荷を蓄積することで、ノードFN1、FN2の電位を保持する。トランジスタMos1、Mos2をオン状態にすることで、ノードNET1とノードFN1が接続され、ノードFN1にノードNET1で保持している電位が印加され、また、トランジスタMos2をオン状態にすることで、ノードNET2とノードFN2が接続され、ノードFN2にノードNET2で保持している電位が印加される。そして、トランジスタMos1、Mos2をオフ状態にすることで、ノードFN1、FN2が電気的に浮遊状態となり、容量素子C101、C102に蓄積された電荷が保持され、記憶回路はデータ保持の状態となる。
 例えば、ノードFN1がHレベルである場合、C101から電荷がリークして徐々にその電圧が低下してしまうおそれがある。トランジスタMos1、Mos2は、OSトランジスタ(好ましくはIn、Ga、及びZnを含む酸化物半導体をチャネル形成領域に含むトランジスタ)であることが望ましい。その結果、オフ状態でのソース−ドレイン間を流れるリーク電流(オフ電流)が極めて小さいため、ノードFN1の電圧の変動が抑えられる。つまり、記憶回路(Mos1、C101)を不揮発性の記憶回路、あるいは電源供給なしで長期間データを保持することができる記憶回路として動作させることが可能である。また、記憶回路(Mos2、C102)も同様であり、これらの記憶回路を、インバータINV101、インバータINV102、トランジスタM101、トランジスタM102を有する揮発性の記憶回路のバックアップ用記憶回路として用いることができる。
 トランジスタMos1、Mos2に後述する実施の形態9で例示するトランジスタを適用することができる。トランジスタMos1、Mos2のオフ電流が小さいために、半導体装置100は、長期間電源供給なしに情報を保持することができる。トランジスタMos1、Mos2のスイッチング特性が良好であるために、メモリセル1201は、高速のバックアップと高速のリカバリを行うことができる。
 後述する実施の形態9で例示する酸化物半導体をチャネル形成領域に含むトランジスタを用いることで、バックアップが可能なフリップフロップ回路やSRAMセルを実現することができ、これらを半導体装置2300に適用することができる。その結果、短期間に電源のオンオフの切り替えが可能となり、さらに低消費電力の半導体装置を提供することができる。
 また、バックアップ可能なフリップフロップ回路やSRAMセルを、半導体装置2300に適用することで、製造コストを抑えることが可能である。特に、フリップフロップ回路やSRAMセルに用いるnチャネル型トランジスタを全て、先の実施の形態で例示した酸化物半導体をチャネル形成領域に含むトランジスタで置き換えてもよい。Siトランジスタはpチャネル型のみとすることで、製造コストを低く抑えることができる。
 なお、本発明の一態様に係るCPUは、上述に限定されない。例えば、必要に応じてGPU(Graphics Processing Unit)、PLD(Programmable Logic Device)、DSP(Digital Signal Processor)、MCU(Microcontroller Unit)、RFIC(Radio Frequency Integrated Circuit)、カスタムLSIなどにも応用かつ適用を行ってもよい。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態6)
 本発明の一態様に係る記憶装置の構成の一例について、図22を用いながら説明する。
 図22に記憶装置の構成の一例を示す。記憶装置2600は、周辺回路2601、及びメモリセルアレイ2610を有する。周辺回路2601は、ローデコーダ2621、ワード線ドライバ回路2622、ビット線ドライバ回路2630、出力回路2640、及びコントロールロジック回路2660を有する。
 ビット線ドライバ回路2630は、カラムデコーダ2631、プリチャージ回路2632、センスアンプ2633、及び書き込み回路2634を有する。
 メモリセルアレイ2610は、行方向にm個、かつ列方向にn個(m及びnは、1以上の整数)のメモリセル1200[i、j](iは1以上m以下の整数。jは1以上n以下の整数)が行列状に並んでいる(図22では、メモリセル1200[i、j]の1個のみ図示している)。メモリセル1200[i、j]は、配線BL[j]を介してビット線ドライバ回路2630と電気的に接続され、かつ配線WL[i]を介してワード線ドライバ回路2622と電気的に接続されている。
 メモリセルアレイ2610、及び周辺回路2601の構成は、メモリセル1200[i、j]に適用するメモリセルの種類によって異なる。例えば、メモリセル1200[i,j]に、メモリセル1201を適用した場合、ビット線ドライバ回路2630からの配線は配線BL及び配線BLBの2本、かつワード線ドライバ回路2622からの配線は配線WL及び配線BRLの2本となる。この場合、プリチャージ回路2632は、配線BL、及び配線BLBをプリチャージする機能、及び同じ列の配線BLと配線BLBの電圧を均等にする機能を有する。また、センスアンプ2633は、配線BL及び配線BLBから読み出されたデータ信号(D、DB)を増幅する機能を有する。増幅されたデータ信号は、出力回路2640を介して、デジタルのデータ信号RDATAとして記憶装置2600の外部に出力される。
 また、例えば、メモリセル1200[i,j]に、後述する図23(A)のメモリセル1203を適用した場合、ビット線ドライバ回路2630からの配線は配線BLの1本、かつワード線ドライバ回路2622からの配線は配線WLの1本となる。この場合、プリチャージ回路2632は、配線BLをプリチャージする機能を有する。また、センスアンプ2633は、配線BLから読み出されたデータ信号(D)を増幅する機能を有する。増幅されたデータ信号は、出力回路2640を介して、デジタルのデータ信号RDATAとして記憶装置2600の外部に出力される。
 このため、図22に図示しているメモリセルアレイ2610の配線は、配線BL[i]、WL[j]に限定されず、メモリセル1200[i、j]の構成によって適宜本数を変更することができる。
 また、記憶装置2600には、外部から電源電圧として低電源電圧(VSS)、周辺回路2601用の高電源電圧(VDD)、メモリセルアレイ2610用の高電源電圧(VIL)が供給される。
 また、記憶装置2600には、制御信号(CE、WE、RE)、アドレス信号ADDR、データ信号WDATAが外部から入力される。アドレスデータ信号ADDRは、ローデコーダ2621及びカラムデコーダ2631に入力され、データ信号WDATAは書き込み回路2634に入力される。
 コントロールロジック回路2660は、外部からの入力信号(CE、WE、RE)を処理して、ローデコーダ2621、カラムデコーダ2631の制御信号を生成する。CEは、チップイネーブル信号であり、WEは、書き込みイネーブル信号であり、REは、読み出しイネーブル信号である。コントロールロジック回路2660が処理する信号は、これに限定されるものではなく、必要に応じて、他の制御信号を入力すればよい。
 なお、上述の各回路あるいは各信号は、必要に応じて、適宜、取捨することができる。
 また、pチャネル型Siトランジスタと、後述する実施の形態9のOSトランジスタ(好ましくはIn、Ga、及びZnを含む酸化物半導体をチャネル形成領域に含むトランジスタ)を用い、記憶装置2600に適用することで、小型の記憶装置2600を提供できる。また、消費電力低減することが可能な記憶装置2600を提供できる。また、動作速度を向上することが可能な記憶装置2600を提供できる。特に、Siトランジスタはpチャネル型のみとすることで、製造コストを低く抑えることができる。
 また、メモリセルアレイ2610のメモリセルとして、後述の実施の形態7のメモリセルを用いることができる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態7)
 本発明の一態様に係るメモリセルの構成の一例について、図23(A)乃至図23(D)、図24(A)、図24(B)を用いて説明する。
 図23(A)は、メモリセルの構成の一例を示す回路図である。メモリセル1203は、トランジスタMos3及び容量素子C103を有する。トランジスタMos3のソース又はドレインの一方は、配線BLと電気的に接続され、トランジスタMos3のソース又はドレインの他方は、容量素子C103の一方の電極と電気的に接続され、トランジスタMos3のゲートは、配線WLと電気的に接続されている。容量素子C103の他方の電極には、低電源電位(VSS)が印加されている。
 トランジスタMos3のソース又はドレインの他方と、容量素子C103の一方の電極と、の間にノードFN3があり、これがデータ保持部となっている。トランジスタMos3は、ノードFN3と配線BLを接続するスイッチとして機能する。配線BLには、書き込み用信号と読み出し用信号として、信号Dが入出力される。WLには、メモリセル選択用信号として、信号OSGが入力される。
 データ書き込み及び読み出しは、トランジスタMos3をオン状態にし、ノードFN3を配線BLに接続することで行われる。
 また、メモリセル1203にバックゲートを設けた構成を図24(A)のメモリセル1207、図24(B)のメモリセル1208に示す。メモリセル1207は、トランジスタMos3にバックゲートBG、及び配線BGLを設けた回路となっており、所定の電位を配線BGLからバックゲートBGに印加する構成となっている。配線BGLからの電位を印加することによって、トランジスタMos3のしきい値電圧の変動することができる。メモリセル1208は、トランジスタMos3にバックゲートBGを設けた回路となっており、トランジスタMos3のフロントゲート(又は、配線WL)と電気的に接続されている。この構成により、フロントゲートとバックゲートBGには、同じ電位が印加されるため、トランジスタMos3がオン状態の時に流れる電流を増加させることができる。
 なお、バックゲートを設けた構成は、メモリセル1207、及びメモリセル1208に限定されず、他のメモリセルの場合でも適用が可能である。例えば、本実施の形態で後述するメモリセル1204、メモリセル1205、メモリセル1206、メモリセル1201についても、バックゲートを構成することができる。
 図23(B)は、メモリセルの構成の一例を示す回路図である。メモリセル1204は、トランジスタMos4、トランジスタM104及び容量素子C104を有する。トランジスタMos4のソース又はドレインの一方は、配線BLと電気的に接続され、トランジスタMos4のソース又はドレインの他方は、容量素子C104の一方の電極と、トランジスタM104のゲートと電気的に接続され、トランジスタMos4のゲートは配線WLと電気的に接続されている。トランジスタM104のソース又はドレインの一方は、配線BLと電気的に接続され、トランジスタM104のソース又はドレインの他方は、配線SLと電気的に接続されている。容量素子C104の他方の電極は、配線WLCと電気的に接続されている。
 トランジスタMos4のソース又はドレインの他方と、トランジスタM104のゲートと、容量素子C104の一方の電極との間にノードFN4があり、これがデータ保持部となっている。トランジスタMos4は、ノードFN4と配線BLを接続するスイッチとして機能する。配線WLには、メモリセル選択用信号として信号OSGが入力される。容量素子C104は、配線WLCとノードFN4間を接続する。配線WLCは、書き込み動作、及び読み出し動作時に、容量素子C104の端子に一定の電圧を供給するための配線である。トランジスタM104は、pチャネル型トランジスタである。
 データの書き込みは、配線WLC、SLに一定電圧を与えた状態で、トランジスタMos4をオン状態にし、ノードFN4を配線BLに接続することで行われる。データの読み出しは、配線BL、WLC、SLに一定電圧を与える。ノードFN4の電圧に応じて、トランジスタM104のソース−ドレイン間を流れる電流値が変動する。トランジスタM104のソース−ドレイン電流により、配線BLが充電あるいは放電されるので、配線BLの電圧(信号D)を検出することで、メモリセル1204に保持されているデータ値を読み出すことができる。
 なお、トランジスタM104は、nチャネル型トランジスタとすることができる。トランジスタM104の導電型に合わせて、配線(BL、SL、WLC)に印加する電圧が決定される。
 図23(C)は、メモリセルの構成例を示す回路図である。メモリセル1206は、トランジスタMos6、トランジスタM107、及びトランジスタM108を有する。トランジスタMos6のソース又はドレインの一方は、配線WBLと電気的に接続され、トランジスタMos6のソース又はドレインの他方は、トランジスタM108のゲートと電気的に接続され、トランジスタMos6のゲートは、配線WWLと電気的に接続されている。トランジスタM107のソース又はドレインの一方は、配線RBLと電気的に接続され、トランジスタM107のソース又はドレインの他方は、トランジスタM108のソース又はドレインの一方と電気的に接続され、トランジスタM107のゲートは、配線RWLと電気的に接続されている。トランジスタM108のソース又はドレインの他方には、低電源電位(VSS)が印加されている。
 トランジスタMos6のソース又はドレインの他方と、トランジスタM108のゲートとの間にノードFN6があり、これがデータ保持部となっている。トランジスタMos6は、ノードFN6と配線WBLを接続するスイッチとして機能する。トランジスタM107は、配線RBLとトランジスタM108のソース又はドレインの一方を接続するスイッチとして機能する。配線WBLには、データ書き込み用信号として、信号Dが入力される。配線WWLには、メモリセル選択用信号として、信号OSGが入力される。
 データ書き込みは、トランジスタMos6をオン状態にし、ノードFN6を配線WBLに接続することで行われる。データの読み出しは、事前に配線RBLに一定の電圧を与えた後に、トランジスタM107をオン状態にする。ノードFN6の電圧に応じて、トランジスタM108のソース−ドレイン間を流れる電流値が変動する。トランジスタM108のソース−ドレイン電流により、配線RBLが充電あるいは放電されるので、配線RBLの電圧(信号DB)を検出することで、メモリセル1206に保持されているデータ値を読み出すことができる。
 図23(D)は、メモリセルの構成の一例を示す回路図である。メモリセル1205は、トランジスタMos5、トランジスタM105、トランジスタM106及び容量素子C105を有する。トランジスタMos5のソース又はドレインの一方は、配線BLと電気的に接続され、トランジスタMos5のソース又はドレインの他方は、トランジスタM106のゲートと、容量素子C105の一方の電極と電気的に接続され、トランジスタMos5のゲートは、配線WLと電気的に接続されている。トランジスタM105のソース又はドレインの一方は、配線BLと電気的に接続され、トランジスタM105のソース又はドレインの他方は、トランジスタM106のソース又はドレインの一方と電気的に接続され、トランジスタM105のゲートは配線RWLと電気的に接続されている。トランジスタM106のソース又はドレインの他方は、容量素子C105の他方の電極と電気的に接続されている。トランジスタM106のソース又はドレインの他方と、容量素子C105の他方の電極には、低電源電位(VSS)が印加されている。
 トランジスタMos5のソース又はドレインの他方と、トランジスタM106のゲートと、容量素子C105の一方の電極との間にノードFN5があり、これがデータ保持部となっている。トランジスタMos5は、ノードFN5と配線BLを接続するスイッチとして機能する。配線WLに、メモリセル選択用信号として信号OSGが入力される。
 データの書き込みは、トランジスタMos5をオン状態にして、ノードFN5を配線BLに接続することで行われる。データの読み出しは、トランジスタM105をオン状態にすることで行われる。ノードFN5の電圧に応じて、トランジスタM106のソース−ドレイン間を流れる電流値が変動する。トランジスタM106のソース−ドレイン電流により、配線BLが充電あるいは放電されるので、配線BLの電圧(信号D)を検出することで、メモリセル1205に保持されているデータ値を読み出すことができる。
 なお、トランジスタM105、M106は、pチャネル型トランジスタとすることができる。トランジスタM105、M106の導電型に合わせて、配線RWLに印加する電圧、容量素子C105に印加する電圧を決定すればよい。
 図23(A)乃至図23(D)に示したメモリセルの構成例において、トランジスタMos3、トランジスタMos4、トランジスタMos5、及びトランジスタMos6は、OSトランジスタ(好ましくはIn、Ga、及びZnを含む酸化物半導体をチャネル形成領域に含むトランジスタ)であることが望ましい。その結果、オフ状態でのソース−ドレイン間を流れるリーク電流(オフ電流)が極めて小さいため、ノードFN3、ノードFN4、ノードFN5、及びノードFN6の電圧の変動が抑えられる。つまり、メモリセル1203、メモリセル1204、メモリセル1205、及びメモリセル1206を電源の供給を行わずに長期間データを保持することができる記憶回路として動作させることが可能である。
 本実施の形態で説明したメモリセル、及び実施の形態9で例示する酸化物半導体をチャネル形成領域に含むトランジスタを、先の実施の形態で説明した記憶装置2600に適用することで、電源供給なしで長期間データを保持することができる記憶回路を有する、小型、低消費電力、高速、あるいは電源電圧の変動を低減することが可能な記憶装置2600を提供できる。
 また、メモリセルに用いるnチャネル型トランジスタを全て、実施の形態9で例示する酸化物半導体をチャネル形成領域に含むトランジスタで置き換えてもよい。加えて、pチャネル型トランジスタを、Siをチャネル形成領域に含むトランジスタのみとすることで、製造コストを低く抑えることができる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態8)
 本発明の一態様に係るアナログデジタル変換回路の構成の一例について、説明する。
 図25は、アナログデジタル変換回路を示している。アナログデジタル変換回路800は、コンパレータ802、逐次比較レジスタ803、デジタルアナログ変換回路804、タイミングコントローラ805、及び発振回路806を有する。
 アナログデジタル変換回路800は、更に、サンプルホールド回路801(サンプルアンドホールド回路ともいう。)を有する。サンプルホールド回路801は、アナログデータの電位(アナログ電位Vin)が入力され、制御信号S1によって、アナログ電位Vinに応じた電荷の保持を行うことができる機能を有する回路である。制御信号S1は、タイミングコントローラ805より与えられる信号である。
 サンプルホールド回路801は、一例として、バッファ回路811、トランジスタ812、及び容量素子813を有する。サンプルホールド回路801の入力端子は、トランジスタ812のソース又はドレインの一方に設けられる。サンプルホールド回路801の出力端子は、トランジスタ812のソース又はドレインの他方に設けられる。なお、トランジスタ812のソース又はドレインの他方にあるノードを、説明のため、ノードNDとする。
 バッファ回路811は、サンプルホールド回路801に入力されるアナログデータ等の信号を増幅して出力する機能を有する。なお、図25では、バッファ回路811を、サンプルホールド回路801の入力端子と、トランジスタ812のソース又はドレインの一方の側との間に設ける構成としたが、これに限らずトランジスタ812のソース又はドレインの他方の側に設ける構成としてもよい。
 トランジスタ812は、オフ状態でのソース−ドレイン間を流れる電流が極めて低い機能を有するトランジスタである。このような機能を有するトランジスタとして、OSトランジスタが好適である。OSトランジスタについては、実施の形態9で詳述する。なお、図25では、OSトランジスタであることを明示するため、OSトランジスタの回路記号に「OS」の記載を付している。トランジスタ812のソース又はドレインの一方は、サンプルホールド回路801の入力端子に接続される。トランジスタ812のゲートは、制御信号S1を与える配線に接続される。トランジスタ812のソース又はドレインの他方は、サンプルホールド回路801の出力端子、又はノードNDに接続される。
 容量素子813は、トランジスタ812をオフにすることで、アナログ電位Vinに応じた電荷を保持する機能を有する。なお、図25では、容量素子813をトランジスタ812のソース又はドレインの他方、すなわちノードND側に設ける構成を示しているが、容量素子813を設けない構成としてもよく、コンパレータ802の入力端子におけるゲート容量などを利用することで省略することができる。なおアナログ電位Vinに応じた電荷を保持する、トランジスタ812及び容量素子813を有する回路を、第1の回路10と図示している。
 コンパレータ802は、サンプルホールド回路801で保持するアナログ電位Vinと、デジタルアナログ変換回路804が出力するアナログ電位DACoutとの大小関係を比較し、大小関係に応じて信号cmpoutを出力する機能を有する。
 逐次比較レジスタ803は、アナログ電位DACoutの変化に応じて、Nビット(Nは2以上の自然数)のデジタルデータを保持し、出力する機能を有する。Nビット、すなわち0ビット目から(N−1)ビット目のデジタルデータ(図25では、value[N−1:0]と略記)は、Voutとして外部に出力される他、デジタルアナログ変換回路804に出力される。逐次比較レジスタ803は、各ビットに対応するレジスタを含む論理回路で構成され、制御信号S2の制御に応じてデジタルデータを出力することができる。制御信号S2は、タイミングコントローラ805より与えられる信号である。
 デジタルアナログ変換回路804は、デジタルデータに従って、アナログ電位DACoutを生成し、出力する機能を有する。デジタルアナログ変換回路804は、容量方式の変換方式(C−DAC)でもよいし、抵抗方式の変換方式(R−DAC)でもよい。特にC−DACであれば、OSトランジスタを用いることで、デジタル値を保持することができるため好ましい。なお、OSトランジスタを有するC−DACの構成については、後述する実施の形態で具体的な回路構成を挙げて説明する。
 タイミングコントローラ805は、信号SADCに応じてクロック信号CLKに同期した制御信号S1、及び制御信号S2を生成して、出力する機能を有する。タイミングコントローラ805は、論理回路で構成され、クロック信号CLK及び信号SADCに応じて制御信号S1、及び制御信号S2を出力することができる。論理回路で構成されるタイミングコントローラ805は、図26に示すように、論理回路で構成される逐次比較レジスタ803と一体に形成することができる。タイミングコントローラは、制御回路という場合がある。
 発振回路806は、クロック信号CLKを生成し、出力する機能を有する。発振回路806は、水晶発振器で生成されるクロック信号でもよいし、リングオシレーターで生成されるクロック信号でもよい。
 図25に示すアナログデジタル変換回路800は、センサ回路などによって取得したアナログ電位Vinを、オフ電流が極めて低いトランジスタ812を有するサンプルホールド回路801に保持させる。サンプルホールド回路801では、トランジスタ812をオフにすることで、電荷の保持を可能としたノードNDに、アナログ電位Vinを保持させる。これにより、サンプルホールド回路801が有するバッファ回路811などへの電力の供給を停止し、消費電力の低減を図ることができる。
 また、この構成により、駆動電圧やクロック信号の周波数を抑えることなく、消費電力の低減を図ることができるため、分解能とサンプリングレートといった、アナログデジタル変換回路の性能を低下させないようにすることができる。また、この構成により、フラッシュメモリなどを用いることなく、アナログデータを保持することができるため、専用の高電圧生成回路や周辺回路を設けずに、消費電力の低減を図ることができる。
 なおアナログ電位Vinをサンプルホールド回路801に与えるセンサ回路は、複数設けられていてもよい。この場合、図27に示すようにセンサ回路821A、センサ回路821Bと設けられる場合、サンプルホールド回路801A、サンプルホールド回路801Bを設ける。そしてサンプルホールド回路801A、サンプルホールド回路801Bと、コンパレータ802との間にセレクタ822(マルチプレクサともいう。図27では、MPXと略記)を設ける。
 セレクタ822は、選択信号SELにしたがって、サンプルホールド回路801A、サンプルホールド回路801Bのいずれかの一のアナログ電位を選択してコンパレータ802に出力する機能を有する。サンプルホールド回路801A、サンプルホールド回路801Bは、それぞれ図25で説明したサンプルホールド回路801と同様の機能を有するため、センサ回路821A、センサ回路821Bで得られるアナログ電位Vin_A、Vin_Bを保持し、バッファ回路への電源の供給を停止することができる。したがって、消費電力の低減を図るよう動作させることができる。また、サンプルホールド回路801A、サンプルホールド回路801Bで一旦アナログ電位Vin_A、Vin_Bをサンプリングした後は、センサ回路821A、センサ回路821Bからのアナログ電位Vin_A、Vin_Bの供給を停止するために、センサ回路821A、センサ回路821Bへの電源の供給を停止することができる。したがって、センサ回路821A、センサ回路821Bの消費電力を低減することができる。
 なおセンサ回路で得られるアナログ電位は、一定の場合もあれば、常に変動する場合もある。変動するアナログ電位をサンプリングする場合、相関二重サンプリング(CDS:Correlated Double Sampling)回路を介してサンプリングを行えばよい。相関二重サンプリング回路は、2つのタイミングの相対差を得ることで、ノイズ除去の用途に用いられている。
 図28(A)は、相関二重サンプリング回路の一例を示す。相関二重サンプリング回路は、サンプルホールド回路831A乃至831Cを有する。サンプルホールド回路831A乃至831Cは、図25で示したサンプルホールド回路801と同等の回路を用いることができる。サンプルホールド回路831Aのトランジスタには制御信号φ1、サンプルホールド回路831B、サンプルホールド回路831Cのトランジスタには制御信号φ2が与えられる。
 制御信号φ1及びφ2によってオフ状態になるトランジスタにOSトランジスタを用いることで、差を取るためにサンプリングされた電位の変動が少なくすることができる。そのため、相関二重サンプリング回路の精度を高めることができる。また、また一旦電位をサンプリングした後は、サンプルホールド回路831A乃至831Cが有するバッファ回路への電源の供給を停止することができ、消費電力の低減を図ることができる。
 図28(B)には、図28(A)に示す相関二重サンプリング回路の動作の一例となるタイミングチャートを示す。なお電位VSensorは、センサ回路821で得られる変動する電位であり、電位Vinは、相関二重サンプリング回路を経たアナログ電位である。図28(B)に示すように、電位VSensorが変動しても一定の周期でサンプリングして差をとることで、電位Vinは電圧ΔVで一定の電位となるアナログ電位として得ることができる。
 図29(A)には、デジタルアナログ変換回路804の回路構成の一例を示す。なお図29(A)では10ビットのC−DACを示す。また図29(A)では、説明のため、サンプルホールド回路801、コンパレータ802を併せて図示している。図29(A)に示すデジタルアナログ変換回路804は容量素子893、セレクタ894、895、896及びトランジスタ897で構成される。容量素子893は、ビット数に応じた容量値を有する。容量値の一例は、図29(A)中、容量素子893に付して示している。またセレクタ894,895は、容量素子893に対応して設けられる。
 図29(B)には、図29(A)に示すセレクタ894、895、896の回路構成の一例を示す。なおセレクタ895、896の端子SELには、制御信号S2が与えられる。なおセレクタ894、895の端子Aには、セレクタ896で選択される電位が与えられる。なおセレクタ896の端子Aには、参照電位Vrefが与えられる。なおセレクタ894、895、896の端子Bには、グラウンド電位が与えられる。
 また図29(C)には、図29(B)に示すセレクタのより具体的な回路構成の一例を示す。図29(C)に示すセレクタは、インバータ回路898、nチャネル型のトランジスタ835、トランジスタ836、pチャネル型のトランジスタ837、トランジスタ838で構成される。
 次に、図25とは異なるアナログデジタル変換回路の一例を図30に示す。
 図30に示すアナログデジタル変換回路900は、サンプルホールド回路801、逐次比較レジスタ803、デジタルアナログ変換回路804、タイミングコントローラ805、及び発振回路806を有する。
 図30に示すアナログデジタル変換回路900の構成において、図25のアナログデジタル変換回路800と異なる点は、デジタルアナログ変換回路804内にデジタルデータを保持するためのトランジスタ911、及び容量素子912を有する点にある。トランジスタ911のゲートには、各ビットに対応して、オン又はオフを制御するための制御信号S3value[N−1:0]がタイミングコントローラ805より与えられる。下記に、図25のアナログデジタル変換回路800と異なる点に関して詳細に説明し、図25のアナログデジタル変換回路800と重複する点に関しては説明を省略する。
 トランジスタ911及び容量素子912は、トランジスタ911をオフにすることで、ノードNDDACにデジタルデータの電位に応じた電荷を保持することで、デジタルデータを保持する。トランジスタ911は、トランジスタ812と同様にオフ状態でのソース−ドレイン間を流れる電流が極めて低い機能を有するトランジスタであり、OSトランジスタであることが好適である。なおデジタルデータの電位に応じた電荷を保持する、トランジスタ911及び容量素子912を有する回路を、第2の回路20と図示している。
 デジタルアナログ変換回路804内において、デジタルデータを保持する場合、図29(A)乃至図29(C)で説明したセレクタ894にトランジスタ911及び容量素子912を追加する構成とすればよい。図31(A)、図31(B)には、セレクタ894にトランジスタ911及び容量素子912を追加した回路図の一例を示す。なお図31(A)、図31(B)では、制御信号S3value[N−1:0]として、0ビット目の制御信号S3value[0]をトランジスタ911のゲートに与える例を示している。
 図30の構成とすることで、サンプルホールド回路801、コンパレータ802、逐次比較レジスタ803、及びデジタルアナログ変換回路804への電源の供給を停止していくことで消費電力の低減を図ることができる。具体的には図31に図示するように、アナログ電位Vinをサンプルホールド回路801内に保持することで、バッファ回路811への電源を停止することができる。また、デジタルアナログ変換回路804内のデジタルデータが各ビットで確定していく毎に逐次比較レジスタ803内のレジスタへの電源の供給を停止することができる。また、コンパレータ802、及びデジタルアナログ変換回路804への電源の供給を停止することができる。
 本実施の形態で開示する構成は、OSトランジスタを用いて電源の供給が停止した後でもアナログデータあるいはデジタルデータの電位を保持することができるので、各回路への電源の供給を停止し、消費電力を低減することができる。また、デジタルデータが確定後に、アナログデジタル変換回路として機能する半導体装置全体の電源の供給を停止することで、次にアナログ電位Vinが入力されるまでの間、消費電力を低減することができる。
 以上説明した、アナログデジタル変換回路として機能する本実施の形態の半導体装置は、上記実施の形態1と同様に、センサ等によって取得したアナログ電位Vinを、オフ電流が極めて低いトランジスタを有するサンプルホールド回路801に保持させる。加えて確定したデジタルデータをデジタルアナログ変換回路内に保持させる。そして本発明の一態様は、半導体装置が有する各回路への電源の供給を停止し、消費電力の低減を図ることができる。
 また本実施の形態の半導体装置は、駆動電圧やクロック信号の周波数を抑えることなく、消費電力の低減を図ることができるため、分解能とサンプリングレートといった、アナログデジタル変換回路の性能を低下させないようにすることができる。また本実施の形態の半導体装置は、フラッシュメモリ等を用いることなくアナログデータを保持することができるため、専用の高電圧生成回路や周辺回路を設けずに、消費電力の低減を図ることができる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態9)
 本実施の形態では、開示する発明の一態様に係るトランジスタについて説明する。
 なお、本発明の一態様に係るトランジスタは、実施の形態11で説明するnc−OS又はCAAS−OSを有することが好ましい。
<トランジスタの構成例1>
 図32(A)乃至図32(C)は、トランジスタ1400aの上面図及び断面図である。図32(A)は上面図である。図32(B)は、図32(A)に示す一点鎖線A1−A2に対応する断面図であり、図32(C)は、図32(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図32(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400aのチャネル長方向、一点鎖線A3−A4をトランジスタ1400aのチャネル幅方向と呼ぶ場合がある。
 トランジスタ1400aは、基板1450と、基板1450上の絶縁膜1401と、絶縁膜1401上の導電膜1414と、導電膜1414を覆うように形成された絶縁膜1402と、絶縁膜1402上の絶縁膜1403と、絶縁膜1403上の絶縁膜1404と、絶縁膜1404上に、金属酸化物1431、金属酸化物1432の順で形成された積層と、金属酸化物1432の上面及び側面と接する導電膜1421と、同じく金属酸化物1432の上面及び側面と接する導電膜1423と、導電膜1421上の導電膜1422と、導電膜1423上の導電膜1424と、導電膜1422上及び導電膜1424上の絶縁膜1405と、金属酸化物1431、金属酸化物1432、導電膜1421乃至導電膜1424及び絶縁膜1405と接する金属酸化物1433と、金属酸化物1433上の絶縁膜1406と、絶縁膜1406上の導電膜1411と、導電膜1411上の導電膜1412と、導電膜1412上の導電膜1413と、導電膜1413を覆うように形成された絶縁膜1407と、絶縁膜1407上の絶縁膜1408を有する。なお、金属酸化物1431、金属酸化物1432及び金属酸化物1433をまとめて、金属酸化物1430と呼称する。
 金属酸化物1432は半導体であり、トランジスタ1400aのチャネルとしての機能を有する。
 また、金属酸化物1431及び金属酸化物1432は、領域1441及び領域1442を有する。領域1441は、導電膜1421と、金属酸化物1431及び金属酸化物1432と、が接する領域の近傍に形成され、領域1442は、導電膜1423と、金属酸化物1431、金属酸化物1432が接する領域の近傍に形成される。
 領域1441、領域1442は低抵抗領域としての機能を有する。金属酸化物1431、金属酸化物1432は、領域1441を有することで、導電膜1421との間のコンタクト抵抗を低減させることが可能になる。同様に、金属酸化物1431、金属酸化物1432は、領域1442を有することで、導電膜1423との間のコンタクト抵抗を低減させることが可能になる。
 導電膜1421、導電膜1422は、トランジスタ1400aのソース電極又はドレイン電極の一方としての機能を有する。導電膜1423、導電膜1424は、トランジスタ1400aのソース電極又はドレイン電極の他方としての機能を有する。
 導電膜1422は導電膜1421よりも酸素を透過しにくい機能を有する。これにより、酸化による導電膜1421の導電率の低下を防ぐことが可能になる。
 同様に、導電膜1424は導電膜1423よりも酸素を透過しにくい機能を有する。これにより、酸化による導電膜1423の導電率の低下を防ぐことが可能になる。
 導電膜1411乃至導電膜1413は、トランジスタ1400aの第1のゲート電極としての機能を有する。
 導電膜1411、導電膜1413は、導電膜1412よりも酸素を透過しにくい機能を有する。これにより、酸化による導電膜1412の導電率の低下を防ぐことが可能になる。
 絶縁膜1406は、トランジスタ1400aの第1のゲート絶縁膜としての機能を有する。
 導電膜1414は、トランジスタ1400aの第2のゲート電極としての機能を有する。
 導電膜1411乃至導電膜1413と導電膜1414は同じ電位が与えられてもよいし、異なる電位が与えられてもよい。また導電膜1414は、場合によっては省略してもよい。
 絶縁膜1401乃至絶縁膜1404は、トランジスタ1400aの下地絶縁膜としての機能を有する。また、絶縁膜1402乃至絶縁膜1404は、トランジスタ1400aの第2のゲート絶縁膜としての機能も有する。
 絶縁膜1405乃至1408は、トランジスタ1400aの保護絶縁膜又は層間絶縁膜としての機能を有する。
 図32(C)に示すように、金属酸化物1432の側面は、導電膜1411に囲まれている。上記構成をとることで、導電膜1411の電界によって、金属酸化物1432を電気的に取り囲むことができる。ゲート電極の電界によって、半導体を電気的に取り囲むトランジスタの構造を、surrounded channel(s−channel)構造とよぶ。そのため、金属酸化物1432の全体(バルク)にチャネルが形成される。s−channel構造は、トランジスタのソース−ドレイン間に大電流を流すことができ、トランジスタのオン電流を高くすることができる。
 s−channel構造は、高いオン電流が得られるため、LSI(Large Scale Integration)など微細化されたトランジスタが要求される半導体装置に適した構造といえる。トランジスタを微細化できるため、該トランジスタを有する半導体装置は、集積度の高い、高密度化された半導体装置とすることが可能となる。
 トランジスタ1400aにおいて、ゲート電極として機能する領域は、絶縁膜1405などに形成された開口部を埋めるように自己整合(self align)的に形成される。
 図32(B)に示すように、導電膜1411と導電膜1422は、絶縁膜を間に介して、互いに重なる領域を有する。同様に、導電膜1411と導電膜1423は、絶縁膜を間に介して、互いに重なる領域を有する。これらの領域は、ゲート電極と、ソース電極又はドレイン電極との間に生じた寄生容量として機能し、トランジスタ1400aの動作速度を低下させる原因になり得る。トランジスタ1400aは、絶縁膜1405を設けることで、上述の寄生容量を低下させることが可能になる。絶縁膜1405は、比誘電率の低い材料からなることが好ましい。
 図33(A)は、トランジスタ1400aの中央部を拡大したものである。図33(A)において、導電膜1411の底面が、絶縁膜1406及び金属酸化物1433を介して、金属酸化物1432の上面と平行に面する領域の長さを、幅Lとして示す。幅Lは、ゲート電極の線幅を表す。また、図33(A)において、導電膜1421と導電膜1423の間の長さを、幅LSDとして示す。幅LSDは、ソース電極とドレイン電極との間の長さを表す。
 幅LSDは最小加工寸法で決定されることが多い。図33(A)に示すように、幅Lは、幅LSDよりも小さい。すなわち、トランジスタ1400aは、ゲート電極の線幅を、最小加工寸法より小さくすることが可能になる。具体的には、幅Lは、5nm以上60nm以下、好ましくは5nm以上30nm以下とすることが可能になる。
 図33(A)において、導電膜1421及び導電膜1422の厚さの合計、又は、導電膜1423及び導電膜1424の厚さの合計を高さHSDと表す。
 絶縁膜1406の厚さを、高さHSD以下とすることで、ゲート電極からの電界がチャネル形成領域全体に印加することが可能になり好ましい。絶縁膜1406の厚さは、30nm以下、好ましくは10nm以下とする。
 また、導電膜1422と導電膜1411の間に形成される寄生容量、及び、導電膜1424と導電膜1411の間に形成される寄生容量の値は、絶縁膜1405の厚さに反比例する。例えば、絶縁膜1405の厚さを、絶縁膜1406の厚さの3倍以上、好ましくは5倍以上とすることで、寄生容量は無視できるほど小さくなり、好ましい。その結果、トランジスタ1400aを高周波数で動作させることが可能になる。
 以下、トランジスタ1400aの各構成要素について説明を行う。
<<金属酸化物層>>
 まず、金属酸化物1431乃至金属酸化物1433に適用可能な金属酸化物について説明を行う。
 トランジスタ1400aは、非導通状態においてソースとドレインとの間を流れる電流(オフ電流)が低いことが好適である。オフ電流が低いトランジスタとしては、チャネル形成領域に酸化物半導体を有するトランジスタが挙げられる。
 金属酸化物1432は、例えば、インジウム(In)を含む酸化物半導体である。金属酸化物1432は、例えば、インジウムを含むと、キャリア移動度(電子移動度)が高くなる。また、金属酸化物1432は、元素Mを含むと好ましい。元素Mは、好ましくは、アルミニウム(Al)、ガリウム(Ga)、イットリウム(Y)又はスズ(Sn)などとする。そのほかの元素Mに適用可能な元素としては、ホウ素(B)、シリコン(Si)、チタン(Ti)、鉄(Fe)、ニッケル(Ni)、ゲルマニウム(Ge)、ジルコニウム(Zr)、モリブデン(Mo)、ランタン(La)、セリウム(Ce)、ネオジム(Nd)、ハフニウム(Hf)、タンタル(Ta)、タングステン(W)、マグネシウム(Mg)などがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。元素Mは、例えば、酸素との結合エネルギーが高い元素である。例えば、酸素との結合エネルギーがインジウムよりも高い元素である。又は、元素Mは、例えば、金属酸化物のエネルギーギャップを大きくする機能を有する元素である。また、金属酸化物1432は、亜鉛(Zn)を含むと好ましい。金属酸化物は、亜鉛を含むと結晶化しやすくなる場合がある。
 ただし、金属酸化物1432は、インジウムを含む酸化物半導体に限定されない。金属酸化物1432は、例えば、亜鉛スズ酸化物、ガリウムスズ酸化物などの、インジウムを含まず、亜鉛を含む酸化物半導体、ガリウムを含む酸化物半導体、スズを含む酸化物半導体などであっても構わない。
 金属酸化物1432は、例えば、エネルギーギャップが大きい酸化物半導体を用いる。金属酸化物1432のエネルギーギャップは、例えば、2.5eV以上4.2eV以下、好ましくは2.8eV以上3.8eV以下、さらに好ましくは3eV以上3.5eV以下とする。
 金属酸化物1432は、後述するCAAC−OS膜であることが好ましい。
 例えば、金属酸化物1431及び金属酸化物1433は、金属酸化物1432を構成する酸素以外の元素一種以上、又は二種以上から構成される金属酸化物である。金属酸化物1432を構成する酸素以外の元素一種以上、又は二種以上から金属酸化物1431及び金属酸化物1433が構成されるため、金属酸化物1431と金属酸化物1432との界面、及び金属酸化物1432と金属酸化物1433との界面において、界面準位が形成されにくい。
 なお、金属酸化物1431がIn−M−Zn酸化物のとき、In及びMの和を100atomic%としたとき、好ましくはInが50atomic%未満、Mが50atomic%より高く、さらに好ましくはInが25atomic%未満、Mが75atomic%より高いとする。金属酸化物1431をスパッタリング法で成膜する場合、上記の組成を満たすスパッタリングターゲットを用いることが好ましい。例えば、In:M:Zn=1:3:2、In:M:Zn=1:3:4などが好ましい。
 また、金属酸化物1432がIn−M−Zn酸化物のとき、In及びMの和を100atomic%としたとき、好ましくはInが25atomic%より高く、Mが75atomic%未満、さらに好ましくはInが34atomic%より高く、Mが66atomic%未満とする。金属酸化物1432をスパッタリング法で成膜する場合、上記の組成を満たすスパッタリングターゲットを用いることが好ましい。例えば、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1が好ましい。特に、スパッタリングターゲットとして、原子数比がIn:Ga:Zn=4:2:4.1を用いる場合、成膜される金属酸化物1432の原子数比は、In:Ga:Zn=4:2:3近傍となる場合がある。
 また、金属酸化物1433がIn−M−Zn酸化物のとき、In及びMの和を100atomic%としたとき、好ましくはInが50atomic%未満、Mが50atomic%より高く、さらに好ましくはInが25atomic%未満、Mが75atomic%より高くする。例えば、In:M:Zn=1:3:2、In:M:Zn=1:3:4などが好ましい。また、金属酸化物1433は、金属酸化物1431と同種の金属酸化物を用いても構わない。
 また、金属酸化物1431又は金属酸化物1433がインジウムを含まなくても構わない場合がある。例えば、金属酸化物1431又は金属酸化物1433が酸化ガリウムであっても構わない。
 次に、金属酸化物1431乃至金属酸化物1433の積層により構成される金属酸化物1430の機能及びその効果について、図33(B)に示すエネルギーバンド構造図を用いて説明する。図33(B)は、図33(A)にY1−Y2の鎖線で示した部位のエネルギーバンド構造を示している。また、図33(B)は、トランジスタ1400aのチャネル形成領域とその近傍のエネルギーバンド構造を示している。
 図33(B)中、Ec1404、Ec1431、Ec1432、Ec1433、Ec1406は、それぞれ、絶縁膜1404、金属酸化物1431、金属酸化物1432、金属酸化物1433、絶縁膜1406の伝導帯下端のエネルギーを示している。
 ここで、真空準位と伝導帯下端のエネルギーとの差(「電子親和力」ともいう。)は、真空準位と価電子帯上端のエネルギーとの差(イオン化ポテンシャルともいう。)からエネルギーギャップを引いた値となる。なお、エネルギーギャップは、分光エリプソメータを用いて測定できる。また、真空準位と価電子帯上端のエネルギー差は、紫外線光電子分光分析(UPS:Ultraviolet Photoelectron Spectroscopy)装置を用いて測定できる。
 絶縁膜1404と絶縁膜1406は絶縁体であるため、Ec1406とEc1404は、Ec1431、Ec1432、及びEc1433よりも真空準位に近い(電子親和力が小さい)。
 金属酸化物1432は、金属酸化物1431及び金属酸化物1433よりも電子親和力の大きい金属酸化物を用いる。例えば、金属酸化物1432として、金属酸化物1431及び金属酸化物1433よりも電子親和力の0.07eV以上1.3eV以下、好ましくは0.1eV以上0.7eV以下、さらに好ましくは0.15eV以上0.4eV以下大きい金属酸化物を用いる。
 なお、インジウムガリウム酸化物は、小さい電子親和力と、高い酸素ブロック性を有する。そのため、金属酸化物1433がインジウムガリウム酸化物を含むと好ましい。ガリウム原子割合[Ga/(In+Ga)]は、例えば、70%以上、好ましくは80%以上、さらに好ましくは90%以上とする。
 このとき、ゲート電圧を印加すると、金属酸化物1431、金属酸化物1432、金属酸化物1433のうち、電子親和力の大きい金属酸化物1432にチャネルが形成される。
 このとき、電子は、金属酸化物1431、金属酸化物1433の中ではなく、金属酸化物1432の中を主として移動する。そのため、金属酸化物1431と絶縁膜1404との界面、あるいは、金属酸化物1433と絶縁膜1406との界面に、電子の流れを阻害する界面準位が多く存在したとしても、トランジスタのオン電流にはほとんど影響を与えない。金属酸化物1431、金属酸化物1433は、絶縁膜のように機能する。
 金属酸化物1431と金属酸化物1432との間には、金属酸化物1431と金属酸化物1432との混合領域を有する場合がある。また、金属酸化物1432と金属酸化物1433との間には、金属酸化物1432と金属酸化物1433との混合領域を有する場合がある。混合領域は、界面準位密度が低くなる。そのため、金属酸化物1431、金属酸化物1432及び金属酸化物1433の積層体は、それぞれの界面近傍において、エネルギーが連続的に変化する(連続接合ともいう。)バンド構造となる。
 金属酸化物1431と金属酸化物1432の界面、あるいは、金属酸化物1432と金属酸化物1433との界面は、上述したように界面準位密度が小さいため、金属酸化物1432中で電子の移動が阻害されることが少なく、トランジスタのオン電流を高くすることが可能になる。
 例えば、トランジスタ中の電子の移動は、チャネル形成領域の物理的な凹凸が大きい場合に阻害される。トランジスタのオン電流を高くするためには、例えば、金属酸化物1432の上面又は下面(被形成面、ここでは金属酸化物1431の上面)の、1μm×1μmの範囲における二乗平均平方根(RMS:Root Mean Square)粗さが1nm未満、好ましくは0.6nm未満、さらに好ましくは0.5nm未満、より好ましくは0.4nm未満とすればよい。また、1μm×1μmの範囲における平均面粗さ(Raともいう。)が1nm未満、好ましくは0.6nm未満、さらに好ましくは0.5nm未満、より好ましくは0.4nm未満とすればよい。また、1μm×1μmの範囲における最大高低差(P−Vともいう。)が10nm未満、好ましくは9nm未満、さらに好ましくは8nm未満、より好ましくは7nm未満とすればよい。RMS粗さ、Ra及びP−Vは、エスアイアイ・ナノテクノロジー株式会社製走査型プローブ顕微鏡システムSPA−500などを用いて測定することができる。
 チャネルの形成される領域中の欠陥準位密度が高い場合にも、電子の移動は阻害される。例えば、金属酸化物1432が酸素欠損(Vとも表記する。)を有する場合、酸素欠損のサイトに水素が入り込むことでドナー準位を形成することがある。以下では酸素欠損のサイトに水素が入り込んだ状態をVHと表記する場合がある。VHは電子を散乱するため、トランジスタのオン電流を低下させる要因となる。なお、酸素欠損のサイトは、水素が入るよりも酸素が入る方が安定する。したがって、金属酸化物1432中の酸素欠損を低減することで、トランジスタのオン電流を高くすることができる場合がある。
 例えば、金属酸化物1432のある深さにおいて、又は、金属酸化物1432のある領域において、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)で測定される水素濃度は、1×1016atoms/cm以上、2×1020atoms/cm以下、好ましくは1×1016atoms/cm以上、5×1019atoms/cm以下、より好ましくは1×1016atoms/cm以上、1×1019atoms/cm以下、さらに好ましくは1×1016atoms/cm以上、5×1018atoms/cm以下とする。
 金属酸化物1432の酸素欠損を低減するために、例えば、絶縁膜1404に含まれる過剰酸素を、金属酸化物1431を介して金属酸化物1432まで移動させる方法などがある。この場合、金属酸化物1431は、酸素透過性を有する層(酸素を通過又は透過させる層)であることが好ましい。
 なお、トランジスタがs−channel構造を有する場合、金属酸化物1432の全体にチャネルが形成される。したがって、金属酸化物1432が厚いほどチャネル領域は大きくなる。即ち、金属酸化物1432が厚いほど、トランジスタのオン電流を高くすることができる。
 また、トランジスタのオン電流を高くするためには、金属酸化物1433は薄いほど好ましい。金属酸化物1433は、例えば、10nm未満、好ましくは5nm以下、さらに好ましくは3nm以下の領域を有していればよい。一方、金属酸化物1433は、チャネルの形成される金属酸化物1432へ、隣接する絶縁体を構成する酸素以外の元素(水素、シリコンなど)が入り込まないようブロックする機能を有する。そのため、金属酸化物1433は、ある程度の厚さを有することが好ましい。金属酸化物1433は、例えば、0.3nm以上、好ましくは1nm以上、さらに好ましくは2nm以上の厚さの領域を有していればよい。また、金属酸化物1433は、絶縁膜1404などから放出される酸素の外方拡散を抑制するために、酸素をブロックする性質を有すると好ましい。
 また、信頼性を高くするためには、金属酸化物1431は厚く、金属酸化物1433は薄いことが好ましい。金属酸化物1431は、例えば、10nm以上、好ましくは20nm以上、さらに好ましくは40nm以上、より好ましくは60nm以上の厚さの領域を有していればよい。金属酸化物1431の厚さを、厚くすることで、隣接する絶縁体と金属酸化物1431との界面からチャネルの形成される金属酸化物1432までの距離を離すことができる。ただし、半導体装置の生産性が低下する場合があるため、金属酸化物1431は、例えば、200nm以下、好ましくは120nm以下、さらに好ましくは80nm以下の厚さの領域を有していればよい。
 例えば、金属酸化物1432と金属酸化物1431との間に、例えば、SIMS分析において、1×1016atoms/cm以上、1×1019atoms/cm未満、好ましくは1×1016atoms/cm以上、5×1018atoms/cm未満、さらに好ましくは1×1016atoms/cm以上、2×1018atoms/cm未満のシリコン濃度となる領域を有する。また、金属酸化物1432と金属酸化物1433との間に、SIMSにおいて、1×1016atoms/cm以上、1×1019atoms/cm末満、好ましくは1×1016atoms/cm以上、5×1018atoms/cm未満、さらに好ましくは1×1016atoms/cm以上、2×1018atoms/cm未満のシリコン濃度となる領域を有する。
 また、金属酸化物1432の水素濃度を低減するために、金属酸化物1431及び金属酸化物1433の水素濃度を低減すると好ましい。金属酸化物1431及び金属酸化物1433は、SIMSにおいて、1×1016atoms/cm以上、2×1020atoms/cm以下、好ましくは1×1016atoms/cm以上、5×1019atoms/cm以下、より好ましくは1×1016atoms/cm以上、1×1019atoms/cm以下、さらに好ましくは1×1016atoms/cm以上、5×1018atoms/cm以下の水素濃度となる領域を有する。また、金属酸化物1432の窒素濃度を低減するために、金属酸化物1431及び金属酸化物1433の窒素濃度を低減すると好ましい。金属酸化物1431及び金属酸化物1433は、SIMSにおいて、1×1016atoms/cm以上、5×1019atoms/cm未満、好ましくは1×1016atoms/cm以上、5×1018atoms/cm以下、より好ましくは1×1016atoms/cm以上、1×1018atoms/cm以下、さらに好ましくは1×1016atoms/cm以上、5×1017atoms/cm以下の窒素濃度となる領域を有する。
 金属酸化物1431乃至金属酸化物1433の成膜は、スパッタリング法、CVD(Chemical Vapor Deposition)法、MBE(Molecular Beam Epitaxy)法又はPLD(Pulsed Laser Deposition)法、ALD(Atomic Layer Deposition)法などを用いて行えばよい。
 金属酸化物1431、金属酸化物1432を形成した後に、第1の加熱処理を行うと好ましい。第1の加熱処理は、250℃以上かつ650℃以下、好ましくは450℃以上かつ600℃以下、さらに好ましくは520℃以上かつ570℃以下で行えばよい。第1の加熱処理は、不活性ガス雰囲気、又は酸化性ガスを10ppm以上、1%以上もしくは10%以上含む雰囲気で行う。第1の加熱処理は減圧状態で行ってもよい。又は、第1の加熱処理は、不活性ガス雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上又は10%以上含む雰囲気で加熱処理を行ってもよい。第1の加熱処理によって、金属酸化物1431、金属酸化物1432の結晶性を高めることや、水素や水などの不純物を除去することが可能になる。
 上述の3層構造は一例である。例えば、金属酸化物1431又は金属酸化物1433のない2層構造としても構わない。また、例えば、金属酸化物1431の上もしくは下、又は金属酸化物1433上もしくは下に、金属酸化物1431、金属酸化物1432及び金属酸化物1433として例示した半導体のいずれか一を有する4層構造としても構わない。又は、金属酸化物1431の上、金属酸化物1431の下、金属酸化物1433の上、金属酸化物1433の下のいずれか二箇所以上に、金属酸化物1431、金属酸化物1432及び金属酸化物1433として例示した半導体のいずれか一を有するn層構造(nは5以上の整数)としても構わない。
<<基板>>
 基板1450としては、例えば、絶縁体基板、半導体基板又は導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムなどの単体半導体基板、又は炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えばSOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。又は、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体又は半導体が設けられた基板、半導体基板に導電体又は絶縁体が設けられた基板、導電体基板に半導体又は絶縁体が設けられた基板などがある。又は、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
 また、基板1450として、可とう性基板を用いてもよい。なお、可とう性基板上にトランジスタを設ける方法としては、非可とう性の基板上にトランジスタを作製した後、トランジスタを剥離し、可とう性基板である基板1450に転置する方法もある。その場合には、非可とう性基板とトランジスタとの間に剥離層を設けるとよい。なお、基板1450として、繊維を編みこんだシート、フィルム又は箔などを用いてもよい。また、基板1450が伸縮性を有してもよい。また、基板1450は、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有してもよい。又は、元の形状に戻らない性質を有してもよい。基板1450の厚さは、例えば、5μm以上かつ700μm以下、好ましくは10μm以上かつ500μm以下、さらに好ましくは15μm以上かつ300μm以下とする。基板1450を薄くすると、半導体装置を軽量化することができる。また、基板1450を薄くすることで、ガラスなどを用いた場合にも伸縮性を有する場合や、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有する場合がある。そのため、落下などによって基板1450上の半導体装置に加わる衝撃などを緩和することができる。即ち、丈夫な半導体装置を提供することができる。
 可とう性基板である基板1450としては、例えば、金属、合金、樹脂もしくはガラス、又はそれらの繊維などを用いることができる。可とう性基板である基板1450は、線膨張率が低いほど環境による変形が抑制されて好ましい。可とう性基板である基板1450としては、例えば、線膨張率が1×10−3/K以下、5×10−5/K以下、又は1×10−5/K以下である材質を用いればよい。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネート、アクリル、ポリテトラフルオロエチレン(PTFE)などがある。特に、アラミドは、線膨張率が低いため、可とう性基板である基板1450として好適である。
<<下地絶縁膜>>
 絶縁膜1401は、基板1450と導電膜1414を電気的に分離させる機能を有する。
 絶縁膜1401又は絶縁膜1402は、単層構造又は積層構造の絶縁膜で形成される。絶縁膜を構成する材料には、例えば、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどがある。
 また、絶縁膜1402として、TEOS(Tetra−Ethyl−Ortho−Silicate)若しくはシラン等と、酸素若しくは亜酸化窒素等とを反応させて形成した段差被覆性の良い酸化シリコンを用いてもよい。
 また、絶縁膜1402を成膜した後、その上面の平坦性を高めるためにCMP法等を用いた平坦化処理を行ってもよい。
 絶縁膜1404は、酸化物を含むことが好ましい。特に加熱により一部の酸素が脱離する酸化物材料を含むことが好ましい。好適には、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物を用いることが好ましい。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物膜は、加熱により一部の酸素が脱離する。絶縁膜1404から脱離した酸素は金属酸化物1430に供給され、金属酸化物1430の酸素欠損を低減することが可能となる。その結果、トランジスタの電気特性の変動を抑制し、信頼性を高めることができる。
 化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物膜は、例えば、TDS(Thermal Desorption Spectroscopy)分析にて、酸素原子に換算しての酸素の脱離量が1.0×1018atoms/cm以上、好ましくは3.0×1020atoms/cm以上である酸化物膜である。なお、上記TDS分析時における膜の表面温度としては100℃以上700℃以下、又は100℃以上500℃以下の範囲が好ましい。
 絶縁膜1404は、金属酸化物1430に酸素を供給することができる酸化物を含むことが好ましい。例えば、酸化シリコン又は酸化窒化シリコンを含む材料を用いることが好ましい。
 又は、絶縁膜1404として、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等の金属酸化物を用いてもよい。
 絶縁膜1404に酸素を過剰に含有させるためには、例えば酸素雰囲気下にて絶縁膜1404の成膜を行えばよい。又は、成膜後の絶縁膜1404に酸素を導入して酸素を過剰に含有する領域を形成してもよく、双方の手段を組み合わせてもよい。
 例えば、成膜後の絶縁膜1404に、酸素(少なくとも酸素ラジカル、酸素原子、酸素イオンのいずれかを含む)を導入して酸素を過剰に含有する領域を形成する。酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、プラズマ処理などを用いることができる。
 酸素導入処理には、酸素を含むガスを用いることができる。酸素を含むガスとしては、例えば酸素、亜酸化窒素、二酸化窒素、二酸化炭素、一酸化炭素などを用いることができる。また、酸素導入処理において、酸素を含むガスに希ガスを含ませてもよい。又は、水素等を含ませてもよい。例えば、二酸化炭素、水素及びアルゴンの混合ガスを用いるとよい。
 また、絶縁膜1404を成膜した後、その上面の平坦性を高めるためにCMP法等を用いた平坦化処理を行ってもよい。
 絶縁膜1403は、絶縁膜1404に含まれる酸素が、導電膜1414に含まれる金属と結びつき、絶縁膜1404に含まれる酸素が減少することを防ぐパッシベーション機能を有する。
 絶縁膜1403は、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキングできる機能を有する。絶縁膜1403を設けることで、金属酸化物1430からの酸素の外部への拡散と、外部から金属酸化物1430への水素、水等の入り込みを防ぐことができる。
 絶縁膜1403としては、例えば、窒化物絶縁膜を用いることができる。該窒化物絶縁膜としては、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等がある。なお、窒化物絶縁膜の代わりに、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜を設けてもよい。酸化物絶縁膜としては、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等がある。
 トランジスタ1400aは、電荷捕獲層に電子を注入することで、しきい値電圧を制御することが可能になる。電荷捕獲層は、絶縁膜1402又は絶縁膜1403に設けることが好ましい。例えば、絶縁膜1403を酸化ハフニウム、酸化アルミニウム、酸化タンタル、アルミニウムシリケート等で形成することで、電荷捕獲層として機能させることができる。
<<ゲート電極>>
 導電膜1411乃至導電膜1414して、銅(Cu)、タングステン(W)、モリブデン(Mo)、金(Au)、アルミニウム(Al)、マンガン(Mn)、チタン(Ti)、タンタル(Ta)、ニッケル(Ni)、クロム(Cr)、鉛(Pb)、錫(Sn)、鉄(Fe)、コバルト(Co)、ルテニウム(Ru)、白金(Pt)、イリジウム(Ir)、ストロンチウム(Sr)の低抵抗材料からなる単体、合金、又はこれらを主成分とする化合物を含む導電膜の単層又は積層とすることが好ましい。特に、耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましい。また、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。さらに、Cu−Mn合金を用いると、酸素を含む絶縁体との界面に酸化マンガンを形成し、酸化マンガンがCuの拡散を抑制する機能を持つので好ましい。
<<ソース電極、ドレイン電極>>
 導電膜1421乃至導電膜1424として、銅(Cu)、タングステン(W)、モリブデン(Mo)、金(Au)、アルミニウム(Al)、マンガン(Mn)、チタン(Ti)、タンタル(Ta)、ニッケル(Ni)、クロム(Cr)、鉛(Pb)、錫(Sn)、鉄(Fe)、コバルト(Co)、ルテニウム(Ru)、白金(Pt)、イリジウム(Ir)、ストロンチウム(Sr)の低抵抗材料からなる単体、合金、又はこれらを主成分とする化合物を含む導電膜の単層又は積層とすることが好ましい。特に、耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましい。また、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。さらに、Cu−Mn合金を用いると、酸素を含む絶縁体との界面に酸化マンガンを形成し、酸化マンガンがCuの拡散を抑制する機能を持つので好ましい。
 また、導電膜1421乃至導電膜1424には、酸化イリジウム、酸化ルテニウム、ストロンチウムルテナイトなど、貴金属を含む導電性酸化物を用いることが好ましい。これらの導電性酸化物は、酸化物半導体と接しても酸化物半導体から酸素を奪うことが少なく、酸化物半導体の酸素欠損を作りにくい。
<<低抵抗領域>>
 領域1441、領域1442は、例えば、導電膜1421、導電膜1423が、金属酸化物1431、金属酸化物1432の酸素を引き抜くことで形成される。酸素の引き抜きは、高い温度で加熱するほど起こりやすい。トランジスタの作製工程には、いくつかの加熱工程があることから、領域1441、領域1442には酸素欠損が形成される。また、加熱により該酸素欠損のサイトに水素が入りこみ、領域1441、領域1442に含まれるキャリア濃度が増加する。その結果、領域1441、領域1442が低抵抗化する。
<<ゲート絶縁膜>>
 絶縁膜1406は、比誘電率の高い絶縁体を有することが好ましい。例えば、絶縁膜1406は、酸化ガリウム、酸化ハフニウム、アルミニウム及びハフニウムを有する酸化物、アルミニウム及びハフニウムを有する酸化窒化物、シリコン及びハフニウムを有する酸化物、又はシリコン及びハフニウムを有する酸化窒化物などを有することが好ましい。
 また、絶縁膜1406は、酸化シリコン又は酸化窒化シリコンと、比誘電率の高い絶縁体と、の積層構造を有することが好ましい。酸化シリコン及び酸化窒化シリコンは、熱的に安定であるため、比誘電率の高い絶縁体と組み合わせることで、熱的に安定かつ比誘電率の高い積層構造とすることができる。例えば、酸化アルミニウム、酸化ガリウム又は酸化ハフニウムを金属酸化物1433側に有することで、酸化シリコン又は酸化窒化シリコンに含まれるシリコンが、金属酸化物1432に混入することを抑制することができる。
 また、例えば、酸化シリコン又は酸化窒化シリコンを金属酸化物1433側に有することで、酸化アルミニウム、酸化ガリウム又は酸化ハフニウムと、酸化シリコン又は酸化窒化シリコンと、の界面にトラップセンターが形成される場合がある。該トラップセンターは、電子を捕獲することでトランジスタのしきい値電圧をプラス方向に変動させることができる場合がある。
<<層間絶縁膜、保護絶縁膜>>
 絶縁膜1405は、比誘電率の低い絶縁体を有することが好ましい。例えば、絶縁膜1405は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン又は樹脂などを有することが好ましい。又は、絶縁膜1405は、酸化シリコン又は酸化窒化シリコンと、樹脂と、の積層構造を有することが好ましい。酸化シリコン及び酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネート又はアクリルなどがある。
 絶縁膜1407は、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキングできる機能を有する。絶縁膜1407を設けることで、金属酸化物1430からの酸素の外部への拡散と、外部から金属酸化物1430への水素、水等の入り込みを防ぐことができる。
 絶縁膜1407としては、例えば、窒化物絶縁膜を用いることができる。該窒化物絶縁膜としては、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等がある。なお、窒化物絶縁膜の代わりに、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜を設けてもよい。酸化物絶縁膜としては、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等がある。
 酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を透過させない遮断効果が高いので絶縁膜1407に適用するのに好ましい。
 絶縁膜1407は、スパッタリング法、CVD法など酸素を含むプラズマを用いて成膜することで、絶縁膜1405、絶縁膜1406の側面及び表面に、酸素を添加することが可能になる。また、絶縁膜1407を成膜した後、何れかのタイミングにおいて、第2の加熱処理を行うことが好ましい。第2の加熱処理によって、絶縁膜1405、絶縁膜1406に添加された酸素が、絶縁膜中を拡散し、金属酸化物1430に到達し、金属酸化物1430の酸素欠損を低減することが可能になる。
 図34(A)、図34(B)は、絶縁膜1407を成膜する際に絶縁膜1405、絶縁膜1406に添加された酸素が、第2の加熱処理によって絶縁膜中を拡散し、金属酸化物1430に到達する様子を描いた模式図である。図34(A)は、図32(B)の断面図において、酸素が拡散する様子を矢印で示している。同様に、図34(B)は、図32(C)の断面図において、酸素が拡散する様子を矢印で示している。
 図34(A)、図34(B)に示すように、絶縁膜1406の側面に添加された酸素が、絶縁膜1406の内部を拡散し、金属酸化物1430に到達する。また、絶縁膜1407と絶縁膜1405の界面近傍に、酸素を過剰に含む領域1461、領域1462及び領域1463が形成される場合がある。領域1461乃至1463に含まれる酸素は、絶縁膜1405、絶縁膜1404を経由し、金属酸化物1430に到達する。絶縁膜1405が酸化シリコンを含み、絶縁膜1407が酸化アルミニウムを含む場合、領域1461乃至1463は、シリコンとアルミニウムと酸素の混合層が形成される場合がある。
 絶縁膜1407は、酸素をブロックする機能を有し、酸素が絶縁膜1407より上方に拡散することを防ぐ。同様に、絶縁膜1403は、酸素をブロックする機能を有し、酸素が絶縁膜1403より下方に拡散することを防ぐ。
 なお、第2の加熱処理は、絶縁膜1405、絶縁膜1406に添加された酸素が金属酸化物1430まで拡散する温度で行えばよい。例えば、第1の加熱処理についての記載を参照しても構わない。又は、第2の加熱処理は、第1の加熱処理よりも低い温度が好ましい。第1の加熱処理と第2の加熱処理の温度差は、20℃以上150℃以下、好ましくは40℃以上100℃以下とする。これにより、絶縁膜1404から余分に酸素が放出することを抑えることができる。なお、第2の加熱処理は、同等の加熱処理を各層の成膜時の加熱によって兼ねることができる場合、行わなくてもよい場合がある。
 このように、金属酸化物1430は、絶縁膜1407の成膜及び第2の加熱処理によって、上下方向から酸素が供給されることが可能になる。
 また、In−M−Zn酸化物など、酸化インジウムを含む膜を絶縁膜1407として成膜することで、絶縁膜1405、絶縁膜1406に酸素を添加してもよい。
 絶縁膜1408には、酸化アルミニウム、窒化酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどから選ばれた一種以上含む絶縁体を用いることができる。また、絶縁膜1408には、ポリイミド樹脂、ポリアミド樹脂、アクリル樹脂、シロキサン樹脂、エポキシ樹脂、フェノール樹脂等の樹脂を用いることもできる。また、絶縁膜1408は上記材料の積層であってもよい。
<トランジスタの構成例2>
 図32に示すトランジスタ1400aは、導電膜1414及び絶縁膜1402、絶縁膜1403を省略してもよい。その場合の例を図35に示す。
 図35(A)乃至図35(C)は、トランジスタ1400bの上面図及び断面図である。図35(A)は上面図である。図35(B)は、図35(A)に示す一点鎖線A1−A2に対応する断面図であり、図35(C)は、図35(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図35(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400bのチャネル長方向、一点鎖線A3−A4をトランジスタ1400bのチャネル幅方向と呼ぶ場合がある。
<トランジスタの構成例3>
 図32に示すトランジスタ1400aにおいて、導電膜1421、導電膜1423は、ゲート電極(導電膜1411乃至導電膜1413)と重なる部分の膜厚を薄くしてもよい。その場合の例を図36に示す。
 図36(A)乃至図36(C)は、トランジスタ1400cの上面図及び断面図である。図36(A)は上面図である。図36(B)は、図36(A)に示す一点鎖線A1−A2に対応する断面図であり、図36(C)は、図36(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図36(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400cのチャネル長方向、一点鎖線A3−A4をトランジスタ1400cのチャネル幅方向と呼ぶ場合がある。
 図36(B)のトランジスタ1400cにおいて、ゲート電極と重なる部分の導電膜1421が薄膜化され、その上を導電膜1422が覆っている。同様に、ゲート電極と重なる部分の導電膜1423が薄膜化され、その上を導電膜1424が覆っている。
 トランジスタ1400cは、図36(B)に示すような構成にすることで、ゲート電極とソース電極との間の距離、又は、ゲート電極とドレイン電極との間の距離を長くすることが可能になり、ゲート電極とソース電極及びドレイン電極との間に形成される寄生容量を低減することが可能になる。その結果、高速動作が可能なトランジスタを得ることが可能になる。
<トランジスタの構成例4>
 図36に示すトランジスタ1400cにおいて、A3−A4方向に、金属酸化物1431、1432の幅を広げてもよい。その場合の例を図37に示す。
 図37(A)乃至図37(C)は、トランジスタ1400dの上面図及び断面図である。図37(A)は上面図である。図37(B)は、図37(A)に示す一点鎖線A1−A2に対応する断面図であり、図37(C)は、図37(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図37(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400dのチャネル長方向、一点鎖線A3−A4をトランジスタ1400dのチャネル幅方向と呼ぶ場合がある。
 トランジスタ1400dは、図37に示す構成にすることで、オン電流を増大させることが可能になる。
<トランジスタの構成例5>
 図36に示すトランジスタ1400cにおいて、A3−A4方向に、金属酸化物1431、金属酸化物1432から成る領域(以下、フィンと呼ぶ)を複数設けてもよい。その場合の例を図38に示す。
 図38(A)乃至図38(C)は、トランジスタ1400eの上面図及び断面図である。図38(A)は上面図である。図38(B)は、図38(A)に示す一点鎖線A1−A2に対応する断面図であり、図38(C)は、図38(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図38(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400eのチャネル長方向、一点鎖線A3−A4をトランジスタ1400eのチャネル幅方向と呼ぶ場合がある。
 トランジスタ1400eは、金属酸化物1431a、金属酸化物1432aから成る第1のフィンと、金属酸化物1431b、金属酸化物1432bから成る第2のフィンと、金属酸化物1431c、金属酸化物1432cから成る第3のフィンと、を有している。
 トランジスタ1400eは、チャネルが形成される金属酸化物1432a乃至金属酸化物1432cを、ゲート電極が取り囲むことで、チャネル全体にゲート電界を印加することが可能になり、オン電流が高いトランジスタを得ることが可能になる。
<トランジスタの構成例6>
 図39(A)及び図39(B)は、トランジスタ1680の上面図及び断面図である。図39(A)は上面図であり、図39(A)に示す一点鎖線A−B方向の断面が図39(B)に相当する。なお、図39(A)及び図39(B)では、図の明瞭化のために一部の要素を拡大、縮小、又は省略して図示している。また、一点鎖線A−B方向をチャネル長方向と呼称する場合がある。
 図39(B)に示すトランジスタ1680は、第1のゲートとして機能する導電膜1689と、第2のゲートとして機能する導電膜1688と、半導体1682と、ソース及びドレインとして機能する導電膜1683及び導電膜1684と、絶縁膜1681と、絶縁膜1685と、絶縁膜1686と、絶縁膜1687と、を有する。
 導電膜1689は、絶縁表面上に設けられる。導電膜1689と、半導体1682とは、絶縁膜1681を間に挟んで、互いに重なる。また、導電膜1688と、半導体1682とは、絶縁膜1685、絶縁膜1686及び絶縁膜1687を間に挟んで、互いに重なる。また、導電膜1683及び導電膜1684は、半導体1682に、接続されている。
 導電膜1689及び導電膜1688の詳細は、図32に示す導電膜1411乃至導電膜1414の記載を参照すればよい。
 導電膜1689と導電膜1688は、異なる電位が与えられてもよいし、同時に同じ電位が与えられてもよい。トランジスタ1680は、第2のゲート電極として機能する導電膜1688を設けることで、しきい値電圧を安定化させることが可能になる。なお、導電膜1688は、場合によっては省略してもよい。
 半導体1682の詳細は、図32に示す金属酸化物1432の記載を参照すればよい。また、半導体1682は、一層でもよいし、複数の半導体層の積層でもよい。
 導電膜1683及び導電膜1684の詳細は、図32に示す導電膜1421乃至1424の記載を参照すればよい。
 絶縁膜1681の詳細は、図32に示す絶縁膜1406の記載を参照すればよい。
 なお、図39(B)では、半導体1682、導電膜1683及び導電膜1684上に、順に積層された絶縁膜1685乃至絶縁膜1687が設けられている場合を例示しているが、半導体1682、導電膜1683及び導電膜1684上に設けられる絶縁膜は、一層でもよいし、複数の絶縁膜の積層でもよい。
 半導体1682に酸化物半導体を用いた場合、絶縁膜1686は、化学量論的組成以上の酸素が含まれており、加熱により上記酸素の一部を半導体1682に供給する機能を有する絶縁膜であることが望ましい。ただし、絶縁膜1686を半導体1682上に直接設けると、絶縁膜1686の形成時に半導体1682にダメージが与えられる場合、図39(B)に示すように、絶縁膜1685を半導体1682と絶縁膜1686の間に設けるとよい。絶縁膜1685は、その形成時に半導体1682に与えるダメージが絶縁膜1686の場合よりも小さく、なおかつ、酸素を透過する機能を有する絶縁膜であることが望ましい。ただし、半導体1682に与えられるダメージを小さく抑えつつ、半導体1682上に絶縁膜1686を直接形成することができるのであれば、絶縁膜1685を設けない構成であってもよい。
 例えば、絶縁膜1685及び絶縁膜1686として、酸化シリコン又は酸化窒化シリコンを含む材料を用いることが好ましい。又は、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等の金属酸化物を用いることもできる。
 絶縁膜1687は、酸素、水素、水の拡散を防ぐブロッキング効果を有することが、望ましい。或いは、絶縁膜1687は、水素、水の拡散を防ぐブロッキング効果を有することが、望ましい。
 絶縁膜は、密度が高くて緻密である程、また未結合手が少なく化学的に安定である程、より高いブロッキング効果を示す。酸素、水素、水の拡散を防ぐブロッキング効果を示す絶縁膜は、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等を用いて、形成することができる。水素、水の拡散を防ぐブロッキング効果を示す絶縁膜は、例えば、窒化シリコン、窒化酸化シリコン等を用いることができる。
 絶縁膜1687が水、水素などの拡散を防ぐブロッキング効果を有する場合、パネル内の樹脂や、パネルの外部に存在する水、水素などの不純物が、半導体1682に侵入するのを防ぐことができる。半導体1682に酸化物半導体を用いる場合、酸化物半導体に侵入した水又は水素の一部は電子供与体(ドナー)となるため、上記ブロッキング効果を有する絶縁膜1687を用いることで、トランジスタ1680の閾値電圧がドナーの生成によりシフトするのを防ぐことができる。
 また、半導体1682に酸化物半導体を用いる場合、絶縁膜1687が酸素の拡散を防ぐブロッキング効果を有することで、酸化物半導体からの酸素が外部に拡散するのを防ぐことができる。よって、酸化物半導体中において、ドナーとなる酸素欠損が低減されるので、トランジスタ1680の閾値電圧がドナーの生成によりシフトするのを防ぐことができる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態10)
 本実施の形態では、上記実施の形態に示すメモリセル1201、メモリセルl203乃至メモリセル1208(以下、まとめてメモリセル1200[i,j]と呼称する)に適用可能なデバイスの構成例について、図40乃至図43を用いて説明を行う。
<チップ構成例1>
 図40(A)、図40(B)に示す断面図はメモリセル1200[i,j]が1つのチップに形成された例を示している。図40(A)は、メモリセル1200[i,j]を構成するトランジスタのチャネル長方向の断面図を表している。また、図40(A)は、メモリセル1200[i,j]を構成するトランジスタのチャネル幅方向の断面図を表している。
 図40(A)、図40(B)に示すメモリセル1200[i,j]は、下から順に、層L1、L2、L3、L4、L5、L6、L7、L8、L9、L10、L11、L12を有している。
 層L1は、基板1700と、基板1700に形成されたトランジスタTr0と、素子分離層1701と、導電体1710、導電体1711などの複数の導電体を有する。
 層L2は、配線1730、配線1731などの複数の配線を有する。
 層L3は、導電体1712、導電体1713などの複数の導電体と、複数の配線(図示せず)を有する。
 層L4は、絶縁体1706と、トランジスタTr1と、絶縁体1702と、絶縁体1703と、導電体1714、導電体1715などの複数の導電体を有する。
 層L5は、配線1732、配線1733などの複数の配線を有する。
 層L6は、導電体1716などの複数の導電体を有する。
 層L7は、トランジスタTr2と、絶縁体1704、絶縁体1705と、導電体1717などの複数の導電体を有する。
 層L8は、配線1734、配線1735などの複数の配線を有する。
 層L9は、導電体1718などの複数の導電体と、複数の配線(図示せす)を有する。
 層L10は、配線1736などの複数の配線を有する。
 層L11は、容量素子C1と、導電体1719などの複数の導電体とを有している。また、容量素子C1は、第1の電極1751と、第2の電極1752と、絶縁体1753と、を有している。
 層L12は、配線1737などの複数の配線を有している。
 トランジスタTr1、トランジスタTr2は、実施の形態9に示したOSトランジスタを適用することが好ましい。図40(A)、図40(B)は、トランジスタTr1、トランジスタTr2に、図36(A)及び図36(B)に示すトランジスタ1400cを適用した例を示している。
 トランジスタTr0は、トランジスタTr1、トランジスタTr2とは異なる半導体材料で形成されることが好ましい。図40(A)、図40(B)では、トランジスタTr0にSiトランジスタを適用した例を示している。
 基板1700としては、シリコンや炭化シリコンからなる単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムからなる化合物半導体基板や、SOI基板などを用いることができる。
 また、基板1700として、例えば、ガラス基板、石英基板、プラスチック基板、金属基板、可撓性基板、貼り合わせフィルム、繊維状の材料を含む紙、又は基材フィルム、などを用いてもよい。また、ある基板を用いて半導体素子を形成し、その後、別の基板に半導体素子を転置してもよい。図40(A)、図40(B)では、一例として、基板1700に単結晶シリコンウェハを用いた例を示している。
 図42(A)、図42(B)を用いて、トランジスタTr0の詳細について説明を行う。図42(A)はトランジスタTr0のチャネル長方向の断面図を示し、図42(B)はトランジスタTr0のチャネル幅方向の断面図を示している。トランジスタTr0は、ウェル1792に設けられたチャネル形成領域1793と、低濃度不純物領域1794及び高濃度不純物領域1795(これらを合わせて単に不純物領域とも呼ぶ)と、該不純物領域に接して設けられた導電性領域1796と、チャネル形成領域1793上に設けられたゲート絶縁膜1797と、ゲート絶縁膜1797上に設けられたゲート電極1790と、ゲート電極1790の側面に設けられた側壁絶縁層1798、側壁絶縁層1799とを有する。なお、導電性領域1796には、金属シリサイド等を用いてもよい。
 図42(B)において、トランジスタTr0はチャネル形成領域1793が凸形状を有し、その側面及び上面に沿ってゲート絶縁膜1797及びゲート電極1790が設けられている。このような形状を有するトランジスタをFIN型トランジスタと呼ぶ。本実施の形態では、半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体層を形成してもよい。
 なお、トランジスタTr0は、FIN型トランジスタに限定されず、図43(A)、図43(B)に示すプレーナー型トランジスタを用いてもよい。図43(A)は、トランジスタTr0のチャネル長方向の断面図を示し、図43(B)はトランジスタTr0のチャネル幅方向の断面図を示している。図43に示す符号は、図42に示す符号と同一である。
 図40(A)、図40(B)において、絶縁体1702乃至絶縁体1706は、水素、水等に対するブロッキング効果を有することが好ましい。水、水素等は酸化物半導体中にキャリアを生成する要因の一つであるので、水素、水等に対するブロッキング層を設けることにより、トランジスタTr1及びトランジスタTr2の信頼性を向上させることが可能になる。水素、水等に対するブロッキング効果を有する絶縁物には、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)等がある。
 配線1730乃至配線1737、及び、導電体1710乃至導電体1719には、銅(Cu)、タングステン(W)、モリブデン(Mo)、金(Au)、アルミニウム(Al)、マンガン(Mn)、チタン(Ti)、タンタル(Ta)、ニッケル(Ni)、クロム(Cr)、鉛(Pb)、錫(Sn)、鉄(Fe)、コバルト(Co)の低抵抗材料からなる単体、もしくは合金、又はこれらを主成分とする化合物を含む導電膜の単層又は積層とすることが好ましい。特に、耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましい。また、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。さらに、Cu−Mn合金を用いると、酸素を含む絶縁体との界面に酸化マンガンを形成し、酸化マンガンがCuの拡散を抑制する機能を持つので好ましい。
 図40において、符号及びハッチングパターンが与えられていない領域は、絶縁体で構成されている。上記絶縁体には、酸化アルミニウム、窒化酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどから選ばれた一種以上の材料を含む絶縁体を用いることができる。また、当該領域には、ポリイミド樹脂、ポリアミド樹脂、アクリル樹脂、シロキサン樹脂、エポキシ樹脂、フェノール樹脂等の有機樹脂を用いることもできる。なお、本明細書において、酸化窒化物とは、窒素よりも酸素の含有量が多い化合物をいい、窒化酸化物とは、酸素よりも窒素の含有量が多い化合物をいう。
 実施の形態5及び実施の形態7に示すトランジスタMos1乃至トランジスタMos6にOSトランジスタを適用した場合、トランジスタMos1乃至トランジスタMos6は、層L4又は層L7に形成されることが好ましい。
 実施の形態5及び実施の形態7に示すトランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108にSiトランジスタを適用した場合、トランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108は層L1に形成されることが好ましい。
 実施の形態5及び実施の形態7に示すトランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108にOSトランジスタを適用した場合、トランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108は層L4又は層L7に形成されることが好ましい。
 実施の形態5及び実施の形態7に示す容量素子C101乃至容量素子C105は、層L11に形成されることが好ましい。
 メモリセル1200[i,j]の周辺に形成される駆動回路をOSトランジスタで形成する場合、該OSトランジスタは層L4又は層L7に形成してもよい。
 メモリセル1200[i,j]の周辺に形成される駆動回路をSiトランジスタで形成する場合、該Siトランジスタは層L1に形成してもよい。
 メモリセル1200[i,j]は、図40に示す構成にすることで、占有面積を小さくし、メモリセルを高集積化することが可能になる。
 なお、実施の形態5に示すメモリセル1201、実施の形態7に示すメモリセル1203乃至メモリセル1206を図40(A)、図40(B)の構造として適用する場合、図40(A)、図40(B)に図示しているトランジスタ(Tr0、Tr1、Tr2)の数、また容量素子(C1)の数に過不足が生じる場合がある。この場合、層L4、層L7、層L11の数を増減する、また同じ層内で素子を追加する、などといったように図40(A)、図40(B)の構造を適宜変更すればよい。
 また、図40に示すメモリセル1200[i,j]のトランジスタTr1及びトランジスタTr2は、それぞれバックゲートを有する構成となっているが、バックゲートを有さない構成であってもよい。例えば、上記実施の形態で説明した図23に示すメモリセル1201、メモリセル1203乃至メモリセル1206の構成のとおり、バックゲートを有さなくてもよい。
<チップ構成例2>
 メモリセル1200[i,j]は、メモリセル1200[i,j]が有する全てのOSトランジスタを、同一の層に形成してもよい。その場合の例を、図41(A)、図41(B)に示す。図40と同様に、図41(A)はメモリセル1200[i,j]を構成するトランジスタのチャネル長方向の断面図を表し、図41(B)はメモリセル1200[i,j]を構成するトランジスタのチャネル幅方向の断面図を表している。
 図41(A)、図41(B)は、層L6乃至L8が省かれ、層L5の上に層L9が形成されている点で、図40(A)、図40(B)に示す断面図と相違する。図41(A)、図41(B)のその他の詳細は、図40(A)、図40(B)の記載を参酌する。
 実施の形態5及び実施の形態7に示すトランジスタMos1乃至トランジスタMos6にOSトランジスタを適用した場合、トランジスタMos1乃至トランジスタMos6は、層L4に形成されることが好ましい。
 実施の形態5及び実施の形態7に示すトランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108にSiトランジスタを適用した場合、トランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108は層L1に形成されることが好ましい。
 実施の形態5及び実施の形態7に示すトランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108にOSトランジスタを適用した場合、トランジスタM101、トランジスタM102、トランジスタM104乃至トランジスタM108は層L4に形成されることが好ましい。
 実施の形態5及び実施の形態7に示す容量素子C101乃至容量素子C105は、層L11に形成されることが好ましい。
 メモリセル1200[i,j]の周辺に形成される駆動回路をOSトランジスタで形成する場合、該OSトランジスタは層L4に形成してもよい。
 メモリセル1200[i,j]の周辺に形成される駆動回路をSiトランジスタで形成する場合、該Siトランジスタは層L1に形成してもよい。
 メモリセル1200[i,j]は、図41(A)、図41(B)に示す構成にすることで、製造工程を単純化することが可能になる。
 なお、実施の形態5に示すメモリセル1201、実施の形態7に示すメモリセル1203乃至メモリセル1206を図41(A)、図41(B)の構造として適用する場合、図41(A)、図41(B)に図示しているトランジスタ(Tr0、Tr1、Tr2)の数、また容量素子(C1)の数に過不足が生じる場合がある。この場合、層L4、層L11の数を増減する、また同じ層内で素子を追加する、などといったように図41(A)、図41(B)の構造を適宜変更すればよい。
 また、図41に示すメモリセル1200[i,j]のトランジスタTr1は、バックゲートを有する構成となっているが、バックゲートを有さない構成であってもよい。例えば、上記実施の形態で説明した図23に示すメモリセル1201、メモリセル1203乃至メモリセル1206の構成のとおり、バックゲートを有さなくてもよい。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態11)
 本実施の形態では、酸化物半導体の構造について説明する。
<酸化物半導体の構造>
 酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、CAAC−OS(c−axis−aligned crystalline oxide semiconductor)、多結晶酸化物半導体、nc−OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a−like OS:amorphous−like oxide semiconductor)及び非晶質酸化物半導体などがある。
 また別の観点では、酸化物半導体は、非晶質酸化物半導体と、それ以外の結晶性酸化物半導体と、に分けられる。結晶性酸化物半導体としては、単結晶酸化物半導体、CAAC−OS、多結晶酸化物半導体及びnc−OSなどがある。
 非晶質構造は、一般に、等方的であって不均質構造を持たない、準安定状態で原子の配置が固定化していない、結合角度が柔軟である、短距離秩序は有するが長距離秩序を有さない、などといわれている。
 即ち、安定な酸化物半導体を完全な非晶質(completely amorphous)酸化物半導体とは呼べない。また、等方的でない(例えば、微小な領域において周期構造を有する)酸化物半導体を、完全な非晶質酸化物半導体とは呼べない。一方、a−like OSは、等方的でないが、鬆(ボイドともいう。)を有する不安定な構造である。不安定であるという点では、a−like OSは、物性的に非晶質酸化物半導体に近い。
<CAAC−OS>
 まずは、CAAC−OSについて説明する。
 CAAC−OSは、c軸配向した複数の結晶部(ペレットともいう。)を有する酸化物半導体の一種である。
 CAAC−OSをX線回折(XRD:X−Ray Diffraction)によって解析した場合について説明する。例えば、空間群R−3mに分類されるInGaZnOの結晶を有するCAAC−OSに対し、out−of−plane法による構造解析を行うと、図44(A)に示すように回折角(2θ)が31°近傍にピークが現れる。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OSでは、結晶がc軸配向性を有し、c軸がCAAC−OSの膜を形成する面(被形成面ともいう。)、又は上面に略垂直な方向を向いていることが確認できる。なお、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、空間群Fd−3mに分類される結晶構造に起因する。そのため、CAAC−OSは、該ピークを示さないことが好ましい。
 一方、CAAC−OSに対し、被形成面に平行な方向からX線を入射させるin−plane法による構造解析を行うと、2θが56°近傍にピークが現れる。このピークは、InGaZnOの結晶の(110)面に帰属される。そして、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析(φスキャン)を行っても、図44(B)に示すように明瞭なピークは現れない。一方、単結晶InGaZnOに対し、2θを56°近傍に固定してφスキャンした場合、図44(C)に示すように(110)面と等価な結晶面に帰属されるピークが6本観察される。したがって、XRDを用いた構造解析から、CAAC−OSは、a軸及びb軸の配向が不規則であることが確認できる。
 次に、電子回折によって解析したCAAC−OSについて説明する。例えば、InGaZnOの結晶を有するCAAC−OSに対し、CAAC−OSの被形成面に平行にプローブ径が300nmの電子線を入射させると、図44(D)に示すような回折パターン(制限視野電子回折パターンともいう。)が現れる場合がある。この回折パターンには、InGaZnOの結晶の(009)面に起因するスポットが含まれる。したがって、電子回折によっても、CAAC−OSに含まれるペレットがc軸配向性を有し、c軸が被形成面又は上面に略垂直な方向を向いていることがわかる。一方、同じ試料に対し、試料面に垂直にプローブ径が300nmの電子線を入射させたときの回折パターンを図44(E)に示す。図44(E)より、リング状の回折パターンが確認される。したがって、プローブ径が300nmの電子線を用いた電子回折によっても、CAAC−OSに含まれるペレットのa軸及びb軸は配向性を有さないことがわかる。なお、図44(E)における第1リングは、InGaZnOの結晶の(010)面及び(100)面などに起因すると考えられる。また、図44(E)における第2リングは(110)面などに起因すると考えられる。
 また、透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって、CAAC−OSの明視野像と回折パターンとの複合解析像(高分解能TEM像ともいう。)を観察すると、複数のペレットを確認することができる。一方、高分解能TEM像であってもペレット同士の境界、即ち結晶粒界(グレインバウンダリーともいう。)を明確に確認することができない場合がある。そのため、CAAC−OSは、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
 図45(A)に、試料面と略平行な方向から観察したCAAC−OSの断面の高分解能TEM像を示す。高分解能TEM像の観察には、球面収差補正(Spherical Aberration Corrector)機能を用いた。球面収差補正機能を用いた高分解能TEM像を、特にCs補正高分解能TEM像と呼ぶ。Cs補正高分解能TEM像は、例えば、日本電子株式会社製原子分解能分析電子顕微鏡JEM−ARM200Fなどによって観察することができる。
 図45(A)より、金属原子が層状に配列している領域であるペレットを確認することができる。ペレット一つの大きさは1nm以上のものや、3nm以上のものがあることがわかる。したがって、ペレットを、ナノ結晶(nc:nanocrystal)と呼ぶこともできる。また、CAAC−OSを、CANC(C−Axis Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。ペレットは、CAAC−OSの膜を被形成面又は上面の凹凸を反映しており、CAAC−OSの被形成面又は上面と平行となる。
 また、図45(B)及び図45(C)に、試料面と略垂直な方向から観察したCAAC−OSの平面のCs補正高分解能TEM像を示す。図45(D)及び図45(E)は、それぞれ図45(B)及び図45(C)を画像処理した像である。以下では、画像処理の方法について説明する。まず、図45(B)を高速フーリエ変換(FFT:Fast Fourier Transform)処理することでFFT像を取得する。次に、取得したFFT像において原点を基準に、2.8nm−1から5.0nm−1の間の範囲を残すマスク処理する。次に、マスク処理したFFT像を、逆高速フーリエ変換(IFFT:Inverse Fast Fourier Transform)処理することで画像処理した像を取得する。こうして取得した像をFFTフィルタリング像と呼ぶ。FFTフィルタリング像は、Cs補正高分解能TEM像から周期成分を抜き出した像であり、格子配列を示している。
 図45(D)では、格子配列の乱れた箇所を破線で示している。破線で囲まれた領域が、一つのペレットである。そして、破線で示した箇所がペレットとペレットとの連結部である。破線は、六角形状であるため、ペレットが六角形状であることがわかる。なお、ペレットの形状は、正六角形状とは限らず、非正六角形状である場合が多い。
 図45(E)では、格子配列の揃った領域と、別の格子配列の揃った領域と、の間を点線で示し、格子配列の向きを破線で示している。点線近傍においても、明確な結晶粒界を確認することはできない。点線近傍の格子点を中心に周囲の格子点を繋ぐと、歪んだ六角形や、五角形又は/及び七角形などが形成できる。即ち、格子配列を歪ませることによって結晶粒界の形成を抑制していることがわかる。これは、CAAC−OSが、a−b面方向において原子配列が稠密でないことや、金属元素が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためと考えられる。
 以上に示すように、CAAC−OSは、c軸配向性を有し、かつa−b面方向において複数のペレット(ナノ結晶)が連結し、歪みを有した結晶構造となっている。よって、CAAC−OSを、CAA crystal(c−axis−aligned a−b−plane−anchored crystal)を有する酸化物半導体と称することもできる。
 CAAC−OSは結晶性の高い酸化物半導体である。酸化物半導体の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC−OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。
 なお、不純物は、酸化物半導体の主成分以外の元素で、水素、炭素、シリコン、遷移金属元素などがある。例えば、シリコンなどの、酸化物半導体を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体から酸素を奪うことで酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(又は分子半径)が大きいため、酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。
<nc−OS>
 次に、nc−OSについて説明する。
 nc−OSをXRDによって解析した場合について説明する。例えば、nc−OSに対し、out−of−plane法による構造解析を行うと、配向性を示すピークが現れない。即ち、nc−OSの結晶は配向性を有さない。
 また、例えば、InGaZnOの結晶を有するnc−OSを薄片化し、厚さが34nmの領域に対し、被形成面に平行にプローブ径が50nmの電子線を入射させると、図46(A)に示すようなリング状の回折パターン(ナノビーム電子回折パターン)が観測される。また、同じ試料にプローブ径が1nmの電子線を入射させたときの回折パターン(ナノビーム電子回折パターン)を図46(B)に示す。図46(B)より、リング状の領域内に複数のスポットが観測される。したがって、nc−OSは、プローブ径が50nmの電子線を入射させることでは秩序性が確認されないが、プローブ径が1nmの電子線を入射させることでは秩序性が確認される。
 また、厚さが10nm未満の領域に対し、プローブ径が1nmの電子線を入射させると、図46(C)に示すように、スポットが略正六角状に配置された電子回折パターンを観測される場合がある。したがって、厚さが10nm未満の範囲において、nc−OSが秩序性の高い領域、即ち結晶を有することがわかる。なお、結晶が様々な方向を向いているため、規則的な電子回折パターンが観測されない領域もある。
 図46(D)に、被形成面と略平行な方向から観察したnc−OSの断面のCs補正高分解能TEM像を示す。nc−OSは、高分解能TEM像において、補助線で示す箇所などのように結晶部を確認することのできる領域と、明確な結晶部を確認することのできない領域と、を有する。nc−OSに含まれる結晶部は、1nm以上10nm以下の大きさであり、特に1nm以上3nm以下の大きさであることが多い。なお、結晶部の大きさが10nmより大きく100nm以下である酸化物半導体を微結晶酸化物半導体(microcrystalline oxide semiconductor)と呼ぶことがある。nc−OSは、例えば、高分解能TEM像では、結晶粒界を明確に確認できない場合がある。なお、ナノ結晶は、CAAC−OSにおけるペレットと起源を同じくする可能性がある。そのため、以下ではnc−OSの結晶部をペレットと呼ぶ場合がある。
 このように、nc−OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OSは、分析方法によっては、a−like OSや非晶質酸化物半導体と区別が付かない場合がある。
 なお、ペレット(ナノ結晶)間で結晶方位が規則性を有さないことから、nc−OSを、RANC(Random Aligned nanocrystals)を有する酸化物半導体、又はNANC(Non−Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。
 nc−OSは、非晶質酸化物半導体よりも規則性の高い酸化物半導体である。そのため、nc−OSは、a−like OSや非晶質酸化物半導体よりも欠陥準位密度が低くなる。ただし、nc−OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、nc−OSは、CAAC−OSと比べて欠陥準位密度が高くなる。
<a−like OS>
 a−like OSは、nc−OSと非晶質酸化物半導体との間の構造を有する酸化物半導体である。
 図47に、a−like OSの高分解能断面TEM像を示す。ここで、図47(A)は電子照射開始時におけるa−like OSの高分解能断面TEM像である。図47(B)は4.3×10/nmの電子(e)照射後におけるa−like OSの高分解能断面TEM像である。図47(A)及び図47(B)より、a−like OSは電子照射開始時から、縦方向に延伸する縞状の明領域が観察されることがわかる。また、明領域は、電子照射後に形状が変化することがわかる。なお、明領域は、鬆又は低密度領域と推測される。
 鬆を有するため、a−like OSは、不安定な構造である。以下では、a−like OSが、CAAC−OS及びnc−OSと比べて不安定な構造であることを示すため、電子照射による構造の変化を示す。
 試料として、a−like OS、nc−OS及びCAAC−OSを準備する。いずれの試料もIn−Ga−Zn酸化物である。
 まず、各試料の高分解能断面TEM像を取得する。高分解能断面TEM像により、各試料は、いずれも結晶部を有する。
 なお、InGaZnOの結晶の単位格子は、In−O層を3層有し、またGa−Zn−O層を6層有する、計9層がc軸方向に層状に重なった構造を有することが知られている。これらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度であり、結晶構造解析からその値は0.29nmと求められている。したがって、以下では、格子縞の間隔が0.28nm以上0.30nm以下である箇所を、InGaZnOの結晶部と見なした。なお、格子縞は、InGaZnOの結晶のa−b面に対応する。
 図48は、各試料の結晶部(22箇所から30箇所)の平均の大きさを調査した例である。なお、上述した格子縞の長さを結晶部の大きさとしている。図48より、a−like OSは、TEM像の取得などに係る電子の累積照射量に応じて結晶部が大きくなっていくことがわかる。図48より、TEMによる観察初期においては1.2nm程度の大きさだった結晶部(初期核ともいう。)が、電子(e)の累積照射量が4.2×10/nmにおいては1.9nm程度の大きさまで成長していることがわかる。一方、nc−OS及びCAAC−OSは、電子照射開始時から電子の累積照射量が4.2×10/nmまでの範囲で、結晶部の大きさに変化が見られないことがわかる。図48より、電子の累積照射量によらず、nc−OS及びCAAC−OSの結晶部の大きさは、それぞれ1.3nm程度及び1.8nm程度であることがわかる。なお、電子線照射及びTEMの観察は、日立透過電子顕微鏡H−9000NARを用いた。電子線照射条件は、加速電圧を300kV、電流密度を6.7×10/(nm・s)、照射領域の直径を230nmとした。
 このように、a−like OSは、電子照射によって結晶部の成長が見られる場合がある。一方、nc−OS及びCAAC−OSは、電子照射による結晶部の成長がほとんど見られない。即ち、a−like OSは、nc−OS及びCAAC−OSと比べて、不安定な構造であることがわかる。
 また、鬆を有するため、a−like OSは、nc−OS及びCAAC−OSと比べて密度の低い構造である。具体的には、a−like OSの密度は、同じ組成の単結晶の密度の78.6%以上92.3%未満である。また、nc−OSの密度及びCAAC−OSの密度は、同じ組成の単結晶の密度の92.3%以上100%未満である。単結晶の密度の78%未満である酸化物半導体は、成膜すること自体が困難である。
 例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、菱面体晶構造を有する単結晶InGaZnOの密度は6.357g/cmである。よって、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、a−like OSの密度は5.0g/cm以上5.9g/cm未満である。また、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、nc−OSの密度及びCAAC−OSの密度は5.9g/cm以上6.3g/cm未満である。
 なお、同じ組成の単結晶が存在しない場合、任意の割合で組成の異なる単結晶を組み合わせることにより、所望の組成における単結晶に相当する密度を見積もることができる。所望の組成の単結晶に相当する密度は、組成の異なる単結晶を組み合わせる割合に対して、加重平均を用いて見積もればよい。ただし、密度は、可能な限り少ない種類の単結晶を組み合わせて見積もることが好ましい。
 以上のように、酸化物半導体は、様々な構造をとり、それぞれが様々な特性を有する。なお、酸化物半導体は、例えば、非晶質酸化物半導体、a−like OS、nc−OS、CAAC−OSのうち、二種以上を有する積層膜であってもよい。
<酸化物半導体のキャリア密度>
 次に、酸化物半導体のキャリア密度について、以下に説明を行う。
 酸化物半導体のキャリア密度に影響を与える因子としては、酸化物半導体中の酸素欠損(Vo)、又は酸化物半導体中の不純物などが挙げられる。
 酸化物半導体中の酸素欠損が多くなると、該酸素欠損に水素が結合(この状態をVoHともいう)した際に、欠陥準位密度が高くなる。又は、酸化物半導体中の不純物が多くなると、該不純物に起因し欠陥準位密度が高くなる。したがって、酸化物半導体中の欠陥準位密度を制御することで、酸化物半導体のキャリア密度を制御することができる。
 ここで、酸化物半導体をチャネル領域に用いるトランジスタを考える。
 トランジスタのしきい値電圧のマイナスシフトの抑制、又はトランジスタのオフ電流の低減を目的とする場合においては、酸化物半導体のキャリア密度を低くする方が好ましい。酸化物半導体のキャリア密度を低くする場合においては、酸化物半導体中の不純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性又は実質的に高純度真性と言う。高純度真性の酸化物半導体のキャリア密度としては、8×1015cm−3未満、好ましくは1×1011cm−3未満、さらに好ましくは1×1010cm−3未満であり、1×10−9cm−3以上とすればよい。
 一方で、トランジスタのオン電流の向上、又はトランジスタの電界効果移動度の向上を目的とする場合においては、酸化物半導体のキャリア密度を高くする方が好ましい。酸化物半導体のキャリア密度を高くする場合においては、酸化物半導体の不純物濃度をわずかに高める、又は酸化物半導体の欠陥準位密度をわずかに高めればよい。あるいは、酸化物半導体のバンドギャップをより小さくするとよい。例えば、トランジスタのId−Vg特性のオン/オフ比が取れる範囲において、不純物濃度がわずかに高い、又は欠陥準位密度がわずかに高い酸化物半導体は、実質的に真性とみなせる。また、電子親和力が大きく、それにともなってバンドギャップが小さくなり、その結果、熱励起された電子(キャリア)の密度が増加した酸化物半導体は、実質的に真性とみなせる。なお、より電子親和力が大きな酸化物半導体を用いた場合には、トランジスタのしきい値電圧がより低くなる。
 上述のキャリア密度が高められた酸化物半導体は、わずかにn型化している。したがって、キャリア密度が高められた酸化物半導体を、「Slightly−n」と呼称してもよい。
 実質的に真性の酸化物半導体のキャリア密度は、1×10cm−3以上1×1018cm−3未満が好ましく、1×10cm−3以上1×1017cm−3以下がより好ましく、1×10cm−3以上5×1016cm−3以下がさらに好ましく、1×1010cm−3以上1×1016cm−3以下がさらに好ましく、1×1011cm−3以上1×1015cm−3以下がさらに好ましい。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態12)
 本実施の形態では、上述の実施の形態で説明した半導体装置(トランジスタ、メモリセルなど)を電子部品(RFIC、記憶装置など)に適用する例、及び該電子部品を具備する電子機器に適用する例について、図49を用いて説明する。
 図49(A)では上述の実施の形態で説明し半導体装置を電子部品に適用する例について説明する。なお電子部品は、半導体パッケージ、又はIC用パッケージともいう。この電子部品は、端子取り出し方向や、端子の形状に応じて、複数の規格や名称が存在する。そこで、本実施の形態では、その一例について説明することにする。
 上記実施の形態1及び実施の形態2に示すようなトランジスタで構成される半導体装置は、組み立て工程(後工程)を経て、プリント基板に脱着可能な部品が複数合わさることで完成する。
 後工程については、図49(A)に示す各工程を経ることで完成させることができる。具体的には、前工程で得られる素子基板が完成(ステップS1)した後、基板の裏面を研削する(ステップS2)。この段階で基板を薄膜化することで、前工程での基板の反り等を低減し、部品としての小型化を図るためである。
 基板の裏面を研削して、基板を複数のチップに分離するダイシング工程を行う。そして、分離したチップを個々にピックアップしてリードフレーム上に搭載し接合する、ダイボンディング工程を行う(ステップS3)。このダイボンディング工程におけるチップとリードフレームとの接着は、樹脂による接着や、テープによる接着等、適宜製品に応じて適した方法を選択する。なお、ダイボンディング工程は、インターポーザ上に搭載し接合してもよい。
 なお、本実施の形態において、基板の一方の面に素子が形成されていたとき、基板の一方の面を表面とし、該基板の他方の面(該基板の素子が形成されていない側の面)を裏面とする。
 次いでリードフレームのリードとチップ上の電極とを、金属の細線(ワイヤー)で電気的に接続する、ワイヤーボンディングを行う(ステップS4)。金属の細線には、銀線や金線を用いることができる。また、ワイヤーボンディングは、ボールボンディングや、ウェッジボンディングを用いることができる。
 ワイヤーボンディングされたチップは、エポキシ樹脂等で封止される、モールド工程が施される(ステップS5)。モールド工程を行うことで電子部品の内部が樹脂で充填され、機械的な外力による内蔵される回路部やワイヤーに対するダメージを低減することができ、また水分や埃による特性の劣化を低減することができる。
 次いでリードフームのリードをメッキ処理する。そしてリードを切断及び成形加工する(ステップS6)。このめっき処理によりリードの錆を防止し、後にプリント基板に実装する際のはんだ付けをより確実に行うことができる。
 次いでパッケージの表面に印字処理(マーキング)を施す(ステップS7)。そして最終的な検査工程(ステップS8)を経て電子部品が完成する(ステップS9)。
 以上説明した電子部品は、上述の実施の形態で説明した半導体装置を含む構成とすることができる。そのため、信頼性に優れた電子部品を実現することができる。
 また、完成した電子部品の斜視模式図を図49(B)に示す。図49(B)では、電子部品の一例として、QFP(Quad Flat Package)の斜視模式図を示している。図49(B)に示す電子部品1900は、リード1901及び回路部1903を示している。図49(B)に示す電子部品1900は、例えばプリント基板1902に実装される。このような電子部品1900が複数組み合わされて、それぞれがプリント基板1902上で電気的に接続されることで電子機器の内部に搭載することができる。完成した回路基板1904は、電子機器等の内部に設けられる。
 なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(本明細書等の記載に関する付記)
 以上の実施の形態、及び実施の形態における各構成の説明について、以下に付記する。
<実施の形態で述べた本発明の一態様に関する付記>
 各実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて、本発明の一態様とすることができる。また、1つの実施の形態の中に、複数の構成例が示される場合は、互いに構成例を適宜組み合わせることが可能である。
 なお、ある一つの実施の形態の中で述べる内容(一部の内容でもよい)は、その実施の形態で述べる別の内容(一部の内容でもよい)と、一つ若しくは複数の別の実施の形態で述べる内容(一部の内容でもよい)との少なくとも一つの内容に対して、適用、組み合わせ、又は置き換えなどを行うことができる。
 なお、実施の形態の中で述べる内容とは、各々の実施の形態において、様々な図を用いて述べる内容、又は明細書に記載される文章を用いて述べる内容のことである。
 なお、ある一つの実施の形態において述べる図(一部でもよい)は、その図の別の部分、その実施の形態において述べる別の図(一部でもよい)と、一つ若しくは複数の別の実施の形態において述べる図(一部でもよい)との少なくとも一つの図に対して、組み合わせることにより、さらに多くの図を構成させることができる。
<序数詞に関する付記>
 本明細書等において、「第1」、「第2」、「第3」という序数詞は、構成要素の混同を避けるために付したものである。従って、構成要素の数を限定するものではない。また、構成要素の順序を限定するものではない。また例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素が、他の実施の形態、あるいは特許請求の範囲において「第2」に言及された構成要素とすることもありうる。また例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素を、他の実施の形態、あるいは特許請求の範囲において省略することもありうる。
<図面を説明する記載に関する付記>
 実施の形態について図面を参照しながら説明している。但し、実施の形態は多くの異なる態様で実施することが可能であり、趣旨及びその範囲から逸脱することなく、その形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、実施の形態の記載内容に限定して解釈されるものではない。なお、実施の形態の発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。
 また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。構成同士の位置関係は、各構成を描写する方向に応じて適宜変化する。そのため、配置を示す語句は、明細書で説明した記載に限定されず、状況に応じて適切に言い換えることができる。
 また、「上」や「下」の用語は、構成要素の位置関係が直上又は直下で、かつ、直接接していることを限定するものではない。例えば、「絶縁層A上の電極B」の表現であれば、絶縁層Aの上に電極Bが直接接して形成されている必要はなく、絶縁層Aと電極Bとの間に他の構成要素を含むものを除外しない。
 また本明細書等において、ブロック図では、構成要素を機能毎に分類し、互いに独立したブロックとして示している。しかしながら実際の回路等においては、構成要素を機能毎に切り分けることが難しく、一つの回路に複数の機能が係わる場合や、複数の回路にわたって一つの機能が関わる場合があり得る。そのため、ブロック図のブロックは、明細書で説明した構成要素に限定されず、状況に応じて適切に言い換えることができる。
 また、図面において、大きさ、層の厚さ、又は領域は、説明の便宜上任意の大きさに示したものである。よって、必ずしもそのスケールに限定されない。なお図面は明確性を期すために模式的に示したものであり、図面に示す形状又は値などに限定されない。例えば、ノイズによる信号、電圧、若しくは電流のばらつき、又は、タイミングのずれによる信号、電圧、若しくは電流のばらつきなどを含むことが可能である。
 また、図面において、説明を分かりやすくするため、符号以外の数字や文字を記載している場合がある。具体的には、クレジットカードの数字及び文字、テンキーのボタンに書かれている数字、セグメント方式液晶の表示部の数字などがある。これらデザインで描いた数字・文字と、符号と、を区別するため、符号には引き出し線を表記し、又はアンダーラインを表記し、符号のフォントをArialとして表記する。ただし、デザインで描いた数字・文字が無い図面の場合は、この限りではない場合がある。
 また、図面において、上面図(平面図、レイアウト図ともいう)や斜視図などにおいて、図面の明確性を期すために、一部の構成要素の記載を省略している場合がある。
 また、図面において、同一の要素又は同様な機能を有する要素、同一の材質の要素、あるいは同時に形成される要素等には同一の符号を付す場合があり、その繰り返しの説明は省略する場合がある。
<言い換え可能な記載に関する付記>
 本明細書等において、トランジスタの接続関係を説明する際、ソースとドレインとの一方を、「ソース又はドレインの一方」(又は第1電極、又は第1端子)と表記し、ソースとドレインとの他方を「ソース又はドレインの他方」(又は第2電極、又は第2端子)と表記している。これは、トランジスタのソースとドレインは、トランジスタの構造又は動作条件等によって変わるためである。なおトランジスタのソースとドレインの呼称については、ソース(ドレイン)端子や、ソース(ドレイン)電極等、状況に応じて適切に言い換えることができる。
 また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配線」が一体となって形成されている場合なども含む。
 また、本明細書等において、電圧と電位は、適宜言い換えることができる。電圧は、基準となる電位からの電位差のことであり、例えば基準となる電位をグラウンド電位(接地電位)とすると、電圧を電位に言い換えることができる。グラウンド電位は必ずしも0Vを意味するとは限らない。なお電位は相対的なものであり、基準となる電位によっては、配線等に与える電位を変化させる場合がある。
 なお本明細書等において、「膜」、「層」などの語句は、場合によっては、又は、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。又は、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。又は、場合によっては、又は、状況に応じて、「膜」、「層」などの語句を使わずに、別の用語に入れ替えることが可能である。例えば、「導電層」又は「導電膜」という用語を、「導電体」という用語に変更することが可能な場合がある。又は、例えば、「絶縁層」「絶縁膜」という用語を、「絶縁体」という用語に変更することが可能な場合がある。
 なお本明細書等において、「配線」、「信号線」、「電源線」などの用語は、場合によっては、又は、状況に応じて、互いに入れ替えることが可能である。例えば、「配線」という用語を、「信号線」という用語に変更することが可能な場合がある。また、例えば、「配線」という用語を、「電源線」などの用語に変更することが可能な場合がある。また、その逆も同様で、「信号線」「電源線」などの用語を、「配線」という用語に変更することが可能な場合がある。「電源線」などの用語は、「信号線」などの用語に変更することが可能な場合がある。また、その逆も同様で「信号線」などの用語は、「電源線」などの用語に変更することが可能な場合がある。
<語句の定義に関する付記>
 以下では、上記実施の形態中で言及した語句の定義について説明する。
<<半導体について>>
 本明細書において、「半導体」と表記した場合でも、例えば、導電性が十分低い場合は「絶縁体」としての特性を有する場合がある。また、「半導体」と「絶縁体」は境界が曖昧であり、厳密に区別できない場合がある。したがって、本明細書に記載の「半導体」は、「絶縁体」と言い換えることができる場合がある。同様に、本明細書に記載の「絶縁体」は、「半導体」と言い換えることができる場合がある。
 また、「半導体」と表記した場合でも、例えば、導電性が十分高い場合は「導電体」としての特性を有する場合がある。また、「半導体」と「導電体」は境界が曖昧であり、厳密に区別できない場合がある。したがって、本明細書に記載の「半導体」は、「導電体」と言い換えることができる場合がある。同様に、本明細書に記載の「導電体」は、「半導体」と言い換えることができる場合がある。
 なお、半導体の不純物とは、例えば、半導体層を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物である。不純物が含まれることにより、例えば、半導体にDOS(Density of State)が形成されることや、キャリア移動度が低下することや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、主成分以外の遷移金属などがあり、特に、例えば、水素(水にも含まれる)、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。酸化物半導体の場合、例えば水素などの不純物の混入によって酸素欠損を形成する場合がある。また、半導体がシリコン層である場合、半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、第15族元素などがある。
<<トランジスタについて>>
 本明細書において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイン領域又はドレイン電極)とソース(ソース端子、ソース領域又はソース電極)の間にチャネル形成領域を有しており、ドレインとチャネル形成領域とソースとを介して電流を流すことができるものである。なお、本明細書等において、チャネル形成領域とは、電流が主として流れる領域をいう。
 また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができるものとする。
<<スイッチについて>>
 本明細書等において、スイッチとは、導通状態(オン状態)、又は、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有するものをいう。又は、スイッチとは、電流を流す経路を選択して切り替える機能を有するものをいう。
 一例としては、電気的スイッチ又は機械的なスイッチなどを用いることができる。つまり、スイッチは、電流を制御できるものであればよく、特定のものに限定されない。
 電気的なスイッチの一例としては、トランジスタ(例えば、バイポーラトランジスタ、MOSトランジスタなど)、ダイオード(例えば、PNダイオード、PINダイオード、ショットキーダイオード、MIM(Metal Insulator Metal)ダイオード、MIS(Metal Insulator Semiconductor)ダイオード、ダイオード接続のトランジスタなど)、又はこれらを組み合わせた論理回路などがある。
 なお、スイッチとしてトランジスタを用いる場合、トランジスタの「導通状態」とは、トランジスタのソース電極とドレイン電極が電気的に短絡されているとみなせる状態をいう。また、トランジスタの「非導通状態」とは、トランジスタのソース電極とドレイン電極が電気的に遮断されているとみなせる状態をいう。なおトランジスタを単なるスイッチとして動作させる場合には、トランジスタの極性(導電型)は特に限定されない。
 機械的なスイッチの一例としては、デジタルマイクロミラーデバイス(DMD)のように、MEMS(マイクロ・エレクトロ・メカニカル・システム)技術を用いたスイッチがある。そのスイッチは、機械的に動かすことが可能な電極を有し、その電極が動くことによって、導通と非導通とを制御して動作する。
<<チャネル長について>>
 本明細書等において、チャネル長とは、例えば、トランジスタの上面図において、半導体(又はトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、又はチャネルが形成される領域における、ソース(ソース領域又はソース電極)とドレイン(ドレイン領域又はドレイン電極)との間の距離をいう。
 なお、一つのトランジスタにおいて、チャネル長が全ての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル長は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル長は、チャネルの形成される領域における、いずれか一の値、最大値、最小値又は平均値とする。
<<チャネル幅について>>
 本明細書等において、チャネル幅とは、例えば、上面図において半導体(又はトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、又はチャネルが形成される領域における、ソースとドレインとが向かい合っている部分の長さをいう。
 なお、一つのトランジスタにおいて、チャネル幅がすべての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル幅は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル幅は、チャネルの形成される領域における、いずれか一の値、最大値、最小値又は平均値とする。
 なお、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅(以下、実効的なチャネル幅と呼ぶ。)と、トランジスタの上面図において示されるチャネル幅(以下、見かけ上のチャネル幅と呼ぶ。)と、が異なる場合がある。例えば、立体的な構造を有するトランジスタでは、実効的なチャネル幅が、トランジスタの上面図において示される見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつ立体的な構造を有するトランジスタでは、半導体の側面に形成されるチャネル領域の割合が大きくなる場合がある。その場合は、上面図において示される見かけ上のチャネル幅よりも、実際にチャネルの形成される実効的なチャネル幅の方が大きくなる。
 ところで、立体的な構造を有するトランジスタにおいては、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
 そこで、本明細書では、トランジスタの上面図において、半導体とゲート電極とが重なる領域における、ソースとドレインとが向かい合っている部分の長さである見かけ上のチャネル幅を、「囲い込みチャネル幅(SCW:Surrounded Channel Width)」と呼ぶ場合がある。また、本明細書では、単にチャネル幅と記載した場合には、囲い込みチャネル幅又は見かけ上のチャネル幅を指す場合がある。又は、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅、囲い込みチャネル幅などは、断面TEM像などを取得して、その画像を解析することなどによって、値を決定することができる。
 なお、トランジスタの電界効果移動度や、チャネル幅当たりの電流値などを計算して求める場合、囲い込みチャネル幅を用いて計算する場合がある。その場合には、実効的なチャネル幅を用いて計算する場合とは異なる値をとる場合がある。
<<接続について>>
 なお、本明細書等において、XとYとが接続されている、と記載する場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とを含むものとする。したがって、所定の接続関係、例えば、図又は文章に示された接続関係に限定されず、図又は文章に示された接続関係以外のものも含むものとする。
 ここで使用するX、Yなどは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
 XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、又は、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。又は、スイッチは、電流を流す経路を選択して切り替える機能を有している。
 XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅又は電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。
 なお、XとYとが電気的に接続されている、と明示的に記載する場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とを含むものとする。つまり、電気的に接続されている、と明示的に記載する場合は、単に、接続されている、とのみ明示的に記載されている場合と同じであるとする。
 なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
 例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。又は、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。又は、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
 なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
<<平行、垂直について>>
 本明細書において、「平行」とは、二つの直線が−10°以上かつ10°以下の角度で配置されている状態をいう。したがって、−5°以上かつ5°以下の場合も含まれる。また、「略平行」とは、二つの直線が−30°以上かつ30°以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80°以上かつ100°以下の角度で配置されている状態をいう。したがって、85°以上かつ95°以下の場合も含まれる。また、「略垂直」とは、二つの直線が60°以上かつ120°以下の角度で配置されている状態をいう。
<<三方晶、菱面体晶について>>
 本明細書において、結晶が三方晶又は菱面体晶である場合、六方晶系として表す。
BL  配線
BLB  配線
BRL  配線
BGL  配線
C1  容量素子
C101  容量素子
C102  容量素子
C103  容量素子
C104  容量素子
C105  容量素子
INV101  インバータ
INV102  インバータ
JT1  接続端子
JT2  接続端子
JT3  接続端子
JT4  接続端子
JT5  接続端子
JT6  接続端子
JT7  接続端子
M101  トランジスタ
M102  トランジスタ
M104  トランジスタ
M105  トランジスタ
M106  トランジスタ
M107  トランジスタ
M108  トランジスタ
Mos1  トランジスタ
Mos2  トランジスタ
Mos3  トランジスタ
Mos4  トランジスタ
Mos5  トランジスタ
Mos6  トランジスタ
RBL  配線
RWL  配線
SL  配線
Tr0  トランジスタ
Tr1  トランジスタ
Tr2  トランジスタ
WBL  配線
WL  配線
WLC  配線
WWL  配線
10  第1の回路
20  第2の回路
100  半導体装置
101  アンテナ
102  整流回路
103  検波回路
104  変調回路
105  電源回路
106  制御回路
106a  制御回路
106b  制御回路
106c  制御回路
106d  制御回路
106e  制御回路
106f  制御回路
106g  制御回路
106h  制御回路
106i  制御回路
107  アナログデジタル変換回路
108  指紋センサ
109  記憶装置
109a  揮発性メモリ
109b  不揮発性メモリ
110  半導体装置
111  入出力端子
112  内部回路
113  配線
114  配線
115  送受信回路
130  半導体装置
140  半導体装置
150  半導体装置
157  OSアナログデジタル変換回路
159  OS記憶装置
160  半導体装置
170  半導体装置
180  半導体装置
190  電池
200  CPU
201  パワーマネージメントユニット
202  センサコントローラ
203  メモリコントローラ
204  変調回路コントローラ
205  バス
206  ディスプレイコントローラ
207  操作キーコントローラ
211  OS−CPU
300  半導体装置
301  印字部
302  手
302a  指
303  手
308a  無線信号
308b  無線信号
310  半導体装置
330  半導体装置
400  非接触型カードリーダ
401  読み取り部
402  表示部
403  配線
410  接触型カードリーダ
411  配線
412  表示部
413  配線
414  内部端子
415  制御装置
416  カード差込口
420  接触型カードリーダ
421  入力ボタン部
422  配線
430  静脈読み取り装置
431  配線
432  表示部
433  静脈読み取り部
434  配線
435  配線
436  制御装置
440  電子機器
450  電子機器
470  電子機器
480  電子機器
481  送受信機
500  半導体装置
501  筐体
502  ベルト
503  表示部
504  操作キー
505  指紋センサ
510  半導体装置
800  アナログデジタル変換回路
801  サンプルホールド回路
801A  サンプルホールド回路
801B  サンプルホールド回路
802  コンパレータ
803  逐次比較レジスタ
804  デジタルアナログ変換回路
805  タイミングコントローラ
806  発振回路
811  バッファ回路
812  トランジスタ
813  容量素子
821  センサ回路
821A  センサ回路
821B  センサ回路
822  セレクタ
831A  サンプルホールド回路
831B  サンプルホールド回路
831C  サンプルホールド回路
835  トランジスタ
836  トランジスタ
837  トランジスタ
838  トランジスタ
893  容量素子
894  セレクタ
895  セレクタ
896  セレクタ
897  トランジスタ
898  インバータ回路
900  アナログデジタル変換回路
911  トランジスタ
912  容量素子
1200[i、j]  メモリセル
1201  メモリセル
1203  メモリセル
1204  メモリセル
1205  メモリセル
1206  メモリセル
1207  メモリセル
1208  メモリセル
1400a  トランジスタ
1400b  トランジスタ
1400c  トランジスタ
1400d  トランジスタ
1400e  トランジスタ
1401  絶縁膜
1402  絶縁膜
1403  絶縁膜
1404  絶縁膜
1405  絶縁膜
1406  絶縁膜
1407  絶縁膜
1408  絶縁膜
1411  導電膜
1412  導電膜
1413  導電膜
1414  導電膜
1421  導電膜
1422  導電膜
1423  導電膜
1424  導電膜
1430  金属酸化物
1431  金属酸化物
1431a  金属酸化物
1431b  金属酸化物
1431c  金属酸化物
1432  金属酸化物
1432a  金属酸化物
1432b  金属酸化物
1432c  金属酸化物
1433  金属酸化物
1441  領域
1442  領域
1450  基板
1461  領域
1462  領域
1463  領域
1680  トランジスタ
1681  絶縁膜
1682  半導体
1683  導電膜
1684  導電膜
1685  絶縁膜
1686  絶縁膜
1687  絶縁膜
1688  導電膜
1689  導電膜
1700  基板
1701  素子分離層
1702  絶縁体
1703  絶縁体
1704  絶縁体
1705  絶縁体
1706  絶縁体
1710  導電体
1711  導電体
1712  導電体
1713  導電体
1714  導電体
1715  導電体
1716  導電体
1717  導電体
1718  導電体
1719  導電体
1730  配線
1731  配線
1732  配線
1733  配線
1734  配線
1735  配線
1736  配線
1737  配線
1751  電極
1752  電極
1753  絶縁体
1790  ゲート電極
1792  ウェル
1793  チャネル形成領域
1794  低濃度不純物領域
1795  高濃度不純物領域
1796  導電性領域
1797  ゲート絶縁膜
1798  側壁絶縁層
1799  側壁絶縁層
1900  電子部品
1901  リード
1902  プリント基板
1903  回路部
1904  回路基板
2200  半導体装置
2201  第1の記憶回路
2202  第2の記憶回路
2203  第3の記憶回路
2204  読み出し回路
2209  トランジスタ
2210  トランジスタ
2212  トランジスタ
2213  トランジスタ
2215  トランジスタ
2217  トランジスタ
2218  トランジスタ
2219  容量素子
2220  容量素子
2240  配線
2241  配線
2242  配線
2243  配線
2244  配線
2300  半導体装置
2301  CPUコア
2302  パワーコントローラ
2303  パワースイッチ
2304  キャッシュ
2305  バスインターフェース
2306  デバッグインターフェース
2307  制御装置
2308  PC
2309  パイプラインレジスタ
2310  パイプラインレジスタ
2311  ALU
2312  レジスタファイル
2321  パワーマネージメントユニット
2322  周辺回路
2323  データバス
2600  記憶装置
2601  周辺回路
2610  メモリセルアレイ
2621  ローデコーダ
2622  ワード線ドライバ回路
2630  ビット線ドライバ回路
2631  カラムデコーダ
2632  プリチャージ回路
2633  センスアンプ
2634  書き込み回路
2640  出力回路
2660  コントロールロジック回路

Claims (17)

  1.  送受信回路と、制御回路と、アナログデジタル変換回路と、記憶装置と、指紋センサと、を有する半導体装置であって、
     前記送受信回路は、アンテナを有し、
     前記制御回路は、第1トランジスタを有し、
     前記記憶装置は、第2トランジスタを有し、
     前記アナログデジダル変換回路は、第3トランジスタを有し、
     前記第1乃至第3トランジスタの少なくともいずれか一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、
     前記記憶装置は、照合用の指紋データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、
     前記送受信回路は、前記制御回路と電気的に接続され、
     前記制御回路は、前記指紋センサと、前記アナログデジタル変換回路と、前記記憶装置と、電気的に接続され、
     前記指紋センサは、前記アナログデジタル変換回路と電気的に接続され、
     前記送受信回路は、前記アンテナによって生成される入力交流信号から、前記制御回路に入力する第1電気信号を生成する機能を有し、
     前記第1電気信号は、前記制御回路を駆動する命令を有し、
     前記制御回路は、前記第1電気信号の解読後に、前記記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ前記指紋センサに駆動命令を含む第3電気信号を送る機能を有し、
     前記記憶装置は、前記第2電気信号を受けることで、前記第1デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記指紋センサは、前記第3電気信号を受けることで、指紋のアナログデータを取得して、前記アナログデジタル変換回路に入力する機能を有し、
     前記アナログデジタル変換回路は、前記指紋のアナログデータを第3デジタルデータに変換して、前記記憶装置及び前記制御回路に送る機能を有し、
     前記記憶装置は、前記第3デジタルデータを記憶する機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータを比較する機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータが一致した場合に、前記記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、
     前記記憶装置は、前記第4電気信号を受けることで、前記第2デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記制御回路は、前記第2デジタルデータを前記送受信回路に送る機能を有し、
     前記送受信回路は、前記第2デジタルデータを変調し、前記アンテナから、変調された前記第2デジタルデータを送信する機能を有することを特徴とする半導体装置。
  2.  入出力端子と、制御回路と、アナログデジタル変換回路と、記憶装置と、指紋センサと、を有する半導体装置であって、
     前記制御回路は、第1トランジスタを有し、
     前記記憶装置は、第2トランジスタを有し、
     前記アナログデジタル変換回路は、第3トランジスタを有し、
     前記第1乃至第3トランジスタの少なくともいずれか一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、
     前記記憶装置は、照合用の指紋データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、
     前記入出力端子は、前記制御回路と電気的に接続され、
     前記制御回路は、前記指紋センサと、前記アナログデジタル変換回路と、前記記憶装置と、電気的に接続され、
     前記指紋センサは、前記アナログデジタル変換回路と電気的に接続され、
     前記入出力端子は、前記制御回路に入力する第1電気信号を前記半導体装置の内部に供給する機能を有し、
     前記第1電気信号は、前記制御回路を駆動する命令を有し、
     前記制御回路は、前記第1電気信号の解読後に、前記記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ前記指紋センサに駆動命令を含む第3電気信号を送る機能を有し、
     前記記憶装置は、前記第2電気信号を受けることで、前記第1デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記指紋センサは、前記第3電気信号を受けることで、指紋のアナログデータを取得して、前記アナログデジタル変換回路に入力する機能を有し、
     前記アナログデジタル変換回路は、前記指紋のアナログデータを第3デジタルデータに変換して、前記記憶装置及び前記制御回路に送る機能を有し、
     前記記憶装置は、前記第3デジタルデータを記憶する機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータを比較する機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータが一致した場合に、前記記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、
     前記記憶装置は、前記第4電気信号を受けることで、前記第2デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記制御回路は、前記入出力端子を介して、前記第2デジタルデータを外部に送信する機能を有することを特徴とする半導体装置。
  3.  請求項1において、更に入出力端子を有する半導体装置であって、
     前記入出力端子は、前記制御回路と電気的に接続され、
     前記入出力端子は、前記半導体装置の外部からの第5電気信号を前記制御回路に入力する機能を有し、
     前記第5電気信号は、前記制御回路を駆動する命令を有し、
     前記制御回路は、前記第5電気信号の解読後に、前記記憶装置に読み出し動作の命令を含む前記第2電気信号を送り、かつ前記指紋センサに駆動命令を含む前記第3電気信号を送る機能を有し、
     前記制御回路は、前記第2デジタルデータを受けることで、前記入出力端子を介して、前記第2デジタルデータを外部に送信する機能を有することを特徴とする半導体装置。
  4.  請求項3において、更に表示部と、操作キーと、筐体と、を有する半導体装置であって、
     前記表示部は、前記制御回路と電気的に接続され、
     前記操作キーは、前記制御回路と電気的に接続されることを特徴とする半導体装置。
  5.  請求項4において、
     前記表示部にタッチセンサ機能を有することを特徴とする半導体装置。
  6.  請求項4、又は請求項5において、
     前記筐体は、生物の表面、又は無生物の表面に装着可能な構造体を有することを特徴とする半導体装置。
  7.  請求項1乃至請求項5のいずれかにおいて、
     容量素子を有し、
     前記容量素子は、少なくとも一の前記保持ノードの電圧を保持する機能を有することを特徴とする半導体装置。
  8.  請求項1乃至請求項5のいずれかにおいて、
     前記記憶装置は、第1記憶領域と、第2記憶領域と、を有し、
     前記第1記憶領域は、データの書き込み動作及び読み出し動作が行える領域であり、
     前記第2記憶領域は、データの読み出し動作のみ行える領域であり、
     前記記憶装置は、前記第1記憶領域に前記第3デジタルデータを記憶する機能と、前記第2記憶領域に前記第1デジタルデータと、前記第2デジタルデータと、を保持する機能を有することを特徴とする半導体装置。
  9.  半導体装置と、第1外部機器と、第2外部機器と、を有するシステムであって、
     前記半導体装置は、送受信回路と、制御回路と、記憶装置と、を有し、
     前記送受信回路は、第1アンテナを有し、
     前記第1外部機器は、第2アンテナを有し、
     前記第2外部機器は、生体センサを有し、
     前記制御回路は、第1トランジスタを有し、
     前記記憶装置は、第2トランジスタを有し、
     前記第1トランジスタ、及び第2トランジスタの少なくとも一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、
     前記記憶装置は、照合用の生体データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、
     前記送受信回路は、前記制御回路と電気的に接続され、
     前記制御回路は、前記記憶装置と電気的に接続され、
     前記第1外部機器は、前記第2外部機器と電気的に接続され、
     前記送受信回路は、前記第1アンテナによって生成される入力交流信号から、前記制御回路に入力する第1電気信号を生成する機能を有し、
     前記第1電気信号は、前記制御回路を駆動する命令を有し、
     前記制御回路は、前記第1電気信号の解読後に、前記記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ前記送受信回路に前記第2外部機器への駆動命令を含む第3電気信号を送る機能を有し、
     前記記憶装置は、前記第2電気信号を受けることで、前記第1デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記送受信回路は、前記第3電気信号を受けることで、前記第1アンテナから前記第2アンテナに、変調された前記第3電気信号を送信する機能を有し、
     前記第1外部機器は、前記第2外部機器に前記第3電気信号を送信する機能を有し、
     前記第2外部機器は、前記第3電気信号を受けることで、前記生体センサを起動して、被照合用の生体データである第3デジタルデータを取得する機能と、前記第3デジタルデータを前記第1外部機器に送信する機能を有し、
     前記第1外部機器は、前記第2アンテナから前記第1アンテナに、前記第3デジタルデータを送信する機能を有し、
     前記送受信回路は、前記第1アンテナが受信した前記第3デジタルデータを復調して、前記制御回路に送る機能を有し、
     前記制御回路は、前記第3デジタルデータを前記記憶装置に送り、前記第3デジタルデータを前記記憶装置に記憶させる機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータを比較する機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータが一致した場合に、前記記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、
     前記記憶装置は、前記第4電気信号を受けることで、前記第2デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記制御回路は、前記第2デジタルデータを前記送受信回路に送る機能を有し、
     前記送受信回路は、前記第2デジタルデータを変調し、前記第1アンテナから前記第2アンテナへ、変調された前記第2デジタルデータを送信する機能を有することを特徴とするシステム。
  10.  半導体装置と、第1外部機器と、第2外部機器と、を有するシステムであって、
     前記半導体装置は、入出力端子と、制御回路と、記憶装置と、を有し、
     前記第1外部機器は、接続口を有し、
     前記第2外部機器は、生体センサを有し、
     前記制御回路は、第1トランジスタを有し、
     前記記憶装置は、第2トランジスタを有し、
     前記第1トランジスタ、及び第2トランジスタの少なくとも一は、ソース又はドレインの一方に保持ノードと、チャネル形成領域に酸化物半導体と、を有し、
     前記記憶装置は、照合用の生体データである第1デジタルデータと、機密データである第2デジタルデータと、が記憶され、
     前記入出力端子は、前記制御回路と電気的に接続され、
     前記制御回路は、前記記憶装置と電気的に接続され、
     前記第1外部機器は、前記第2外部機器と電気的に接続され、
     前記半導体装置を前記接続口に取り付けることで、前記第1外部機器と、前記入出力端子と、を電気的に接続する機能を有し、
     前記入出力端子は、前記制御回路に入力する第1電気信号を、前記第1外部機器から前記半導体装置の内部に供給する機能を有し、
     前記第1電気信号は、前記制御回路を駆動する命令を有し、
     前記制御回路は、前記第1電気信号の解読後に、前記記憶装置に読み出し動作の命令を含む第2電気信号を送り、かつ前記入出力端子を介して前記第1外部機器に前記第2外部機器への駆動命令を含む第3電気信号を送る機能を有し、
     前記記憶装置は、前記第2電気信号を受けることで、前記第1デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記第1外部機器は、前記第2外部機器に前記第3電気信号を送信する機能を有し、
     前記第2外部機器は、前記第3電気信号を受けることで、前記生体センサを起動して、被照合用の生体データである第3デジタルデータを取得する機能と、前記第3デジタルデータを前記第1外部機器に送信する機能を有し、
     前記第1外部機器は、前記入出力端子を介して、前記第3デジタルデータを前記制御回路に送る機能を有し、
     前記制御回路は、前記第3デジタルデータを前記記憶装置に送り、前記第3デジタルデータを前記記憶装置に記憶させる機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータを比較する機能を有し、
     前記制御回路は、前記第1デジタルデータと前記第3デジタルデータが一致した場合に、前記記憶装置に読み出し動作命令を含む第4電気信号を送る機能を有し、
     前記記憶装置は、前記第4電気信号を受けることで、前記第2デジタルデータを読み出して、前記制御回路に送る機能を有し、
     前記制御回路は、前記入出力端子を介して、前記第2デジタルデータを前記第1外部機器に送信する機能を有することを特徴とするシステム。
  11.  請求項9、又は請求項10において、
     前記第1外部機器と前記第2外部機器は、同一の筐体に収納された1つの装置であることを特徴とするシステム。
  12.  請求項9において、
     前記第1外部機器と前記第2外部機器は、同一の第1筐体に収納された1つの装置であり、
     前記半導体装置は、更に、表示部と、操作キーと、第2筐体と、を有することを特徴とするシステム。
  13.  請求項12において、
     前記半導体装置は、前記表示部にタッチセンサ機能を有することを特徴とするシステム。
  14.  請求項12、又は請求項13において、
     前記第2筐体は、生物の表面、又は無生物の表面に装着可能な構造体を有することを特徴とするシステム。
  15.  請求項9、10、12、又は請求項13のいずれかにおいて、
     前記照合用の生体データ、及び前記被照合用の生体データは、指紋、掌線、手形、指又は手のひら又は手首の静脈、声紋、虹彩、顔の形、遺伝子の少なくともいずれか一に関するデータであることを特徴とするシステム。
  16.  請求項9、10、12、又は請求項13のいずれかにおいて、
     前記半導体装置は、容量素子を有し、
     前記容量素子は、少なくとも一の前記保持ノードの電圧を保持する機能を有することを特徴とするシステム。
  17.  請求項9、10、12、又は請求項13のいずれかにおいて、
     前記記憶装置は、第1記憶領域と、第2記憶領域と、を有し、
     前記第1記憶領域は、データの書き込み動作及び読み出し動作が行える領域であり、
     前記第2記憶領域は、データの読み出し動作のみ行える領域であり、
     前記記憶装置は、前記第1記憶領域に前記第3デジタルデータを記憶する機能と、前記第2記憶領域に前記第1デジタルデータと、前記第2デジタルデータと、を保持する機能を有することを特徴とするシステム。
PCT/IB2016/052034 2015-04-21 2016-04-11 半導体装置、又はそのシステム WO2016170444A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2017513383A JP6714582B2 (ja) 2015-04-21 2016-04-11 半導体装置
US15/567,091 US10679017B2 (en) 2015-04-21 2016-04-11 Semiconductor device and system thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015086872 2015-04-21
JP2015-086872 2015-04-21

Publications (1)

Publication Number Publication Date
WO2016170444A1 true WO2016170444A1 (ja) 2016-10-27

Family

ID=57142916

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2016/052034 WO2016170444A1 (ja) 2015-04-21 2016-04-11 半導体装置、又はそのシステム

Country Status (3)

Country Link
US (1) US10679017B2 (ja)
JP (1) JP6714582B2 (ja)
WO (1) WO2016170444A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018129046A (ja) * 2017-02-08 2018-08-16 株式会社半導体エネルギー研究所 Aiシステム
JP2019033234A (ja) * 2017-08-10 2019-02-28 株式会社半導体エネルギー研究所 半導体装置、および電子機器
JPWO2019048985A1 (ja) * 2017-09-06 2020-10-29 株式会社半導体エネルギー研究所 蓄電システム、車両、電子機器及び半導体装置

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6801370B2 (ja) * 2016-10-28 2020-12-16 富士通株式会社 センサ装置
US10984304B2 (en) 2017-02-02 2021-04-20 Jonny B. Vu Methods for placing an EMV chip onto a metal card
CN107122723B (zh) * 2017-04-18 2020-03-27 京东方科技集团股份有限公司 指纹识别传感器、指纹识别方法以及电子设备
US10628722B2 (en) * 2018-03-23 2020-04-21 International Business Machines Corporation Method and apparatus to enhance the security of contact-less cards
US10755157B2 (en) 2018-03-23 2020-08-25 International Business Machines Corporation Advance alert system against copy of contact-less card information
CN108764929A (zh) * 2018-06-12 2018-11-06 飞天诚信科技股份有限公司 一种带有指纹识别功能的ic卡及其工作方法
USD956760S1 (en) * 2018-07-30 2022-07-05 Lion Credit Card Inc. Multi EMV chip card
GB2577477B8 (en) * 2018-08-31 2022-02-16 Idex Biometrics Asa Biometric Interface
WO2020065440A1 (ja) * 2018-09-28 2020-04-02 株式会社半導体エネルギー研究所 半導体装置
WO2020110079A1 (en) * 2018-11-29 2020-06-04 Ceevo Blockchain Venture Ltd. Secure cryptocurrency storage system and method
FR3095056B1 (fr) * 2019-04-15 2021-10-22 Idemia France Affichage sur un écran de smartphone d’un motif de positionnement d’une carte sans contact pour améliorer la communication en champ proche
CN110853088B (zh) * 2019-09-04 2022-03-11 东南大学 一种基于深度学习和计算机视觉的tem图像晶面间距测量分析方法
EP3930133B1 (en) * 2020-06-25 2024-02-21 Samsung Electronics Co., Ltd. Internal voltage generation circuit of smart card and smart card including the same
DE112021003411T5 (de) 2020-06-26 2023-04-13 Semiconductor Energy Laboratory Co., Ltd. Elektronisches Gerät und Authentifizierungsverfahren für ein elektronisches Gerät
EP3997611A4 (en) * 2020-07-29 2022-09-07 Fingerprint Cards Anacatum IP AB ADAPTIVE READOUT FROM A GLOBAL APERTURE BIOMETRIC SENSOR
US20240013222A1 (en) * 2022-07-08 2024-01-11 Bank Of America Corporation Auxiliary battery power authentication system for use with an emv contactless secure transaction card

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005332304A (ja) * 2004-05-21 2005-12-02 Seiko Epson Corp Icカード
JP2008070931A (ja) * 2006-09-12 2008-03-27 Fujitsu Ltd 生体認証方法、個人認証用媒体及び生体認証装置
US20120168500A1 (en) * 2010-12-31 2012-07-05 Syue-Min Li IC Card and IC Card Security Authentication System

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5465303A (en) 1993-11-12 1995-11-07 Aeroflex Systems Corporation Automated fingerprint classification/identification system and method
US5623552A (en) * 1994-01-21 1997-04-22 Cardguard International, Inc. Self-authenticating identification card with fingerprint identification
DE69635107D1 (de) 1995-08-03 2005-09-29 Koninkl Philips Electronics Nv Halbleiteranordnung mit einem transparenten schaltungselement
US5929845A (en) 1996-09-03 1999-07-27 Motorola, Inc. Image scanner and display apparatus
US7889052B2 (en) * 2001-07-10 2011-02-15 Xatra Fund Mx, Llc Authorizing payment subsequent to RF transactions
US7566010B2 (en) 2003-12-26 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. Securities, chip mounting product, and manufacturing method thereof
US7699232B2 (en) 2004-02-06 2010-04-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US20060181394A1 (en) 2005-01-28 2006-08-17 Clarke James B Radio frequency fingerprinting to detect fraudulent radio frequency identification tags
CN1991868B (zh) 2005-12-02 2013-02-06 株式会社半导体能源研究所 半导体装置
US20080076974A1 (en) 2006-04-28 2008-03-27 Semiconductor Energy Laboratory Co., Ltd. Biological information detection sensor device
JP2009080892A (ja) * 2007-09-26 2009-04-16 Toshiba Corp 半導体記憶装置
US10033970B2 (en) * 2009-08-05 2018-07-24 Electro Industries/Gauge Tech Intelligent electronic device having image capture capabilities
TWI555128B (zh) 2010-08-06 2016-10-21 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的驅動方法
JP5523388B2 (ja) 2011-05-10 2014-06-18 エイエスディ株式会社 指紋認証付icカード
TWI488130B (zh) 2012-09-07 2015-06-11 Egis Technology Inc 指紋辨識認證系統及其方法
US20150109201A1 (en) 2013-10-22 2015-04-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9148865B2 (en) 2013-10-28 2015-09-29 Bandwidth.Com, Inc. Techniques for identification and valuation using a multi-point radio fingerprint

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005332304A (ja) * 2004-05-21 2005-12-02 Seiko Epson Corp Icカード
JP2008070931A (ja) * 2006-09-12 2008-03-27 Fujitsu Ltd 生体認証方法、個人認証用媒体及び生体認証装置
US20120168500A1 (en) * 2010-12-31 2012-07-05 Syue-Min Li IC Card and IC Card Security Authentication System

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018129046A (ja) * 2017-02-08 2018-08-16 株式会社半導体エネルギー研究所 Aiシステム
JP2019033234A (ja) * 2017-08-10 2019-02-28 株式会社半導体エネルギー研究所 半導体装置、および電子機器
JPWO2019048985A1 (ja) * 2017-09-06 2020-10-29 株式会社半導体エネルギー研究所 蓄電システム、車両、電子機器及び半導体装置
US11870042B2 (en) 2017-09-06 2024-01-09 Semiconductor Energy Laboratory Co., Ltd. Power storage system, vehicle, electronic device, and semiconductor device

Also Published As

Publication number Publication date
JPWO2016170444A1 (ja) 2018-04-12
US10679017B2 (en) 2020-06-09
JP6714582B2 (ja) 2020-06-24
US20180129831A1 (en) 2018-05-10

Similar Documents

Publication Publication Date Title
JP6714582B2 (ja) 半導体装置
US11004528B2 (en) Electronic device
US10002648B2 (en) Memory device, semiconductor device, and electronic device
US10500908B2 (en) Semiconductor device, method for manufacturing semiconductor device, tire, and moving object
WO2017158465A1 (ja) 記憶装置
US9583177B2 (en) Memory device and semiconductor device including memory device
JP2019212925A (ja) 半導体装置
US10304488B2 (en) Semiconductor device comprising memory cell
WO2016181256A1 (ja) 半導体装置、電子部品および電子機器
JP2017120681A (ja) 半導体装置、及び該半導体装置を有する記憶装置
US9406370B2 (en) Memory device, and semiconductor device and electronic appliance including the same
JP7485823B2 (ja) 半導体装置
JP2017055338A (ja) 半導体装置、及び電子機器
JP2016110679A (ja) 記憶装置、およびそれを有する半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16782713

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017513383

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15567091

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16782713

Country of ref document: EP

Kind code of ref document: A1