WO2015113392A1 - 阵列基板及其显示装置 - Google Patents

阵列基板及其显示装置 Download PDF

Info

Publication number
WO2015113392A1
WO2015113392A1 PCT/CN2014/084018 CN2014084018W WO2015113392A1 WO 2015113392 A1 WO2015113392 A1 WO 2015113392A1 CN 2014084018 W CN2014084018 W CN 2014084018W WO 2015113392 A1 WO2015113392 A1 WO 2015113392A1
Authority
WO
WIPO (PCT)
Prior art keywords
marked
vias
group
array substrate
signal line
Prior art date
Application number
PCT/CN2014/084018
Other languages
English (en)
French (fr)
Inventor
陈曦
张小祥
袁剑峰
Original Assignee
京东方科技集团股份有限公司
北京京东方显示技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司, 北京京东方显示技术有限公司 filed Critical 京东方科技集团股份有限公司
Priority to US14/429,259 priority Critical patent/US9360724B2/en
Publication of WO2015113392A1 publication Critical patent/WO2015113392A1/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136254Checking; Testing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136263Line defects

Definitions

  • LCD Liquid Crystal Display
  • the disconnection of the LCD generally includes a gate line break and a data line break.
  • a wire break or a data line break occurs, an entire row or column of pixels of the LCD may not work properly, which may affect the picture quality of the LCD.
  • the set of vias may pass through the marked vias in the set of vias
  • the number indicates the number. For example, when the nine vias include y mark vias, the first via set indicates a number y, and the y is any one of 1 to 9; when the first via set is set When there are 0 marked vias, the first set of vias indicates the number 0; the set of numbers indicated by the set of N vias is a decimal number.
  • the signal line via area 106 corresponding to the gate line 107 is provided with three via groups, which are a via group 1061, a via group 1062 and a via group 1063.
  • the three via groups are the first ones.
  • the hole group, each via group includes 9 via holes, the 9 via holes are arranged in three columns, and each column has 3 via holes, and the number can be indicated by the number of marked via holes in each via group. As shown in FIG.
  • the set of numbers indicated by the N sets of vias may also be an octal number or a hexadecimal number.
  • the third column, the first column via holes are binary first to ninth positions from top to bottom, and the second column via holes are from the tenth to the eighteenth bits of the binary from top to bottom, respectively.
  • the third column of vias is from the 19th to the 27th position of the binary from top to bottom. If the via in one location is the marked via 61, the number on the binary digit corresponding to the location is 1; if the via in the location is the unmarked via 62, the number on the binary digit corresponding to the location Is 0.

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Position Input By Displaying (AREA)
  • Liquid Crystal (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

一种阵列基板及其显示装置,该阵列基板(20)包括:平行排列的多条栅线(107)、多条公共电极线(105)和位于所述阵列基板(20)上非显示区域的公共电极信号线(102),每条所述栅线(107)对应一条公共电极线(105),每条所述公共电极线(105)通过对应的信号线过孔区域(106)与公共电极信号线(102)电连接,所述信号线过孔区域(106)中设置有至少一个标记过孔(61),使得所述信号线过孔区域(106)能够通过标记过孔(61)的位置指示数字。该阵列基板(20)能够减小显示装置的边框的宽度。

Description

阵列基板及其显示装置 技术领域
本发明至少一个实施例涉及一种阵列基板及其显示装置。 背景技术
液晶显示器(Liquid Crystal Display, LCD )现在已占据了平板显示领域 的主导地位。 由于 LCD的制作工艺复杂且制作难度较大, 所以 LCD的断线 发生的概率非常高。 LCD的断线一般包括栅线断线和数据线断线。 当发生栅 线断线或数据线断线时, 会导致 LCD 的一整行或一整列的像素不能正常工 作, 从而影响 LCD的画面质量。
在 TFT-LCD的结构中, 每根栅线的信号输入侧均设置有栅线标识, 该 栅线标识可以用于对栅线断线的修复。 例如, 在进行栅线修复时, 修复人员 可以根据栅线对应的标识确定需要修复的栅线, 然后对该栅线进行修复。 上 述栅线标识也可以用于对 LCD面板的检测, LCD的阵列基板上一条栅线对 应一行像素, 在进行检测时, 检测人员可以根据栅线标识确定待检测像素所 在行的位置。
如图 1所示, 栅线标识一般通过栅线金属层沉积以及刻蚀, 形成以数字 为主的特定形状, 并且一般位于阵列基板上非显示区域的用于为栅线提供信 号输入的栅极信号发生源(Gate pad ) 101侧。 通常需要在 Gate pad 101侧的 公共电极信号线 102与有源区 103之间提供专门的栅线数字标识区域 104以 设置栅线标识。 发明内容
本发明的至少一个实施例提供了一种阵列基板及其显示装置, 以减小显 示装置的边框的宽度。
一方面, 本发明至少一个实施例提供了一种阵列基板, 其包括: 平行排 列的多条栅线、 多条公共电极线和位于所述阵列基板上非显示区域的公共电 极信号线, 每条所述栅线对应一条公共电极线, 每条所述公共电极线通过对 应的信号线过孔区域与公共电极信号线电连接, 所述信号线过孔区域中设置 有至少一个标记过孔, 使得所述信号线过孔区域能够通过标记过孔的位置指 示数字, 所述数字用于标识与所述信号线过孔区域对应的所述栅线的坐标。
另一方面, 本发明至少一个实施例提供了一种显示装置, 其包括: 以上 所述的阵列基板。 附图说明
为了更清楚地说明本发明实施例的技术方案, 下面将对实施例的附图作 简单地介绍,显而易见地,下面描述中的附图仅仅涉及本发明的一些实施例, 而非对本发明的限制。
图 1为一种阵列基板的结构示意图;
图 2为本发明实施例提供的一种阵列基板的结构示意图;
图 3为本发明实施例提供的一种阵列基板的局部放大图;
图 4为本发明实施例提供的另一种阵列基板的局部放大图;
图 5为本发明实施例提供的又一种阵列基板的局部放大图;
图 6为本发明实施例提供的再一种阵列基板的局部放大图;
图 7为本发明实施例提供的又另一种阵列基板的局部放大图;
图 8为本发明实施例提供的再另一种阵列基板的局部放大图。 具体实施方式
为使本发明实施例的目的、 技术方案和优点更加清楚, 下面将结合本发 明实施例的附图, 对本发明实施例的技术方案进行清楚、 完整地描述。显然, 所描述的实施例是本发明的一部分实施例, 而不是全部的实施例。 基于所描 述的本发明的实施例, 本领域普通技术人员在无需创造性劳动的前提下所获 得的所有其他实施例, 都属于本发明保护的范围。
本申请的发明人注意到, 图 1所示的阵列基板中, 由于栅线标识通常需 要设置在专门的栅线数字标识区域 104, 因而该阵列基板的栅极信号发生源 ( Gate pad )侧较宽, 从而导致釆用该阵列基板的显示装置(例如 LCD ) 的 边框较宽。
本发明至少一个实施例提供一种阵列基板 20, 如图 2和图 3所示, 所述 阵列基板 20包括: 平行排列的多条栅线 107和多条公共电极线 105, 还包括 位于所述阵列基板 20上的显示区域(即有源区 103 )之外的非显示区域中用 于为所述公共电极线 105提供电压信号的公共电极信号线 102, 每条所述栅 线 107对应一条公共电极线 105, 每条所述公共电极线 105通过对应的信号 线过孔区域 106与公共电极信号线 102电连接。 在下文中, 以所述公共电极 信号线 102位于所述阵列基板的栅极信号发生源(Gate Pad ) 101侧为例进行 说明, 但本发明实施例不限于此, 例如, 公共电极信号线 102还可以位于非 显示区域的与栅极信号发生源 101相对的另一侧。
需要说明的是, 该实施例中, 由于该公共电极信号线 102与阵列基板 20 的源漏层(SD layer ) 同层设置, 而公共电极线 105与阵列基板 20的栅线同 层设置, 因此公共电极线 105与公共电极信号线 102需要通过过孔连接。 将 公共电极线 105与公共电极信号线 102通过过孔连接还可以保证每条公共电 极线 105的电压与公共电极信号线 102的电压稳定相等。 例如, 每条公共电 极线 105对应一个信号线过孔区域 106, 该信号线过孔区域 106中的过孔将 公共电极信号线 102与连接金属层 108电连接,过孔 50将该连接金属层 108 与公共电极线 105电连接, 这样即可完成公共电极信号线 102与公共电极线 105的电连接。 通常情况下该连接金属层 108可以釆用 ITO (氧化铟锡) 、 金属铝等导电材料制成。 例如, 当连接金属层 108釆用 ITO材料制作时, 其 可以与阵列基板 20上的像素电极同时形成。
图 3为图 2中区域 011的放大图, 图中的圓形过孔为标记过孔 61, 方形 过孔为非标记过孔 62。 从图 3可以看出, 信号线过孔区域 106中设置有至少 一个标记过孔 61, 使得信号线过孔区域 106能够通过该标记过孔 61的位置 指示数字, 该数字用于标识与信号线过孔区域 106对应的所述栅线 107的坐 标。图 3中公共电极信号线 102可以通过多个过孔与连接金属层 108电连接, 所述多个过孔即为信号线过孔区域 106, 然后连接金属层 108通过多个过孔 50与公共电极线 105电连接,这可以保证每条公共电极线 105的电压与公共 电极信号线 102的电压稳定相等。
在一个实施例中, 公共电极信号线 102可以通过信号线过孔区域 106与 连接金属层 108电连接,连接金属层 108通过多个过孔 50与公共电极线 105 电连接, 而公共电极线 105对应栅线 107, 说明栅线 107与信号线过孔区域 106也存在对应关系,从而可以说明每条栅线都有其对应的信号线过孔区域。 因此, 当每条栅线对应的信号线过孔区域所指示的数字按照栅线顺序进行排 列时,就能够指示阵列基板 20中各条栅线的坐标。 当某一条栅线发生坏线或 者接触不良时, 可以通过与其对应的信号线过孔区域所指示的栅线坐标准确 定位该栅线的位置, 以方便检测或维爹。
需要说明的是, 标记过孔可以是与非标记过孔形状不同的过孔, 例如, 所述标记过孔可以为圓形、 三角形等, 本发明对此不^限定; 标记过孔也可 以是与所述非标记过孔的颜色不同的过孔。
这样一来, 由于信号线过孔区域中包括至少一个标记过孔, 所以信号线 过孔区域能够通过该标记过孔来指示数字, 在阵列基板中, 可以根据不同信 号线过孔区域指示的数字来区分不同的栅线的位置。 相较于在预设位置通过 金属刻蚀形成数字来区分不同的栅线的位置, 直接用所述信号线过孔区域中 的过孔来进行区分, 不需要占用阵列基板边缘的空间, 从而减小了釆用该阵 列基板的显示装置的边框的宽度。
在一个实施例中,如图 4所示, 图 4为图 2所示的一种阵列基板 20的区 域 011的放大图,图中的圓形过孔为标记过孔 61,方形过孔为非标记过孔 62。 与栅线 107对应的信号线过孔区域 106可以设置为 N个过孔组, 即将信号线 过孔区域 106所包括的过孔可以分成 N个组,所述 N为大于或等于 1的整数, 每一个组称为一个过孔组。 每个所述过孔组中包括标记过孔和 /或非标记过 孔, 所述非标记过孔为所述过孔组中除所述标记过孔外的其余过孔, 所述 N 个过孔组包括所述至少一个标记过孔 61, 每个所述过孔组能够指示数字, 因 此可以通过信号线过孔区域 106所指示的数字来表示栅线 107的坐标。 成的预设图案、 所述标记过孔在所述过孔组中的位置顺序、 所述标记过孔在 所述过孔组中的数量以及所述标记过孔所代表的数字中的至少一种或几种的 组合指示数字。
在一个实施例中, 所述过孔组可以通过所述标记过孔在所述过孔组中形 成的预设图案来指示数字。 如图 5所示, 图 5为图 2所示的另一种阵列基板 20的区域 011放大图, 图中的圓形过孔为标记过孔 61,方形过孔为非标记过 孔 62。 与栅线 107对应的信号线过孔区域 106设置有 3个过孔组, 分别为过 孔组 1061, 过孔组 1062和过孔组 1063,每个过孔组包括 15个过孔。在一个 实施例中, 当过孔组指示的数字为十进制数字的时候,标记过孔 61可以形成 预设图案, 所述预设图案可以用来表示数字, 例如, 所述预设图案可以是数 字, 也可以是其他图案。 在一个实施例中, 当过孔组指示的数字为十六进制 数字的时候, 所述预设图案也可以为字母, 所述字母可以与十六进制中的字 母意义相同, 也可以不同, 本发明对此不做限定。 每个所述过孔组包括 15 个过孔,所述 15个过孔排成五列,从左到右分别为第一列、第二列、第三列、 第四列和第五列, 第一列过孔按照从下到上的顺序排序, 然后第二列过孔在 第一列过孔的基础上按照从下到上顺序排序, 之后第三列过孔在第二列过孔 的基础上按照从下到上顺序排序, 依此类推, 所以第一列的过孔从下到上分 别为第一个过孔、 第二个过孔、 第三个过孔, 第二列的过孔从下到上分别为 第四个过孔、 第五个过孔、 第六个过孔, 第三列的过孔从下到上分别为第七 个过孔、 第八个过孔、 第九个过孔, 第四列的过孔从下到上分别为第十个过 孔、 第十一个过孔、 第十二个过孔, 第五列的过孔从下到上分别为第十三个 过孔、 第十四个过孔、 第十五个过孔。 在一个示例中, 过孔组 1061所指示的 数字为十进制数中百位的数字,过孔组 1062所指示的数字为十进制数中十位 的数字, 过孔组 1063所指示的数字为十进制数中个位的数字。
例如, 如图 5所示的过孔组 1061所包括的 15个过孔中第一过孔、 第二 过孔、 第三过孔、 第六过孔、 第九过孔、 第十二过孔和第十五过孔为圓形标 记过孔 61, 当在显示区域侧, 用与栅线 107平行的视线观察时, 所述圓形标 记过孔 61可以组成数字 7的形状;过孔组 1062所包括的 15个过孔中第一过 孔、 第二过孔、 第三过孔、 第四过孔、 第七过孔、 第八过孔、 第九过孔、 第 十过孔、 第十二过孔、 第十三过孔、 第十四过孔和第十五过孔为圓形标记过 孔 61, 当在显示区域侧, 用与栅线 107平行的视线观察时, 所述圓形标记过 孔 61可以组成数字 6的形状; 过孔组 1063所包括的 15个过孔中第一过孔、 第二过孔、 第三过孔、 第四过孔、 第六过孔、 第七过孔、 第八过孔、 第九过 孔、 第十过孔、 第十二过孔、 第十三过孔、 第十四过孔和第十五过孔为圓形 标记过孔 61, 当在显示区域侧, 用与栅线 107平行的视线观察时, 所述圓形 标记过孔 61可以组成数字 8的形状,因此该信号线过孔区域 106所指示的栅 线 107的栅线坐标为 768, 即栅线 107为第 768条栅线。 在一个实施例中, 所述过孔组可以通过所述标记过孔在所述过孔组中的 位置顺序和所述标记过孔在所述过孔组中的数量的组合来指示数字。 例如, 所述 N个过孔组包括至少一个第一过孔组,所述第一过孔组中设置有至少一 个标记过孔; 所述第一过孔组包括 9个过孔。 当所述 9个过孔中第 X个过孔 为标记过孔时, 所述第一过孔组指示数字 x, 所述 X为 1~9中任意一个数字; 当所述 9个过孔中的 a个过孔为标记过孔时, 所述第一过孔组指示数字 0, 所述 a为 0~9中除了 1之外的任意一个数字, 例如, 当所述 a为 9或 0时, 所述第一过孔组中设置有 9个标记过孔或 0个标记过孔时, 所述第一过孔组 指示数字 0; 所述信号线过孔区域 106的 N个过孔组指示的数字集合为十进 制数字。
例如, 如图 6所示, 图 6为图 2所示的再一种阵列基板 20的区域 011 的放大图, 图中的圓形过孔为标记过孔 61, 方形过孔为非标记过孔 62。 与栅 线 107对应的信号线过孔区域 106设置有 3个过孔组, 分别为过孔组 1061, 过孔组 1062和过孔组 1063, 这三个过孔组均为第一过孔组, 每个所述过孔 组包括 9个过孔, 所述 9个过孔排成三列, 从左到右分别为第一列、 第二列 和第三列, 第一列过孔按照从下到上的顺序排序, 然后第二列过孔在第一列 过孔的基础上按照从下到上顺序排序, 之后第三列过孔在第二列过孔的基础 上按照从下到上顺序排序, 所以第一列的过孔从下到上分别为第一个过孔、 第二个过孔、 第三个过孔, 第二列的过孔从下到上分别为第四个过孔、 第五 个过孔、 第六个过孔, 第三列的过孔从下到上分别为第七个过孔、 第八个过 孔、 第九个过孔。 因此, 每个过孔组能够根据标记过孔所在的位置来指示不 同的数字。 例如, 图 6所示的过孔组 1061的第 7个过孔为标记过孔 61, 所 以过孔组 1061指示的数字为 7, 过孔组 1062的第 6个过孔为标记过孔 61, 所以过孔组 1062指示的数字为 6,过孔组 1063的第 8个过孔为标记过孔 61, 所以过孔组 1063指示的数字为 8, 因此该信号线过孔区域 106所指示的栅线 107的栅线坐标为 768, 即栅线 107为第 768条栅线。
需要说明的是, 本发明实施例中过孔和过孔组的排序仅为示例性说明, 实际应用中可以根据具体情况设置过孔和过孔组的顺序, 本发明实施例对此 不做限定。
在一个实施例中, 所述过孔组可以通过所述标记过孔在所述过孔组中的 数量来指示数字。 例如, 当所述 9个过孔包括 y个标记过孔时, 所述第一过 孔组指示数字 y, 所述 y为 1~9中任意一个数字; 当所述第一过孔组中设置 有 0个标记过孔时, 所述第一过孔组指示数字 0; 所述 N个过孔组指示的数 字集合为十进制数字。
例如, 如图 7所示, 图 7为图 2所示的再一种所述阵列基板 20的区域
011的放大图, 图中的圓形过孔为标记过孔 61, 方形过孔为非标记过孔 62。 所述与栅线 107对应的信号线过孔区域 106设置有 3个过孔组, 分别为过孔 组 1061, 过孔组 1062和过孔组 1063, 这 3个过孔组均为第一过孔组, 每个 过孔组包括 9个过孔, 所述 9个过孔排成三列, 每一列 3个过孔, 可以通过 每个过孔组中标记过孔的个数来指示数字。如图 7中所示,过孔组 1061中包 括 7个标记过孔 61, 所以过孔组 1061指示的数字为 7, 过孔组 1062中包括 6个标记过孔 61, 所以过孔组 1062指示的数字为 2, 过孔组 1063中包括 8 个标记过孔 61, 所以过孔组 1063指示的数字为 8, 因此该信号线过孔区域 106所指示的栅线 107的栅线坐标为 768, 即栅线 107为第 768条栅线。
在不同实施例中,所述 N个过孔组指示的数字集合也可以为八进制的数 或十六进制的数。
例如, 所述 N个过孔组包括至少一个第一过孔组, 每个第一过孔组可以 包括依次排列的 F个过孔, 所述 F可以为 7或者 15; 当所述 F个过孔中第 z 个过孔为标记过孔时, 所述第一过孔组指示数字 z。 例如, 当所述 F为 7时, 所述 z指示的是 1~7中任意一个数字; 当所述 F为 15时, 所述 z指示的是 1~15中任意一个数字; 当所述 F个过孔中的 b个过孔为标记过孔时, 所述第 一过孔组指示数字 0, 所述 b为 0~F中除了 1之外的任意一个数字, 例如, 当所述 b为 F或 0时, 所述第一过孔组中设置有 F个标记过孔或 0个标记过 孔时,所述第一过孔组指示数字 0。所述 N个过孔组指示的数字集合为(F+1 ) 进制数字。 对于(F+1 )进制数字的标识方法参考对图 6的解释, 本发明实 施例对此不做赘述。
例如, 所述 N个过孔组包括至少一个第一过孔组, 每个第一过孔组也可 以包括依次排列的 Q个过孔, 所述 Q为 7或者 15; 当所述 Q个过孔包括 w 个标记过孔时, 所述第一过孔组指示数字 w。 当所述 Q为 7时, 所述 w指示 的是 1~7任意一个数字; 当所述 Q为 15时, 所述 w指示的是 1~15任意一 个数字; 当所述第一过孔组中设置有 0个标记过孔时, 所述第一过孔组指示 数字 0。 所述 N个过孔组指示的数字集合为 (Q+1 )进制数字。 对于(Q+1 ) 进制数字的标识方法参考对图 7的解释, 本发明实施例对此不做赞述。
在一个实施例中, 所述过孔组可以通过所述标记过孔在所述过孔组中的 位置顺序和所述标记过孔所代表的数字的组合来指示数字。 例如, 所述信号 线过孔区域 106指示的数字集合是二进制的数, 即所述信号线过孔区域 106 中包括 M个过孔, 所述 M个过孔中的每个过孔分别代表二进制数中的不同 数位, 所述 M个过孔中包括至少一个标记过孔 61, 所述标记过孔 61指示的 二进制数位的数字为 1, 因此所述 M个过孔所指示的数字可以作为一个二进 制序列, 所述 M个过孔指示的数字为 0~2M中任意一个数字。 例如, 如图 8 所示的再一种所述阵列基板的局部放大图,所述 M=27, 27个过孔分为 3歹 |J, 从右向左分别为第一列、 第二列和第三列, 所述第一列过孔从上到下分别为 二进制的第一位到第九位, 第二列过孔从上到下分别为二进制的第十位到第 十八位, 第三列过孔从上到下分别为二进制的第十九位到第二十七位。 若一 个位置上的过孔为标记过孔 61, 则该位置对应的二进制数位上的数字为 1 ; 如果该位置上的过孔为非标记过孔 62,则该位置对应的二进制数位上的数字 为 0。图 8中信号线过孔区域 106中共有 27个过孔,则该信号线过孔区域 106 可以指示 0~ 227范围内的任意一个数字。 例如, 因为图 8 中第八位和第九位 的过孔为标记过孔 61,所以图 8所示的信号线过孔区域 106指示的二进制数 字为 000000000000000000110000000,换算为十进制数为 768, 因此该信号线 过孔区域 106所指示的栅线 107的栅线坐标为 768, 即栅线 107为第 768条 栅线。
本发明至少一个实施例提供的阵列基板, 其信号线过孔区域可以指示数 字, 所述信号线过孔区域通过连接金属层与公共电极线电连接, 所述公共电 极线对应一条栅线, 因此所述信号线过孔区域所指示的数字可以标识所述栅 线的坐标。 用信号线过孔区域标识所述栅线的坐标, 不需要占据阵列基板上 的空间, 减小了釆用阵列基板的显示装置的边框的宽度。
本发明至少一个实施例提供了一种显示装置, 其包括: 上述任意实施例 提供的阵列基板。 所述阵列基板釆用信号线过孔区域标识所述栅线坐标, 不 占据阵列基板的空间。 本发明实施例提供的显示装置, 其信号线过孔区域可以指示数字, 所述 信号线过孔区域通过连接金属层与公共电极线电连接, 所述公共电极线对应 一条栅线,因此所述信号线过孔区域所指示的数字可以标识所述栅线的坐标。 用信号线过孔区域标识所述栅线的坐标, 不需要占据阵列基板上的空间, 减 小了釆用阵列基板的显示装置的边框的宽度。
以上所述, 仅为本发明的具体实施方式, 但本发明的保护范围并不局限 于此, 任何熟悉本技术领域的技术人员在本发明揭露的技术范围内, 可轻易 想到变化或替换, 都应涵盖在本发明的保护范围之内。 因此, 本发明的保护 范围应以所述权利要求的保护范围为准。
本申请要求于 2014年 1月 29日递交的中国专利申请第 201410043732.9 号的优先权, 在此全文引用上述中国专利申请公开的内容以作为本申请的一 部分。

Claims

权利要求书
1、一种阵列基板, 包括: 平行排列的多条栅线、 多条公共电极线和位于 所述阵列基板上非显示区域的公共电极信号线, 其中,
每条所述栅线对应一条公共电极线, 每条所述公共电极线通过对应的信 号线过孔区域与公共电极信号线电连接, 所述信号线过孔区域中设置有至少 一个标记过孔, 使得所述信号线过孔区域能够通过所述至少一个标记过孔的 位置指示数字, 所述数字用于标识与所述信号线过孔区域对应的所述栅线的 坐标。
2、 根据权利要求 1所述的阵列基板, 其中,
所述信号线过孔区域设置有 N个过孔组,每个所述过孔组中包括标记过 孔和 /或非标记过孔,所述非标记过孔为所述过孔组中除所述标记过孔外的其 余过孔, 所述 N个过孔组包括所述至少一个标记过孔;
其中, 所述 N为大于或等于 1的整数, 每个所述过孔组能够通过所述标 记过孔和 /或非标记过孔指示数字。
3、根据权利要求 2所述的阵列基板, 其中, 所述过孔组通过所述标记过 孔在所述过孔组中形成的预设图案、 所述标记过孔在所述过孔组中的位置顺 序、 所述标记过孔在所述过孔组中的数量以及所述标记过孔所代表的数字中 的至少一种或几种的组合指示数字。
4、根据权利要求 2或 3所述的阵列基板, 其中, 所述过孔组包括至少一 个标记过孔; 以及
当所述过孔组指示的数字为十进制数字时, 所述至少一个标记过孔形成 预设图案, 所述预设图案为数字。
5、根据权利要求 2或 3所述的阵列基板, 其中, 所述过孔组包括至少一 个标记过孔; 以及
当所述过孔组指示的数字为十六进制数字时, 所述预设图案为字母。
6、 根据权利要求 2或 3所述的阵列基板, 其中,
所述 N个过孔组包括至少一个第一过孔组,所述第一过孔组包括依次排 列的 9个过孔;
当所述 9个过孔中的第 X个过孔为标记过孔时, 所述第一过孔组指示数 字 x, 所述 x为 1~9中任意一个数字;
当所述 9个过孔中的 a个过孔为标记过孔时, 所述第一过孔组指示数字 0, 所述 a为 0~9中除了 1之外的任意一个数字; 以及
所述 N个过孔组指示的数字集合为十进制数字。
7、 根据权利要求 6所述的阵列基板, 其中,
当 a为 9或 0时, 所述第一过孔组中设置有 9个标记过孔或 0个标记过 孔时, 所述第一过孔组指示数字 0。
8、 根据权利要求 2或 3所述的阵列基板, 其中,
所述 N个过孔组包括至少一个第一过孔组,所述第一过孔组包括依次排 列的 9个过孔;
当所述 9个过孔包括 y个标记过孔时, 所述第一过孔组指示数字 y, 所 述 y为 1~9中任意一个数字;
当所述第一过孔组中设置有 0个标记过孔时, 所述第一过孔组指示数字
0;
所述 N个过孔组指示的数字集合为十进制数字。
9、 根据权利要求 2或 3所述的阵列基板, 其中,
所述 N个过孔组包括至少一个第一过孔组,所述第一过孔组包括依次排 列的 F个过孔, 所述 F为 7或者 15; 当所述 F个过孔中的第 z个过孔为标记 过孔时, 所述第一过孔组指示数字 z;
当所述 F为 7时, 所述 z指示的是 1~7中任意一个数字;
当所述 F为 15时, 所述 z指示的是 1~15中任意一个数字;
当所述 F个过孔中的 b个过孔为标记过孔时, 所述第一过孔组指示数字 0, 所述 b为 0~F中除了 1之外的任意一个数字; 以及
所述 N个过孔组指示的数字集合为 (F+1 )进制数字。
10、 根据权利要求 9所述的阵列基板, 其中,
当所述 b为 F或 0时, 第一过孔组中设置有 F个标记过孔或 0个标记过 孔时, 所述第一过孔组指示数字 0。
11、 根据权利要求 2或 3所述的阵列基板, 其中,
所述 N个过孔组包括至少一个第一过孔组,所述第一过孔组包括依次排 列的 Q个过孔, 所述 Q为 7或者 15; 当所述 Q个过孔包括 w个标记过孔时, 所述第一过孔组指示数字 w; 当所述 Q为 7时, 所述 w指示的是 1~7任意一个数字;
当所述 Q为 15时, 所述 w指示的是 1~15任意一个数字;
当所述第一过孔组中设置有 0个标记过孔时, 所述第一过孔组指示数字 0;
所述 N个过孔组指示的数字集合为 (Q+1 )进制数字。
12、 根据权利要求 1-3任一所述的阵列基板, 其中,
所述信号线过孔区域中包括 M个过孔, 所述 M个过孔中包括至少一个 标记过孔, 所述 M个过孔中的每个过孔分别代表二进制数中的不同数位, 所 述标记过孔指示的二进制数位的数字为 1 ;
所述 M个过孔指示的数字为 0~2M中任意一个数字。
13、 根据权利要求 1-12任意一项权利要求所述的阵列基板, 其中, 所述标记过孔与所述非标记过孔的形状或颜色不同。
14、 根据权利要求 1-13任一所述的阵列基板, 其中,
每条公共电极线对应一个信号线过孔区域, 所述信号线过孔区域将公共 电极信号线与连接金属层电连接,所述连接金属层与所述公共电极线电连接。
15、 一种显示装置, 包括:
权利要求 1-14任意一项权利要求所述的阵列基板。
PCT/CN2014/084018 2014-01-29 2014-08-08 阵列基板及其显示装置 WO2015113392A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/429,259 US9360724B2 (en) 2014-01-29 2014-08-08 Array substrate and display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201410043732.9 2014-01-29
CN201410043732.9A CN103760728B (zh) 2014-01-29 2014-01-29 一种阵列基板及其显示装置

Publications (1)

Publication Number Publication Date
WO2015113392A1 true WO2015113392A1 (zh) 2015-08-06

Family

ID=50527986

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2014/084018 WO2015113392A1 (zh) 2014-01-29 2014-08-08 阵列基板及其显示装置

Country Status (3)

Country Link
US (1) US9360724B2 (zh)
CN (1) CN103760728B (zh)
WO (1) WO2015113392A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103760728B (zh) * 2014-01-29 2016-08-17 北京京东方显示技术有限公司 一种阵列基板及其显示装置
KR102488857B1 (ko) * 2016-04-08 2023-01-13 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 표시 장치
KR102636192B1 (ko) * 2016-10-19 2024-02-16 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 표시 장치
CN109212845B (zh) * 2018-10-25 2021-09-17 合肥鑫晟光电科技有限公司 显示基板、显示装置及显示基板的制备方法
KR20200084964A (ko) * 2019-01-03 2020-07-14 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
CN110888250A (zh) * 2019-11-19 2020-03-17 深圳市华星光电半导体显示技术有限公司 显示面板
CN110989228A (zh) * 2019-12-06 2020-04-10 深圳市华星光电半导体显示技术有限公司 阵列基板及液晶显示面板
CN111091773A (zh) * 2020-01-10 2020-05-01 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
CN111367109B (zh) * 2020-04-09 2021-07-27 苏州华星光电技术有限公司 一种显示面板以及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02140721A (ja) * 1988-11-21 1990-05-30 Sharp Corp 液晶表示装置
KR20030076901A (ko) * 2002-03-23 2003-09-29 엘지.필립스 엘시디 주식회사 박막 트랜지스터 액정표시장치 제조방법 및 이를 이용한액정표시장치
US20110089423A1 (en) * 2009-10-15 2011-04-21 Ho-Kyoon Kwon Thin film transistor array panel
CN202975550U (zh) * 2012-12-26 2013-06-05 京东方科技集团股份有限公司 阵列基板、液晶面板及显示设备
CN103760728A (zh) * 2014-01-29 2014-04-30 北京京东方显示技术有限公司 一种阵列基板及其显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1039333A (ja) * 1996-07-19 1998-02-13 Sharp Corp アクティブマトリクス型表示装置およびその欠陥修正方法
US20040075795A1 (en) 2002-10-17 2004-04-22 Eastman Kodak Company Compensator with photochemically cured barrier layer and process
CN100437231C (zh) 2004-12-21 2008-11-26 比亚迪股份有限公司 一种防止导电金球短路的液晶显示器及其制作方法
KR101240652B1 (ko) * 2006-04-24 2013-03-08 삼성디스플레이 주식회사 표시 장치용 박막 트랜지스터 표시판 및 그 제조 방법
KR20100005883A (ko) * 2008-07-08 2010-01-18 삼성전자주식회사 어레이 기판 및 이를 갖는 액정표시장치
US8482709B2 (en) 2010-04-22 2013-07-09 Samsung Display Co., Ltd. Liquid crystal display
CN102692752B (zh) 2012-06-07 2015-03-25 深圳市华星光电技术有限公司 液晶显示面板及其制作方法
CN102809851B (zh) 2012-08-22 2015-01-21 深圳市华星光电技术有限公司 配向膜的涂布方法
CN102981340B (zh) * 2012-12-11 2015-11-25 京东方科技集团股份有限公司 一种液晶显示器的阵列基板及制造方法
CN102967978B (zh) * 2012-12-18 2015-08-26 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
KR102159830B1 (ko) * 2013-12-30 2020-09-24 엘지디스플레이 주식회사 표시소자
CN103792733A (zh) 2014-01-28 2014-05-14 北京京东方显示技术有限公司 配向膜的制造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02140721A (ja) * 1988-11-21 1990-05-30 Sharp Corp 液晶表示装置
KR20030076901A (ko) * 2002-03-23 2003-09-29 엘지.필립스 엘시디 주식회사 박막 트랜지스터 액정표시장치 제조방법 및 이를 이용한액정표시장치
US20110089423A1 (en) * 2009-10-15 2011-04-21 Ho-Kyoon Kwon Thin film transistor array panel
CN202975550U (zh) * 2012-12-26 2013-06-05 京东方科技集团股份有限公司 阵列基板、液晶面板及显示设备
CN103760728A (zh) * 2014-01-29 2014-04-30 北京京东方显示技术有限公司 一种阵列基板及其显示装置

Also Published As

Publication number Publication date
US9360724B2 (en) 2016-06-07
CN103760728A (zh) 2014-04-30
CN103760728B (zh) 2016-08-17
US20160041442A1 (en) 2016-02-11

Similar Documents

Publication Publication Date Title
WO2015113392A1 (zh) 阵列基板及其显示装置
KR102222652B1 (ko) 터치 패널 및 그것의 제조 방법, 및 터치 디스플레이 디바이스
KR102392683B1 (ko) 터치스크린 내장형 표시장치
JP5921589B2 (ja) タッチ制御ディスプレイ装置
US10416820B2 (en) Display device
US9846325B2 (en) Array substrate, touch display panel and touch display device
US9831297B2 (en) AMOLED array substrate, method for manufacturing the same and display device
US9910309B2 (en) Array substrate having a touch function and display device
WO2016119373A1 (zh) 阵列基板、触控面板及阵列基板的制作方法
CN208954988U (zh) 显示装置及显示装置母板
US10162202B2 (en) Transfer plate for forming alignment films on motherboard having unit display screens
KR102427622B1 (ko) 터치표시장치 및 터치패널
WO2022007055A1 (zh) 触控显示面板
CN104898892A (zh) 一种触控显示面板及其制作方法、触控显示装置
KR20190044953A (ko) 터치표시장치 및 패널
US20160259443A1 (en) Capacitive touch structure, in-cell touch panel, display device and scanning method
US9741753B2 (en) Array substrate and manufacturing method thereof, and display apparatus thereof
US10139965B2 (en) Touch panel, manufacturing method thereof and display device
US10216339B2 (en) Display substrate and manufacturing method thereof, and display device
US10228802B2 (en) Method for manufacturing touch panel, touch panel and touch display device
US11538835B2 (en) Array substrate with dummy lead including disconnected conducting wires, method for manufacturing the same, display panel and display device
WO2016101447A1 (zh) 显示面板及显示装置
US20170329455A1 (en) Touch panel and touch display screen
WO2016106849A1 (zh) 一种触控式液晶面板及其制作方法
JP3183253U (ja) タッチ表示装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 14429259

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14881060

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

32PN Ep: public notification in the ep bulletin as address of the adressee cannot be established

Free format text: NOTING OF LOSS OF RIGHTS PURSUANT TO RULE 112(1) EPC (EPO FORM 1205A DATED 21.03.2017)

122 Ep: pct application non-entry in european phase

Ref document number: 14881060

Country of ref document: EP

Kind code of ref document: A1