WO2004040871A1 - 変調装置及び復調装置及び変復調システム及び変調方法及び復調方法及び変調プログラム及び変調プログラムを記録したコンピュータ読み取り可能な記録媒体及び復調プログラム及び復調プログラムを記録したコンピュータ読み取り可能な記録媒体 - Google Patents

変調装置及び復調装置及び変復調システム及び変調方法及び復調方法及び変調プログラム及び変調プログラムを記録したコンピュータ読み取り可能な記録媒体及び復調プログラム及び復調プログラムを記録したコンピュータ読み取り可能な記録媒体 Download PDF

Info

Publication number
WO2004040871A1
WO2004040871A1 PCT/JP2003/007964 JP0307964W WO2004040871A1 WO 2004040871 A1 WO2004040871 A1 WO 2004040871A1 JP 0307964 W JP0307964 W JP 0307964W WO 2004040871 A1 WO2004040871 A1 WO 2004040871A1
Authority
WO
WIPO (PCT)
Prior art keywords
transmission data
bits
dummy
bit
data
Prior art date
Application number
PCT/JP2003/007964
Other languages
English (en)
French (fr)
Inventor
Takuya Yamazaki
Nobuo Hujihara
Original Assignee
Mitsubishi Denki Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Denki Kabushiki Kaisha filed Critical Mitsubishi Denki Kabushiki Kaisha
Priority to EP03809837A priority Critical patent/EP1453264A1/en
Priority to US10/498,233 priority patent/US20050008081A1/en
Publication of WO2004040871A1 publication Critical patent/WO2004040871A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/3405Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power

Definitions

  • the present invention relates to a modulation device, a demodulation device, a modulation / demodulation system, a modulation method, a demodulation method, a modulation program, a computer-readable recording medium on which the modulation program is recorded, a demodulation program, and a computer-readable recording medium on which the demodulation program is recorded.
  • the present invention relates to a mapping method for mapping dummy bits to transmission data.
  • HS-DSCH (HS-DSCH) on HS-DPA (High Speed-Downlink Packet Access) downlink (transmission from BTS (base station) to MS (mobile station)) (High Speed-Downlink Shared Channel)
  • HS-DSCH High Speed-Downlink Packet Access
  • BTS base station
  • MS mobile station
  • High Speed-Downlink Shared Channel the REPET ITI ON bit is generated by the REPET ITI ON data repetition process to match the frame data size in the RATE-MATCHING process. I have.
  • This REPET ITI ON bit is randomly arranged in a symbol (signal) through processing such as interleaving and transmitted by a multi-level modulation method (3GPP T 25.858 V5.0.0 (2002-03), Internet (URL: http : ⁇ www.3gpp.org)).
  • the REPETITION bits are randomly placed in the symbol, so that the transmitted data may not have a reduced error rate.
  • This invention is a symbol that matches the REPET ITI ON bit. The purpose is to reduce the error rate.
  • An object of the present invention is to reduce the error rate in transmission by performing coding processing such as mapping REPETITI ⁇ N bits to a predetermined location in one symbol in a multilevel modulation scheme. It is another object of the present invention to reduce the error rate in transmission by performing conversion processing on a specific REPETITION bit. Disclosure of the invention
  • a modulation device is a modulation device that modulates transmission data, and includes a transmission data generation unit that generates transmission data,
  • the number of bits of the transmission data generated by the transmission data generator is compared with the number of bits of the data area in the transmission frame for transmitting the transmission data, and the number of bits of the transmission data is determined in the data area in the transmission frame.
  • mapping the dummy bits to a predetermined position for the number of bits less than the number of bits of the divided bits and dividing the mapped transmission data into a plurality of symbols having a predetermined number of bits the dummy bits are divided into at least one of the symbol And a coding processing unit for coding transmission data by mapping to bit positions.
  • FIG. 1 is a signal arrangement diagram of symbols in 16 QAM.
  • FIG. 2 is a signal constellation diagram of the symbol in 64 Q AM.
  • FIG. 3 is a configuration diagram of the multi-level modulation device 1.
  • FIG. 4 is a configuration diagram of the multi-level demodulation device 2.
  • FIG. 5 is a flowchart from generation of data including a plurality of symbols to transmission of data.
  • FIG. 6 is a flowchart in which the data transmitted by the multi-level modulation device 11 is received by the multi-level demodulation device 2 and processed.
  • FIG. 7 is a flowchart of the coding processing unit.
  • FIG. 8 is a mapping processing diagram in the case of 16 QAM.
  • Figure 9 shows REPET for the data bit sequence after interleaving.
  • FIG. 11 is a diagram showing a mapping process performed on an I TION bit.
  • FIG. 10 is a mapping processing diagram in the case of 64 QAM.
  • Figure 11 shows the data bit sequence after interleaving
  • FIG. 11 is a diagram illustrating a mapping process performed on a TITION bit.
  • Figure 12 shows that both 16QAM and 64QAM are distributed over multiple symbols
  • FIG. 7 is a processing configuration diagram for arranging an EPET I ION bit.
  • FIG. 13 is a flowchart of the coding processing unit.
  • FIG. 14 is a symbol arrangement diagram of the data symbol in 16 QAM after replacing the REPETITION pit.
  • FIG. 15 is a flowchart from the generation of a plurality of symbols to data transmission.
  • FIG. 16 is a flowchart for receiving and processing data transmitted by multi-level modulation device 1.
  • FIG. 17 is a signal constellation diagram of the symbol in 64 QAM.
  • Figure 18 is a flowchart from the generation of multiple symbols to data transmission.
  • FIG. 19 is a basic computer configuration diagram of the multi-level modulation device 1 and the multi-level demodulation device 2.
  • Embodiment 1 In the invention of the following embodiment, in a multi-level modulation scheme larger than four levels, The transmission method of the REPET ITI ON bit will be described. Embodiment 1.
  • the left side of FIG. 1 shows the data area in the transmission frame as a data bit string.
  • the REPETITION bit is an example of a dummy bit inserted into the transmission data to match the size of the transmission data with the size of the data area of the transmission frame.
  • the signal constellation of the symbol in 16QAM is as shown on the right side of FIG.
  • the error of one pit should be minimized as much as possible for one pit error in one symbol (4 bits).
  • the bits that make up adjacent symbols are arranged so that they differ by only one bit.
  • four points around a signal point (1, 0, 0, 0) of 16QAM are (1, 0, 1, 0), (1, 1, 0, 0), (0, 0, 0, 0). ), (1, 0, 0, 1), and the signal point (1, 0, 0, 0) differs from the third bit, second bit, first bit, and fourth bit, respectively.
  • a plurality of symbols are two-dimensionally arranged in accordance with the rule that symbols having different values of any one bit are adjacent to each other.
  • the REPET I ION pit is
  • FIG. 2 is a diagram showing a data bit string and signal arrangement of the symbol in the case of 64 QAM where one symbol is 6 bits.
  • the correspondence between the right and left figures in FIG. 2 is the same as in FIG.
  • FIG. 2 Note that the data bit strings shown in FIG. 2, FIG. 9, FIG. 11, FIG. 14, and FIG. 17 all represent the data area in the transmission frame.
  • FIGS. 1 and 2 are shown in FIGS.
  • the multi-level modulation device 1 multi-level modulates data composed of a plurality of symbols and transmits the data.
  • the multi-level demodulation device 2 receives data composed of a plurality of symbols and performs multi-level demodulation.
  • the multi-level modulator 1 performs channel coding processing on the transmission data generated by the transmission data generation unit 11 and the transmission data generation unit 11, and maps the REPET ITI ON bit generated by R ATE—MATCH I NG.
  • Coding processing unit 12 that performs processing, modulation processing that performs modulation processing It comprises a tuning unit 13 and a transmission unit (RF) 14 for wirelessly transmitting data modulated by the modulation unit 13 from the antenna 15.
  • the multi-level demodulation device 2 includes a receiving unit (RF) 17 for receiving data modulated using the antenna 16, a demodulating unit 18 for demodulating data received from the receiving unit 17,
  • the decoding unit 19 removes the R ⁇ ⁇ ⁇ TITI ON bit from the data demodulated by the keying unit 18 and performs a decoding process.
  • the operation of the multi-level modulation device 1 will be described.
  • the case of 16 QAM is described as an example.
  • FIG. 5 is a flowchart showing an operation of the multi-level modulation device 1 from generation of transmission data including a plurality of symbols to transmission of the transmission data.
  • the transmission data generation unit 11 of the multi-level modulation device 1 generates transmission data which is a data bit string composed of a plurality of symbols (step ST)
  • the ION bit When the ION bit is generated, it is replaced with "1" and the symbol is mapped to a predetermined position (steps ST2 and ST3).
  • a REPETITION bit having a value of 1 may be generated. In this case, the operation of replacing the RESET ITION bit with "1" when it is generated becomes unnecessary.
  • the predetermined position of the symbol there is a method of mapping such that a REPETITION bit having a value of 1 is placed in the lower two bits of the symbol.
  • the coding processing unit 12 compares the number of bits of the transmission data (data bit string) generated by the transmission data generation unit 11 with the number of bits of the data area in the transmission frame for transmitting the transmission data, and transmits the data. De night The number of bits less than the number of bits in the data area in the transmission frame is mapped to the predetermined position in the REPET ITI ON pit, and the transmission data after mapping is divided into a plurality of symbols having a predetermined number of bits. As a result, the transmission data is coded by mapping the REPETITION bit to a specific bit position of at least one of the symbols. Therefore, the symbols to which the REPET ITI ON bits are mapped are arranged at the four outermost corners of the signal constellation diagram having IQ coordinates and can be transmitted.
  • the error rate of the transmission data is lower when the symbol containing the REPETIT I ⁇ N bit is arranged at the outermost signal point. Therefore, by arranging the symbols including the REPETITION bits at the four outermost corners of the signal constellation diagram, the transmission data error rate can be minimized.
  • modulation section 13 performs multi-level modulation on the data bit sequence of the transmission data mapped by coding processing section 12 as shown in FIG. 5 (step ST4).
  • the transmitting section 14 wirelessly transmits the transmission data modulated by the modulating section 13 from the antenna 15 (step ST5).
  • FIG. 7 shows a specific operation of the coding processing unit 12.
  • reliability information is added to the transmission data.
  • An example of the reliability information is a CRC (Cyclic Redundancy Check).
  • transmission data (CODE BLOCK) is divided according to the size of the data area of the transmission frame. That is, the transmission data is divided into a plurality of symbols (signals).
  • encoding processing is performed on the divided transmission data.
  • the generated REPET ION bit is extracted (P 1
  • the data excluding the REPET ITION bit is subjected to transmission data division processing (P 5) according to the number of PHCHs (PHysical CHannel), and to deal with burst errors during transmission at P 6 Perform HS-DSCH leave processing.
  • the REPET ITI ON pit is converted to "1" and the REPET ITI ON bits are mapped in the order of the number of REPET ITI ON bits from the last symbol of the transmission data (P 7) .
  • FIG. 9 shows a diagram in which the REPET ITI ⁇ N bit is mapped to the bit string of the transmission data after the interleave processing.
  • the REPET ITI ON bit is mapped in the NZ2 symbol. This is an example of a mapping method of the REPET ITI ON bit. It may be mapped at a predetermined position of the (information bit).
  • P 8 After Phy sical Channel mapping (P 8), a bit rearrangement (BIT—REARRANGEMENT FOR 16 QAM) (P 9), and transfer the data to the modulator 13.
  • BIT—REARRANGEMENT FOR 16 QAM After Phy sical Channel mapping (P 8), a bit rearrangement (BIT—REARRANGEMENT FOR 16 QAM) (P 9), and transfer the data to the modulator 13.
  • FIG. 6 is a flowchart in which the multi-level demodulator 2 receives and processes data transmitted from the multi-level modulator 1.
  • receiving section 17 of multi-level demodulator 2 receives the data (step ST 11).
  • demodulating section 18 demodulates the data (step ST12).
  • the receiving unit 17 receives the transmission data in which the REPETIT TN bit is mapped to a predetermined position based on a predetermined mapping condition.
  • the decoding processing section 19 removes the REPET ITI ON bit from the data and performs decoding processing (steps ST13, ST14, ST15). ). Which symbol is mapped to the REPETITION bit is calculated from information notified in advance. Specifically, in step 13, the decoding processing unit 19 transmits the data based on predetermined mapping conditions, the number of REPET ITI ON bits mapped to the transmission data, and the total number of transmission data bits. Calculate the position of the REPET ITI ON bit in the data, and judge whether there is a REPET ITI ON bit from the calculated result. Then, based on the calculated position of the REPETITION bit, the REPETITN bit is removed from the transmission data demodulated by the demodulation unit.
  • the signal point that reduces the error rate is selected by mapping the RESET ITI ON bit generated to match the number of data bits of the radio frame to a predetermined location in the symbol.
  • the modulation method characterized by performing transmission is described above.
  • the signal point at which the error rate becomes lower can be calculated.
  • the modulation method to be selected has been described.
  • the mapped symbols are arranged at the four corners in the signal map of the IQ coordinates and can be transmitted, so that the error rate of the transmission data is reduced. It becomes possible.
  • the first embodiment has described the mapping method in the case where one symbol is 4-bit 16 QAM.
  • one symbol is 6-bit 64 QAM as shown in FIG. 2 will be described.
  • coding processing section 12 for 64 Q AM transmission The operation of coding processing section 12 for 64 Q AM transmission will be described. As shown in FIG. 6, the operation of coding processing section 12 in the case of 64 QAM transmission is basically the same as the operation of coding processing section 12 in the case of 64 QAM transmission.
  • Fig. 7 first, reliability information is added in P1, and in P2, data is divided according to the size of transmission data (information pits). At P3, encoding processing is performed on the transmission data. At P4, the RATE—MATCH I NG processing is performed, and the REPET ITI ON bit is generated. Extract the RE PET ITI ON bit generated here (P 1 0). After the transmission data division process (P5) according to the number of PhCHs, an interleave process is performed at P6 to cope with a burst error during transmission. After the processing in P6 is completed, replace the bit that has been set to “1” with “1” and perform mapping processing from the last symptom of data to the number of symposals that can be mapped (P7).
  • Figure 10 shows the mapping process for 64 QAM.
  • Figure 11 shows the REPET ITION bit mapped to the interleaved data bit string. When N% 4> 0, mapping is performed right-justified with respect to 1 symbol for surplus bits.
  • the mapping processing shown in FIGS. 10 and 11 is basically the same as the mapping processing shown in FIGS.
  • the signal points at which the error rate is reduced by replacing the REPET ITI ON bit generated to match the number of bits of the radio frame in 64 Q AM with "1" and mapping to the lower 4 bits of one symbol The modulation method for selecting is described.
  • the mapping method from the last symbol to the number of symbols that can be mapped has been described. Describes a multi-level modulation scheme in which the REPETITION bits are mapped uniformly over the entire data.
  • FIG. 12 shows a processing configuration in which REPET ION pits are arranged in a plurality of symbols in both 16QAM and 64QAM.
  • mapping is performed from the first symbol every M1 data symbols.
  • M is obtained by the following equation.
  • N REPET ITI ON bit number
  • S total number of symbols in transmission data
  • mapping is performed from the first symbol for each M2 data symbol.
  • M 2 is obtained by the following equation.
  • N REPET I T I ⁇ N number of bits
  • S total number of symbols in transmission data
  • the REPETITI ON bit generated by the RATE-MATCHING process is '0', and at least one of the lower two bits of one symbol is In the case where the REPETITION bit is placed in the, the case where the REPETITION bit is changed to 'will be described.
  • FIG. 13 is a flowchart showing the operation of the coding processing unit 12.
  • P11 reliability information is added to the transmission data.
  • Send in P1 2 Data is divided according to the size of communication data (information data).
  • encoding processing is performed on the transmission data.
  • RATE-MATCH NG processing is performed, and a REPETITION bit is generated.
  • a data division process (P15) according to the number of PHCHs is performed, and an HS-DSCH interleave process for dealing with a burst error during transmission is performed at P16. After the processing of P16, the condition that the REPET ITI ON bit is '0' and that the REPET ITI ON bit makes at least one of the lower two bits of one symbol become the REPET ITI ON bit is satisfied.
  • FIG. 14 shows the arrangement state of the symbol signal points in the case of the data symbol in 16 QAM after replacing the REPETITION bit by this processing.
  • the REPETITION bit generated by the RATE-MATCH NG processing is '0', and at least one bit and the REPETITION bit are included in the lower two bits of the signal point arrangement. In this case, in the present embodiment, processing is performed to replace the REPETITION bit with “1”. If the above condition is not satisfied, the REPETITIN bit generated by RATE-MATCHING is transmitted as it is.
  • FIG. 15 shows an operation flowchart of the multi-level modulation device 1 from generation of transmission data composed of a plurality of symbols to transmission of data.
  • the transmission data generation unit 11 of the multi-level modulation device 1 generates a transmission data (data bit string) composed of a plurality of symbols (step ST 21). ) o
  • the coding processing section 12 generates a REPETITION bit in the coding processing and the RATE-MATCH NG processing (step ST21). If the generated REPET ITI ON bit is '0' and if it is located in at least one of the lower 2 bits in the symbol, the REPET ITI ON bit is replaced with 1 (step ST 22, ST 23, ST 24).
  • the REPET ITI ON bit generated in the coding processing unit 12 is transmitted by replacing it with 1, the symbol is arranged outside the IQ coordinate signal arrangement diagram and can be transmitted.
  • the error rate is small.
  • modulation section 13 Upon completion of the processing of coding processing section 12, modulation section 13 performs multi-level modulation on the mapped data (step ST25).
  • Transmitting section 14 wirelessly transmits the transmission data modulated by modulating section 13 from antenna 15 (step ST26).
  • FIG. 16 is a flowchart in which the multi-level demodulation apparatus 2 receives and processes the transmission data transmitted by the multi-level modulation apparatus 1.
  • reception section 17 of multi-level demodulation apparatus 2 receives the transmission data (step ST31).
  • demodulating section 18 When receiving section 17 receives the data, demodulating section 18 multi-level demodulates the transmission data (step ST32).
  • the decoding processing unit 19 performs decoding processing on the data (step ST33).
  • the operation at the time of transmission by 64 Q AM in the present embodiment will be described.
  • the basic operation of the coding processing unit 12 in 64 QAM is the same as the operation of the coding processing unit 12 in 16 QAM, and can be shown by the flowchart in FIG.
  • reliability information is added to the transmission data.
  • the data is divided according to the size of the transmission data (information data).
  • encoding processing is performed on the transmission data.
  • RATE-MATCH NG processing is performed, and a REPETITION bit is generated.
  • a data division process (P15) according to the number of PHCHs is performed, and an HS-DSCH interleave process for dealing with a burst error during transmission is performed at P16.
  • the REPET ITI ON bit is '0', and at least one bit of the middle two bits of one symbol is a REPET ITI ON bit with the REPET ITI ON bit If the condition is satisfied, the REPET ITI ⁇ N bit is converted to "1" (P17).
  • bit arrangement BIT—REARRANGEMENT FOR 64 QAM is performed and the data is transferred to the modulator 13.
  • the signal point arrangement is as shown in Fig.17.
  • the REPET ITI ON bit generated by the RATE—MATCH ING processing is '0' and at least one of the lower two bits in the signal point constellation contains the REPET ITI ON bit
  • a process of replacing the REPET ITI ⁇ N bit with “1” is performed.
  • the signal point including the REPETITION bit is arranged outside the signal point arrangement, so that it is possible to reduce the error rate during transmission by the multi-level modulation scheme.
  • FIG. 18 is a flowchart from the generation of a plurality of symbols to the data transmission.
  • the transmission data generation unit 11 of the multi-level modulation device 1 generates a data bit string composed of a plurality of symbols (step ST41).
  • the coding processing section 1 2 performs coding processing and RATE-MAT
  • a REPETITION bit is generated by the CH NG process (step ST41).
  • the coding processing unit 12 performs a replacement process with “1” when the generated REPET ITI ON bit is “0” and is arranged in at least one of the middle two bits in the symbol. (Steps ST42, ST43, ST44). As shown in FIG. Since the REPET ITI ON bit generated in step 2 is transmitted by replacing it with "1", the symbol can be transmitted outside the IQ coordinate signal constellation diagram, so that the error rate is small. Become.
  • modulation section 13 After finishing the processing of coding processing section 12, modulation section 13 performs multi-level modulation on the transmission data after the mapping as shown in FIG. 17 (step ST45). Transmitting section 14 causes transmitting data modulated by modulating section 13 to be wirelessly transmitted from antenna 15 (step ST46).
  • FIG. 16 shows a flowchart for receiving and processing data transmitted by the multi-level modulation device also in the present embodiment.
  • reception section 17 of multi-level demodulation apparatus 2 receives the transmission data (step ST31).
  • demodulation section 18 demodulates the transmission data (step ST32).
  • the decoding processing is performed on the data (step ST33).
  • the RE PET ITI ON bit generated to match the number of bits of the radio frame is 0, and the condition that at least one bit of the two pits in the middle of one symbol is satisfied is satisfied.
  • the modulation method for converting the REPET ITI ON bit from “0” to “0”.
  • a symbol that satisfies the above conditions with the REPET ITI ON bit can be transmitted by being arranged outside the IQ coordinate signal arrangement diagram, so that the error rate of transmission data can be reduced. It is possible. That is, in the present embodiment, as shown in FIG. 18, one symbol is a 6-bit 64 QAM, the REPET ITI ⁇ N bit generated in the RATE-MATCH NG process is “0”, and The middle of Simpol If the REPETITION bit is placed in at least one of the two pits, the REPETITION bit is changed to '1'. The processing makes it possible to reduce the error rate during data transmission by multi-level modulation.
  • FIG. 19 is a computer basic configuration diagram of the multi-level modulation device 1 and the multi-level demodulation device 2.
  • a CPU 400 for executing a program is connected to a monitor 410, a keyboard 420, a mouse 430, a communication port 440, a magnetic disk device 460, and the like via a node 380. Have been.
  • a CPU Central Processing Unit
  • the magnetic disk unit 460 stores an operating system ( ⁇ S) 470, a program group 490, and a file group 500.
  • ⁇ S operating system
  • program group 490 and the file group 500 are combined to form an object-oriented program group 490 is also considered as one embodiment.
  • the program group 490 is executed by the CPU 400 and the OS 470.
  • the multi-level modulation device 1 and the multi-level demodulation device 2 perform transmission and reception using the function of the communication board 440.
  • each operation of each component is related to each other, and the operation of each component can be replaced as a series of operations while taking into account the relation of the operations described above. . Then, by substituting in this way, an embodiment of the method invention can be obtained.
  • the computer recorded on the program is stored.
  • An embodiment of a readable recording medium can be used.
  • the embodiment of the program and the embodiment of the computer-readable recording medium recorded in the program can all be constituted by a computer-operable program.
  • Each process in the embodiment of the program and the embodiment of the computer-readable recording medium on which the program is recorded is executed by the program.
  • the program is recorded in the recording device, and is stored in the central device from the recording device.
  • Each flow chart is read by the processing unit (CPU) and executed by the central processing unit.
  • the software and programs of each embodiment may be realized by firmware stored in ROM (READ ONLY MEMORY).
  • each function of the above-described program may be realized by a combination of software, firmware, and hardware.
  • mapping method it is possible to reduce the error rate of transmission data.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

多値変調装置1のコーディング処理部12が、送信データにREPETITIONビットをマッピングする場合、マッピング後の送信データを複数のシンボルに分割した結果、REPETITIONビットをシンボルの特定のビット位置にマッピングさせることで、信号配置図上の4隅の信号点にREPETITIONビットを含むシンボルを配置させることができるため、誤り率を低下することができる。

Description

明細書 変調装置及び復調装置及び変復調システム及び変調方法及び復調方法及 び変調プログラム及び変調プログラムを記録したコンピュータ読み取り 可能な記録媒体及び復調プロダラム及び復調プログラムを記録したコン ピュー夕読み取り可能な記録媒体 技術分野
本発明は、 送信データへダミービットをマッピングするマッピング方 法に関する。 背景技術
3 GP P (3rd Generation Partnership Project) RELEASE 5 によれば、 HS—DPA (High Speed-Downlink Packet Access) の下り (BTS (基地局) から MS (移動局) への送信) における HS -D S CH (High Speed-Downlink Shared Channel) 送信処理にお いては、 RATE—MATCH I N G処理にてフレームのデータサイズ に合わせる為に RE P ET I T I ONというデータ繰り返し処理によつ て REPET I T I ONビットを生成している。 この REPET I T I ONビットはインターリーブ等の処理を通してシンポル (信号) 中にラ ンダムに配置され、 多値変調方式にて送信される (3GPP T 25.858 V5.0.0 (2002 - 03)、 インターネット(URL:http:〃 www.3gpp. org)) 。
従来のコ一ディング方式では RE P ET I T I ONビットはシンポル 中にランダムに配置される為、 送信されたデータは誤り率が低下しない 場合があった。
この発明は RE P ET I T I ONビットをマツビングしたシンポルに ついて誤り率を低下することを目的とする。
多値変調方式において R E P E T I T I〇Nビットを 1シンポル中の 所定の場所にマツピングするようなコーディング処理を行なうことによ り送信での誤り率を低下する事を目的とする。 また、 特定の R E P E T I T I O Nビットについて変換処理を行うことによつても送信での誤り 率を低下することを目的とする。 発明の開示
本発明の変調装置は、 送信データを変調する変調装置であって、 送信デー夕を生成する送信デー夕生成部と、
上記送信データ生成部が生成した送信データのビッ卜数と上記送信デ 一夕を送信する送信フレーム中のデータ領域のビット数とを比較し、 送 信データのビット数が送信フレーム中のデータ領域のビット数に満たな いビット数分、 ダミービットを所定位置にマッピングし、 マッピング後 の送信データを所定ビット数からなる複数のシンポルに分割した結果、 ダミービットを少なくともいずれかのシンポルの特定のビット位置にマ ッビングさせることにより送信データをコーディングするコーディング 処理部とを備える。 図面の簡単な説明
図 1は、 1 6 Q AMにおけるシンボルの信号配置図である。
図 2は、 6 4 Q AMにおけるシンポルの信号配置図である。
図 3は、 多値変調装置 1の構成図である。
図 4は、 多値復調装置 2の構成図である。
図 5は、 複数のシンボルから構成されたデータが生成されてからデー 夕を送信するまでのフローチャート図である。 図 6は、 多値変調装置 1 1にて送信されたデータを多値復調装置 2が 受信し、 処理するフローチャート図である。
図 7は、 コーディング処理部のフローチャートである。
図 8は、 1 6 QAMの場合のマッピング処理図である。
図 9は、 インターリーブ処理後のデータビット列に対し、 REPET
I T I ONビットをマツピング処理した図である。
図 10は、 64 QAMの場合のマツピング処理図である。
図 1 1は、 インターリーブ処理後のデータビット列に対し、 REPE
T I T I ONビットをマツピング処理した図である。
図 1 2は、 1 6QAM、 64 QAM共に複数のシンポルに分散して R
EPET I T I ONビットを配置する処理構成図である。
図 13は、 コーディング処理部のフローチャートである。
図 14は、 RE P ET I T I ONピットを置き換えた後の 1 6 QAM におけるデータシンポルの場合のシンポル信号配置図である。
図 1 5は、 複数シンポルが生成されてからデータ送信までのフローチ ヤート図である。
図 16は、 多値変調装置 1にて送信されたデータを受信し、 処理する フローチャートである。
図 1 7は、 64 QAMにおけるシンポルの信号配置図である。
図 1 8は、 複数シンポルが生成されてからデータ送信までのフローチ ヤートである。
図 19は、 多値変調装置 1及び多値復調装置 2のコンピュータ基本構 成図である。 発明を実施するための最良の形態
以下の実施の形態の発明では、 4値より大きい多値変調方式における REPET I T I ONビットの送信方式について述べる。 実施の形態 1.
図 1の左側の図は、 送信フレーム中のデータ領域をデータビット列と して表している。 16QAM (Quadrature Amplitude Modulation: 1 6値直交振幅変調) の場合、 送信フレーム中のデータ領域によって伝送 される送信データは、 Nビット (N=4) 毎のシンボルの集合である。 この送信データ中の少なくともいずれかのシンポルの下位 Mビット (M =N— 2 = 2) の各ビットに 1の値を持つ RE P ET I T I ONビット をマッピングする。 ここで、 REP ET I T I ONビットとは、 送信デ 一夕のサイズを送信フレームのデータ領域のサイズに合わせるために送 信データに揷入されるダミービッ卜の一例である。
1 6 Q AMにおけるシンポルの信号配置は、図 1の右側のようになる。 信号配置図のシンポルの信号点は 1 6点存在し、一般的に Q AMの場合、 1シンポル (4ビット) のデ一夕のうち、 1ピットの誤りに対して極力 誤りが小さくなるように、 隣り合うシンポルを構成するビットは 1ビッ トだけ違うように配置されている。 例えば、 1 6QAMの信号点 (1, 0, 0, 0) の周囲四点は、 (1, 0, 1, 0) 、 (1, 1, 0, 0) 、 (0, 0, 0, 0) 、 (1, 0, 0, 1) となっており、 信号点 (1, 0, 0, 0) と各々 3ビット目、 2ビット目、 1ビット目、 4ビット目 が相違する。 このように、 信号配置図では、 いずれか 1ビットの値が異 なるシンポル同士を隣り合わせる規則に従って複数のシンボルを 2次元 に配置する。
3 GPP、 1130?八では図1、 図 2、 図 17に示した信号点配置が 用いられている。 しかし、 3 GPP、 HS DP Aに限らない場合には、 上記のいずれか 1ビットの値が異なるシンポル同士を隣り合わせるとい う条件を満たすのであれば、 シンポルの配置は、 図 1等に示した信号配 置に限定されるものではない。
図 1に示すように、 右側の各シンボルは、 左側の信号配置図の値と同 値の信号点に配置される。 したがって、 上述したように、 送信データ中 の少なくともいずれかのシンボルの下位 Mビット (M=2) の各ビット に 1の値を持つ RE PET I T I ONビットをマッピングすることによ り、 信号配置図上の 4隅の信号点の下位 2ビットが "1" で満たされて いるため、 REPET I T I ONビットを下位 2ビットに持つシンポル は信号配置図上の 4隅の信号点に配置されることとなる。
このように、 本実施の形態では、 REPET I T I ONピットを " 1
" と置き換えて 1シンポルの下位 2ビットに配置することにより多値変 調方式による送信での誤り率を低下する事を可能とする。
図 2は、 1シンポルが 6ビットである 64 Q AMの場合のデータビッ ト列とシンポルの信号配置について示した図である。 図 2の右図と左図 の対応は、 図 1と同様である。
なお、 図 2、 図 9、 図 1 1、 図 14、 図 1 7に示されているデータビ ット列はすべて送信フレーム中のデータ領域を表している。
次に、 本実施の形態の多値変調装置 1及び多値復調装置 2の構成図を 図 3及び図 4に示す。
多値変調装置 1は複数のシンポルから構成されたデータを多値変調し て送信する。 多値復調装置 2は複数のシンポルから構成されたデ一タを 受信して多値復調する。
多値変調装置 1は送信データ生成部 1 1、 送信データ生成部 1 1で生 成された送信データに対してチャネルコーディング処理を行い、 また R ATE— MATCH I NGにより生じる REPET I T I ONビットの マッピング処理を行なうコーディング処理部 1 2、 変調処理を行なう変 調部 1 3、 変調部 1 3により変調されたデータをアンテナ 1 5から無線 送信させる送信部 (RF) 14により構成されている。
また、 多値復調装置 2はアンテナ 1 6を用いて変調されたデータを受 信する受信部 (RF) 1 7、 受信部 1 7より受信されたデータを復調す る復調部 1 8、 ί复調部 18によつて復調されたデー夕に.対して R Ε Ρ Ε T I T I ONビットを除去し、 デコ一ディング処理を行うデコーディン グ処理部 1 9により構成されている。
まず、 多値変調装置 1の動作について述べる。 ここでは 1 6 QAMの 場合を例にして述べる。
図 5は、 複数のシンポルから構成された送信データが生成されてから 送信されるまでの多値変調装置 1の動作を示すフローチャートである。 まず、 多値変調装置 1の送信データ生成部 1 1は、 複数のシンポルで 構成されたデータビット列である送信データを生成する (ステップ ST
1)
コーディング処理部 1 2では、 コーディング処理及び RE PET I T
I ONビットが生成された場合に "1" と置き換えてシンポルの所定の 位置へのマッピングを行う (ステップ ST 2、 ST 3) 。 ここで、 1の 値を持った RE PET I T I ONビットを生成するようにしてもよい。 この場合には、 RE P ET I T I ONビットが生成された場合に "1" と置き換える動作が不要になる。
上記シンポルの所定の位置の一例としては、 シンポルの下位 2ビット に 1の値を持った RE P ET I T I ONビットが配置されるようにマツ ピングする方法がある。
上記のように、 コーディング処理部 12は、 送信データ生成部 1 1が 生成した送信データ (データビット列) のビット数と送信データを送信 する送信フレーム中のデータ領域のビット数とを比較し、 送信デ一夕の ビット数が送信フレーム中のデータ領域のビット数に満たないビット数 分、 RE P ET I T I ONピットを所定位置にマッピングし、 マツピン グ後の送信データを所定ビット数からなる複数のシンポルに分割した結 果、 RE P ET I T I ONビットを少なくともいずれかのシンポルの特 定のビット位置にマッピングさせることにより送信データをコーディン グする。 このため、 RE P ET I T I ONビットをマッピングされたシ ンポルは I Q座標を持つ信号配置図の最も外側である 4隅に配置され、 送信することが可能となる。
I Q座標を持つ信号配置図では、 より外側の信号点に RE PET I T I〇Nビットを含むシンポルが配置される方が、 送信デ一夕の誤り率が 低下するという特徴が存在する。 従って、 RE P ET I T I ONビット を含んだシンポルを信号配置図の最も外側である 4隅に配置することで、 送信データの誤り率を最も低下させることができる。
次に、 変調部 1 3は、 図 5に示すようにコーディング処理部 12によ つてマッピングされた送信データのデータビット列を多値変調する (ス テツプ ST4) 。
送信部 14は、 変調部 1 3により変調された送信データをアンテナ 1 5から無線送信させる (ステップ ST 5) 。
次に、 図 5の ST 2及び ST 3で示したコーディング処理部 1 2の動 作を詳細に説明する。
図 7は、 コーディング処理部 12の具体的動作を示す。 P 1では送信 データに対して信頼度情報を付加する。 信頼度情報の一例としては、 C RC (Cyclic Redundancy Check:巡回冗長検査値) が挙げられる。
P 2では送信フレームのデータ領域のサイズによって送信データ (C ODE BLOCK) の分割処理を行う。 すなわち、 送信データを複数 のシンポル (信号) に分割する。 P 3では分割された送信データに対して符号化処理を行う。
P 4では RATE— MATCH I N G処理が行なわれ R E P E T I T I ONビットが生成される。
REPET I T I ONビッ卜が生成された場合、 本実施の形態の発明 では、 発生する REPET I T I ONビットの抽出処理を行なう (P 1
0)
REPET I T I ONビットの生成でない場合、 REPET I T I O Nビットを除いたデータについて PHCH (PHysical CHannel) 数に 応じた送信データ分割処理 (P 5) を行い、 P 6にて送信中のバースト 誤りに対応する為の HS— D S CHィン夕ーリーブ処理を行う。
P 6の処理終了後、 RE P ET I T I ONピットを "1" に変換して 送信デ一夕の最終シンボルから順に REPET I T I ONビット数分、 RE P ET I T I ONビットをマッピングする (P 7) 。
REPET I T I ONビットのマッピングは図 8に示すように REP ET I T I ONされたビット数 Nに対してシンポル数 =NZ2 (N% 2 >0の場合は N+ 1) についてマツビング処理がされる。
N% 2>0の場合には余剰ビッ卜について 1シンポルに対して右詰め で、 かつ、 最終シンポルからマッピング処理を行う。 インターリーブ処 理後の送信データのビット列に対し、 RE P ET I T I〇Nビットをマ ッピング処理した図を図 9に示す。 ただし、 図 8、 図 9では、 NZ2シ ンポル中に REP ET I T I ONビットがマッピングされたが、 これは RE P ET I T I ONビットのマツピング方法の一例であり、 RE P E T I T I ONビットは、 送信データ (情報ビット) の所定の位置に、 マ ッピングされればよい。
Phy s i c a l CHann e lのマツピング処理後 ( P 8 ) 、 ビ ットリアレンジメント (B I T— REARRANGEMENT FOR 16 QAM) を行い (P 9) 、 変調部 1 3へデータを転送する。
次に、 多値復調装置 2の動作について、 1 6 QAMの場合を例にして 述べる。
図 6は多値復調装置 2が多値変調装置 1から送信されたデータを受信 し、 処理するフローチヤ一トである。
多値変調装置 1がデータを送信すると多値復調装置 2の受信部 1 7は、 そのデータを受信する (ステップ ST 1 1) 。 復調部 1 8は受信部 1 7 がデ一夕を受信すると、 そのデータを復調する (ステップ ST 1 2) 。 ステップ ST 1 1で、 受信部 17は、 予め定められたマッピングの条 件に基づいて RE P ET I T I〇Nビットを所定位置にマッピングした 送信データを受信する。
デコーディング処理部 1 9では、 復調部 1 8が受信データを復調する とそのデータから RE P ET I T I ONビットを取り除き、 デコ一ディ ング処理を行う (ステップ ST 1 3、 S T 14, ST 1 5) 。 どのシン ポルに RE P ET I T I ONビットがマツピングされているかは事前に 通知される情報から算出する。 具体的には、 ステップ 1 3で、 デコーデ イング処理部 1 9は、 予め定められたマッピングの条件と送信データに マツピングされた REP ET I T I ONビットのビット数と送信データ 全体のビット数とから送信デ一タ中の RE P ET I T I ONビットの位 置を算出し、 算出した結果から REPET I T I ONビットがあるかを 判断する。 そして算出した RE P ET I T I ONビットの位置に基づい て上記復調部が復調した送信データから RE PET I T I〇Nビットを 除去する。
以上、 4値より大きい多値変調方式において無線フレームのデータビ ット数に合わせる為に生じる RE P ET I T I ONビットをシンポルの 所定の場所にマッピングすることにより誤り率が低くなる信号点を選択 し送信することを特徴とする変調方式について説明した。
また、 1 6 Q AMにおいて無線フレームのビット数に合わせる為に生 じる REPET I T I ONビットを "1" と置き換えて 1シンポルの下 位 2ビットにマッピングすることにより誤り率が低くなる信号点を選択 する変調方式について説明した。
また、 RE P ET I T I ONビットのマツピング処理を最終データか らマッピング可能なシンポル数分行う事を特徴とした変調方式について 説明した。
この実施の形態 1では、 R E P E T I T I O Nビットをマツビングす ることによりマッピングされたシンポルについて I Q座標の信号配置図 における 4隅に配置され、 送信することが可能となる為、 送信データの 誤り率を低減することが可能となる。 実施の形態 2.
実施の形態 1では 1シンポルが 4ビットの 16 Q AMの場合のマツピ ング方式について述べた。 本実施の形態では、 図 2に示すように 1シン ポルが 6ビットの 64 Q AMの場合について述べる。
64 Q AM送信の場合のコーディング処理部 12の動作について説明 する。 64 QAM送信の場合のコーディング処理部 12の動作は、 図 6 に示すように、 基本的に 64 Q AM送信の場合のコーディング処理部 1 2の動作と同様である。
図 7に示すように、 まず、 P 1で信頼度情報を付加し、 P 2では送信 データ (情報ピット) のサイズによってデータの分割処理を行う。 P 3 では送信データに対して符号化処理を行う。 P 4では RATE— MAT CH I NG処理が行なわれ RE PET I T I ONビットが生成される。 ここで発生する RE PET I T I ONビットの抽出処理を行なう (P 1 0) 。 PhCH数に応じた、 送信データ分割処理 (P 5) を経て P 6に て送信中のパースト誤りに対応する為のィンタ一リーブ処理を行なう。 P 6の処理終了後 RE PET I T I ONされたビヅトを "1" に置き換 えてデータ最終シンポルからマツピング可能なシンポル数分マッピング 処理を行う (P 7) 。 後の処理 (P 8, P 9) は 1 6 Q AMの場合と同 様である。 マッピングは RE PET I T I ONされたビット数 Nに対し てシンボル数 =NZ4 (N 4> 0の場合は N+ 1 ) についてマツピン グ処理が行なわれる。 64 QAMの場合のマッピング処理を図 10に示 す。 また、 インターリーブ処理後のデータビット列に対し、 REPET I T I ONビットをマッピング処理した図を図 1 1に示す。 N%4>0 の場合には余剰ビットについて 1シンポルに対して右詰めでマツピング 処理を行なう。 図 10、 図 1 1に示すマッピング処理は、 基本的に図 8、 図 9に示すマツピング処理と同様である。
以上、 64 Q AMにおいて無線フレームのビット数に合わせる為に生 じる RE P ET I T I ONビットを " 1 " と置き換えて、 1シンポルの 下位 4ビットにマッピングすることにより誤り率が低くなる信号点を選 択する変調方式について説明した。
データの最終シンポルから RE PET I T I ONビットをマッピング するシンポル数分について RE PET I T I ONビットを "1" と置き 換えてシンポルの下位 4ビットに配置するようにマッピングすることに より信号点配置上の 4隅に配置され送信することが可能となる為、 誤り 率の低減が可能となる。 実施の形態 3.
実施の形態 1および実施の形態 2では最終シンポルからマツピング可 能なシンポル数迄のマツピング方法について示したが、 本実施の形態で はデータ全体に対して均一に分散して RE P ET I T I ONビットをマ ッビングする多値変調方式について説明する。
図 1 2は、 1 6QAM、 64 QAM共に複数のシンポルに分散して R EPET I T I ONピットを配置する処理構成を示す。
16QAMの場合、 M 1データシンポルおきに先頭シンポルからマツ ピングを行なう。 ここで Mは次式で求められる。
M 1 = (S + (N/4) ) / (N/2)
N: RE P ET I T I ONビット数、 S :送信データ全体のシンポル数
64 Q AMの場合も同様に、 M 2データシンポル毎に先頭シンポルか らマッピング処理を行なう。 M 2は次式で求められる。
M 2 - (S + (N/6) ) / (N/4)
N: REPET I T I〇Nビット数、 S :送信データ全体のシンポル 数
以上、 RE P ET I T I〇Nビットのマツピング処理を全データに対 して極力均一に分散して行うことを特徴とする変調方式について説明し た。 実施の形態 4.
本実施の形態では、 1シンポルが 4ビットの 1 6 Q AMにおいて R A TE— MATCH I N G処理にて生成された R E P E T I T I ONビッ トが' 0'で、 かつ 1シンポルの下位 2ビットのうち少なくとも 1ビット に RE P ET I T I ONビットが配置される場合にはその R E P E T I T I ONビットを ' に変更する場合について説明する。
本実施の形態の 16 Q AMによる送信時の動作について述べる。 図 1 3は、 コーディング処理部 1 2の動作を示すフローチャートである。
P 1 1では送信データに対して信頼度情報を付加する。 P 1 2では送 信データ (情報データ) のサイズによってデータの分割処理を行う。 P 1 3では送信データに対して符号化処理を行う。 P 14では RATE— MATCH I NG処理が行なわれ RE P ET I T I ONビットが生成さ れる。 PHCH数に応じたデータ分割処理 (P 1 5) を行い、 P 1 6に て送信中のバースト誤りに対応する為の HS— D S CHィンターリーブ 処理を行なう。 P 16の処理終了後、 RE P ET I T I ONビットが' 0'で、 かつ REPET I T I ONされたビットで 1シンポルの下位 2 ビットのうち少なくとも 1ビッ卜が REPET I T I ONビッ卜になる 条件を満たす場合には RE PET I T I ONピットを "1" に変換する 処理を行う (P 1 7) 。 PHYS I C AL CHANNELマッピング 処理後 (P 1 8) 、 B I T— REARRANGEMENT FOR 1 6 QAMを行い (P I 9) 変調部 1 3へデータを転送する。
この処理により、 RE P ET I T I ONビットを置き換えた後の、 1 6 Q AMにおけるデ一夕シンポルの場合のシンポル信号点配置状態を図 14に示す。
図 14に示すように、 RATE—MATCH I NG処理により生成さ れた RE P ET I T I ONビットが' 0 'であり、 かつ信号点配置上の下 位 2ビットに少なくとも 1ビット、 R E P E T I T I O Nビットを含む 場合には本実施の形態では RE P ET I T I ONビットを " 1 " と置き 換える処理を行う。 上記条件を満たさない場合には RATE— MATC H I NGにより生成された RE P ET I T I〇Nビットをそのまま送信 する。
図 1 5は、 複数のシンポルからなる送信データを生成してからデータ を送信するまでの多値変調装置 1の動作フローチャートを示す。
まず、 多値変調装置 1の送信データ生成部 1 1は複数のシンポルで構 成された送信デ一夕 (データビット列) を生成する (ステップ ST 2 1 ) o
コーディング処理部 1 2では、 コーディング処理及び RATE— MA TCH I NG処理で RE P ET I T I ONビットを生成する (ステップ ST 2 1) 。 生成された RE PET I T I ONビットが' 0 'の場合でか つ、 シンボル中の下位 2ビットのうち少なくとも 1ビットに配置されて いる場合には REPET I T I ONビットを 1と置き換える処理を行う (ステップ S T 22、 S T 23、 S T 24) 。
図 12に示すようにコーディング処理部 12で発生した RE PET I T I ONビットを 1と置き換えて送信する為、 シンポルは I Q座標の信 号配置図における外側に配置され送信することが可能となる為、 誤り率 が小さいものになる。
変調部 1 3はコーディング処理部 1 2の処理を終えるとマッピング後 のデータを多値変調する (ステップ ST 25) 。
送信部 14は変調部 1 3により変調された送信データをアンテナ 1 5 から無線送信する (ステップ ST 26) 。
一方、 図 16は、 多値復調装置 2が多値変調装置 1にて送信された送 信データを受信し、 処理するフローチャートである。
多値変調装置 1が送信データを送信すると多値復調装置 2の受信部 1 7は、 その送信データを受信する (ステップ ST 3 1) 。
復調部 18は受信部 1 7がデータを受信すると、 その送信データを多 値復調する (ステップ ST 32) 。 デコーディング処理部 1 9では復調 部 18が受信したデータを復調するとそのデータに対してデコーディン グ処理を行なう (ステップ ST 33) 。
以上、 多値変調方式において無線フレームのビット数に合わせる為に 生じる REPET I T I ONビットを' 0'から' 1'に変換することによ り誤り率が低くなる信号点を選択し送信することを特徴とする変調方式 について説明した。
また、 16 QAMにおいて無線フレームのピット数に合わせる為に生 じる REPET I T I ONビットが 0であり、 かつ 1シンポルの下位 2 ビットのうち少なくとも 1ビットに配置される条件を満たす場合にはそ の REPET I T I ONピットを' 0'から ' 1'に変換する処理を行う変 調方式について説明した。
この実施の形態 4に示す処理により信号点配置上の外側に信号点が配 置される為、 多値変調方式による送信時に誤り率を低下する事が可能と なる。 すなわち RE P ET I T I ONビットで上記条件を満たすシンポ ルについては I Q座標における外側に配置され送信することが可能とな る為、 送信データの誤り率を低減することが可能となる。 実施の形態 5.
本実施の形態の 64 Q AMによる送信時の動作について述べる。 64 Q AMにおけるコーディング処理部 1 2の基本的動作は、 1 6 QAMに おけるコーディング処理部 1 2の動作と同様であり、 図 1 3のフローチ ヤートで示すことが可能である。
P 1 1では送信データに対して信頼度情報を付加する。 P 1 2では送 信データ (情報データ) のサイズによってデータの分割処理を行う。 P 1 3では送信データに対して符号化処理を行う。 P 14では RATE— MATCH I NG処理が行なわれ RE P ET I T I ONビットが生成さ れる。 PHCH数に応じたデータ分割処理 (P 1 5) を行い、 P 1 6に て送信中のバースト誤りに対応する為の HS— D S CHィンタ一リーブ 処理を行なう。 P 16の処理終了後、 RE P ET I T I ONビットが' 0'で、 かつ RE P ET I T I ONされたビットで 1シンポルの真中 2 ビットのうち少なくとも 1ビットが REPET I T I ONビットになる 条件を満たす場合には RE PET I T I〇Nビットを "1" に変換する 処理を行う (P 1 7) 。 PHYS I CAL CHANNELマッピング 処理後 (P 18) 、 ビットアレンジメント (B I T— REARRANG EMENT FOR 64 Q AM) を行い変調部 1 3へデータを転送す る。
64 Q AMにおけるシンポルの場合には信号点配置は図 1 7のように なる。 図 1 7より RATE— MATCH I N G処理により生成された R E PET I T I ONビットが' 0'であり、 かつ信号点配置上の下位 2ビ ットのうち少なくとも 1ビット REPET I T I ONビットを含む場合 には本実施の形態ではその REPET I T I〇Nビットを "1" と置き 換える処理を行う。 このようにすることで、 信号点配置上の外側に RE PET I T I ONビットを含んだ信号点が配置する為、 多値変調方式に よる送信時に誤り率を低下する事が可能となる。
一方、 上記条件を満たさない場合には RATE— MATCH I NGに より生成された RE PET I T I ONビットをそのまま送信する。 図 1 8は複数シンポルが生成されてからデータ送信までのフローチヤ 一卜である。
まず、 多値変調装置 1の送信データ生成部 1 1は複数シンポルで構成 されたデータビット列を生成する (ステップ ST41) 。
コーディング処理部 1 2ではコーディング処理及び RATE—MAT
CH I NG処理で RE P ET I T I ONビットを生成する (ステップ S T41) 。
コーディング処理部 12は、 生成された RE PET I T I ONビット が' 0 'の場合でかつ、 シンポル中の真中 2ビットのうち少なくとも 1ビ ットに配置される場合に "1" と置き換え処理を行う (ステップ ST4 2、 ST43、 S T44) 。 図 17に示すようにコーディング処理部 1 2で発生した RE PET I T I ONビットを "1" と置き換えて送信す る為、 シンポルは I Q座標の信号配置図における外側に配置され送信す ることが可能となる為、 誤り率が小さいものになる。
変調部 1 3はコーディング処理部 12の処理を終えると図 1 7に示す ようにマッピング後の送信データを多値変調する (ステップ ST45)。 送信部 14は変調部 1 3により変調された送信データをアンテナ 1 5 から無線送信させる (ステップ ST 46) 。
一方、 図 1 6は、 本実施の形態においても、 多値変調装置にて送信さ れたデータを受信し、 処理するフローチャートを示す。
多値変調装置 1が送信データを送信すると多値復調装置 2の受信部 1 7は、 その送信データを受信する (ステップ ST 3 1) 。
復調部 1 8は受信部 1 7が送信データを受信すると、 その送信データ を復調する (ステップ ST 32) 。
デコーディング処理部 1 9では復調部 1 8が受信データを復調すると そのデータに対してデコーディング処理を行なう (ステップ ST 33)。 以上、 64 Q AMにおいて無線フレームのビッ卜数に合わせる為に生 じる RE PET I T I ONビットが 0であり、 かつ 1シンポルの真中 2 ピットのうち少なくとも 1ビットに配置される条件を満たす場合にはそ の REPET I T I ONビットを' 0'から' に変換する変調方式につ いて説明した。
この実施の形態により RE PET I T I ONビットで上記条件を満た すシンポルについては I Q座標の信号配置図における外側に配置され送 信することが可能となる為、 送信データの誤り率を低減することが可能 となる。 すなわち本実施の形態では、 1シンポルが 6ビットの 64 QA Mにおいて図 18に示すように RATE— MATCH I NG処理にて生 成された RE P ET I T I〇Nビットが' 0 'で、 かつ 1シンポルの真中 2ピットのうち少なくとも 1ビットに R E P E T I T I O Nビットが配 置される場合にはその RE P ET I T I ONビットを' 1 'に変更する。 処理により多値変調によるデータ送信時に誤り率を低くすることが可能 となる。
図 1 9は、 多値変調装置 1及び多値復調装置 2のコンピュータ基本構 成図である。
図 1 9において、 プログラムを実行する CPU (C e n t r a l P r o c e s s i n g Un i t) 400は、 ノ ス 380を介してモニタ 410、 キーポード 420、 マウス 430、 通信ポ一ド 440、 磁気デ イスク装置 460等と接続されている。
磁気ディスク装置 460には、 オペレーティングシステム (〇S) 4 70、 プログラム群 490、 ファイル群 500が記憶されている。 ただ し、 プログラム群 490、 ファイル群 500がー体となってオブジェク 卜指向のプログラム群 490を形成する形態も一実施の形態として考え られる。
プログラム群 490は、 CPU400、 OS 470により実行される。 上記各実施の形態では、 多値変調装置 1及び多値復調装置 2は、 通信 ボード 440の機能を使用して送信及び受信を行う。
すべての実施の形態では、 各構成要素の各動作はお互いに関連してお り、 各構成要素の動作は、 上記に示された動作の関連を考慮しながら、 一連の動作として置き換えることができる。 そして、 このように置き換 えることにより、 方法の発明の実施形態とすることができる。
また、 上記各構成要素の動作を、 各構成要素の処理と置き換えること により、 プログラムの実施の形態とすることができる。
また、 プログラムを、 プログラムを記録したコンピュータ読み取り可 能な記録媒体に記憶させることで、 プログラムに記録したコンピュータ 読み取り可能な記録媒体の実施の形態とすることができる。
プログラムの実施の形態及びプログラムに記録したコンピュータ読み 取り可能な記録媒体の実施の形態は、 すべてコンピュータで動作可能な プログラムにより構成することができる。
プログラムの実施の形態およびプログラムを記録したコンピュータ読 み取り可能な記録媒体の実施の形態における各処理はプログラムで実行 されるが、 このプログラムは、 記録装置に記録されていて、 記録装置か ら中央処理装置 (CPU) に読み込まれ、 中央処理装置によって、 各フ ローチャートが実行されることになる。 また、 各実施の形態のソフトウェアやプログラムは、 ROM (REA D ONLY MEMORY) に記憶されたファームウェアで実現され ていても構わない。 あるいは、 ソフトウェアとファームウェアとハ一ド ウェアとの組み合わせで前述したプログラムの各機能を実現しても構わ ない。
産業上の利用可能性
上記マッピング方式によれば、 送信データの誤り率を低下させること ができる。

Claims

請求の範囲
1 . 送信データを変調する変調装置であって、
送信デー夕を生成する送信デー夕生成部と、
上記送信データ生成部が生成した送信データのピット数と上記送信デ 一夕を送信する送信フレーム中のデータ領域のビット数とを比較し、 送 信データのビット数が送信フレーム中のデータ領域のビット数に満たな いビット数分、 ダミービットを所定位置にマッピングし、 マッピング後 の送信データを所定ビット数からなる複数のシンポルに分割した結果、 ダミービットを少なくともいずれかのシンポルの特定のビット位置にマ ッビングさせることにより送信データをコ一ディングするコ一ディング 処理部とを備える変調装置。
2 . 上記コーディング処理部は、 各々 1の値を持つ複数のダミ 一ビットを送信デ一夕の所定位置にマッピングすることによって少なく ともいずれかのシンポルの特定のビット位置に複数のダミーピットをマ ッピングさせる請求項 1に記載された変調装置。
3 . 上記コーディング処理部は、 送信データを Nビット (N≥ 4 ) からなる複数のシンポルに分割した結果、 分割した少なくともいず れかのシンポルの下位 Mビット (M = N— 2、 M≥2 ) に上記複数のダ ミービットを揷入する請求項 2に記載された変調装置。
4 . 上記コーディング処理部は、 送信データを Nビット (N≥ 4 ) からなる複数のシンポルに分割した結果、 ダミービットを揷入可能 なシンボル数分データ最終の各シンポルの下位 Mビット (M = N— 2、 M≥2 ) に上記複数のダミービットを挿入する請求項 2に記載された変 調装置。
5 . 上記コーディング処理部は、 送信データを Nビット (N≥ 4.) からなる複数のシンポルに分割した結果、 分割した最初のシンボル から一定の間隔に存在する複数のシンポルの下位 Mビット(M = N— 2、 M≥2 ) に上記複数のダミービットを揷入する請求項 2に記載された変 調装置。
6 . コーディング処理によって 0又は 1のいずれかの値を持つ ダミービットを生成し、 生成したダミ一ビットが 0の値を持つ場合であ つて、 ダミービットを含めた送信データを 4ビットからなる複数のシン ポルに分割し、 分割した少なくともいずれかのシンポルの下位 2ビット のいずれかに生成されたダミービットが配置される場合には、 上記生成 されたダミ一ビッ卜の値を 1に変換する変調装置。
7 . コーディング処理によって 0又は 1のいずれかの値を持つ ダミービットを生成し、 生成したダミービットが 0の値を持つ場合であ つて、 ダミービットを含めた送信データを 6ビットからなる複数のシン ポルに分割し、 分割した少なくともいずれかのシンポルの中央 2ビット のいずれかに生成されたダミービットが配置される場合には、 上記生成 されたダミービットの値を 1に変換する変調装置。
8 . 上記コーディング処理部は、 上記送信データ生成部によつ て生成された送信データの所定位置に上記ダミービットをマツビングし た結果、 各シンポルが持つ所定のビット数のうち、 いずれか 1ビットの 値が異なるシンボル同士を隣り合わせる規則に従って複数のシンポルを
2次元に配置した信号配置の特定の位置へダミ一ビットを含むシンポル を配置させる請求項 1に記載された変調装置。
9 . 上記コーディング処理部は、 上記送信データ生成部によつ て生成された送信データの所定位置に上記ダミービットをマッピングし た結果、 上記信号配置のうち、 外側から順にダミービットを含むシンポ ルを配置させる請求項 8に記載された変調装置。
1 0 . 受信した送信データを復調する復調装置であって、 予め定められた挿入条件に基づいてダミービットが送信データの所定 位置に挿入され、 かつ、 変調された送信データを受信する受信部と、 上記予め定められた挿入条件と上記送信データに挿入されたダミービ ットのビット数と上記送信データのビット数とから上記受信部が受信し た送信データ中のダミービットの位置を算出し、 算出したダミ一ビット の位置に基づいて上記復調部が復調した送信データからダミービットを 除去することにより送信デ一タをデコーディングするデコーディング処 理部とを備える復調装置。
1 1 . 送信データを変調する変調装置と変調装置が変調した送 信データを受信し、 復調する復調装置とを備える変復調システムであつ て、
送信デー夕を生成する送信デー夕生成部と、
上記送信デ一夕生成部が生成した送信デー夕のビット数と上記送信デ —夕を送信する送信フレーム中のデータ領域のビット数とを比較し、 送 信データのビット数が送信フレーム中のデータ領域のビット数に満たな いビット数分、 ダミービットを所定位置にマッピングし、 マッピング後 の送信データを所定ビット数からなる複数のシンポルに分割した結果、 ダミービットを少なくともいずれかのシンボルの特定のビット位置にマ ッビングさせることにより送信データをコ一ディングするコーディング 処理部とを備えた変調装置と、
上記変調装置によってダミービットがマッピングされた送信データを 受信する受信部と、
予め定められたダミービットのマツピング条件と上記送信データに揷 入されたダミービットのビット数と上記送信データのピット数とから上 記受信部が受信した送信データ中のダミービットの位置を算出し、 算出 したダミービッ卜の位置に基づいて上記復調部が復調した送信データか らダミーピットを除去することにより送信データをデコーディングする デコーディング処理部とを備えた復調装置とを備える変復調システム。
1 2 . 送信デ一夕を生成し、
上記生成した送信データのビッ卜数と上記送信データを送信する送信 フレーム中のデータ領域のビット数とを比較し、 送信データのビット数 が送信フレーム中のデータ領域のビット数に満たないビット数分、 ダミ ービットを所定位置にマッピングし、 マッピング後の送信データを所定 ビット数からなる複数のシンポルに分割した結果、 ダミービットを少な くともいずれかのシンポルの特定のビット位置にマツビングさせること により送信データをコーディングし、
上記コーディングした送信データを変調する変調方法。
1 3 . 予め定められた揷入条件に基づいてダミ一ビットが送信 データの所定位置に揷入され、 かつ、 変調された送信データを受信し、 上記予め定められた挿入条件と上記送信データに挿入されたダミービ ットのビット数と上記送信データのビット数とから上記送信データ中の ダミービットの位置を算出し、 算出したダミービットの位置に基づいて 上記復調部が復調した送信デー夕からダミービットを除去することによ り送信データをデコーディングし、
上記デコーディングした送信データを復調する復調方法。
1 4 . 送信データを生成する処理と、
上記生成した送信データのビット数と上記送信データを送信する送信 フレ一ム中のデ一夕領域のビット数とを比較し、 送信データのビット数 が送信フレーム中のデ一夕領域のピット数に満たないビット数分、 ダミ ービットを所定位置にマッピングし、 マッピング後の送信データを所定 ビット数からなる複数のシンポルに分割した結果、 ダミ一ビットを少な くともいずれかのシンポルの特定のビット位置にマッピングさせること により送信データをコーディングする処理と、
上記コ一ディングした送信データを変調する処理とをコンピュータに 実行させる変調プログラム。
1 5 . 送信データを生成する処理と、
上記生成した送信データのビット数と上記送信データを送信する送信 フレーム中のデータ領域のビット数とを比較し、 送信データのビット数 が送信フレーム中のデータ領域のビット数に満たないビット数分、 ダミ ービットを所定位置にマッピングし、 マッピング後の送信データを所定 ビット数からなる複数のシンポルに分割した結果、 ダミービットを少な くともいずれかのシンポルの特定のビット位置にマッピングさせること により送信デ一タをコ一ディングする処理と、 上記コーディングした送信データを変調する処理とをコンピュータに 実行させるための変調プログラムを記録したコンピュータ読み取り可能 な記録媒体。
1 6 . 予め.定められた揷入条件に基づいてダミービットが送信 データの所定位置に挿入され、 かつ、 変調された送信データを受信する 処理と、
上記予め定められた挿入条件と上記送信データに挿入されたダミービ ットのビット数と上記送信デー夕のビット数とから上記送信デー夕中の ダミービットの位置を算出し、 算出したダミービットの位置に基づいて 上記復調部が復調した送信データからダミービットを除去することによ り送信データをデコーディングする処理と、
上記デコーディングした送信データを復調する処理とをコンピュータ に実行させる復調プログラム。
1 7 . 予め定められた挿入条件に基づいてダミービットが送信 データの所定位置に挿入され、 かつ、 変調された送信データを受信する 処理と、
上記予め定められた挿入条件と上記送信データに揷入されたダミービ ットのピット数と上記送信データのビット数とから上記送信データ中の ダミービットの位置を算出し、 算出したダミービットの位置に基づいて 上記復調部が復調した送信デ一夕からダミービットを除去することによ り送信データをデコーディングする処理と、
上記デコーディングした送信データを復調する処理とをコンピュータ に実行させるための復調プログラムを記録したコンピュータ読み取り可 能な記録媒体。
PCT/JP2003/007964 2002-10-31 2003-06-24 変調装置及び復調装置及び変復調システム及び変調方法及び復調方法及び変調プログラム及び変調プログラムを記録したコンピュータ読み取り可能な記録媒体及び復調プログラム及び復調プログラムを記録したコンピュータ読み取り可能な記録媒体 WO2004040871A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP03809837A EP1453264A1 (en) 2002-10-31 2003-06-24 Modulation device, demodulation device, modulation/demodulation system, modulation method, demodulation method, modulation program, computer-readable recording medium containing the modulation program, demodulation program, and computer-readable recording medium containing the demodulation program
US10/498,233 US20050008081A1 (en) 2002-10-31 2003-06-24 Modulation device, demodulation device, modulation/demodulation system, modulation method, demodulation method, modulation program and computer readable recording containing the modulation program demodulation program and computer- readable recording medium containing the demodulation program

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002-317489 2002-10-31
JP2002317489A JP3810360B2 (ja) 2002-10-31 2002-10-31 変調装置及び変復調システム及び変調方法及び変調プログラム及び変調プログラムを記録したコンピュータ読み取り可能な記録媒体

Publications (1)

Publication Number Publication Date
WO2004040871A1 true WO2004040871A1 (ja) 2004-05-13

Family

ID=32211721

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/007964 WO2004040871A1 (ja) 2002-10-31 2003-06-24 変調装置及び復調装置及び変復調システム及び変調方法及び復調方法及び変調プログラム及び変調プログラムを記録したコンピュータ読み取り可能な記録媒体及び復調プログラム及び復調プログラムを記録したコンピュータ読み取り可能な記録媒体

Country Status (5)

Country Link
US (1) US20050008081A1 (ja)
EP (1) EP1453264A1 (ja)
JP (1) JP3810360B2 (ja)
CN (1) CN1593045A (ja)
WO (1) WO2004040871A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7616706B2 (en) * 2003-05-16 2009-11-10 Thomson Licensing Repetition coding in a satellite-based communications system
US20100142630A1 (en) * 2005-07-29 2010-06-10 Matsushita Electric Industrial Co., Ltd. Multicarrier transmitting apparatus, multicarrier receiving apparatus, and their methods
CN102104559B (zh) 2005-08-05 2015-02-04 松下电器(美国)知识产权公司 无线通信装置和无线通信方法
KR20090125188A (ko) * 2007-03-21 2009-12-03 마벨 이스라엘 (엠.아이.에스.엘.) 리미티드 Usf 코딩
US8254244B2 (en) 2007-10-30 2012-08-28 Qualcomm Incorporated Arrangement and method for transmitting control information in wireless communication systems
CN102257782B (zh) * 2008-12-17 2014-05-21 艾利森电话股份有限公司 发送器中的基带处理方法、发送器和无线基站节点
WO2010146694A1 (ja) * 2009-06-18 2010-12-23 富士通株式会社 送信装置および受信装置
CN104885514B (zh) * 2012-11-01 2019-05-21 英特尔公司 在LTE-A网络中发送QoS要求以及UE功率偏好的信号

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0630071A (ja) * 1992-01-31 1994-02-04 American Teleph & Telegr Co <Att> データ通信装置および方法
JPH07273812A (ja) * 1994-03-21 1995-10-20 At & T Corp 信号配列時分割多重化構成
JPH0879325A (ja) * 1994-09-05 1996-03-22 Hitachi Ltd Qam信号の送受信方法及び送信・受信装置
JP2003037644A (ja) * 2001-07-26 2003-02-07 Mitsubishi Electric Corp データ通信装置及びデータ通信方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2508706C2 (de) * 1974-05-02 1984-10-11 International Business Machines Corp., Armonk, N.Y. Schaltungsanordnung zur Codierung von Datenbitfolgen
US6798826B1 (en) * 2000-11-06 2004-09-28 Qualcomm Incorporated Method and apparatus for performing reverse rate matching in a CDMA system
US6738370B2 (en) * 2001-08-22 2004-05-18 Nokia Corporation Method and apparatus implementing retransmission in a communication system providing H-ARQ

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0630071A (ja) * 1992-01-31 1994-02-04 American Teleph & Telegr Co <Att> データ通信装置および方法
JPH07273812A (ja) * 1994-03-21 1995-10-20 At & T Corp 信号配列時分割多重化構成
JPH0879325A (ja) * 1994-09-05 1996-03-22 Hitachi Ltd Qam信号の送受信方法及び送信・受信装置
JP2003037644A (ja) * 2001-07-26 2003-02-07 Mitsubishi Electric Corp データ通信装置及びデータ通信方法

Also Published As

Publication number Publication date
CN1593045A (zh) 2005-03-09
JP3810360B2 (ja) 2006-08-16
US20050008081A1 (en) 2005-01-13
EP1453264A1 (en) 2004-09-01
JP2004153628A (ja) 2004-05-27

Similar Documents

Publication Publication Date Title
US7200792B2 (en) Interleaving apparatus and method for symbol mapping in an HSDPA mobile communication system
JP3847078B2 (ja) 移動通信システムにおける伝送フォーマット組合せ識別子のエンコーディングのための変換行列の生成方法及びその伝送フォーマット組合せ識別子の伝送方法
US7934137B2 (en) Message remapping and encoding
JP3926499B2 (ja) 畳み込み符号軟判定復号方式の受信装置
US20100290371A1 (en) Arrangement and Method for Channel Mapping in a Wireless Communication System
US7272191B2 (en) Method and apparatus for producing and processing sequences of modulation symbols
JP2003244257A (ja) 多値変調に適した符号語マッピング方法
JP2003188856A (ja) 符号分割多重接続移動通信システムで符号化およびレートマッチング装置および方法
WO2007029734A1 (ja) データ伝送システム及びデータ伝送方法
JP2002064579A (ja) 多値変調方式の伝送装置
JP6121463B2 (ja) 動作方法及び移動通信装置
KR100904810B1 (ko) 디지털 신호 전송 장치
KR20090125188A (ko) Usf 코딩
JP3914877B2 (ja) 誤り訂正復号化方法
JP2010536300A (ja) 総当たり方式のチャネル復号方法
WO2002065724A1 (fr) Procede de modulation de niveaux multiples, procede de demodulation de niveaux multiples, et procede de modulation/demodulation de niveaux multiples
WO2004040871A1 (ja) 変調装置及び復調装置及び変復調システム及び変調方法及び復調方法及び変調プログラム及び変調プログラムを記録したコンピュータ読み取り可能な記録媒体及び復調プログラム及び復調プログラムを記録したコンピュータ読み取り可能な記録媒体
JP2002185437A (ja) 受信装置
JP2002171298A (ja) 無線送信装置及び送信信号マッピング方法
CN104065463B (zh) 用于处理捎带的应答/非应答字段的方法和设备
US20090161799A1 (en) Decoding communication signals
JP4675312B2 (ja) 符号化装置、復号装置、送信機及び受信機
JP2007306469A (ja) 無線通信装置および変調信号生成方法
JP4153906B2 (ja) 通信装置、送信方法及び受信方法
JP3918922B2 (ja) Tfci復号回路および復号方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR

WWE Wipo information: entry into national phase

Ref document number: 20038015420

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 10498233

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2003809837

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 2003809837

Country of ref document: EP

WWW Wipo information: withdrawn in national office

Ref document number: 2003809837

Country of ref document: EP