TWI685828B - 顯示裝置 - Google Patents
顯示裝置 Download PDFInfo
- Publication number
- TWI685828B TWI685828B TW108100258A TW108100258A TWI685828B TW I685828 B TWI685828 B TW I685828B TW 108100258 A TW108100258 A TW 108100258A TW 108100258 A TW108100258 A TW 108100258A TW I685828 B TWI685828 B TW I685828B
- Authority
- TW
- Taiwan
- Prior art keywords
- pixel
- electrically connected
- data line
- string
- display device
- Prior art date
Links
Images
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
一種顯示裝置,包括掃描線、多條資料線、多個畫素、多個導電元件以及絕緣層。多條資料線與掃描線交錯設置。多個畫素的至少一畫素包括主動元件、畫素電極及共用線。主動元件電性連接於掃描線及多條資料線的至少一條資料線。畫素電極電性連接主動元件。共用線與資料線交錯設置。每一導電元件包括轉接部及連接部。轉接部的兩端分別重疊於多條資料線之對應的兩條資料線。連接部設置於轉接部與共用線之間。連接部與轉接部彼此連接。絕緣層設置於多條資料線與多個導電元件之間。
Description
本發明是有關於一種顯示裝置,且特別是有關於一種尺寸可重定的顯示裝置。
常見的平面顯示器包括液晶顯示器、有機發光二極體顯示器、電漿顯示器等。平面顯示器能應用在各式電子產品(例如:電視、桌上型螢幕、筆記型電腦、手機等)。各式電子產品所需之平面顯示器的尺寸不同。針對各式電子產品的需求分別製作尺寸不同的平面顯示器,開發時間長,不符經濟效益。因此,可將大尺寸的平面顯示器重定尺寸(resize),以形成各種所需尺寸的平面顯示器。
在形成具有所需尺寸之平面顯示器的過程中,經裁切研磨後的顯示面板,利用設置於裁切面上的側面電極與軟性印刷電路板電性連接。然而,在平面顯示器的解析度不斷地提升下,側面電極的設置數量也隨之增加,使相鄰之兩側面電極的間距縮小而超出生產機台的製程能力,進而導致裁切後的顯示面板與軟性印刷電路板的接合良率下降。
本發明提供一種顯示裝置,經濟效益佳。
本發明一實施例的顯示裝置包括掃描線、多條資料線、多個畫素、多個導電元件以及絕緣層。多條資料線與掃描線交錯設置。多個畫素的至少一畫素包括主動元件、畫素電極及共用線。主動元件電性連接於掃描線以及多條資料線的至少一條資料線。畫素電極電性連接主動元件。共用線與資料線交錯設置。每一導電元件包括轉接部及連接部。轉接部的兩端分別重疊於多條資料線之對應的兩條資料線。連接部設置於轉接部與共用線之間。連接部連接轉接部並與轉接部形成一夾角。絕緣層設置於多條資料線與多個導電元件之間。
本發明一實施例的顯示裝置包括多條掃描線、多條資料線、多個畫素、多個導電元件以及絕緣層。多條資料線與多條掃描線交錯設置。每一畫素包括主動元件、畫素電極及共用線。主動元件電性連接於多條掃描線的至少一掃描線以及多條資料線的至少一資料線。畫素電極電性連接主動元件。共用線與至少一資料線交錯設置。每一導電元件包括轉接部及至少一連接部。轉接部沿第一方向延伸。至少一連接部電性連接於轉接部與對應之至少一畫素的共用線之間。絕緣層設置於多條資料線與多個導電元件之間。多個畫素排成多個畫素串。多個畫素串在第一方向上排列。每一導電元件的轉接部的兩端分別重疊於不同畫素串所對應的至少一資料線。不同畫素串用以顯示相同的顏色。
基於上述,本發明之實施例的顯示裝置在重定尺寸的製程中,透過熔接導電元件之轉接部的兩端與對應的兩條資料線的重疊部分,使對應的兩條資料線電性導通。如此一來,可減少經重定尺寸(resized)之顯示裝置的側面電極的設置數量,換言之,能增加兩相鄰的側面電極的間距,以提升傳輸電路板與經重定尺寸之顯示裝置的接合成功率。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
現將詳細地參考本發明的示範性實施例,示範的實例說明於所附圖式中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
在附圖中,為了清楚起見,放大了層、膜、面板、區域等的厚度。在整個說明書中,相同的附圖標記表示相同的元件。應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件”上”或”連接到”另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為”直接在另一元件上”或”直接連接到”另一元件時,不存在中間元件。如本文所使用的,”連接”可以指物理及/或電性連接。再者,”電性連接”或”耦合”係可為二元件間存在其它元件。
本文使用的”約”、”近似”、或”實質上”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(例如:測量系統及/或製程系統的限制)。例如,”約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。再者,本文使用的“約”、”近似”或“實質上”可依光學性質、蝕刻性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
本文參考作為理想化實施例的示意圖的截面圖來描述示例性實施例。因此,可以預期到作為例如製造技術及/或公差的結果的圖示的形狀變化。因此,本文所述的實施例不應被解釋為限於如本文所示的區域的特定形狀,而是包括例如由製造導致的形狀偏差。例如,示出或描述為平坦的區域通常可以具有粗糙及/或非線性特徵。此外,所示的銳角可以是圓的。因此,圖中所示的區域本質上是示意性的,並且它們的形狀不是旨在示出區域的精確形狀,並且不是旨在限制權利要求的範圍。
圖1為本發明的第一實施例之未經重定尺寸(resized)的顯示裝置10的示意圖。圖2為圖1之顯示裝置10的局部區域I的放大示意圖。圖3為圖2之顯示裝置10的剖面示意圖。圖3對應圖2的剖線A-A’。需說明的是,為清楚呈現起見,圖2省略了圖3的絕緣層150、第二基板200以及顯示介質300之繪示。
請參照圖1及圖3,在本實施例中,顯示裝置10包括畫素陣列基板100、第二基板200及顯示介質300。畫素陣列基板100包括第一基板110,設置於第二基板200的對向。顯示介質300設置於第一基板110與第二基板200之間。舉例而言,在本實施例中,第一基板110及/或第二基板200的材質可以是玻璃、石英、有機聚合物、或是其它適當材料。在本實施例中,顯示介質300例如是液晶。然而,本發明不限於此,在其他實施例中,顯示介質300也可以是有機電致發光層或其它適當材料。
請參照圖2,在本實施例中,畫素陣列基板100包括多條掃描線GL及多條資料線DL,設置於第一基板110上。多條掃描線GL與多條資料線DL交錯設置。詳細而言,多條掃描線GL在第一方向D1上延伸,且沿第二方向D2排列於第一基板110上。多條資料線DL在第二方向D2上延伸,且沿第一方向D1排列於第一基板110上。
在本實施例中,基於導電性的考量,掃描線GL及資料線DL的材料一般是使用金屬材料。然而,本發明不以此為限,根據其他的實施例,掃描線GL及資料線DL也可使用其他導電材料,例如:合金、金屬材料的氮化物、金屬材料的氧化物、金屬材料的氮氧化物、或其他合適的材料、或是金屬材料與其他導電材料的堆疊層。
畫素陣列基板100更包括多個畫素PX,設置於第一基板110上。每一畫素PX具有主動元件T及電性連接至主動元件T的畫素電極PE。舉例而言,在本實施例中,每一畫素PX的主動元件T分別與對應的一條掃描線GL及對應的一條資料線DL電性連接,但本發明不以此為限。在本實施例中,畫素PX的主動元件T可以是頂部閘極型薄膜電晶體(top-gate TFT)。然而,本發明不以此為限,根據其他的實施例,畫素PX的主動元件T也可是底部閘極型薄膜電晶體(bottom-gate TFT)或其他適當型式的薄膜電晶體。在本實施例中,畫素電極PE例如是穿透式電極,而穿透式電極的材質包括金屬氧化物,例如:銦錫氧化物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、或其他合適的氧化物、或者是上述至少兩者之堆疊層。然而,本發明不限於此,在其他實施例中,畫素電極PE也可以是反射式電極、或反射式電極與穿透式電極的組合。
在本實施例中,每一畫素PX更包括共用線CL,與資料線DL交錯設置。舉例而言,多個畫素PX的多條共用線CL可選擇性地彼此電性連接,且在第一方向D1上延伸,但本發明不以此為限。特別是,在本實施例中,共用線CL與掃描線GL可為同一膜層,但本發明不以此為限。基於導電性的考量,共用線CL的材料一般是使用金屬材料。然而,本發明不以此為限,根據其他的實施例,共用線CL也可使用其他導電材料,例如:合金、金屬材料的氮化物、金屬材料的氧化物、金屬材料的氮氧化物、或其他合適的材料、或是金屬材料與其他導電材料的堆疊層。
在本實施例中,多個畫素PX在第一基板110上排成多個畫素串PC。詳細而言,沿第二方向D2上依序排列的多個畫素PX形成一畫素串PC,而多個畫素串PC在第一方向D1上依序排列。此外,多個畫素串PC在第一方向D1上依序排列的多個畫素組PXG。每一畫素組PXG具有在第一方向D1上依序排列且用以分別顯示不同顏色的多個畫素串PC。詳細而言,多個畫素組PXG可包括第一畫素組PXG1、第二畫素組PXG2、第三畫素組PXG3以及第四畫素組PXG4,且第一畫素組PXG1、第二畫素組PXG2、第三畫素組PXG3以及第四畫素組PXG4分別具有在第一方向D1上依序排列的第一畫素串PC1、第二畫素串PC2及第三畫素串PC3。舉例而言,在本實施例中,每一畫素組PXG的第一畫素串PC1、第二畫素串PC2及第三畫素串PC3可分別用以顯示第一顏色、第二顏色及第三顏色,其中第一顏色、第二顏色及第三顏色例如包括紅色、綠色及藍色,但本發明不以此為限。
在本實施例中,多個畫素PX在第一基板110上排成多個畫素群PR。詳細而言,沿第一方向D1上依序排列的多個畫素PX形成一畫素群PR,而多個畫素群PR在第二方向D2上依序排列。此外,多個畫素群PR包括在第二方向D2上依序排列的第一畫素群PR1、第二畫素群PR2、第三畫素群PR3及第四畫素群PR4。舉例而言,在本實施例中,每一畫素串PC可選擇性地電性連接至同一條資料線DL,每一畫素群PR可選擇性地電性連接至同一條掃描線GL,但本發明不以此為限。
請參照圖2及圖3,顯示裝置10更包括多個導電元件120及絕緣層150,設置於第一基板110上。多個導電元件120的至少一導電元件120具有轉接部121。在本實施例中,導電元件120之轉接部121的兩端部121a、121b分別重疊於對應的兩條資料線DL。絕緣層150設置於多條資料線DL與多個導電元件120之間。舉例而言,在本實施例中,導電元件120的轉接部121的延伸方向(即第一方向D1)實質上可垂直於資料線DL的延伸方向(即第二方向D2),且導電元件120的轉接部121的兩端部121a、121b未超出對應的兩條資料線DL,但本發明不以此為限。特別是,在本實施例中,對應於多個畫素群PR之多個導電元件120的多個轉接部121與電性連接於多個畫素群PR的多條掃描線GL在第二方向D2上交替排列;而對應於相鄰的兩畫素群PR的多個導電元件120的多個轉接部121在第二方向D2上彼此錯位(或者說,不對齊),但本發明不以此為限。
詳細而言,在本實施例中,多個導電元件120包括第一導電元件120-1、第二導電元件120-2及第三導電元件120-3,其中第一導電元件120-1的轉接部121的兩端部121a、121b分別重疊於第一畫素組PXG1的第一畫素串PC1所電性連接的資料線DL1及第二畫素組PXG2的第一畫素串PC1所電性連接的資料線DL4,且第一導電元件120-1的轉接部121跨越第一畫素組PXG1的第二畫素串PC2所電性連接的資料線DL2及第一畫素組PXG1的第三畫素串PC3所電性連接的資料線DL3。第二導電元件120-2的轉接部121的兩端部121a、121b分別重疊於第一畫素組PXG1的第二畫素串PC2所電性連接的資料線DL2及第二畫素組PXG2的第二畫素串PC2所電性連接的資料線DL5,且第二導電元件120-2的轉接部121跨越第一畫素組PXG1的第三畫素串PC3所電性連接的資料線DL3及第二畫素組PXG2的第一畫素串PC1所電性連接的資料線DL4。第三導電元件120-3的轉接部121的兩端部121a、121b分別重疊於第一畫素組PXG1的第三畫素串PC3所電性連接的資料線DL3及第二畫素組PXG2的第三畫素串PC3所電性連接的資料線DL6,且第三導電元件120-3的轉接部121跨越第二畫素組PXG2的第一畫素串PC1所電性連接的資料線DL4及第二畫素組PXG2的第二畫素串PC2所電性連接的資料線DL5,但本發明不以此為限。
請參照圖2,多個導電元件120的至少一導電元件120更包括至少一連接部122。在本實施例中,導電元件120更包括至少一連接部122,設置於對應的轉接部121與對應的至少一畫素PX的共用線CL之間,且每一連接部122的延伸方向與轉接部121的延伸方向形成夾角α。舉例而言,在本實施例中,導電元件120的連接部122的延伸方向實質上可垂直於轉接部121的延伸方向(即夾角α等於90度)。然而,本發明不以此為限,根據其他的實施例,連接部122之延伸方向與轉接部121之延伸方向的夾角α也可以是其他適當角度。
詳細而言,在本實施例中,導電元件120包括第一連接部122-1、第二連接部122-2及第三連接部122-3,其中第一連接部122-1對應第一畫素串PC1的畫素PX的共用線CL設置,第二連接部122-2對應第二畫素串PC2的畫素PX的共用線CL設置,第三連接部122-3對應第三畫素串PC3的畫素PX的共用線CL設置。在本實施例中,導電元件120的至少一連接部122電性連接於對應的轉接部121與對應的至少一畫素PX的共用線CL之間。詳細而言,導電元件120的第一連接部122-1可選擇性地電性連接於轉接部121與對應的第一畫素串PC1之畫素PX的共用線CL之間,第二連接部122-2可選擇性地電性連接於轉接部121與對應的第二畫素串PC2之畫素PX的共用線CL之間,第三連接部122-3可選擇性地電性連接於轉接部121與對應的第三畫素串PC3之畫素PX的共用線CL之間。
在本實施例中,顯示裝置10更包括電性平衡元件130。舉例而言,對應第一畫素組PXG1的第一導電元件120-1與對應第三畫素組PXG3的第一導電元件120-1之間設置有三個電性平衡元件130及三個畫素PX,對應第一畫素組PXG1及第二畫素組PXG2的第二導電元件120-2與對應第三畫素組PXG3及第四畫素組PXG4的第二導電元件120-2之間設置有三個電性平衡元件130及三個畫素PX,對應第一畫素組PXG1及第二畫素組PXG2的第三導電元件120-3與對應第三畫素組PXG3及第四畫素組PXG4的第三導電元件120-2之間設置有三個電性平衡元件130及三個畫素PX,且設置於同一畫素群PR之相鄰的兩導電元件120之間的三個電性平衡元件130分別電性連接於對應的三個畫素PX的多條共用線CL,但本發明不以此為限。
在本實施例中,電性平衡元件130包括第一平衡部131及第二平衡部132。第一平衡部131與對應的一畫素群PR之相鄰的兩導電元件120的多個轉接部121在第一方向D1上排列,且與對應的一畫素群PR之相鄰的兩導電元件120的多個轉接部121分離。第二平衡部132電性連接於第一平衡部131與對應的畫素PX的共用線CL之間。舉例而言,在本實施例中,第一平衡部131在第二方向D2上的寬度W1與導電元件120的轉接部121在第二方向D2上的寬度W2實質上相等,第二平衡部132在第一方向D1上的寬度W3與導電元件120的連接部122在第一方向D1上的寬度W4實質上相等,但本發明不以此為限。
在本實施例中,基於導電性的考量,導電元件120及電性平衡元件130的材料一般是使用金屬材料。然而,本發明不以此為限,根據其他的實施例,導電元件120及電性平衡元件130也可使用其他導電材料,例如:合金、金屬材料的氮化物、金屬材料的氧化物、金屬材料的氮氧化物、或其他合適的材料、或是金屬材料與其他導電材料的堆疊層。舉例而言,在本實施例中,導電元件120、電性平衡元件130、掃描線GL及共用線CL可為同一膜層,但本發明不以此為限。
特別說明的是,在本實施例中,第一畫素組PXG1、第二畫素組PXG2以及位於第一畫素組PXG1與第二畫素組PXG2所在之多個畫素區的多個導電元件120和多個電性平衡元件130可視為一最小重複單元。也就是說,第三畫素組PXG3、第四畫素組PXG4以及位於第三畫素組PXG3與第四畫素組PXG4所在之多個畫素區的多個導電元件120及多個電性平衡元件130之間的配置關係與第一畫素組PXG1、第二畫素組PXG2以及位於第一畫素組PXG1與第二畫素組PXG2所在之多個畫素區的多個導電元件120及多個電性平衡元件130之間的配置關係相同,依此類推,但本發明不以此為限。
圖4為圖1的第一實施例之經重定尺寸(resized)的顯示裝置10R的示意圖。圖5為圖4之經重定尺寸的顯示裝置10R的局部區域II的放大示意圖。圖6為圖5之顯示裝置10R的剖面示意圖。特別是,圖6對應圖5的剖線B-B’。圖7為圖4之經重定尺寸的顯示裝置10R的側面之局部區域的放大示意圖。其中,為清楚呈現起見,圖4及圖5省略了圖6之絕緣層150、第二基板200、顯示介質300及圖7之密封膠400、側面電極500及傳輸電路板600的繪示。
請參照圖4至圖7,在本實施例中,經重定尺寸的顯示裝置10R的製造流程包括:裁切(cutting)、封膠(sealing)、研磨(polish)及側面接合(side bonding)等步驟。請參照圖1,詳細而言,首先,可沿著切割線L1對顯示裝置10進行裁切。請參照圖2、圖5及圖7,然後,在切割線L1附近的第一基板110與第二基板200之間填入密封膠400(繪示於圖7)。部分密封膠400會與切割線L1附近的多個畫素PX重疊。接著,研磨(polish)畫素陣列基板100、第二基板200與密封膠400以形成與切割線L1對應之第一基板110的側面110a。然後,於第一基板110的側面110a上形成側面電極500,之後,接合傳輸電路板600與側面電極500。
特別是,經重定尺寸的顯示裝置10R的製造流程還包括:熔接(welding)及形成多個斷開處122a、DLa的步驟。詳細而言,請參照圖5及圖6,在本實施例中,位於第一基板110之側面110a附近的第一導電元件120-1的轉接部121的兩端部121a、121b分別熔接於第一畫素組PXG1之第一畫素串PC1所電性連接的資料線DL1及第二畫素組PXG2之第一畫素串PC1所電性連接的資料線DL4。位於第一基板110的側面110a附近的第二導電元件120-2的轉接部121的兩端部121a、121b分別熔接於第一畫素組PXG1的第二畫素串PC2所電性連接的資料線DL2及第二畫素組PXG2的第二畫素串PC2所電性連接的資料線DL5。位於第一基板110的側面110a附近的第三導電元件120-3的轉接部121的兩端部121a、121b分別熔接於第一畫素組PXG1的第三畫素串PC3所電性連接的資料線DL3及第二畫素組PXG2的第三畫素串PC3所電性連接的資料線DL6,以此類推。
在本實施例中,分別與每一導電元件120的轉接部121之兩端部121a、121b熔接的兩條資料線DL中的一者具有一斷開處DLa。具體而言,熔接(即電性連接)於第一導電元件120-1的資料線DL4具有一斷開處DLa,且資料線DL4的斷開處DLa位於第一基板110的側面110a與第一導電元件120-1的轉接部121之間。熔接(即電性連接)於第二導電元件120-2的資料線DL2具有一斷開處DLa,且資料線DL2的斷開處DLa位於第一基板110的側面110a與第二導電元件120-2的轉接部121之間。熔接(即電性連接)於第三導電元件120-3的資料線DL6具有一斷開處DLa,且資料線DL6的斷開處DLa位於第一基板110的側面110a與第三導電元件120-3的轉接部121之間。
在本實施例中,熔接於資料線DL的每一導電元件120的第一連接部122-1、第二連接部122-2及第三連接部122-3分別具有多個斷開處122a。也就是說,熔接於資料線DL1及資料線DL4之間的第一導電元件120-1的轉接部121與對應的多條共用線CL電性隔離,熔接於資料線DL2及資料線DL5之間的第二導電元件120-2的轉接部121與對應的多條共用線CL電性隔離,熔接於資料線DL3及資料線DL6之間的第二導電元件120-2的轉接部121與對應的多條共用線CL電性隔離。
特別一提的是,在本實施例中,多條資料線DL的多個斷開處DLa及熔接於資料線DL的每一導電元件120的第一連接部122-1、第二連接部122-2及第三連接部122-3的多個斷開處122a係利用雷射切割(laser cutting)的方式所形成,且利用雷射熔接(laser welding)的方式使每一導電元件120的轉接部121的兩端部121a、121b貫穿絕緣層150的兩開口150a、150b(標示於圖6),以熔接對應的兩條資料線DL,但本發明不以此為限。
請參照圖5及圖7,在本實施例中,顯示裝置10R更包括多個側面電極500,至少設置在第一基板110的側面110a上,且電性連接於多條資料線DL。多個側面電極500包括第一側面電極501、第二側面電極502及第三側面電極503。舉例而言,在本實施例中,第一側面電極501電性連接於第一畫素組PXG1的第一畫素串PC1所電性連接的資料線DL1。第二側面電極502電性連接於第一畫素組PXG1的第三畫素串PC3所電性連接的資料線DL3。第三側面電極503電性連接於第二畫素組PXG2的第二畫素串PC2所電性連接的資料線DL5,但本發明不以此為限。
詳細而言,在本實施例中,第一側面電極501透過部分資料線DL1及第一導電元件120-1的轉接部121與部分資料線DL4電性連接,第二側面電極502透過部分資料線DL3及第三導電元件120-3的轉接部121與部分資料線DL6電性連接,第三側面電極503透過部分資料線DL5及第二導電元件120-2的轉接部121與部分資料線DL2電性連接。也就是說,資料線DL1與部分資料線DL4可共用設置於資料線DL1之側壁上的同一第一側面電極501,資料線DL3與部分資料線DL6可共用設置於資料線DL3之側壁上的同一第二側面電極502,資料線DL5與部分資料線DL2可共用設置於資料線DL5之側壁上的同一第三側面電極503。如此一來,可減少設置在第一基板110之側面110a的側面電極500數量,且相鄰兩側面電極500之間的間距較大,進而能有效避免相鄰的兩條資料線DL之間發生短路。
在本實施例中,顯示裝置10R更包括傳輸電路板600。傳輸電路板600(繪示於圖7)包括多個輸出引腳(lead)610及傳輸線路620。多個輸出引腳610用以接合(bonding)至顯示裝置10R的多個側面電極500,且電性連接於傳輸線路620與顯示裝置10R的多個側面電極500之間。舉例而言,上述接合製程係可利用熱壓合製程來完成,但本發明不以此為限。在本實施例中,顯示裝置10R的多個側面電極500之任兩相鄰的側面電極500的間距較大,符合目前生產機台的製程能力,換言之,可提升傳輸電路板600與顯示裝置10R之側面電極500的接合良率。
傳輸電路板600還可選擇性地包括驅動晶片630,多條傳輸線路620連接於驅動晶片630與多個輸出引腳610之間。在一些實施例中,驅動晶片630可選擇性地接收來自一驅動電路板的電子信號並轉換成多個驅動訊號S0。在本實施例中,傳輸電路板600可透過接合於多個輸出引腳610的多個側面電極500將多個驅動訊號S0輸入對應的資料線DL。舉例而言,多個驅動訊號S0包括第一驅動訊號S1、第二驅動訊號S2及第三驅動訊號S3,分別用以驅動不同顯色(例如第一顏色、第二顏色及第三顏色)的畫素串PC,其中第一驅動訊號S1係傳遞至第一畫素組PXG1及第二畫素組PXG2中用以顯示第一顏色的兩個第一畫素串PC1,第二驅動訊號S2係傳遞至第一畫素組PXG1及第二畫素組PXG2中用以顯示第三顏色的兩個第三畫素串PC3,第三驅動訊號S3係傳遞至第一畫素組PXG1及第二畫素組PXG2中用以顯示第二顏色的兩個第二畫素串PC2,但本發明不以此為限。
圖8為本發明的第二實施例之未經重定尺寸的顯示裝置20的局部區域的放大示意圖。圖9為本發明的第二實施例之經重定尺寸的顯示裝置20R的局部區域的放大示意圖。請參照圖8,本實施例的顯示裝置20與圖2之第一實施例的顯示裝置10的差異在於:顯示裝置20的多個畫素群PR中的偶數條(例如第二畫素群PR2及第四畫素群PR4)的多個畫素PX電性連接至多條資料線DL中的偶數條資料線DL(例如資料線DL2、DL4、DL6)。
請參照圖9,在本實施例中,經重定尺寸之顯示裝置20R的資料線DL1、DL4所傳輸的第一驅動訊號S1係傳遞至第一畫素組PXG1及第二畫素組PXG2中的兩個第一畫素串PC1對應的奇數條畫素群PR(例如第一畫素群PR1及第三畫素群PR3)的多個畫素PX以及第一畫素組PXG1的第三畫素串PC3對應的偶數條畫素群PR(例如第二畫素群PR2及第四畫素群PR4)的多個畫素PX;經重定尺寸之顯示裝置20R的資料線DL3、DL6所傳輸的第二驅動訊號S2係傳遞至第一畫素組PXG1及第二畫素組PXG2中的兩個第三畫素串PC3對應的奇數條畫素群PR(例如第一畫素群PR1及第三畫素群PR3)的多個畫素PX以及第一畫素組PXG1及第二畫素組PXG2中的兩個第二畫素串PC2對應的偶數條畫素群PR(例如第二畫素群PR2及第四畫素群PR4)的多個畫素PX;經重定尺寸之顯示裝置20R的資料線DL2、DL5所傳輸的第三驅動訊號S3係傳遞至第一畫素組PXG1及第二畫素組PXG2中的兩個第二畫素串PC2中對應的奇數條畫素群PR(例如第一畫素群PR1及第三畫素群PR3)的多個畫素PX以及第一畫素組PXG1及第二畫素組PXG2中的兩個第一畫素串PC1對應的偶數條畫素群PR(例如第二畫素群PR2及第四畫素群PR4)的多個畫素PX。舉例而言,在本實施例中,每一畫素組PXG的第一畫素串PC1、第二畫素串PC2及第三畫素串PC3可分別用以顯示第一顏色、第二顏色及第三顏色,其中第一顏色、第二顏色及第三顏色例如包括紅色、綠色及藍色,但本發明不以此為限。
圖10為本發明的第三實施例之未經重定尺寸的顯示裝置30的局部區域的放大示意圖。圖11為圖10之顯示裝置30的剖面示意圖。圖11對應圖10的剖線C-C’。圖12為圖10的第三實施例之經重定尺寸的顯示裝置30R的局部區域的放大示意圖。圖13為圖12之經重定尺寸的顯示裝置30R的剖面示意圖。圖13對應圖12的剖線D-D’。需說明的是,為清楚呈現起見,圖10及圖12省略了圖11及圖13的絕緣層150、第二基板200以及顯示介質300之繪示。
請參照圖10及圖11,本實施例的顯示裝置30與圖2之第一實施例的顯示裝置10的差異在於:顯示裝置30的每一畫素PX的畫素電極PE包括第一子畫素電極PE1及第二子畫素電極PE2。每一畫素PX的主動元件T包括第一電晶體T1及第二電晶體T2,分別電性連接第一子畫素電極PE1與第二子畫素電極PE2。特別是,每一畫素PX係電性連接至位於第一子畫素電極PE1及第二子畫素電極PE2之兩側的兩條資料線DL。每一導電元件120A的轉接部121可對應四個畫素串PC,且每一導電元件120A更包括第四連接部122-4。
在本實施例中,每一畫素PX的第一子畫素電極PE1及第二子畫素電極PE2設置在掃描線GL的同一側。然而,本發明不以此為限,根據其他的實施例,每一畫素PX的第一子畫素電極PE1及第二子畫素電極PE2也可分別設置在掃描線GL的兩側。舉例而言,在本實施例中,每一畫素PX的第一電晶體T1電性連接至奇數條資料線DL,而每一畫素PX的第二電晶體T2電性連接至偶數條資料線DL,但本發明不以此為限。根據其他的實施例,每一畫素PX的第一電晶體T1也可電性連接至偶數條資料線DL,而每一畫素PX的第二電晶體T2也可電性連接至奇數條資料線DL。
在本實施例中,每一導電元件120A之轉接部121的兩端部121a、121b分別重疊於奇數條資料線DL及偶數條資料線DL。具體而言,第一導電元件120A-1之轉接部121的兩端部121a、121b分別重疊於資料線DL1及資料線DL8,第二導電元件120A-2之轉接部121的兩端部121a、121b分別重疊於資料線DL3及資料線DL10,第三導電元件120A-3之轉接部121的兩端部121a、121b分別重疊於資料線DL5及資料線DL12。
請參照圖12及圖13,在本實施例中,經重定尺寸之顯示裝置30R的第一導電元件120A-1的轉接部121分別熔接於第一畫素組PXG1之第一畫素串PC1所電性連接的資料線DL1、DL2及第二畫素組PXG2之第一畫素串PC1所電性連接的資料線DL7、DL8。第二導電元件120A-2的轉接部121分別熔接於第一畫素組PXG1之第二畫素串PC2所電性連接的資料線DL3、DL4及第二畫素組PXG2之第二畫素串PC2所電性連接的資料線DL9、DL10。第三導電元件120A-3的轉接部121分別熔接於第一畫素組PXG1之第三畫素串PC3所電性連接的資料線DL5、DL6及第二畫素組PXG2之第三畫素串PC3所電性連接的資料線DL11、DL12。
特別是,在本實施例中,熔接於導電元件120A之轉接部121的第一畫素組PXG1的畫素串PC及第二畫素組PXG2的畫素串PC中的一者所電性連接的兩條資料線DL各具有一斷開處DLa。具體而言,在本實施例中,熔接於第一導電元件120A-1之轉接部121的第二畫素組PXG2的第一畫素串PC1所電性連接的資料線DL7、DL8分別具有一斷開處DLa;熔接於第二導電元件120A-2之轉接部121的第一畫素組PXG1的第二畫素串PC2所電性連接的資料線DL3、DL4分別具有一斷開處DLa;熔接於第三導電元件120A-3之轉接部121的第二畫素組PXG2的第三畫素串PC3所電性連接的資料線DL11、DL12分別具有一斷開處DLa。
在本實施例中,第一側面電極501(未繪示)可選擇性地電性連接於第一畫素組PXG1的第一畫素串PC1所電性連接之奇數條資料線DL1,第二側面電極502(未繪示)可選擇性地電性連接於第一畫素組PXG1的第三畫素串PC3所電性連接之奇數條資料線DL5,第三側面電極503(未繪示)可選擇性地電性連接於第二畫素組PXG2的第二畫素串PC2所電性連接之奇數條資料線DL9。然而,本發明不限於此,根據其他的實施例,第一側面電極501也可電性連接於第一畫素組PXG1的第一畫素串PC1所電性連接之偶數條資料線DL2,第二側面電極502也可電性連接於第一畫素組PXG1的第三畫素串PC3所電性連接之偶數條資料線DL6,第三側面電極503也可電性連接於第二畫素組PXG2的第二畫素串PC2所電性連接之偶數條資料線DL10。
多個驅動訊號S0包括第一驅動訊號S1、第二驅動訊號S2及第三驅動訊號S3,分別用以驅動不同顯色(例如第一顏色、第二顏色及第三顏色)的畫素串PC。舉例而言,在本實施例中,多第一驅動訊號S1係經由多條資料線DL1、DL2、DL7、DL8傳遞至第一畫素組PXG1及第二畫素組PXG2的兩個第一畫素串PC1的多個畫素PX;第二驅動訊號S2係經由多條資料線DL5、DL6、DL11、DL12傳遞至第一畫素組PXG1及第二畫素組PXG2的兩個第三畫素串PC3的多個畫素PX;第三驅動訊號S3係經由多條資料線DL3、DL4、DL9、DL10傳遞至第一畫素組PXG1及第二畫素組PXG2的兩個第二畫素串PC2的多個畫素PX。
圖14為本發明的第四實施例之未經重定尺寸的顯示裝置40的局部區域的放大示意圖。圖15為本發明的第四實施例之經重定尺寸的顯示裝置40R的局部區域的放大示意圖。
請參照圖14,本實施例的顯示裝置40與圖10之第三實施例的顯示裝置30的差異在於:顯示裝置40的每一畫素PX的第一電晶體T1及第二電晶體T2分別設置於掃描線GL的兩側,且電性連接至同一條資料線DL。在本實施例中,奇數條之畫素群PR(例如第一畫素群PR1、第三畫素群PR3)的多個畫素PX分別電性連接至偶數條之資料線DL(例如資料線DL2、DL4、DL6、DL8、DL10、DL12),偶數條之畫素群PR(例如第二畫素群PR2、第四畫素群PR4)的多個畫素PX分別電性連接至奇數條之資料線DL(例如資料線DL1、DL3、DL5、DL7、DL9、DL11)。
請參照圖15,在本實施例中,經尺寸重定之顯示裝置40R的資料線DL之斷開處DLa及每一導電元件120的連接部122之斷開處122a的設置方式及驅動訊號S0傳遞的方式與圖12所示的經重定尺寸之顯示裝置30R相似,於此不再重述。有關省略部分的說明可參考前述的第三實施例。
圖16為本發明的第五實施例之未經重定尺寸的顯示裝置50的局部區域的放大示意圖。圖17為圖16之顯示裝置50的剖面示意圖。圖17對應圖16的剖線E-E’。圖18為本發明的第五實施例之經重定尺寸的顯示裝置50R的局部區域的放大示意圖。圖19為圖18之經重定尺寸的顯示裝置50R的剖面示意圖。圖19對應圖18的剖線F-F’。 需說明的是,為清楚呈現起見,圖16及圖18省略了圖17及圖18的絕緣層150、第二基板200以及顯示介質300之繪示。
請參照圖16及圖17,本實施例的顯示裝置50與圖10之第三實施例的顯示裝置30的差異在於:顯示裝置50的每一導電元件120B的轉接部121僅對應一畫素串PC。換言之,顯示裝置50的每一導電元件120B僅具有一個連接部122。
詳細而言,在本實施例中,第一導電元件120B-1的轉接部121之兩端部121a、121b分別重疊於第一畫素串PC1所電性連接的兩條資料線DL1、DL2(或兩條資料線DL7、DL8),第二導電元件120B-2的轉接部121之兩端部121a、121b分別重疊於第二畫素串PC2所電性連接的兩條資料線DL3、DL4(或兩條資料線DL9、DL10),第三導電元件120B-3的轉接部121之兩端部121a、121b分別重疊於第三畫素串PC3所電性連接的兩條資料線DL5、DL6(或兩條資料線DL11、DL12)。舉例而言,在本實施例,第一導電元件120B-1、第二導電元件120B-2及第三導電元件120B-3係設置在同一畫素群PR(例如第一畫素群PR1)所在之多個畫素區。然而,本發明不以此為限,根據其他的實施例,第一導電元件120B-1、第二導電元件120B-2及第三導電元件120B-3可分別設置在第一畫素群PR1、第二畫素群PR2及第三畫素群PR3所在之多個畫素區。
請參照圖18及圖19,在本實施例中,經重定尺寸之顯示裝置50R的每一導電元件120B的轉接部121之兩端部121a、121b所熔接的兩條資料線DL中的偶數條資料線DL(例如資料線DL2、DL4、DL6)具有一斷開處DLa。然而,本發明不限於此,根據其他的實施例,每一導電元件120B的轉接部121之兩端部121a、121b所熔接的兩條資料線DL中的奇數條資料線DL(例如資料線DL1、DL3、DL5)具有一斷開處DLa。特別是,在本實施例中,顯示裝置50R中用以傳遞第一驅動訊號S1、第二驅動訊號S2及第三驅動訊號S3的多條線路並不重疊於彼此。
綜上所述,本發明之實施例的顯示裝置在重定尺寸的製程中,透過熔接導電元件之轉接部的兩端與對應的兩條資料線的重疊部分,使對應的兩條資料線電性導通。如此一來,可減少經重定尺寸(resized)之顯示裝置的側面電極的設置數量,換言之,能增加兩相鄰的側面電極的間距,以提升傳輸電路板與經重定尺寸之顯示裝置的接合成功率。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、10R、20、20R、30、30R、40、40R、50、50R‧‧‧顯示裝置
110‧‧‧第一基板
110a‧‧‧側面
120、120A、120B‧‧‧導電元件
120-1、120A-1、120B-1‧‧‧第一導電元件
120-2、120A-2、120B-2‧‧‧第二導電元件
120-3、120A-3、120B-3‧‧‧第三導電元件
121‧‧‧轉接部
121a、121b‧‧‧端部
122、122-1~122-4‧‧‧連接部
122a、DLa‧‧‧斷開處
130‧‧‧電性平衡元件
131‧‧‧第一平衡部
132‧‧‧第二平衡部
150‧‧‧絕緣層
150a、150b‧‧‧開口
200‧‧‧第二基板
300‧‧‧顯示介質
400‧‧‧密封膠
500、501~503‧‧‧側面電極
600‧‧‧傳輸電路板
610‧‧‧輸出引腳
620‧‧‧傳輸線路
CL‧‧‧共用線
D1‧‧‧第一方向
D2‧‧‧第二方向
DL、DL1~DL12‧‧‧資料線
GL‧‧‧掃描線
I、II‧‧‧區域
L1‧‧‧切割線
PC、PC1~PC3‧‧‧畫素串
PE‧‧‧畫素電極
PE1‧‧‧第一子畫素電極
PE2‧‧‧第二子畫素電極
PR、PR1~PR4‧‧‧畫素群
PX‧‧‧畫素
PXG、PXG1~PXG4‧‧‧畫素組
S0、S1~S3‧‧‧驅動訊號
T‧‧‧主動元件
T1‧‧‧第一電晶體
T2‧‧‧第二電晶體
W1~W4‧‧‧寬度
A-A’、B-B’、C-C’、D-D’、E-E’、F-F’‧‧‧剖線
α‧‧‧夾角
圖1為本發明的第一實施例之未經重定尺寸(resized)的顯示裝置的示意圖。 圖2為圖1之顯示裝置的局部區域I的放大示意圖。 圖3為圖2之顯示裝置的剖面示意圖。 圖4為圖1的第一實施例之經重定尺寸(resized)的顯示裝置的示意圖。 圖5為圖4之經重定尺寸的顯示裝置的局部區域II的放大示意圖。 圖6為圖5之顯示裝置的剖面示意圖。 圖7為圖4之經重定尺寸的顯示面板的側面之局部區域的放大示意圖。 圖8為本發明的第二實施例之未經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖9為本發明的第二實施例之經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖10為本發明的第三實施例之未經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖11為圖10之顯示裝置的剖面示意圖。 圖12為圖10的第三實施例之經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖13為圖12之經重定尺寸的顯示裝置的剖面示意圖。 圖14為本發明的第四實施例之未經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖15為本發明的第四實施例之經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖16為本發明的第五實施例之未經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖17為圖16之顯示裝置的剖面示意圖。 圖18為本發明的第五實施例之經重定尺寸的顯示裝置的局部區域的放大示意圖。 圖19為圖18之經重定尺寸的顯示裝置的剖面示意圖。
10‧‧‧顯示裝置
110‧‧‧第一基板
120‧‧‧導電元件
120-1‧‧‧第一導電元件
120-2‧‧‧第二導電元件
120-3‧‧‧第三導電元件
121‧‧‧轉接部
121a、121b‧‧‧端部
122、122-1~122-3‧‧‧連接部
130‧‧‧電性平衡元件
131‧‧‧第一平衡部
132‧‧‧第二平衡部
CL‧‧‧共用線
D1‧‧‧第一方向
D2‧‧‧第二方向
DL、DL1~DL12‧‧‧資料線
GL‧‧‧掃描線
I‧‧‧區域
L1‧‧‧切割線
PC、PC1~PC3‧‧‧畫素串
PE‧‧‧畫素電極
PR、PR1~PR4‧‧‧畫素群
PX‧‧‧畫素
PXG、PXG1~PXG4‧‧‧畫素組
T‧‧‧主動元件
W1~W4‧‧‧寬度
A-A’‧‧‧剖線
α‧‧‧夾角
Claims (19)
- 一種顯示裝置,包括:一掃描線;多條資料線,與該掃描線交錯設置;多個畫素,該些畫素的至少一畫素包括:一主動元件,電性連接於該掃描線以及該些資料線的至少一資料線;一畫素電極,電性連接該主動元件;以及一共用線,與該資料線交錯設置;多個導電元件,該些導電元件的至少一導電元件包括:一轉接部,該轉接部的兩端分別重疊於該些資料線之對應的兩條資料線;以及一連接部,設置於該轉接部與該共用線之間,其中該連接部連接於該轉接部並與該轉接部形成一夾角;以及一絕緣層,設置於該些資料線與該些導電元件之間,其中該些導電元件的該些轉接部結構上彼此分離,而該些畫素的該些共用線彼此電性連接。
- 如申請專利範圍第1項所述的顯示裝置,其中該連接部電性連接於該轉接部與該共用線之間。
- 如申請專利範圍第1項所述的顯示裝置,其中該轉接部的該兩端未超出該對應的兩條資料線。
- 如申請專利範圍第1項所述的顯示裝置,其中該對應的兩條資料線所對應的該些畫素用以顯示相同的顏色。
- 一種顯示裝置,包括:多條掃描線;多條資料線,與該些掃描線交錯設置;多個畫素,每一該畫素包括:一主動元件,電性連接於該些掃描線的至少一掃描線以及該些資料線的至少一資料線;一畫素電極,電性連接該主動元件;以及一共用線,與該至少一資料線交錯設置;多個導電元件,每一該導電元件包括:一轉接部,沿一第一方向延伸;以及至少一連接部,電性連接於該轉接部及該些畫素中對應之至少一畫素的該共用線之間;以及一絕緣層,設置於該些資料線與該些導電元件之間,其中該些畫素排成多個畫素串,該些畫素串在該第一方向上排列,且每一該導電元件之該轉接部的兩端分別重疊於不同畫素串所對應的該至少一資料線,而該不同畫素串用以顯示相同的顏色,其中該些導電元件的該些轉接部結構上彼此分離。
- 如申請專利範圍第5項所述的顯示裝置,其中該些畫素包括一第一畫素組以及一第二畫素組,該第一畫素組以及該第二畫素組分別包含一第一畫素串、一第二畫素串以及一第三畫素 串,分別用以顯示一第一顏色、一第二顏色及一第三顏色;該些導電元件包括:一第一導電元件,該第一導電元件之該轉接部的兩端分別重疊於該第一畫素組的該第一畫素串所電性連接的該至少一資料線與該第二畫素組的該第一畫素串所電性連接的該至少一資料線,且該第一導電元件的該轉接部跨越該第一畫素組的該第二畫素串所電性連接的該至少一資料線及該第一畫素組的該第三畫素串所電性連接的該至少一資料線;一第二導電元件,該第二導電元件之該轉接部的兩端分別重疊於該第一畫素組的該第二畫素串所電性連接的該至少一資料線與該第二畫素組的該第二畫素串所電性連接的該至少一資料線,且該第二導電元件的該轉接部跨越該第一畫素組的該第三畫素串所電性連接的該至少一資料線及該第二畫素組的該第一畫素串所電性連接的該至少一資料線;一第三導電元件,該第三導電元件之該轉接部的兩端分別重疊於該第一畫素組的該第三畫素串所電性連接的該至少一資料線與該第二畫素組的該第三畫素串所電性連接的該至少一資料線,且該第三導電元件的該轉接部跨越該第二畫素組的該第一畫素串所電性連接的該至少一資料線及該第二畫素組的該第二畫素串所電性連接的該至少一資料線。
- 如申請專利範圍第6項所述的顯示裝置,其中該第一顏色、該第二顏色及該第三顏色包括紅色、綠色及藍色。
- 如申請專利範圍第6項所述的顯示裝置,其中該些掃描線與該些導電元件的多個轉接部在一第二方向上交替排列,而該第一方向與該第二方向交錯。
- 如申請專利範圍第6項所述的顯示裝置,其中每一該導電元件的該至少一連接部包括:一第一連接部,對應該些第一畫素串的該些畫素的其中之一的該共用線設置;一第二連接部,對應該些第二畫素串的該些畫素的其中之一的該共用線設置;以及一第三連接部,對應該些第三畫素串的該些畫素的其中之一的該共用線設置。
- 如申請專利範圍第9項所述的顯示裝置,更包括:一第一基板,該些掃描線、該些資料線、該些畫素、該些導電元件及該絕緣層設置於該第一基板上;一第一側面電極,設置於該第一基板的一側面上,且與該第一畫素組的該第一畫素串所電性連接的該至少一資料線電性連接;一第二側面電極,設置於該第一基板的該側面上,且與該第一畫素組之該第三畫素串所電性連接的該至少一資料線電性連接;以及一第三側面電極,設置於該第一基板的該側面上,且與該第二畫素組之該第二畫素串所電性連接的該至少一資料線電性連接。
- 如申請專利範圍第10項所述的顯示裝置,其中: 每一該導電元件的該第一連接部、該第二連接部及該第三連接部分別具有至少一斷開處;該第一導電元件的該轉接部的該兩端分別熔接於該第一畫素組的該第一畫素串所電性連接的該至少一資料線與該第二畫素組的該第一畫素串所電性連接的該至少一資料線;該第二畫素組的該第一畫素串所電性連接的該至少一資料線具有至少一斷開處,位於該第一基板的該側面與該第一導電元件的該轉接部之間;該第二導電元件的該轉接部的該兩端分別熔接於該第一畫素組的該第二畫素串所電性連接的該至少一資料線與該第二畫素組的該第二畫素串所電性連接的該至少一資料線;該第一畫素組的該第二畫素串所電性連接的該至少一資料線具有至少一斷開處,位於該第一基板的該側面與該第二導電元件的該轉接部之間;該第三導電元件的該轉接部的該兩端分別熔接於該第一畫素組之該第三畫素串所電性連接的該至少一資料線與該第二畫素組的該第三畫素串所電性連接的該至少一資料線;該第二畫素組的該第三畫素串所電性連接的該至少一資料線具有至少一斷開處,位於該第一基板的該側面與該第三導電元件的該轉接部之間。
- 如申請專利範圍第5項所述的顯示裝置,更包括:一電性平衡元件,其中該些導電元件中相鄰的兩導電元件在 該第一方向上排列,該些畫素的至少一畫素位於該相鄰的兩導電元件之間,位於該相鄰的兩導電元件之間的該至少一畫素的一共用線與該電性平衡元件電性連接。
- 如申請專利範圍第12項所述的顯示裝置,其中該電性平衡元件包括:一第一平衡部,與該相鄰之兩導電元件的多個轉接部在該第一方向上排列,且與該相鄰之該兩導電元件的該些轉接部分離;以及一第二平衡部,電性連接於該第一平衡部與位於該相鄰的兩導電元件之間的該至少一畫素的該共用線之間。
- 如申請專利範圍第5項所述的顯示裝置,其中每一該畫素的該畫素電極包括一第一子畫素電極與一第二子畫素電極;每一該畫素的該主動元件包括一第一電晶體與一第二電晶體,分別電性連接該第一子畫素電極與該第二子畫素電極;每一該畫素所電性連接的該至少一資料線包括一第一資料線及一第二資料線,在該第一方向上依序排列,且分別與該第一電晶體及該第二電晶體電性連接;每一該導電元件之該轉接部的該兩端分別重疊於該第一資料線及該第二資料線。
- 如申請專利範圍第14項所述的顯示裝置,其中該些畫素串包括一第一畫素串、一第二畫素串及一第三畫素串,分別用以顯示一第一顏色、一第二顏色及一第三顏色;該顯示裝置更包括: 一第一基板,該些掃描線、該些資料線、該些畫素、該些導電元件及該絕緣層設置於該第一基板上;一第一側面電極,設置於該第一基板的一側面上,且與該第一畫素串所電性連接的該第一資料線電性連接;一第二側面電極,設置於該第一基板的該側面上,且與該第三畫素串所電性連接的該第一資料線電性連接;以及一第三側面電極,設置於該第一基板的該側面上,且與該第二畫素串所電性連接的該第一資料線電性連接。
- 如申請專利範圍第15項所述的顯示裝置,其中:每一該導電元件的該至少一連接部具有一斷開處;每一該導電元件之該轉接部的該兩端分別熔接於同一畫素串所電性連接的該第一資料線及該第二資料線;該第一畫素串所電性連接的該第二資料線具有至少一斷開處,位於該第一基板之該側面與對應的該導電元件的該轉接部之間;該第二畫素串所電性連接的該第二資料線具有至少一斷開處,位於該第一基板之該側面與對應的該導電元件的該轉接部之間;該第三畫素串所電性連接的該第二資料線具有至少一斷開處,位於該第一基板之該側面與對應的該導電元件的該轉接部之間。
- 如申請專利範圍第5項所述的顯示裝置,其中每一該畫素的該畫素電極包括一第一子畫素電極與一第二子畫素電極,分別設置於該至少一掃描線兩側;每一該畫素的該主動元件包括 一第一電晶體與一第二電晶體,分別電性連接該第一子畫素電極與該第二子畫素電極;每一該畫素所電性連接的該至少一資料線為位於該第一子畫素電極與該第二子畫素電極之同一側的一資料線,該第一電晶體及該第二電晶體與該同一側的資料線電性連接;該第一子畫素電極與該第二子畫素電極具有相對的一第一側與一第二側,在該第一方向上依序排列;該些畫素排成多個畫素群,該些畫素群在與該第一方向交錯的一第二方向上排列;該些畫素群中的任兩相鄰者所電性連接的該些資料線分別設置於該第一側及該第二側;該轉接部的兩端分別重疊於該相鄰兩畫素群所電性連接的該些資料線。
- 如申請專利範圍第17項所述的顯示裝置,其中該些畫素串包括一第一畫素串、一第二畫素串及一第三畫素串,分別用以顯示一第一顏色、一第二顏色及一第三顏色;該顯示裝置更包括:一第一基板,該些掃描線、該些資料線、該些畫素、該些導電元件及該絕緣層設置於該第一基板上;一第一側面電極,設置於該第一基板的一側面上,且與該第一畫素串所電性連接之位於該第一側的該資料線電性連接;一第二側面電極,設置於該第一基板的該側面上,且與該第二畫素串所電性連接之位於該第一側的該資料線電性連接;以及一第三側面電極,設置於該第一基板的該側面上,且與該第三畫素串所電性連接之位於該第一側的該資料線電性連接。
- 如申請專利範圍第18項所述的顯示裝置,其中:每一該導電元件的該至少一連接部具有一斷開處; 每一該導電元件之該轉接部的該兩端分別熔接於相鄰兩畫素群所電性連接的該些資料線;該第一畫素串所電性連接之位於該第二側的資料線具有一斷開處,位於該第一基板之該側面與對應之該導電元件的該轉接部之間;該第二畫素串所電性連接之位於該第二側的資料線具有一斷開處,位於該第一基板之該側面與對應之該導電元件的該轉接部之間;該第三畫素串所電性連接之位於該第二側的資料線具有一斷開處,位於該第一基板之該側面與對應之該導電元件的該轉接部之間。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108100258A TWI685828B (zh) | 2019-01-03 | 2019-01-03 | 顯示裝置 |
CN201910262079.8A CN109884832B (zh) | 2019-01-03 | 2019-04-02 | 显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108100258A TWI685828B (zh) | 2019-01-03 | 2019-01-03 | 顯示裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI685828B true TWI685828B (zh) | 2020-02-21 |
TW202027051A TW202027051A (zh) | 2020-07-16 |
Family
ID=66935704
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108100258A TWI685828B (zh) | 2019-01-03 | 2019-01-03 | 顯示裝置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN109884832B (zh) |
TW (1) | TWI685828B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI747707B (zh) * | 2020-08-03 | 2021-11-21 | 友達光電股份有限公司 | 畫素陣列基板 |
CN215183964U (zh) * | 2020-08-03 | 2021-12-14 | 友达光电股份有限公司 | 像素阵列基板 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW507189B (en) * | 2001-02-23 | 2002-10-21 | Chi Mei Optoelectronics Corp | Liquid crystal display capable of repairing the defects of data line |
TW201638920A (zh) * | 2015-04-29 | 2016-11-01 | 元太科技工業股份有限公司 | 電子紙顯示裝置及其製作方法 |
US20170053591A1 (en) * | 2015-08-21 | 2017-02-23 | Samsung Display Co., Ltd. | Display device and method for repairing the same |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100414222B1 (ko) * | 2000-10-14 | 2004-01-07 | 삼성전자주식회사 | 횡전계형 액정표시장치 및 그 제조방법 |
JP2003280029A (ja) * | 2002-03-25 | 2003-10-02 | Alps Electric Co Ltd | 液晶表示装置 |
CN1215361C (zh) * | 2002-07-30 | 2005-08-17 | Nec液晶技术株式会社 | 液晶显示器及其制造方法 |
US7102612B2 (en) * | 2003-06-27 | 2006-09-05 | Au Optronics Corp. | Power-saving circuits and methods for driving active matrix display elements |
KR100975734B1 (ko) * | 2003-09-08 | 2010-08-12 | 엘지디스플레이 주식회사 | 횡전계방식 액정 표시 장치용 어레이 기판 및 그 제조 방법 |
US8395746B2 (en) * | 2006-01-31 | 2013-03-12 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US10223059B2 (en) * | 2014-08-06 | 2019-03-05 | Sharp Kabushiki Kaisha | Bendable display panels with color flexible connection substrate between bendable display panels |
TWI564639B (zh) * | 2014-11-19 | 2017-01-01 | 友達光電股份有限公司 | 畫素結構 |
TWI555000B (zh) * | 2015-02-05 | 2016-10-21 | 友達光電股份有限公司 | 顯示面板 |
TWI638209B (zh) * | 2015-05-05 | 2018-10-11 | 友達光電股份有限公司 | 顯示面板 |
KR102387880B1 (ko) * | 2015-07-03 | 2022-04-18 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
TWI561906B (en) * | 2016-01-08 | 2016-12-11 | Au Optronics Corp | Pixel structure and display panel |
CN105549281B (zh) * | 2016-03-16 | 2018-09-04 | 京东方科技集团股份有限公司 | 阵列基板及修复方法、显示面板和显示装置 |
CN106094375A (zh) * | 2016-06-17 | 2016-11-09 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示面板 |
CN105929610B (zh) * | 2016-07-01 | 2019-05-24 | 上海中航光电子有限公司 | 一种阵列基板和包括其的液晶显示面板 |
CN106057820B (zh) * | 2016-07-21 | 2019-04-30 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示面板、显示装置 |
CN106647070A (zh) * | 2017-01-03 | 2017-05-10 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
TWI609219B (zh) * | 2017-02-10 | 2017-12-21 | 友達光電股份有限公司 | 畫素單元、畫素陣列結構與顯示面板 |
TWI610281B (zh) * | 2017-03-09 | 2018-01-01 | 友達光電股份有限公司 | 顯示面板 |
CN107154218B (zh) * | 2017-06-29 | 2019-12-17 | 厦门天马微电子有限公司 | 一种阵列基板、显示面板及显示装置 |
CN207424484U (zh) * | 2017-11-27 | 2018-05-29 | 京东方科技集团股份有限公司 | 一种阵列基板及显示装置 |
TWI642044B (zh) * | 2018-01-09 | 2018-11-21 | 友達光電股份有限公司 | 電子裝置及其製造方法 |
TWI648574B (zh) * | 2018-02-22 | 2019-01-21 | 友達光電股份有限公司 | 顯示面板 |
CN109031828B (zh) * | 2018-08-23 | 2021-04-30 | 上海中航光电子有限公司 | 阵列基板及其驱动方法、显示面板和显示装置 |
-
2019
- 2019-01-03 TW TW108100258A patent/TWI685828B/zh active
- 2019-04-02 CN CN201910262079.8A patent/CN109884832B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW507189B (en) * | 2001-02-23 | 2002-10-21 | Chi Mei Optoelectronics Corp | Liquid crystal display capable of repairing the defects of data line |
TW201638920A (zh) * | 2015-04-29 | 2016-11-01 | 元太科技工業股份有限公司 | 電子紙顯示裝置及其製作方法 |
US20170053591A1 (en) * | 2015-08-21 | 2017-02-23 | Samsung Display Co., Ltd. | Display device and method for repairing the same |
Also Published As
Publication number | Publication date |
---|---|
CN109884832A (zh) | 2019-06-14 |
CN109884832B (zh) | 2022-01-11 |
TW202027051A (zh) | 2020-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110007804B (zh) | 一种触控模组及显示装置 | |
CN101963709B (zh) | 玻璃上芯片型液晶显示器及其检查方法 | |
CN109307961B (zh) | 显示面板电路结构 | |
US20020180902A1 (en) | Active matrix substrate, display device, and detector | |
US20080123013A1 (en) | Liquid crystal display device | |
TWI685828B (zh) | 顯示裝置 | |
JP2007017935A (ja) | 表示基板、その製造方法、及びこれを有する表示装置 | |
US20210343907A1 (en) | Flexible micro light emitting diode display panel, and micro light emitting diode display device | |
WO2022047906A1 (zh) | 显示面板 | |
US8031314B2 (en) | Color liquid crystal display panel | |
TWI574245B (zh) | 顯示器及其畫素結構 | |
JPH1184421A (ja) | アクティブマトリクス基板及びそれを用いた液晶パネル | |
WO2020006946A1 (zh) | 显示面板扇出走线结构及其制作方法 | |
US11462148B2 (en) | Pixel array substrate | |
WO2023133938A1 (zh) | 显示面板及显示装置 | |
US10998350B2 (en) | Display device | |
US20240194098A1 (en) | Display panel, splicing display device and method for preparing the same | |
US10854159B2 (en) | Display apparatus | |
WO2017028415A1 (zh) | 阵列基板及其制作方法以及相应的显示面板和显示装置 | |
TWI764516B (zh) | 畫素陣列基板 | |
JP3694007B2 (ja) | 液晶表示パネル | |
WO2023206138A1 (zh) | 显示基板和显示装置 | |
CN111352265B (zh) | 阵列基板 | |
WO2024011533A1 (zh) | 阵列基板及显示装置 | |
US20230229043A1 (en) | Display panel and display device |