TWI683418B - 動態隨機存取記憶體及其製造、寫入與讀取方法 - Google Patents

動態隨機存取記憶體及其製造、寫入與讀取方法 Download PDF

Info

Publication number
TWI683418B
TWI683418B TW107121850A TW107121850A TWI683418B TW I683418 B TWI683418 B TW I683418B TW 107121850 A TW107121850 A TW 107121850A TW 107121850 A TW107121850 A TW 107121850A TW I683418 B TWI683418 B TW I683418B
Authority
TW
Taiwan
Prior art keywords
bit line
voltage
random access
access memory
dynamic random
Prior art date
Application number
TW107121850A
Other languages
English (en)
Other versions
TW202002242A (zh
Inventor
任楷
田中義典
張維哲
Original Assignee
華邦電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華邦電子股份有限公司 filed Critical 華邦電子股份有限公司
Priority to TW107121850A priority Critical patent/TWI683418B/zh
Priority to US16/197,380 priority patent/US11183499B2/en
Publication of TW202002242A publication Critical patent/TW202002242A/zh
Application granted granted Critical
Publication of TWI683418B publication Critical patent/TWI683418B/zh
Priority to US17/498,765 priority patent/US11765888B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4085Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4094Bit-line management or control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4097Bit-line organisation, e.g. bit-line layout, folded bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/34DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/488Word lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Databases & Information Systems (AREA)

Abstract

一種動態隨機存取記憶體及其製造、寫入與讀取方法,其中上述動態隨機存取記憶體包括基底、位元線、側壁結構與內連線結構。位元線設置於基底上。側壁結構設置於位元線的側壁上。側壁結構包括第一絕緣層、第二絕緣層與屏蔽導體層。第一絕緣層設置於位元線的側壁上。第二絕緣層設置於第一絕緣層上。屏蔽導體層設置於第一絕緣層與第二絕緣層之間。內連線結構電性連接於屏蔽導體層。上述動態隨機存取記憶體及其製造、寫入與讀取方法可有效地降低位元線的寄生電容。

Description

動態隨機存取記憶體及其製造、寫入與讀取方法
本發明是有關於一種記憶體及其製造、寫入與讀取方法,且特別是有關於一種動態隨機存取記憶體及其製造、寫入與讀取方法。
隨著動態隨機存取記憶體設計的尺寸不斷縮小,半導體裝置不斷的往高積集度發展,動態隨機存取記憶體的效能會受到位元線的寄生電容的影響。因此,如何有效地降低位元線的寄生電容成為本領域重要的研究課題。
本發明提供一種動態隨機存取記憶體及其製造、寫入與讀取方法,其可有效地降低位元線的寄生電容。
本發明提出一種動態隨機存取記憶體,包括基底、位元線、側壁結構與內連線結構。位元線設置於基底上。側壁結構設置於位元線的側壁上。側壁結構包括第一絕緣層、第二絕緣層與屏蔽導體層。第一絕緣層設置於位元線的側壁上。第二絕緣層設置於第一絕緣層上。屏蔽導體層設置於第一絕緣層與第二絕緣層之間。內連線結構電性連接於屏蔽導體層。
本發明提出一種動態隨機存取記憶體的製造方法,包括以下步驟。於基底上形成位元線。於位元線的側壁上形成側壁結構。側壁結構包括第一絕緣層、第二絕緣層與屏蔽導體層。第一絕緣層設置於位元線的側壁上。第二絕緣層設置於第一絕緣層上。屏蔽導體層設置於第一絕緣層與第二絕緣層之間。形成電性連接於屏蔽導體層的內連線結構。
本發明提出一種動態隨機存取記憶體的寫入方法。第一邏輯位準的寫入方法包括以下步驟。對屏蔽導體層施加第一屏蔽電壓。對位元線施加位元線高位準電壓。第一屏蔽電壓大於或等於位元線高位準電壓。對字元線施加第一字元線操作電壓。第二邏輯位準的寫入方法包括以下步驟。對屏蔽導體層施加第二屏蔽電壓。對位元線施加位元線低位準電壓。第二屏蔽電壓小於或等於位元線低位準電壓。對字元線施加第二字元線操作電壓。
本發明提出一種動態隨機存取記憶體的讀取方法,包括以下步驟。在進行讀取之前,對位元線施加等化電壓,且對屏蔽導體層施加屏蔽電壓,其中等化電壓與屏蔽電壓分別小於位元線高位準電壓且大於位元線低位準電壓。位元線高位準電壓為儲存第一邏輯位準時施加於位元線的電壓。位元線低位準電壓為儲存第二邏輯位準時施加於位元線的電壓。對字元線施加字元線操作電壓,以對動態隨機存取記憶體進行讀取。
基於上述,在本發明所提出的動態隨機存取記憶體及其製造、寫入與讀取方法中,可藉由屏蔽導體層降低位元線的寄生電容,進而可減少電阻電容延遲(RC-delay)的情況,而可具有足夠的感測裕度(sensing margin)。藉此,動態隨機存取記憶體可具有較高的可靠度,且有利於應用在低功率的動態隨機存取記憶體結構中。此外,本發明所提出的動態隨機存取記憶體的製造方法可輕易地與現有製程進行整合。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1A至圖1J為本發明一實施例的動態隨機存取記憶體的製造流程剖面圖。圖2A至圖2J為沿著圖1A至圖1J中的A-A’剖面線的剖面圖。圖3A至圖3J為沿著圖1A至圖1J中的B-B’剖面線的剖面圖。圖4A至圖4J為沿著圖1A至圖1J中的C-C’剖面線的剖面圖。圖5A至圖5J為沿著圖1A至圖1J中的D-D’剖面線的剖面圖。在圖1A至圖1J的上視圖中,為了清楚說明各構件之間的關係,省略圖2A至圖5J的剖面圖中的部分構件,且僅繪示出側壁結構的部分輪廓。
請參照圖1A、圖2A、圖3A、圖4A與圖5A,可於基底100中形成多個隔離結構(如隔離結構102a與隔離結構102b),而定義出多個主動區AA。基底100例如是矽基底。隔離結構102a與隔離結構102b的材料例如是氧化矽。隔離結構102a與隔離結構102b例如是藉由淺溝渠隔離結構製程所製作而成。
在此實施例中,位於隔離結構102b的兩側的主動區AA的上視圖案可具有不同的延伸方向,但本發明並不以此為限。舉例來說,位於隔離結構102b的一側的主動區AA的上視圖案可在正斜率的方向D1上延伸,且位於隔離結構102b的另一側的主動區AA的上視圖案可在負斜率的方向D2上延伸。在另一實施例中,位於隔離結構102b的兩側的主動區AA的上視圖案亦可具有相同的延伸方向。
接著,可形成字元線WL。字元線WL例如是形成在基底100中的埋入式字元線,但本發明並不以此為限。字元線WL可沿著方向D3延伸。此外,字元線WL可藉由介電層(未示出)與基底100電性絕緣。字元線WL的材料例如是鎢、鋁、銅或其組合。
然後,在主動區AA中,於字元線WL的一側與另一側的基底100中分別形成摻雜區104與摻雜區106。摻雜區104與摻雜區106的形成方法例如是離子植入法。
接下來,於基底100上形成介電層108。介電層108的材料例如是氧化矽。介電層108的形成方法例如是化學氣相沉積法。
之後,於介電層108中形成暴露出摻雜區104的開口110。開口110的形成方法例如是對介電層108進行微影製程與蝕刻製程。
請參照圖1B、圖2B、圖3B、圖4B與圖5B,於基底100上形成位元線BL,如位元線BL可形成在介電層108上。位元線BL可沿著方向D4延伸,而使得字元線WL與位元線BL可彼此相交。此外,字元線WL與位元線BL可藉由介電材料(如,介電層108)而彼此電性絕緣。位元線BL可為單層結構或多層結構。在此實施例中,位元線BL是以多層結構為例來進行說明。位元線BL可包括導體層112與導體層114。導體層112例如是摻雜多晶矽層。導體層114例如是鎢/氮化鈦/鈦(W/TiN/Ti)的組合層。
位元線BL電性連接於摻雜區104。舉例來說,部分位元線BL可填入開口110中,而電性連接於摻雜區104。亦即,填入開口110中的位元線BL可以作為接觸窗,但本發明並不以此為限。在其他實施例中,亦可另外形成用以電性連接位元線BL與摻雜區104的接觸窗。此外,可於位元線BL上依序形成硬罩幕層116與頂蓋層118。硬罩幕層116的材料例如是氮化矽。頂蓋層118的材料例如是氧化矽。
舉例來說,導體層112、導體層114、硬罩幕層116與頂蓋層118的形成方法可包括以下步驟。於介電層108上依序形成第一導體材料層(未示出)、第二導體材料層(未示出)、硬罩幕材料層(未示出)與頂蓋材料層(未示出)。接著,對頂蓋材料層、硬罩幕材料層、第二導體材料層與第一導體材料層進行微影與蝕刻製程。
以下,在圖1C至圖1J中,除了需要進行說明的構件之外,省略被其他膜層所覆蓋的構件。
請參照圖1C、圖2C、圖3C、圖4C與圖5C,可依序於位元線BL上共形地形成絕緣材料層120與屏蔽導體材料層122。絕緣材料層120的材料例如是氮化矽。絕緣材料層120的形成方法例如是化學氣相沉積法。屏蔽導體材料層122的材料例如是金屬或摻雜多晶矽。在此實施例中,屏蔽導體材料層122的材料是以氮化鈦為例來進行說明。屏蔽導體材料層122的形成方法例如是化學氣相沉積法或物理氣相沉積法。
請參照圖1D、圖2D、圖3D、圖4D與圖5D,對屏蔽導體材料層122與絕緣材料層120進行回蝕刻製程,而分別形成屏蔽導體層122a與絕緣層120a。此外,在上述回蝕刻製程中,可同時移除部分或全部頂蓋層118。回蝕刻製程例如是乾式蝕刻製程。
接著,可於位元線BL上共形地形成覆蓋屏蔽導體層122a與絕緣層120a的絕緣材料層124。絕緣材料層124的材料例如是氮化矽。絕緣材料層124的形成方法例如是化學氣相沉積法。
然後,可於位元線BL兩側的絕緣材料層124上形成介電層126。介電層126的材料例如是氧化矽。在一實施例中,介電層126的形成方法可包括以下步驟。首先,可藉由旋轉塗佈法形成覆蓋絕緣材料層124的介電材料層(未示出),且可對介電材料層進行回火製程。接著,可利用位於位元線BL上方的絕緣材料層124作為研磨終止層,對介電材料層進行化學機械研磨製程。
接下來,可形成覆蓋絕緣材料層124與介電層126的頂蓋層128。頂蓋層128的材料例如是氧化矽。頂蓋層128的形成方法例如是化學氣相沉積法。
請參照圖1E、圖2E、圖3E、圖4E與圖5E,於頂蓋層128上形成圖案化光阻層130。圖案化光阻層130可暴露出位於摻雜區106上方的部分頂蓋層128。圖案化光阻層130例如是藉由進行微影製程而形成。
接著,可移除圖案化光阻層130所暴露出的頂蓋層128、介電層126、絕緣材料層124與介電層108,而形成暴露出摻雜區106的開口132。此外,在形成開口132的過程中,可能會移除部分摻雜區106。
請參照圖1F、圖2F、圖3F、圖4F與圖5F,移除圖案化光阻層130。接著,於開口132中形成導體層134。導體層134的材料例如是摻雜多晶矽或金屬。在此實施例中,導體層134的材料是以摻雜多晶矽為例來進行說明。導體層134的形成方法例如是先形成填滿開口132的導體材料層(未示出),再藉由化學機械研磨製程移除開口132以外的導體材料層。此外,在移除部分導體材料層的製程中,可同時移除部分絕緣材料層124而形成絕緣層124a,且可同時移除頂蓋層128、部分介電層126、頂蓋層118、部分屏蔽導體層122a與部分絕緣層120a。此外,在移除部分導體材料層的製程中,可能會移除部分硬罩幕層116。
藉此,於位元線BL的側壁上形成側壁結構136。側壁結構136包括絕緣層120a、絕緣層124a與屏蔽導體層122a。絕緣層120a設置於位元線BL的側壁上。絕緣層124a設置於絕緣層120a上。屏蔽導體層122a設置於絕緣層120a與絕緣層124a之間。在此實施例中,雖然側壁結構136是以上述方法形成,但本發明並不以此為限。
請參照圖1G、圖2G、圖3G、圖4G與圖5G,可對導體層134進行回蝕刻製程,以移除部分導體層134。回蝕刻製程例如是乾式蝕刻製程。
接著,可於導體層134上形成間隙壁138。間隙壁138的材料例如是氮化矽。間隙壁138的形成方法例如是先於導體層134上共形地形成間隙壁層(未示出),再對間隙壁層進行回蝕刻製程。間隙壁層的形成方法例如是化學氣相沉積法。回蝕刻製程例如是乾式蝕刻製程。然後,可利用間隙壁138作為罩幕,移除未被間隙壁138所覆蓋的導體層134,而形成接觸窗134a。部分導體層134的移除方法例如是乾式蝕刻法。
請參照圖1H、圖2H、圖3H、圖4H與圖5H,可於側壁結構136、硬罩幕層116與接觸窗134a上依序形成硬罩幕層140與圖案化光阻層142。圖案化光阻層142例如是藉由進行微影製程而形成。硬罩幕層140的材料例如是氮化矽。硬罩幕層140的形成方法例如是化學氣相沉積法。
接著,可利用圖案化光阻層142作為罩幕,移除位於位元線BL的未端位置的部分硬罩幕層140,而形成暴露出遮蔽導體層122a的開口144。在移除部分硬罩幕層140的製程中,可同時移除部分硬罩幕層116與部分側壁結構136。部分硬罩幕層140的移除方法例如是乾式蝕刻法。
請參照圖1I、圖2I、圖3I、圖4I與圖5I,移除圖案化光阻層142。接著,可於側壁結構136、硬罩幕層116與接觸窗134a上形成圖案化光阻層146,且圖案化光阻層146填入開口144中。圖案化光阻層146例如是藉由進行微影製程而形成。
接著,可利用圖案化光阻層146作為罩幕,移除位於位元線BL的另一未端位置的部分硬罩幕層140,而形成開口148。部分硬罩幕層140的移除方法例如是乾式蝕刻法。開口148與開口144可沿著方向D3交錯排列。然後,可利用圖案化光阻層146作為罩幕,移除部分硬罩幕層116,而使得開口148暴露出位元線BL。部分硬罩幕層116的移除方法例如是乾式蝕刻法。
請參照圖1J、圖2J、圖3J、圖4J與圖5J,移除圖案化光阻層146。接著,可形成電性連接於屏蔽導體層122a的內連線結構150,且可形成電性連接於位元線BL的內連線結構152。內連線結構150與位元線BL可藉由介電材料(如,硬罩幕層116)而彼此電性絕緣。內連線結構150的形成方法例如是在位元線BL的末端位置,進行金屬內連線製程。內連線結構152的形成方法例如是在位元線BL的另一末端位置,進行金屬內連線製程。
內連線結構150可包括接觸窗154與導線156。接觸窗154設置於開口144中,且導線156設置於接觸窗154上。內連線結構152可包括接觸窗158與導線160。接觸窗158設置於開口148中,且導線160設置於接觸窗158上。接觸窗154與接觸窗158可沿著方向D3交錯排列。接觸窗154與接觸窗158可分別位於同一條位元線BL的一末端與另一末端。導線156與導線160可分別沿著方向D3與方向D4延伸。接觸窗154與接觸窗158例如是鎢/氮化鈦(W/TiN)的組合層。導線156與導線160例如是鎢/氮化鎢(W/WN)的組合層。
然後,可於硬罩幕層140上形成覆蓋內連線結構152的介電層162。介電層162的材料例如是氧化矽。介電層162的形成方法例如是化學氣相沉積法。
接下來,可於介電層162中形成電性連接於摻雜區106的電容結構164。電容結構164可藉由接觸窗134a而電性連接於摻雜區106。在形成電容結構164的製程中,會移除部分硬罩幕層140與間隙壁138。在此實施例中,電容結構164僅為示意性的繪示,本發明並不以此為限。所屬技術領域具有通常知識者可依據實際需求對電容結構164進行設計與調整。舉例來說,電容結構164可為U形,且電容結構164可藉由連接墊(landing pad)電性連接至接觸窗134a。
以下,藉由圖1B、圖1J、圖2J、圖3J、圖4J與圖5J來說明上述實施例的動態隨機存取記憶體10。
請參照圖1B、圖1J、圖2H、圖3H、圖4H與圖5H,動態隨機存取記憶體10包括基底100、位元線BL、側壁結構136與內連線結構150,且更可包括多個隔離結構(如隔離結構102a與隔離結構102b)、字元線WL、摻雜區104、摻雜區106、電容結構164與內連線結構152中的至少一者。位元線BL設置於基底100上。側壁結構136設置於位元線BL的側壁上。側壁結構136包括絕緣層120a、絕緣層124a與屏蔽導體層122a。屏蔽導體層122a的材料例如是金屬或摻雜多晶矽。絕緣層120a設置於位元線BL的側壁上。絕緣層124a設置於絕緣層120a上。屏蔽導體層122a設置於絕緣層120a與絕緣層124a之間。內連線結構150電性連接於屏蔽導體層122a。內連線結構150與屏蔽導體層122a可在位元線BL的末端位置進行電性連接。內連線結構150與位元線BL可彼此電性絕緣。隔離結構102a與隔離結構102b設置於基底100中,而定義出多個主動區AA。字元線WL與位元線BL可彼此相交且彼此電性絕緣。摻雜區104與摻雜區106分別位於字元線WL的一側與另一側的基底100中。位元線BL電性連接於摻雜區104。電容結構164可藉由接觸窗134a而電性連接於摻雜區106。
此外,動態隨機存取記憶體10中各構件的材料、形成方法與功效等,已於上述實施例中進行說明,於此不再重複說明。
基於上述實施例可知,動態隨機存取記憶體10可藉由屏蔽導體層122a降低位元線BL的寄生電容,進而可減少電阻電容延遲(RC-delay)的情況,而可具有足夠的感測裕度(sensing margin)。藉此,動態隨機存取記憶體10可具有較高的可靠度,且有利於應用在低功率的動態隨機存取記憶體結構中。此外,本發明所提出的動態隨機存取記憶體10的製造方法可輕易地與現有製程進行整合。
圖6為本發明一實施例的動態隨機存取記憶體10的第一邏輯位準的寫入操作流程圖。在此實施例中,第一邏輯位準是以邏輯1為例來進行說明。
請參照圖6,進行步驟S100,對屏蔽導體層122a施加屏蔽電壓(V S)。進行步驟S102,對位元線BL施加位元線高位準電壓(V BLH)。屏蔽電壓(V S)大於或等於位元線高位準電壓(V BLH)。進行步驟S104,對字元線WL施加字元線操作電壓(V WL)。
圖7為本發明一實施例的動態隨機存取記憶體10的第二邏輯位準的寫入操作流程圖。在此實施例中,第二邏輯位準是以邏輯0為例來進行說明。
請參照圖7,進行步驟S200,對屏蔽導體層122a施加屏蔽電壓(V S)。進行步驟S202,對位元線BL施加位元線低位準電壓(V BLL)。屏蔽電壓(V S)小於或等於位元線低位準電壓(V BLL)。進行步驟S204,對字元線WL施加字元線操作電壓(V WL)。
圖8為本發明一實施例的動態隨機存取記憶體10的讀取操作流程圖。在此實施例中,第一邏輯位準是以邏輯1為例來進行說明,且第二邏輯位準是以邏輯0為例來進行說明。
請參照圖8,進行步驟S300,在進行讀取之前,對位元線BL施加等化電壓(V BLEQ),且對屏蔽導體層122a施加屏蔽電壓(V S),其中等化電壓(V BLEQ)與屏蔽電壓(V S)分別小於位元線高位準電壓(V BLH)且大於位元線低位準電壓(V BLL)。等化電壓(V BLEQ)與屏蔽電壓(V S)可為相同或不同的電壓。位元線高位準電壓(V BLH)為儲存第一邏輯位準時施加於位元線BL的電壓。位元線低位準電壓(V BLL)為儲存第二邏輯位準時施加於位元線BL的電壓。等化電壓(V BLEQ)例如是位元線高位準電壓(V BLH)與位元線低位準電壓(V BLL)的和的一半。屏蔽電壓(V S)例如是位元線高位準電壓(V BLH)與位元線低位準電壓(V BLL)的和的一半。進行步驟S302,對字元線WL施加字元線操作電壓(V WL),以對動態隨機存取記憶體10進行讀取。此外,在對位元線BL施加等化電壓(V BLEQ)之後,可經過一段等待時間,再對字元線WL施加字元線操作電壓(V WL)。
[實例]
在下表1中,記載本發明一實例的動態隨機存取記憶體10的寫入操作與讀取操作的電壓,但本發明並不以此為限。
表1
  寫入邏輯1 寫入邏輯0 讀取
字元線電壓 2.6V 2.6V 2.6V
位元線電壓 1V 0V 0.5V
屏蔽電壓 1V 0V 0.5V
綜上所述,在上述實施例的動態隨機存取記憶體及其製造、寫入與讀取方法中,可藉由屏蔽導體層降低位元線的寄生電容,進而可減少電阻電容延遲的情況,而可具有足夠的感測裕度。藉此,動態隨機存取記憶體可具有較高的可靠度,且有利於應用在低功率的動態隨機存取記憶體結構中。此外,上述實施例的動態隨機存取記憶體的製造方法可輕易地與現有製程進行整合。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:動態隨機存取記憶體 100:基底 102a、102b:隔離結構 104、106:摻雜區 108、126、162:介電層 110、132、144、148:開口 112、114、134:導體層 116、140:硬罩幕層 118、128:頂蓋層 120:絕緣材料層 120a、124a:絕緣層 122:屏蔽導體材料層 122a:屏蔽導體層 124:絕緣材料層 130、142、146:圖案化光阻層 134a、154、158:接觸窗 136:側壁結構 138:間隙壁 150、152:內連線結構 156、160:導線 164:電容結構 AA:主動區 BL:位元線 D1、D2、D3、D4:方向 S100、S102、S104、S200、S202、S204、S300、S302:步驟 WL:字元線
圖1A至圖1J為本發明一實施例的動態隨機存取記憶體的製造流程剖面圖。 圖2A至圖2J為沿著圖1A至圖1J中的A-A’剖面線的剖面圖。 圖3A至圖3J為沿著圖1A至圖1J中的B-B’剖面線的剖面圖。 圖4A至圖4J為沿著圖1A至圖1J中的C-C’剖面線的剖面圖。 圖5A至圖5J為沿著圖1A至圖1J中的D-D’剖面線的剖面圖。 圖6為本發明一實施例的動態隨機存取記憶體10的第一邏輯位準的寫入操作流程圖。 圖7為本發明一實施例的動態隨機存取記憶體10的第二邏輯位準的寫入操作流程圖。 圖8為本發明一實施例的動態隨機存取記憶體10的讀取操作流程圖。
10:動態隨機存取記憶體 120a、124a:絕緣層 122a:屏蔽導體層 136:側壁結構 144、148:開口 150、152:內連線結構 154、158:接觸窗 156、160:導線 162:介電層 164:電容結構 BL:位元線 D3、D4:方向

Claims (20)

  1. 一種動態隨機存取記憶體,包括:基底;位元線,設置於所述基底的頂面上;側壁結構,設置於所述位元線的側壁上,且包括:第一絕緣層,設置於所述位元線的側壁上;第二絕緣層,設置於所述第一絕緣層上;以及屏蔽導體層,設置於所述第一絕緣層與所述第二絕緣層之間;以及內連線結構,電性連接於所述屏蔽導體層。
  2. 如申請專利範圍第1項所述的動態隨機存取記憶體,其中所述屏蔽導體層的材料包括金屬或摻雜多晶矽。
  3. 如申請專利範圍第1項所述的動態隨機存取記憶體,其中所述內連線結構與所述位元線彼此電性絕緣。
  4. 如申請專利範圍第1項所述的動態隨機存取記憶體,其中所述內連線結構與所述屏蔽導體層在所述位元線的末端位置進行電性連接。
  5. 如申請專利範圍第1項所述的動態隨機存取記憶體,更包括多個隔離結構,其中所述多個隔離結構設置於所述基底中,而定義出多個主動區。
  6. 如申請專利範圍第1項所述的動態隨機存取記憶體,更包括字元線,其中所述字元線與所述位元線彼此相交且彼此電性絕緣。
  7. 如申請專利範圍第1項所述的動態隨機存取記憶體,更包括第一摻雜區與第二摻雜區,其中所述第一摻雜區與所述第二摻雜區分別位於所述字元線的一側與另一側的所述基底中,其中所述位元線電性連接於所述第一摻雜區。
  8. 如申請專利範圍第7項所述的動態隨機存取記憶體,更包括電容結構,其中所述電容結構電性連接於所述第二摻雜區。
  9. 一種動態隨機存取記憶體的製造方法,包括:於基底的頂面上形成位元線;於所述位元線的側壁上形成側壁結構,其中所述側壁結構包括:第一絕緣層,設置於所述位元線的側壁上;第二絕緣層,設置於所述第一絕緣層上;以及屏蔽導體層,設置於所述第一絕緣層與所述第二絕緣層之間;以及形成電性連接於所述屏蔽導體層的內連線結構。
  10. 如申請專利範圍第9項所述的動態隨機存取記憶體的製造方法,其中所述側壁結構的形成方法包括:依序於所述位元線上共形地形成第一絕緣材料層與屏蔽導體材料層; 對所述屏蔽導體材料層與所述第一絕緣材料層進行回蝕刻製程,而分別形成所述屏蔽導體層與所述第一絕緣層;於所述位元線上共形地形成覆蓋所述屏蔽導體層與所述第一絕緣層的第二絕緣材料層;以及移除部分所述第二絕緣材料層,而形成所述第二絕緣層。
  11. 如申請專利範圍第9項所述的動態隨機存取記憶體的製造方法,其中所述內連線結構的形成方法包括在所述位元線的末端位置,進行金屬內連線製程。
  12. 如申請專利範圍第9項所述的動態隨機存取記憶體的製造方法,更包括於所述基底中形成多個隔離結構,而定義出多個主動區。
  13. 如申請專利範圍第9項所述的動態隨機存取記憶體的製造方法,更包括形成字元線,其中所述字元線與所述位元線彼此相交且彼此電性絕緣。
  14. 如申請專利範圍第9項所述的動態隨機存取記憶體的製造方法,更包括於所述字元線的一側與另一側的所述基底中分別形成第一摻雜區與第二摻雜區,其中所述位元線電性連接於所述第一摻雜區。
  15. 如申請專利範圍第14項所述的動態隨機存取記憶體的製造方法,更包括形成電性連接於所述第二摻雜區的電容結構。
  16. 一種如申請專利範圍第6項所述的動態隨機存取記憶體的寫入方法,其中 第一邏輯位準的寫入方法,包括:對所述屏蔽導體層施加第一屏蔽電壓;對所述位元線施加位元線高位準電壓,其中所述第一屏蔽電壓大於或等於所述位元線高位準電壓;以及對所述字元線施加第一字元線操作電壓,且第二邏輯位準的寫入方法,包括:對所述屏蔽導體層施加第二屏蔽電壓;對所述位元線施加位元線低位準電壓,其中所述第二屏蔽電壓小於或等於所述位元線低位準電壓;以及對所述字元線施加第二字元線操作電壓。
  17. 一種如申請專利範圍第6項所述的動態隨機存取記憶體的讀取方法,包括:在進行讀取之前,對所述位元線施加等化電壓,且對所述屏蔽導體層施加屏蔽電壓,其中所述等化電壓與所述所述屏蔽電壓分別小於位元線高位準電壓且大於位元線低位準電壓,所述位元線高位準電壓為儲存第一邏輯位準時施加於所述位元線的電壓,且所述位元線低位準電壓為儲存第二邏輯位準時施加於所述位元線的電壓;以及對所述字元線施加字元線操作電壓,以對所述動態隨機存取記憶體進行讀取。
  18. 如申請專利範圍第17項所述的動態隨機存取記憶體的讀取方法,其中在對所述位元線施加所述等化電壓之後,經過一段等待時間,再對所述字元線施加所述字元線操作電壓。
  19. 如申請專利範圍第17項所述的動態隨機存取記憶體的讀取方法,其中所述等化電壓為所述位元線高位準電壓與所述位元線低位準電壓的和的一半。
  20. 如申請專利範圍第17項所述的動態隨機存取記憶體的讀取方法,其中所述屏蔽電壓為所述位元線高位準電壓與所述位元線低位準電壓的和的一半。
TW107121850A 2018-06-26 2018-06-26 動態隨機存取記憶體及其製造、寫入與讀取方法 TWI683418B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW107121850A TWI683418B (zh) 2018-06-26 2018-06-26 動態隨機存取記憶體及其製造、寫入與讀取方法
US16/197,380 US11183499B2 (en) 2018-06-26 2018-11-21 Dynamic random access memory and methods of manufacturing, writing and reading the same
US17/498,765 US11765888B2 (en) 2018-06-26 2021-10-12 Methods of manufacturing dynamic random access memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107121850A TWI683418B (zh) 2018-06-26 2018-06-26 動態隨機存取記憶體及其製造、寫入與讀取方法

Publications (2)

Publication Number Publication Date
TW202002242A TW202002242A (zh) 2020-01-01
TWI683418B true TWI683418B (zh) 2020-01-21

Family

ID=68981922

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107121850A TWI683418B (zh) 2018-06-26 2018-06-26 動態隨機存取記憶體及其製造、寫入與讀取方法

Country Status (2)

Country Link
US (2) US11183499B2 (zh)
TW (1) TWI683418B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI683418B (zh) * 2018-06-26 2020-01-21 華邦電子股份有限公司 動態隨機存取記憶體及其製造、寫入與讀取方法
JP7115222B2 (ja) * 2018-11-01 2022-08-09 富士通株式会社 半導体装置及び増幅器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4987470A (en) * 1988-01-21 1991-01-22 Fujitsu Limited Semiconductor dram device having a trench
TWI254417B (en) * 2004-07-31 2006-05-01 Taiwan Semiconductor Mfg Single transistor dram cell with reduced current leakage and method of manufacture

Family Cites Families (124)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2746730B2 (ja) 1990-05-17 1998-05-06 富士通株式会社 半導体記憶装置
US5498555A (en) * 1994-11-07 1996-03-12 United Microelectronics Corporation Method of making LDD with polysilicon and dielectric spacers
DE19524478C2 (de) * 1995-07-05 2002-03-14 Infineon Technologies Ag Verfahren zur Herstellung einer Festwertspeicherzellenanordnung
KR100325383B1 (ko) * 1996-07-12 2002-04-17 니시무로 타이죠 반도체 장치 및 그 제조 방법
US5929477A (en) * 1997-01-22 1999-07-27 International Business Machines Corporation Self-aligned diffused source vertical transistors with stack capacitors in a 4F-square memory cell array
US6274479B1 (en) * 1998-08-21 2001-08-14 Micron Technology, Inc Flowable germanium doped silicate glass for use as a spacer oxide
US6391756B1 (en) * 1999-08-31 2002-05-21 Micron Technology, Inc. Semiconductor processing methods of forming contact openings
KR100343291B1 (ko) * 1999-11-05 2002-07-15 윤종용 반도체 장치의 커패시터 형성 방법
KR100331568B1 (ko) * 2000-05-26 2002-04-06 윤종용 반도체 메모리 소자 및 그 제조방법
DE10038728A1 (de) * 2000-07-31 2002-02-21 Infineon Technologies Ag Halbleiterspeicher-Zellenanordnung und Verfahren zu deren Herstellung
KR100356775B1 (ko) * 2000-12-11 2002-10-18 삼성전자 주식회사 2중층의 캐핑 패턴을 사용하여 반도체 메모리소자를형성하는 방법 및 그에 의해 형성된 반도체 메모리소자
JP4246929B2 (ja) * 2001-06-29 2009-04-02 株式会社東芝 半導体記憶装置およびその製造方法
CN1284243C (zh) * 2002-02-14 2006-11-08 松下电器产业株式会社 半导体器件及其制造方法
US6828219B2 (en) * 2002-03-22 2004-12-07 Winbond Electronics Corporation Stacked spacer structure and process
JP2004273969A (ja) * 2003-03-12 2004-09-30 Sony Corp 磁気記憶装置の製造方法
US6960523B2 (en) * 2003-04-03 2005-11-01 Infineon Technolgies Ag Method of reducing erosion of a nitride gate cap layer during reactive ion etch of nitride liner layer for bit line contact of DRAM device
TW591741B (en) * 2003-06-09 2004-06-11 Taiwan Semiconductor Mfg Fabrication method for multiple spacer widths
KR100587635B1 (ko) * 2003-06-10 2006-06-07 주식회사 하이닉스반도체 반도체소자의 제조 방법
US7221008B2 (en) * 2003-10-06 2007-05-22 Sandisk Corporation Bitline direction shielding to avoid cross coupling between adjacent cells for NAND flash memory
KR100524990B1 (ko) * 2003-10-09 2005-10-31 삼성전자주식회사 반도체메모리소자의 제조방법
KR100604911B1 (ko) * 2004-10-20 2006-07-28 삼성전자주식회사 하부전극 콘택을 갖는 반도체 메모리 소자 및 그 제조방법
KR100618875B1 (ko) * 2004-11-08 2006-09-04 삼성전자주식회사 수직 채널 mos 트랜지스터를 구비한 반도체 메모리소자 및 그 제조방법
US7355230B2 (en) * 2004-11-30 2008-04-08 Infineon Technologies Ag Transistor array for semiconductor memory devices and method for fabricating a vertical channel transistor array
TWI254458B (en) * 2005-03-04 2006-05-01 Powerchip Semiconductor Corp Non-volatile memory and manufacturing method and operating method thereof
TWI261339B (en) * 2005-03-25 2006-09-01 Winbond Electronics Corp Non-volatile memory and method of manufacturing the same
DE102005021825A1 (de) 2005-05-11 2006-11-16 Infineon Technologies Ag Halbleiterspeichervorrichtung mit verbesserter Ladungserhaltung durch Bitleitungsabschirmung
KR100647468B1 (ko) * 2005-11-04 2006-11-23 삼성전자주식회사 반도체 장치의 배선 구조물 및 그 제조 방법.
US7714315B2 (en) * 2006-02-07 2010-05-11 Qimonda North America Corp. Thermal isolation of phase change memory cells
US20070269948A1 (en) * 2006-05-19 2007-11-22 Dirk Manger Non-volatile memory array and method of fabricating the same
US7732800B2 (en) * 2006-05-30 2010-06-08 Macronix International Co., Ltd. Resistor random access memory cell with L-shaped electrode
US7709367B2 (en) * 2006-06-30 2010-05-04 Hynix Semiconductor Inc. Method for fabricating storage node contact in semiconductor device
KR100781547B1 (ko) * 2006-10-20 2007-12-03 삼성전자주식회사 반도체 소자 및 그 제조 방법
US8097504B2 (en) * 2007-06-26 2012-01-17 Sandisk Technologies Inc. Method for forming dual bit line metal layers for non-volatile memory
KR20090010486A (ko) * 2007-07-23 2009-01-30 삼성전자주식회사 반도체 메모리 소자 및 그 형성방법
KR101368803B1 (ko) * 2007-10-02 2014-02-28 삼성전자주식회사 반도체 기억 장치 및 그 형성 방법
KR20100057203A (ko) * 2008-11-21 2010-05-31 삼성전자주식회사 반도체 장치의 배선 구조물 및 이의 형성방법
KR101076888B1 (ko) * 2009-06-29 2011-10-25 주식회사 하이닉스반도체 반도체 소자의 연결 배선체 및 형성 방법
US8461687B2 (en) * 2010-04-06 2013-06-11 Samsung Electronics Co., Ltd. Semiconductor devices including bit line contact plug and buried channel array transistor, and semiconductor modules, electronic circuit boards and electronic systems including the same
KR101669261B1 (ko) * 2010-06-14 2016-10-25 삼성전자주식회사 수직 채널 트랜지스터를 구비한 반도체 소자 및 그 제조 방법
KR101129922B1 (ko) * 2010-07-15 2012-03-23 주식회사 하이닉스반도체 반도체 소자 및 그 형성방법
CN102347277B (zh) * 2010-07-30 2014-02-12 中国科学院微电子研究所 半导体器件结构及其制作方法
JP2012084694A (ja) * 2010-10-12 2012-04-26 Elpida Memory Inc 半導体装置
KR101177999B1 (ko) * 2010-11-04 2012-08-28 에스케이하이닉스 주식회사 반도체 소자 및 그 제조 방법
KR101096167B1 (ko) * 2010-12-17 2011-12-20 주식회사 하이닉스반도체 매립워드라인을 구비한 반도체장치 제조 방법
KR101164972B1 (ko) * 2010-12-31 2012-07-12 에스케이하이닉스 주식회사 에어갭 스페이서를 구비한 반도체장치 및 그 제조 방법
KR20120121795A (ko) * 2011-04-27 2012-11-06 에스케이하이닉스 주식회사 에어 갭을 포함하는 스페이서를 구비한 반도체 소자의 제조방법
KR20130039525A (ko) * 2011-10-12 2013-04-22 에스케이하이닉스 주식회사 다마신비트라인을 구비한 반도체장치 및 그 제조 방법
KR20130103908A (ko) * 2012-03-12 2013-09-25 에스케이하이닉스 주식회사 매립비트라인을 구비한 반도체 장치 및 그 제조방법
KR101887144B1 (ko) * 2012-03-15 2018-08-09 삼성전자주식회사 반도체 소자 및 이를 제조하는 방법
US20130292774A1 (en) * 2012-05-07 2013-11-07 Globalfoundries Inc. Method for forming a semiconductor device having raised drain and source regions and corresponding semiconductor device
KR101917815B1 (ko) * 2012-05-31 2018-11-13 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR20140010815A (ko) * 2012-07-17 2014-01-27 에스케이하이닉스 주식회사 Mos 커패시터, 그 형성 방법 및 그를 이용한 반도체 장치
KR20140016663A (ko) * 2012-07-30 2014-02-10 에스케이하이닉스 주식회사 반도체 소자 및 그 제조방법
KR101916221B1 (ko) * 2012-09-14 2018-11-08 삼성전자 주식회사 반도체 소자 및 그 제조 방법
KR101986538B1 (ko) * 2012-09-21 2019-06-07 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR101924020B1 (ko) * 2012-10-18 2018-12-03 삼성전자주식회사 반도체 장치 및 이의 제조 방법
CN103811315B (zh) * 2012-11-07 2016-09-28 中国科学院微电子研究所 半导体器件及其制造方法
KR20140083744A (ko) * 2012-12-26 2014-07-04 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
US9029214B2 (en) * 2013-01-14 2015-05-12 GlobalFoundries, Inc. Integrated circuits and methods for fabricating integrated circuits with improved silicide contacts
KR102017613B1 (ko) * 2013-02-19 2019-09-03 삼성전자주식회사 반도체 소자 및 그 제조 방법
US10325651B2 (en) * 2013-03-11 2019-06-18 Monolithic 3D Inc. 3D semiconductor device with stacked memory
US8901631B2 (en) * 2013-03-11 2014-12-02 Nanya Technology Corporation Vertical transistor in semiconductor device and method for fabricating the same
KR101997153B1 (ko) * 2013-04-01 2019-07-05 삼성전자주식회사 밸런싱 커패시터를 갖는 반도체 소자 및 그 형성 방법
KR102002980B1 (ko) * 2013-04-08 2019-07-25 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR20140141344A (ko) * 2013-05-31 2014-12-10 에스케이하이닉스 주식회사 반도체 장치 및 그의 제조 방법
KR102044275B1 (ko) * 2013-07-31 2019-11-14 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR102059863B1 (ko) * 2013-08-30 2019-12-30 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR102046987B1 (ko) * 2013-08-30 2019-11-20 삼성전자 주식회사 반도체 소자 및 그 제조방법
KR102038091B1 (ko) * 2013-10-07 2019-10-30 삼성전자 주식회사 반도체 소자 제조방법
US9425200B2 (en) * 2013-11-07 2016-08-23 SK Hynix Inc. Semiconductor device including air gaps and method for fabricating the same
KR20150055469A (ko) * 2013-11-13 2015-05-21 삼성전자주식회사 반도체 소자 제조 방법 및 이에 의해 제조된 반도체 소자
KR102171267B1 (ko) * 2014-01-28 2020-10-28 삼성전자 주식회사 랜딩 패드를 구비하는 반도체 소자
KR102184514B1 (ko) * 2014-02-10 2020-11-30 삼성전자주식회사 반도체 소자
KR102180050B1 (ko) * 2014-02-14 2020-11-18 에스케이하이닉스 주식회사 반도체 소자 및 그 제조 방법
KR102152798B1 (ko) * 2014-03-05 2020-09-07 에스케이하이닉스 주식회사 라인형 에어갭을 구비한 반도체장치 및 그 제조 방법
KR102156643B1 (ko) * 2014-05-14 2020-09-17 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR102168172B1 (ko) * 2014-05-23 2020-10-20 삼성전자주식회사 반도체 소자의 제조 방법
KR102235611B1 (ko) * 2014-06-13 2021-04-02 삼성전자주식회사 패턴 형성 방법 및 이를 이용한 집적회로 소자의 제조 방법
KR102238951B1 (ko) * 2014-07-25 2021-04-12 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR102321390B1 (ko) * 2014-12-18 2021-11-04 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR102289376B1 (ko) * 2015-01-19 2021-08-17 에스케이하이닉스 주식회사 에어갭을 구비한 반도체 장치 및 그 제조방법
KR102255834B1 (ko) * 2015-03-20 2021-05-26 삼성전자주식회사 반도체 장치 및 이의 제조방법
KR20160124581A (ko) * 2015-04-20 2016-10-28 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법, 그를 구비한 메모리셀, 그를 구비한 전자장치
US9799659B2 (en) * 2015-04-20 2017-10-24 SK Hynix Inc. Semiconductor device having air gap, a method for manufacturing the same, a memory cell having the same and an electronic device having the same
KR20160139190A (ko) * 2015-05-27 2016-12-07 에스케이하이닉스 주식회사 에어갭을 갖는 반도체 장치 및 그 제조 방법
KR102444838B1 (ko) * 2015-06-30 2022-09-22 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR102468781B1 (ko) * 2015-07-01 2022-11-22 삼성전자주식회사 반도체 소자의 제조방법
KR102424964B1 (ko) * 2015-09-23 2022-07-25 삼성전자주식회사 반도체 소자 및 그 제조방법
KR102421592B1 (ko) * 2015-11-03 2022-07-18 삼성전자주식회사 반도체 소자 및 그 제조 방법
JP6917700B2 (ja) 2015-12-02 2021-08-11 株式会社半導体エネルギー研究所 半導体装置
FR3046293A1 (fr) * 2015-12-29 2017-06-30 St Microelectronics Crolles 2 Sas Circuit integre et son procede de fabrication
KR20170107626A (ko) * 2016-03-15 2017-09-26 삼성전자주식회사 반도체 장치
US9881865B1 (en) * 2016-07-27 2018-01-30 Samsung Electronics Co., Ltd. Semiconductor devices including electrically isolated patterns and method of fabricating the same
KR102495914B1 (ko) * 2016-08-11 2023-02-03 삼성전자 주식회사 반도체 소자
US10325918B2 (en) * 2016-11-29 2019-06-18 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
KR102406716B1 (ko) * 2016-12-02 2022-06-07 삼성전자주식회사 반도체 장치 및 이의 제조 방법
KR102489949B1 (ko) * 2016-12-13 2023-01-17 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR20180071463A (ko) * 2016-12-19 2018-06-28 삼성전자주식회사 반도체 메모리 장치
CN108389861B (zh) * 2017-02-03 2019-06-28 联华电子股份有限公司 半导体元件及其形成方法
CN108538807B (zh) * 2017-03-01 2020-09-08 中芯国际集成电路制造(上海)有限公司 一种存储器
CN108573926B (zh) * 2017-03-09 2020-01-21 联华电子股份有限公司 半导体存储装置以及其制作方法
KR102372096B1 (ko) * 2017-03-17 2022-03-17 에스케이하이닉스 주식회사 반도체장치 및 그 제조 방법
CN108666311B (zh) * 2017-03-28 2021-05-18 联华电子股份有限公司 半导体元件及其制作方法
US9947669B1 (en) * 2017-05-09 2018-04-17 Winbond Electronics Corp. Dynamic random access memory and method of manufacturing the same
KR102371892B1 (ko) * 2017-05-25 2022-03-08 삼성전자주식회사 확대된 콘택홀과 랜딩 패드를 갖는 반도체 소자 형성 방법 및 관련된 소자
KR102365108B1 (ko) * 2017-08-01 2022-02-18 삼성전자주식회사 집적회로 장치
KR102359266B1 (ko) * 2017-08-31 2022-02-07 삼성전자주식회사 반도체 소자
KR102630510B1 (ko) * 2017-09-19 2024-01-30 삼성전자주식회사 반도체 메모리 장치 및 이의 제조 방법
KR102490277B1 (ko) * 2017-09-26 2023-01-18 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR102509322B1 (ko) * 2017-09-29 2023-03-14 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR102427397B1 (ko) * 2017-11-29 2022-08-02 삼성전자주식회사 반도체 메모리 장치 및 이의 제조 방법
CN109935588B (zh) * 2017-12-18 2020-12-29 联华电子股份有限公司 存储器及其制作方法
US10854809B2 (en) * 2017-12-29 2020-12-01 Taiwan Semiconductor Manufacturing Company, Ltd. STT-MRAM heat sink and magnetic shield structure design for more robust read/write performance
KR102369630B1 (ko) * 2018-01-03 2022-03-03 삼성전자주식회사 메모리 소자 및 이의 제조방법
KR102376804B1 (ko) * 2018-03-26 2022-03-21 에스케이하이닉스 주식회사 저유전율스페이서를 구비한 반도체장치 및 그 제조 방법
KR102444707B1 (ko) * 2018-03-26 2022-09-19 에스케이하이닉스 주식회사 극저유전율스페이서를 구비한 반도체장치 및 그 제조 방법
TWI683418B (zh) * 2018-06-26 2020-01-21 華邦電子股份有限公司 動態隨機存取記憶體及其製造、寫入與讀取方法
KR102606784B1 (ko) * 2018-07-13 2023-11-28 에스케이하이닉스 주식회사 에어갭을 구비한 반도체장치 및 그 제조 방법
KR102650525B1 (ko) * 2018-08-03 2024-03-25 삼성전자주식회사 반도체 메모리 소자
CN110707083B (zh) * 2018-08-23 2022-02-01 联华电子股份有限公司 半导体存储装置及其形成方法
KR102679044B1 (ko) * 2019-06-14 2024-06-26 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR20210049231A (ko) * 2019-10-24 2021-05-06 삼성전자주식회사 반도체 메모리 소자 및 이의 제조 방법
US11502200B2 (en) * 2020-06-19 2022-11-15 Globalfoundries U.S. Inc. Transistor device having sidewall spacers contacting lower surfaces of an epitaxial semiconductor material
US20230020173A1 (en) * 2022-05-20 2023-01-19 Changxin Memory Technologies, Inc. Semiconductor structure and method for manufacturing semiconductor structure

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4987470A (en) * 1988-01-21 1991-01-22 Fujitsu Limited Semiconductor dram device having a trench
TWI254417B (en) * 2004-07-31 2006-05-01 Taiwan Semiconductor Mfg Single transistor dram cell with reduced current leakage and method of manufacture

Also Published As

Publication number Publication date
US11183499B2 (en) 2021-11-23
TW202002242A (zh) 2020-01-01
US20190393226A1 (en) 2019-12-26
US11765888B2 (en) 2023-09-19
US20220028866A1 (en) 2022-01-27

Similar Documents

Publication Publication Date Title
TWI621245B (zh) 具有增大記憶胞接觸區域的半導體記憶體裝置及其製作方法
KR102076060B1 (ko) 커패시터를 포함하는 반도체 소자 및 이의 제조 방법
JP4572020B2 (ja) Cmp阻止膜を使用する集積回路素子のキャパシタ製造方法
US10861855B2 (en) Semiconductor device and method of manufacturing the same
JP2007049016A (ja) 半導体装置およびその製造方法
JP4964407B2 (ja) 半導体装置及びその製造方法
US20140159131A1 (en) Reservoir capacitor of semiconductor device and method for fabricating the same
JP2009164535A (ja) 半導体装置、及びその製造方法
US11765888B2 (en) Methods of manufacturing dynamic random access memory
GB2336033A (en) Method of fabricating a DRAM cell capacitor
KR100744672B1 (ko) 반도체 소자의 콘택홀 형성 방법
TWI503958B (zh) 形成記憶胞電晶體的方法
CN110718549A (zh) 动态随机存取存储器及其制造、写入与读取方法
US5981337A (en) Method of fabricating stack capacitor
US20090124079A1 (en) Method for fabricating a conductive plug
TWI810036B (zh) 具有可編程部件的半導體元件
TWI799029B (zh) 半導體裝置與其製造方法
US7736971B2 (en) Semiconductor device and method of fabricating the same
KR20060107130A (ko) 스토리지 노드 전극을 갖는 반도체소자 및 그 제조방법
KR100913016B1 (ko) 반도체 소자의 캐패시터 및 이의 형성 방법
JPH05275649A (ja) 半導体記憶装置
KR20040001886A (ko) 반도체 장치의 캐패시터 제조방법
KR20080010658A (ko) 반도체 소자의 커패시터 제조 방법
KR0166495B1 (ko) 반도체소자의 저장전극 제조방법
KR20050067503A (ko) 반도체 소자의 제조방법