TWI669612B - PCIe織品連接性擴充卡 - Google Patents

PCIe織品連接性擴充卡 Download PDF

Info

Publication number
TWI669612B
TWI669612B TW107114399A TW107114399A TWI669612B TW I669612 B TWI669612 B TW I669612B TW 107114399 A TW107114399 A TW 107114399A TW 107114399 A TW107114399 A TW 107114399A TW I669612 B TWI669612 B TW I669612B
Authority
TW
Taiwan
Prior art keywords
pcie
connectivity
card
external
ports
Prior art date
Application number
TW107114399A
Other languages
English (en)
Other versions
TW201842449A (zh
Inventor
克里斯托福R 隆
安德魯魯道夫 海德
詹姆士史考特 坎納特
蘇米特 普利
布萊恩 施拉姆
Original Assignee
美商利魁得股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商利魁得股份有限公司 filed Critical 美商利魁得股份有限公司
Publication of TW201842449A publication Critical patent/TW201842449A/zh
Application granted granted Critical
Publication of TWI669612B publication Critical patent/TWI669612B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Information Transfer Systems (AREA)

Abstract

提供可插入主機系統的連接器的連接性卡。連接性卡包含:複數個快捷周邊組件互連(PCIe)連接器,經配置以在該連接性卡上提供外部PCIe埠,該複數個PCIe連接器之每一者能夠乘載PCIe流量。連接性卡也包含一PCIe切換電路,該PCIe切換電路經配置以通訊地耦合該複數個連接器至一共用連接性介面,在該連接性卡的一主機連接器上乘載該共用連接性介面。連接性卡進一步包含控制電路,該控制電路經配置以監視相關於該複數個PCIe連接器所造成的連接性問題,且至少藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置該PCIe切換電路中的一通訊路徑以回應地減緩該等連接性問題。

Description

PCIe織品連接性擴充卡
本申請案特此主張編號為62/491,006,標題為「PCIe FABRIC CONNECTIVITY EXPANSION CARD」,申請日為2017年4月27日的美國臨時專利申請案之優先權利益,該申請案全文以引用方式特此併入。
本揭示案相關於快捷周邊組件互連(PCIe)織品連接性擴充卡。
已導入網路儲存及計算系統以在企業等級儲存環境中儲存及處理大量資料。該等網路儲存系統典型地提供存取一個或更多個網路介面上的批量資料儲存至終端使用者或其他外部系統。除了儲存資料以外,遠端計算系統包含多種可提供遠端計算資源至終端使用者的處理系統。該等網路儲存系統及遠端計算系統可被包含在高密度安裝中,例如機架裝設環境。一些計算裝置施用快捷周邊組件互連(PCIe)介面以連接至周邊及儲存裝置。然而,典型的PCIe實作施用點到點主機裝置架構。
在一實施例中,提供可插入主機系統的連接器的連接性卡。連接性卡包含:複數個快捷周邊組件互連(PCIe)連接器,該複數個PCIe連接器經配置以在該連接性卡上提供外部PCIe埠,該複數個PCIe連接器之每一者能夠乘載PCIe流量。
連接性卡也包含一PCIe切換電路,該PCIe切換電路經配置以通訊地耦合該複數個連接器至一共用連接性介面,在該連接性卡的一主機連接器上乘載該共用連接性介面。
連接性卡進一步包含控制電路,該控制電路經配置以監視相關於該複數個PCIe連接器所造成的連接性問題,且至少藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置該PCIe切換電路中的一通訊路徑以回應地減緩該等連接性問題。
在另一實施例中,提供操作可插入主機系統的連接器的一連接性卡的方法。該方法包含以下步驟:針對連接性問題監視複數個外部快捷周邊組件互連(PCIe)埠,該複數個PCIe埠之每一者能夠乘載PCIe流量,且每一PCIe埠在該連接性卡上具有一對應PCIe連接器;及在該複數個PCIe埠之其中一者中偵測連接性問題。
該方法也包含藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置該連接性卡上的一PCIe切換電路中的一通訊路徑以減緩該等連接性問題,該PCIe切換電路經配置以通訊地耦合該複數個PCIe埠至一共用連接性介面,在該連接性卡的一主機連接器上乘載該共用連接性介面。
在進一步的實施例中,提供一個或更多個非暫態電腦可讀取媒體,具有儲存於其上的程式指令以便於操作可插入主機系統的連接器的一連接性卡。在由一計算系統執行時,該等程式指令引導該計算系統以至少進行以下步驟:針對連接性問題監視複數個外部快捷周邊組件互連(PCIe)埠,該複數個PCIe埠之每一者能夠乘載PCIe流量,且每一PCIe埠在該連接性卡上具有一對應PCIe連接器;及在該複數個PCIe埠之其中一者中偵測連接性問題。
該等程式指令進一步引導該計算系統以進行以下步驟:藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置該連接性卡上的一PCIe切換電路中的一通訊路徑以減緩該等連接性問題,該PCIe切換電路經配置以通訊地耦合該複數個PCIe埠至一共用連接性介面,在該連接性卡的一主機連接器上乘載該共用連接性介面。
第1圖為圖示計算環境100的系統圖。在此範例中,計算環境100包含伺服器110、叢集A 120及叢集B 130。伺服器110經由PCIe鏈結122及126耦合至叢集A 120。伺服器110經由PCIe鏈結132及136耦合至叢集B 130。
PCIe鏈結122經由PCIe連接器124連接至叢集A 120,且經由PCIe連接器117連接至伺服器110。PCIe鏈結126經由PCIe連接器128連接至叢集A 120,且經由PCIe連接器117連接至伺服器110。PCIe鏈結132經由PCIe連接器134連接至叢集B 130,且經由PCIe連接器117連接至伺服器110。PCIe鏈結136經由PCIe連接器138連接至叢集B 130,且經由PCIe連接器117連接至伺服器110。
伺服器110包含母板112、PCIe插槽114、及連接性卡116。連接性卡116包含四個PCIe連接器117。在先前技術的範例中,如果有PCIe鏈結122的連接性問題(可能與PCIe連接器124斷開),連接性問題可造成針對伺服器110的級聯失效問題,稱為主機恐慌情況(host panic condition)。
然而,在本發明的範例實施例中,連接性卡116(正監視連接性卡116的四個PCIe連接器117的連接性問題)在偵測到連接性問題之後自PCIe鏈結122自動切換流量至PCIe鏈結126。連接性卡116自動地實行此流量的重新引導且以一方式使伺服器110不被連接性問題破壞。
第2至3圖為圖示連接性擴充卡210的區塊圖。第2圖圖示針對印刷電路板組件250所展示的連接性擴充卡210的範例實體配置。第3圖圖示連接性擴充卡210的範例示意配置。連接性擴充卡210包含一個或更多個外部快捷周邊組件互連(PCIe)可相容埠213、PCIe切換電路212、處理器211、及主機連接器214。處理器211及PCIe切換電路212在一個或更多個介面215(可包括x1 PCIe介面)上通訊。PCIe切換電路212及主機連接器214在一個或更多個介面上通訊,包括一個或更多個PCIe通道,例如第2圖中所展示的x4 PCIe介面。可包含進一步的通訊鏈結以用於連接性擴充卡210的多種元件之間的通訊。
連接性擴充卡210可包括HHHL(半高度半長度)的PCIe周邊或擴充卡。可施用其他的卡尺寸,例如FHHL(全高度半長度)或FHFL(全高度全長度)或HHFL(半高度全長度)等等。PCIe邊緣連接器214可插入主機系統的匹配PCIe插座,例如電腦或伺服器系統的母板或子板。連接性擴充卡210可接收主機系統在連接器214上所提供的一個或更多個功率鏈結上的功率。
PCIe切換電路212包括一個或更多個PCIe切換元件且分佈PCIe通訊及流量至一個或更多個埠213。PCIe切換電路212也通訊地耦合至卡上處理器211或控制系統以掌握流量監視、流量統計通訊、功率監視、及狀態監視等操作。
可使用PCIe可相容連接器213於叢集內部連接且可包括施用以在mini-SAS佈纜上乘載PCIe信號的迷你序列接合SCSI(SAS)HD連接器。其他範例連接器包含zQSFP+、microQSFP、及OCuLink-2內部連接。在進一步的範例中,施用MiniSAS HD纜線以驅動12 Gb/s對抗標準SAS纜線的6 Gb/s,因為12 Gb/s可支援PCIe Gen 3。PCIe可相容連接器213可包括mini-SAS連接器,包括mini-SAS插口。用於PCIe鏈結220的相關聯纜線可包括SAS纜線,可包含相關聯的屏蔽、繞線、保護層、及終端連接器。
PCIe可相容連接器213在此處範例中被分組成一組四個埠(4),以允許連接至具有高至x16匯流排的其他切換、裝置、或伺服器,以及支援x1、x4、及x8匯流排寬度等等。每一PCIe可相容連接器213也可具有包含的指示器(例如,發光二極體(LED)),該等指示器經由相關聯的PCIe埠連接器發光以幫助在連接纜線、故障排除、及指示連接性及錯誤上導引客戶。
PCIe切換電路212在PCIe鏈結240上與主機系統或主機模組(未圖示)通訊。PCIe鏈結240可包括具有多個通道的PCIe鏈結,例如「x4」PCIe鏈結,雖然可施用不同數量的PCIe通道。此外,可施用多於一個PCIe鏈結240以用於針對連接性擴充卡210的負載平衡、冗餘、及故障轉移保護。PCIe切換電路212也在相關聯x4 PCIe鏈結上與四個外部PCIe可相容連接器213通訊,雖然可施用不同數量的鏈結及連接器。PCIe可支援多個匯流排寬度,例如x1、x4、x8及x16等等,每一匯流排寬度的倍數包括額外的「通道」以用於資料傳送。本發明的範例實施例也支援旁帶信號的傳送,例如系統管理匯流排(SMBus)介面,以及相關聯的時脈、功率、及拔靴法(bootstrapping)等信號。
PCIe切換電路212包括一個或更多個PCIe交叉點切換以至少基於每一PCIe鏈結所乘載的流量來邏輯地內部連接多個相關聯PCIe鏈結。PCIe切換電路212建立由PCIe切換電路212掌握的任何PCIe介面之間的切換的連接。每一PCIe切換埠可包括非透明(NT)或透明埠或下游埠遏止(DCP/eDPC)。NT埠可允許末端之間的一些邏輯隔絕,而透明埠不允許邏輯隔絕,且具有以純切換的配置連接末端的效應。在NT埠或多個NT埠上存取可包含PCIe切換及初始末端之間的額外交握以選擇特定NT埠或允許經由NT埠為可見。在其他範例中,可包含基於定義域的PCIe信號分佈,以允許根據使用者定義群組的PCIe切換的PCIe埠的分離。在一些範例中,PCIe切換電路212包括PLX技術PEX8725 10埠、24通道的PCIe切換晶片。在一些範例中,PCIe切換電路212包括PLX技術PEX8796 24埠、96通道的PCIe切換晶片。
雖然在第2至3圖中使用主機PCIe鏈結240,應理解可施用額外的或不同的通訊鏈結或匯流排,例如乙太網路、序列接合SCSI(SAS)、FibreChannel、Thunderbolt、快捷序列接合ATA (SATA Express)等內部連接、網路及鏈結介面。第2至3圖中的任何鏈結之每一者可使用多種通訊媒體,例如空氣、空間、金屬、光纖、或一些其他信號傳遞路徑,包含上述之組合。第2至3圖中的任何PCIe鏈結可包含任何數量的PCIe鏈結或通道配置。第2至3圖中的任何鏈結之每一者可為直接鏈結或可包含多種設備、中間組件、系統、及網路。第2至3圖中的任何鏈結之每一者可為共同鏈結、共用鏈結、聚合鏈結、或可包括分離、分開的鏈結。
處理器211可在至少PCIe鏈結215及可選的旁帶鏈結上可選地通訊。旁帶鏈結可包含通用序列匯流排(USB)、SMBus、內部積體電路(I2C)、控制器區域網路匯流排(CAN)、或任何其他通訊介面,且在一些範例中在PCIe鏈結215的部分上提供。在第3圖中,處理器211包含I2C介面311及USB介面312以在旁帶鏈結241上通訊。I2C介面311及USB介面312可包含在分開的電路中或包含在與處理器211相似的元件中。
處理器211包括一個或更多個微處理器、處理裝置、多核心處理器、處理電路、或其他處理系統。處理器211可包含一個或更多個非暫態記憶體裝置,例如RAM、固態儲存、或其他記憶體以儲存處理器211可執行的指令來操作,如此處所論述。在一些範例中,處理器211包括ARM微控制器、ARM微處理器、可程式閘陣列(FPGA)、特定應用積體電路(ASIC)、特定應用處理器、或其他微處理器或處理元件。在一些範例中,處理器211包括ARM可相容微處理器或微控制器,雖然可施用其他電路。處理器211可包括下方論述以用於第4圖的控制處理器400的任何處理元件。處理器211可監視經由鏈結215或其他旁帶鏈結的連接性狀態、使用統計、流量狀態、或其他使用資訊。PCIe切換電路212可在正常操作及資料傳送期間監視及儲存此使用資訊,且處理器211可視需求在鏈結215上取回此使用資訊。
雖然在第2至3圖中將處理器211及PCIe切換電路212展示為分開的元件,應理解處理器211及PCIe切換電路212可包含在相同電路中。
可選地,在一些範例中,保持電路可包含在連接性擴充卡210上,以針對連接性卡在輸入功率損失或移除時提供功率至連接性卡。在一些範例中,自相關聯匹配連接器移除連接性卡,且因為該移除而損失輸入功率。在其他範例中,功率損失至連接性擴充卡210連接進入的主機系統,例如在設施功率停運期間或在相關聯功率供應失效時。也可藉由功率控制器電路來達成多種保持電路,以選擇性地提供功率至連接性擴充卡210的元件。
第3圖也包含用於連接性擴充卡210的範例內容的系統元件。在第3圖中,連接性擴充卡210耦合至主機系統340,例如插入主機系統340的PCIe插槽。連接性擴充卡210提供在主機系統340的機殼、外殼、或封閉體外部的PCIe埠。該等外部埠乘載PCIe鏈結220且可在相關聯佈線上耦合至一個或更多個機架裝設切換元件,例如第3圖中的機架裝設PCIe切換320至321。在此方式中,主機系統340可使用連接性擴充卡210耦合進入叢集或機架裝設PCIe織品。其他外部PCIe裝置也可在鏈結220上耦合。
第4圖為圖示控制處理器400的區塊圖。控制處理器400圖示此處論述的任何控制模組或處理器的範例,例如第2及3圖的處理器211。此外,控制處理器400可圖示為此處論述的任何處理系統連接性卡。
控制處理器400包含通訊介面401及處理系統410。處理系統410包含處理電路411、隨機存取記憶體(RAM)412、及儲存413,雖然可包含進一步的元件。在RAM空間420中進一步詳述RAM 412的範例內容,且在儲存系統460中進一步詳述儲存413的範例內容。
可在單一處理裝置內實作處理電路411,但也可跨合作執行程式指令的多個處理裝置或子系統來分佈處理電路411。處理電路411的範例包含一般目的中央處理單元、微處理器、特定應用處理器、及邏輯裝置,以及任何其他類型的處理裝置。在一些範例中,處理電路411包含實體分佈的處理裝置,例如雲端計算系統。
通訊介面401包含一個或更多個通訊及網路介面以用於在通訊鏈結、網路上通訊,例如封包網路、網際網路,諸如此類。通訊介面可包含PCIe介面、序列鏈結、例如SPI鏈結、I2C鏈結、USB鏈結、UART鏈結、或一個或更多個區域網路或廣域網路通訊介面而可在乙太網路或網際網路協定(IP)鏈結上通訊。通訊介面401可包含經配置以使用一個或更多個網路位址通訊的網路介面,可與不同網路鏈結相關聯。通訊介面401的範例包含網路介面卡設備、收發器、數據機、及其他通訊電路。
RAM 412及儲存413可一併包括非暫態資料儲存系統,雖然變化為可能的。RAM 412及儲存413之每一者可包括可由處理電路411讀取且能夠儲存軟體的任何儲存媒體。RAM 412可包含以用於儲存資訊的任何方法或技術來實作的揮發性及非揮發性、可移除及不可移除的媒體,例如電腦可讀取指令、資料結構、程式模組、或其他資料。儲存413可包含非揮發性儲存媒體,例如固態儲存媒體、快閃記憶體、相位改變記憶體、或磁性記憶體,包含上述之組合。RAM 412及儲存413之每一者可實作成單一儲存裝置,但也可跨多個儲存裝置或子系統來實作。RAM 412及儲存413之每一者可包括額外元件,例如控制器,能夠與處理電路311通訊。
儲存於RAM 412或儲存413上或中的軟體可包括電腦程式指令、韌體、或一些其他形式的具有處理的機器可讀取處理指令,在執行時處理系統引導控制處理器400操作,如此處所述。例如,軟體可驅動處理器400以監視用於多種PCIe流量及其他模組的操作統計及狀態,監視用於相關於複數個PCIe連接器所造成的連接性問題,及至少藉由針對被該等連接性問題所影響的PCIe流量的至少一部分來重新配置PCIe切換電路中的通訊路徑以回應地減緩該等連接性問題等操作。軟體也可包含使用者軟體應用程式、應用程式化介面(API)、或使用者介面。軟體可實作為單一應用程式或多個應用程式。一般而言,在載入處理系統並執行時,軟體可將處理系統自一般目的裝置轉換成客製的特定目的裝置,如此處所述。
RAM空間420圖示RAM 412的範例配置的詳細視圖。應理解不同的配置為可能的。在本發明的範例實施例中,應用程式421及客製核心422可駐於快閃記憶體中且以就地執行(XIP)的配置來運行。此致能快速開機同時提供足夠記憶體以執行遙測及PCIe監視功能。軟體應用程式423至424之每一者包括可由處理器400執行的可執行指令以根據此處論述的指令來操作連接性卡或其他電路。特定地,PCIe監視器423監視相關於複數個PCIe連接器所造成的連接性問題。PCIe重新引導控制424至少藉由針對被該等連接性問題所影響的PCIe流量的至少一部分來重新配置PCIe切換電路中的通訊路徑以減緩該等連接性問題。
在控制處理器400的執行及操作期間應用程式421及客製核心422可駐於RAM空間420中,且在斷電狀態期間可駐於儲存系統460中,如此等等位置及狀態。應用程式421及客製核心422可在開啟或開機程序(如所述)期間針對電腦操作系統及應用程式載入RAM空間420。
儲存系統460圖示儲存413的範例配置的詳細視圖。儲存系統460可包括快閃記憶體例如NAND快閃或NOR快閃記憶體、相位改變記憶體、磁性記憶體等固態儲存技術。如第4圖中所展示,儲存系統460包含系統軟體461。
控制處理器400一般意圖代表計算系統,調配且執行至少軟體461及421至424以便展現或實作此處所述的操作。然而,控制處理器400也可代表任何計算系統,至少軟體461及421至424可在該計算系統上發動且軟體461及421至424可自該計算系統分佈、傳輸、下載、或提供至另一計算系統以用於調配及執行,或額外分佈。
第5圖為圖示操作連接性卡的方法的流程圖。可由處理器211、PCIe切換212、或控制處理器400,包含上述之組合之任一者來實現第5圖的操作。將在下方以示範性處理系統來論述處理器211。
在第5圖中,控制處理器400監視埠213及連接器214以用於連接性問題(操作500)。控制處理器400接著偵測埠213及連接器214之任一者等的連接性問題(操作502)。該等連接性問題可包含纜線連接性,例如在連接至埠213的相關聯纜線斷開或重新連接時。該等連接性問題可包含失效的內部鏈結,例如在卡210內部的鏈結或埠的接觸線或部分失效或斷斷續續時。正常時,連接性問題(例如,連接性損失)將造成針對主機的級聯失效問題,稱為主機恐慌情況。控制處理器400可藉由隔絕連接性問題至PCIe切換電路212內來防止主機恐慌情況,且控制處理器400藉由重新配置PCIe切換電路212內的通訊路徑來指示PCIe切換電路212將被影響的PCIe流量重新引導至冗餘鏈結(操作504)。
例如,在第3圖中,擴充卡210耦合至兩個分開的機架裝設PCIe切換320至321。如果與卡210及切換320之間的第一PCIe鏈結相關聯的纜線或其他部分造成連接性問題,則處理器211可偵測此連接性問題且重新引導先前在失效鏈結上乘載的流量。此重新引導可發生在PCIe切換電路212內以重新引導流量至另一鏈結至切換320,或至另一切換321。失效的本質可排除失效的重新引導至相同切換320上的另一鏈結。在此方式中,連接性失效(例如失效的纜線、鏈結、或不可避免的纜線斷開)可藉由處理器211及PCIe切換電路212來與主機系統隔絕。處理器211或控制處理器400可至少藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置PCIe切換電路212中的一通訊路徑以回應地減緩PCIe連接性問題。
第6A圖為圖示連接性擴充卡600的斜視圖且第6B圖為圖示連接性擴充卡600的前視圖。在本發明的範例實施例中,連接性擴充卡600包括控制處理器(或控制電路)610、PCIe切換電路620、PCIe連接器630、及主機連接器640。
第7A圖為圖示連接性擴充卡700的斜視圖且第7B圖為圖示連接性擴充卡700的前視圖。在本發明的範例實施例中,連接性擴充卡700包括與PCIe切換電路710整合的控制處理器(或控制電路)、PCIe連接器720、及主機連接器730。
所包含的描述及圖式描繪了特定實施例以教示發明所屬領域具有通常知識者如何造成及使用最佳模式。為了教示發明的原則的目的,已簡化或省略一些傳統態樣。發明所屬領域具有通常知識者將自落於本發明範圍內的該等實施例來理解變化。發明所屬領域具有通常知識者也理解可以多種方式組合上述特徵以形成多個實施例。結果,本發明不限於上述特定實施例而僅藉以申請專利範圍及其等效物。
100‧‧‧計算環境
110‧‧‧伺服器
112‧‧‧母板
114‧‧‧PCIe插槽
116‧‧‧連接性卡
117‧‧‧PCIe連接器
120‧‧‧叢集A
122‧‧‧PCIe鏈結
124‧‧‧PCIe連接器
126‧‧‧PCIe鏈結
128‧‧‧PCIe連接器
130‧‧‧叢集B
132‧‧‧PCIe鏈結
134‧‧‧PCIe連接器
136‧‧‧PCIe鏈結
138‧‧‧PCIe連接器
210‧‧‧連接性擴充卡
211‧‧‧處理器
212‧‧‧PCIe切換電路
213‧‧‧PCIe可相容埠
214‧‧‧主機連接器
215‧‧‧PCIe鏈結
220‧‧‧PCIe鏈結
240‧‧‧PCIe鏈結
241‧‧‧旁帶鏈結
250‧‧‧印刷電路板組件
311‧‧‧I2C介面
312‧‧‧USB介面
320‧‧‧機架裝設PCIe切換
321‧‧‧機架裝設PCIe切換
340‧‧‧主機系統
400‧‧‧控制處理器
401‧‧‧通訊介面
410‧‧‧處理系統
411‧‧‧處理電路
412‧‧‧隨機存取記憶體(RAM)
413‧‧‧儲存
420‧‧‧RAM空間
421‧‧‧應用程式
422‧‧‧客製核心
423‧‧‧PCIe監視器
424‧‧‧PCIe重新引導控制
460‧‧‧儲存系統
461‧‧‧系統軟體
500‧‧‧操作
502‧‧‧操作
504‧‧‧操作
600‧‧‧連接性擴充卡
610‧‧‧控制處理器
620‧‧‧PCIe切換電路
630‧‧‧PCIe連接器
640‧‧‧主機連接器
700‧‧‧連接性擴充卡
710‧‧‧PCIe切換電路
720‧‧‧PCIe連接器
730‧‧‧主機連接器
可參考以下圖式來更佳地理解本揭示案的許多態樣。圖式中的組件不必依比例繪製,重點放在清楚圖示出本揭示案的原則。此外,在圖式中,幾個視圖中相似的參考數字標示了對應的零件。雖然連接該等圖式來描述幾個實施例,本揭示案不限於此處所揭露的實施例。相反地,意圖覆蓋所有替代、修改、及等效物。
第1圖為圖示計算環境的系統圖。
第2圖為圖示連接性擴充卡的區塊圖。
第3圖為圖示連接性擴充卡環境的系統圖。
第4圖為圖示處理系統的區塊圖。
第5圖為圖示操作連接性擴充卡的方法的流程圖。
第6A圖為圖示連接性擴充卡的斜視圖。
第6B圖為圖示連接性擴充卡的前視圖。
第7A圖為圖示連接性擴充卡的斜視圖。
第7B圖為圖示連接性擴充卡的前視圖。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無

Claims (20)

  1. 一種連接性卡,包括: 複數個快捷周邊組件互連(PCIe)連接器,該複數個PCIe連接器經配置以在該連接性卡上提供外部PCIe埠,該複數個PCIe連接器之每一者能夠乘載PCIe流量;一PCIe切換電路,該PCIe切換電路經配置以通訊地耦合該複數個連接器至一共用連接性介面,在該連接性卡的一主機連接器上乘載該共用連接性介面;及控制電路,該控制電路經配置以監視相關於該複數個PCIe連接器所造成的連接性問題,且至少藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置該PCIe切換電路中的一通訊路徑以回應地減緩該等連接性問題。
  2. 如請求項1所述之連接性卡,其中該控制電路進一步經配置以藉由決定被該等連接性問題所影響的一外部PCIe埠的一識別碼來減緩該等連接性問題,且自該被影響的外部PCIe埠重新引導流量至一不同的外部PCIe埠。
  3. 如請求項1所述之連接性卡,其中該控制電路進一步經配置以決定哪些外部PCIe埠被該等連接性問題所影響及哪些外部PCIe埠不被該等連接性問題所影響,且自該等被影響的外部PCIe埠重新引導PCIe流量至該等不被影響的外部PCIe埠。
  4. 如請求項1所述之連接性卡,其中該複數個PCIe連接器包括至少四個PCIe連接器。
  5. 如請求項1所述之連接性卡,其中該連接性介面及該主機連接器包括具有多個通道的一PCIe鏈結。
  6. 如請求項5所述之連接性卡,其中該PCIe鏈結具有四個通道。
  7. 如請求項1所述之連接性卡,其中該連接性介面及該主機連接器包括至少兩個PCIe鏈結。
  8. 一種操作一連接性卡的方法,該方法包括以下步驟: 針對連接性問題監視複數個外部快捷周邊組件互連(PCIe)埠,該複數個PCIe埠之每一者能夠乘載PCIe流量,且每一PCIe埠在該連接性卡上具有一對應PCIe連接器;在該複數個PCIe埠之其中一者中偵測連接性問題;及藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置該連接性卡上的一PCIe切換電路中的一通訊路徑以減緩該等連接性問題,該PCIe切換電路經配置以通訊地耦合該複數個PCIe埠至一共用連接性介面,在該連接性卡的一主機連接器上乘載該共用連接性介面。
  9. 如請求項8所述之方法,其中該減緩該等連接性問題之步驟包括以下步驟: 決定被該等連接性問題所影響的一外部PCIe埠的一識別碼;及自該被影響的外部PCIe埠重新引導流量至一不同的外部PCIe埠。
  10. 如請求項8所述之方法,其中該減緩該等連接性問題之步驟包括以下步驟: 決定哪些外部PCIe埠被該等連接性問題所影響及哪些外部PCIe埠不被該等連接性問題所影響;及 自該等被影響的外部PCIe埠重新引導PCIe流量至該等不被影響的外部PCIe埠。
  11. 如請求項8所述之方法,其中該複數個PCIe連接器包括至少四個PCIe連接器。
  12. 如請求項8所述之方法,其中該連接性介面及該主機連接器包括具有多個通道的一PCIe鏈結。
  13. 如請求項12所述之方法,其中該PCIe鏈結具有四個通道。
  14. 如請求項8所述之方法,其中該連接性介面及該主機連接器包括至少兩個PCIe鏈結。
  15. 一種非暫態電腦可讀取媒體,具有儲存於該媒體上的程式指令以便於操作一連接性卡,其中在由一計算系統執行時該等程式指令引導該計算系統以至少進行以下步驟: 針對連接性問題監視複數個外部快捷周邊組件互連(PCIe)埠,該複數個PCIe埠之每一者能夠乘載PCIe流量,且每一PCIe埠在該連接性卡上具有一對應PCIe連接器;在該複數個PCIe埠之其中一者中偵測連接性問題;及藉由針對被該等連接性問題所影響的該PCIe流量的至少一部分來重新配置該連接性卡上的一PCIe切換電路中的一通訊路徑以減緩該等連接性問題,該PCIe切換電路經配置以通訊地耦合該複數個PCIe埠至一共用連接性介面,在該連接性卡的一主機連接器上乘載該共用連接性介面。
  16. 如請求項15所述之非暫態電腦可讀取媒體,其中該等程式指令藉由以下步驟來引導該計算系統以減緩該等連接性問題: 決定被該等連接性問題所影響的一外部PCIe埠的一識別碼;及自該被影響的外部PCIe埠重新引導流量至一不同的外部PCIe埠。
  17. 如請求項15所述之非暫態電腦可讀取媒體,其中該等程式指令藉由以下步驟來引導該計算系統以減緩該等連接性問題: 決定哪些外部PCIe埠被該等連接性問題所影響及哪些外部PCIe埠不被該等連接性問題所影響;及 自該等被影響的外部PCIe埠重新引導PCIe流量至該等不被影響的外部PCIe埠。
  18. 如請求項15所述之非暫態電腦可讀取媒體,其中該複數個PCIe連接器包括至少四個PCIe連接器。
  19. 如請求項15所述之非暫態電腦可讀取媒體,其中該連接性介面及該主機連接器包括具有多個通道的一PCIe鏈結。
  20. 如請求項19所述之非暫態電腦可讀取媒體,其中該PCIe鏈結具有四個通道。
TW107114399A 2017-04-27 2018-04-27 PCIe織品連接性擴充卡 TWI669612B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762491006P 2017-04-27 2017-04-27
US62/491,006 2017-04-27

Publications (2)

Publication Number Publication Date
TW201842449A TW201842449A (zh) 2018-12-01
TWI669612B true TWI669612B (zh) 2019-08-21

Family

ID=63916720

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107114399A TWI669612B (zh) 2017-04-27 2018-04-27 PCIe織品連接性擴充卡

Country Status (3)

Country Link
US (1) US10614022B2 (zh)
TW (1) TWI669612B (zh)
WO (1) WO2018200761A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI806415B (zh) * 2021-02-10 2023-06-21 美商美超微電腦股份有限公司 用於向網路介面控制器晶片提供線纜組件數據之具有板載非揮發性記憶體之電路卡

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10930411B2 (en) * 2018-10-11 2021-02-23 International Business Machines Corporation Hybrid cable assembly having shielded and unshielded portions
CN109508312B (zh) * 2018-11-14 2021-10-29 郑州云海信息技术有限公司 一种pcie外接卡热添加信息的发送方法及相关装置
US11520727B2 (en) * 2020-11-19 2022-12-06 Qualcomm Incorporated Sideband signaling in a peripheral component interconnect (PCI) express (PCIE) link
US11907149B2 (en) * 2020-12-09 2024-02-20 Qualcomm Incorporated Sideband signaling in universal serial bus (USB) type-C communication links
US11573917B2 (en) 2021-03-04 2023-02-07 Liqid Inc. Low latency computing architecture
US11531629B2 (en) 2021-03-04 2022-12-20 Liqid Inc. High density peripheral card chassis

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8756360B1 (en) * 2011-09-26 2014-06-17 Agilent Technologies, Inc. PCI-E compatible chassis having multi-host capability
TW201445317A (zh) * 2013-02-28 2014-12-01 Intel Corp 將一互連協定之列舉及/或組態機制用於不同的互連協定
US20150347345A1 (en) * 2014-04-30 2015-12-03 Cirrascale Corporation Gen3 pci-express riser
US20160072640A1 (en) * 2012-03-29 2016-03-10 Telefonaktiebolaget L M Ericsson (Publ) Mac copy in nodes detecting failure in a ring protection communication network
US20160070661A1 (en) * 2014-09-08 2016-03-10 Quanta Computer Inc. Flexible PCIe Routing
US20160147628A1 (en) * 2014-11-21 2016-05-26 International Business Machines Corporation Detecting and sparing of optical pcie cable channel attached io drawer

Family Cites Families (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5828207A (en) 1993-04-20 1998-10-27 The United States Of America As Represented By The Secretary Of The Navy Hold-up circuit with safety discharge for preventing shut-down by momentary power interruption
US6061750A (en) 1998-02-20 2000-05-09 International Business Machines Corporation Failover system for a DASD storage controller reconfiguring a first processor, a bridge, a second host adaptor, and a second device adaptor upon a second processor failure
US6411986B1 (en) 1998-11-10 2002-06-25 Netscaler, Inc. Internet client-server multiplexer
US7934074B2 (en) 1999-08-04 2011-04-26 Super Talent Electronics Flash module with plane-interleaved sequential writes to restricted-write flash chips
US7877542B2 (en) 2000-01-06 2011-01-25 Super Talent Electronics, Inc. High integration of intelligent non-volatile memory device
US6325636B1 (en) 2000-07-20 2001-12-04 Rlx Technologies, Inc. Passive midplane for coupling web server processing cards with a network interface(s)
US6889332B2 (en) 2001-12-11 2005-05-03 Advanced Micro Devices, Inc. Variable maximum die temperature based on performance state
US6931559B2 (en) 2001-12-28 2005-08-16 Intel Corporation Multiple mode power throttle mechanism
US20040024580A1 (en) 2002-02-25 2004-02-05 Oak Technology, Inc. Server in a media system
WO2004021647A2 (de) 2002-08-14 2004-03-11 Siemens Aktiengesellschaft Zugangskontrolle bei paketorientierten netzen
US7243145B1 (en) 2002-09-30 2007-07-10 Electronic Data Systems Corporation Generation of computer resource utilization data per computer application
JPWO2004079583A1 (ja) 2003-03-05 2006-06-08 富士通株式会社 データ転送制御装置およびdmaデータ転送制御方法
US7272736B2 (en) 2004-03-03 2007-09-18 Intel Corporation Method and system for fast frequency switch for a power throttle in an integrated device
US7606960B2 (en) 2004-03-26 2009-10-20 Intel Corporation Apparatus for adjusting a clock frequency of a variable speed bus
US20060277206A1 (en) 2005-06-02 2006-12-07 Bailey Philip G Automated reporting of computer system metrics
JP4394624B2 (ja) 2005-09-21 2010-01-06 株式会社日立製作所 計算機システム及びi/oブリッジ
US7260487B2 (en) 2005-11-29 2007-08-21 International Business Machines Corporation Histogram difference method and system for power/performance measurement and management
US8344475B2 (en) 2006-11-29 2013-01-01 Rambus Inc. Integrated circuit heating to effect in-situ annealing
US8150800B2 (en) 2007-03-28 2012-04-03 Netapp, Inc. Advanced clock synchronization technique
US8706914B2 (en) 2007-04-23 2014-04-22 David D. Duchesneau Computing infrastructure
US20080281938A1 (en) 2007-05-09 2008-11-13 Oracle International Corporation Selecting a master node in a multi-node computer system
US7890811B2 (en) 2007-06-29 2011-02-15 Intel Corporation Method and apparatus for improved memory reliability, availability and serviceability
US9146892B2 (en) 2007-10-11 2015-09-29 Broadcom Corporation Method and system for improving PCI-E L1 ASPM exit latency
US7930470B2 (en) 2008-01-24 2011-04-19 International Business Machines Corporation System to enable a memory hub device to manage thermal conditions at a memory device level transparent to a memory controller
US7925826B2 (en) 2008-01-24 2011-04-12 International Business Machines Corporation System to increase the overall bandwidth of a memory channel by allowing the memory channel to operate at a frequency independent from a memory device frequency
US7925824B2 (en) 2008-01-24 2011-04-12 International Business Machines Corporation System to reduce latency by running a memory channel frequency fully asynchronous from a memory device frequency
US8103810B2 (en) 2008-05-05 2012-01-24 International Business Machines Corporation Native and non-native I/O virtualization in a single adapter
KR101515525B1 (ko) 2008-10-02 2015-04-28 삼성전자주식회사 메모리 장치 및 메모리 장치의 동작 방법
US8656117B1 (en) 2008-10-30 2014-02-18 Nvidia Corporation Read completion data management
WO2010096263A2 (en) 2009-02-17 2010-08-26 Rambus Inc. Atomic-operation coalescing technique in multi-chip systems
US8125919B1 (en) 2009-03-24 2012-02-28 Sprint Spectrum L.P. Method and system for selectively releasing network resources
US8677180B2 (en) 2010-06-23 2014-03-18 International Business Machines Corporation Switch failover control in a multiprocessor computer system
US20120030544A1 (en) 2010-07-27 2012-02-02 Fisher-Jeffes Timothy Perrin Accessing Memory for Data Decoding
US8688926B2 (en) 2010-10-10 2014-04-01 Liqid Inc. Systems and methods for optimizing data storage among a plurality of solid state memory subsystems
EP2652623B1 (en) 2010-12-13 2018-08-01 SanDisk Technologies LLC Apparatus, system, and method for auto-commit memory
US8589723B2 (en) 2010-12-22 2013-11-19 Intel Corporation Method and apparatus to provide a high availability solid state drive
US8954798B2 (en) 2011-02-11 2015-02-10 Taejin Info Tech Co., Ltd. Alarm-based backup and restoration for a semiconductor storage device
US8712975B2 (en) 2011-03-08 2014-04-29 Rackspace Us, Inc. Modification of an object replica
US8792273B2 (en) 2011-06-13 2014-07-29 SMART Storage Systems, Inc. Data storage system with power cycle management and method of operation thereof
GB2493132B (en) 2011-07-11 2018-02-28 Metaswitch Networks Ltd Controlling an apparatus in a LAN by selecting between first and second hardware interfaces for performing data communication
US10037272B2 (en) 2012-08-08 2018-07-31 Avalanche Technology, Inc. Storage system employing MRAM and array of solid state disks with integrated switch
US9767058B2 (en) 2011-11-17 2017-09-19 Futurewei Technologies, Inc. Method and apparatus for scalable low latency solid state drive interface
US8953644B2 (en) 2011-12-27 2015-02-10 Intel Corporation Multi-protocol I/O interconnect time synchronization
US10110367B2 (en) 2012-08-21 2018-10-23 Artesyn Embedded Computing, Inc. High precision timer in CPU cluster
US9086919B2 (en) 2012-08-23 2015-07-21 Dell Products, Lp Fabric independent PCIe cluster manager
US9003220B2 (en) 2012-09-07 2015-04-07 National Instruments Corporation Switch for clock synchronization over a switched fabric
US9602437B1 (en) 2012-10-03 2017-03-21 Tracey M. Bernath System and method for accelerating network applications using an enhanced network interface and massively parallel distributed processing
US9007087B2 (en) 2012-10-11 2015-04-14 Hamilton Sundstrand Corporation System and method for automated failure detection of hold-up power storage devices
US20140108846A1 (en) 2012-10-15 2014-04-17 Dell Products L.P. Supplemental power system for power excursions
US8880771B2 (en) 2012-10-25 2014-11-04 Plx Technology, Inc. Method and apparatus for securing and segregating host to host messaging on PCIe fabric
US8983967B2 (en) 2013-03-15 2015-03-17 Datadirect Networks, Inc. Data storage system having mutable objects incorporating time
US9345163B2 (en) 2013-05-30 2016-05-17 Hewlett Packard Enterprise Development Lp Modules to contain interface cards
US10324642B2 (en) 2013-06-07 2019-06-18 Sanmina Corporation Peripheral component interconnect express (PCIe) solid state drive (SSD) accelerator
US9152591B2 (en) 2013-09-06 2015-10-06 Cisco Technology Universal PCI express port
US20150212755A1 (en) 2014-01-30 2015-07-30 Avalanche Technology, Inc. Method of managing throughput of redundant array of independent disks (raid) groups in a solid state disk array
US20150261710A1 (en) 2014-03-14 2015-09-17 Emilio Billi Low-profile half length pci express form factor embedded pci express multi ports switch and related accessories
US9552316B2 (en) 2014-03-29 2017-01-24 Intel Corporation Techniques for adaptive interface support
CN106030552A (zh) 2014-04-21 2016-10-12 株式会社日立制作所 计算机系统
US9678910B2 (en) 2014-04-25 2017-06-13 Liqid Inc. Power handling in a scalable storage system
US10180889B2 (en) * 2014-06-23 2019-01-15 Liqid Inc. Network failover handling in modular switched fabric based data storage systems
TWI683610B (zh) * 2016-10-07 2020-01-21 美商利魁得股份有限公司 用於計算平台的模組化托架形式因子

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8756360B1 (en) * 2011-09-26 2014-06-17 Agilent Technologies, Inc. PCI-E compatible chassis having multi-host capability
US20160072640A1 (en) * 2012-03-29 2016-03-10 Telefonaktiebolaget L M Ericsson (Publ) Mac copy in nodes detecting failure in a ring protection communication network
TW201445317A (zh) * 2013-02-28 2014-12-01 Intel Corp 將一互連協定之列舉及/或組態機制用於不同的互連協定
US20150347345A1 (en) * 2014-04-30 2015-12-03 Cirrascale Corporation Gen3 pci-express riser
US20160070661A1 (en) * 2014-09-08 2016-03-10 Quanta Computer Inc. Flexible PCIe Routing
US20160147628A1 (en) * 2014-11-21 2016-05-26 International Business Machines Corporation Detecting and sparing of optical pcie cable channel attached io drawer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI806415B (zh) * 2021-02-10 2023-06-21 美商美超微電腦股份有限公司 用於向網路介面控制器晶片提供線纜組件數據之具有板載非揮發性記憶體之電路卡

Also Published As

Publication number Publication date
US20180314667A1 (en) 2018-11-01
TW201842449A (zh) 2018-12-01
US10614022B2 (en) 2020-04-07
WO2018200761A1 (en) 2018-11-01

Similar Documents

Publication Publication Date Title
TWI669612B (zh) PCIe織品連接性擴充卡
US11615044B2 (en) Graphics processing unit peer-to-peer arrangements
TWI734555B (zh) 儲存系統以及計算系統
TWI721319B (zh) 資料儲存系統中的多埠中介件架構
US10467170B2 (en) Storage array including a bridge module interconnect to provide bridge connections to different protocol bridge protocol modules
TWI683610B (zh) 用於計算平台的模組化托架形式因子
US20230350838A1 (en) Sff-ta-100x based multi-mode protocols solid state devices
US10993345B2 (en) Peripheral storage card with offset slot alignment
KR102147629B1 (ko) 플렉시블 서버 시스템
US20160299767A1 (en) Host bus adapter with built-in storage for local boot-up
US8151011B2 (en) Input-output fabric conflict detection and resolution in a blade compute module system
US10853213B2 (en) Validation of installation of removeable computer hardware components
US11157427B2 (en) Configurable method to associate drive slot to bus number
CN115167629A (zh) 一种双路服务器cpu主板
CN114579500B (zh) 用于高速数据通讯的系统、中介件及方法
CN105512058A (zh) 一种高端存储pcie交换机及其管理模块
CN118312454A (zh) 一种运行模式的管理方法及cxl内存设备