TWI658762B - 導通結構的製作方法 - Google Patents

導通結構的製作方法 Download PDF

Info

Publication number
TWI658762B
TWI658762B TW106126804A TW106126804A TWI658762B TW I658762 B TWI658762 B TW I658762B TW 106126804 A TW106126804 A TW 106126804A TW 106126804 A TW106126804 A TW 106126804A TW I658762 B TWI658762 B TW I658762B
Authority
TW
Taiwan
Prior art keywords
holes
hole
conductive
substrate
manufacturing
Prior art date
Application number
TW106126804A
Other languages
English (en)
Other versions
TW201909708A (zh
Inventor
Xue-yun ZOU
鄒雪雲
Original Assignee
Avary Holding (Shenzhen) Co., Limited.
大陸商鵬鼎控股(深圳)股份有限公司
HongQiSheng Precision Electronics (QinHuangDao) Co.,Ltd.
大陸商宏啟勝精密電子(秦皇島)有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Avary Holding (Shenzhen) Co., Limited., 大陸商鵬鼎控股(深圳)股份有限公司, HongQiSheng Precision Electronics (QinHuangDao) Co.,Ltd., 大陸商宏啟勝精密電子(秦皇島)有限公司 filed Critical Avary Holding (Shenzhen) Co., Limited.
Publication of TW201909708A publication Critical patent/TW201909708A/zh
Application granted granted Critical
Publication of TWI658762B publication Critical patent/TWI658762B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

一種導通結構的製作方法,其包括如下步驟:提供一基板;在該基板上形成多個第一通孔,該第一通孔的孔徑為d;在每一第一通孔的孔壁上電鍍銅,形成銅層,得到導電通孔;對每一導電通孔塞孔;以相鄰的兩個導電通孔的中心連線的中點為圓心,以D為孔徑,在形成有多個導電通孔的基板上形成第二通孔,第一通孔的孔徑d與第二通孔的孔徑D之間的關係為:L-d+50μm<D<L-50μm,其中,L為相鄰的兩個第一通孔之間的距離,形成第二通孔時每一導電通孔的部分銅層被移除,每一導電通孔的未被移除的部分銅層被相鄰的兩個第二通孔間隔開來,得到兩個導通結構。

Description

導通結構的製作方法
本發明涉及一種導通結構的製作方法。
近年來,隨著電子產品的小型化及薄型化趨勢,要求其所使用的電路板也具有小型化及薄型化的特點。為滿足電子產品的小型化及薄型化,電子產品的電路板需採用密集電路設計,以減小電路板的體積。
電路板中一般具有多個導電通孔,用於連接不同的導電線路層,以作為不同線路之間的訊號連接。導電通孔一般藉由在電路基板上利用機械鑽孔或鐳射鑽孔形成通孔,然後在通孔內壁電鍍形成銅金屬層後製作而成。然而,由於目前機械鑽孔加工形成的通孔的孔徑最小約為0.25mm,電路基板上相鄰的兩個通孔中心軸之間的距離之最小可以達到0.4mm。即使成本較高的鐳射鑽孔加工形成的通孔,相鄰的兩個通孔中心軸之間的距離之最小也僅可以達到0.25mm。使得目前製作的電路板上導電通孔的密度較小,對電路板的小型化具有一定的限製。
有鑑於此,有必要提供一種新的導通結構的製作方法。
一種導通結構的製作方法,其包括如下步驟:
步驟S1:提供一基板;
步驟S2:在所述基板上形成多個第一通孔,該第一通孔的孔徑為d;
步驟S3:在所述每一第一通孔的孔壁上電鍍銅,形成銅層,得到導電通孔;
步驟S4:對所述每一導電通孔塞孔;
步驟S5:以相鄰的兩個導電通孔的中心連線的中點為圓心,以D為孔徑,在所述形成有多個導電通孔的基板上形成第二通孔,第一通孔的孔徑d與第二通孔的孔徑D之間的關係為:L-d+50μm<D<L-50μm,其中,L為相鄰的兩個第一通孔之間的距離,形成第二通孔時每一導電通孔的部分銅層被移除,每一導電通孔的未被移除的部分銅層被相鄰的兩個第二通孔間隔開來,得到兩個導通結構。
所述導通結構的製作方法可以在基板上製作出更為密集的用於導通不同的導電線路層的導通結構,有利於電路板的密集電路設計,利於電路板的小型化。
請結合參閱圖1~7,本發明第一實施方式提供一種導通結構的製作方法,其包括如下步驟:
步驟S1:提供一基板10。
所述基板10包括第一表面11及與該第一表面11相背的第二表面12。所述基板10可以為覆銅板。
步驟S2:以d為孔徑,在所述基板10上開設至少一列第一通孔20,每一列第一通孔20包括多個第一通孔20。該每一第一通孔20具有一孔壁21。
所述每一第一通孔20連接所述第一表面11及所述第二表面12。
優選的,所述第一通孔20的孔徑d≦0.3mm。
所述開設多個第一通孔20的方法可以為鐳射鑽孔、機械鑽孔等常規用於電路板製作的成孔方法。
步驟S3:在所述每一第一通孔20的孔壁21上電鍍銅,以形成銅層22,得到導電通孔30。
步驟S4:對所述每一導電通孔30塞孔。
具體的,使用樹脂油墨31將每一導電通孔30填滿。
所述塞孔可以防止水汽進入導電通孔30中,從而避免造成爆米花效應(Popcorn Effect)。
步驟S5:在塞孔後的基板10上開設至少一列第二通孔40,每一列第二通孔40包括多個第二通孔40,每一第二通孔40連接所述第一表面11及所述第二表面12。每一列第二通孔40的多個第二通孔40的中心連線與其中一列第一通孔20的多個第一通孔20的中心連線重合,在每一列第二通孔40上,其中兩個第二通孔40的中心分別位於該列上的所有第一通孔20的中心的相對兩個外側,其餘的第二通孔40的中心均為相鄰的兩個第一通孔20的中心連線的中點。定義第二通孔40的孔徑為D,第一通孔20的孔徑d與第二通孔40的孔徑D之間的關係為:L-d+50μm<D<L-50μm,其中,L為相鄰的兩個第一通孔20之間的距離。開設第二通孔40時每一導電通孔30的部分銅層22被切除,每一導電通孔30的未被切除的部分銅層22被相鄰的兩個第二通孔40完全間隔開來,得到兩個完全分離的導通結構50。
在至少一實施例中,所述第二通孔40的孔徑D比第一通孔20的孔徑d大0.5mm~1.0mm。在至少一實施例中,所述第一通孔20的孔徑d為0.3mm,所述第二通孔40的孔徑D為0.35mm。
所述導通結構50同時連接所述基板10的第一表面11及第二表面12。在利用該基板10製作電路板的時候,該導通結構50可以同時與第一表面11上的導電線路層及第二表面12上的導電線路層電連接,從而將第一表面11上的導電線路層與第二表面12上的導電線路層電連接在一起。
所述開設多個第二通孔40的方法可以為鐳射鑽孔、機械鑽孔等常規用於電路板製作的成孔方法。
步驟S6:對所述每一第二通孔40進行塞孔。
具體的,使用樹脂油墨31將每一第二通孔40填滿。
所述用於導通不同的導電線路層的導通結構的製作方法中先對導電通孔30塞孔,然後再形成第二通孔40,如此,可以有效的保護未被切除的銅層22,有利於得到結構完好的導通結構50。
可以理解的,在所述步驟S4與步驟S5之間還包括對導電通孔30塞孔後的基板10的第一表面11及第二表面12進行研磨的步驟。該研磨用於去除堆積在導電通孔30外部的樹脂油墨,以便於後續形成第二通孔40,並避免銅層22的與第一表面11或第二表面12連接的端部被樹脂油墨覆蓋。
可以理解,在所述步驟S6之後還包括對第二通孔40塞孔後的基板10的第一表面11及第二表面12進行研磨的步驟。該研磨用於去除堆積在第二通孔40外部的樹脂油墨,以避免導通結構50的與第一表面11或第二表面12連接的端部被樹脂油墨覆蓋。
可以理解,在其它實施方式中,還可以不包括所述步驟S6。
可以理解,在其它實施方式中,可以省略所述步驟S4,在步驟S3之後直接進行步驟S5,將所述步驟S6替換為:在相鄰的導通結構50之間及第二通孔40填充樹脂油墨。
本發明的導通結構的製作方法,可以在基板10上製作出更為密集的用於導通不同的導電線路層的導通結構50,有利於電路板的密集電路設計,利於電路板的小型化。
另外,對於本領域的普通技術人員來說,可以根據本發明的技術構思做出其它各種相應的改變與變形,而所有這些改變與變形都應屬於本發明申請專利範圍的保護範圍。
基板 10
第一表面 11
第二表面 12
第一通孔 20
孔壁 21
銅層 22
導電通孔 30
樹脂油墨 31
第二通孔 40
導通結構 50
圖1是基板的截面示意圖。
圖2是在圖1所示的基板上形成第一通孔的示意圖。
圖3是在圖2所示的第一通孔內形成導電通孔的示意圖。
圖4是對圖3所示的導電通孔進行塞孔的示意圖。
圖5是圖4所示的塞孔後的基板的俯視圖。
圖6是在圖5所示的基板上設置第二通孔的示意圖。
圖7是對圖6所示的第二通孔進行塞孔的示意圖。

Claims (10)

  1. 一種導通結構的製作方法,其包括如下步驟: 步驟S1:提供一基板; 步驟S2:在所述基板上開設至少一列第一通孔,每一列第一通孔包括多個第一通孔,該第一通孔的孔徑為d; 步驟S3:在所述每一第一通孔的孔壁上電鍍銅,形成銅層,得到導電通孔; 步驟S4:對所述每一導電通孔塞孔; 步驟S5:在塞孔後的基板上開設至少一列第二通孔,每一列第二通孔包括多個第二通孔,每一列第二通孔的多個第二通孔的中心連線與其中一列第一通孔的多個第一通孔的中心連線重合,在每一列第二通孔上,其中兩個第二通孔的中心分別位於該列上的所有第一通孔的中心的相對兩個外側,其餘的第二通孔的中心均為相鄰的兩個第一通孔的中心連線的中點,定義第二通孔的孔徑為D,第一通孔的孔徑d與第二通孔的孔徑D之間的關係為:L-d+50μm<D<L-50μm,其中,L為相鄰的兩個第一通孔之間的距離,開設第二通孔時每一導電通孔的部分銅層被切除,每一導電通孔的未被切除的部分銅層被相鄰的兩個第二通孔完全間隔開來,得到兩個完全分離的導通結構。
  2. 如申請專利範圍第1項所述的導通結構的製作方法,其中,所述基板包括第一表面及與該第一表面相背的第二表面,所述每一第一通孔連接該第一表面及該第二表面。
  3. 如申請專利範圍第1項所述的導通結構的製作方法,其中,所述第一通孔的孔徑d≦0.3mm。
  4. 如申請專利範圍第1項所述的導通結構的製作方法,其中,在所述基板上開設多個第一通孔的方法為鐳射鑽孔或機械鑽孔。
  5. 如申請專利範圍第2項所述的導通結構的製作方法,其中,在所述步驟S4與步驟S5之間還包括對導電通孔塞孔後的基板的第一表面及第二表面進行研磨的步驟。
  6. 如申請專利範圍第1項所述的導通結構的製作方法,其中,所述對所述每一導電通孔塞孔的方法為使用樹脂油墨將每一導電通孔填滿。
  7. 如申請專利範圍第2項所述的導通結構的製作方法,其中,所述導通結構同時連接所述基板的第一表面及第二表面。
  8. 如申請專利範圍第1項所述的導通結構的製作方法,其中,所述開設第二通孔的方法為鐳射鑽孔或機械鑽孔。
  9. 如申請專利範圍第1項所述的導通結構的製作方法,其中,所述步驟S5後還包括: 步驟S6:使用樹脂油墨對每一第二通孔塞孔。
  10. 如申請專利範圍第9項所述的導通結構的製作方法,其中,在所述步驟S6之後還包括對第二通孔塞孔後的基板的第一表面及第二表面進行研磨的步驟。
TW106126804A 2017-07-17 2017-08-08 導通結構的製作方法 TWI658762B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201710581583.5A CN109275283B (zh) 2017-07-17 2017-07-17 导通结构的制作方法
??201710581583.5 2017-07-17

Publications (2)

Publication Number Publication Date
TW201909708A TW201909708A (zh) 2019-03-01
TWI658762B true TWI658762B (zh) 2019-05-01

Family

ID=65152531

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106126804A TWI658762B (zh) 2017-07-17 2017-08-08 導通結構的製作方法

Country Status (2)

Country Link
CN (1) CN109275283B (zh)
TW (1) TWI658762B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7229293B2 (en) * 2004-07-15 2007-06-12 Matsushita Electric Industrial Co., Ltd. Connecting structure of circuit board and method for manufacturing the same
CN102256453A (zh) * 2010-05-21 2011-11-23 富葵精密组件(深圳)有限公司 多层电路板制作方法
TWI389619B (zh) * 2010-05-27 2013-03-11 Zhen Ding Technology Co Ltd 多層電路板製作方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03105995A (ja) * 1989-09-20 1991-05-02 Hitachi Ltd 高密度プリント配線基板
JPH06188563A (ja) * 1992-12-17 1994-07-08 Sumitomo Bakelite Co Ltd 印刷配線板の製造方法
US6848912B2 (en) * 2002-12-12 2005-02-01 Broadcom Corporation Via providing multiple electrically conductive paths through a circuit board
CN102595790B (zh) * 2011-01-18 2014-04-09 富葵精密组件(深圳)有限公司 电路板制作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7229293B2 (en) * 2004-07-15 2007-06-12 Matsushita Electric Industrial Co., Ltd. Connecting structure of circuit board and method for manufacturing the same
CN102256453A (zh) * 2010-05-21 2011-11-23 富葵精密组件(深圳)有限公司 多层电路板制作方法
TWI389619B (zh) * 2010-05-27 2013-03-11 Zhen Ding Technology Co Ltd 多層電路板製作方法

Also Published As

Publication number Publication date
CN109275283B (zh) 2021-04-20
TW201909708A (zh) 2019-03-01
CN109275283A (zh) 2019-01-25

Similar Documents

Publication Publication Date Title
US9693458B2 (en) Printed wiring board, method for manufacturing printed wiring board and package-on-package
US9646926B2 (en) Wiring substrate and method of manufacturing the same
US8164004B2 (en) Embedded circuit structure and fabricating process of the same
US20150092357A1 (en) Printed wiring board, method for manufacturing printed wiring board and package-on-package
JP2010004028A (ja) 配線基板及びその製造方法、及び半導体装置
KR20160013706A (ko) 인쇄회로기판 및 인쇄회로기판의 제조 방법
US9247654B2 (en) Carrier substrate and manufacturing method thereof
JP2015026722A (ja) バンプ構造、配線基板及び半導体装置並びにバンプ構造の製造方法
TW201603660A (zh) 內埋元件的基板結構與其製造方法
JP2006100789A (ja) 電気配線構造の製作方法
TWI434638B (zh) 線路基板製程
TWI599281B (zh) 封裝載板及其製作方法
TWI393229B (zh) 封裝基板的製作方法及其結構
JP6037514B2 (ja) 配線基板、配線基板の製造方法
TWI658762B (zh) 導通結構的製作方法
KR102521788B1 (ko) 딥 캐비티 구조의 다층 인쇄회로기판 제조 방법
JP5432800B2 (ja) 配線基板の製造方法
TW201417637A (zh) 電路板及其製作方法
TWI651022B (zh) 多層線路結構及其製作方法
JP2007150111A (ja) 配線基板
CN108122856A (zh) 半导体元件搭载基板
TWI622109B (zh) 封裝基板及其製造方法
TWM653530U (zh) 線路板
JP2020120079A (ja) 配線基板
JP6030513B2 (ja) 配線基板の製造方法