TWI522981B - 顯示裝置的閘極驅動電路 - Google Patents

顯示裝置的閘極驅動電路 Download PDF

Info

Publication number
TWI522981B
TWI522981B TW099144840A TW99144840A TWI522981B TW I522981 B TWI522981 B TW I522981B TW 099144840 A TW099144840 A TW 099144840A TW 99144840 A TW99144840 A TW 99144840A TW I522981 B TWI522981 B TW I522981B
Authority
TW
Taiwan
Prior art keywords
gate
electrically coupled
transistor
source
drain
Prior art date
Application number
TW099144840A
Other languages
English (en)
Other versions
TW201227659A (en
Inventor
黃俊豪
葉家駿
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW099144840A priority Critical patent/TWI522981B/zh
Priority to CN 201110103724 priority patent/CN102184698B/zh
Publication of TW201227659A publication Critical patent/TW201227659A/zh
Application granted granted Critical
Publication of TWI522981B publication Critical patent/TWI522981B/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

顯示裝置的閘極驅動電路
本發明是有關於一種顯示裝置的閘極驅動電路,且特別是有關於一種顯示裝置的閘極驅動電路。
隨著電子顯示技術的發展,如主動式矩陣有機發光二極體(Organic Light Emitting Diode,OLED)顯示器、電子紙顯示器(E-paper display,EPD)等顯示裝置越來越多地應用於電子裝置。以電子紙顯示器而言,其顯示原理係藉由外加電場改變微杯(micro cup)內的粒子(particle)行為,如圖1所示,圖1繪示為習知顯示裝置之畫素電路的示意圖。電子紙顯示器的畫素電路100通常包括電晶體11及電容12,電晶體11的源極連接至電容12。一般情況下,電晶體11的閘極操作電壓須達到+/-20V(即Vgh=+20V,Vgl=-20V)。電晶體11的汲極或源極之一連接至資料線(data line),資料(Data)操作電壓須達到+/-15V(即Vdh=+15V,Vdl=-15V),電容儲存電壓為15V。經實驗分析,當電晶體11的閘極操作電壓為-20V,資料(Data)操作電壓為-15V時,即電晶體11閘極與連接至資料線的汲極或源極之間的壓差VGS=-5V,該種情況下對應的電流電壓特性曲線(IV curve)並不穩定,尤其經過可靠度(RA stress)測試之後,電流電壓偏移(IV shift)可能影響成像,造成顯示器的品質問題。通常,將VGS的操作電壓拉大超過5V,可有效解決上述漏電的問題。然而,一般的閘極訊號產生單元(gate IC)所能輸出的電壓有限若要拉大VGS的操作電壓則必需要採用高壓製程,會造成閘極訊號產生單元的成本過高而不符合經濟效益,因此需要一種可以不改變現有閘極訊號產生單元而可以解決因畫素漏電流造成顯示畫面不佳的設計。
本發明的目的就是在提供一種顯示裝置的閘極驅動電路,用以對顯示裝置中的多條閘極線提供電位,以解决閘極訊號產生單元不能提供較大操作電壓的問題。
本發明提出一種顯示裝置的閘極驅動電路,用以對顯示裝置中的多條閘極線提供電位。此閘極驅動電路包括閘極訊號產生單元及預定電位產生單元。閘極訊號產生單元包括多個輸出端,每一輸出端的輸出訊號在閘極致能電位與閘極禁能電位之間切換。預定電位產生單元包括多個預定電位輸出電路,每一預定電位輸出電路的輸出端電性耦接至一條閘極線,且在對應的該輸出端的輸出訊號由該閘極致能電位轉為該閘極禁能電位後的一預定時間起的一時段中,使所電性耦接的閘極線電性導通至預定電位。
在本發明的較佳實施例中,上述之閘極驅動電路進一步包括多個電晶體,每一該些電晶體電性耦接至該些輸出端之一與該些閘極線之一之間,且每一該些電晶體在對應的輸出端的輸出訊號為閘極致能電位時導通一第一時段,並在對應的輸出端的輸出訊號由閘極致能電位轉為閘極禁能電位後的一預定時間起關閉一第二時段。
在本發明的較佳實施例中,上述之預定電位輸出電路之一包括輸入電路、第一控制電路、第二控制電路及開關。輸入電路電性耦接於輸入訊號與第一控制節點之間以使此輸入訊號被傳遞至第一控制節點。第一控制電路電性耦接於第一控制節點與預定電位之間,並在預定電位輸出電路所電性耦接的閘極線上的電位為閘極致能電位時使輸入電路被截止,並使第一控制節點電性導通至預定電位。第二控制電路電性耦接於第一控制節點與預定電位之間,並在預定電位輸出電路所電性耦接的閘極線上的電位開始成為閘極致能電位之前的一個第三時段內,使輸入電路被截止並使第一控制節點電性導通至預定電位。開關電性耦接於預定電位及與預定電位輸出電路所電性耦接的閘極線之間,並依照第一控制節點的電位而決定是否使預定電位輸出電路所電性耦接的閘極線電性導通至預定電位。
在本發明的較佳實施例中,上述之輸入電路包括第一電晶體及第二電晶體。每一個電晶體分別包括閘極、第一源/汲極與第二源/汲極。其中,第一電晶體的閘極與第一源/汲極電性耦接於輸入訊號,第二電晶體的閘極電性耦接至第一電晶體的第二源/汲極,第二電晶體的第一源/汲極電性耦接於輸入訊號,第二電晶體的第二源/汲極電性耦接於第一控制節點。
在本發明的較佳實施例中,上述之第一控制電路包括第一電晶體及第二電晶體。每一個電晶體分別包括閘極、第一源/汲極與第二源/汲極。其中,第一電晶體的閘極電性耦接於預定電位輸出電路所電性耦接的閘極線,第一電晶體的第一源/汲極電性耦接於預定電位,第一電晶體的第二源/汲極與輸入電路電性耦接於第二控制節點,且當第一電晶體導通時使輸入電路被截止。第二電晶體的閘極電性耦接於預定電位輸出電路所電性耦接的閘極線,第二電晶體的第一源/汲極電性耦接於預定電位,第二電晶體的第二源/汲極電性耦接於第一控制節點。
在本發明的較佳實施例中,上述之第二控制電路包括第一電晶體及第二電晶體。每一個電晶體分別包括閘極、第一源/汲極與第二源/汲極。第一電晶體的閘極電性耦接於先前致能閘極線,此先前致能閘極線在預定電位輸出電路所電性耦接的閘極線之前一條致能;第一電晶體的第一源/汲極電性耦接於預定電位,第一電晶體的第二源/汲極與輸入電路電性耦接於第二控制節點,且當第一電晶體導通時使輸入電路被截止。第二電晶體的閘極電性耦接於先前致能閘極線,第二電晶體的第一源/汲極電性耦接於預定電位,第二電晶體的第二源/汲極電性耦接於第一控制節點。
本發明還提出一種顯示裝置的閘極驅動電路,用以對顯示裝置中的多條閘極線提供電位。此閘極驅動電路包括閘極訊號產生單元及預定電位產生單元。閘極訊號產生單元包括多個輸出端,每一輸出端電性耦接至一條閘極線,且至少其中一個輸出端在第一時段內提供閘極致能電位,並在第一時段後的一個預定時間起的一個第二時段內持續為浮接狀態。預定電位產生單元包括多個預定電位輸出電路,每一預定電位輸出電路的輸出端電性耦接至一條閘極線,且在電性耦接的閘極線所對應的輸出端為浮接狀態的時段中,提供預定電位至電性耦接的閘極線。
本發明因採用預定電位輸出電路電性耦接至閘極線(Gate line),在閘極線對應的輸出端為浮接(floating)狀態的時段中,提供一預定電位至閘極線,從而將顯示裝置的閘極電壓拉至更低的準位,因此,可以輔助閘極訊號產生單元以提供較大的操作電壓,從而避免習知技術中畫素漏電的問題。
為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
請參閱圖2所示,圖2繪示為本發明第一實施例的顯示裝置的閘極驅動電路的方框圖。在本實施例中,顯示裝置200所使用的閘極驅動電路包括閘極訊號產生單元21及預定電位產生單元22。閘極訊號產生單元21包括多個輸出端(圖未標),用以對顯示裝置200中的多條閘極線24提供閘極線驅動訊號,每一輸出端電性耦接至多條閘極線24之一。請一併參閱圖4,圖4繪示為本發明顯示裝置的閘極訊號產生單元和預定電位輸出電路的輸出電壓時序圖。閘極訊號產生單元21的輸出端的輸出訊號在閘極致能電位Vgh與閘極禁能電位Vgl之間切換。具體而言,所示的閘極訊號產生單元21的此一輸出端在第一時段t1內提供閘極致能電位Vgh,並在第二時段t2內為浮接(floating)狀態。
預定電位產生單元22包括多個預定電位輸出電路23,每一預定電位輸出電路23的輸出端G(output)電性耦接至一條閘極線24,且在電性耦接的閘極線24所對應的輸出端為浮接狀態的時段t2中,提供預定電位VSS至電性耦接的閘極線24。其中,預定電位VSS應低於閘極訊號產生單元21的閘極禁能電位Vgl
請參閱圖3,圖3繪示為根據本發明一實施例之顯示裝置的預定電位輸出電路的電路圖。在本實施例中,上述之每一預定電位產生電路23包括輸入電路230、第一控制電路233、第二控制電路236及開關239。輸入電路230電性耦接於輸入訊號VDD與控制節點Q之間以使輸入訊號VDD被傳遞至控制節點Q。輸入訊號VDD可為電壓訊號,其始終保持開啟狀態。第一控制電路233電性耦接於控制節點Q與預定電位VSS之間,並在預定電位輸出電路23所電性耦接的閘極線24上的電位為閘極致能電位Vgh時使輸入電路230被截止(因為控制節點B被拉低至預定電位VSS,進而使電晶體232被截止而等同於截止輸入電路230),並使控制節點Q電性導通至預定電位VSS。
第二控制電路236電性耦接於控制節點Q與預定電位VSS之間,並在預定電位輸出電路23所電性耦接的閘極線24上的電位開始成為閘極致能電位Vgh之前的一個時段內(也就是前一條閘極線上的電位致能的時候),使輸入電路230被截止(如同前述一般使控制節點B被拉低至預定電位VSS,進而使電晶體232被截止),並使控制節點Q電性導通至預定電位VSS。開關(此處為電晶體)239電性耦接於預定電位VSS及與預定電位輸出電路23所電性耦接的閘極線24之間,並依照控制節點Q的電位而決定是否使預定電位輸出電路23的輸出電性導通至預定電位VSS。
詳而言之,輸入電路230包括電晶體231及232。電晶體231與232各自包括閘極、源極與汲極。電晶體231的閘極與源極和汲極二者之一(在此實施例為汲極)電性耦接於輸入訊號VDD,電晶體232的閘極電性耦接至電晶體231的源極和汲極二者中的另一個(在此實施例為源極),電晶體232的源極和汲極二者之一(在此實施例為汲極)電性耦接於輸入訊號VDD,電晶體232的源極和汲極二者中的另一個(在此實施例為源極)電性耦接於控制節點Q。
第一控制電路233包括電晶體234及電晶體235,此二電晶體各自包括閘極、源極與汲極。電晶體234的閘極電性耦接於預定電位輸出電路23所電性耦接的閘極線G(N),電晶體234的源極和汲極二者之一(在此實施例為源極)電性耦接於預定電位VSS,電晶體234的源極和汲極二者中的另一個(在此實施例為汲極)與輸入電路230電性耦接於控制節點B,且當電晶體234導通時使輸入電路230被截止。電晶體235的閘極電性耦接於預定電位輸出電路23所電性耦接的閘極線G(N),電晶體235的源極和汲極二者之一(在此實施例為源極)電性耦接於預定電位VSS,電晶體235的源極和汲極二者中的另一個(在此實施例為汲極)電性耦接於控制節點Q。
第二控制電路236包括電晶體237及238,此二電晶體各自包括閘極、源極與汲極。電晶體237的閘極電性耦接於在預定電位輸出電路23所電性耦接的閘極線G(N)之前一條致能的先前致能閘極線G(N-1)上,電晶體237的與源極和汲極二者之一(在此實施例為源極)電性耦接於預定電位VSS,電晶體237的源極和汲極二者中的另一個(在此實施例為汲極)與輸入電路230電性耦接於控制節點B,且當電晶體237導通時使輸入電路230被截止。電晶體238的閘極電性耦接於先前致能閘極線G(N-1),電晶體238的源極和汲極二者之一(在此實施例為源極)電性耦接於預定電位VSS,電晶體238的源極和汲極二者中的另一個(在此實施例為汲極)電性耦接於控制節點Q。
本實施例中,開關239為一電晶體,其包括閘極、源極與汲極,開關239的閘極電性耦接於控制節點Q,開關239的源極或汲極(在此實施例為汲極)電性耦接至閘極線G(N),開關239的源極和汲極二者中的另一個(在此實施例為源極)電性耦接於預定電位VSS。開關239依照控制節點Q的電位而決定是否使預定電位輸出電路23所電性耦接的閘極線G(N)電性導通至預定電位VSS。
請進一步參閱圖3及圖4。一般而言,閘極訊號產生單元21的每一輸出端的輸出訊號如圖4中閘極訊號產生單元輸出信號指示的時序訊號所示,此輸出訊號為一閘極致能電位Vgh與閘極禁能電位Vg1之間切換的脈衝訊號。此輸出訊號由閘極訊號產生單元21輸出至閘極線,預定電位輸出電路23透過閘極線接收此輸出訊號,並加以調整而使此閘極線上的訊號成為圖4中的時序訊號G(output)。
在預定電位輸出電路23所電性耦接的閘極線G(N)上的電位為閘極致能電位Vgh的第一時段t1時,第一控制電路233的電晶體234及235均為導通狀態而使控制節點電性Q導通至預定電位VSS。此時,因為控制節點B被拉低至預定電位VSS,所以輸入電路230被截止。在第一時段t1之後,閘極訊號產生單元24的輸出端會提供前述的閘極禁能電位Vg1至閘極線G(N)上。由於閘極線G(N)上的電位為閘極禁能電位,所以第一控制電路233的電晶體234及235均為截止狀態;當然,此時先前致能閘極線G(N-1)上的電位也會是閘極禁能電位Vg1或預定電位VSS,而第二控制電路236的電晶體237及238也因此均為截止狀態。所以,控制節點B與Q不會被第一控制電路233與第二控制電路236下拉至預定電位VSS。反而,控制節點B會因為經過輸入電路230中的電晶體231電性導通至輸入訊號VDD而被拉升電位,並因此導致電晶體232導通而使控制節點Q也因為電性導通至輸入訊號VDD而被拉 升電位。
在第一時段t1結束(也就是閘極線G(N)上的電位開始轉換為閘極禁能電位Vg1)後的一個預定時間t0起,閘極訊號產生單元24的輸出端在第二時段t2內持續為浮接(floating)狀態。而在此第二時段t2之中,由預定電位輸出電路23所輸出的時序訊號G(output)會因為開關239的導通而約略保持在預定電位VSS。如此一來,顯示裝置的閘極電壓將被下拉至更低的準位,避免習知技術中畫素漏電的問題。
應注意的是,介於第一時段與第二時段之間的時間長度可以藉由調整電晶體231、232與239的特性而設定。此外,藉由第二控制電路236而使閘極線G(N)的電位在開始成為閘極致能電位Vgh之前的一個時段內(亦即前述的先前致能閘極線G(N-1)的致能時段)使輸入電路230被截止,並使控制節點Q電性導通至預定電位VSS。所以,第二控制電路236在第一控制電路233導通之前先關閉輸入電路230,可增加電路的穩定性並防止誤操作。
圖5繪示為本發明第二實施例的顯示裝置的閘極驅動電路的方框圖。請參閱圖5,本實施例中顯示裝置300所使用的閘極驅動電路包括閘極訊號產生單元31、預定電位產生單元32及多個電晶體35。其中,閘極訊號產生單元31與第一實施例中的閘極訊號產生單元21相同,預定電位產生單元32的電路組成亦與第一實施例中的預定電位產生單元22相同,而每一輸出端的輸出訊號也同樣在閘極致能電位Vgh與閘極禁能電位Vg1之間切換。其與第一實施例之不同處在於在每一個輸出端G(output)與相對應的閘極線34之間多了一個電晶體35。這些電晶體35分別根據一個控制訊號(C1、C2、...、Cm)而決 定是否導通。如此一來,原本在第一實施例把閘極訊號產生單元的輸出端轉為浮接狀態的作法就被特化成利用電晶體35來完成。請一併參閱圖6,圖6繪示的是閘極訊號產生單元、預定電位輸出電路與控制訊號的輸出電壓時序圖。如圖所示,閘極訊號產生單元輸出訊號和預定電位輸出電路輸出訊號G(output)的電壓時序都與第一實施例中的內容相同,在此不予贅述。而任一個控制訊號(圖中所示為控制訊號Cn)至少必須在閘極訊號產生單元輸出訊號為Vgh的時候使相對應的電晶體35導通。除此之外,控制訊號較佳地應該在預定電位輸出電路輸出訊號G(output)被調整為預定電位VSS之前使電晶體35截止,其他並無特殊限制。
綜上所述,本發明因採用預定電位輸出電路電性耦接至閘極線(Gate line),在閘極線對應的輸出端為浮接(floating)狀態的時段中,提供一預定電位至閘極線,從而將顯示裝置的閘極電壓拉至更低的準位,因此可以輔助閘極訊號產生單元以提供較大的操作電壓,從而避免習知技術中畫素漏電的問題。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
11‧‧‧電晶體
12‧‧‧電容
200、300‧‧‧顯示裝置
100、21、31‧‧‧閘極訊號產生單元
22、32‧‧‧預定電位產生單元
23、33‧‧‧預定電位產生電路
230‧‧‧輸入電路
231、232、234、235、237、238、35‧‧‧電晶體
233‧‧‧第一控制電路
236‧‧‧第二控制電路
239‧‧‧開關
24、34‧‧‧閘極線
C‧‧‧控制訊號
Q、B‧‧‧控制節點
圖1繪示為習知顯示裝置之畫素電路的示意圖。
圖2繪示為本發明第一實施例的顯示裝置的閘極驅動電路的方框圖。
圖3繪示為本發明顯示裝置的預定電位輸出電路的電路 圖。
圖4繪示為本發明顯示裝置的閘極訊號產生單元和預定電位輸出電路的輸出電壓時序圖。
圖5繪示為本發明第二實施例的顯示裝置的閘極驅動電路的方框圖。
圖6繪示為第二實施例中的閘極訊號產生單元、預定電位輸出電路與控制訊號的輸出電壓時序圖。
23...預定電位產生電路
230...輸入電路
231、232、234、235、237、238...電晶體
233...第一控制電路
236...第二控制電路
239...開關
24...閘極線
Q、B...控制節點

Claims (11)

  1. 一種顯示裝置的閘極驅動電路,用以對一顯示裝置中的多條閘極線提供電位,該閘極驅動電路包括:一閘極訊號產生單元,包括多個輸出端,該閘極訊號產生單元可以分別提供一閘極致能電位與一閘極禁能電位至該些輸出端,每一該些輸出端的輸出訊號在該閘極致能電位與該閘極禁能電位之間切換,且在每一輸出端的輸出訊號由該閘極致能電位轉為該閘極禁能電位後的一預定時間起的一時段中,該閘極訊號產生單元使該輸出端在該時段內持續為浮接狀態;以及一預定電位產生單元,包括多個預定電位輸出電路,每一該些預定電位輸出電路的輸出端電性耦接至該些閘極線之一,且在每一該時段中,該預定電位產生單元中之一對應的預定電位輸出電路使電性耦接的該閘極線電性導通至一預定電位,其中,該預定電位低於該閘極禁能電位。
  2. 如申請專利範圍第1項所述的閘極驅動電路,其中該閘極驅動電路進一步包括:多個電晶體,每一該些電晶體電性耦接至該些預定電位輸出電路的輸出端之一與該些閘極線之一之間,且每一該些電晶體在對應的該閘極訊號產生單元的輸出端的該輸出訊號為該閘極致能電位時導通一第一時段,並在對應的該閘極訊號產生單元的輸出端的輸出訊號由該閘極致能電位轉為該閘極禁能電位後的該預定時間起關閉一第二時段。
  3. 如申請專利範圍第2項所述的閘極驅動電路,其中該些預定電位輸出電路之一包括:一輸入電路,電性耦接於一輸入訊號與一第一控制節點之間以使該輸入訊號被傳遞至該第一控制節點;一第一控制電路,電性耦接於該第一控制節點與該預定電位之間,並在該預定電位輸出電路所電性耦接的該閘極線上的電位為該閘極致能電位時,使該輸入電路被截止,並使該第一控制節點電性導通至該預定電位;一第二控制電路,電性耦接於該第一控制節點與該預定電位之間,並在該預定電位輸出電路所電性耦接的該閘極線上的電位開始成為該閘極致能電位前的一第三時段內,使該輸入電路被截止,並使該第一控制節點電性導通至該預定電位;以及一開關,電性耦接於該預定電位及與該預定電位輸出電路所電性耦接的該閘極線之間,並依照該第一控制節點的電位而決定是否使該預定電位輸出電路所電性耦接的該閘極線電性導通至該預定電位。
  4. 如申請專利範圍第3項所述的閘極驅動電路,其中該輸入電路包括:一第一電晶體,包括閘極、第一源/汲極與第二源/汲極,該第一電晶體的閘極與第一源/汲極電性耦接於該輸入訊號;以及一第二電晶體,包括閘極、第一源/汲極與第二源/汲極,該第二電晶體的閘極電性耦接至該第一電晶體的第二源/汲極,該第二電晶體的第一源/汲極電性耦接於該輸入訊號,該第二電晶體的第二源/汲極電性耦接於該第一控制節點。
  5. 如申請專利範圍第3項所述的閘極驅動電路,其中該第一控制電路包括:一第一電晶體,包括閘極、第一源/汲極與第二源/汲極,該第一電晶體的閘極電性耦接於該預定電位輸出電路所電性耦接的該閘極線,該第一電晶體的第一源/汲極電性耦接於該預定電位,該第一電晶體的第二源/汲極與該輸入電路電性耦接於一第二控制節點,且當該第一電晶體導通時使該輸入電路被截止;以及一第二電晶體,包括閘極、第一源/汲極與第二源/汲極,該第二電晶體的閘極電性耦接於該預定電位輸出電路所電性耦接的該閘極線,該第二電晶體的第一源/汲極電性耦接於該預定電位,該第二電晶體的第二源/汲極電性耦接於該第一控制節點。
  6. 如申請專利範圍第3項所述的閘極驅動電路,其中該第二控制電路包括:一第一電晶體,包括閘極、第一源/汲極與第二源/汲極,該第一電晶體的閘極電性耦接於在該預定電位輸出電路所電性耦接的該閘極線之前一條致能的一先前致能閘極線,該第一電晶體的第一源/汲極電性耦接於該預定電位,該第一電晶體的第二源/汲極與該輸入電路電性耦接於一第二控制節點,且當該第一電晶體導通時使該輸入電路被截止;以及一第二電晶體,包括閘極、第一源/汲極與第二源/汲極,該第二電晶體的閘極電性耦接於該先前致能閘極線,該第二電晶體的第一源/汲極電性耦接於該預定電位,該第二電晶體的 第二源/汲極電性耦接於該第一控制節點。
  7. 一種顯示裝置的閘極驅動電路,用以對該顯示裝置中的多條閘極線提供電位,該閘極驅動電路包括:一閘極訊號產生單元,包括多個第一輸出端,每一該些第一輸出端電性耦接至該些閘極線之一,每一第一輸出端皆可提供一閘極致能電位與一閘極禁能電位,且每一第一輸出端在一第一時段內提供該閘極致能電位,並自該第一時段結束起至該第一時段後之一預定時間的期間中提供該閘極禁能電位,且自該預定時間起,持續在一第二時段內為浮接狀態;以及一預定電位產生單元,包括多個預定電位輸出電路,每一該些預定電位輸出電路具有一第二輸出端,每一第二輸出端電性耦接至該些閘極線之一,且每一該些預定電位輸出電路在電性耦接的該閘極線所對應的該第一輸出端為浮接狀態的時段中,自該第二輸出端提供一預定電位至電性耦接的該閘極線,其中,該預定電位低於該閘極禁能電位。
  8. 如申請專利範圍第7項所述的閘極驅動電路,其中該些預定電位產生電路之一包括:一輸入電路,電性耦接於一輸入訊號與一第一控制節點之間以使該輸入訊號被傳遞至該第一控制節點;一第一控制電路,電性耦接於該第一控制節點與該預定電位之間,並在該預定電位輸出電路所電性耦接的該閘極線上的電位為該閘極致能電位時,使該輸入電路被截止,並使該第一控制節點電性導通至該預定電位;一第二控制電路,電性耦接於該第一控制節點與該預定電 位之間,並在該預定電位輸出電路所電性耦接的該閘極線上的電位開始成為該閘極致能電位前的一第三時段內,使該輸入電路被截止,並使該第一控制節點電性導通至該預定電位;以及一開關,電性耦接於該預定電位及與該預定電位輸出電路所電性耦接的該閘極線之間,並依照該第一控制節點的電位而決定是否使該預定電位輸出電路所電性耦接的該閘極線電性導通至該預定電位。
  9. 如申請專利範圍第8項所述的閘極驅動電路,其中該輸入電路包括:一第一電晶體,包括閘極、第一源/汲極與第二源/汲極,該第一電晶體的閘極與第一源/汲極電性耦接於該輸入訊號;以及一第二電晶體,包括閘極、第一源/汲極與第二源/汲極,該第二電晶體的閘極電性耦接至該第一電晶體的第二源/汲極,該第二電晶體的第一源/汲極電性耦接於該輸入訊號,該第二電晶體的第二源/汲極電性耦接於該第一控制節點。
  10. 如申請專利範圍第8項所述的閘極驅動電路,其中該第一控制電路包括:一第一電晶體,包括閘極、第一源/汲極與第二源/汲極,該第一電晶體的閘極電性耦接於該預定電位輸出電路所電性耦接的該閘極線,該第一電晶體的第一源/汲極電性耦接於該預定電位,該第一電晶體的第二源/汲極與該輸入電路電性耦接於一第二控制節點,且當該第一電晶體導通時使該輸入電路被截止;以及 一第二電晶體,包括閘極、第一源/汲極與第二源/汲極,該第二電晶體的閘極電性耦接於該預定電位輸出電路所電性耦接的該閘極線,該第二電晶體的第一源/汲極電性耦接於該預定電位,該第二電晶體的第二源/汲極電性耦接於該第一控制節點。
  11. 如申請專利範圍第8項所述的閘極驅動電路,其中該第二控制電路包括:一第一電晶體,包括閘極、第一源/汲極與第二源/汲極,該第一電晶體的閘極電性耦接於在該預定電位輸出電路所電性耦接的該閘極線之前一條致能的一先前致能閘極線,該第一電晶體的第一源/汲極電性耦接於該預定電位,該第一電晶體的第二源/汲極與該輸入電路電性耦接於一第二控制節點,且當該第一電晶體導通時使該輸入電路被截止;以及一第二電晶體,包括閘極、第一源/汲極與第二源/汲極,該第二電晶體的閘極電性耦接於該先前致能閘極線,該第二電晶體的第一源/汲極電性耦接於該預定電位,該第二電晶體的第二源/汲極電性耦接於該第一控制節點。
TW099144840A 2010-12-20 2010-12-20 顯示裝置的閘極驅動電路 TWI522981B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW099144840A TWI522981B (zh) 2010-12-20 2010-12-20 顯示裝置的閘極驅動電路
CN 201110103724 CN102184698B (zh) 2010-12-20 2011-04-21 显示装置的栅极驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099144840A TWI522981B (zh) 2010-12-20 2010-12-20 顯示裝置的閘極驅動電路

Publications (2)

Publication Number Publication Date
TW201227659A TW201227659A (en) 2012-07-01
TWI522981B true TWI522981B (zh) 2016-02-21

Family

ID=44570864

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099144840A TWI522981B (zh) 2010-12-20 2010-12-20 顯示裝置的閘極驅動電路

Country Status (2)

Country Link
CN (1) CN102184698B (zh)
TW (1) TWI522981B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110379393B (zh) * 2018-08-10 2022-01-11 友达光电股份有限公司 显示装置与栅极驱动器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
TWI337735B (en) * 2007-05-18 2011-02-21 Au Optronics Corp Liquid crystal display and shift register with individual driving node
CN101645243B (zh) * 2008-08-06 2012-02-15 胜华科技股份有限公司 移位寄存器
CN101388197B (zh) * 2008-11-03 2010-07-28 友达光电股份有限公司 具低漏电流控制机制的栅极驱动电路
CN101853705B (zh) * 2010-05-27 2012-10-31 友达光电股份有限公司 移位缓存器电路

Also Published As

Publication number Publication date
CN102184698B (zh) 2013-04-17
CN102184698A (zh) 2011-09-14
TW201227659A (en) 2012-07-01

Similar Documents

Publication Publication Date Title
TWI404036B (zh) 液晶顯示器
TWI400686B (zh) 液晶顯示器之移位暫存器
WO2018171137A1 (zh) Goa单元及其驱动方法、goa电路、显示装置
TWI421872B (zh) 能降低耦合效應之移位暫存器
WO2018129932A1 (zh) 移位寄存器单元电路及其驱动方法、栅极驱动电路和显示装置
US20160225336A1 (en) Shift register unit, its driving method, gate driver circuit and display device
US9595235B2 (en) Scan driving circuit of reducing current leakage
US20160172054A1 (en) Shift register unit, its driving method, shift register and display device
TWI394118B (zh) 降低電子迴路中自舉點電壓之方法及利用前述方法之裝置
US9886923B2 (en) Driving circuit for source driving chips and liquid crystal display panel
CN104318883A (zh) 移位寄存器及其单元、显示器和阈值电压补偿电路
US10192474B2 (en) Controllable voltage source, shift register and unit thereof, and display
KR102264274B1 (ko) 인버터와 그를 이용한 쉬프트 레지스터 및 표시 장치
TWI460702B (zh) 顯示裝置及其移位暫存電路
CN114078430A (zh) 像素电路及显示面板
TWI541814B (zh) 移位暫存裝置
JP5856799B2 (ja) ラッチ回路および表示装置
US8354985B2 (en) Driving apparatus, liquid crystal display having the same and driving method thereof
KR20140109675A (ko) 게이트 드라이버 및 디스플레이 구동 회로.
CN103886910A (zh) 移位暂存器
TWI453719B (zh) 閘極驅動器
TWI681379B (zh) 發射控制驅動電路、發射控制驅動器及有機發光顯示裝置
TWI522981B (zh) 顯示裝置的閘極驅動電路
TW201925886A (zh) 液晶顯示板及其顯示面板發光驅動模組
TW201320051A (zh) 電源管理電路及其閘極脈衝調變電路