TWI449368B - 多埠網路介面卡之控制方法 - Google Patents

多埠網路介面卡之控制方法 Download PDF

Info

Publication number
TWI449368B
TWI449368B TW099144851A TW99144851A TWI449368B TW I449368 B TWI449368 B TW I449368B TW 099144851 A TW099144851 A TW 099144851A TW 99144851 A TW99144851 A TW 99144851A TW I449368 B TWI449368 B TW I449368B
Authority
TW
Taiwan
Prior art keywords
interface card
network interface
network
controlling
control unit
Prior art date
Application number
TW099144851A
Other languages
English (en)
Other versions
TW201228282A (en
Inventor
peng fang Luo
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW099144851A priority Critical patent/TWI449368B/zh
Publication of TW201228282A publication Critical patent/TW201228282A/zh
Application granted granted Critical
Publication of TWI449368B publication Critical patent/TWI449368B/zh

Links

Landscapes

  • Stored Programmes (AREA)
  • Small-Scale Networks (AREA)

Description

多埠網路介面卡之控制方法
本發明是有關於一種網路裝置。且特別是有關於一種電腦中多埠網路介面卡的控制方法。
傳統的網路介面卡(network interface card,NIC)一般是具有單一個網路埠。當伺服器採用Intel 82576雙埠網路介面卡時,此類型的網路介面卡是一個裝置裡面有兩個功能項(Functions),功能項0(Function 0)與功能項1,每個功能項控制網路介面卡之兩個網路埠其中一網路埠。如果使用者需要控制雙埠網路介面卡中的一個網路埠,需透過Intel提供的工具,在作業系統下進入網路介面卡的電子可抹拭唯讀記憶體(Electrically Erasable Programmable Read-Only Memory,EEPROM)中,找到控制網路埠之位址再控制其單個網路埠,此現有技術之操作較為繁瑣。
本發明提供一種多埠網路介面卡之控制方法,以提供使用者通過基本輸入輸出系統(Basic Input/Output System,以下稱BIOS)對同一個多埠網路介面卡(network interface card,NIC)中多個網路埠進行個別設定/控制。
本發明實施例提出一種多埠網路介面卡之控制方法。首先在電腦中提供具有多個網路埠的多埠網路介面卡、BIOS以及控制單元。該BIOS具有一記憶體,於該記憶體中定義一位址空間,在該位址空間中建立一選項目錄,其中該選項目錄包括對應該等網路埠的多個禁能指令。該控制單元電性連接該BIOS的該記憶體以及該多埠網路介面卡。該控制單元產生對應於該等網路埠的多個控制信號。於電腦被啟動時,當該BIOS檢測到該等禁能指令有效時,該等控制信號分別禁能(disable)該等禁能指令對應的該等網路埠。於電腦被重新啟動時,該等被禁能的網路埠停止與該電腦外部的資料傳輸。
基於上述,本發明實施例在BIOS設置多個控制選項,方便使用者可以分別控制在同一個網路介面卡上的多個網路埠。依據這些控制選項,BIOS可以透過控制單元禁能該些網路埠其中一個網路埠。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1是依照本發明實施例說明一種使用基本輸入輸出系統(Basic Input/Output System,以下稱BIOS)控制網路介面卡(network interface card,NIC)的方法流程圖。圖2是依照本發明實施例說明一種網路裝置的功能模塊示意圖。於本實施例中,網路裝置可以是電腦200。電腦200包括BIOS 210、控制單元220以及具有多個網路埠的多埠網路介面卡(multi-port NIC) 230。多埠網路介面卡230至少具有網路埠LAN0與LAN1,如圖2所示。
BIOS 210包含中央處理單元(central processing unit,CPU) 211、晶片組(chip set) 212以及唯讀記憶體(read only memory,ROM) 213。唯讀記憶體213存放有BIOS韌體碼。中央處理單元211透過晶片組212讀取與執行BIOS韌體碼而實現BIOS 210。在BIOS 210的記憶體213中定義一位址空間,在該位址空間中建立一選項目錄,其中該選項目錄包括對應該等網路埠LAN0與LAN1的多個禁能指令。
控制單元220可以是微控制器(micro controller)、微處理器(micro processor)、可編程邏輯裝置(Programmable logic device,PLD)、複雜可編程邏輯裝置(complex programmable logic device,CPLD)、場可編程閘陣列(Field Programmable Gate Array,FPGA)或其他控制單元。
控制單元220電性連接於BIOS 210與多埠網路介面卡230之間。本實施例是以通用輸入/輸出(general purpose input/output,GPIO)介面實現控制單元220與BIOS 210之間的通訊介面。其中,控制單元220從BIOS 210接收時脈信號、資料流與訊框辨識信號。控制單元220依據預設的資料傳輸協定接收BIOS 210所發出的指令/信號。本實施例不限定所述資料傳輸協定的實現方式。例如,控制單元220可以依據所述時脈信號的時序(timing)為基準讀取各種信號(例如所述訊框辨識信號、所述資料流等)。因此,控制單元220可以正確地讀取所述訊框辨識信號,並以所述訊框辨識信號判別所述資料流中多個資料區段的起始點,進而判讀出所述資料流中的第一資料。進而,所述控制單元220更依據所述第一資料而據以產生對應於多埠網路介面卡230之網路埠的所述多個控制信號。
要特別注意的是,圖2繪示了多埠網路介面卡230的網路埠控制端被連接到控制單元220,而網路介面卡230的其他輸出/入端則未被繪示。多埠網路介面卡230的完整連接架構需參照所選用產品之規格文件的說明。應用本實施例者可以依其設計需求與本實施例的教示,而選用各種現在或未來市面上的外接式網路介面卡、嵌入式網路介面卡(網路介面控制器)等產品來實現網路介面卡230。
網路介面卡230具有多個網路埠,例如圖2所繪示的網路埠LAN0與LAN1。網路介面卡230透過網路埠LAN0與LAN1連接至網路20。例如,應用本實施例者可以選用具有兩個網路埠的Intel 82576雙埠網路介面卡。
於本實施例中,在BIOS 210的使用者介面(user interface,UI)中設置了一個選項功能表。此選項功能表具有多個控制選項,分別對應於在前述位址空間中選項目錄的該等禁能指令,其中這些禁能指令各自控制網路介面卡230的不同網路埠。例如,在設定選單介面中設置「嵌入式網路埠一」(Embedded NIC port 1)與「嵌入式網路埠二」(Embedded NIC port 2)等控制選項,方便使用者個別地控制Intel 82576雙埠網路介面卡的兩個網路埠LAN0與LAN1。請參照圖1與圖2,電源啟動(步驟S101)後,BIOS 210進行參考碼(Reference Code)程序,以檢測「嵌入式網路埠一」及「嵌入式網路埠二」等控制選項之設定值(步驟S102)。
接下來BIOS 210在步驟S103中根據步驟S102的檢測結果,判斷是否禁能(disable)所述多個網路埠的其中一個網路埠。若這些控制選項表示禁能所述多個網路埠LAN0與LAN1的其中一個網路埠,則BIOS 210命令控制單元220輸出對應的控制信號,以禁能對應的該網路埠(步驟S104)。例如,控制單元220可以藉由改變多埠網路介面卡230的對應腳位之邏輯準位,以禁能對應的該網路埠(步驟S104)。
於另一實施例中,所述選項目錄中還包含該多埠網路介面卡的使能指令。當BIOS 210檢測到該等使能指令有效時,該等控制信號分別使能(enable)這些使能指令對應的該等網路埠LAN0與LAN1。BIOS 210在步驟S103中根據步驟S102的檢測結果,判斷是否使能所述多個網路埠的其中一個網路埠。例如,若這些控制選項表示禁能「嵌入式網路埠一」以及使能「嵌入式網路埠二」,則BIOS 210命令控制單元220禁能網路埠LAN0而使能網路埠LAN1(步驟S104)。
以Intel 82576雙埠網路介面卡為例,例如,網路介面卡230具有腳位LAN0_DIS_N與LAN1_DIS_N。腳位LAN0_DIS_N與LAN1_DIS_N分別控制網路埠LAN0與LAN1的使能狀態。若BIOS 210在步驟S103中判斷網路介面卡230的網路埠LAN0要被禁能/關閉,則在步驟S104中,BIOS 210會通過通用輸出入埠(general purpose input/output,GPIO)發送指令給控制單元220,由控制單元220將網路埠LAN0之對應腳位LAN0_DIS_N的邏輯準位改變為低電位,且將網路埠LAN1之對應腳位LAN1_DIS_N的邏輯準位維持在高電位。同理可推,若步驟S103判斷網路埠LAN1要被禁能/關閉,則BIOS210會在步驟S104中發送指令給控制單元220,由控制單元220將網路埠LAN1之對應腳位LAN1_DIS_N的邏輯準位改變為低電位,且將網路埠LAN0之對應腳位LAN0_DIS_N的邏輯準位維持在高電位。
也就是說,若使用者欲關閉網路埠LAN0或LAN1,硬體會將網路介面卡230的對應腳位LAN0_DIS_N或LAN1_DIS_N設為低電位。在腳位LAN0_DIS_N或LAN1_DIS_N設為低電位之後,電腦200需要重新啟動,所述硬體的設置才生效。因此,本實施例利用BIOS 210中的Intel參考碼(Reference Code)程序會做重新啟動系統的特點,把控制網路埠的動作設置在參考碼程序重啟電腦200之前。例如,步驟S104執行完畢之後,BIOS 210的執行參考碼會重新啟動電腦200(步驟S105)。若步驟S103的判斷結果為不關閉網路埠LAN0與LAN1,則BIOS 210會直接執行步驟S105以重新啟動電腦200。此時網路介面卡230的硬體設置生效,該等被禁能的網路埠停止與電腦200外部的資料傳輸。前述重新啟動電腦200,相當於再回到步驟S101,參考碼會被重設,參考碼程序完成,然後進行步驟S106。
於步驟S106中,BIOS 210開始執行電力開啟自我測試(Power On Self Test,以下稱POST)。於POST中,BIOS 210檢測所述控制選項(步驟S107)。若步驟S107的判斷結果為否,即網路埠LAN0與LAN1中至少有一個網路埠為使能,則直接至步驟S109以繼續執行電力開啟自我測試。若這些控制選項表示網路介面卡230中全部的網路埠LAN0與LAN1均為禁能,則BIOS 210進行步驟S108,以將網路介面卡230的根埠(root port)的連接禁能(link disable)設定值設置為「禁能」(例如設置為邏輯值「1」),然後進行至步驟S109以繼續執行電力開啟自我測試。
綜上所述,本發明在BIOS 210設置兩個或更多個控制選項,並結合控制單元220,方便使用者可以直接在BIOS個別地控制網路介面卡230之網路埠LAN0與LAN1。此外,由於參考碼程序會做系統重啟,因而把在BIOS裡控制網路埠的動作置於參考碼程序完成之前,以致讓電腦200重啟後硬體設置生效。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
20...網路
200...電腦
210...基本輸入輸出系統(BIOS)
211...中央處理單元
212...晶片組
213...唯讀記憶體
220...控制單元
230...網路介面卡
S101~S109...依照本發明實施例說明一種使用BIOS控制雙埠網路介面卡之方法各步驟
圖1是依照本發明實施例說明一種使用基本輸入輸出系統(BIOS)控制雙埠網路介面卡的方法。
圖2是依照本發明實施例說明一種網路裝置的功能模塊示意圖。
S101~S109...使用基本輸入輸出系統(BIOS)控制雙埠網路介面卡之方法流程步驟

Claims (6)

  1. 一種多埠網路介面卡之控制方法,包括:提供一多埠網路介面卡於一電腦,具有多個網路埠;提供一基本輸入輸出系統,該基本輸入輸出系統具有一記憶體,於該記憶體中定義一位址空間,在該位址空間中建立一選項目錄,該選項目錄包括對應該等網路埠的多個禁能指令;提供一控制單元,電性連接該基本輸入輸出系統的該記憶體及該多埠網路介面卡,該控制單元產生對應於該等網路埠的多個控制信號;啟動該電腦,當該基本輸入輸出系統檢測到該等禁能指令有效時,該等控制信號分別禁能該等禁能指令對應的該等網路埠;以及重新啟動該電腦,該等被禁能的網路埠停止與該電腦外部的資料傳輸。
  2. 如申請專利範圍第1項所述多埠網路介面卡之控制方法,其中該控制單元從該基本輸入輸出系統接收一時脈信號、一資料流與一訊框辨識信號,以及依據一資料傳輸協定以所述時脈信號為基準讀取信號,並以所述訊框辨識信號判別所述資料流中多個資料區段的起始點,進而判讀出所述資料流中的第一資料,且所述控制單元更依據所述第一資料而據以產生對應於該等網路埠的所述多個控制信號。
  3. 如申請專利範圍第1項所述多埠網路介面卡之控制方法,其中所述多個控制信號經由改變該多埠網路介面卡的對應腳位之邏輯準位,以禁能對應的該網路埠。
  4. 如申請專利範圍第1項所述多埠網路介面卡之控制方法,更包括:在該基本輸入輸出系統設置一選項功能表,具有多個控制選項,分別對應於該選項目錄中的該等禁能指令。
  5. 如申請專利範圍第4項所述多埠網路介面卡之控制方法,更包括:於重新啟動該電腦之後,執行一電力開啟自我測試;於該電力開啟自我測試中檢測該些控制選項;以及若該些控制選項表示禁能該些網路埠之全部,則設置該網路介面卡的一根埠的一連接禁能設定值為禁能。
  6. 如申請專利範圍第1項所述多埠網路介面卡之控制方法,其中該選項目錄中進一步包含該多埠網路介面卡的使能指令,當該基本輸入輸出系統檢測到該等使能指令有效時,該等控制信號分別使能該等使能指令對應的該等網路埠。
TW099144851A 2010-12-20 2010-12-20 多埠網路介面卡之控制方法 TWI449368B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW099144851A TWI449368B (zh) 2010-12-20 2010-12-20 多埠網路介面卡之控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099144851A TWI449368B (zh) 2010-12-20 2010-12-20 多埠網路介面卡之控制方法

Publications (2)

Publication Number Publication Date
TW201228282A TW201228282A (en) 2012-07-01
TWI449368B true TWI449368B (zh) 2014-08-11

Family

ID=46933581

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099144851A TWI449368B (zh) 2010-12-20 2010-12-20 多埠網路介面卡之控制方法

Country Status (1)

Country Link
TW (1) TWI449368B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6148002A (en) * 1996-12-30 2000-11-14 3Com Corporation Shared auto-negotiation logic for multiple port network devices
US6393483B1 (en) * 1997-06-30 2002-05-21 Adaptec, Inc. Method and apparatus for network interface card load balancing and port aggregation
US20080005415A1 (en) * 2006-06-06 2008-01-03 Lopez Fernando A Disabling a Universal Serial Bus Port

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6148002A (en) * 1996-12-30 2000-11-14 3Com Corporation Shared auto-negotiation logic for multiple port network devices
US6393483B1 (en) * 1997-06-30 2002-05-21 Adaptec, Inc. Method and apparatus for network interface card load balancing and port aggregation
US20080005415A1 (en) * 2006-06-06 2008-01-03 Lopez Fernando A Disabling a Universal Serial Bus Port

Also Published As

Publication number Publication date
TW201228282A (en) 2012-07-01

Similar Documents

Publication Publication Date Title
TWI684859B (zh) 遠端系統復原之方法
WO2023056744A1 (zh) 一种带宽降速修复方法、装置、电子设备及存储介质
TWI537748B (zh) 用於網路基本輸入輸出系統管理之設備、方法與非暫態電腦可讀取媒體
TWI409643B (zh) 主機板及其pcie埠動態配置方法
JP2021009683A (ja) ブートデバイスのリモート選択方法及びシステム
JP2016058071A (ja) Bios性能プロファイルを自動的に設定するシステムおよび方法
EP3529705A1 (en) Configuring docks
US8412919B2 (en) Method for controlling multi-port network interface card
WO2012155300A1 (zh) 一种调试龙芯cpu和南北桥芯片的方法和装置
US9866443B1 (en) Server data port learning at data switch
US7966486B2 (en) Computer system with dual basic input output system and operation method thereof
US20130173897A1 (en) Computer system
TWI739127B (zh) 提供系統資料之方法、系統及伺服器
US8484447B2 (en) Selecting a compatible processor to control a peripheral component interconnect express (PCI-E) slot unit within a predetermined interval via a setting menu
KR20180019806A (ko) 종단 장치로부터 제공되는 부트 업 명령어에 기초하여 부팅 동작을 수행하도록 구성되는 전자 장치
TW201734787A (zh) 電子裝置及其檢測方法
US9304779B2 (en) Optimizing boot time of a storage system
US10198270B2 (en) Dynamic hardware configuration via firmware interface at computing device boot
TWI449368B (zh) 多埠網路介面卡之控制方法
US20180143928A1 (en) Switch system and operation method thereof
WO2023155363A1 (zh) 服务器动态热备份的方法、装置、设备及存储介质
WO2017121077A1 (zh) 一种双引导文件的切换方法及装置
CN118051268A (zh) 电子设备及其启动方法
TWI591483B (zh) 交換器系統
TWM440483U (en) System external BIOS booting, bridge device and integrated chipset

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees